[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

TWI735997B - 半導體元件及其形成方法 - Google Patents

半導體元件及其形成方法 Download PDF

Info

Publication number
TWI735997B
TWI735997B TW108139468A TW108139468A TWI735997B TW I735997 B TWI735997 B TW I735997B TW 108139468 A TW108139468 A TW 108139468A TW 108139468 A TW108139468 A TW 108139468A TW I735997 B TWI735997 B TW I735997B
Authority
TW
Taiwan
Prior art keywords
semiconductor
layer
bonding
cell array
semiconductor structure
Prior art date
Application number
TW108139468A
Other languages
English (en)
Other versions
TW202111930A (zh
Inventor
峻 劉
衛華 程
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Publication of TW202111930A publication Critical patent/TW202111930A/zh
Application granted granted Critical
Publication of TWI735997B publication Critical patent/TWI735997B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/005Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor comprising combined but independently operative RAM-ROM, RAM-PROM, RAM-EPROM cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/025Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03444Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
    • H01L2224/0345Physical vapour deposition [PVD], e.g. evaporation, or sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03444Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
    • H01L2224/03452Chemical vapour deposition [CVD], e.g. laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • H01L2224/03462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • H01L2224/03464Electroless plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05611Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05657Cobalt [Co] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05666Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05684Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/05686Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • H01L2224/091Disposition
    • H01L2224/0918Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/09181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29186Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/32146Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the layer connector connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • H01L2224/80357Bonding interfaces of the bonding area being flush with the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/83895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/83896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/9202Forming additional connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1436Dynamic random-access memory [DRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1437Static random-access memory [SRAM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/18Peripheral circuit regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/50Peripheral circuit region structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Non-Volatile Memory (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

一種半導體元件包括第一半導體結構、第二半導體結構、以及鍵合界面。 第一半導體結構包括處理器、靜態隨機存取記憶體(SRAM)單元陣列以及包括複數個第一鍵合觸點的第一鍵合層。第二半導體結構包括動態隨機存取記憶體(DRAM)單元陣列以及包括複數個第二鍵合觸點的第二鍵合層。鍵合界面在第一鍵合層和第二鍵合層之間。第一鍵合觸點和第二鍵合觸點在鍵合界面處接觸。

Description

半導體元件及其形成方法
本揭露關於鍵合後的半導體元件,特別是關於一種包括動態隨機存取記憶體的鍵合後的半導體元件及其製造方法。
在現代移動設備(例如,智慧手機、平板電腦等)中,使用複數個複雜的系統單晶片(SOC)以實現各種功能,例如應用處理器、動態隨機存取記憶體(DRAM)、快閃記憶體、用於藍芽、Wi-Fi、全球定位系統(GPS)、調頻(FM)無線電、顯示器等的各種控制器、以及基頻處理器,它們被形成為分立的晶片。 例如,包括中央處理單元(CPU)、圖形處理單元(GPU)、晶載記憶體、加速功能硬體、和其它類比部件的應用處理器通常尺寸較大。
本揭露公開了半導體元件及其製造方法的實施例。
在一個示例中,一種半導體元件包括第一半導體結構,所述第一半導體結構包括處理器、靜態隨機存取記憶體(SRAM)單元陣列、以及包括複數個第一鍵合觸點的第一鍵合層。半導體元件還包括第二半導體結構,所述第二半導體結構包括DRAM單元陣列、以及包括複數個第二鍵合觸點的第二鍵合層。 半導體元件還包括第一鍵合層和第二鍵合層之間的鍵合界面。第一鍵合觸點與第二鍵合觸點在鍵合界面處接觸。
在另一個示例中,公開了一種用於形成半導體元件的方法。在第一晶圓上形成複數個第一半導體結構。第一半導體結構中的至少一個包括處理器、SRAM單元陣列、以及包括複數個第一鍵合觸點的第一鍵合層。在第二晶圓上形成複數個第二半導體結構。第二半導體結構中的至少一個包括DRAM單元陣列以及包括複數個第二鍵合觸點的第二鍵合層。將第一晶圓和第二晶圓以面對面的方式鍵合,使得第一半導體結構中的至少一個鍵合到第二半導體結構中的至少一個。第一半導體結構的第一鍵合觸點與第二半導體結構的第二鍵合觸點在鍵合界面處接觸。將鍵合的第一和第二晶圓切割成複數個晶片。晶片中的至少一個包括鍵合的第一和第二半導體結構。
在又一個示例中,公開了一種用於形成半導體元件的方法。在第一晶圓上形成複數個第一半導體結構。第一半導體結構中的至少一個包括處理器、SRAM單元陣列、以及包括複數個第一鍵合觸點的第一鍵合層。將第一晶圓切割成複數個第一晶片,使得第一晶片中的至少一個包括第一半導體結構中的至少一個。在第二晶圓上形成複數個第二半導體結構。第二半導體結構中的至少一個包括DRAM單元陣列以及包括複數個第二鍵合觸點的第二鍵合層。將第二晶圓切割成複數個第二晶片,使得第二晶片中的至少一個包括第二半導體結構中的至少一個。將第一晶片和第二晶片以面對面的方式鍵合,使得第一半導體結構鍵合到第二半導體結構。第一半導體結構的第一鍵合觸點與第二半導體結構的第二鍵合觸點在鍵合界面處接觸。
100、101:半導體元件
102:第一半導體結構
104:第二半導體結構
106:鍵合界面
200、201:半導體結構
202:處理器
204:SRAM
206:DRAM
208:行解碼器
210:列解碼器
300、301:半導體結構
400、401:半導體元件
402:第一半導體結構
403:第二半導體結構
404:第二半導體結構
405:第一半導體結構
406、407:鍵合界面
408、409:基底
410、411:元件層
412:處理器
413:DRAM選擇電晶體
414:SRAM單元陣列
415:電容器
416:週邊電路
417:位元線
418:電晶體
419:共用板
420、421:互連層
422、423:鍵合層
424、425:鍵合觸點
426:鍵合層
427、428:鍵合觸點
429、430:互連層
431、432:元件層
433、434:半導體層
435:處理器
436:DRAM選擇電晶體
437:SRAM單元陣列
438:電容器
439:週邊電路
440:位元線
441:電晶體
442:共用板
443、444:墊出互連層
445、446:接觸焊墊
447、448:觸點
449、450:DRAM單元
451:鍵合層
500、501:半導體元件
502、505:第一半導體結構
503、504:第二半導體結構
506、507:鍵合界面
508、509:基底
510、511:元件層
512:處理器
513:DRAM單元
514:SRAM單元陣列
515:週邊電路
517:DRAM選擇電晶體
520:互連層
521:位元線
522:鍵合層
523:共用板
524:鍵合觸點
525:電晶體
526:鍵合層
527:互連層
528:鍵合觸點
529:鍵合層
530:互連層
531:鍵合觸點
532:元件層
533:鍵合層
534:半導體層
535:鍵合觸點
536:DRAM單元
537:互連層
538:週邊電路
539:元件層
540:DRAM選擇電晶體
541:半導體層
542:電容器
543:處理器
544:位元線
545:SRAM單元陣列
546:共用板
547、548:電晶體
549、550:墊出互連層
552:接觸焊墊
554:觸點
602:矽基底
604:電晶體
606:元件層
608:處理器
610:SRAM單元陣列
612:週邊電路
614:互連層
616:鍵合層
618:鍵合觸點
702:矽基底
704:電晶體
706:電容器
707:位元線
708:元件層
709:共用板
711:週邊電路
712:元件層
714:互連層
716:鍵合層
718:鍵合觸點
802:鍵合界面
804:半導體層
806:墊出互連層
808:焊墊觸點
810:觸點
902:第一晶圓
904:第二晶圓
906:第一半導體結構
908:第二半導體結構
909:鍵合界面
912:晶片
1002:第一晶圓
1004:第二晶圓
1006:第一半導體結構
1008:第二半導體結構
1010:晶片
1012:晶片
1100:方法
1102、1104、1106、1108、1110:操作
1112、1114、1116、1118、1120:操作
1200:方法
1202、1204、1206、1208、1210:操作
被併入本文並形成說明書的部分的圖式例示了本揭露的實施例並與說明書一起進一步用以解釋本揭露的原理,並使相關領域的技術人員能夠做出和使用本揭露。
第1A圖示出了根據一些實施例的示例性半導體元件的截面的示意圖。
第1B圖示出了根據一些實施例的另一示例性半導體元件的截面的示意圖。
第2A圖示出了根據一些實施例的具有處理器和SRAM的示例性半導體結構的示意性平面圖。
第2B圖示出了根據一些實施例的具有DRAM和週邊電路的示例性半導體結構的示意性平面圖。
第3A圖示出了根據一些實施例的具有處理器、SRAM、和週邊電路的示例性半導體結構的示意性平面圖。
第3B圖示出了根據一些實施例的具有DRAM的示例性半導體結構的示意性平面圖。
第4A圖示出了根據一些實施例的示例性半導體元件的橫截面。
第4B圖示出了根據一些實施例的另一示例性半導體元件的橫截面。
第5A圖示出了根據一些實施例的再一示例性半導體元件的橫截面。
第5B圖示出了根據一些實施例的又一示例性半導體元件的橫截面。
第6A圖和第6B圖示出了根據一些實施例的用於形成具有處理器、SRAM、和週邊電路的示例性半導體結構的製程。
第7A圖到第7C圖示出了根據一些實施例的用於形成具有DRAM和週邊電路的示例性半導體結構的製程。
第8A圖和第8B圖示出了根據一些實施例的用於形成示例性半導體元件的製程。
第9A圖-第9C圖示出了根據一些實施例的用於鍵合並切割示例性半導體結 構的製程。
第10A圖-第10C圖示出了根據一些實施例的用於切割並鍵合示例性半導體結構的製程。
第11圖是根據一些實施例的用於形成半導體元件的示例性方法的流程圖。
第12圖是根據一些實施例的用於形成半導體元件的另一示例性方法的流程圖。
將參考圖式描述本揭露的實施例。
雖然討論了特定的配置和佈置,但應當理解,這是僅為了說明的目的。相關領域的通常知識者將認識到的是:在不脫離本揭露內容的精神和範圍的情況下可以使用其它配置和佈置。對於相關領域的通常知識者來說顯而易見的是,本揭露內容還可以用於各種其它應用。
應指出的是:說明書中對「一個實施例」、「實施例」、「示例實施例」、「一些實施例」等的引用指示所描述的實施例可包括特定特徵、結構或特性,但是每個實施例可以不一定包括特定的特徵、結構或特性。此外,這些短語不一定指的是相同的實施例。另外,當結合實施例來描述特定特徵、結構或特性時,無論是否明確描述,結合其它實施例實現這樣的特徵、結構或特性將會在相關領域的通常知識者的知識範圍內。
通常,可以至少部分從上下文中的使用來理解術語。例如:本文中所使用的術語「一個或多個」,至少部分取決於上下文,可以用於以單數意義描述任何特徵、結構或特性,或者可以用於以複數意義來描述特徵、結構或特性的組合。類似地,諸如「一」、「一個」或「這個」之類的術語可以被理解為傳達單數用法或傳達複數用法,這至少部分取決於上下文。此外,術語「基於」 可以被理解為不一定旨在傳達因素的排他性集合,而是可以至少部分根據上下文,允許存在不一定明確描述的其它因素。
應容易理解的是,本揭露中「上」,「上方」和「上面」的含義應以最廣泛的方式解釋,使得「在......上」不僅意味著「直接在某物上」,而且還包括在具有中間特徵或其間的層的情況下「在某物上」的含義,並且「上方」或「上面」不僅意味著「在某物上方」或「在某物上面」的含義,而且還可以包括其在沒有中間特徵或其間的層的情況下「在某物上方」或「在某物上面」的含義(即,直接在某物上)。
此外,本文中可以使用空間相對術語,例如「下方」、「下面」、「下部」,「上方」,「上部」等以便於描述,以描述一個元件或特徵與另一個元件或特徵如圖所示的關係。除了圖中所描繪的方位之外,空間相對術語旨在包括使用或操作中的設備的不同方位。裝置可以以其它方式來進行取向(旋轉90度或在其它方位上),並且同樣可以相應地解釋在本文中使用的空間相對描述符。
如本文所使用的,術語「基底」是指在其上添加後續材料層的材料。 基底本身可以被圖案化。添加到基底頂部的材料可以被圖案化或者可以保持未圖案化。此外,基底可以包括各種各樣的半導體材料,例如矽、鍺、砷化鎵、磷化銦等。或者,基底可以由非導電材料製成,例如玻璃、塑膠或藍寶石晶圓。
如本文中所使用的,術語「層」是指包括具有厚度的區域的材料部分。層可以在整個底層或上層結構上延伸,或者可以具有小於底層或上層結構的範圍的範圍。此外,層可以是均勻或不均勻連續結構的區域,其厚度小於連續結構的厚度。例如:層可以位於連續結構的頂部表面和底部表面之間的或者連續結構的頂部表面和底部表面處的任何一對水準平面之間。層可以水準地、垂直地和/或沿錐面延伸。基底可以是層,可以在其中包括一個或多個層,和/或可以在其上、其上方和/或其下具有一個或多個層。層可以包含多個層。例如: 互連層可以包括一個或多個導體和接觸層(在其中形成互連線和/或通孔接觸)以及一個或多個介電層。
如本文中所使用的,術語「大約」表示可以基於與主題半導體元件相關聯的特定技術節點而變化的給定量的值。基於特定技術節點,術語「大約」可以表示給定量的值,其在例如值的10-30%內變化(例如:值的±10%,±20%或±30%)。
如本文所使用的,「晶圓」是用於在其中和/或在其上構建半導體元件的半導體材料片,並且在被切割成晶片之前其可以經歷各種製程。
隨著現代處理器(又稱為「微處理器」)發展成更先進的一代,高速暫存記憶體大小對於處理器性能增強產生越來越重要的作用。在一些情況下,高速暫存記憶體在微處理器晶片中佔用了一半甚至更多的晶片空間。此外,從高速暫存記憶體到處理器內部核心邏輯的電阻-電容(RC)延遲會顯著降低性能。此外,需要匯流排界面單元將處理器電連接到外部主記憶體。然而,匯流排界面單元本身佔用額外的晶片面積,並且其與主記憶體的電連接需要用於金屬佈線的額外區域,因而引入額外的RC延遲。
根據本揭露的各種實施例,提供了一種具有整合在鍵合晶片上的處理器內部核心、高速暫存記憶體和主記憶體的半導體元件,以實現更好的高速暫存記憶體性能、更快的資料傳輸,同時具有更高的效率、更寬的資料頻寬、更少的匯流排界面單元、以及更快的記憶體介面速度。本揭露公開的半導體元件可以包括具有處理器內部核心和SRAM(例如,作為高速暫存記憶體)的第一半導體結構和具有DRAM(例如,作為主記憶體)的第二半導體結構,第二半導體結構利用大量短距離的豎直金屬互連而不是週邊分佈的長距離金屬佈線(甚至是常規矽穿孔(TSV))鍵合到第一半導體結構。在一些實施例中,可以將高速暫存記憶體模組劃分為較小的、根據鍵合觸點設計隨機分佈的高速暫存 記憶體區域。
結果,由於來自處理器晶圓和DRAM晶圓的製程的交互影響較小,以及已知良好的混合鍵合良品率,可以實現具有更高良品率的更短的製造週期時間。處理器和DRAM之間的較短的連接距離,例如從毫米或公分級到微米級,可以提高具有更快資料傳輸速率的處理器性能,提高具有更寬頻寬的處理器內部核心邏輯效率,並提高系統速度。
第1A圖示出了根據一些實施例的示例性半導體元件100的截面的示意圖。半導體元件100表示鍵合晶片的示例。半導體元件100的部件(例如,處理器/SRAM和DRAM)可以單獨形成在不同基底上並且然後被接合以形成鍵合晶片。半導體元件100可以包括第一半導體結構102,其包括處理器和SRAM單元陣列。在一些實施例中,第一半導體結構102中的處理器和SRAM單元陣列使用互補金屬氧化物半導體(CMOS)技術。處理器和SRAM單元陣列都可以利用先進邏輯製程(例如90nm、65nm、45nm、32nm、28nm、20nm、16nm、14nm、10nm、7nm、5nm、3nm的技術節點)來實施以實現高速。
處理器可以包括專用處理器,專用處理器包括但不限於CPU、GPU、數位訊號處理器(DSP)、張量處理單元(TPU)、視覺處理單元(VPU)、神經處理單元(NPU)、協同處理單元(SPU)、物理處理單元(PPU)和圖像訊號處理器(ISP)。處理器還可以包括組合諸如應用處理器、基頻處理器等的複數個專用處理器的SoC。在半導體元件100用於移動設備(例如,智慧手機、平板電腦、眼鏡、腕表、虛擬實境/增強現實頭戴式耳機、膝上型電腦等)的一些實施例中,應用處理器處理在作業系統環境中運行的應用程式,並且基頻處理器處理蜂巢通訊,例如第二代(2G)、第三代(3G)、第四代(4G)、第五代(5G)、第六代(6G)蜂巢通訊等。
除了處理器外的其它處理單元(也稱為「邏輯電路」)也可以形成在 第一半導體結構102中,其它處理單元例如是一個或複數個控制器和/或第二半導體結構104的DRAM的週邊電路的整體或部分。控制器可以處理嵌入式系統中的特定操作。在半導體元件100用於移動設備的一些實施例中,每個控制器可以處理該移動設備的特定操作,例如,除蜂巢通訊之外的通訊(例如,藍芽通訊、Wi-Fi通訊、FM無線電等)、功率管理、顯示驅動、定位和導航、觸控式螢幕、相機等。因此,半導體元件100的第一半導體結構102還可以包括藍芽控制器、Wi-Fi控制器、FM無線電控制器、功率控制器、顯示控制器、GPS控制器、觸控式螢幕控制器、相機控制器,僅舉幾個例子,其中每一者被配置為控制移動設備中的相應部件的操作。
在一些實施例中,半導體元件100的第一半導體結構102還包括第二半導體結構104的DRAM的週邊電路的整體或部分。週邊電路(也稱為控制和感測電路)可以包括用於促進DRAM的操作的任何適當的數位、邏輯和/或混合訊號電路。例如,週邊電路可以包括輸入/輸出緩衝器、解碼器(例如,行解碼器和列解碼器)、感測放大器、或電路的任何有源或無源部件(例如,電晶體、二極體、電阻器或電容器)中的一個或複數個。
SRAM集成在邏輯電路(例如,處理器和週邊電路)的同一基底上,允許更寬的匯流排和更高的操作速度,其也稱為「晶片上SRAM」。SRAM的儲存控制器可以被嵌入作為週邊電路的部分。在一些實施例中,每個SRAM單元包括用於將一位元資料儲存為正或負電荷的複數個電晶體以及控制對該資料的存取的一個或複數個電晶體。在一個示例中,每個SRAM單元具有六個電晶體(例如,金屬氧化物半導體場效電晶體(MOSFET)),例如,四個電晶體用於儲存一位元資料,並且兩個電晶體用於控制對該資料的存取。SRAM單元可以位於未被邏輯電路(例如,處理器和週邊電路)佔用的區域中,並且因此不需要形成額外的空間。用作一個或複數個高速暫存記憶體(例如,指令高速暫存記憶體 或資料高速暫存記憶體)和/或資料緩衝器的晶片上SRAM可以實現半導體元件100的高速操作。
半導體元件100還可以包括第二半導體結構104,其包括DRAM單元陣列。換言之,第二半導體結構104可以是DRAM記憶體件。DRAM需要週期性地刷新儲存單元。用於刷新DRAM的記憶體控制器可以被嵌入作為上述控制器和週邊電路的另一個示例。在一些實施例中,每個DRAM單元包括用於將一位元資料儲存為正或負電荷的電容器以及控制對其的訪問的一個或複數個電晶體。在一個示例中,每個DRAM單元是一個電晶體、一個電容器(1T1C)的單元。
如第1A圖所示,半導體元件100還包括豎直地處於第一半導體結構102和第二半導體結構104之間的鍵合界面106。如下面詳細描述的,第一半導體結構102和第二半導體結構104可以單獨製造(並且在一些實施例中並行製造),使得製造第一半導體結構102和第二半導體結構104中的一個的熱預算不限制製造第一半導體結構102和第二半導體結構104中的另一個的製程。此外,可以穿過鍵合界面106形成大量互連(例如,鍵合觸點)以在第一半導體結構102和第二半導體結構104之間形成直接的、短距離(例如,微米級)電連接,而不是電路板(如印刷電路板(PCB))上的長距離(例如,毫米或公分級)晶片到晶片資料匯流排,從而消除晶片介面延遲並實現具有降低的功耗的高速I/O輸送量。 第二半導體結構104中的DRAM與第一半導體結構102中的處理器之間、以及第二半導體結構104中的DRAM與第一半導體結構102中的SRAM之間的資料傳輸可以通過跨越鍵合界面106的互連(例如,鍵合觸點)來執行。通過豎直地集成第一半導體結構102和第二半導體結構104,可以減小晶片尺寸,並且可以增加儲存單元密度。此外,作為「統一的(unified)」晶片,通過將複數個分立的晶片(例如,各種處理器、控制器和記憶體)整合到單個鍵合晶片(例如,半導體 元件100)中,也可以實現更快的系統速度和更小的PCB尺寸。
應理解,堆疊的第一半導體結構102和第二半導體結構104的相對位置不受限制。第1B圖示出了根據一些實施例的另一示例性半導體元件101的截面的示意圖。第1B圖中的半導體元件101與第1A圖中的半導體元件100不同,在第1A圖中的半導體元件100中,包括DRAM單元陣列的第二半導體結構104在包括處理器和SRAM單元陣列的第一半導體結構102上方,而在第1B圖中的半導體元件101中,包括處理器和SRAM單元陣列的第一半導體結構102在包括DRAM單元陣列的第二半導體結構104上方。儘管如此,根據一些實施例,鍵合界面106豎直形成在半導體元件101中的第一和第二半導體結構102和104之間,並且第一和第二半導體結構102和104通過鍵合(例如,混合鍵合)而豎直地接合。第二半導體結構104中的DRAM與第一半導體結構102中的處理器之間的資料傳輸、以及第二半導體結構104中的DRAM與第一半導體結構102中的SRAM之間的資料傳輸可以通過跨越鍵合界面106的互連(例如,鍵合觸點)來執行。
第2A圖示出了根據一些實施例的具有處理器和SRAM的示例性半導體結構200的示意性平面圖。半導體結構200可以是第一半導體結構102的一個示例。半導體結構200可以包括處理器202,其與SRAM 204處於同一基底上並且是使用與SRAM 204相同的邏輯製程製造的。處理器202可以包括CPU、GPU、DSP、應用處理器、基頻處理器中的一個或複數個,僅列舉幾個例子。SRAM 204可以設置在處理器202的外部。例如,第2A圖示出了SRAM 204的示例性佈局,其中SRAM單元陣列分佈在半導體結構200中的處於處理器202外部的複數個單獨區域中。換言之,由SRAM 204形成的高速暫存記憶體模組可以被分成分佈在半導體結構200中的處理器202外部的較小的高速暫存記憶體區域。在一個示例中,高速暫存記憶體區域的分佈可以基於鍵合觸點的設計,例如,佔用沒有鍵合觸點的區域。在另一示例中,高速暫存記憶體區域的分佈可以是隨機的。結果, 可以圍繞處理器202佈置更多的內部高速暫存記憶體(例如,使用晶片上SRAM),而不佔用額外的晶片面積。
第2B圖示出了根據一些實施例的具有DRAM和週邊電路的示例性半導體結構201的示意性平面圖。半導體結構201可以是第二半導體結構104的一個示例。半導體結構201可以包括與DRAM 206的週邊電路處於同一基底上的DRAM 206。半導體結構201可以包括用於控制並感測DRAM 206的所有週邊電路,包括例如行解碼器208、列解碼器210和任何其它適當元件。第2B圖示出了週邊電路(例如,行解碼器208、列解碼器210)和DRAM 206的示例性佈局,其中週邊電路(例如,行解碼器208、列解碼器210)和DRAM 206形成在相同平面上的不同區域中。例如,週邊電路(例如,行解碼器208、列解碼器210)可以形成在DRAM 206的外部。
應當理解,半導體結構200、201的佈局不限於第2A圖和第2B圖中的示例性佈局。在一些實施例中,DRAM 206的週邊電路的部分(例如,行解碼器208、列解碼器210和任何其它適當元件中的一個或複數個)可以在具有處理器202和SRAM 204的半導體結構201中。換言之,根據一些其它實施例,DRAM 206的週邊電路可以分佈在半導體結構200、201兩者上。在一些實施例中,週邊電路(例如,行解碼器208、列解碼器210)中的至少一些和DRAM 206(例如,DRAM單元陣列)堆疊在彼此之上,即在不同的平面中。例如,DRAM 206(例如,DRAM單元陣列)可以形成在週邊電路上方或下方,以進一步減小晶片尺寸。類似地,在一些實施例中,SRAM 204(例如,SRAM單元陣列)的至少部分和處理器202堆疊在彼此之上,即在不同的平面中。例如,SRAM 204(例如,SRAM單元陣列)可以形成在處理器202上方或下方,以進一步減小晶片尺寸。
第3A圖示出了根據一些實施例的具有處理器、SRAM和週邊電路的示例性半導體結構300的示意性平面圖。半導體結構300可以是第一半導體結構 102的一個示例。半導體結構300可以包括處理器202,其與SRAM 204和週邊電路(例如,行解碼器208、列解碼器210)在同一基底上並且是使用與SRAM 204和週邊電路相同的邏輯製程所製造的。處理器202可以包括CPU、GPU、DSP、應用處理器、基頻處理器中的一個或複數個,僅舉幾個例子。SRAM 204和週邊電路(例如,行解碼器208、列解碼器210)都可以設置在處理器202的外部。第3A圖示出了SRAM 204的示例性佈局,其中SRAM單元陣列分佈在半導體結構300中的處於處理器202外部的複數個單獨區域中。半導體結構300可以包括用於控制並感測DRAM 206的所有週邊電路,包括例如行解碼器208、列解碼器210和任何其它適當元件。第3A圖示出了週邊電路(例如,行解碼器208、列解碼器210)的示例性佈局,其中週邊電路(例如,行解碼器208、列解碼器210)和SRAM 204形成在處理器202外部的同一平面上的不同區域中。應當理解,在一些實施例中,週邊電路(例如,行解碼器208、列解碼器210)中的至少一些、SRAM 204(例如,SRAM單元陣列)和處理器202堆疊在彼此之上,即在不同的平面中。 例如,SRAM 204(例如,SRAM單元陣列)可以形成在週邊電路上方或下方,以進一步減小晶片尺寸。
第3B圖示出了根據一些實施例的具有DRAM的示例性半導體結構301的示意性平面圖。半導體結構301可以是第二半導體結構104的一個示例。通過將所有週邊電路(例如,行解碼器208、列解碼器210)移動離開半導體結構301(例如,移動到半導體結構300),可以增大半導體結構301中的DRAM 206的尺寸(例如,DRAM單元的數量)。
第4A圖示出了根據一些實施例的示例性半導體元件400的橫截面。作為上面參考第1A圖描述的半導體元件100的一個示例,半導體元件400是鍵合晶片,其包括第一半導體結構402和堆疊在第一半導體結構402之上的第二半導體結構404。根據一些實施例,第一和第二半導體結構402和404在它們之間的鍵合 界面406處接合。如第4A圖所示,第一半導體結構402可以包括基底408,其可以包括矽(例如,單晶矽、c-Si)、矽鍺(SiGe)、砷化鎵(GaAs)、鍺(Ge)、絕緣層上覆矽(SOI)、或任何其它適當的材料。
半導體元件400的第一半導體結構402可以包括基底408上方的元件層410。應當注意,在第4A圖中添加了x軸和y軸以進一步示出半導體元件400中的部件的空間關係。基底408包括在x方向(橫向方向或寬度方向)上橫向延伸的兩個橫向表面(例如,頂表面和底表面)。如本文所使用的,當半導體元件(例如,半導體元件400)的基底(例如,基底408)在y方向(豎直方向或厚度方向)上位於半導體元件的最低平面中時,半導體元件的一個部件(例如,層或元件)在另一個部件(例如,層或元件)的「上」、「上方」還是「下方」是在y方向上相對於半導體元件的基底確定的。在整個本揭露中應用了用於描述空間關係的相同的概念。
在一些實施例中,元件層410包括在基底408上的處理器412和在基底408上且在處理器412外部的SRAM單元陣列414。在一些實施例中,元件層410還包括在基底408上並且在處理器412外部的週邊電路416。例如,如下面詳細描述的,週邊電路416可以是用於控制並感測半導體元件400的DRAM的週邊電路的部分或整體。在一些實施例中,如上面詳細描述的,處理器412包括形成任何適當的專用處理器和/或SoC的複數個電晶體418。在一些實施例中,電晶體418還形成SRAM單元陣列414,其用作例如半導體元件400的高速暫存記憶體和/或資料緩衝器。例如,SRAM單元陣列414可以用作處理器412的內部指令高速暫存記憶體和/或資料高速暫存記憶體。SRAM單元陣列414可以分佈在第一半導體結構402中的複數個單獨區域中。在一些實施例中,電晶體418還形成週邊電路416,即用於促進DRAM的操作的任何適當的數位、類比和/或混合訊號控制和感測電路,包括但不限於輸入/輸出緩衝器、解碼器(例如,行解碼器和列解碼器)、 以及感測放大器。
電晶體418可以形成在基底408「上」,其中電晶體418的整體或部分形成在基底408中(例如,在基底408的頂表面下方)和/或直接形成在基底408上。隔離區(例如,淺溝槽隔離(STI))和摻雜區(例如,電晶體418的源極區和汲極區)也可以形成在基底408中。根據一些實施例,電晶體418利用先進邏輯製程(例如,90nm、65nm、45nm、32nm、28nm、20nm、16nm、14nm、10nm、7nm、5nm、3nm等的技術節點)而實現高速。
在一些實施例中,半導體元件400的第一半導體結構402還包括在元件層410上方的互連層420,以向和從處理器412和SRAM單元陣列414(和週邊電路416,如果有的話)傳輸電訊號。互連層420可以包括複數個互連(本文中也稱為「觸點」),包括橫向互連線和豎直互連接入(通孔)觸點。如本文所使用的,術語「互連」可以廣泛地包括任何適當類型的互連,例如中段製程(MEOL)互連和後段製程(BEOL)互連。互連層420還可以包括一個或複數個層間介電質(ILD)層(也稱為「金屬間介電質(IMD)層」),其中可以形成互連線和通孔觸點。換言之,互連層420可以包括在複數個ILD層中的互連線和通孔觸點。 互連層420中的互連線和通孔觸點可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、矽化物或其任何組合。互連層420中的ILD層可以包括介電質材料,包括但不限於氧化矽、氮化矽、氮氧化矽、低介電常數(低k)介電質或其任何組合。在一些實施例中,元件層410中的元件通過互連層420中的互連彼此電連接。例如,SRAM單元414的陣列可以通過互連層420電連接到處理器412。
如第4A圖所示,半導體元件400的第一半導體結構402還可以包括在鍵合界面406處並且在互連層420和元件層410(包括處理器412和SRAM單元陣列414)上方的鍵合層422。鍵合層422可以包括複數個鍵合觸點424和將鍵合觸點 424電隔離的介電質。鍵合觸點424可以包括導電材料,包括但不限於W、Co、Cu、Al、矽化物或其任何組合。鍵合層422的剩餘區域可以用介電質形成,所述介電質包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電質或其任何組合。鍵合層422中的鍵合觸點424和周圍介電質可以用於混合鍵合。
類似地,如第4A圖所示,半導體元件400的第二半導體結構404還可以包括在鍵合界面406處並且在第一半導體結構402的鍵合層422上方的鍵合層426。鍵合層426可以包括複數個鍵合觸點428和將鍵合觸點428電隔離的介電質。接合觸點428可以包括導電材料,包括但不限於W、Co、Cu、Al、矽化物或其任何組合。鍵合層426的剩餘區域可以用介電質形成,所述介電質包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電質或其任何組合。鍵合層426中的鍵合觸點428和周圍介電質可以用於混合鍵合。根據一些實施例,鍵合觸點428與鍵合觸點424在鍵合界面406處接觸。
如上所述,第二半導體結構404可以在鍵合界面406處以面對面的方式鍵合在第一半導體結構402的頂部上。在一些實施例中,作為混合鍵合(也稱為「金屬/介電質混合鍵合」)的結果,鍵合界面406設置在鍵合層422、426之間,混合鍵合是一種直接鍵合技術(例如,在不使用諸如焊料或黏合劑的中間層的情況下在表面之間形成鍵合),並且可以同時獲得金屬-金屬鍵合和介電質-介電質鍵合。在一些實施例中,鍵合界面406是鍵合層422和426相遇並鍵合的位置。 在實踐中,鍵合界面406可以是具有一定厚度的層,其包括第一半導體結構402的鍵合層422的頂表面和第二半導體結構404的鍵合層426的底表面。
在一些實施例中,半導體元件400的第二半導體結構404還包括在鍵合層426上方的互連層430以傳輸電訊號。互連層430可以包括複數個互連,例如MEOL互連和BEOL互連。在一些實施例中,互連層430中的互連還包括局部互連,例如位元線觸點和字元線觸點。互連層430還可以包括一個或複數個ILD層, 其中可以形成互連線和通孔觸點。互連層430中的互連線和通孔觸點可以包括導電材料,包括但不限於W、Co、Cu、Al、矽化物或其任何組合。互連層430中的ILD層可以包括介電質材料,包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電質或其任何組合。
半導體元件400的第二半導體結構404還可以包括在互連層430和鍵合層426上方的元件層432。在一些實施例中,元件層432包括在互連層430和鍵合層426上方的DRAM單元450的陣列。在一些實施例中,每個DRAM單元450包括DRAM選擇電晶體436和電容器438。DRAM單元450可以是由一個電晶體和一個電容器組成的1T1C單元。可以理解,DRAM單元450可以是任何適當的配置,例如2T1C單元、3T1C單元等。在一些實施例中,DRAM選擇電晶體436形成在半導體層434「上」,其中DRAM選擇電晶體436的整體或部分形成在半導體層434中(例如,在半導體層434的頂表面下方)和/或直接在半導體層434上。隔離區(例如,STI)和摻雜區(例如,DRAM選擇電晶體436的源極區和汲極區)也可以形成在半導體層434中。在一些實施例中,電容器438設置在DRAM選擇電晶體436下方。根據一些實施例,每個電容器438包括兩個電極,其中一個電極電連接到相應DRAM選擇電晶體436的一個節點。根據一些實施例,每個DRAM選擇電晶體436的另一節點電連接到DRAM的位元線440。每個電容器438的另一個電極可以電連接到共用板442,例如接地。應當理解,DRAM單元450的結構和配置不限於第4A圖中的示例,並且可以包括任何適當的結構和配置。例如,電容器438可以是平面電容器、堆疊電容器、多鰭電容器、圓柱電容器、溝槽電容器、或基底-平板電容器。
在一些實施例中,第二半導體結構404還包括設置在元件層432上方的半導體層434。半導體層434可以在DRAM單元450的陣列上方並與其接觸。半導體層434可以是在其上形成選擇DRAM電晶體436的減薄的基底。在一些實施 例中,半導體層434包括單晶矽。在一些實施例中,半導體層434可以包括多晶矽、非晶矽、SiGe、GaAs、Ge或任何其它適當的材料。半導體層434還可以包括隔離區和摻雜區(例如,作為DRAM選擇電晶體436的源極和汲極)。
如第4A圖所示,半導體元件400的第二半導體結構404還可以包括在半導體層434上方的墊出(pad-out)互連層444。墊出互連層444可以包括在一個或複數個ILD層中的互連,例如接觸焊墊446。墊出互連層444和互連層430可以形成在半導體層434的相對側。在一些實施例中,墊出互連層444中的互連可以在半導體元件400和外部電路之間傳輸電訊號,例如,用於墊出的目的。
在一些實施例中,第二半導體結構404還包括延伸穿過半導體層434的一個或複數個觸點448,以電連接墊出互連層444與互連層430和420。結果,處理器412和SRAM單元陣列414(和週邊電路416,如果有的話)可以通過互連層430和420以及鍵合觸點428和424電連接到DRAM單元450的陣列。此外,處理器412、SRAM單元陣列414和DRAM單元450的陣列可以通過觸點448和墊出互連層444電連接到外部電路。
第4B圖示出了根據一些實施例的另一示例性半導體元件401的橫截面。作為上面參照第1B圖描述的半導體元件101的一個示例,半導體元件401是包括第二半導體結構403和堆疊在第二半導體結構403之上的第一半導體結構405的鍵合晶片。類似於上面在第4A圖中描述的半導體元件400,半導體元件401表示鍵合晶片的示例,其中包括處理器和SRAM的第一半導體結構405和包括DRAM的第二半導體結構403單獨形成並以面對面的方式在鍵合界面407處鍵合。第4B圖中的半導體元件401與上面在第4A圖中描述的半導體元件400不同,在第4A圖中的半導體元件400中,包括處理器和SRAM的第一半導體結構402在包括DRAM的第二半導體結構404下方,而第4B圖中的半導體元件401包括設置在包括DRAM的第二半導體結構403上方的、包括處理器和SRAM的第一半導體 結構405。應當理解,下面不再重複半導體元件400和401兩者中的類似結構的細節(例如,材料、製程、功能等)。
半導體元件401的第二半導體結構403可以包括基底409和基底409上方的元件層411。元件層411可以包括在基底409上的DRAM單元449的陣列。在一些實施例中,每個DRAM單元449包括DRAM選擇電晶體413和電容器415。 DRAM單元449可以是由一個電晶體和一個電容器組成的1T1C單元。可以理解,DRAM單元449可以是任何適當的配置,例如2T1C單元、3T1C單元等。在一些實施例中,DRAM選擇電晶體413形成在基底409「上」,其中DRAM選擇電晶體413的整體或部分形成在基底409中和/或直接形成在基底409上。在一些實施例中,電容器415設置在DRAM選擇電晶體413上方。根據一些實施例,每個電容器415包括兩個電極,其中一個電極電連接到相應DRAM選擇電晶體413的一個節點。根據一些實施例,每個DRAM選擇電晶體413的另一節點電連接到DRAM的位元線417。每個電容器415的另一個電極可以電連接到共用板419,例如接地。應當理解,DRAM單元449的結構和配置不限於第4B圖中的示例,並且可以包括任何適當的結構和配置。
在一些實施例中,半導體元件401的第二半導體結構403還包括在元件層411上方的互連層421,以向和從DRAM單元449的陣列傳輸電訊號。互連層421可以包括複數個互連,包括互連線和通孔觸點。在一些實施例中,互連層421中的互連還包括局部互連,例如位元線觸點和字元線觸點。在一些實施例中,半導體元件401的第二半導體結構403還包括在鍵合界面407處並且在鍵合層421和元件層411上方的鍵合層423。鍵合層423可以包括複數個鍵合觸點425和圍繞並電隔離鍵合觸點425的介電質。
如第4B圖所示,半導體元件401的第一半導體結構405包括在鍵合界面407處並且在鍵合層423上方的另一鍵合層451。鍵合層451可以包括複數個鍵 合觸點427和圍繞並電隔離鍵合觸點427的介電質。根據一些實施例,鍵合觸點427與鍵合觸點425在鍵合界面407處接觸。在一些實施例中,半導體元件401的第一半導體結構405還包括在鍵合層451上方的互連層429以傳輸電訊號。互連層429可以包括複數個互連,包括互連線和通孔觸點。
半導體元件401的第一半導體結構405還可以包括在互連層429和鍵合層451上方的元件層431。在一些實施例中,元件層431包括在互連層429和鍵合層451上方的處理器435,以及在互連層429和鍵合層451上方並且在處理器435外部的SRAM單元陣列437。在一些實施例中,元件層431還包括在互連層429和鍵合層451上方並且在處理器435外部的週邊電路439。例如,週邊電路439可以是用於控制並感測DRAM單元449的陣列的週邊電路的部分或整體。在一些實施例中,元件層431中的元件通過互連層429中的互連彼此電連接。例如,SRAM單元陣列437可以通過互連層429電連接到處理器435。
在一些實施例中,處理器435包括形成任何適當的專用處理器和/或SoC的複數個電晶體441。電晶體441可以形成在半導體層433「上」,其中,電晶體441的整體或部分形成在半導體層433中和/或直接形成在半導體層433上。隔離區(例如,STI)和摻雜區(例如,電晶體441的源極區和汲極區)也可以形成在半導體層433中。電晶體441可以形成SRAM單元陣列437(以及週邊電路439,如果有的話)。根據一些實施例,電晶體441利用先進邏輯製程(例如,90nm、65nm、45nm、32nm、28nm、20nm、16nm、14nm、10nm、7nm、5nm、3nm等的技術節點)而實現高速。
在一些實施例中,第一半導體結構405還包括設置在元件層431上方的半導體層433。半導體層433可以在處理器435和SRAM單元陣列437上方並與其接觸。半導體層433可以是在其上形成電晶體441的減薄的基底。在一些實施例中,半導體層433包括單晶矽。在一些實施例中,半導體層433可以包括多晶矽、 非晶矽、SiGe、GaAs、Ge或任何其它適當的材料。半導體層433還可以包括隔離區和摻雜區。
如第4B圖所示,半導體元件401的第一半導體結構405還可以包括在半導體層433上方的墊出互連層443。墊出互連層443可以包括在一個或複數個ILD層中的互連,例如接觸焊墊445。在一些實施例中,墊出互連層443中的互連可以在半導體元件401和外部電路之間傳輸電訊號,例如,用於墊出的目的。在一些實施例中,第一半導體結構405還包括延伸穿過半導體層433的一個或複數個觸點447,以電連接墊出互連層443與互連層429和421。結果,處理器435和SRAM單元陣列437(和週邊電路439,如果有的話)也可以通過互連層429和421以及鍵合觸點427和425電連接到DRAM單元449的陣列。此外,處理器435、SRAM單元陣列437和DRAM單元449的陣列可以通過觸點447和墊出互連層443電連接到外部電路。
第5A圖示出了根據一些實施例的再一示例性半導體元件500的橫截面。類似於上面在第4A圖中描述的半導體元件400,半導體元件500表示鍵合晶片的示例,該鍵合晶片包括具有處理器512和SRAM單元陣列514的第一半導體結構502、以及處於第一半導體結構502上方的具有DRAM單元536的陣列的第二半導體結構504。與第4A圖中所描述的其中週邊電路416在第一半導體結構402中而不在第二半導體結構404中的半導體元件400不同,週邊電路538形成在其中形成DRAM單元536的陣列的第二半導體結構504中。類似於上面在第4A圖中所描述的半導體元件400,半導體元件500的第一半導體結構502和第二半導體結構504也以面對面的方式在鍵合界面506處鍵合,如第5A圖所示。應當理解,下面不再重複半導體元件400和500兩者中的類似結構的細節(例如,材料、製程、功能等)。
半導體元件500的第一半導體結構502可以包括基底508上方的元件 層510。在一些實施例中,元件層510包括在基底508上的處理器512,以及在基底508上並且在處理器512外部的SRAM單元陣列514。在一些實施例中,如上詳細描述的,處理器512包括形成任何適當的專用處理器和/或SoC的複數個電晶體518。在一些實施例中,電晶體518還形成SRAM單元陣列514,其用作例如半導體元件500的高速暫存記憶體和/或資料緩衝器。
在一些實施例中,半導體元件500的第一半導體結構502還包括在元件層510上方的互連層520,以向和從處理器512和SRAM單元陣列514傳輸電訊號。互連層520可以包括複數個互連,包括互連線和通孔觸點。在一些實施例中,半導體元件500的第一半導體結構502還包括在鍵合界面506處並且在互連層520和元件層510(包括處理器512和SRAM單元陣列514)上方的鍵合層522。鍵合層522可以包括複數個鍵合觸點524和圍繞並電隔離鍵合觸點524的介電質。
類似地,如第5A圖所示,半導體元件500的第二半導體結構504也可以包括在鍵合界面506處並且在第一半導體結構502的鍵合層522上方的鍵合層526。鍵合層526可以包括複數個鍵合觸點528和電隔離鍵合觸點528的介電質。 根據一些實施例,鍵合觸點528與鍵合觸點524在鍵合界面506處接觸。在一些實施例中,半導體元件500的第二半導體結構504還包括在鍵合層526上方的互連層530,以傳輸電訊號。互連層530可以包括複數個互連,包括互連線和通孔觸點。
半導體元件500的第二半導體結構504還可以包括在互連層530和鍵合層526上方的元件層532。在一些實施例中,元件層532包括在互連層530和鍵合層526上方的DRAM單元536的陣列。在一些實施例中,每個DRAM單元536包括DRAM選擇電晶體540和電容器542。DRAM單元536可以是由一個電晶體和一個電容器組成的1T1C單元。可以理解,DRAM單元536可以是任何適當的配置,例如2T1C單元、3T1C單元等。在一些實施例中,DRAM選擇電晶體540形成在半導體層534「上」,其中DRAM選擇電晶體540的整體或部分形成在半導體層534 中(例如,在半導體層534的頂表面下方)和/或直接形成在半導體層534上。隔離區(例如,STI)和摻雜區(例如,DRAM選擇電晶體540的源區和漏區)也可以形成在半導體層534中。在一些實施例中,電容器542設置在DRAM選擇電晶體540下方。根據一些實施例,每個電容器542包括兩個電極,其中一個電極電連接到相應的DRAM選擇電晶體540的一個節點。根據一些實施例,每個DRAM選擇電晶體540的另一節點電連接到DRAM的位元線544。每個電容器542的另一個電極可以電連接到共用板546,例如接地。應當理解,DRAM單元536的結構和配置不限於第5A圖中的示例,並且可以包括任何適當的結構和配置。
在一些實施例中,元件層532還包括在互連層530和鍵合層526上方並且在DRAM單元536的陣列外部的週邊電路538。例如,週邊電路538可以是用於控制並感測DRAM單元536的陣列的週邊電路的部分或整體。在一些實施例中,包括但不限於輸入/輸出緩衝器、解碼器(例如,行解碼器和列解碼器)和感測放大器的週邊電路538包括形成用於促進DRAM單元536的陣列的操作的任何適當的數位、類比和/或混合訊號控制和感測電路的複數個電晶體548。週邊電路538和DRAM單元536的陣列可以通過互連層530的互連而電連接。
在一些實施例中,第二半導體結構504還包括設置在元件層532上方的半導體層534。半導體層534可以在DRAM單元536的陣列上方並與其接觸。半導體層534可以是其上形成電晶體548和DRAM選擇電晶體540的減薄的基底。在一些實施例中,半導體層534包括單晶矽。在一些實施例中,半導體層534可以包括多晶矽、非晶矽、SiGe、GaAs、Ge或任何其它適當的材料。半導體層534還可以包括隔離區和摻雜區。
如第5A圖所示,半導體元件500的第二半導體結構504還可以包括在半導體層534上方的墊出互連層550。墊出互連層550包括在一個或複數個ILD層中的互連,例如接觸焊墊552。在一些實施例中,墊出互連層550中的互連可以 在半導體元件500和外部電路之間傳輸電訊號,例如,用於墊出的目的。在一些實施例中,第二半導體結構504還包括延伸穿過半導體層534的一個或複數個觸點554,以電連接墊出互連層550與互連層530和520。結果,處理器512和SRAM單元陣列514可以通過互連層530和520以及鍵合觸點528和524電連接到DRAM單元536的陣列。此外,處理器512、SRAM單元陣列514和DRAM單元536的陣列可以通過觸點554和墊出互連層550電連接到外部電路。
第5B圖示出了根據一些實施例的又一示例性半導體元件501的橫截面。作為上面參考第1B圖所描述的半導體元件101的一個示例,半導體元件501是包括第二半導體結構503和堆疊在第二半導體結構503之上的第一半導體結構505的鍵合晶片。類似於上面在第5A圖中描述的半導體元件500,半導體元件501表示鍵合晶片的示例,其中包括處理器和SRAM的第一半導體結構505和包括週邊電路和DRAM的第二半導體結構503單獨形成並以面對面的方式在鍵合界面507處鍵合。第5B圖中的半導體元件501與上面在第5A圖中所描述的半導體元件500不同,在第5A圖中的半導體元件500中,包括處理器和SRAM的第一半導體結構502在包括週邊電路和DRAM的第二半導體結構504下方,而第5B圖中的半導體元件501包括設置在包括週邊電路和DRAM的第二半導體結構503上方的、包括處理器和SRAM的第一半導體結構505。應當理解,下面不再重複半導體元件500和501兩者中的類似結構的細節(例如,材料、製程、功能等)。
半導體元件501的第二半導體結構503可以包括基底509和在基底509上方的元件層511。元件層511可以包括在基底509上的DRAM單元513的陣列。 在一些實施例中,每個DRAM單元513包括DRAM選擇電晶體517和電容器519。 DRAM單元513可以是由一個電晶體和一個電容器組成的1T1C單元。可以理解,DRAM單元513可以是任何適當的配置,例如2T1C單元、3T1C單元等。在一些實施例中,DRAM選擇電晶體517形成在基底509「上」,其中DRAM選擇電晶體 517的整體或部分形成在基底509中和/或直接形成在基底509上。在一些實施例中,電容器519設置在DRAM選擇電晶體517上方。根據一些實施例,每個電容器519包括兩個電極,其中一個電極電連接到相應的DRAM選擇電晶體517的一個節點。根據一些實施例,每個DRAM選擇電晶體517的另一節點電連接到DRAM的位元線521。每個電容器519的另一個電極可以電連接到共用板523,例如接地。應當理解,DRAM單元513的結構和配置不限於第5B圖中的示例,並且可以包括任何適當的結構和配置。
在一些實施例中,元件層511還包括在基底509上並且在DRAM單元513的陣列外部的週邊電路515。例如,週邊電路515可以是用於控制並感測DRAM單元513的陣列的週邊電路的部分或整體。在一些實施例中,包括但不限於輸入/輸出緩衝器、解碼器(例如,行解碼器和列解碼器)和感測放大器的週邊電路515包括形成用於促進DRAM單元513的陣列的操作的任何適當的數位、類比或混合訊號控制和感測電路的複數個電晶體525。
在一些實施例中,半導體元件501的第二半導體結構503還包括在元件層511上方的互連層527,以向和從DRAM單元513的陣列傳輸電訊號。互連層527可以包括複數個互連,包括互連線和通孔觸點。在一些實施例中,互連層527中的互連還包括局部互連,例如位元線觸點和字元線觸點。週邊電路515和DRAM單元513的陣列可以通過互連層527的互連而電連接。在一些實施例中,半導體元件501的第二半導體結構503還包括在鍵合界面507處並且在互連層527和元件層511上方的鍵合層529。鍵合層529可以包括複數個鍵合觸點531和圍繞並電隔離鍵合觸點531的介電質。
如第5B圖所示,半導體元件501的第一半導體結構505包括在鍵合界面507處並且在鍵合層529上方的另一鍵合層533。鍵合層533可以包括複數個鍵合觸點535和圍繞並電隔離鍵合觸點535的介電質。根據一些實施例,鍵合觸點 535與鍵合觸點531在鍵合界面507處接觸。在一些實施例中,半導體元件501的第一半導體結構505還包括在鍵合層533上方的互連層537以傳輸電訊號。互連層537可以包括複數個互連,包括互連線和通孔觸點。
半導體元件501的第一半導體結構505還可以包括在互連層537和鍵合層533上方的元件層539。在一些實施例中,元件層539包括在互連層537和鍵合層533上方的處理器543,以及在互連層537和鍵合層533上方並且在處理器543外部的SRAM單元陣列545。在一些實施例中,元件層539中的元件通過互連層537中的互連而彼此電連接。例如,SRAM單元陣列545可以通過互連層537電連接到處理器543。
在一些實施例中,處理器543包括形成任何適當的專用處理器和/或SoC的複數個電晶體547。電晶體547可以形成在半導體層541「上」,其中電晶體547的整體或部分形成在半導體層541中和/或直接形成在半導體層541上。隔離區(例如,STI)和摻雜區(例如,電晶體547的源極區和汲極區)也可以形成在半導體層541中。電晶體547還可以形成SRAM單元陣列545。根據一些實施例,電晶體547利用先進的邏輯製程(例如,90nm、65nm、45nm、32nm、28nm、20nm、16nm、14nm、10nm、7nm、5nm、3nm等的技術節點)而實現高速。
在一些實施例中,第一半導體結構505還包括設置在元件層539上方的半導體層541。半導體層541可以在處理器543和SRAM單元陣列545上方並與其接觸。半導體層541可以是其上形成電晶體547的減薄的基底。在一些實施例中,半導體層541包括單晶矽。在一些實施例中,半導體層541可以包括多晶矽、非晶矽、SiGe、GaAs、Ge或任何其它適當材料。半導體層541還可以包括隔離區和摻雜區。
如第5B圖所示,半導體元件501的第一半導體結構505還可以包括在半導體層541上方的墊出互連層549。墊出互連層549包括在一個或複數個ILD層 中的互連,例如接觸焊墊551。在一些實施例中,墊出互連層549中的互連可以在半導體元件501和外部電路之間傳輸電訊號,例如,用於墊出的目的。在一些實施例中,第一半導體結構505還包括延伸穿過半導體層541的一個或複數個觸點553,以電連接墊出互連層549和互連層537和527。結果,處理器543和SRAM單元陣列545可以通過互連層537和527以及鍵合觸點535和531電連接到DRAM單元513的陣列。此外,處理器543、SRAM單元陣列545和DRAM單元513的陣列可以通過觸點553和墊出互連層549電連接到外部電路。
第6A圖和第6B圖示出了根據一些實施例的用於形成具有處理器、SRAM、和週邊電路的示例性半導體結構的製程。第7A圖-第7C圖示出了根據一些實施例的用於形成具有DRAM和週邊電路的示例性半導體結構的製程。第8A圖和第8B圖示出了根據一些實施例的用於形成示例性半導體元件的製程。第9A圖-第9C圖示出了根據一些實施例的用於鍵合併切割示例性半導體結構的製程。第10A圖-第10C圖示出了根據一些實施例的用於切割並鍵合示例性半導體結構的製程。第11圖是根據一些實施例的用於形成半導體元件的示例性方法1100的流程圖。第12圖是根據一些實施例的用於形成半導體元件的另一示例性方法1200的流程圖。第6A圖、第6B圖、第7A圖-第7C圖、第8A圖、第8B圖、第9A圖-第9C圖、第10A圖-第10C圖、第11圖和第12圖中所描繪的半導體元件的示例包括分別在第4A圖、第4B圖、第5A圖、第5B圖中所描繪的半導體元件400、401、500和501。將一起描述第6A圖、第6B圖、第7A圖-第7C圖、第8A圖、第8B圖、第9A圖-第9C圖、第10A圖-第10C圖、第11圖和第12圖。應當理解,方法1100和1200中所示的操作不是詳盡的,並且也可以在任何所示的操作之前、之後或之間執行其它操作。此外,一些操作可以同時執行,或者以不同於第11圖和第12圖所示的循序執行。
如第6A圖和第6B圖所描繪的,形成了包括處理器、SRAM單元陣列、 週邊電路和包括複數個第一鍵合觸點的第一鍵合層的第一半導體結構。如第7A圖-第7C圖所描繪的,形成了包括DRAM單元陣列、週邊電路和包括複數個第二鍵合觸點的第二鍵合層的第二半導體結構。如第8A圖和第8B圖所描繪的,第一半導體結構和第二半導體結構以面對面的方式鍵合,使得第一鍵合觸點與第二鍵合觸點在鍵合界面處接觸。
參照第11圖,方法1100開始於操作1102,其中在第一晶圓上形成複數個第一半導體結構。第一半導體結構中的至少一個包括處理器、SRAM單元陣列、以及包括複數個第一鍵合觸點的第一鍵合層。第一晶圓可以是矽晶圓。在一些實施例中,為了形成複數個第一半導體結構,在第一晶圓上形成處理器和SRAM單元陣列。在一些實施例中,為了形成處理器和SRAM單元陣列,在第一晶圓上形成複數個電晶體。在一些實施例中,為了形成複數個第一半導體結構,還在第一晶圓上形成DRAM單元陣列的週邊電路。
如第9A圖所示,在第一晶圓902上形成複數個第一半導體結構906。 第一晶圓902可以包括通過劃線分隔開的複數個份(shot)。根據一些實施例,第一晶圓902中的每份包括一個或複數個第一半導體結構906。第6A圖和第6B圖示出了第一半導體結構906的形成的一個示例。
如第6A圖所示,在矽基底602(作為例如矽晶圓的第一晶圓902的部分)上形成複數個電晶體604。電晶體604可以通過多種製程形成,所述製程包括但不限於微影、乾式/濕式蝕刻、薄膜沉積、熱生長、離子佈植、化學機械研磨(CMP)和任何其它適當的製程。在一些實施例中,通過離子佈植和/或熱擴散在矽基底602中形成摻雜區,其例如用作電晶體604的源極區和/或汲極區。在一些實施例中,還可以通過濕式/乾式蝕刻和薄膜沉積在矽基底602中形成隔離區(例如,STI)。電晶體604可以在矽基底602上形成元件層606。在一些實施例中,元件層606包括處理器608、SRAM單元陣列610和週邊電路612。
方法1100進行到操作1104,如第11圖所示,其中在處理器和SRAM單元陣列上方形成第一互連層。第一互連層可以包括在一個或複數個ILD層中的第一複數個互連。如第6B圖所示,互連層614可以形成在包括處理器608和SRAM單元陣列610的元件層606上方。互連層614可以包括複數個ILD層中的MEOL和/或BEOL互連,以與元件層606進行電連接。在一些實施例中,互連層614包括在多種製程中形成的複數個ILD層和其中的互連。例如,互連層614中的互連可以包括通過一種或多種薄膜沉積製程沉積的導電材料,所述薄膜沉積製程包括但不限於化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、電鍍、化學鍍或其任何組合。形成互連的製程還可以包括微影、CMP、濕式/乾式蝕刻或任何其它適當的製程。ILD層可以包括通過一種或多種薄膜沉積製程沉積的介電質材料,所述薄膜沉積製程沉積包括但不限於CVD、PVD、ALD或其任何組合。第6B圖中所示的ILD層和互連可以統稱為互連層614。
方法1100進行到操作1106,如第11圖所示,其中在第一互連層上方形成第一鍵合層。第一鍵合層可以包括複數個第一鍵合觸點。如第6B圖所示,在互連層614上方形成鍵合層616。鍵合層616可以包括由介電質圍繞的複數個鍵合觸點618。在一些實施例中,通過一種或多種薄膜沉積製程在互連層614的頂表面上沉積介電質層,所述薄膜沉積製程包括但不限於CVD、PVD、ALD或其任何組合。然後,通過首先使用圖案化製程(例如,介電質層中的介電質材料的微影和乾式/濕式蝕刻)穿過介電質層圖案化出接觸孔,可以形成穿過介電質層並且與互連層614中的互連接觸的鍵合觸點618。接觸孔可以填充有導體(例如,銅)。在一些實施例中,填充接觸孔包括在沉積導體之前沉積阻障層、黏附層和/或晶種層。
方法1100進行到操作1108,如第11圖所示,其中在第二晶圓上形成複數個第二半導體結構。第二半導體結構中的至少一個包括DRAM單元陣列和 包括複數個第二鍵合觸點的第二鍵合層。第二晶圓可以是矽晶圓。在一些實施例中,為了形成複數個第二半導體結構,在第二晶圓上形成DRAM單元陣列。 在一些實施例中,為了形成DRAM單元陣列,在第二晶圓上形成複數個電晶體,並形成處於至少一些電晶體上方並與其接觸的複數個電容器。在一些實施例中,為了形成複數個第二半導體結構,還在第二晶圓上形成DRAM單元陣列的週邊電路。
如第9A圖所示,在第二晶圓904上形成複數個第二半導體結構908。 第二晶圓904可以包括通過劃線分隔開的複數個份。根據一些實施例,第二晶圓904中的每份包括一個或複數個第二半導體結構908。第7A圖-第7C圖示出了第二半導體結構908的形成的一個示例。
如第7A圖所示,在矽基底702(作為第二晶圓904的部分,例如矽晶圓)上形成複數個電晶體704。電晶體704可以通過多種製程形成,所述製程包括但不限於微影、乾式/濕式蝕刻、薄膜沉積、熱生長、離子佈植、CMP和任何其它適當的製程。在一些實施例中,通過離子佈植和/或熱擴散在矽基底702中形成摻雜區,其例如用作電晶體704的源極區和/或汲極區。在一些實施例中,還可以通過濕式/乾式蝕刻和薄膜沉積在矽基底702中形成隔離區(例如,STI)。
如第7B圖所示,複數個電容器706被形成在電晶體704(即DRAM選擇電晶體)中的至少一些上方並與其接觸。每個電容器706可以通過微影被圖案化以與相應的DRAM選擇電晶體對準,以例如通過將電容器706的一個電極與相應DRAM選擇電晶體的一個節點電連接而形成1T1C儲存單元。在一些實施例中,還形成用於將DRAM選擇電晶體和電容器706電連接的位元線707和共用板709。電容器706可以通過多種製程形成,所述製程包括但不限於微影、乾式/濕式蝕刻、薄膜沉積、熱生長、離子佈植、CMP和任何其它適當製程。由此形成包括DRAM單元710(每個DRAM單元710具有DRAM選擇電晶體和電容器706) 的陣列和週邊電路711(具有除DRAM選擇電晶體之外的電晶體704)的元件層708。
方法1100進行到操作1110,如第11圖所示,其中在DRAM單元陣列上方形成第二互連層。第二互連層可以包括在一個或複數個ILD層中的第二複數個互連。如第7C圖所示,互連層714可以形成在DRAM單元710的陣列上方。互連層714可以包括複數個ILD層中的MEOL和/或BEOL的互連,以與DRAM單元710的陣列(以及週邊電路711,如果有的話)形成電連接。在一些實施例中,互連層714包括在多種製程中形成的複數個ILD層和其中的互連。例如,互連層714中的互連可以包括通過一種或多種薄膜沉積製程沉積的導電材料,所述薄膜沉積製程包括但不限於CVD、PVD、ALD、電鍍、化學鍍或其任何組合。形成互連的製程還可包括微影、CMP、濕式/乾式蝕刻或任何其它適當的製程。ILD層可以包括通過一種或多種薄膜沉積製程沉積的介電質材料,所述薄膜沉積製程包括但不限於CVD、PVD、ALD或其任何組合。第7C圖中所示的ILD層和互連可以統稱為互連層714。
方法1100進行到操作1112,如第11圖所示,其中在第二互連層上方形成第二鍵合層。第二鍵合層可以包括複數個第二鍵合觸點。如第7C圖所示,在互連層714上方形成鍵合層716。鍵合層716可以包括由介電質圍繞的複數個鍵合觸點718。在一些實施例中,通過一種或多種薄膜沉積製程在互連層714的頂表面上沉積介電質層,所述薄膜沉積製程包括但不限於CVD、PVD、ALD或其任何組合。然後,通過首先使用圖案化製程(例如,對介電質層中的介電質材料的微影和乾式/濕式蝕刻)穿過介電質層圖案化出接觸孔,可以形成穿過介電質層並且與互連層714中的互連接觸的鍵合觸點718。接觸孔可以填充有導體(例如,銅)。在一些實施例中,填充接觸孔包括在沉積導體之前沉積黏附(膠)層、阻障層、和/或晶種層。
方法1100進行到操作1114,如第11圖所示,其中將第一晶圓和第二晶圓以面對面的方式鍵合,使得第一半導體結構中的至少一個鍵合到第二半導體結構中的至少一個。第一半導體結構的第一鍵合觸點與第二半導體的第二鍵合觸點在鍵合界面處接觸。鍵合可以是混合鍵合。在一些實施例中,在鍵合之後,第二半導體結構在第一半導體結構上方。在一些實施例中,在鍵合之後,第一半導體結構在第二半導體結構上方。
如第9B圖所示,第一晶圓902和第二晶圓904以面對面的方式鍵合,使得第一半導體結構906中的至少一個在鍵合界面909處鍵合到第二半導體結構908中的至少一個。儘管如第9B圖所示,在鍵合之後,第一晶圓902在第二晶圓904上方,應當理解,在一些實施例中,在鍵合之後,第二晶圓904可以在第一晶圓902上方。第8A圖示出了鍵合的第一半導體結構906和第二半導體結構908的形成的一個示例。
如第8A圖所示,矽基底702和其上形成的部件(例如,包括DRAM單元710的陣列的元件層712)被倒置翻轉。面朝下的鍵合層716與面朝上的鍵合層616鍵合,即以面對面的方式鍵合,從而形成鍵合界面802(如第8B圖所示)。在一些實施例中,在鍵合之前對鍵合表面施加諸如電漿處理、濕式處理和/或熱處理的處理製程。儘管未在第8A圖示出,矽基底602和其上形成的部件(例如,包括處理器608、SRAM單元陣列610、和週邊電路612的元件層606)可以被倒置翻轉,並且面朝下的鍵合層616可以與面朝上的鍵合層716鍵合,即以面對面的方式鍵合,從而形成鍵合界面802。在鍵合之後,鍵合層716中的鍵合觸點718和鍵合層616中的鍵合觸點618彼此對準並接觸,使得元件層712(例如,其中的DRAM單元710的陣列)可以電連接到元件層606(例如,其中的處理器608、SRAM單元陣列610、以及週邊電路612)。應當理解,在鍵合晶片中,元件層606(例如,其中的處理器608、SRAM單元陣列610、以及週邊電路612)可以在元件層712 (例如,其中的DRAM單元710的陣列)上方或下方。儘管如此,如第8B圖所示, 在鍵合之後,鍵合界面802可以形成在元件層606(例如,其中的處理器608、SRAM單元610的陣列和週邊電路612)和元件層712(例如,其中的DRAM單元710的陣列)之間。應該理解,雖然第8A圖中的元件層712不包括週邊電路711(如第7C圖所示),在一些實施例中,週邊電路711可以作為元件層712的部分而包括在鍵合晶片中。還應當理解,儘管第8A圖中的元件層606包括週邊電路612,在一些實施例中,週邊電路612可以不作為元件層606的部分被包括在鍵合晶片中。
方法1100進行到操作1116,如第11圖所示,其中將第一晶圓或第二晶圓減薄以形成半導體層。在一些實施例中,在鍵合之後處於第二半導體結構的第二晶圓上方的第一半導體結構的第一晶圓被減薄以形成半導體層。在一些實施例中,在鍵合之後處於第一半導體結構的第一晶圓上方的第二半導體結構的第二晶圓被減薄以形成半導體層。
如第8B圖所示,鍵合晶片頂部的基底(例如,如第8A圖所示的矽基底702)被減薄,使得減薄的頂部基底可以充當半導體層804,例如,單晶矽層。 減薄的基底的厚度可以在約200nm和約5μm之間,例如在200nm和5μm之間,或者在約150nm和約50μm之間,例如在150nm和50μm之間。可以通過包括但不限於晶圓研磨、乾式蝕刻、濕式蝕刻、CMP、任何其它適當製程、或其任何組合的製程來減薄矽基底702。應當理解,當矽基底602是鍵合晶片頂部的基底時,可以通過減薄矽基底602來形成另一半導體層。
方法1100進行到操作1118,如第11圖所示,其中在半導體層上方形成墊出互連層。如第8B圖所示,墊出互連層806形成在半導體層804(減薄的頂部基底)上方。墊出互連層806可以包括形成在一個或複數個ILD層中的互連,例如焊墊觸點808。焊墊觸點808可以包括導電材料,包括但不限於W、Co、Cu、Al、摻雜矽、矽化物或其任何組合。ILD層可以包括介電質材料,包括但不限於 氧化矽、氮化矽、氮氧化矽、低k介電質或其任何組合。在一些實施例中,在鍵合和減薄之後,例如通過濕式/乾式蝕刻然後沉積導電材料,形成豎直延伸穿過半導體層804的觸點810。觸點810可以與墊出互連層806中的互連接觸。
方法1100進行到操作1120,如第11圖所示,其中將鍵合的第一和第二晶圓切割成複數個晶片。晶片中的至少一個包括鍵合的第一和第二半導體結構。如第9C圖所示,將鍵合的第一和第二晶圓902和904(如第9B圖所示)切割成複數個晶片912。至少一個晶片912包括鍵合的第一和第二半導體結構906和908。在一些實施例中,使用晶圓雷射切割和/或機械切割技術沿著劃線將鍵合的第一和第二半導體結構906和908中的每份從鍵合的第一晶圓902和第二晶圓904切割下來,從而變成各個晶片912。晶片912可以包括鍵合的第一和第二半導體結構906和908,例如,如第8B圖中所示的鍵合結構。
代替如上面參考第9A圖-第9C圖和第11圖所描述的基於切割前的晶圓級鍵合的封裝方案,第10A圖-第10C圖和第11圖示出了根據一些實施例的基於切割後的晶片級鍵合的另一種封裝方案。第12圖中的方法1200的操作1102、1104和1106在上面參考第11圖中的方法1100進行了描述,因此不再重複。如第10A圖所示,在第一晶圓1002上形成複數個第一半導體結構1006。第一晶圓1002可以包括通過劃線分隔開的複數個份。根據一些實施例,第一晶圓1002中的每份包括一個或複數個第一半導體結構1006。第6A圖和第6B圖示出了第一半導體結構1006的形成的一個示例。
方法1200進行到操作1202,如第12圖所示,其中將第一晶圓切割成複數個第一晶片,使得第一晶片中的至少一個包括第一半導體結構中的至少一個。如第10B圖所示,將第一晶圓1002(如第10A圖所示)切割成複數個晶片1010,使得至少一個晶片1010包括第一半導體結構1006。在一些實施例中,使用晶圓雷射切割和/或機械切割技術沿著劃線將第一晶圓1002中的每份從第一晶圓1002 切割下來,從而變成各個晶片1010。晶片1010可以包括第一半導體結構1006,例如,如第6B圖所示的結構。
第12圖中的方法1200的操作1108、1110和1112在上面參照第11圖中的方法1100進行了描述,因此不再重複。如第10A圖所示,複數個第二半導體結構1008形成在第二晶圓1004上。第二晶圓1004可以包括通過劃線分隔開的複數個份。根據一些實施例,第二晶圓1004中的每份包括一個或複數個第二半導體結構1008。第7A圖-第7C圖示出了第二半導體結構1008的形成的一個示例。
方法1200進行到操作1204,如第12圖所示,其中第二晶圓被切割成複數個第二晶片,使得第二晶片中的至少一個包括第二半導體結構中的至少一個。如第10B圖所示,將第二晶圓1004(如第10A圖所示)切割成複數個晶片1012,使得至少一個晶片1012包括第二半導體結構1008。在一些實施例中,使用晶圓鐳射切割和/或機械切割技術沿著劃線將第二晶圓1004中的每份從第二晶圓1004切割下來,從而變成各個晶片1012。晶片1012可以包括第二半導體結構1008,例如,如第7C圖所示的結構。
方法1200進行到操作1206,如第12圖所示,其中將第一晶片和第二晶片以面對面的方式鍵合,使得第一半導體結構鍵合到第二半導體結構。第一半導體結構的第一鍵合觸點與第二半導體結構的第二鍵合觸點在鍵合界面處接觸。如第10C圖所示,包括第一半導體結構1006的晶片1010和包括第二半導體結構1008的晶片1012以面對面的方式鍵合,使得第一半導體結構1006在鍵合界面1014處鍵合到第二半導體結構1008。雖然如第10C圖所示,在鍵合之後,第一半導體結構1006在第二半導體結構1008上方,但應當理解,在一些實施例中,在鍵合之後,第二半導體結構1008可以在第一半導體結構1006上方。第8A圖示出了鍵合的第一和第二半導體結構1006和1008的形成的一個示例。
方法1200進行到操作1208,如第12圖所示,其中將第一晶圓或第二 晶圓減薄以形成半導體層。在一些實施例中,在鍵合之後處於第二半導體結構的第二晶圓上方的第一半導體結構的第一晶圓被減薄以形成半導體層。在一些實施例中,在鍵合之後處於第一半導體結構的第一晶圓上方的第二半導體結構的第二晶圓被減薄以形成半導體層。
如第8B圖所示,鍵合晶片頂部的基底(例如,如第8A圖所示的矽基底702)被減薄,使得減薄的頂部基底可以充當半導體層804,例如,單晶矽層。 減薄的基底的厚度可以在約200nm和約5μm之間,例如在200nm和5μm之間,或者可以在約150nm和約50μm之間,例如在150nm和50μm之間。可以通過包括但不限於晶圓研磨、乾式蝕刻、濕式蝕刻、CMP、任何其它適當製程、或其任何組合的製程來減薄矽基底702。應當理解,當矽基底602是鍵合晶片頂部的基底時,可以通過減薄矽基底602來形成另一半導體層。
方法1200進行到操作1210,如第12圖所示,其中在半導體層上方形成墊出互連層。如第8B圖所示,墊出互連層806形成在半導體層804(減薄的頂部基底)上方。墊出互連層806可以包括形成在一個或複數個ILD層中的互連,例如焊墊觸點808。焊墊觸點808可以包括導電材料,包括但不限於W、Co、Cu、Al、摻雜矽、矽化物或其任何組合。ILD層可以包括介電質材料,包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電質或其任何組合。在一些實施例中,在鍵合和減薄之後,例如通過濕式/乾式蝕刻然後沉積導電材料,形成豎直延伸穿過半導體層804的觸點810。觸點810可以與墊出互連層806中的互連接觸。
根據本揭露的一個方面,一種半導體元件包括第一半導體結構,第一半導體結構包括處理器、SRAM單元陣列、以及包括複數個第一鍵合觸點的第一鍵合層。半導體元件還包括第二半導體結構,第二半導體結構包括DRAM單元陣列以及包括複數個第二鍵合觸點的第二鍵合層。半導體元件還包括在第一鍵合層和第二鍵合層之間的鍵合界面。第一鍵合觸點與第二鍵合觸點在鍵合界 面處接觸。
在一些實施例中,第一半導體結構包括基底、基底上的處理器、在基底上並且在處理器外部的SRAM單元陣列、以及在處理器和SRAM單元陣列上方的第一鍵合層。
在一些實施例中,第二半導體結構包括在第一鍵合層上方的第二鍵合層、在第二鍵合層上方的DRAM單元陣列、以及在DRAM單元陣列上方並與其接觸的半導體層。
在一些實施例中,半導體元件還包括在半導體層上方的墊出互連層。在一些實施例中,半導體層包括單晶矽。
在一些實施例中,第二半導體結構包括基底、在基底上的DRAM單元陣列、以及在DRAM單元陣列上方的第二鍵合層。
在一些實施例中,第一半導體結構包括在第二鍵合層上方的第一鍵合層、在第一鍵合層上方的處理器、在第一鍵合層上方並且在一個或複數個處理器外部的SRAM單元陣列、以及在處理器和SRAM單元陣列上方並與其接觸的半導體層。
在一些實施例中,半導體元件還包括在半導體層上方的墊出互連層。在一些實施例中,半導體層包括單晶矽。
在一些實施例中,第一半導體結構還包括DRAM單元陣列的週邊電路。在一些實施例中,第二半導體結構還包括DRAM單元陣列的週邊電路。
在一些實施例中,第一半導體結構包括豎直地在第一鍵合層和處理器之間的第一互連層,並且第二半導體結構包括豎直地在第二鍵合層和NAND儲存單元陣列之間的第二互連層。
在一些實施例中,處理器通過第一和第二互連層以及第一和第二鍵合觸點電連接到DRAM單元陣列。
在一些實施例中,SRAM單元陣列通過第一和第二互連層以及第一和第二鍵合觸點電連接到DRAM單元陣列。
在一些實施例中,SRAM單元陣列分佈在第一半導體結構中的複數個單獨區域中。
在一些實施例中,每個DRAM單元包括電晶體和電容器。
根據本揭露的另一方面,公開了一種用於形成半導體元件的方法。 在第一晶圓上形成複數個第一半導體結構。第一半導體結構中的至少一個包括處理器、SRAM單元陣列以及包括複數個第一鍵合觸點的第一鍵合層。在第二晶圓上形成複數個第二半導體結構。第二半導體結構中的至少一個包括DRAM單元陣列以及包括複數個第二鍵合觸點的第二鍵合層。第一晶圓和第二晶圓以面對面的方式鍵合,使得第一半導體結構中的至少一個鍵合到第二半導體結構中的至少一個。第一半導體結構的第一鍵合觸點與第二半導體結構的第二鍵合觸點在鍵合界面處接觸。將鍵合的第一和第二晶圓切割成複數個晶片。晶片中的至少一個包括鍵合的第一和第二半導體結構。
在一些實施例中,為了形成複數個第一半導體結構,在第一晶圓上形成處理器和SRAM單元陣列,在處理器和SRAM單元陣列上方形成第一互連層,並且在第一互連層上方形成第一鍵合層。在一些實施例中,為了形成處理器和SRAM單元陣列,在第一晶圓上形成複數個電晶體。
在一些實施例中,為了形成複數個第一半導體結構,在第一晶圓上形成DRAM單元陣列的週邊電路。
在一些實施例中,為了形成複數個第二半導體結構,在第二晶圓上形成DRAM單元陣列,在DRAM單元陣列上方形成第二互連層,並且在第二互連層上方形成第二鍵合層。
在一些實施例中,為了形成DRAM單元陣列,在第二晶圓上形成複 數個電晶體,並且形成處於電晶體中的至少一些上方並與其接觸的複數個電容器。
在一些實施例中,為了形成複數個第二半導體結構,在第二晶圓上形成DRAM單元陣列的週邊電路。
在一些實施例中,在鍵合之後,第二半導體結構在第一半導體結構上方。在一些實施例中,在鍵合之後並且在切割之前,將第二晶圓減薄以形成半導體層,並且在半導體層上方形成墊出互連層。
在一些實施例中,在鍵合之後,第一半導體結構在第二半導體結構上方。在一些實施例中,在鍵合之後並且在切割之前,將第一晶圓減薄以形成半導體層,並且在半導體層上方形成墊出互連層。
在一些實施例中,鍵合包括混合鍵合。
根據本揭露的又一方面,公開了一種用於形成半導體元件的方法。 在第一晶圓上形成複數個第一半導體結構。第一半導體結構中的至少一個包括處理器、SRAM單元陣列以及包括複數個第一鍵合觸點的第一鍵合層。將第一晶圓切割成複數個第一晶片,使得第一晶片中的至少一個包括第一半導體結構中的至少一個。在第二晶圓上形成複數個第二半導體結構。第二半導體結構中的至少一個包括DRAM單元陣列以及包括複數個第二鍵合觸點的第二鍵合層。將第二晶圓切割成複數個第二晶片,使得第二晶片中的至少一個包括第二半導體結構中的至少一個。將第一晶片和第二晶片以面對面的方式鍵合,使得第一半導體結構鍵合到第二半導體結構。第一半導體結構的第一鍵合觸點與第二半導體結構的第二鍵合觸點在鍵合界面處接觸。
在一些實施例中,為了形成複數個第一半導體結構,在第一晶圓上形成處理器和SRAM單元陣列,在處理器和SRAM單元陣列上方形成第一互連層,並且在第一互連層上方形成第一鍵合層。在一些實施例中,為了形成處理 器和SRAM單元陣列,在第一晶圓上形成複數個電晶體。
在一些實施例中,為了形成複數個第一半導體結構,在第一晶圓上形成DRAM單元陣列的週邊電路。
在一些實施例中,為了形成複數個第二半導體結構,在第二晶圓上形成DRAM單元陣列,在DRAM單元陣列上方形成第二互連層,並且在第二互連層上方形成第二鍵合層。
在一些實施例中,為了形成DRAM單元陣列,在第二晶圓上形成複數個電晶體,並且形成處於電晶體中的至少一些上方並且與其接觸的複數個電容器。
在一些實施例中,為了形成複數個第二半導體結構,在第二晶圓上形成DRAM單元陣列的週邊電路。
在一些實施例中,在鍵合之後,第二半導體結構在第一半導體結構上方。在一些實施例中,在鍵合之後將第二晶圓減薄以形成半導體層,並且在半導體層上方形成墊出互連層。
在一些實施例中,在鍵合之後,第一半導體結構在第二半導體結構上方。在一些實施例中,在鍵合之後將第一晶圓減薄以形成半導體層,並且在半導體層上方形成墊出互連層。
在一些實施例中,鍵合包括混合鍵合。
針對特定實施例的說明,於此將完全揭示本揭露的一般性質,使得他人能夠透過運用本領域技術範圍內的知識容易地對這種特定實施例進行修改和/或調整以用於各種應用,而不需要過度實驗,並且不脫離本揭露的一般概念。 因此,基於本文呈現的教導和指導,這種調整和修改旨在處於所公開的實施例的等同物的含義和範圍內。應當理解,本文中的措辭或術語是用於說明的目的,而非用於進行限制,從而本說明書的術語或措辭將由所述技術領域中的通常知 識者按照所述教導和指導進行解釋。
上文已經借助於功能構建塊描述了本揭露的實施例,功能構建塊例示了指定功能及其關係的實施方式。在本文中,出於方便描述的目的,係任意地限定了這些功能構建塊的邊界。可以限定替代的邊界,只要適當執行指定的功能及其關係即可。
發明內容和摘要部分可以闡述發明人所設想的本揭露的一個或複數個範例實施例,但未必涵蓋所有的範例性實施例。因此,發明內容和摘要部分並非旨在透過任何方式限制本揭露和所附的申請專利範圍。
本揭露的廣度和範圍不應受任何上述示例性實施例的限制,並且應當僅根據下方申請專利範圍及其等同物來進行限定。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
400:半導體元件
402:第一半導體結構
404:第二半導體結構
405:第一半導體結構
406:鍵合界面
408:基底
410:元件層
412:處理器
414:SRAM單元陣列
415:電容器
416:週邊電路
417:位元線
418:電晶體
420:互連層
422:鍵合層
424:鍵合觸點
426:鍵合層
428:鍵合觸點
430:互連層
432:元件層
434:半導體層
435:處理器
436:DRAM選擇電晶體
438:電容器
440:位元線
442:共用板
444:墊出互連層
446:接觸焊墊
448:觸點
450:DRAM單元

Claims (19)

  1. 一種半導體元件,包括:一第一半導體結構,其包括一處理器、一靜態隨機存取記憶體(SRAM)單元陣列、以及包括複數個第一鍵合觸點的一第一鍵合層,其中該處理器電連接至部分的該些第一鍵合觸點,該SRAM單元陣列電連接至其他部分的該些第一鍵合觸點;一第二半導體結構,其包括一動態隨機存取記憶體(DRAM)單元陣列以及包括複數個第二鍵合觸點的一第二鍵合層,其中該第一半導體結構或該第二半導體結構還包括該DRAM單元陣列的一週邊電路;以及在該第一鍵合層和該第二鍵合層之間的一鍵合界面,其中,該第一鍵合觸點與該第二鍵合觸點在該鍵合界面處接觸。
  2. 如請求項1所述的半導體元件,其中,該第一半導體結構包括:一基底;在該基底上的該處理器;在該基底上並且在該處理器外部的該SRAM單元陣列;以及在該處理器和該SRAM單元陣列上方的該第一鍵合層。
  3. 如請求項2所述的半導體元件,其中,該第二半導體結構包括:在該第一鍵合層上方的該第二鍵合層;在該第二鍵合層上方的該DRAM單元陣列;以及在該DRAM單元陣列上方並與該DRAM單元陣列接觸的半導體層。
  4. 如請求項3所述的半導體元件,還包括在該半導體層上方的墊出 互連層。
  5. 如請求項1所述的半導體元件,其中,該第二半導體結構包括:一基底;在該基底上的該DRAM單元陣列;以及在該DRAM單元陣列上方的該第二鍵合層。
  6. 如請求項5所述的半導體元件,其中,該第一半導體結構包括:在該第二鍵合層上方的該第一鍵合層;在該第一鍵合層上方的該處理器;在該第一鍵合層上方並且在該處理器外部的該SRAM單元陣列;以及在該處理器和該SRAM單元陣列上方並且與該處理器和該SRAM單元陣列接觸的一半導體層。
  7. 如請求項6所述的半導體元件,還包括在該半導體層上方的一墊出互連層。
  8. 如請求項1所述的半導體元件,其中,該第一半導體結構包括豎直地位於該第一鍵合層和該處理器之間的一第一互連層,並且該第二半導體結構包括豎直地位於該第二鍵合層和該DRAM單元陣列之間的一第二互連層;以及該處理器和該SRAM單元陣列是通過該第一互連層和該第二互連層以及該第一鍵合觸點和該第二鍵合觸點電連接到該DRAM單元陣列。
  9. 如請求項1所述的半導體元件,其中,該SRAM單元陣列被分佈在該第一半導體結構中的複數個單獨區域中。
  10. 一種用於形成半導體元件的方法,包括:在第一晶圓上形成複數個第一半導體結構,其中,該些第一半導體結構中的至少一個包括處理器、一靜態隨機存取記憶體(SRAM)單元陣列、以及包括複數個第一鍵合觸點的一第一鍵合層,其中該處理器電連接至部分的該些第一鍵合觸點,該SRAM單元陣列電連接至其他部分的該些第一鍵合觸點;在一第二晶圓上形成複數個第二半導體結構,其中,該些第二半導體結構中的至少一個包括一動態隨機存取記憶體(DRAM)單元陣列以及包括複數個第二鍵合觸點的一第二鍵合層,其中該第一半導體結構或該第二半導體結構還包括該DRAM單元陣列的一週邊電路;將該第一晶圓和該第二晶圓以面對面的方式鍵合,使得該些第一半導體結構中的至少一個鍵合到該些第二半導體結構中的至少一個,其中,各該第一半導體結構的各該第一鍵合觸點與各該第二半導體結構的各該第二鍵合觸點在一鍵合界面處接觸;以及將鍵合的該第一晶圓和該第二晶圓切割成複數個晶片,其中,該些晶片中的至少一個包括所鍵合的該些第一半導體結構和該些第二半導體結構。
  11. 如請求項10所述的用於形成半導體元件的方法,其中,形成該些第一半導體結構的步驟包括:在該第一晶圓上形成該處理器和該SRAM單元陣列;在該處理器和該SRAM單元陣列上方形成一第一互連層;以及在該第一互連層上方形成該第一鍵合層。
  12. 如請求項10所述的用於形成半導體元件的方法,其中,形成該些第二半導體結構包括:在該第二晶圓上形成該DRAM單元陣列;在該DRAM單元陣列上方形成一第二互連層;以及在該第二互連層上方形成該第二鍵合層。
  13. 如請求項10所述的用於形成半導體元件的方法,其中,在該鍵合之後,該第二半導體結構在該第一半導體結構上方,且所述用於形成半導體元件的方法還包括:在該鍵合之後並且在該切割之前,將該第二晶圓減薄以形成半導體層,以及在該半導體層上方形成一墊出互連層。
  14. 如請求項10所述的用於形成半導體元件的方法,其中,在該鍵合之後,該第一半導體結構在該第二半導體結構上方,且所述用於形成半導體元件的方法還包括:在該鍵合之後並且在該切割之前,將該第一晶圓減薄以形成半導體層,以及在該半導體層上方形成一墊出互連層。
  15. 一種用於形成半導體元件的方法,包括:在一第一晶圓上形成複數個第一半導體結構,其中,該第一半導體結構中的至少一個包括一處理器、一靜態隨機存取記憶體(SRAM)單元陣列以及包括複數個第一鍵合觸點的一第一鍵合層,其中該處理器電連接至部分的該些第一鍵合觸點,該SRAM單元陣列電連接至其他部分的該些第一鍵合觸點; 將該第一晶圓切割成複數個第一晶片,使得該些第一晶片中的至少一個包括該些第一半導體結構中的至少一個;在一第二晶圓上形成複數個第二半導體結構,其中,該些第二半導體結構中的至少一個包括一動態隨機存取記憶體(DRAM)單元陣列以及包括複數個第二鍵合觸點的一第二鍵合層,其中該第一半導體結構或該第二半導體結構還包括該DRAM單元陣列的一週邊電路;將該第二晶圓切割成複數個第二晶片,使得該第二晶片中的至少一個包括該些第二半導體結構中的至少一個;以及將各該第一晶片和各該第二晶片以面對面的方式鍵合,使得各該第一半導體結構鍵合到各該第二半導體結構,其中,各該第一半導體結構的各該第一鍵合觸點與各該第二半導體結構的各該第二鍵合觸點在一鍵合界面處接觸。
  16. 如請求項15所述的用於形成半導體元件的方法,其中,形成該些第一半導體結構的步驟包括:在該第一晶圓上形成該處理器和該SRAM單元陣列;在該處理器和該SRAM單元陣列上方形成一第一互連層;以及在該第一互連層上方形成該第一鍵合層。
  17. 如請求項15所述的用於形成半導體元件的方法,其中,形成該些第二半導體結構的步驟包括:在該第二晶圓上形成該DRAM單元陣列;在該DRAM單元陣列上方形成一第二互連層;以及在該第二互連層上方形成該第二鍵合層。
  18. 如請求項15所述的用於形成半導體元件的方法,其中,在該鍵合之後,該第二半導體結構在該第一半導體結構上方,且所述用於形成半導體元件的方法還包括:在該鍵合之後,將該第二晶圓減薄,以形成一半導體層;以及在該半導體層上方形成一墊出互連層。
  19. 如請求項15所述的用於形成半導體元件的方法,其中,在該鍵合之後,該第一半導體結構在該第二半導體結構上方,且所述用於形成半導體元件的方法還包括:在該鍵合之後,將該第一晶圓減薄,以形成一半導體層;以及在該半導體層上方形成一墊出互連層。
TW108139468A 2019-04-15 2019-10-31 半導體元件及其形成方法 TWI735997B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
PCT/CN2019/082607 WO2020210928A1 (en) 2019-04-15 2019-04-15 Integration of three-dimensional nand memory devices with multiple functional chips
PCT/CN2019/105290 WO2020211271A1 (en) 2019-04-15 2019-09-11 Bonded semiconductor devices having processor and dynamic random-access memory and methods for forming the same
WOPCT/CN2019/105290 2019-09-11

Publications (2)

Publication Number Publication Date
TW202111930A TW202111930A (zh) 2021-03-16
TWI735997B true TWI735997B (zh) 2021-08-11

Family

ID=67725906

Family Applications (4)

Application Number Title Priority Date Filing Date
TW108123195A TWI743507B (zh) 2019-04-15 2019-07-02 立體nand記憶體件與多個功能晶片的積體
TW108139468A TWI735997B (zh) 2019-04-15 2019-10-31 半導體元件及其形成方法
TW108144163A TWI808281B (zh) 2019-04-15 2019-12-03 具有可程式設計邏輯裝置和動態隨機存取記憶體的接合半導體裝置及其形成方法
TW108145993A TW202119601A (zh) 2019-04-15 2019-12-16 堆疊立體異質記憶體元件及其形成方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW108123195A TWI743507B (zh) 2019-04-15 2019-07-02 立體nand記憶體件與多個功能晶片的積體

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW108144163A TWI808281B (zh) 2019-04-15 2019-12-03 具有可程式設計邏輯裝置和動態隨機存取記憶體的接合半導體裝置及其形成方法
TW108145993A TW202119601A (zh) 2019-04-15 2019-12-16 堆疊立體異質記憶體元件及其形成方法

Country Status (7)

Country Link
US (2) US11031377B2 (zh)
EP (4) EP3891784A4 (zh)
JP (2) JP7331119B2 (zh)
KR (4) KR102601225B1 (zh)
CN (2) CN110192269A (zh)
TW (4) TWI743507B (zh)
WO (3) WO2020210928A1 (zh)

Families Citing this family (109)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11605630B2 (en) * 2009-10-12 2023-03-14 Monolithic 3D Inc. 3D integrated circuit device and structure with hybrid bonding
US11411036B2 (en) * 2017-04-04 2022-08-09 Sony Semiconductor Solutions Corporation Solid-state imaging device and electronic apparatus
US11211328B2 (en) * 2017-10-16 2021-12-28 SK Hynix Inc. Semiconductor memory device of three-dimensional structure
US10903216B2 (en) * 2018-09-07 2021-01-26 Samsung Electronics Co., Ltd. Semiconductor memory device and method of fabricating the same
JP2020145231A (ja) * 2019-03-04 2020-09-10 キオクシア株式会社 半導体装置およびその製造方法
JP7487213B2 (ja) 2019-04-15 2024-05-20 長江存儲科技有限責任公司 プロセッサおよびダイナミック・ランダムアクセス・メモリを有する接合半導体デバイスおよびそれを形成する方法
CN112614831B (zh) 2019-04-15 2023-08-08 长江存储科技有限责任公司 具有处理器和异构存储器的一体化半导体器件及其形成方法
CN110731012B (zh) 2019-04-15 2021-01-29 长江存储科技有限责任公司 具有处理器和异构存储器的一体化半导体器件及其形成方法
CN111033728A (zh) 2019-04-15 2020-04-17 长江存储科技有限责任公司 具有可编程逻辑器件和动态随机存取存储器的键合半导体器件及其形成方法
EP3891784A4 (en) * 2019-04-15 2022-08-17 Yangtze Memory Technologies Co., Ltd. INTEGRATION OF NON-AND THREE-DIMENSIONAL MEMORY DEVICES WITH MULTIPLE FUNCTIONAL CHIPS
WO2020211272A1 (en) * 2019-04-15 2020-10-22 Yangtze Memory Technologies Co., Ltd. Unified semiconductor devices having processor and heterogeneous memories and methods for forming the same
CN111727503B (zh) 2019-04-15 2021-04-16 长江存储科技有限责任公司 具有可编程逻辑器件和异构存储器的统一半导体器件及其形成方法
EP3891799B1 (en) * 2019-04-30 2024-06-19 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory device with embedded dynamic random-access memory
KR20210114016A (ko) * 2019-04-30 2021-09-17 양쯔 메모리 테크놀로지스 씨오., 엘티디. 프로세서 및 낸드 플래시 메모리를 갖는 접합된 반도체 소자 및 이를 형성하는 방법
JP7427022B2 (ja) * 2019-04-30 2024-02-02 長江存儲科技有限責任公司 3次元相変化メモリを伴う3次元メモリデバイス
CN110870062A (zh) 2019-04-30 2020-03-06 长江存储科技有限责任公司 具有可编程逻辑器件和nand闪存的键合半导体器件及其形成方法
KR20240036110A (ko) 2019-06-27 2024-03-19 양쯔 메모리 테크놀로지스 씨오., 엘티디. 신규 3d nand 메모리 디바이스 및 그 형성 방법
CN110770903B (zh) 2019-08-23 2021-01-29 长江存储科技有限责任公司 竖直存储器件
JP2021044399A (ja) * 2019-09-11 2021-03-18 キオクシア株式会社 半導体装置およびその製造方法
WO2021046744A1 (en) * 2019-09-11 2021-03-18 Yangtze Memory Technologies Co., Ltd. Bonded semiconductor devices having processor and static random-access memory and methods for forming the same
US11195818B2 (en) 2019-09-12 2021-12-07 Taiwan Semiconductor Manufacturing Company, Ltd. Backside contact for thermal displacement in a multi-wafer stacked integrated circuit
JP2021044477A (ja) * 2019-09-13 2021-03-18 キオクシア株式会社 半導体記憶装置
US11557655B2 (en) * 2019-10-11 2023-01-17 Tokyo Electron Limited Device and method of forming with three-dimensional memory and three-dimensional logic
KR102689422B1 (ko) * 2019-10-12 2024-07-29 양쯔 메모리 테크놀로지스 씨오., 엘티디. 수소 차단 층을 갖는 3차원 메모리 디바이스들 및 그 제조 방법들
JP7378503B2 (ja) 2019-10-12 2023-11-13 長江存儲科技有限責任公司 ダイ同士の接合のための方法および構造
CN110854125A (zh) * 2019-10-28 2020-02-28 中国科学院上海微系统与信息技术研究所 一种双衬底三维异质集成芯片及其制备方法
CN110854116A (zh) * 2019-10-28 2020-02-28 中国科学院上海微系统与信息技术研究所 一种三维异质集成芯片及其制备方法
CN110945650A (zh) 2019-11-05 2020-03-31 长江存储科技有限责任公司 具有通过键合而形成的毗连通孔结构的半导体设备和用于形成其的方法
CN110783311B (zh) * 2019-11-11 2021-04-27 合肥恒烁半导体有限公司 一种闪存电路及其制备方法
US11410955B2 (en) * 2019-11-19 2022-08-09 SK Hynix Inc. Semiconductor memory device
KR20210088810A (ko) * 2020-01-06 2021-07-15 에스케이하이닉스 주식회사 3차원 반도체 메모리 장치
US12021028B2 (en) * 2020-01-20 2024-06-25 Monolithic 3D Inc. 3D semiconductor devices and structures with electronic circuit units
US11270988B2 (en) * 2020-01-20 2022-03-08 Monolithic 3D Inc. 3D semiconductor device(s) and structure(s) with electronic control units
US11488939B2 (en) * 2020-01-20 2022-11-01 Monolithic 3D Inc. 3D semiconductor devices and structures with at least one vertical bus
CN115362436A (zh) 2020-02-07 2022-11-18 日升存储公司 准易失性系统级存储器
US11527545B2 (en) * 2020-02-12 2022-12-13 Tokyo Electron Limited Architecture design and process for 3D logic and 3D memory
US11282828B2 (en) 2020-02-20 2022-03-22 Tokyo Electron Limited High density architecture design for 3D logic and 3D memory circuits
EP3925003B1 (en) * 2020-02-20 2024-09-04 Yangtze Memory Technologies Co., Ltd. Dram memory device with xtacking architecture
EP4136674A4 (en) * 2020-04-14 2024-05-29 Yangtze Memory Technologies Co., Ltd. THREE-DIMENSIONAL MEMORY DEVICES WITH REAR-FACE INTERCONNECTION STRUCTURES
KR20210134141A (ko) * 2020-04-29 2021-11-09 삼성전자주식회사 반도체 장치
WO2021237492A1 (en) 2020-05-27 2021-12-02 Yangtze Memory Technologies Co., Ltd. Methods for forming three-dimensional memory devices
JP7305774B2 (ja) 2020-05-27 2023-07-10 長江存儲科技有限責任公司 3次元メモリデバイス
WO2021237489A1 (en) 2020-05-27 2021-12-02 Yangtze Memory Technologies Co., Ltd. Methods for forming three-dimensional memory devices
CN111801800B (zh) * 2020-05-27 2022-06-07 长江存储科技有限责任公司 三维存储器件
EP3963631B1 (en) 2020-05-29 2024-09-18 Yangtze Memory Technologies Co., Ltd. Vertical memory devices
US11289455B2 (en) * 2020-06-11 2022-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. Backside contact to improve thermal dissipation away from semiconductor devices
US11550158B2 (en) 2020-06-24 2023-01-10 Meta Platforms Technologies, Llc Artificial reality system having system-on-a-chip (SoC) integrated circuit components including stacked SRAM
US11444069B2 (en) * 2020-06-29 2022-09-13 Taiwan Semiconductor Manufacturing Co., Ltd. 3D semiconductor package including memory array
CN113704137A (zh) 2020-07-30 2021-11-26 西安紫光国芯半导体有限公司 存内计算模块和方法、存内计算网络及构建方法
JP2022035158A (ja) * 2020-08-20 2022-03-04 キオクシア株式会社 半導体記憶装置
CN112236858B (zh) * 2020-09-02 2024-04-05 长江存储科技有限责任公司 用于Xtacking架构的焊盘引出结构
US11626376B2 (en) * 2020-09-08 2023-04-11 Kioxia Corporation Semiconductor device having a plurality of first structural bodies provided below a connection terminal and manufacturing method thereof
CN112164674A (zh) * 2020-09-24 2021-01-01 芯盟科技有限公司 堆叠式高带宽存储器
WO2022077148A1 (en) * 2020-10-12 2022-04-21 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd Multiple integration scheme with asic or fpga chip bonding to 3d crosspoint chip
KR20220060612A (ko) * 2020-11-04 2022-05-12 삼성전자주식회사 반도체 장치 및 이를 포함하는 데이터 저장 시스템
US11605566B2 (en) 2021-01-19 2023-03-14 Taiwan Semiconductor Manufacturing Company Ltd. Method and structure for metal gates
CN112928136B (zh) * 2021-01-29 2023-07-04 长江先进存储产业创新中心有限责任公司 中央处理器及其制造方法
CN114823616A (zh) * 2021-01-29 2022-07-29 西安紫光国芯半导体有限公司 三维堆叠存储芯片
CN112768411B (zh) * 2021-02-02 2023-04-18 长江存储科技有限责任公司 一种存储器及其制造方法
US20220271033A1 (en) * 2021-02-19 2022-08-25 Daniel Chanemougame Inverted top-tier fet for multi-tier gate-on-gate 3-dimension integration (3di)
KR20220120769A (ko) * 2021-02-23 2022-08-31 삼성전자주식회사 가변 저항 메모리 장치
CN113097383B (zh) * 2021-03-09 2023-07-18 长江先进存储产业创新中心有限责任公司 中央处理器及其制造方法
CN113053900B (zh) * 2021-03-22 2023-01-20 长鑫存储技术有限公司 半导体结构及其制造方法
CN113206098B (zh) * 2021-04-30 2023-04-11 长江存储科技有限责任公司 三维存储器及制造三维存储器的方法
CN115312493A (zh) * 2021-05-08 2022-11-08 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN116918475A (zh) 2021-05-12 2023-10-20 长江存储科技有限责任公司 具有三维晶体管的存储器外围电路及其形成方法
WO2022236945A1 (en) 2021-05-12 2022-11-17 Yangtze Memory Technologies Co., Ltd. Memory peripheral circuit having three-dimensional transistors and method for forming the same
JP2023553679A (ja) * 2021-05-12 2023-12-25 長江存儲科技有限責任公司 三次元トランジスタを有するメモリ周辺回路及びその形成方法
US11848309B2 (en) 2021-06-10 2023-12-19 Micron Technology, Inc. Microelectronic devices, related electronic systems, and methods of forming microelectronic devices
CN113632169B (zh) 2021-06-30 2024-06-18 长江存储科技有限责任公司 具有凹陷栅极晶体管的外围电路及其形成方法
US11996377B2 (en) 2021-06-30 2024-05-28 Micron Technology, Inc. Microelectronic devices and electronic systems
CN113678203B (zh) * 2021-06-30 2024-09-20 长江存储科技有限责任公司 相变存储器装置、系统及其操作方法
US11930634B2 (en) * 2021-06-30 2024-03-12 Micron Technology, Inc. Methods of forming microelectronic devices
CN113678253A (zh) * 2021-06-30 2021-11-19 长江存储科技有限责任公司 具有凹陷栅极晶体管的外围电路及其形成方法
US11842990B2 (en) 2021-06-30 2023-12-12 Micron Technology, Inc. Microelectronic devices and electronic systems
WO2023272578A1 (en) * 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
US11776925B2 (en) 2021-06-30 2023-10-03 Micron Technology, Inc. Methods of forming microelectronic devices, and related microelectronic devices and electronic systems
CN116058090A (zh) * 2021-06-30 2023-05-02 长江存储科技有限责任公司 三维存储器装置及其形成方法
CN115769693A (zh) 2021-06-30 2023-03-07 长江存储科技有限责任公司 三维存储器器件及其形成方法
CN116018889A (zh) 2021-06-30 2023-04-25 长江存储科技有限责任公司 三维存储器装置及其形成方法
CN115867970A (zh) * 2021-06-30 2023-03-28 长江存储科技有限责任公司 三维存储器装置及其形成方法
WO2023272556A1 (en) 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
EP4200908A4 (en) * 2021-06-30 2024-01-31 Yangtze Memory Technologies Co., Ltd. THREE-DIMENSIONAL MEMORY DEVICES AND THEIR FORMATION METHODS
US11810838B2 (en) 2021-06-30 2023-11-07 Micron Technology, Inc. Microelectronic devices, and related electronic systems and methods of forming microelectronic devices
WO2023272592A1 (en) 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
CN115836387A (zh) 2021-06-30 2023-03-21 长江存储科技有限责任公司 三维存储器装置及其形成方法
US11785764B2 (en) 2021-06-30 2023-10-10 Micron Technology, Inc. Methods of forming microelectronic devices
KR102483906B1 (ko) * 2021-07-14 2022-12-30 서울시립대학교 산학협력단 Nand 플래시 메모리와 sram이 융합된 nas 메모리 셀 및 이를 이용한 nas 메모리 어레이
US12094849B2 (en) * 2021-07-22 2024-09-17 Taiwan Semiconductor Manufacturing Company, Ltd. Atomic layer deposition bonding layer for joining two semiconductor devices
US20230022167A1 (en) * 2021-07-22 2023-01-26 Intel Corporation Integrated circuit assemblies with stacked compute logic and memory dies
US20230062750A1 (en) * 2021-08-26 2023-03-02 Taiwan Semiconductor Manufacturing Company Limited Memory chiplet having multiple arrays of memory devices and methods of forming the same
WO2023028847A1 (en) * 2021-08-31 2023-03-09 Yangtze Memory Technologies Co., Ltd. Memory devices having vertical transistors and methods for forming the same
CN116097921A (zh) 2021-08-31 2023-05-09 长江存储科技有限责任公司 具有垂直晶体管的存储器器件及其形成方法
WO2023028890A1 (en) 2021-08-31 2023-03-09 Yangtze Memory Technologies Co., Ltd. Memory devices having vertical transistors and methods for forming the same
US11751383B2 (en) 2021-08-31 2023-09-05 Micron Technology, Inc. Methods of forming microelectronic devices, and related microelectronic devices and electronic systems
CN113626374A (zh) * 2021-09-02 2021-11-09 西安紫光国芯半导体有限公司 一种堆叠芯片
CN113505091B (zh) * 2021-09-10 2021-12-14 西安紫光国芯半导体有限公司 一种基于sedram的堆叠式器件以及堆叠式系统
CN116391452A (zh) * 2021-10-31 2023-07-04 长江存储科技有限责任公司 具有垂直晶体管和堆叠存储单元的存储器器件及其形成方法
WO2023070638A1 (en) 2021-10-31 2023-05-04 Yangtze Memory Technologies Co., Ltd. Memory devices having vertical transistors and methods for forming the same
WO2023070640A1 (en) 2021-10-31 2023-05-04 Yangtze Memory Technologies Co., Ltd. Memory devices having vertical transistors in staggered layouts
TWI817693B (zh) * 2022-03-02 2023-10-01 南亞科技股份有限公司 半導體記憶體的製備方法
EP4270478A4 (en) * 2022-03-15 2023-11-22 Changxin Memory Technologies, Inc. MEMORY AND METHOD FOR PRODUCING A MEMORY
TWI809927B (zh) * 2022-03-29 2023-07-21 南亞科技股份有限公司 具有連接到記憶體元件之二極體的半導體元件及其積體電路
US11950409B2 (en) 2022-03-29 2024-04-02 Nanya Technology Corporation Semiconductor device having diode connectedto memory device and circuit including the same
WO2023241433A1 (en) * 2022-06-17 2023-12-21 Yangtze Memory Technologies Co., Ltd. Memory devices and methods for forming the same
WO2023246209A1 (en) * 2022-06-22 2023-12-28 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabricating methods thereof
WO2023246210A1 (en) * 2022-06-22 2023-12-28 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabricating methods thereof
TWI853452B (zh) * 2022-06-23 2024-08-21 日商鎧俠股份有限公司 記憶體元件
WO2024130656A1 (en) * 2022-12-22 2024-06-27 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabricating methods thereof

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100190334A1 (en) * 2003-06-24 2010-07-29 Sang-Yun Lee Three-dimensional semiconductor structure and method of manufacturing the same
US20160013091A1 (en) * 2014-07-08 2016-01-14 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing the same
TW201813096A (zh) * 2011-01-26 2018-04-01 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
US20180152657A1 (en) * 2015-05-15 2018-05-31 Sony Corporation Solid-state imaging apparatus, manufacturing method of the same, and electronic device
TW201834203A (zh) * 2017-01-27 2018-09-16 日商半導體能源研究所股份有限公司 電容器、半導體裝置及半導體裝置的製造方法
TW201911478A (zh) * 2017-08-04 2019-03-16 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
TW201913966A (zh) * 2017-08-21 2019-04-01 大陸商長江存儲科技有限責任公司 三維記憶體裝置及其製造方法
TW201933578A (zh) * 2017-10-20 2019-08-16 美商塞爾席斯公司 具有高密度z軸互連的三維計算電路

Family Cites Families (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2605968B2 (ja) * 1993-04-06 1997-04-30 日本電気株式会社 半導体集積回路およびその形成方法
JPH1070243A (ja) * 1996-05-30 1998-03-10 Toshiba Corp 半導体集積回路装置およびその検査方法およびその検査装置
US7800199B2 (en) * 2003-06-24 2010-09-21 Oh Choonsik Semiconductor circuit
US5915167A (en) * 1997-04-04 1999-06-22 Elm Technology Corporation Three dimensional structure memory
US6551857B2 (en) * 1997-04-04 2003-04-22 Elm Technology Corporation Three dimensional structure integrated circuits
JP3871853B2 (ja) * 2000-05-26 2007-01-24 株式会社ルネサステクノロジ 半導体装置及びその動作方法
WO2004015764A2 (en) * 2002-08-08 2004-02-19 Leedy Glenn J Vertical system integration
JP4345705B2 (ja) * 2005-04-19 2009-10-14 エルピーダメモリ株式会社 メモリモジュール
SG134187A1 (en) * 2006-01-13 2007-08-29 Tezzaron Semiconductor S Pte L Stacked wafer for 3d integration
KR100762354B1 (ko) * 2006-09-11 2007-10-12 주식회사 네패스 플립칩 반도체 패키지 및 그 제조방법
US8032711B2 (en) * 2006-12-22 2011-10-04 Intel Corporation Prefetching from dynamic random access memory to a static random access memory
US9406561B2 (en) * 2009-04-20 2016-08-02 International Business Machines Corporation Three dimensional integrated circuit integration using dielectric bonding first and through via formation last
TWI798525B (zh) * 2010-02-16 2023-04-11 凡 歐貝克 具有半導體裝置和結構之系統
US11121021B2 (en) * 2010-11-18 2021-09-14 Monolithic 3D Inc. 3D semiconductor device and structure
KR20120079397A (ko) * 2011-01-04 2012-07-12 삼성전자주식회사 적층형 반도체 장치 및 이의 제조 방법
US9432298B1 (en) * 2011-12-09 2016-08-30 P4tents1, LLC System, method, and computer program product for improving memory systems
US20190109049A1 (en) * 2011-06-28 2019-04-11 Monolithic 3D Inc. 3d semiconductor device and system
JP6122290B2 (ja) * 2011-12-22 2017-04-26 三星電子株式会社Samsung Electronics Co.,Ltd. 再配線層を有する半導体パッケージ
US9419146B2 (en) * 2012-01-26 2016-08-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9029863B2 (en) * 2012-04-20 2015-05-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8563403B1 (en) * 2012-06-27 2013-10-22 International Business Machines Corporation Three dimensional integrated circuit integration using alignment via/dielectric bonding first and through via formation last
US9000599B2 (en) 2013-05-13 2015-04-07 Intel Corporation Multichip integration with through silicon via (TSV) die embedded in package
US20180374864A1 (en) * 2014-09-12 2018-12-27 Toshiba Memory Corporation Semiconductor memory device
JP6203152B2 (ja) * 2014-09-12 2017-09-27 東芝メモリ株式会社 半導体記憶装置の製造方法
US9601471B2 (en) * 2015-04-23 2017-03-21 Apple Inc. Three layer stack structure
US9698790B2 (en) * 2015-06-26 2017-07-04 Advanced Micro Devices, Inc. Computer architecture using rapidly reconfigurable circuits and high-bandwidth memory interfaces
CN105789139B (zh) * 2016-03-31 2018-08-28 上海新储集成电路有限公司 一种神经网络芯片的制备方法
US10672743B2 (en) 2016-10-07 2020-06-02 Xcelsis Corporation 3D Compute circuit with high density z-axis interconnects
KR102719623B1 (ko) * 2017-01-13 2024-10-18 삼성전자주식회사 트레이닝 동작을 수행하는 메모리 시스템
JP2018152419A (ja) * 2017-03-10 2018-09-27 東芝メモリ株式会社 半導体記憶装置
US10121743B2 (en) * 2017-03-29 2018-11-06 Qualcomm Incorporated Power distribution networks for a three-dimensional (3D) integrated circuit (IC) (3DIC)
KR102366798B1 (ko) * 2017-06-13 2022-02-25 삼성전자주식회사 반도체 소자
US10453829B2 (en) * 2017-06-16 2019-10-22 Intel Corporation Method and apparatus for reducing capacitance of input/output pins of memory device
US10157653B1 (en) * 2017-06-19 2018-12-18 Sandisk Technologies Llc Vertical selector for three-dimensional memory with planar memory cells
US10957679B2 (en) * 2017-08-08 2021-03-23 iCometrue Company Ltd. Logic drive based on standardized commodity programmable logic semiconductor IC chips
US10163864B1 (en) 2017-08-16 2018-12-25 Globalfoundries Inc. Vertically stacked wafers and methods of forming same
US10290571B2 (en) * 2017-09-18 2019-05-14 Taiwan Semiconductor Manufacturing Company, Ltd. Packages with si-substrate-free interposer and method forming same
JP2019057532A (ja) * 2017-09-19 2019-04-11 東芝メモリ株式会社 半導体メモリ
CN107887395B (zh) * 2017-11-30 2018-12-14 长江存储科技有限责任公司 Nand存储器及其制备方法
US10312201B1 (en) * 2017-11-30 2019-06-04 Taiwan Semiconductor Manufacturing Company, Ltd. Seal ring for hybrid-bond
CN108063097A (zh) * 2017-12-19 2018-05-22 武汉新芯集成电路制造有限公司 一种三层芯片集成方法
CN108288609B (zh) * 2018-01-30 2020-07-14 德淮半导体有限公司 晶片堆叠结构及其制造方法以及图像感测装置
JP6922108B1 (ja) * 2018-06-28 2021-08-18 長江存儲科技有限責任公司Yangtze Memory Technologies Co.,Ltd. 3次元(3d)メモリデバイスおよびその形成方法
CN109075170B (zh) * 2018-06-29 2021-02-02 长江存储科技有限责任公司 具有使用内插器的堆叠器件芯片的三维存储器件
WO2020014976A1 (en) * 2018-07-20 2020-01-23 Yangtze Memory Technologies Co., Ltd. Methods for forming three-dimensional memory devices
CN109155301A (zh) * 2018-08-13 2019-01-04 长江存储科技有限责任公司 具有帽盖层的键合触点及其形成方法
CN111415941B (zh) * 2018-09-20 2021-07-30 长江存储科技有限责任公司 多堆叠层三维存储器件
CN109524412A (zh) * 2018-11-14 2019-03-26 长江存储科技有限责任公司 三维存储器及其制造方法
KR102658194B1 (ko) 2018-12-21 2024-04-18 삼성전자주식회사 반도체 장치
EP3891784A4 (en) * 2019-04-15 2022-08-17 Yangtze Memory Technologies Co., Ltd. INTEGRATION OF NON-AND THREE-DIMENSIONAL MEMORY DEVICES WITH MULTIPLE FUNCTIONAL CHIPS
EP3909075A4 (en) * 2019-05-17 2022-09-07 Yangtze Memory Technologies Co., Ltd. THREE-DIMENSIONAL STATIC RAM MEMORY DEVICE

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100190334A1 (en) * 2003-06-24 2010-07-29 Sang-Yun Lee Three-dimensional semiconductor structure and method of manufacturing the same
TW201813096A (zh) * 2011-01-26 2018-04-01 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
TW201921684A (zh) * 2011-01-26 2019-06-01 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
US20160013091A1 (en) * 2014-07-08 2016-01-14 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing the same
US20180152657A1 (en) * 2015-05-15 2018-05-31 Sony Corporation Solid-state imaging apparatus, manufacturing method of the same, and electronic device
US20190238777A1 (en) * 2015-05-15 2019-08-01 Sony Corporation Solid-state imaging apparatus, manufacturing method of the same, and electronic device
TW201834203A (zh) * 2017-01-27 2018-09-16 日商半導體能源研究所股份有限公司 電容器、半導體裝置及半導體裝置的製造方法
TW201911478A (zh) * 2017-08-04 2019-03-16 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
TW201913966A (zh) * 2017-08-21 2019-04-01 大陸商長江存儲科技有限責任公司 三維記憶體裝置及其製造方法
TW201933578A (zh) * 2017-10-20 2019-08-16 美商塞爾席斯公司 具有高密度z軸互連的三維計算電路

Also Published As

Publication number Publication date
JP2022521618A (ja) 2022-04-11
KR20210111277A (ko) 2021-09-10
US11923339B2 (en) 2024-03-05
US20210265319A1 (en) 2021-08-26
EP3891786A4 (en) 2022-10-19
KR20210110855A (ko) 2021-09-09
EP3891797B1 (en) 2024-04-10
JP7331119B2 (ja) 2023-08-22
TWI808281B (zh) 2023-07-11
TWI743507B (zh) 2021-10-21
US20200328186A1 (en) 2020-10-15
JP7209857B2 (ja) 2023-01-20
EP3891785A1 (en) 2021-10-13
KR20210122285A (ko) 2021-10-08
JP2022519851A (ja) 2022-03-25
EP3891785A4 (en) 2022-11-02
TW202119601A (zh) 2021-05-16
EP3891797A4 (en) 2022-10-12
EP3891797A1 (en) 2021-10-13
KR102587642B1 (ko) 2023-10-10
CN110192269A (zh) 2019-08-30
KR102601225B1 (ko) 2023-11-10
TW202040800A (zh) 2020-11-01
TW202115861A (zh) 2021-04-16
EP3891786A1 (en) 2021-10-13
TW202111930A (zh) 2021-03-16
CN114725085A (zh) 2022-07-08
WO2020211332A1 (en) 2020-10-22
KR20210114011A (ko) 2021-09-17
EP3891784A1 (en) 2021-10-13
EP3891784A4 (en) 2022-08-17
US11031377B2 (en) 2021-06-08
WO2020211271A1 (en) 2020-10-22
WO2020210928A1 (en) 2020-10-22

Similar Documents

Publication Publication Date Title
TWI735997B (zh) 半導體元件及其形成方法
JP7487213B2 (ja) プロセッサおよびダイナミック・ランダムアクセス・メモリを有する接合半導体デバイスおよびそれを形成する方法
TWI738056B (zh) 鍵合的統一半導體晶片及其製造和操作方法
CN110720143B (zh) 具有处理器和nand闪存的键合半导体器件及其形成方法
CN110731012B (zh) 具有处理器和异构存储器的一体化半导体器件及其形成方法
TWI741396B (zh) 具有處理器和異構記憶體的一體化半導體裝置及其形成方法
CN112510031B (zh) 具有处理器和nand闪存的键合半导体器件及其形成方法
US11950399B2 (en) Bonded semiconductor devices having processor and static random-access memory and methods for forming the same
TWI732354B (zh) 具有內插結構的半導體元件及其形成方法