JPH0498342A - 半導体記憶装置 - Google Patents
半導体記憶装置Info
- Publication number
- JPH0498342A JPH0498342A JP2211362A JP21136290A JPH0498342A JP H0498342 A JPH0498342 A JP H0498342A JP 2211362 A JP2211362 A JP 2211362A JP 21136290 A JP21136290 A JP 21136290A JP H0498342 A JPH0498342 A JP H0498342A
- Authority
- JP
- Japan
- Prior art keywords
- defective
- address
- data
- semiconductor memory
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 144
- 230000002950 deficient Effects 0.000 claims abstract description 310
- 230000015654 memory Effects 0.000 claims abstract description 135
- 230000007547 defect Effects 0.000 claims abstract description 120
- 238000003860 storage Methods 0.000 claims abstract description 120
- 238000012546 transfer Methods 0.000 claims description 46
- 238000000034 method Methods 0.000 claims description 36
- 238000012360 testing method Methods 0.000 claims description 25
- 230000005540 biological transmission Effects 0.000 claims description 2
- 238000012545 processing Methods 0.000 abstract description 14
- 230000008569 process Effects 0.000 description 22
- 238000006467 substitution reaction Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 12
- 239000004575 stone Substances 0.000 description 8
- 238000004092 self-diagnosis Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 230000010365 information processing Effects 0.000 description 4
- 238000012937 correction Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000012423 maintenance Methods 0.000 description 2
- 240000002853 Nelumbo nucifera Species 0.000 description 1
- 235000006508 Nelumbo nucifera Nutrition 0.000 description 1
- 235000006510 Nelumbo pentapetala Nutrition 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000003449 preventive effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/16—Protection against loss of memory contents
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/80—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout
- G11C29/816—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout for an application-specific layout
- G11C29/822—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout for an application-specific layout for read only memories
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1044—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices with specific ECC/EDC distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0751—Error or fault detection not based on redundancy
- G06F11/0754—Error or fault detection not based on redundancy by exceeding limits
- G06F11/076—Error or fault detection not based on redundancy by exceeding limits by exceeding a count or rate limit, e.g. word- or bit count limit
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、半導体記憶装置に関するものである。特に
構成する半導体記憶素子アレイの素子に欠陥があり、そ
れによるデータの読み出し、書き込みの誤りを回避し、
かつ高速アクセスができる半導体記憶装置に関するもの
である。
構成する半導体記憶素子アレイの素子に欠陥があり、そ
れによるデータの読み出し、書き込みの誤りを回避し、
かつ高速アクセスができる半導体記憶装置に関するもの
である。
近年、半導体メモリ製造技術の進歩に伴い、従来固定デ
ィスク番こより構成されていたコンピュータの外部記憶
装置の記憶部を、半導体メモリで構成することが可能と
なってきた。このような装置としては、例えば米Wes
tern Automation社のRAM5TOP
やあるいは特開平2−32420 (特願昭63−18
1873)によるものがある。
ィスク番こより構成されていたコンピュータの外部記憶
装置の記憶部を、半導体メモリで構成することが可能と
なってきた。このような装置としては、例えば米Wes
tern Automation社のRAM5TOP
やあるいは特開平2−32420 (特願昭63−18
1873)によるものがある。
(1)従来技術の構成の説明
第9図は、このような従来の半導体記憶装置の構成の一
例を示す簡略構成図である。図において(1)は半導体
記憶素子アレイ、(2)はデータバス、 (3)はDR
AMコントローラ、(4)はアドレスバス、(5)はD
MAコントローラ、(6)はI/F(インタフェース)
制御部、(7)はECC回路、(8)はマイクロプロセ
ッサである。
例を示す簡略構成図である。図において(1)は半導体
記憶素子アレイ、(2)はデータバス、 (3)はDR
AMコントローラ、(4)はアドレスバス、(5)はD
MAコントローラ、(6)はI/F(インタフェース)
制御部、(7)はECC回路、(8)はマイクロプロセ
ッサである。
(2)従来技術の作用、操作の説明
衣に動作について図を用いて説明する。上位システムで
あるホストコンピュータから与えられた命令は授受を制
御するI/FlilJ?i1部(6)に入力される。命
令はその後DMAコントローラと上記インタフェース制
御部を統括制御するマイクロプロセッサ(8)によって
解読され実行される。命令は転送命令が主たるものであ
り、データの転送はDMAコントローラ(5)が実行す
る。上位システムから指示されたデータの転送開始論理
アドレスと転送データ量からマイクロプロセッサ(8)
が、実際のデータ転送開始アドレスとデータ転送量を夏
出し、DMAコントローラ(5)に与える。欠陥が半導
体記憶素子アレイ(1)にある場合は起動時の自己診断
等で検出され、これを除外するように算出される。
あるホストコンピュータから与えられた命令は授受を制
御するI/FlilJ?i1部(6)に入力される。命
令はその後DMAコントローラと上記インタフェース制
御部を統括制御するマイクロプロセッサ(8)によって
解読され実行される。命令は転送命令が主たるものであ
り、データの転送はDMAコントローラ(5)が実行す
る。上位システムから指示されたデータの転送開始論理
アドレスと転送データ量からマイクロプロセッサ(8)
が、実際のデータ転送開始アドレスとデータ転送量を夏
出し、DMAコントローラ(5)に与える。欠陥が半導
体記憶素子アレイ(1)にある場合は起動時の自己診断
等で検出され、これを除外するように算出される。
DRAMコントローラ(3)はデータの読み出し、書き
込みのタイミングを制御して、データが記憶されている
半導体記憶素子アレイ(1)に対してデータの読み出し
、書き込みタイミング信号を与える。アドレスバス(4
)はこのときの読み出しデータ又は書き込みデータのア
ドレスを与え、データバス(2)は読み出しデータまた
は書き込みデータを伝送する。ECC回路(7)によっ
て読み出しデータ、あるいは書き込みデータはエラー訂
正が実施されて読み出される。又はECC回路(7)に
よってエラー訂正用データが生成付加されデータととも
に書き込まれる。
込みのタイミングを制御して、データが記憶されている
半導体記憶素子アレイ(1)に対してデータの読み出し
、書き込みタイミング信号を与える。アドレスバス(4
)はこのときの読み出しデータ又は書き込みデータのア
ドレスを与え、データバス(2)は読み出しデータまた
は書き込みデータを伝送する。ECC回路(7)によっ
て読み出しデータ、あるいは書き込みデータはエラー訂
正が実施されて読み出される。又はECC回路(7)に
よってエラー訂正用データが生成付加されデータととも
に書き込まれる。
特開平2−32420 (特願昭63−181873)
によるものの場合には、半導体ファイル装置として変調
復調回路を装置内に設は半導体ファイル装置と外部との
インタフェースを従来の磁気ディスク装置と全く同一と
する技術が開示されている。そしてこのことによって、
I/F!NB部(6)、ECC回路(7)あるいは欠陥
の代替機能を磁気ディスク用のコントローラそのものに
委ねようとするものである。
によるものの場合には、半導体ファイル装置として変調
復調回路を装置内に設は半導体ファイル装置と外部との
インタフェースを従来の磁気ディスク装置と全く同一と
する技術が開示されている。そしてこのことによって、
I/F!NB部(6)、ECC回路(7)あるいは欠陥
の代替機能を磁気ディスク用のコントローラそのものに
委ねようとするものである。
従来のこの種の半導体記憶装置は以上のように構成され
ているので、ECC回路(7)による不良アドレス及び
欠陥データの代替処理に時間がかかり数十μs必要であ
るという欠点があった。そしてこれが律速となり、上位
装置へのデータ転送速度の低下を招くおそれがあった。
ているので、ECC回路(7)による不良アドレス及び
欠陥データの代替処理に時間がかかり数十μs必要であ
るという欠点があった。そしてこれが律速となり、上位
装置へのデータ転送速度の低下を招くおそれがあった。
これを避けるためには上位装置と半導体記憶装置との間
で用いる外部転送速度の1.5倍程度の高速な内部転送
速度を半導体記憶袋!内で維持する必要があり、更には
、外部と内部の異なる転送速度での転送を正しく行うた
めIMBもの大容量のFIFO(ファーストイン・ファ
ーストアウト)バッファメモリを設ける必要があった。
で用いる外部転送速度の1.5倍程度の高速な内部転送
速度を半導体記憶袋!内で維持する必要があり、更には
、外部と内部の異なる転送速度での転送を正しく行うた
めIMBもの大容量のFIFO(ファーストイン・ファ
ーストアウト)バッファメモリを設ける必要があった。
又、特開平2−32420 (特願昭63−18187
3)によるものでは、従来の磁気ディスク装置と同一の
インタフェースを用いるため、代替アドレスを確定する
ためには、イニシャライズ動作が電源投入毎に必要であ
りイニシャライズに多くの時間がかかる不具合があった
。また磁気ディスクのデータのギャップに相当する部分
のデータエリアが無駄になるとともに、代替処理はトラ
ック単位やセクタ単位で行われるため、正常であるにも
かかわらず代替されてしまう部分が多く発生してしまう
と言う不具合があった。
3)によるものでは、従来の磁気ディスク装置と同一の
インタフェースを用いるため、代替アドレスを確定する
ためには、イニシャライズ動作が電源投入毎に必要であ
りイニシャライズに多くの時間がかかる不具合があった
。また磁気ディスクのデータのギャップに相当する部分
のデータエリアが無駄になるとともに、代替処理はトラ
ック単位やセクタ単位で行われるため、正常であるにも
かかわらず代替されてしまう部分が多く発生してしまう
と言う不具合があった。
また従来装置では動作中に発生したエラー中、ECC回
路で回復できるソフトエラーが進行してECC回路で回
復できないハードエラーになった欠陥についてはデータ
が損なわれる問題があった。
路で回復できるソフトエラーが進行してECC回路で回
復できないハードエラーになった欠陥についてはデータ
が損なわれる問題があった。
更に上述のような理由から一台の装置あたりに許される
欠陥数が大幅に制限される問題があった。
欠陥数が大幅に制限される問題があった。
(発明の目的)
本発明は上記のような問題点に鑑みてなされたもので、
欠陥処理に要する時間が短縮された半導体記憶装!を提
供することを目的とする。それによって欠陥ビットを多
数含む廉価の半導体記憶素子を半導体記憶素子アレーと
して多用することが可能となり、廉価な半導体記憶装置
が提供される。
欠陥処理に要する時間が短縮された半導体記憶装!を提
供することを目的とする。それによって欠陥ビットを多
数含む廉価の半導体記憶素子を半導体記憶素子アレーと
して多用することが可能となり、廉価な半導体記憶装置
が提供される。
また併せて、動作中に発生したエラーが進行してハード
エラーになるまえに、代替処理が行われ信顧性の高い半
導体記憶装置を提供することを目的とする。
エラーになるまえに、代替処理が行われ信顧性の高い半
導体記憶装置を提供することを目的とする。
〔課題を解決するための手段〕
本発明は上記課題を解決するために、情報を記憶し、1
個又は2個以上の欠陥ビットを有する1個又は2個以上
の半導体メモリ素子を含む複数個の半導体メモリ素子か
らなる半導体記憶素子アレイと、該半導体記憶素子アレ
イにデータを伝送する複数ビットからなるデータバスと
、該半導体記憶素子アレイに書き込まれたデータの読み
出し、データの書き込みの制御をおこなうDRAMコン
トローラと、該DRAMコントローラに起動命令を与え
、該半導体記憶素子アレイに読み出し、書き込みの対象
となるアドレスを与えデータの転送を制御するDMAコ
ントローラと、上記DMAコントローラから出力され、
上記半導体記憶素子アレイにアドレスを入力する複数ビ
ットからなるアドレスバスと、ホストコンピュータと磁
気ディスクインタフェースを介して行われるデータ及び
コマンドの授受を制御するインタフェース制御部と、読
み出し動作においては上記半導体記憶素子アレイから転
送されるデータを読み出し、データのエラーを検知し補
正し、上記データバスにデータを入力し書き込み動作に
おいてはホストコンピュータから転送されたデータから
FCCデータを生成し付加するECC回路と、上記DM
Aコントローラと上記インタフェース#御部を統括副扉
するマイクロプロセッサとを備えた半導体記憶装置にお
いて、1個又は2個以上のビットからなるアドレスの中
、少なくも1個の欠陥ビットの存在するアドレスと、該
アドレスに代替する代替アドレスに関する情報を記憶し
出力する欠陥アドレス記憶メモリと、上記欠陥アドレス
記憶メモリの出力に従って、該代替アドレスをもって該
欠陥ビットの存在するアドレスに代替操作する欠陥アド
レス操作回路とを有する半導体記憶装置を構成した。
個又は2個以上の欠陥ビットを有する1個又は2個以上
の半導体メモリ素子を含む複数個の半導体メモリ素子か
らなる半導体記憶素子アレイと、該半導体記憶素子アレ
イにデータを伝送する複数ビットからなるデータバスと
、該半導体記憶素子アレイに書き込まれたデータの読み
出し、データの書き込みの制御をおこなうDRAMコン
トローラと、該DRAMコントローラに起動命令を与え
、該半導体記憶素子アレイに読み出し、書き込みの対象
となるアドレスを与えデータの転送を制御するDMAコ
ントローラと、上記DMAコントローラから出力され、
上記半導体記憶素子アレイにアドレスを入力する複数ビ
ットからなるアドレスバスと、ホストコンピュータと磁
気ディスクインタフェースを介して行われるデータ及び
コマンドの授受を制御するインタフェース制御部と、読
み出し動作においては上記半導体記憶素子アレイから転
送されるデータを読み出し、データのエラーを検知し補
正し、上記データバスにデータを入力し書き込み動作に
おいてはホストコンピュータから転送されたデータから
FCCデータを生成し付加するECC回路と、上記DM
Aコントローラと上記インタフェース#御部を統括副扉
するマイクロプロセッサとを備えた半導体記憶装置にお
いて、1個又は2個以上のビットからなるアドレスの中
、少なくも1個の欠陥ビットの存在するアドレスと、該
アドレスに代替する代替アドレスに関する情報を記憶し
出力する欠陥アドレス記憶メモリと、上記欠陥アドレス
記憶メモリの出力に従って、該代替アドレスをもって該
欠陥ビットの存在するアドレスに代替操作する欠陥アド
レス操作回路とを有する半導体記憶装置を構成した。
更に、欠陥アドレス記憶メモリ及び欠陥アドレス操作回
路に代えて、欠陥ビットの存在するアドレスで出力され
るデータの中に存在する欠陥ビットの位置の情報を記憶
し出力する欠陥ビット記憶メモリと、欠陥ビットに代替
する欠陥代替用半導体記憶素子と、上記欠陥ビット記憶
メモリの出力に従って、上記欠陥ビットからの出力と上
記欠陥代替用半導体記憶素子からの出力を入替操作する
欠陥データ操作回路とを有する半導体記憶装置を構成し
た。
路に代えて、欠陥ビットの存在するアドレスで出力され
るデータの中に存在する欠陥ビットの位置の情報を記憶
し出力する欠陥ビット記憶メモリと、欠陥ビットに代替
する欠陥代替用半導体記憶素子と、上記欠陥ビット記憶
メモリの出力に従って、上記欠陥ビットからの出力と上
記欠陥代替用半導体記憶素子からの出力を入替操作する
欠陥データ操作回路とを有する半導体記憶装置を構成し
た。
更に、欠陥ビットの存在するアドレスで出力されるデー
タの中に存在する該欠陥ビットの位置の情報を記憶し出
力する欠陥ビット記憶メモリと、該欠陥ビットに代替す
る欠陥代替用半導体記憶素子と、上記欠陥ビット記憶メ
モリの出力に従って、上記欠陥ビットからの出力と上記
欠陥代替用半導体記憶素子からの出力を入替操作する欠
陥データ操作回路とを有する半導体記憶装置を構成した
。
タの中に存在する該欠陥ビットの位置の情報を記憶し出
力する欠陥ビット記憶メモリと、該欠陥ビットに代替す
る欠陥代替用半導体記憶素子と、上記欠陥ビット記憶メ
モリの出力に従って、上記欠陥ビットからの出力と上記
欠陥代替用半導体記憶素子からの出力を入替操作する欠
陥データ操作回路とを有する半導体記憶装置を構成した
。
更に、欠陥アドレス記憶メモリ及び欠陥ビット記憶メモ
リが書き換え可能な不揮発性メモリで構成され、ECC
回路においてデータのエラーが検知されたとき、該エラ
ーを発生するアドレスの位置情報を上記欠陥アドレス記
憶メモリに書き込み、該アドレスの位置情報及び該エラ
ーを発生するアドレスにおける該エラーを発生するビッ
トの位置の情報を上3己欠陥ビット記憶メモリに書き込
む半導体記憶装置を構成した。
リが書き換え可能な不揮発性メモリで構成され、ECC
回路においてデータのエラーが検知されたとき、該エラ
ーを発生するアドレスの位置情報を上記欠陥アドレス記
憶メモリに書き込み、該アドレスの位置情報及び該エラ
ーを発生するアドレスにおける該エラーを発生するビッ
トの位置の情報を上3己欠陥ビット記憶メモリに書き込
む半導体記憶装置を構成した。
更に、出荷前に欠陥アドレス及び欠陥ビットの検出が行
われ、検出されたときは、それらの位置の情報をあらか
じめそれぞれ欠陥アドレス記憶メモリ及び欠陥ビット記
憶メモリに与える半導体記憶装置を構成した。
われ、検出されたときは、それらの位置の情報をあらか
じめそれぞれ欠陥アドレス記憶メモリ及び欠陥ビット記
憶メモリに与える半導体記憶装置を構成した。
更に、稼働時に又は(11)の半導体記憶装置検出され
たときは、それらの位置の情報をそれぞれ欠陥アドレス
記憶メモリ及び欠陥ビット記憶メモリに与え、)@次追
加登録する半導体記憶装置を構成した。
たときは、それらの位置の情報をそれぞれ欠陥アドレス
記憶メモリ及び欠陥ビット記憶メモリに与え、)@次追
加登録する半導体記憶装置を構成した。
更に、ECC回路において検知された回復可能エラーの
回数を計数するカウンタを具備し、同一アドレスにおい
て該回復可能エラーの回数が所定回数計数されたときは
、該アドレスを他のアドレスを以て代替させる半導体記
憶装置を構成した。
回数を計数するカウンタを具備し、同一アドレスにおい
て該回復可能エラーの回数が所定回数計数されたときは
、該アドレスを他のアドレスを以て代替させる半導体記
憶装置を構成した。
更に、パソコン等に接続できるシリアルポートを有し、
オンライン状態において欠陥アドレス記憶メモリ又は欠
陥ビット記憶メモリの内容の書換えが可能である半導体
記憶装置を構成した。
オンライン状態において欠陥アドレス記憶メモリ又は欠
陥ビット記憶メモリの内容の書換えが可能である半導体
記憶装置を構成した。
更に、外形寸法、取付方法、コネクタ寸法及び制御イン
タフェースが従来使用されている固定ディスク装置と同
一である半導体記憶装置を構成した。
タフェースが従来使用されている固定ディスク装置と同
一である半導体記憶装置を構成した。
更に、ホストコンピュータに、本半導体記憶装置を接続
した情報処理装置を構成した。
した情報処理装置を構成した。
更に、又は(11)の半導体記憶装置を全アドレスにお
いて逐次所定テストパターンの書き込み、読み出し及び
該書き込まれたテストパターンと該読み出されたテスト
パターンとの比較を行うことにより検出し、又は(11
)の半導体記憶装置の存在が検出されたとき、該欠陥ア
ドレス又は該欠陥ビットの集合状態に関する種類を識別
した後に、該種類に対応して該欠陥アドレス又は該欠陥
ビットの代替を行う欠陥代替方法を構成した。
いて逐次所定テストパターンの書き込み、読み出し及び
該書き込まれたテストパターンと該読み出されたテスト
パターンとの比較を行うことにより検出し、又は(11
)の半導体記憶装置の存在が検出されたとき、該欠陥ア
ドレス又は該欠陥ビットの集合状態に関する種類を識別
した後に、該種類に対応して該欠陥アドレス又は該欠陥
ビットの代替を行う欠陥代替方法を構成した。
半導体記憶素子アレイ(1)の欠陥に対して欠陥アドレ
スによるときは欠陥アドレス操作回路(12)が欠陥ア
ドレス記憶メモリ(9)の出力に従って予め記憶されて
いる別のアドレスにより欠陥アドレスを代替する。欠陥
ビットによるときは欠陥データ操作回路(工3)が欠陥
ビット記憶メモリ(10)の出力に従ってその欠陥アド
レスにおける欠陥のあるデータビットを欠陥代替用半導
体記憶素子(11)に予め記憶されている別のデータビ
ットと入れ替えデータを代替する。
スによるときは欠陥アドレス操作回路(12)が欠陥ア
ドレス記憶メモリ(9)の出力に従って予め記憶されて
いる別のアドレスにより欠陥アドレスを代替する。欠陥
ビットによるときは欠陥データ操作回路(工3)が欠陥
ビット記憶メモリ(10)の出力に従ってその欠陥アド
レスにおける欠陥のあるデータビットを欠陥代替用半導
体記憶素子(11)に予め記憶されている別のデータビ
ットと入れ替えデータを代替する。
欠陥をEEPROMよりなる欠陥アドレス記憶メモリ(
9)及び欠陥ビット記憶メモリ(10)に記憶させるこ
とができる。且つ予め出荷前に、又稼動時に追加して記
憶させることができる。欠陥の書換えはオンラインにお
いても本装置に設けられたシリアルポート(15)を経
由してパソコン(17)等によりオンラインで行い記憶
させることができる。
9)及び欠陥ビット記憶メモリ(10)に記憶させるこ
とができる。且つ予め出荷前に、又稼動時に追加して記
憶させることができる。欠陥の書換えはオンラインにお
いても本装置に設けられたシリアルポート(15)を経
由してパソコン(17)等によりオンラインで行い記憶
させることができる。
ECC回路(7)において回復可能なエラーが検知され
、カウンタ(14)によって同一アドレス上で複数回の
回復可能なエラーを所定の回数計数した場合、そのアド
レスを含むブロックを別の空き領域に複製し、以降この
ブロックのアクセス命令を受は取ったときにはマイクロ
ブロセ・ンサ(8)が変換アドレスを記憶しており自動
的に代替先きのアドレスをアクセスする。このとき同時
に欠陥アドレス記憶メモリ (9)と欠陥ビット記憶メ
モリ(10)の内容が併せて更新される。
、カウンタ(14)によって同一アドレス上で複数回の
回復可能なエラーを所定の回数計数した場合、そのアド
レスを含むブロックを別の空き領域に複製し、以降この
ブロックのアクセス命令を受は取ったときにはマイクロ
ブロセ・ンサ(8)が変換アドレスを記憶しており自動
的に代替先きのアドレスをアクセスする。このとき同時
に欠陥アドレス記憶メモリ (9)と欠陥ビット記憶メ
モリ(10)の内容が併せて更新される。
外形寸法、取付方法、コネクタ寸法及び制御インタフェ
ースが従来使用されている固定ディスク装置と同一であ
る。
ースが従来使用されている固定ディスク装置と同一であ
る。
ホストコンピュータに接続して情報処理装置を構成する
ことができる。
ことができる。
又は(11)の半導体記憶装置を全アドレスにおいて逐
次所定テストパターンの書き込み、読み出し及び該書き
込まれたテストパターンと該読み出されたテストパター
ンとの比較を行うことにより検出し、欠陥アドレス又は
欠陥ビ・ントの存在が検出されたとき、又は(11)の
半導体記憶装置の集合状態に関する種類を識別した後に
、該種類に対応して欠陥の代替が行われる。
次所定テストパターンの書き込み、読み出し及び該書き
込まれたテストパターンと該読み出されたテストパター
ンとの比較を行うことにより検出し、欠陥アドレス又は
欠陥ビ・ントの存在が検出されたとき、又は(11)の
半導体記憶装置の集合状態に関する種類を識別した後に
、該種類に対応して欠陥の代替が行われる。
(1)実施例の構成の説明
本発明の一実施例を図について説明する。
第1図は本実施例の全体構成図である。
第1図において、100は本発明に係わる半導体記憶装
置である。
置である。
110はS CS I I / F (S+++al
l ComputerSystem 1nterfac
e)、120は装置内ニー1−7ト識別部、130はメ
モリ制御部、140はデータ転送部である。又150は
メインユニット、160〜163はDRAMユニットで
ある。以下、各部について説明する。
l ComputerSystem 1nterfac
e)、120は装置内ニー1−7ト識別部、130はメ
モリ制御部、140はデータ転送部である。又150は
メインユニット、160〜163はDRAMユニットで
ある。以下、各部について説明する。
SC3I I/F (110)はDRAMユニットと
上位ホストコンピュータ(I6)間の応答動作部である
。SC3Iバスを経由して上位から与えられたセクショ
ンへの応答、コマンドのデコード、メソセージ、ステー
タスの応答及びセレクションはすべて後述するマイクロ
プロセッサと5cSIチツプの間のやりとりで処理され
る。
上位ホストコンピュータ(I6)間の応答動作部である
。SC3Iバスを経由して上位から与えられたセクショ
ンへの応答、コマンドのデコード、メソセージ、ステー
タスの応答及びセレクションはすべて後述するマイクロ
プロセッサと5cSIチツプの間のやりとりで処理され
る。
5C3I I/F(110)に採用した5C3Iチツ
プは16bitパス版であり、本実施例のマイクロプロ
セッサのバス巾が16ビツトであることとあいまって、
2バイト幅の効率の良い転送が可能である。これによっ
てメモリ転送の周波数を下げ、低消費電力化をはかるこ
とができる。
プは16bitパス版であり、本実施例のマイクロプロ
セッサのバス巾が16ビツトであることとあいまって、
2バイト幅の効率の良い転送が可能である。これによっ
てメモリ転送の周波数を下げ、低消費電力化をはかるこ
とができる。
このインタフェースは、次のような手順で5C3I
I/Fの命令を処理する。
I/Fの命令を処理する。
上位装置(SC3Iコントローラ)からセレクションさ
れると、自動的にコマンドモードになり、コマンドを受
は取った後、5C3Iチツプに割り込みが入る。
れると、自動的にコマンドモードになり、コマンドを受
は取った後、5C3Iチツプに割り込みが入る。
5csrチツプは、インターフェース用バッファの中身
を読み、コマンドのデコードを行い、その内容に従い、
動作を(例えばデータの転送を)開始する。
を読み、コマンドのデコードを行い、その内容に従い、
動作を(例えばデータの転送を)開始する。
次に、装置内ユニット識別部(120)は装置内には各
種のユニットが、任意のスロット位置に必要数取り付け
られて居り、それを装置内ユニット識別部によって自動
認識する。
種のユニットが、任意のスロット位置に必要数取り付け
られて居り、それを装置内ユニット識別部によって自動
認識する。
装置内ユニット識別は以下のようにして行われる。メイ
ンユニット(150)のマザーボードの各スロット(1
51)〜(153)には、固有のアドレス番号が与えら
れており、そこに挿入されたDRAMユニット(160
)に、4ビツトのアドレス番号が送出される。
ンユニット(150)のマザーボードの各スロット(1
51)〜(153)には、固有のアドレス番号が与えら
れており、そこに挿入されたDRAMユニット(160
)に、4ビツトのアドレス番号が送出される。
各DRAMユニットには、その種類を示す、4ビツトの
ユニットタイプが与えられている。
ユニットタイプが与えられている。
マイクロプロセッサ(8)から各DRAMユニットに、
アドレス線と、ユニットタイプ線が接続されており、マ
イクロプロセッサ(8)の指定したアドレスとアドレス
番号が一致したアドレスのユニットが、ユニットタイプ
線上に、自分のユニットタイプを送出する。
アドレス線と、ユニットタイプ線が接続されており、マ
イクロプロセッサ(8)の指定したアドレスとアドレス
番号が一致したアドレスのユニットが、ユニットタイプ
線上に、自分のユニットタイプを送出する。
以上の機能を利用して、アドレスの論理物理変換後、該
当するDRAMユニットをユニットアドレス線で選択し
、ユニット内のページをページ設定線で指定する。ここ
でページとはこれによって半導体記憶素子アレイの32
MBのメモリ空間を8MB単位のページに区切って制御
することが行ねれる。
当するDRAMユニットをユニットアドレス線で選択し
、ユニット内のページをページ設定線で指定する。ここ
でページとはこれによって半導体記憶素子アレイの32
MBのメモリ空間を8MB単位のページに区切って制御
することが行ねれる。
各ユニットあたりのページ数、装置あたりのユニ7ト数
は装置起動時のユニットタイプアドレスサーチによって
マイクロプロセッサ(8)上のテーブルにセットされ、
論理物理変換等で参照される。
は装置起動時のユニットタイプアドレスサーチによって
マイクロプロセッサ(8)上のテーブルにセットされ、
論理物理変換等で参照される。
また、装置が稼動状態でもユニット実装状態をモニタし
ているので、各ユニットの増設、縮退が容易である。
ているので、各ユニットの増設、縮退が容易である。
次に、メモリ制御部(130)においてはRAS、CA
S制御及びリフレソンユ制御は16MB単位に制御回路
(IC)を用意し、CPUのマツブトI10として位置
づけられる。
S制御及びリフレソンユ制御は16MB単位に制御回路
(IC)を用意し、CPUのマツブトI10として位置
づけられる。
基本クロックが常時与えられ、一定時間ごとのリフレッ
シュ動作が実施される。将来のアドレス拡張は拡張用デ
ータラ、チを設け、8MBごとのページ拡張を行う。
シュ動作が実施される。将来のアドレス拡張は拡張用デ
ータラ、チを設け、8MBごとのページ拡張を行う。
ページ設定は、メインユニット上のユニットアドレスレ
ジスタ(4bit)とページ設定レジスタ(4bit)
を用いて設定される。DRAMユニット内のページは、
16ページまで拡張可能で16MbDRAM使用のDR
AMユニットへ拡張可能である。
ジスタ(4bit)とページ設定レジスタ(4bit)
を用いて設定される。DRAMユニット内のページは、
16ページまで拡張可能で16MbDRAM使用のDR
AMユニットへ拡張可能である。
メモリ制御とりフレンシュ動作は、DRAMコントロー
ラ(3)を、また半導体記憶素子アレイのアドレスをセ
ントするアドレスランチには、11bitデータラツチ
を採用する。
ラ(3)を、また半導体記憶素子アレイのアドレスをセ
ントするアドレスランチには、11bitデータラツチ
を採用する。
DRAMコントローラ(3)は、16M、Bのメモリ単
位に配置させる(32MB DRAMユニットに2個
)。
位に配置させる(32MB DRAMユニットに2個
)。
装置内の各DRAMコントローラ(3)の、リセット解
除のタイミングをずらすことによって各ユニットのりフ
レッシュタイミングをずらし、消費電力を下げる。
除のタイミングをずらすことによって各ユニットのりフ
レッシュタイミングをずらし、消費電力を下げる。
次に、データ転送部(140)はDRAM上へのリード
ライト動作に係わるデータ転送を行う。
ライト動作に係わるデータ転送を行う。
後述するDRAMコントローラ(3)によりCPUを経
由せずに5C3IコントローラとDRAMの間で直接転
送が行われる。
由せずに5C3IコントローラとDRAMの間で直接転
送が行われる。
動作はライト動作とリード動作とに分かれる。
ライト動作は、DRAM上に上位装置からのライトデー
タを書き込む動作である。5C3I I/Fを経由し
送られてきた1バイト幅のデータは4バイトごとに7ビ
ツトのECCを付け39ビット単位にDRAM上に書き
込まれる。
タを書き込む動作である。5C3I I/Fを経由し
送られてきた1バイト幅のデータは4バイトごとに7ビ
ツトのECCを付け39ビット単位にDRAM上に書き
込まれる。
リード動作はDRAMからデータを読み出し、上位装置
に転送する動作である。DRAMから読みだされた39
ビツトのデータはECC回路(7)で誤りの検出、訂正
を行った後lバイト幅にして5C3I I/Fを経由
して上位装置に転送される。
に転送する動作である。DRAMから読みだされた39
ビツトのデータはECC回路(7)で誤りの検出、訂正
を行った後lバイト幅にして5C3I I/Fを経由
して上位装置に転送される。
上位装置(SC3Iコントローラ)から送られる転送要
求は、一定長の論理ブロック番号と転送ブロック数で与
えられる。これを装置内のアドレス空間に変換して、転
送開始アドレス(該当するDRAMユニットとそのユニ
ット内の該当アドレス)とデータ転送バイト数に変換し
てDRAMに与えられる。
求は、一定長の論理ブロック番号と転送ブロック数で与
えられる。これを装置内のアドレス空間に変換して、転
送開始アドレス(該当するDRAMユニットとそのユニ
ット内の該当アドレス)とデータ転送バイト数に変換し
てDRAMに与えられる。
この転送の中核をなすのが、マイクロプロセッサ(8)
である。このマイクロプロセッサ(8)の特徴は次の通
りである。
である。このマイクロプロセッサ(8)の特徴は次の通
りである。
内部32bit、16bitバスを備えるため、データ
転送効率が良い。
転送効率が良い。
スリーブモード及びストップモードを用いて、低消費電
力運転が出来る。
力運転が出来る。
以上に述べたのがDMA転送であって、通常のデータ転
送であるが、データのコンベアを行うときには、プログ
ラム転送を行う、これは、DMAを使用せずに、プログ
ラムでメモリ間のデータ転送を行うものである。自己診
断や、ECC回路(7)の不具合時のパスに使用する。
送であるが、データのコンベアを行うときには、プログ
ラム転送を行う、これは、DMAを使用せずに、プログ
ラムでメモリ間のデータ転送を行うものである。自己診
断や、ECC回路(7)の不具合時のパスに使用する。
次に、第2図は本実施例の構成図である。
1個又は2個以上の欠陥ビットを含む半導体記憶素子ア
レイ (1)があり、DRAMコントローラ(3)はそ
のデータの読み出し、データの書き込みの制御をおこな
う制御部である。アドレスバス(4)はDRAMコント
ローラに起動命令を与え、該半導体記憶素子アレイに読
み出し、書き込みの対象となるアドレスを与えデータの
転送を制御するDMAコントローラ(5)よりアドレス
を半導体記憶素子アレイ(1)に伝送する複数ビットか
らなるハスである。データバス(2)はデータのエラー
を検知し補正するECC回路(7)よりデータを半導体
記憶素子アレイ(1)に伝送する複数ビットからなるハ
スである。マイクロプロセッサ(8)はDMAコントロ
ーラ(5)、ECC回路(7)及びI/F制御部(6)
を制御する中央制御装置である。欠陥アドレス記憶メモ
リ(9)は、アドレスバス(4)の途中に介在する欠陥
アドレス操作回路(12)に対し記憶されている欠陥ア
ドレスと代替アドレスの情報を与えるメモリである。欠
陥ビット記憶メモリ(10)はデータバス(2)の途中
に介在する欠陥データ操作回路(13)に対し記憶され
ている欠陥データと代替データの情報を与えるメモリで
ある。欠陥代替用半導体記憶素子(11)は半導体記憶
素子アレイ(1)の欠陥ビットに代替するデータを記憶
する素子である。カウンタ(14)はソフトエラーの計
数器である。シリアルポート(15)はマイクロプロセ
ッサ(8)の外部パソコン(17)との接続部である。
レイ (1)があり、DRAMコントローラ(3)はそ
のデータの読み出し、データの書き込みの制御をおこな
う制御部である。アドレスバス(4)はDRAMコント
ローラに起動命令を与え、該半導体記憶素子アレイに読
み出し、書き込みの対象となるアドレスを与えデータの
転送を制御するDMAコントローラ(5)よりアドレス
を半導体記憶素子アレイ(1)に伝送する複数ビットか
らなるハスである。データバス(2)はデータのエラー
を検知し補正するECC回路(7)よりデータを半導体
記憶素子アレイ(1)に伝送する複数ビットからなるハ
スである。マイクロプロセッサ(8)はDMAコントロ
ーラ(5)、ECC回路(7)及びI/F制御部(6)
を制御する中央制御装置である。欠陥アドレス記憶メモ
リ(9)は、アドレスバス(4)の途中に介在する欠陥
アドレス操作回路(12)に対し記憶されている欠陥ア
ドレスと代替アドレスの情報を与えるメモリである。欠
陥ビット記憶メモリ(10)はデータバス(2)の途中
に介在する欠陥データ操作回路(13)に対し記憶され
ている欠陥データと代替データの情報を与えるメモリで
ある。欠陥代替用半導体記憶素子(11)は半導体記憶
素子アレイ(1)の欠陥ビットに代替するデータを記憶
する素子である。カウンタ(14)はソフトエラーの計
数器である。シリアルポート(15)はマイクロプロセ
ッサ(8)の外部パソコン(17)との接続部である。
ホストコンピュータ(16)はインターフェースを介し
て本装置と接続し、I/F制御部(6)はデータ及びコ
マンドの授受の制御部である。
て本装置と接続し、I/F制御部(6)はデータ及びコ
マンドの授受の制御部である。
(2)実施例の動作の説明
次に動作について説明する。
上位システムであるホストコンピュータ(16)から与
えられた命令は授受を制御するI/F制御部(6)に入
力される。命令はその後DMAコントローラ(5)と上
記1/F制御部(6)を統括制御するマイクロプロセッ
サ(8)によって解読され実行される。命令は転送命令
が主たるものであり、データの転送はDMAコントロー
ラ(5)及びECC回路(7)が実行する。上位システ
ムから指示されたデータの転送開始論理アドレスと転送
データ量からマイクロプロセッサ(8)が、実際のデー
タ転送開始アドレスとデータ転送量を算出し、DMAコ
ントローラ(5)に与える。
えられた命令は授受を制御するI/F制御部(6)に入
力される。命令はその後DMAコントローラ(5)と上
記1/F制御部(6)を統括制御するマイクロプロセッ
サ(8)によって解読され実行される。命令は転送命令
が主たるものであり、データの転送はDMAコントロー
ラ(5)及びECC回路(7)が実行する。上位システ
ムから指示されたデータの転送開始論理アドレスと転送
データ量からマイクロプロセッサ(8)が、実際のデー
タ転送開始アドレスとデータ転送量を算出し、DMAコ
ントローラ(5)に与える。
DRAMコントローラ(3)はデータの読み出し、書き
込みのタイミングを制御して、データが記憶されている
半導体記憶素子アレイ(1)に対してデータの読み出し
、書き込みタイミング信号を与える。アドレスバス(4
)はこのときの読み出しデータ又は書き込みデータのア
ドレスを与え、データバス(2)は読み出しデータまた
は書き込みデータを伝送する。
込みのタイミングを制御して、データが記憶されている
半導体記憶素子アレイ(1)に対してデータの読み出し
、書き込みタイミング信号を与える。アドレスバス(4
)はこのときの読み出しデータ又は書き込みデータのア
ドレスを与え、データバス(2)は読み出しデータまた
は書き込みデータを伝送する。
第3図は半導体記憶素子アレイ及び欠陥ビットの属性を
示す図である。
示す図である。
第3図に図示するように、半導体記憶素子アレイ(1)
のメモリ空間を三次元的にX、Y、Z軸で表し、Z軸が
ROW(行ともいう)、Y軸がCOLUMN(列ともい
う)とする。
のメモリ空間を三次元的にX、Y、Z軸で表し、Z軸が
ROW(行ともいう)、Y軸がCOLUMN(列ともい
う)とする。
半導体記憶素子アレイ(1)はデータを記憶するが、デ
ータ用に32石、そのデータのECC用に7石、更にデ
ータ代替用に欠陥代替用半導体記憶素子(11)と呼ぶ
2石の4MbDRAMが1ブロンクに搭載される。この
ブロックがIDRAMユニット上に2ブロンク実装され
る。欠陥代替用半導体記憶素子(11)は行の代替に1
石用い、列の代替に他の1石を用いる。
ータ用に32石、そのデータのECC用に7石、更にデ
ータ代替用に欠陥代替用半導体記憶素子(11)と呼ぶ
2石の4MbDRAMが1ブロンクに搭載される。この
ブロックがIDRAMユニット上に2ブロンク実装され
る。欠陥代替用半導体記憶素子(11)は行の代替に1
石用い、列の代替に他の1石を用いる。
また、アドレス空間は、2048ROWx(1984+
63+1)COLUMNからなる。
63+1)COLUMNからなる。
COLUMNの中の63はCOLUMNシフト代替のエ
リヤで、残り1はCEアドレスとして自己診断に使用す
る。
リヤで、残り1はCEアドレスとして自己診断に使用す
る。
次に欠陥代替方式について述べる。
欠陥代替とはDRAM上に存在する欠陥ビットを回避し
てリードライトする技術であり、欠陥の存在の可能性の
あるDRAMを使いこなし安価で信鯨性の高い装置を実
現するためのキーとなるものである。
てリードライトする技術であり、欠陥の存在の可能性の
あるDRAMを使いこなし安価で信鯨性の高い装置を実
現するためのキーとなるものである。
これを実現するため本実施例においては以下のような対
策が講じられている。
策が講じられている。
生産工程中及び起動時の自己診断さらには装置稼動状態
においてデータの転送命令実行中にエラーが検知された
場合は、以降欠陥アドレスをアクセスしないように物理
的にアドレスを代替する動作、又は欠陥のデータ線を入
れ替える動作が実施される。
においてデータの転送命令実行中にエラーが検知された
場合は、以降欠陥アドレスをアクセスしないように物理
的にアドレスを代替する動作、又は欠陥のデータ線を入
れ替える動作が実施される。
この欠陥代替を行った際の欠陥情報はDRAMユニット
単位に限定して管理するため、これを記憶するEEPR
OM (8KX8 b i t)は、欠陥ビット記憶メ
モリ(10)としてDRAMユニット(160)上に搭
載されている。
単位に限定して管理するため、これを記憶するEEPR
OM (8KX8 b i t)は、欠陥ビット記憶メ
モリ(10)としてDRAMユニット(160)上に搭
載されている。
欠陥の種類は次の通りである。
本装置のメモリ空間は、4MbのDRAMを39石スタ
ンクされ構成される。このメモリ空間に、欠陥が存在す
るとすると、アドレスが連続しない点型欠陥(18a)
、1石のなかで行方向、または列方向にアドレスが連続
するXY型欠陥(18b)、7i数個の石の同一アドレ
スに存在するZ型欠陥(18c)及び、1石の中で行方
向と列方向にアドレスが連続するプール型欠陥(18d
)の四種類に分類される。
ンクされ構成される。このメモリ空間に、欠陥が存在す
るとすると、アドレスが連続しない点型欠陥(18a)
、1石のなかで行方向、または列方向にアドレスが連続
するXY型欠陥(18b)、7i数個の石の同一アドレ
スに存在するZ型欠陥(18c)及び、1石の中で行方
向と列方向にアドレスが連続するプール型欠陥(18d
)の四種類に分類される。
欠陥代替の方法については、このような4種類の欠陥を
効率良く代替処理するために、以下の2種類の欠陥代替
方法を併用するとよい。
効率良く代替処理するために、以下の2種類の欠陥代替
方法を併用するとよい。
代替方法の−としてデータ代替がある。これは代替用メ
モリのデータを欠陥部のそれと入れ替えるものである。
モリのデータを欠陥部のそれと入れ替えるものである。
欠陥代替用の冗長メモリを備え、欠陥が存在するアドレ
スでのデータ中、欠陥であるビットのデータと欠陥代替
用のメモリのデータを入れ替えることによって代替する
。
スでのデータ中、欠陥であるビットのデータと欠陥代替
用のメモリのデータを入れ替えることによって代替する
。
欠陥位置を記憶するメモリを節約する為に、代替の単位
は、行単位、列単位で行われ、欠陥代替用メモリとして
行代替用と列代替用の2石(欠陥のないDRAM)が必
要で設けられている。
は、行単位、列単位で行われ、欠陥代替用メモリとして
行代替用と列代替用の2石(欠陥のないDRAM)が必
要で設けられている。
欠陥情報はDRAMユニット(160)上の欠陥ビット
記憶メモリ(10)に、欠陥のアドレス(行または列)
において、欠陥の存在するビット番号を出力するように
記憶されている。
記憶メモリ(10)に、欠陥のアドレス(行または列)
において、欠陥の存在するビット番号を出力するように
記憶されている。
この出力によってデータ線のセレクタを切り替え、欠陥
アドレス(行または列)において、欠陥ビット出力を、
欠陥代替用のDRAM出力と入れ替える。
アドレス(行または列)において、欠陥ビット出力を、
欠陥代替用のDRAM出力と入れ替える。
欠陥ビット記憶メモリ(10)は、後に詳細に説明する
が、行用上列用のメモリがありそれぞれ第5図に示すよ
うにDRAMと同一のアドレスが与えられて動作してお
り、記憶されている内容は下位6ビツトがそのアドレス
での代替するビット番号で、MSBが代替フラグを示し
、代替済みでこのビットが有意になる。たとえばメモリ
アレイの上から3石目の5列目に18aのような欠陥ビ
ットあるとすると、COLLIMN代替用記憶素子(I
la)に対するCOLUMN代替EEPROM(10b
)のアドレス5の内容は110000×1となり、上か
ら3石目(つまり3ビツト目)が代替されることを示す
。
が、行用上列用のメモリがありそれぞれ第5図に示すよ
うにDRAMと同一のアドレスが与えられて動作してお
り、記憶されている内容は下位6ビツトがそのアドレス
での代替するビット番号で、MSBが代替フラグを示し
、代替済みでこのビットが有意になる。たとえばメモリ
アレイの上から3石目の5列目に18aのような欠陥ビ
ットあるとすると、COLLIMN代替用記憶素子(I
la)に対するCOLUMN代替EEPROM(10b
)のアドレス5の内容は110000×1となり、上か
ら3石目(つまり3ビツト目)が代替されることを示す
。
代替方法の二としてシフト代替がある。欠陥アドレスを
避けるようにアドレスを変換するものである。
避けるようにアドレスを変換するものである。
欠陥情報はDRAMユニット上のEEFROMに、欠陥
の存在する列が指定された場合には、そこを避けるよう
に、列アドレスをシフトするだけの定数が記憶されてお
り、列アドレスライン上におかれた加算器である欠陥ア
ドレス操作回路(12)によって指定するアドレスを変
更する。
の存在する列が指定された場合には、そこを避けるよう
に、列アドレスをシフトするだけの定数が記憶されてお
り、列アドレスライン上におかれた加算器である欠陥ア
ドレス操作回路(12)によって指定するアドレスを変
更する。
一般にEEFROMはアクセスタイムが長いため(15
0〜250ns) EEPROM (10a)の内容(
列のデータ代替用EEPROMの後ろ半分のアドレスを
兼用している)をいったんSRAM(X8)にロードし
て使用する。
0〜250ns) EEPROM (10a)の内容(
列のデータ代替用EEPROMの後ろ半分のアドレスを
兼用している)をいったんSRAM(X8)にロードし
て使用する。
このSRAMのアドレスは、DRAMの列アドレスと同
一のものが与えられており、そのアドレスでの、アドレ
スのシフト量が第6図に示すように下位6ビツトで記憶
されている。
一のものが与えられており、そのアドレスでの、アドレ
スのシフト量が第6図に示すように下位6ビツトで記憶
されている。
欠陥ビン)(18a)のように三次元的に孤立している
とき、欠陥ビット(18b)のように−次元的に連なっ
ているきはデータビットの入れ替え(データ代替)を行
うようにし、欠陥ビット(18c)のように二次元的に
拡がっているとき、欠陥ビット(18d)のようにかな
り大きいときはアドレスの代替(シフト代替)を行なう
のが適当である。
とき、欠陥ビット(18b)のように−次元的に連なっ
ているきはデータビットの入れ替え(データ代替)を行
うようにし、欠陥ビット(18c)のように二次元的に
拡がっているとき、欠陥ビット(18d)のようにかな
り大きいときはアドレスの代替(シフト代替)を行なう
のが適当である。
次に欠陥が検出された時機又は場所による代替の手順に
ついて説明する。
ついて説明する。
欠陥の検出場所により分類すると次の3つに分類される
。
。
■出荷前のメモリチエツクで発見された欠陥。
■装置起動時に発見された欠陥。
■装置稼動中に発見された欠陥。
■では電圧、温度の環境条件の変化を併用し書き込みデ
ータ読み出しデータの比較をしながら欠陥の検知を行う
。
ータ読み出しデータの比較をしながら欠陥の検知を行う
。
■では装置tlfX導入後30秒〜1分間の間に全メモ
リ空間に対してデータの書き込み及び読み出しを行いな
い、欠陥の検知を行い欠陥が検知されれば代替処理を行
いREADYを出力する。
リ空間に対してデータの書き込み及び読み出しを行いな
い、欠陥の検知を行い欠陥が検知されれば代替処理を行
いREADYを出力する。
■及び■で発見された欠陥は、発見された時欠陥アドレ
ス記憶メモリ (9)及び欠陥ビット記憶メモリ(10
)に代替登録され処理される。
ス記憶メモリ (9)及び欠陥ビット記憶メモリ(10
)に代替登録され処理される。
これらの欠陥処理情報は、欠陥が発見されるたびに蓄積
されていく。
されていく。
■は特に生産工程中のETF (エラーテストフォーマ
ット)ステージであらかしめD RA Mユニット(1
60)単位で代替がおこなわれる。
ット)ステージであらかしめD RA Mユニット(1
60)単位で代替がおこなわれる。
■の場合でも、最終的には■■と同様の処理が行われる
が、現に使用中のデータを失わないために、次に示す手
順をふむ。
が、現に使用中のデータを失わないために、次に示す手
順をふむ。
ECC回路(7)で回復可能なエラーが検知された場合
は、マイクロプロセッサ(8)で同一アドレスでの回復
可能なエラーを計数し、これが複数回計数した場合には
やがて回復不能のエラーに進展する可能性があるので、
所定回数の計数をしてそのアドレスを含むブロックを別
の空き領域に複製する。
は、マイクロプロセッサ(8)で同一アドレスでの回復
可能なエラーを計数し、これが複数回計数した場合には
やがて回復不能のエラーに進展する可能性があるので、
所定回数の計数をしてそのアドレスを含むブロックを別
の空き領域に複製する。
以陳このブロックのアクセス命令を受は取った場合には
マイクロプロセッサ(8)が変換アドレスを記憶してお
り自動的に代替さきのアドレスをアクセスする。
マイクロプロセッサ(8)が変換アドレスを記憶してお
り自動的に代替さきのアドレスをアクセスする。
同時にこの欠陥アドレスにおいても■■と同様に代替処
理が施される。
理が施される。
但し欠陥代替単位が行又は列単位であるから、他の必要
なデータを…なわないために代替単位の複製を行ってか
ら代替処理を行う必要がある。
なデータを…なわないために代替単位の複製を行ってか
ら代替処理を行う必要がある。
このために電源再投入時にはマイクロプロセッサの変換
アドレス情報は消失しているが、しかし欠陥記憶メモリ
の内容は更新されているので、ソフトエラーの複数回発
生したアドレスは代替済みであり再びアクセスされるこ
とはない。
アドレス情報は消失しているが、しかし欠陥記憶メモリ
の内容は更新されているので、ソフトエラーの複数回発
生したアドレスは代替済みであり再びアクセスされるこ
とはない。
その他にも、外部から強制的に代替処理をさせたり、欠
陥代替情報を外部へ吸い上げる機能を持たせ生産及び保
守用の機能を維持する。
陥代替情報を外部へ吸い上げる機能を持たせ生産及び保
守用の機能を維持する。
又、シリアルポート(15)を備え、これを介してパソ
コン(17)等に接続できる。このシリアルポート(1
5)経由で欠陥アドレス記憶メモリー(10)及び欠陥
ビット記憶メモリー(10)の書き換えが可能である。
コン(17)等に接続できる。このシリアルポート(1
5)経由で欠陥アドレス記憶メモリー(10)及び欠陥
ビット記憶メモリー(10)の書き換えが可能である。
これは装置がオンライン状態でも実行できるため接続さ
れているシステム上でのエラーの頻度の高いアドレスが
判明した場合には、システムを止めることな(強制的に
H/W代替を実施出来る。
れているシステム上でのエラーの頻度の高いアドレスが
判明した場合には、システムを止めることな(強制的に
H/W代替を実施出来る。
又、その欠陥代替状況は欠陥ビット記憶メモリー(10
)の内容を読み出すことができる構造になっており、出
荷時や、稼働時の欠陥代替の様子を調べることが出来る
。
)の内容を読み出すことができる構造になっており、出
荷時や、稼働時の欠陥代替の様子を調べることが出来る
。
欠陥代替時に、代替対象にどの代替方法を適用するかを
判断する手順はDRAMのテスト方法及び欠陥の種類を
考慮して選択する。
判断する手順はDRAMのテスト方法及び欠陥の種類を
考慮して選択する。
本発明において欠陥の代替は次のように行なわれる。
ホストコンピュータ(16)よりI / F *J御部
(6)を介してデータの転送命令実行中に、ECC回路
(7)において回復不能エラーが検知された場合は、こ
のエラー発生時のアドレス情報に基づいて、以陳この欠
陥アドレスをアクセスしないように物理的にアドレスを
代替するか(シフト代替)、または欠陥データビットを
入れ替える動作(データ代替)が実施される。
(6)を介してデータの転送命令実行中に、ECC回路
(7)において回復不能エラーが検知された場合は、こ
のエラー発生時のアドレス情報に基づいて、以陳この欠
陥アドレスをアクセスしないように物理的にアドレスを
代替するか(シフト代替)、または欠陥データビットを
入れ替える動作(データ代替)が実施される。
欠陥の代替に先立ち、欠陥の存在及び種類を発見する場
合の動作について説明する。
合の動作について説明する。
出荷時、あるいは装置起動時に欠陥を発見するための診
断プログラムを走らせる。この診断プログラムは、所定
のアルゴリズムに基づいて、半導体素子アレイ(1)の
各ビットが正しく読み書きできるかチエツクする。たと
えば、所定のアルゴリズムとは、半導体素子アレイ (
1)に所定のデータパターンを書き込み、これを再び読
み出して比較することにより各ビットが正常か否か判定
できる。 このようにして各ビットを検査すると、欠
陥ビットがどこに存在しているかがわかるので、欠陥ビ
ットのマツプを作成する。欠陥ビットのマツプが作成さ
れたら、前述したような点型欠陥(18a)か、XY型
欠陥(18b)か、Z型欠陥(18c)か、プール型欠
陥(18d)かを判断する。三次元方向に欠陥ビットが
連続していない場合に点型欠陥と判断する。また、行(
X)方向または列(Y)方向に2個以上欠陥ビットが連
続する場合をXY型欠陥とする。またZ方向(つまり同
一アドレスに)複数個の欠陥ビットがあればZ型欠陥と
判断する。そして、行(X)と列(Y)の両方向に欠陥
ビットがあればプール型欠陥と判断する。
断プログラムを走らせる。この診断プログラムは、所定
のアルゴリズムに基づいて、半導体素子アレイ(1)の
各ビットが正しく読み書きできるかチエツクする。たと
えば、所定のアルゴリズムとは、半導体素子アレイ (
1)に所定のデータパターンを書き込み、これを再び読
み出して比較することにより各ビットが正常か否か判定
できる。 このようにして各ビットを検査すると、欠
陥ビットがどこに存在しているかがわかるので、欠陥ビ
ットのマツプを作成する。欠陥ビットのマツプが作成さ
れたら、前述したような点型欠陥(18a)か、XY型
欠陥(18b)か、Z型欠陥(18c)か、プール型欠
陥(18d)かを判断する。三次元方向に欠陥ビットが
連続していない場合に点型欠陥と判断する。また、行(
X)方向または列(Y)方向に2個以上欠陥ビットが連
続する場合をXY型欠陥とする。またZ方向(つまり同
一アドレスに)複数個の欠陥ビットがあればZ型欠陥と
判断する。そして、行(X)と列(Y)の両方向に欠陥
ビットがあればプール型欠陥と判断する。
この欠陥アドレス及び欠陥ビットの存在の検出及び種類
の識別の動作ついて第8図により説明する。
の識別の動作ついて第8図により説明する。
第8図は欠陥の検出・識別のフローチャートである。
ステップSlにおいて開始する。
ステ、プS2において全アドレスについて、所定テスト
パターンを本装置に書き込んで記憶させ、次いで記憶さ
れたデータに基づいてテストパターンを読み出し、読み
出されたテストパターンを書き込んだ所定テストパター
ンと比較を行い、全て終了したか否かをみる。終了した
ときはステップS8に進む。
パターンを本装置に書き込んで記憶させ、次いで記憶さ
れたデータに基づいてテストパターンを読み出し、読み
出されたテストパターンを書き込んだ所定テストパター
ンと比較を行い、全て終了したか否かをみる。終了した
ときはステップS8に進む。
終了していないときは、先ずステップs3に進んで所定
テストパターンの書き込みを行い、次いでステップS4
に進んで所定テストパターンの読み出しを行いステップ
S5に進む。
テストパターンの書き込みを行い、次いでステップS4
に進んで所定テストパターンの読み出しを行いステップ
S5に進む。
ステップS5において所定テストパターンとの比較を行
い、同一であればステップs6に進み、次のアドレスに
ついて所定テストパターンの書き込み、読み出し及び比
較を行うためステップs2に戻る。
い、同一であればステップs6に進み、次のアドレスに
ついて所定テストパターンの書き込み、読み出し及び比
較を行うためステップs2に戻る。
ステップS5において読み出されたテストパターンと書
き込んだ所定テストパターンとの比較を行って同一でな
ければステップs7に進む。
き込んだ所定テストパターンとの比較を行って同一でな
ければステップs7に進む。
ステップS7において欠陥ビットの一時的な記憶をして
欠陥ビットマツプの作成を行いステップS6に進み、次
のアドレスについて順次所定テストパターンの書き込み
、読み出し及び比較を行うためステップS2に戻る。
欠陥ビットマツプの作成を行いステップS6に進み、次
のアドレスについて順次所定テストパターンの書き込み
、読み出し及び比較を行うためステップS2に戻る。
ステップS8において全アドレスについて上記の比較が
終了したとき欠陥ビットマツプにある欠陥ビットが点型
欠陥か否かをみる。欠陥ビットが点型欠陥であり、他の
型の欠陥ビットが無いときはステップ312に進み終了
する。欠陥ビ・ントマップに最初から欠陥ビットが無い
ときも同様である。欠陥ビットが点型欠陥でないときは
ステップS9に進む。
終了したとき欠陥ビットマツプにある欠陥ビットが点型
欠陥か否かをみる。欠陥ビットが点型欠陥であり、他の
型の欠陥ビットが無いときはステップ312に進み終了
する。欠陥ビ・ントマップに最初から欠陥ビットが無い
ときも同様である。欠陥ビットが点型欠陥でないときは
ステップS9に進む。
ステップS9において欠陥ビットがXY型欠陥か否かを
みる。欠陥ビットがXY型欠陥であり、他の型の欠陥ビ
ットが無いときはステップS12に進み終了する。欠陥
ビットがXY型欠陥でないときはステップS10に進む
。
みる。欠陥ビットがXY型欠陥であり、他の型の欠陥ビ
ットが無いときはステップS12に進み終了する。欠陥
ビットがXY型欠陥でないときはステップS10に進む
。
ステップSIOにおいて欠陥ビットがZ型欠陥か否かを
みる。欠陥ビットがZ型欠陥であり、他の型の欠陥ビッ
トが無いときはステップS12に進み終了する。欠陥ビ
ットがZ型欠陥でないときはステップ311に進む。
みる。欠陥ビットがZ型欠陥であり、他の型の欠陥ビッ
トが無いときはステップS12に進み終了する。欠陥ビ
ットがZ型欠陥でないときはステップ311に進む。
ステップ311において欠陥ビットがプール型欠陥か否
かをみる。欠陥ビットがプール型欠陥であり、他の型の
欠陥ビットが無いときはステップS12に進み終了する
。欠陥ビットがプール型欠陥でないときは既に他の型の
欠陥ビットが無いからステップS12に進み終了する。
かをみる。欠陥ビットがプール型欠陥であり、他の型の
欠陥ビットが無いときはステップS12に進み終了する
。欠陥ビットがプール型欠陥でないときは既に他の型の
欠陥ビットが無いからステップS12に進み終了する。
このようにして、点型欠陥かXY型欠陥と判断したもの
は、ビット代替を行うため、そのビット位置を欠陥ビッ
ト記憶メモリ(10)に記憶する。
は、ビット代替を行うため、そのビット位置を欠陥ビッ
ト記憶メモリ(10)に記憶する。
また、Z型欠陥の場合は、アドレス代替を行うため、そ
のアドレスを欠陥アドレス記憶メモリ (9)に記憶す
る。また、プール型欠陥の場合は、ビット代替でもアド
レス代替でもかまわないが、第3図では、ビット代替の
場合を示している。なお、第4回に示すように欠陥ビッ
ト記憶メモリ(10)はROW代替EEPROM (1
0a)とCOLUMN代替EEPROM (10b)か
らなっており、行(X)方向に欠陥ビットが存在する場
合には、ROW代替EEPROM (10a)に記憶し
、列(Y)方向に欠陥ビットが存在する場合には、CO
LUMN代替EEPROM (10b)に記憶する。点
型欠陥あるいはプール型欠陥の場合はどちらでもよい。
のアドレスを欠陥アドレス記憶メモリ (9)に記憶す
る。また、プール型欠陥の場合は、ビット代替でもアド
レス代替でもかまわないが、第3図では、ビット代替の
場合を示している。なお、第4回に示すように欠陥ビッ
ト記憶メモリ(10)はROW代替EEPROM (1
0a)とCOLUMN代替EEPROM (10b)か
らなっており、行(X)方向に欠陥ビットが存在する場
合には、ROW代替EEPROM (10a)に記憶し
、列(Y)方向に欠陥ビットが存在する場合には、CO
LUMN代替EEPROM (10b)に記憶する。点
型欠陥あるいはプール型欠陥の場合はどちらでもよい。
第5図はこのCOLUMN代替EEPROMあるいはR
OW代替EEP、ROMの内部フォーマントを示す図で
ある。アドレス(ADR3)が0〜2047まであり、
各アドレスが8ビツトで構成されている。このアドレス
は、半導体記憶素子アレイのアドレスに一対一に対応し
ている。そして、8ビツト中6ビノトは、アドレスで指
定された32ビツト中の欠陥ビット位置を示すために用
いられる。また、1ビツトはこの6ビノトが有効か否か
、つまり欠陥代替をするか否かを示すフラッグが記憶さ
れる。もし、診断プログラムでROWアドレス100の
16ビツト目が点型欠陥であると診断されたと仮定し、
これをROW代替EEPROM(10a)に登録する場
合は、ROW代替EEPROM (10b)のアドレス
100は以下のようになる。
OW代替EEP、ROMの内部フォーマントを示す図で
ある。アドレス(ADR3)が0〜2047まであり、
各アドレスが8ビツトで構成されている。このアドレス
は、半導体記憶素子アレイのアドレスに一対一に対応し
ている。そして、8ビツト中6ビノトは、アドレスで指
定された32ビツト中の欠陥ビット位置を示すために用
いられる。また、1ビツトはこの6ビノトが有効か否か
、つまり欠陥代替をするか否かを示すフラッグが記憶さ
れる。もし、診断プログラムでROWアドレス100の
16ビツト目が点型欠陥であると診断されたと仮定し、
これをROW代替EEPROM(10a)に登録する場
合は、ROW代替EEPROM (10b)のアドレス
100は以下のようになる。
LSB← →M S B100番地
0 0 0 0 1.0.x 1そして、半導体記憶
素子(11)のROW代替部(1l b)の100行目
が代替される行となる。
0 0 0 0 1.0.x 1そして、半導体記憶
素子(11)のROW代替部(1l b)の100行目
が代替される行となる。
次に、第6図を用いて欠陥アドレス記憶メモリ(9)の
フォーマットを説明する。アドレスの代替はCOLUM
N方向にシフトさせることによって行うようにする。こ
のため、COLUMNシフト代替エリアが設けてあり最
大63までのアドレス代替が可能である。
フォーマットを説明する。アドレスの代替はCOLUM
N方向にシフトさせることによって行うようにする。こ
のため、COLUMNシフト代替エリアが設けてあり最
大63までのアドレス代替が可能である。
図に示すようにCOLUMNアドレス(ADR5)が0
〜2047まであり、各アドレスは8ビツトで構成され
ている。8ビツト中6ビノトは、アドレスのソフト量が
入り、1ビツトにはシフトすることを知らせるフラッグ
を記憶させる。 たとえばCOLUMNアドレス100
と102をアドレス代替しなければならないと判断した
とき、欠陥アドレス記憶メモリ(9)の100番地前後
は以下のようになる。
〜2047まであり、各アドレスは8ビツトで構成され
ている。8ビツト中6ビノトは、アドレスのソフト量が
入り、1ビツトにはシフトすることを知らせるフラッグ
を記憶させる。 たとえばCOLUMNアドレス100
と102をアドレス代替しなければならないと判断した
とき、欠陥アドレス記憶メモリ(9)の100番地前後
は以下のようになる。
99 0 0 0 0 0 0 x 0100 1
0 0 0 0 0 x 1←101 0 1
0 0 0 0 x 1102 0 1 0 0
0 0 x 1←103 0 1 0 0 0 0
x 1つまりnヶ目の欠陥に対してその欠陥の存
在するアドレス−(n−1)から以降にnを連続して記
録するようにしている。
0 0 0 0 0 x 1←101 0 1
0 0 0 0 x 1102 0 1 0 0
0 0 x 1←103 0 1 0 0 0 0
x 1つまりnヶ目の欠陥に対してその欠陥の存
在するアドレス−(n−1)から以降にnを連続して記
録するようにしている。
このようにすると、100番地をアクセスするとき、実
際にはシフト量を加算することにより101番地をアク
セスすることになる。同様に101番地の場合は103
番地をアクセスし、102番地をアクセスするときは実
際には104番地をアクセスすることになり、100番
地と102番地はアクセスから除外させる。
際にはシフト量を加算することにより101番地をアク
セスすることになる。同様に101番地の場合は103
番地をアクセスし、102番地をアクセスするときは実
際には104番地をアクセスすることになり、100番
地と102番地はアクセスから除外させる。
次に、実際のアクセス時にどのようにしてアドレスの代
替が自動的に行われるかを説明する。
替が自動的に行われるかを説明する。
まず、マイクロプロセッサ(8)からアクセスするアド
レスをDMAコントローラ(5)へ与える。DMAコン
トローラ(5)は欠陥アドレス記憶メモリ(9)にすで
に記憶されている欠陥アドレスの情報に基づき、代替ア
ドレスの指示を欠陥アドレス操作回路(12)に与える
。欠陥アドレス繰作回路(12)は欠陥アドレス記憶メ
モリ(9)に記憶されている代替アドレスを欠陥アドレ
スに代替する。
レスをDMAコントローラ(5)へ与える。DMAコン
トローラ(5)は欠陥アドレス記憶メモリ(9)にすで
に記憶されている欠陥アドレスの情報に基づき、代替ア
ドレスの指示を欠陥アドレス操作回路(12)に与える
。欠陥アドレス繰作回路(12)は欠陥アドレス記憶メ
モリ(9)に記憶されている代替アドレスを欠陥アドレ
スに代替する。
第4図に示すように、欠陥アドレス操作回路(12)に
は加算器が構成されていて、欠陥アドレス記憶メモリ(
9)はアドレスをシフトするシフト数を出力する。例え
ば、アドレス100.200に欠陥ビットが存在する場
合には、アドレス100〜199では1を、200以降
は2を出力する。DMAコントローラ(5)が与えたア
ドレスに対してこのシフトするシフト数を加算器で加え
たアドレスを半導体記憶素子アレイ(1)に与える。こ
れによって欠陥ビットを避けるようにアドレスを設定出
来る。
は加算器が構成されていて、欠陥アドレス記憶メモリ(
9)はアドレスをシフトするシフト数を出力する。例え
ば、アドレス100.200に欠陥ビットが存在する場
合には、アドレス100〜199では1を、200以降
は2を出力する。DMAコントローラ(5)が与えたア
ドレスに対してこのシフトするシフト数を加算器で加え
たアドレスを半導体記憶素子アレイ(1)に与える。こ
れによって欠陥ビットを避けるようにアドレスを設定出
来る。
次に、欠陥アドレスにおける欠陥ビットの代替について
述べる。欠陥ビット記憶メモリ(10)に欠陥アドレス
におけるデータの正しくないビットの欠陥位置の情報が
記憶されており、この欠陥ビット記憶メモリ(10)は
半導体記憶素子アレイ (1)と同一アドレスに割りつ
けられている。
述べる。欠陥ビット記憶メモリ(10)に欠陥アドレス
におけるデータの正しくないビットの欠陥位置の情報が
記憶されており、この欠陥ビット記憶メモリ(10)は
半導体記憶素子アレイ (1)と同一アドレスに割りつ
けられている。
つまり半導体記憶素子アレイ(1)の行方向アドレスは
同時にROW代替半導体記憶素子の行方向アドレスにも
連なかっており、半導体記憶素子アレイ(1)のX=1
00が指定された場合、ROW代替半導体記憶素子のχ
−100のデータも同時に選択される。
同時にROW代替半導体記憶素子の行方向アドレスにも
連なかっており、半導体記憶素子アレイ(1)のX=1
00が指定された場合、ROW代替半導体記憶素子のχ
−100のデータも同時に選択される。
欠陥データ操作回路(13)は欠陥代替用半導体記憶素
子(11)に記憶されている代替データをデータバス(
2a)を介して入力する。この際欠陥データ操作回路(
I3)はセレクタとして機能し、欠陥ビット記憶メモリ
(10)で当該行又は列が欠陥であり代替されていると
判断すると、半導体記憶素子アレイ(1)から出力され
る欠陥データを欠陥データ操作回路(13)内で捨て、
かわりに欠陥代替用半導体記憶素子(11)からの代替
データを選択して出力する。
子(11)に記憶されている代替データをデータバス(
2a)を介して入力する。この際欠陥データ操作回路(
I3)はセレクタとして機能し、欠陥ビット記憶メモリ
(10)で当該行又は列が欠陥であり代替されていると
判断すると、半導体記憶素子アレイ(1)から出力され
る欠陥データを欠陥データ操作回路(13)内で捨て、
かわりに欠陥代替用半導体記憶素子(11)からの代替
データを選択して出力する。
欠陥ビット記憶メモリ(10)は、DMAコントローラ
(5)からROWとCOLUMNとそれぞれにアドレス
を与えられたデータの転送を受ける。
(5)からROWとCOLUMNとそれぞれにアドレス
を与えられたデータの転送を受ける。
欠陥データ操作回路(13)はセレクタとして構成され
ている。半導体記憶素子アレイ(1)から出力される欠
陥データを選択的に通過させずに正常なデータのみを通
過させる。欠陥ビット記憶メモリ(10)は欠陥アドレ
スにおける欠陥ビットの位置を出力し、その出力によっ
て欠陥データ操作回路(13)が半導体記憶素子アレイ
(1)にある欠陥データを欠陥代替用半導体記憶素子(
11)にある正しい代替データで入れ替える操作を行う
。
ている。半導体記憶素子アレイ(1)から出力される欠
陥データを選択的に通過させずに正常なデータのみを通
過させる。欠陥ビット記憶メモリ(10)は欠陥アドレ
スにおける欠陥ビットの位置を出力し、その出力によっ
て欠陥データ操作回路(13)が半導体記憶素子アレイ
(1)にある欠陥データを欠陥代替用半導体記憶素子(
11)にある正しい代替データで入れ替える操作を行う
。
次に、欠陥データ操作回路(13)について第7図によ
り説明する。第7図は欠陥データ操作回路(13)の回
路図である。
り説明する。第7図は欠陥データ操作回路(13)の回
路図である。
欠陥データ操作回路(13)には、ECC回路(7)に
連なるデータバス(2)の−の部分(2b)と、又半導
体記憶素子アレイ(1)に連なるデータバス(2)の他
の部分(2c)とが接続し、又欠陥代替用半導体記憶素
子(11)には別にデータバス(2a)が接続していて
、データが欠陥データ操作回路(13)を経由して伝送
される。
連なるデータバス(2)の−の部分(2b)と、又半導
体記憶素子アレイ(1)に連なるデータバス(2)の他
の部分(2c)とが接続し、又欠陥代替用半導体記憶素
子(11)には別にデータバス(2a)が接続していて
、データが欠陥データ操作回路(13)を経由して伝送
される。
欠陥ビット記憶メモリ(10)からは欠陥ビットに関す
る情報がROW及びCOLUMNそれぞれに入力される
。欠陥データ操作回路(13)はDMAコントローラ(
5)によりデータの転送を制御される。
る情報がROW及びCOLUMNそれぞれに入力される
。欠陥データ操作回路(13)はDMAコントローラ(
5)によりデータの転送を制御される。
データがECC回路(7)に連なるデータバス(2)の
−の部分(2b)より、欠陥データ操作回路(13)に
入力されるとき、データが正常で、即ちデータに欠陥が
無い場合は、データは欠陥データ操作回路(13)の中
のバッファ回路(13a)に入力されこれを経由して出
力され、データバス(2)の他の部分(2c)より半導
体記憶素子アレイ(1)に伝送される。
−の部分(2b)より、欠陥データ操作回路(13)に
入力されるとき、データが正常で、即ちデータに欠陥が
無い場合は、データは欠陥データ操作回路(13)の中
のバッファ回路(13a)に入力されこれを経由して出
力され、データバス(2)の他の部分(2c)より半導
体記憶素子アレイ(1)に伝送される。
この際、データに欠陥があるときは、データは半導体記
憶素子アレイ(1)のROW及びCOLUMNの何れに
ある場合も、欠陥ビット記憶メモリ(10)からの欠陥
ビットに関する情報の入力と共にAND回路(13b)
に入力し、これを経由して別に接続されたデータバス(
2a)に出力され欠陥代替用半導体記憶素子(11)に
伝送される。
憶素子アレイ(1)のROW及びCOLUMNの何れに
ある場合も、欠陥ビット記憶メモリ(10)からの欠陥
ビットに関する情報の入力と共にAND回路(13b)
に入力し、これを経由して別に接続されたデータバス(
2a)に出力され欠陥代替用半導体記憶素子(11)に
伝送される。
データが半導体記憶素子アレイ(1)からECC回路(
7)に伝送されるときは、データは、データバス(2)
の他の部分(2C)より欠陥データ操作回路(13)に
入力され、データが正常であればマルチプレクサ(13
c)を経て、バッファ回路(13d)を経由してデータ
バス(2)の−の部分(2b)よりECC回路(7)に
伝送される。データが正常でないときは欠陥ビット記憶
メモリ(10)からの欠陥ビットに関する情報の入力と
共にマルチプレクサ(13c)に入力するが、ECC回
路(7)に伝送されない。
7)に伝送されるときは、データは、データバス(2)
の他の部分(2C)より欠陥データ操作回路(13)に
入力され、データが正常であればマルチプレクサ(13
c)を経て、バッファ回路(13d)を経由してデータ
バス(2)の−の部分(2b)よりECC回路(7)に
伝送される。データが正常でないときは欠陥ビット記憶
メモリ(10)からの欠陥ビットに関する情報の入力と
共にマルチプレクサ(13c)に入力するが、ECC回
路(7)に伝送されない。
データが欠陥代替用半導体記憶素子(11)からECC
回路(7)に伝送されるときは、データは、別のデータ
バス(2a)より欠陥データ操作回路(13)に入力さ
れ、マルチプレクサ(13C)を経て、バッファ回18
(13d)を経由してデータバス(2)の−の部分(2
b)よりECC回路(7)に伝送される。
回路(7)に伝送されるときは、データは、別のデータ
バス(2a)より欠陥データ操作回路(13)に入力さ
れ、マルチプレクサ(13C)を経て、バッファ回18
(13d)を経由してデータバス(2)の−の部分(2
b)よりECC回路(7)に伝送される。
このアドレスの代替、データの入れ替えはどちらか一方
が行なわれればよいが、−の欠陥アドレスに対して一ビ
ットの欠陥ビットが含まれている場合はデータビットの
入れ替え、複数の欠陥ビットが含まれている場合はアド
レスの代替を行なう。
が行なわれればよいが、−の欠陥アドレスに対して一ビ
ットの欠陥ビットが含まれている場合はデータビットの
入れ替え、複数の欠陥ビットが含まれている場合はアド
レスの代替を行なう。
なお、これら代替アドレス及び代替データビットは書換
え可能な不揮発性メモリーで構成された欠陥アドレス記
憶メモリ(9)及び欠陥ビット記憶メモリ(10)に書
き込まれ記憶される。
え可能な不揮発性メモリーで構成された欠陥アドレス記
憶メモリ(9)及び欠陥ビット記憶メモリ(10)に書
き込まれ記憶される。
そして、欠陥アドレス記憶メモリ (9)及び欠陥ビッ
ト記憶メモリ(10)は書換え可能な不揮発性メモリー
であるから、その内容はエラーが検知されるたびに更新
され内容は累積していく。
ト記憶メモリ(10)は書換え可能な不揮発性メモリー
であるから、その内容はエラーが検知されるたびに更新
され内容は累積していく。
次に予防保守について説明する。
ECC回路(7)において回復可能なエラ〜が検知され
た場合、マイクロプロセッサ(8)に設置されたカウン
タ(14)によって回復可能なエラーを計数し、同一ア
ドレス上において複数回の回復可能なエラーを計数した
場合には、やがて回復不能なエラーに進展する可能性が
大きいから、所定回数を計数したときそのアドレスを含
むブロックを別の使用しない書換え可能な不揮発性メモ
リーの空き領域に複製移転しする。以降このブロックの
アクセス命令を受は取った場合にはマイクロプロセッサ
(8)が変換アドレスを記憶しており自動的に代替アド
レスにアクセスする。
た場合、マイクロプロセッサ(8)に設置されたカウン
タ(14)によって回復可能なエラーを計数し、同一ア
ドレス上において複数回の回復可能なエラーを計数した
場合には、やがて回復不能なエラーに進展する可能性が
大きいから、所定回数を計数したときそのアドレスを含
むブロックを別の使用しない書換え可能な不揮発性メモ
リーの空き領域に複製移転しする。以降このブロックの
アクセス命令を受は取った場合にはマイクロプロセッサ
(8)が変換アドレスを記憶しており自動的に代替アド
レスにアクセスする。
このアドレス位置情報は後の電源投入時DMAコントロ
ーラ(5)、アドレスバス(4)を介し欠陥アドレス記
憶メモリ (9)に書き込まれ、又はそのエラー発生ビ
・7ト位置情報が同様の経路で欠陥ビット記憶メモリ(
10)に書き込まれる。
ーラ(5)、アドレスバス(4)を介し欠陥アドレス記
憶メモリ (9)に書き込まれ、又はそのエラー発生ビ
・7ト位置情報が同様の経路で欠陥ビット記憶メモリ(
10)に書き込まれる。
従って次の電源再投入後にはエラーの所定回数発生した
アドレスは代替済みであるので、再びアクセスされるこ
とはない。
アドレスは代替済みであるので、再びアクセスされるこ
とはない。
本実施例は、上位装置であるホストコンピュータ(16
)との交信を行なうI/F制御部(6)とデータの転送
を行なうDMAコントローラ(5)、それらを制御する
マイクロプロセッサ(8)からみると、あたかも欠陥の
ない半導体記憶素子アレイ(1)を扱うように制御でき
る。従って上位装置から与えられた論理アドレスを装置
上の実際のデータ転送開始アドレスを算出する場合の欠
陥回避処理に要する時間が殆ど必要無くなる。
)との交信を行なうI/F制御部(6)とデータの転送
を行なうDMAコントローラ(5)、それらを制御する
マイクロプロセッサ(8)からみると、あたかも欠陥の
ない半導体記憶素子アレイ(1)を扱うように制御でき
る。従って上位装置から与えられた論理アドレスを装置
上の実際のデータ転送開始アドレスを算出する場合の欠
陥回避処理に要する時間が殆ど必要無くなる。
本実施例の装置は出荷前の試験において、欠陥アドレス
及び欠陥ビットの検出を行い、それらの位置情報をあら
かしめ欠陥アドレス記憶メモリ及び欠陥ビット記憶メモ
リに与える。ここでほとんど全ての欠陥に対する代替が
完了され以降これらの欠陥はアクセスされない。
及び欠陥ビットの検出を行い、それらの位置情報をあら
かしめ欠陥アドレス記憶メモリ及び欠陥ビット記憶メモ
リに与える。ここでほとんど全ての欠陥に対する代替が
完了され以降これらの欠陥はアクセスされない。
しかし万−新しく発生又は発見される欠陥は以下の通り
処理される。
処理される。
欠陥回避処理は装置の起動時の自己診断でも行なわれる
。又装置の出荷前試験で、あらかじめ欠陥アドレス及び
欠陥ビットは全て代替アドレス及び代替ビットにより代
替を完了しておき、その後発生したものは不揮発性のメ
モリに累積記憶されていくので、自己診断時に・処理す
るものは極めて少ない。
。又装置の出荷前試験で、あらかじめ欠陥アドレス及び
欠陥ビットは全て代替アドレス及び代替ビットにより代
替を完了しておき、その後発生したものは不揮発性のメ
モリに累積記憶されていくので、自己診断時に・処理す
るものは極めて少ない。
又本装置は稼動時に検出された欠陥アドレス及び欠陥ビ
ットが検出されるたびに欠陥アドレス記憶メモリ(9)
、欠陥ビット記憶メモリ(10)に記憶され内容は累積
される。
ットが検出されるたびに欠陥アドレス記憶メモリ(9)
、欠陥ビット記憶メモリ(10)に記憶され内容は累積
される。
本装置にはシリアルポート(15)が設置されてパソコ
ン等に接続され、これを経由して外部から欠陥アドレス
記憶メモリ (9)、欠陥ビット記憶メモリ(10)に
欠陥アドレスや欠陥ビットの位置を記憶することができ
る。これは装置がオンライン状態でも実行できる。
ン等に接続され、これを経由して外部から欠陥アドレス
記憶メモリ (9)、欠陥ビット記憶メモリ(10)に
欠陥アドレスや欠陥ビットの位置を記憶することができ
る。これは装置がオンライン状態でも実行できる。
また、本実施例の装置は、外形寸法、取付方法、コネク
タ寸法、制御インタフェース等を従来使用されている固
定ディスク装置と同一とすることができる。
タ寸法、制御インタフェース等を従来使用されている固
定ディスク装置と同一とすることができる。
又各種のホストコンピュータ(16)に本実施例の半導
体記憶装置を接続し各種の情報処理装置が構成される。
体記憶装置を接続し各種の情報処理装置が構成される。
(発明の効果〕
半導体記憶アレイ(1)中の欠陥に対して欠陥アドレス
によるときは欠陥アドレス操作回路(12)が欠陥アド
レス記憶メモリ(9)の出力に従って予め記憶されてい
る別のアドレスにより欠陥アドレスを代替し、欠陥ビッ
トによるときは欠陥データ操作回路(13)が欠陥ビッ
ト記憶メモリ(10)の出力に従ってその欠陥アドレス
における欠陥のあるデータビットを欠陥代替用半導体記
憶素子(11)に予め記憶されている別のデータビット
と入れ替えデータを代替するから、効果の乏しい大きな
メモリ領域の確保やデータ転送を高速にする等の必要が
なく、又1/F制御部、データの転送を行なうDMAコ
ントローラ、およびそれらを制御するマイクロプロセッ
サからみると、あたかも欠陥のない半導体記憶素子アレ
イを扱うように制御でき、上位装置から論理アドレスが
与えられ、その論理アドレスを装置において実際のデー
タ転送開始アドレスを算出する場合の欠陥回避処理に要
する時間が殆ど必要無くなる。又半導体記憶素子アレイ
を構成する半導体素子にビット不良が相当数台まれてい
ても信顛性の高い半導体記憶装置が構成できる。
によるときは欠陥アドレス操作回路(12)が欠陥アド
レス記憶メモリ(9)の出力に従って予め記憶されてい
る別のアドレスにより欠陥アドレスを代替し、欠陥ビッ
トによるときは欠陥データ操作回路(13)が欠陥ビッ
ト記憶メモリ(10)の出力に従ってその欠陥アドレス
における欠陥のあるデータビットを欠陥代替用半導体記
憶素子(11)に予め記憶されている別のデータビット
と入れ替えデータを代替するから、効果の乏しい大きな
メモリ領域の確保やデータ転送を高速にする等の必要が
なく、又1/F制御部、データの転送を行なうDMAコ
ントローラ、およびそれらを制御するマイクロプロセッ
サからみると、あたかも欠陥のない半導体記憶素子アレ
イを扱うように制御でき、上位装置から論理アドレスが
与えられ、その論理アドレスを装置において実際のデー
タ転送開始アドレスを算出する場合の欠陥回避処理に要
する時間が殆ど必要無くなる。又半導体記憶素子アレイ
を構成する半導体素子にビット不良が相当数台まれてい
ても信顛性の高い半導体記憶装置が構成できる。
欠陥をEEPROMよりなる欠陥アドレス記憶メモリ(
9)及び欠陥ビット記憶メモリ(10)に記憶させ、且
つ予め出荷前に、又稼動時に追加して記憶させ、欠陥の
書換えはオンラインにおいてもシリアルポートを経由し
てパソコン等により行い記憶させることができるから時
間が節約される。即ち本装置は出荷前試験において、欠
陥アドレス及び欠陥ビットの検出を行いそれらの位置情
報をあらかしめ欠陥アドレス記憶メモリ(9)、欠陥ビ
ット記憶メモリ(10)に与えられ、且つ常に更新され
内容は累積されているから、毎回の起動時に行なわれる
自己診断時に処理する欠陥数が少なく起動時間が短い。
9)及び欠陥ビット記憶メモリ(10)に記憶させ、且
つ予め出荷前に、又稼動時に追加して記憶させ、欠陥の
書換えはオンラインにおいてもシリアルポートを経由し
てパソコン等により行い記憶させることができるから時
間が節約される。即ち本装置は出荷前試験において、欠
陥アドレス及び欠陥ビットの検出を行いそれらの位置情
報をあらかしめ欠陥アドレス記憶メモリ(9)、欠陥ビ
ット記憶メモリ(10)に与えられ、且つ常に更新され
内容は累積されているから、毎回の起動時に行なわれる
自己診断時に処理する欠陥数が少なく起動時間が短い。
シリアルポー)(15)が設置され、このシリアルポー
ト経由でパソコン等に接続されて欠陥メモリの書き換え
が行われかつこれは装置がオンライン状態でも実行でき
るから、接続されているシステム上でのエラーの頻度が
高いアドレスが存在すると判明した場合は、装置稼働中
の状態において強制代替処理が行われ、高い保守性が確
保される。
ト経由でパソコン等に接続されて欠陥メモリの書き換え
が行われかつこれは装置がオンライン状態でも実行でき
るから、接続されているシステム上でのエラーの頻度が
高いアドレスが存在すると判明した場合は、装置稼働中
の状態において強制代替処理が行われ、高い保守性が確
保される。
ECC回路(7)において回復可能なエラーが検知され
、カウンタ(14)によって同一アドレス上で複数回の
回復可能なエラーを所定の回数計数した場合、そのアド
レスを含むブロックを別の空き領域に複製し、このとき
同時に欠陥アドレス記憶メモリ(9)と欠陥ビット記憶
メモリ(10)の内容が併せて更新されるから、回復可
能なエラーが回復不能に進展した場合にあっても、その
ために又は(11)の半導体記憶装置にアクセスするこ
とを回避することが出来る。
、カウンタ(14)によって同一アドレス上で複数回の
回復可能なエラーを所定の回数計数した場合、そのアド
レスを含むブロックを別の空き領域に複製し、このとき
同時に欠陥アドレス記憶メモリ(9)と欠陥ビット記憶
メモリ(10)の内容が併せて更新されるから、回復可
能なエラーが回復不能に進展した場合にあっても、その
ために又は(11)の半導体記憶装置にアクセスするこ
とを回避することが出来る。
又次の電源投入後に同じブロックのアクセス命令を受は
取ったときには、欠陥アドレス記憶メモリ(9)又は欠
陥ビット記憶メモリ(10)の内容が更新されているの
で自動的に代替先きのアドレスをアクセスするから時間
の無駄がない。
取ったときには、欠陥アドレス記憶メモリ(9)又は欠
陥ビット記憶メモリ(10)の内容が更新されているの
で自動的に代替先きのアドレスをアクセスするから時間
の無駄がない。
外形寸法その他が在来製品と同一であるから使用しやす
い。
い。
ホストコンピュータに接続して広範囲に情報処理装置を
構成できるから広範囲に使用できる。
構成できるから広範囲に使用できる。
欠陥の集合状態に対応して代替が行われるから、正常で
ありながら使用されなくなる欠陥のないビットが少数に
抑えられる。
ありながら使用されなくなる欠陥のないビットが少数に
抑えられる。
欠陥ビットを含む不良チップを救済することにより大容
量の半導体記憶装置を廉価に提供できる。
量の半導体記憶装置を廉価に提供できる。
第1図は一実施例の半導体記憶装置の全体の構成を示す
構成図、 第2図は半導体記憶装置を示す構成図、第3図は半導体
記憶素子アレイ及び欠陥ビットの属性を示す図、 第4図は概略の回路図、 第5図及び第6図はそれぞれEEFROMの内部フォー
マットを示す図、 第7図は欠陥データ操作回路の回路図、第8図はフロー
チャート、 第9図は従来の半導体記憶装置の簡略構成図である。 [主要部分の符号の説明] (1)二手導体記憶素子アレイ (2):データパス (3):DRAMコントローラ (4)ニアドレスハス (5):DMAコントローラ (6): I/F制御部 (7):ECC回路 (8)二マイクロプロセッサ (9):欠陥アドレス記憶メモリ (10):欠陥ビット記憶メモリ (11):欠陥代替用半導体記憶素子 (12):欠陥アドレス操作回路 (13): (14) : (1B): 欠陥データ操作回路 カウンタ 欠陥アドレス 二手導体記憶装置 二メモリ制御部 :データ転送部 :DRAMユニット
構成図、 第2図は半導体記憶装置を示す構成図、第3図は半導体
記憶素子アレイ及び欠陥ビットの属性を示す図、 第4図は概略の回路図、 第5図及び第6図はそれぞれEEFROMの内部フォー
マットを示す図、 第7図は欠陥データ操作回路の回路図、第8図はフロー
チャート、 第9図は従来の半導体記憶装置の簡略構成図である。 [主要部分の符号の説明] (1)二手導体記憶素子アレイ (2):データパス (3):DRAMコントローラ (4)ニアドレスハス (5):DMAコントローラ (6): I/F制御部 (7):ECC回路 (8)二マイクロプロセッサ (9):欠陥アドレス記憶メモリ (10):欠陥ビット記憶メモリ (11):欠陥代替用半導体記憶素子 (12):欠陥アドレス操作回路 (13): (14) : (1B): 欠陥データ操作回路 カウンタ 欠陥アドレス 二手導体記憶装置 二メモリ制御部 :データ転送部 :DRAMユニット
Claims (15)
- (1)以下の要素を有する半導体記憶装置 (a)情報を記憶し、欠陥ビットを有する可能性のある
複数個の半導体メモリ素子からなる半導体記憶素子アレ
イと、 (b)該半導体記憶素子アレイにデータを伝送する複数
ビットからなるデータバスと、 (c)上記半導体記憶素子アレイにアドレスを入力する
複数ビットからなるアドレスバスと、(d)該半導体記
憶素子アレイに書き込まれたデータの読み出し、データ
の書き込みの制御をおこなう読み書きコントローラと、 (e)ホストコンピュータ等の外部システムとのデータ
及びコマンドの授受を制御するインタフェース制御部と
、 (f)上記読み書きコントローラと上記インタフェース
制御部を統括制御するマイクロプロセッサ部と、 (g)少なくも1個の欠陥ビットの存在するアドレスと
、該アドレスを代替する代替アドレスに関する情報を記
憶し出力する欠陥アドレス記憶メモリと、 (h)上記欠陥アドレス記憶メモリの出力に従って、該
代替アドレスをもって該欠陥ビットの存在するアドレス
に代替操作する欠陥アドレス操作回路。 - (2)以下の要素を有する半導体記憶装置 (a)情報を記憶し、欠陥ビットを有する可能性のある
複数個の半導体メモリ素子からなる半導体記憶素子アレ
イと、 (b)該半導体記憶素子アレイにデータを伝送する複数
ビットからなるデータバスと、 (c)上記半導体記憶素子アレイにアドレスを入力する
複数ビットからなるアドレスバスと、(d)該半導体記
憶素子アレイに書き込まれたデータの読み出し、データ
の書き込みの制御をおこなう読み書きコントローラと、 (e)ホストコンピュータホストコンピュータ等の外部
システムとのデータ及びコマンドの授受を制御するイン
タフェース制御部と、 (f)上記読み書きコントローラと上記インタフェース
制御部を統括制御するマイクロプロセッサ部と、 (g)欠陥ビットの存在するアドレスで出力されるデー
タの中に存在する該欠陥ビットの位置の情報を記憶し出
力する欠陥ビット記憶メモリと、(h)欠陥ビットに代
替する欠陥代替用半導体記憶素子と、 (i)上記欠陥ビット記憶メモリの出力に従って、上記
欠陥ビットの入出力と上記欠陥代替用半導体記憶素子の
入出力を入替操作する欠陥データ操作回路。 - (3)情報を記憶し、1個又は2個以上の欠陥ビットを
有する1個又は2個以上の半導体メモリ素子を含む複数
個の半導体メモリ素子からなる半導体記憶素子アレイと
、 該半導体記憶素子アレイにデータを伝送する複数ビット
からなるデータバスと、 該半導体記憶素子アレイに書き込まれたデータの読み出
し、データの書き込みの制御をおこなうDRAMコント
ローラと、 該DRAMコントローラに起動命令を与え、該半導体記
憶素子アレイに読み出し、書き込みの対象となるアドレ
スを与えデータの転送を制御するDMAコントローラと
、 上記DMAコントローラから出力され、上記半導体記憶
素子アレイにアドレスを入力する複数ビットからなるア
ドレスバスと、 ホストコンピュータと磁気ディスクインタフェースを介
して行われるデータ及びコマンドの授受を制御するイン
タフェース制御部と、 読み出し動作においては上記半導体記憶素子アレイから
転送されるデータを読み出し、データのエラーを検知し
補正し、上記データバスにデータを入力し書き込み動作
においてはホストコンピュータから転送されたデータか
らECCデータを生成するECC回路と、上記DMAコ
ントローラと上記インタフェース制御部を統括制御する
マイクロプロセッサとを備えた半導体記憶装置において
、1個又は2個以上のビットからなるアドレスの中、少
なくも1個の欠陥ビットの存在するアドレスと、該アド
レスに代替する代替アドレスに関する情報を記憶し出力
する欠陥アドレス記憶メモリと、 上記欠陥アドレス記憶メモリの出力に従って、該代替ア
ドレスをもって該欠陥ビットの存在するアドレスに代替
操作する欠陥アドレス操作回路とを有することを特徴と
する半導体記憶装置。 - (4)欠陥アドレス記憶メモリ及び欠陥アドレス操作回
路に代えて、 欠陥ビットの存在するアドレスで出力されるデータの中
に存在する該欠陥ビットの位置の情報を記憶し出力する
欠陥ビット記憶メモリと、 欠陥ビットに代替する欠陥代替用半導体記憶素子と、 上記欠陥ビット記憶メモリの出力に従って、上記欠陥ビ
ットの入出力と上記欠陥代替用半導体記憶素子の入出力
を入替操作する欠陥データ操作回路とを有することを特
徴とする請求項(3)の半導体記憶装置。 - (5)欠陥ビットの存在するアドレスで出力されるデー
タの中に存在する該欠陥ビットの位置の情報を記憶し出
力する欠陥ビット記憶メモリと、該欠陥ビットに代替す
る欠陥代替用半導体記憶素子と、 上記欠陥ビット記憶メモリの出力に従って、上記欠陥ビ
ットからの出力と上記欠陥代替用半導体記憶素子からの
出力を入替操作する欠陥データ操作回路とを有すること
を特徴とする請求項(3)の半導体記憶装置。 - (6)欠陥アドレス記憶メモリ及び欠陥ビット記憶メモ
リが書き換え可能な不揮発性メモリで構成され、ECC
回路又は読み出しデータと書き込みデータの比較におい
てデータのエラーが検知されたとき、該エラーを発生す
るアドレスの位置情報を上記欠陥アドレス記憶メモリに
書き込み、該アドレスの位置情報及び該エラーを発生す
るアドレスにおける該エラーを発生するビットの位置の
情報を上記欠陥ビット記憶メモリに書き込むことを特徴
とする請求項(3)、(4)又は(5)の半導体記憶装
置。 - (7)出荷前に欠陥アドレス及び欠陥ビットの検出が行
われ、検出されたときは、それらの位置の情報をあらか
じめそれぞれ欠陥アドレス記憶メモリ及び欠陥ビット記
憶メモリに与えることを特徴とする請求項(6)の半導
体記憶装置。 - (8)稼働時に欠陥アドレス又は欠陥ビット検出された
ときは、それらの位置の情報をそれぞれ欠陥アドレス記
憶メモリ及び欠陥ビット記憶メモリに与え、順次追加登
録することを特徴とする請求項(6)の半導体記憶装置
。 - (9)ECC回路において検知された回復可能エラーの
回数を計数するカウンタを具備し、同一アドレスにおい
て該回復可能エラーの回数が所定回数計数されたときは
、該アドレスを他のアドレスを以て代替させることを特
徴とする請求項(6)の半導体記憶装置。 - (10)パソコン等に接続できるシリアルポートを有し
、オンライン状態において欠陥アドレス記憶メモリ又は
欠陥ビット記憶メモリの内容の書換えが可能であること
を特徴とする請求項(6)の半導体記憶装置。 - (11)外形寸法、取付方法、コネクタ寸法及び制御イ
ンタフェースが従来使用されている固定ディスク装置と
同一であることを特徴とする請求項(3)、(4)、(
5)、(6)、(7)、(8)、(9)又は(10)の
半導体記憶装置。 - (12)ホストコンピュータに、請求項(3)、(4)
、(5)、(6)、(7)、(8)、(9)、(10)
又は(11)の半導体記憶装置を接続したことを特徴と
する半導体記憶装置。 - (13)欠陥アドレス又は欠陥ビットを全アドレスにお
いて逐次所定テストパターンの書き込み、読み出し及び
該書き込まれたテストパターンと該読み出されたテスト
パターンとの比較を行うことにより検出し、欠陥アドレ
ス又は欠陥ビットの存在が検出されたとき、該欠陥アド
レス又は該欠陥ビットの集合状態に関する種類を識別し
た後に、該種類に対応して該欠陥アドレス又は該欠陥ビ
ットの代替を行うことを特徴とする半導体記憶装置。 - (14)装置のメモリ増設単位であるDRAMユニット
上にそのDRAMユニット上の該半導体記憶素子アレイ
の欠陥にかんする情報をもつ該欠陥アドレス記憶メモリ
と該欠陥ビット記憶メモリをもつことを特徴とする請求
項(6)の半導体記憶装置。 - (15)装置のメモリ増設単位であるDRAMユニット
上にその種類を示すユニットタイプが与えられ、該DR
AMユニットは該マイクロプロセッサに接続するアドレ
ス線とユニットタイプ線を有し、該マイクロプロセッサ
が指定したメインユニットのスロットのアドレスの番号
と一致したアドレスの該DRAMユニットが該ユニット
タイプ線上に該ユニットタイプを送出することを特徴と
する請求項(3)の半導体記憶装置。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2211362A JPH0498342A (ja) | 1990-08-09 | 1990-08-09 | 半導体記憶装置 |
CA002044441A CA2044441C (en) | 1990-08-09 | 1991-06-12 | Semiconductor storage system |
EP91111017A EP0476247B1 (en) | 1990-08-09 | 1991-07-03 | Semiconductor storage system |
DE69125078T DE69125078T2 (de) | 1990-08-09 | 1991-07-03 | Halbleiter-Speichersystem |
KR1019910011486A KR950000550B1 (ko) | 1990-08-09 | 1991-07-08 | 반도체기억장치 |
US08/132,768 US5357473A (en) | 1990-08-09 | 1993-10-06 | Semiconductor storage system including defective bit replacement |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2211362A JPH0498342A (ja) | 1990-08-09 | 1990-08-09 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0498342A true JPH0498342A (ja) | 1992-03-31 |
Family
ID=16604715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2211362A Pending JPH0498342A (ja) | 1990-08-09 | 1990-08-09 | 半導体記憶装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5357473A (ja) |
EP (1) | EP0476247B1 (ja) |
JP (1) | JPH0498342A (ja) |
KR (1) | KR950000550B1 (ja) |
CA (1) | CA2044441C (ja) |
DE (1) | DE69125078T2 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08166910A (ja) * | 1994-12-15 | 1996-06-25 | Nec Corp | データ修復方法 |
JP2008217811A (ja) * | 2008-04-03 | 2008-09-18 | Hitachi Ltd | 不揮発メモリを使用したディスク制御装置 |
JP2009146070A (ja) * | 2007-12-12 | 2009-07-02 | Nec Computertechno Ltd | トレーサビリティシステム、メモリモジュール故障のトレーサビリティ方法およびプログラム |
WO2013005355A1 (ja) * | 2011-07-01 | 2013-01-10 | パナソニック株式会社 | メモリアクセス制御装置、及び製造方法 |
JP2017506391A (ja) * | 2014-02-23 | 2017-03-02 | クアルコム,インコーポレイテッド | Dram欠陥のカーネルマスキング |
JP2018163440A (ja) * | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | メモリシステム |
Families Citing this family (62)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7190617B1 (en) | 1989-04-13 | 2007-03-13 | Sandisk Corporation | Flash EEprom system |
US6230233B1 (en) * | 1991-09-13 | 2001-05-08 | Sandisk Corporation | Wear leveling techniques for flash EEPROM systems |
TW261687B (ja) | 1991-11-26 | 1995-11-01 | Hitachi Seisakusyo Kk | |
US6347051B2 (en) * | 1991-11-26 | 2002-02-12 | Hitachi, Ltd. | Storage device employing a flash memory |
JP2922060B2 (ja) * | 1992-07-27 | 1999-07-19 | 富士通株式会社 | 半導体記憶装置 |
US6078520A (en) * | 1993-04-08 | 2000-06-20 | Hitachi, Ltd. | Flash memory control method and information processing system therewith |
KR970008188B1 (ko) | 1993-04-08 | 1997-05-21 | 가부시끼가이샤 히다찌세이사꾸쇼 | 플래시메모리의 제어방법 및 그것을 사용한 정보처리장치 |
US5600821A (en) * | 1993-07-28 | 1997-02-04 | National Semiconductor Corporation | Distributed directory for information stored on audio quality memory devices |
DE4329012A1 (de) * | 1993-08-28 | 1995-03-02 | Sel Alcatel Ag | Verfahren und Vorrichtung zur Fehlerprüfung und zur Fehlerkorrektur in Speicherbausteinen |
JP3301047B2 (ja) * | 1993-09-16 | 2002-07-15 | 株式会社日立製作所 | 半導体メモリシステム |
US5619513A (en) * | 1994-06-20 | 1997-04-08 | Siemens Business Communications Systems, Inc. | Fast, cost-effective method for memory testing |
JP2742220B2 (ja) * | 1994-09-09 | 1998-04-22 | 松下電器産業株式会社 | 半導体記憶装置 |
JPH08137763A (ja) * | 1994-11-04 | 1996-05-31 | Fujitsu Ltd | フラッシュメモリ制御装置 |
US5623449A (en) * | 1995-08-11 | 1997-04-22 | Lucent Technologies Inc. | Flag detection for first-in-first-out memories |
US5758056A (en) * | 1996-02-08 | 1998-05-26 | Barr; Robert C. | Memory system having defective address identification and replacement |
US5828599A (en) * | 1996-08-06 | 1998-10-27 | Simtek Corporation | Memory with electrically erasable and programmable redundancy |
JP3093649B2 (ja) * | 1996-09-05 | 2000-10-03 | 九州日本電気株式会社 | 不揮発性半導体メモリ装置 |
JP3549174B2 (ja) * | 1996-09-30 | 2004-08-04 | 株式会社アドバンテスト | メモリ試験装置 |
US5935258A (en) * | 1997-03-04 | 1999-08-10 | Micron Electronics, Inc. | Apparatus for allowing data transfers with a memory having defective storage locations |
JP3476646B2 (ja) * | 1997-03-07 | 2003-12-10 | シャープ株式会社 | 半導体記憶装置 |
US6551857B2 (en) | 1997-04-04 | 2003-04-22 | Elm Technology Corporation | Three dimensional structure integrated circuits |
US5915167A (en) * | 1997-04-04 | 1999-06-22 | Elm Technology Corporation | Three dimensional structure memory |
US5935260A (en) * | 1997-05-02 | 1999-08-10 | Emc Corporation | Method and apparatus for providing system level errors in a large disk array storage system |
US6367030B1 (en) * | 1997-10-09 | 2002-04-02 | Matsushita Electric Industrial Co., Ltd. | Address conversion circuit and address conversion system with redundancy decision circuitry |
US6199177B1 (en) * | 1998-08-28 | 2001-03-06 | Micron Technology, Inc. | Device and method for repairing a semiconductor memory |
JP3586591B2 (ja) * | 1999-07-01 | 2004-11-10 | シャープ株式会社 | 冗長機能を有する不揮発性半導体メモリ装置のための不良アドレスデータ記憶回路および不良アドレスデータ書き込み方法 |
US6560733B1 (en) * | 1999-07-09 | 2003-05-06 | Micron Technology, Inc. | Soft error detection for digital signal processors |
WO2001071725A1 (de) * | 2000-03-23 | 2001-09-27 | Infineon Technologies Ag | Verfahren und vorrichtung zum verarbeiten von fehleradressen |
TW521858U (en) * | 2000-04-28 | 2003-02-21 | Agc Technology Inc | Integrated circuit apparatus with expandable memory |
DE10034062A1 (de) * | 2000-07-13 | 2002-01-24 | Infineon Technologies Ag | Integrierter Halbleiterspeicher mit Speicherzellen in mehre-ren Speicherzellenfeldern und Verfahren zur Reparatur eines solchen Speichers |
JP2002237196A (ja) * | 2001-02-13 | 2002-08-23 | Nec Corp | メモリとその動作方法 |
JP4017177B2 (ja) * | 2001-02-28 | 2007-12-05 | スパンション エルエルシー | メモリ装置 |
US6865702B2 (en) * | 2001-04-09 | 2005-03-08 | Micron Technology, Inc. | Synchronous flash memory with test code input |
US7162668B2 (en) * | 2001-04-19 | 2007-01-09 | Micron Technology, Inc. | Memory with element redundancy |
JP4059472B2 (ja) * | 2001-08-09 | 2008-03-12 | 株式会社ルネサステクノロジ | メモリカード及びメモリコントローラ |
JP2003132693A (ja) * | 2001-10-29 | 2003-05-09 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
WO2003044732A1 (fr) * | 2001-11-23 | 2003-05-30 | Netac Technology Co., Ltd. | Procede de fabrication de dispositif a memoire a semiconducteurs et dispositif portant des interfaces multiples |
WO2004015764A2 (en) * | 2002-08-08 | 2004-02-19 | Leedy Glenn J | Vertical system integration |
WO2004040586A1 (en) * | 2002-10-28 | 2004-05-13 | Sandisk Corporation | Automated wear leveling in non-volatile storage systems |
US20040088614A1 (en) * | 2002-11-01 | 2004-05-06 | Ting-Chin Wu | Management system for defective memory |
US7174486B2 (en) * | 2002-11-22 | 2007-02-06 | International Business Machines Corporation | Automation of fuse compression for an ASIC design system |
US7203874B2 (en) * | 2003-05-08 | 2007-04-10 | Micron Technology, Inc. | Error detection, documentation, and correction in a flash memory device |
US20050039089A1 (en) * | 2003-08-11 | 2005-02-17 | Elias Gedamu | System and method for analysis of cache array test data |
JP2007533060A (ja) * | 2004-04-14 | 2007-11-15 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | データメモリ内の誤りを訂正するデータ処理デバイス |
US7275190B2 (en) * | 2004-11-08 | 2007-09-25 | Micron Technology, Inc. | Memory block quality identification in a memory device |
JP2006196758A (ja) * | 2005-01-14 | 2006-07-27 | Renesas Technology Corp | 半導体装置 |
US8072834B2 (en) | 2005-08-25 | 2011-12-06 | Cypress Semiconductor Corporation | Line driver circuit and method with standby mode of operation |
TWI309044B (en) * | 2006-11-20 | 2009-04-21 | Nanya Technology Corp | Method for repairing defects in memory and related memory system |
US8812931B2 (en) * | 2006-11-21 | 2014-08-19 | Freescale Semiconductor, Inc. | Memory system with ECC-unit and further processing arrangement |
US8001444B2 (en) * | 2007-08-08 | 2011-08-16 | Intel Corporation | ECC functional block placement in a multi-channel mass storage device |
TWI354224B (en) * | 2008-01-22 | 2011-12-11 | Elan Microelectronics Corp | Interpreting architecture of multi-finger gesture |
US7768847B2 (en) | 2008-04-09 | 2010-08-03 | Rambus Inc. | Programmable memory repair scheme |
KR101471574B1 (ko) * | 2008-04-10 | 2014-12-24 | 삼성전자주식회사 | 반도체 칩과 반도체 장치 |
JP5188328B2 (ja) * | 2008-08-29 | 2013-04-24 | 株式会社日立製作所 | 半導体装置 |
US7881134B2 (en) * | 2008-11-17 | 2011-02-01 | Micron Technology, Inc. | Replacing defective columns of memory cells in response to external addresses |
US8352719B2 (en) | 2009-07-31 | 2013-01-08 | Cleversafe, Inc. | Computing device booting utilizing dispersed storage |
US9087613B2 (en) * | 2012-02-29 | 2015-07-21 | Samsung Electronics Co., Ltd. | Device and method for repairing memory cell and memory system including the device |
US9953725B2 (en) * | 2012-02-29 | 2018-04-24 | Samsung Electronics Co., Ltd. | Semiconductor memory devices and methods of operating the same |
US8933715B2 (en) * | 2012-04-08 | 2015-01-13 | Elm Technology Corporation | Configurable vertical integration |
KR102083266B1 (ko) | 2013-11-29 | 2020-03-03 | 삼성전자주식회사 | 반도체 메모리 장치의 테스트 방법 및 반도체 메모리 시스템 |
US9690520B2 (en) * | 2014-06-30 | 2017-06-27 | International Business Machines Corporation | Recovering an encoded data slice in a dispersed storage network |
CN111679792B (zh) * | 2020-06-04 | 2023-04-07 | 四川九州电子科技股份有限公司 | 一种嵌入式设备NandFlash I/O数据监测系统及方法 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56164450A (en) * | 1980-05-20 | 1981-12-17 | Toshiba Corp | Self-maintenance device for machinery |
JPS5837899A (ja) * | 1981-08-28 | 1983-03-05 | Fujitsu Ltd | メモリへのアクセス方式 |
JPS605500A (ja) * | 1983-06-23 | 1985-01-12 | Fujitsu Ltd | 磁気バブルメモリ装置 |
JPS6072048A (ja) * | 1983-09-02 | 1985-04-24 | インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション | メモリ訂正装置 |
JPS6180342A (ja) * | 1984-09-26 | 1986-04-23 | Nec Corp | メモリ制御装置 |
JPS6438852A (en) * | 1987-08-05 | 1989-02-09 | Nec Corp | Memory device |
JPS6465650A (en) * | 1987-09-04 | 1989-03-10 | Hitachi Ltd | Error detecting device for storage device |
JPH01292455A (ja) * | 1988-05-20 | 1989-11-24 | Hitachi Ltd | 半導体記億装置 |
JPH0232420A (ja) * | 1988-07-22 | 1990-02-02 | Hitachi Ltd | 半導体ファイル装置およびこれを用いた情報処理装置 |
JPH02168314A (ja) * | 1988-12-21 | 1990-06-28 | Fujitsu Ltd | 半導体ディスク装置におけるメモリ制御方式 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4223382A (en) * | 1978-11-30 | 1980-09-16 | Sperry Corporation | Closed loop error correct |
US4414665A (en) * | 1979-11-21 | 1983-11-08 | Nippon Telegraph & Telephone Public Corp. | Semiconductor memory device test apparatus |
US4541090A (en) * | 1981-06-09 | 1985-09-10 | Matsushita Electric Industrial Co., Ltd. | Semiconductor memory device |
JPS6273500A (ja) * | 1985-09-26 | 1987-04-04 | Mitsubishi Electric Corp | 半導体記憶装置 |
US4730320A (en) * | 1985-02-07 | 1988-03-08 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device |
NL8600487A (nl) * | 1986-02-27 | 1987-09-16 | Dsm Resins Bv | Sheet moulding compound en een toplaag hiervoor. |
US4943966A (en) * | 1988-04-08 | 1990-07-24 | Wang Laboratories, Inc. | Memory diagnostic apparatus and method |
-
1990
- 1990-08-09 JP JP2211362A patent/JPH0498342A/ja active Pending
-
1991
- 1991-06-12 CA CA002044441A patent/CA2044441C/en not_active Expired - Fee Related
- 1991-07-03 DE DE69125078T patent/DE69125078T2/de not_active Expired - Fee Related
- 1991-07-03 EP EP91111017A patent/EP0476247B1/en not_active Expired - Lifetime
- 1991-07-08 KR KR1019910011486A patent/KR950000550B1/ko not_active IP Right Cessation
-
1993
- 1993-10-06 US US08/132,768 patent/US5357473A/en not_active Expired - Fee Related
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56164450A (en) * | 1980-05-20 | 1981-12-17 | Toshiba Corp | Self-maintenance device for machinery |
JPS5837899A (ja) * | 1981-08-28 | 1983-03-05 | Fujitsu Ltd | メモリへのアクセス方式 |
JPS605500A (ja) * | 1983-06-23 | 1985-01-12 | Fujitsu Ltd | 磁気バブルメモリ装置 |
JPS6072048A (ja) * | 1983-09-02 | 1985-04-24 | インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション | メモリ訂正装置 |
JPS6180342A (ja) * | 1984-09-26 | 1986-04-23 | Nec Corp | メモリ制御装置 |
JPS6438852A (en) * | 1987-08-05 | 1989-02-09 | Nec Corp | Memory device |
JPS6465650A (en) * | 1987-09-04 | 1989-03-10 | Hitachi Ltd | Error detecting device for storage device |
JPH01292455A (ja) * | 1988-05-20 | 1989-11-24 | Hitachi Ltd | 半導体記億装置 |
JPH0232420A (ja) * | 1988-07-22 | 1990-02-02 | Hitachi Ltd | 半導体ファイル装置およびこれを用いた情報処理装置 |
JPH02168314A (ja) * | 1988-12-21 | 1990-06-28 | Fujitsu Ltd | 半導体ディスク装置におけるメモリ制御方式 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08166910A (ja) * | 1994-12-15 | 1996-06-25 | Nec Corp | データ修復方法 |
JP2009146070A (ja) * | 2007-12-12 | 2009-07-02 | Nec Computertechno Ltd | トレーサビリティシステム、メモリモジュール故障のトレーサビリティ方法およびプログラム |
JP2008217811A (ja) * | 2008-04-03 | 2008-09-18 | Hitachi Ltd | 不揮発メモリを使用したディスク制御装置 |
WO2013005355A1 (ja) * | 2011-07-01 | 2013-01-10 | パナソニック株式会社 | メモリアクセス制御装置、及び製造方法 |
US8824236B2 (en) | 2011-07-01 | 2014-09-02 | Panasonic Corporation | Memory access control device and manufacturing method |
JP2017506391A (ja) * | 2014-02-23 | 2017-03-02 | クアルコム,インコーポレイテッド | Dram欠陥のカーネルマスキング |
JP2018163440A (ja) * | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | メモリシステム |
Also Published As
Publication number | Publication date |
---|---|
DE69125078D1 (de) | 1997-04-17 |
US5357473A (en) | 1994-10-18 |
EP0476247A1 (en) | 1992-03-25 |
KR920005163A (ko) | 1992-03-28 |
KR950000550B1 (ko) | 1995-01-24 |
CA2044441C (en) | 1996-01-02 |
DE69125078T2 (de) | 1997-11-13 |
EP0476247B1 (en) | 1997-03-12 |
CA2044441A1 (en) | 1992-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0498342A (ja) | 半導体記憶装置 | |
US5159671A (en) | Data transfer unit for small computer system with simultaneous transfer to two memories and error detection and rewrite to substitute address | |
US6035432A (en) | System for remapping defective memory bit sets | |
US5974564A (en) | Method for remapping defective memory bit sets to non-defective memory bit sets | |
EP0096782B1 (en) | Online realignment of memory faults | |
US4943966A (en) | Memory diagnostic apparatus and method | |
JP4196743B2 (ja) | 半導体記憶装置 | |
JPS59185098A (ja) | 自己診断回路内蔵型半導体メモリ装置 | |
EP0096779B1 (en) | Multi-bit error scattering arrangement to provide fault tolerant semiconductor memory | |
US5781721A (en) | Method and apparatus for testing cache RAM residing on a microprocessor | |
JP2001167005A (ja) | メモリ診断方法とメモリ診断回路および半導体記憶装置 | |
JPS6230664B2 (ja) | ||
JPS6086642A (ja) | メモリ制御情報設定方式 | |
JPS6129024B2 (ja) | ||
KR100429095B1 (ko) | 집적회로의랜덤액세스메모리및이를테스트하는방법 | |
JPH0774994B2 (ja) | バッファ記憶制御装置のosc検出方式 | |
JPH0316655B2 (ja) | ||
JPH1125006A (ja) | メモリテスト装置 | |
JPS59133623A (ja) | バス情報履歴格納方式 | |
JPH08185354A (ja) | メモリ管理装置 | |
JPH05120211A (ja) | データバス幅制御装置 | |
JPH02171991A (ja) | Icカードの制御方法 | |
JPH10171771A (ja) | 連想記憶装置 | |
JPH1031629A (ja) | メモリの故障検出方法 | |
JPH0315217B2 (ja) |