JP3501281B2 - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JP3501281B2 JP3501281B2 JP32351099A JP32351099A JP3501281B2 JP 3501281 B2 JP3501281 B2 JP 3501281B2 JP 32351099 A JP32351099 A JP 32351099A JP 32351099 A JP32351099 A JP 32351099A JP 3501281 B2 JP3501281 B2 JP 3501281B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- wiring pattern
- semiconductor device
- semiconductor chip
- mounting surface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 85
- 239000000463 material Substances 0.000 claims description 13
- 239000000758 substrate Substances 0.000 claims description 11
- 229920003002 synthetic resin Polymers 0.000 claims description 9
- 239000000057 synthetic resin Substances 0.000 claims description 9
- 239000000853 adhesive Substances 0.000 claims description 8
- 230000001070 adhesive effect Effects 0.000 claims description 8
- 229910000679 solder Inorganic materials 0.000 claims description 8
- 239000000843 powder Substances 0.000 claims description 7
- 238000000059 patterning Methods 0.000 claims description 2
- 238000000034 method Methods 0.000 abstract description 6
- 238000004026 adhesive bonding Methods 0.000 abstract 3
- 238000001816 cooling Methods 0.000 abstract 1
- 238000010438 heat treatment Methods 0.000 abstract 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 4
- 229910052737 gold Inorganic materials 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002245 particle Substances 0.000 description 3
- 229920001187 thermosetting polymer Polymers 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 230000003014 reinforcing effect Effects 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 229920001169 thermoplastic Polymers 0.000 description 2
- 239000004416 thermosoftening plastic Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- -1 for example Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 230000002787 reinforcement Effects 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 238000004078 waterproofing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/4985—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04026—Bonding areas specifically adapted for layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29199—Material of the matrix
- H01L2224/2929—Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/293—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29338—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/29339—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/293—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29338—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/29344—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/293—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29338—Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/29355—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00013—Fully indexed content
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/0665—Epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/0781—Adhesive characteristics other than chemical being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Wire Bonding (AREA)
- Non-Insulated Conductors (AREA)
Description
半導体装置に関し、特に、いわゆるチップサイズパッケ
ージ(CSP)と称される半導体装置に好適な半導体装
置に関する。
チップサイズパッケージ(以下、CSPと称する。)が
ある。このCSPでは、接続パッドが設けられた取付面
を有する半導体チップは、その取り扱いを容易とするた
めに、インタポーザと称される例えばガラスエポキシま
たはポリイミドのような合成樹脂材料、あるいはセラミ
ックからなる取付基板と一体化が図られている。取付基
板の上面には、前記チップの接続パッドに接続される端
子が設けられ、対応する端子がバンプを介して前記チッ
プの接続パッドに接続され、取付基板の下面には、バン
プを介して前記チップに接続された各端子に対応した取
付端子が設けられている。取付基板の前記上面と半導体
チップの前記取付面との間には、補強および防塵、防水
を目的として、アンダーフィルと称される樹脂材料が充
填されており、CSPは、前記取付基板の前記取付端子
が半田ボールを介して、プリント回路基板上の回路に接
続されることにより、前記取付端子でプリント回路基板
に固定され、これにより該プリント回路基板に搭載され
る。
プの縮小化に伴い、この半導体チップの取付面に設けら
れる前記パッドの間隔が小さくなると、半導体チップと
取付基板との間に介在する前記バンプが小型化する。こ
のバンプが小型化すると、アンダーフィルを充填すべき
半導体チップと取付基板との間隔も減少することから、
アンダーフィルの確実な充填が困難になる。そこで、本
発明の目的は、半導体チップの縮小化に好適に対応でき
かつCSPに好適な半導体装置を提供することにある。
さらに、本発明の他の目的は、従来に比較して単純な構
成を有する半導体パッケージングを提供することにあ
る。
決するために、次の構成を採用する。 〈構成〉 本発明は、接続パッドが設けられた取付面を有する半導
体チップと、前記取付面に対向する接着面を有しかつ該
接着面と反対の側に、接続パッドが設けられた回路基板
への取付面を有するフィルムとを備え、前記フィルム
は、該フィルムの前記取付面に、前記回路基板の前記接
続パッドへ電気的に接続するための配線パターンを有
し、該配線パターンと前記半導体チップの前記接続パッ
ドとの間で圧力を受けた部分が導電性を示しかつ硬化処
理によりその導電性が維持された状態で前記接着面が前
記半導体チップに固着される異方導電性フィルムからな
る半導体装置であって、前記配線パターンは、前記回路
基板へ向けて突出する凸状の接続端子部が一体形成さ
れ、該凸状接続端子部が半田を介して前記回路基板の対
応する前記接続パッドに固着されることを特徴とする。
その取付面に固着された前記導電性フィルムと一体化が
図られることから、従来のようなインタポーザを用いる
ことなく、補強を受けかつ取り扱いが容易となる。ま
た、前記導電性フィルムの前記取付面に設けられた配線
パターンの前記接続端子部で、半田を介して、所望の回
路基板に接続され、これにより、前記半導体装置は、回
路基板に搭載されるが、前記半導体チップの前記取付面
は前記導電性フィルムにより覆われ、これにより保護さ
れていることから、従来のような樹脂材料の充填作業が
不要となる。
ジ型以外の半導体装置に適用できるが、CSPに特に有
効である。前記フィルムの前記取付面のうち、前記配線
パターンの前記接続端子部を除く部分を絶縁膜により覆
うことができる。この絶縁膜は、パッケージの防水性能
を高める作用をなす。
となる前記配線パターンの前記接続端子部を、前記回路
基板へ向けて突出する凸状に形成する。この凸状接続端
子部は、該接続端子部が半田を介して前記回路基板の対
応する前記接続パッドに固着されるとき、その接続をよ
り確実かつ容易となす。
フィルムを介して対応する前記配線パターンの対応部分
には、介在する前記フィルムに押圧力を付与するため
の、前記半導体チップへ向けての凸部を設けることがで
きる。
パターンは、剥離可能の支持フィルムに形成された導電
層からなる配線パターンを前記支持フィルムから前記異
方導電性フィルムの前記接着面へ貼附して形成すること
ができる。
フィルムの前記接着面に形成された導電層にパターニン
グを施すことにより、形成することができる。
脂材料からなる微小な球体に金のような金属メッキを施
した導電性粉体あるいは銀、ニッケルまたは金のような
導材粒子を、例えばエポキシ系の熱硬化性あるいは熱可
塑性を有する合成樹脂材料に分散させて、得ることがで
きる。
について詳細に説明する。 〈具体例1〉図1は、本発明に係る半導体装置がいわゆ
るチップサイズパッケージ(CSP)に適用された例を
示す断面図である。
取付面となる下面11に接続パッドとなる従来における
と同様な例えば複数のAl電極12が設けられた半導体I
C(集積回路)チップ13を備える。本発明に係るCS
P10では、半導体チップ13は、その下面に固着され
た異方導電性フィルム14を介して、例えば電気製品の
回路基板であるプリント回路基板15に搭載されてい
る。回路基板15の上面には、半導体チップ13の前記
電極12に対応してそれらが接続される従来よく知られ
た複数の接続パッド16が設けられている。
面11から下方に突出して形成されており、この電極1
2は、取付面11に固着された異方導電性フィルム14
により覆われている。異方導電性フィルム14は、例え
ば粒径が数ミクロンのニッケル粉からなる導電性粉体1
7を分散させた熱可塑性または熱硬化性の合成樹脂材料
からなるフィルム本体18を備え、その板厚方向へ強く
加圧を受けたとき、導電性粉体17の導電作用により強
い加圧を受けた部分のみ板厚方向への局部的な導通を許
す。導電性粉体17は、前記したニッケル粉に代えて、
例えば合成樹脂材料からなる微小な球体に金のような金
属メッキを施した導電性粉体あるいは銀または金のよう
な導材粒子を採用することができる。
3への接着面となる一方の面19と反対側の面20に
は、配線パターン21が形成されている。配線パターン
21は、図2に示されているように、図1に示した回路
基板15上の接続パッド16に対応して形成された複数
の接続端子部22を備える。接続端子部22の直上に半
導体チップ13の対応する電極12が位置するものを除
き、各接続端子部22には、該端子部に対応するそれぞ
れの接続パッド16に対応する半導体チップ13の電極
12下に伸びる伸長部23が設けられている。
ム本体18の面20に銅あるいはニッケルのような導電
層21A(図3参照)を形成し、従来よく知られたフォ
トリソエッチング技術を用いて、フィルム本体18上に
直接的に形成することができる。
18上に直接的に形成することに代えて、図3に示され
る方法で異方導電性フィルム14に形成することができ
る。図3に示される方法では、その図3(a)に示され
ているように、粘着性を有する支持フィルム24上に、
前記したと同様な導電層21Aが形成される。この導電
層21Aに前記したと同様なフォトリソエッチング技術
が施され、その不要部分の除去により、図3(b)に示
されているように、前記したと同様な配線パターン21
が支持フィルム24上に形成される。その後、図3
(c)に示されているように、この配線パターン21が
形成された支持フィルム24上に異方導電性フィルム1
4が形成され、その後、図3(d)に示されているよう
に、異方導電性フィルム14から支持フィルム24を剥
離することにより、異方導電性フィルム14に配線パタ
ーン21が形成される。
14を形成することに代えて、予め形成された異方導電
性フィルム14を例えば100℃程度で加熱することに
より、該異方導電性フィルムのフィルム本体18を半溶
融状態におき、この半溶融状態のフィルム本体18に、
支持フィルム24上の配線パターン21を仮圧着し、そ
の後、図3に示した例におけると同様に、支持フィルム
24を剥離することができる。
パターン21が形成された異方導電性フィルム14は、
取付面20と反対側の接着面19を半導体チップ13に
向けて、該半導体チップ13の取付面11と、配線パタ
ーン21との間で支持フィルム24が押圧された状態で
加熱され、その後、常温に冷却される。前記した押圧に
より、異方導電性フィルム14のうち、半導体チップ1
3の取付面11から突出する電極12と、該電極に対応
する配線パターン21すなわち接続端子部22または伸
長部23との間に位置する部分は、強い押圧力を受ける
ことにより、対応する電極12と配線パターン21との
間で局部的に導通性を示し、この局部的な導通により、
対応する電極12と配線パターン21とを電気的に接続
した状態で、異方導電性フィルム14は、固化される。
その結果、異方導電性フィルム14は、その配線パター
ン21が対応する電極12に電気的に接続された状態
で、半導体チップ13に固着される。
体チップ13は、異方導電性フィルム14の取付面20
に設けられた配線パターン21の接続端子部22で、従
来よく知られた例えば半田ボール25を介して、回路基
板15の対応する接続パッド16に接続され、これによ
り、半導体装置10は回路基板15上に搭載される。
取付面20は、絶縁膜26により覆われている。絶縁膜
26は、図4に示されているように、配線パターン21
の接続端子部22のみの露出を許すように、異方導電性
フィルム14の取付面20の接続端子部22を除く領域
を覆うことにより、水分等の配線パターン21への進入
を確実に防止すると共に、該配線パターンを異物等によ
る外傷から保護する作用をなす。
チップ13の電極12を直接的に覆う異方導電性フィル
ム14に設けられた配線パターン21の接続端子部22
で、回路基板15の接続パッド16に接続され、この配
線パターン21の回路基板15への接続により、半導体
装置10が回路基板15に搭載されることから、半導体
装置10の取り扱いが容易になる。
チップ13の電極12を覆った状態で、該電極と異方導
電性フィルム14に設けられた対応する配線パターン2
1との間の導通を許すことから、従来のような電極12
を保護するための充填材料が不要となる。また、異方導
電性フィルム14は、半導体チップ13の電極12と、
これに対応する配線パターン21との間で強い押圧を受
ける部分が導通することから、半導体チップ13の微細
化に伴う電極12の小型化にも、充分に対応することが
可能となる。しかも、異方導電性フィルム14の配線パ
ターン21で回路基板15に固着されることから、従来
のようなインタポーザが不要となり、これにより、構成
の簡素化を図り、安価な半導体装置10を提供すること
が可能となる。
必要に応じて、この異方導電性フィルム14に補強用テ
ープ等を張り付けることができる。
半導体チップ13の電極12が該電極と配線パターン2
1との間で異方導電性フィルム14に局部的に強い押圧
力を作用させる程に、半導体チップ13の取付面11か
ら充分な突出量を有しない場合、必要な押圧を異方導電
性フィルム14に作用させるために、配線パターン21
に半導体チップ13へ向けてのすなわち対応する電極1
2へ向けての凸部27を形成することができる。
が設けられた異方導電性フィルム14を半導体チップ1
3に加熱圧着するとき、凸部27に対応する形状の金型
を用いることにより、比較的容易に形成することができ
る。
ように、配線パターン21の各接続端子部22を回路基
板15の接続パッド16に向けて突出する凸部22′と
することができる。この凸状の接続端子部22′は、図
1に示した半田ボール25を用いた半導体装置10の回
路基板15への搭載時、半田ボール25と接続端子部2
2′との結合を確実にする。これにより、半田による電
気接続の信頼性が高められる。
8を構成する合成樹脂材料として、前記した合成樹脂材
料に代えて、熱硬化性あるいは紫外線で硬化を図る紫外
線硬化型合成樹脂材料を用いることができる。また、本
発明に係る半導体装置10は、半導体ウエハに多数の半
導体チップ13の部分を集約的に形成し、異方導電性フ
ィルム14が連続的に形成されてなる連続フィルムと前
記半導体ウエハとの一体的な固着後に、この一体物を例
えばソーカットを用いてそれぞれの半導体装置10に分
離することにより、効率的に形成することできる。
導体装置に適用した例について説明したが、これに限ら
ず、本発明をその他のタイプの半導体装置に適用するこ
とができる。
体チップの取付面に固着される異方導電性フィルムによ
り、半導体チップの前記取付面が保護され、また前記異
方導電性フィルムの部分的な導通により前記半導体チッ
プの接続パッドと電気的に接続される異方導電性の取付
面に設けられた配線パターンの接続端子部で、前記半導
体チップおよび前記導電性フィルムが回路基板上に取り
付けられることから、前記半導体チップの取付面を保護
するための従来のような充填材が不要となる。また、前
記異方導電性フィルムが前記半導体チップの取り扱いを
容易としかつ該チップの補強作用を担うことから、従来
のような取付基板が不要となり、構成の簡素化を図るこ
とができる。
図である。
平面図である。
面図である。
である。
ある。
図面である。
Claims (7)
- 【請求項1】 接続パッドが設けられた取付面を有する
半導体チップと、前記取付面に対向する接着面を有しか
つ該接着面と反対の側に、接続パッドが設けられた回路
基板への取付面を有するフィルムとを備え、 前記フィルムは、該フィルムの前記取付面に、前記回路
基板の前記接続パッドへ電気的に接続するための配線パ
ターンを有し、該配線パターンと前記半導体チップの前
記接続パッドとの間で圧力を受けた部分が導電性を示し
かつ硬化処理によりその導電性が維持された状態で前記
接着面が前記半導体チップに固着される異方導電性フィ
ルムからなる半導体装置であって、 前記配線パターンは、前記回路基板へ向けて突出する凸
状の接続端子部が一体形成され、該凸状接続端子部が半
田を介して前記回路基板の対応する前記接続パッドに固
着されることを特徴とする半導体装置。 - 【請求項2】 前記半導体装置は、チップサイズパッケ
ージ型半導体装置である請求項1記載の半導体装置。 - 【請求項3】 前記フィルムの前記取付面は、前記配線
パターンの前記凸状接続端子部を除く部分が絶縁膜によ
り覆われている請求項1記載の半導体装置。 - 【請求項4】 前記半導体チップの前記接続パッドに前
記フィルムを介して対応する前記配線パターンの対応部
分には、介在する前記フィルムに押圧力を付与するため
の、前記半導体チップへ向けての凸部が設けられている
請求項1記載の半導体装置。 - 【請求項5】 前記配線パターンは、剥離可能の支持フ
ィルムに形成された導電層からなる配線パターンが前記
支持フィルムから前記フィルムの前記接着面へ貼附され
て形成される請求項1記載の半導体装置。 - 【請求項6】 前記配線パターンは、前記フィルムの前
記接着面に形成された導電層のパターニングにより形成
される請求項1記載の半導体装置。 - 【請求項7】 前記異方導電性フィルムは、導電性粉体
を分散させた合成樹脂材料からなる請求項1記載の半導
体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32351099A JP3501281B2 (ja) | 1999-11-15 | 1999-11-15 | 半導体装置 |
US09/519,857 US6426554B1 (en) | 1999-11-15 | 2000-03-06 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32351099A JP3501281B2 (ja) | 1999-11-15 | 1999-11-15 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001144208A JP2001144208A (ja) | 2001-05-25 |
JP3501281B2 true JP3501281B2 (ja) | 2004-03-02 |
Family
ID=18155502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP32351099A Expired - Fee Related JP3501281B2 (ja) | 1999-11-15 | 1999-11-15 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6426554B1 (ja) |
JP (1) | JP3501281B2 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050151268A1 (en) * | 2004-01-08 | 2005-07-14 | Boyd William D. | Wafer-level assembly method for chip-size devices having flipped chips |
EP1603162A1 (en) | 2004-05-28 | 2005-12-07 | Infineon Technologies AG | Device for esd protection of an integrated circuit |
US7728437B2 (en) * | 2005-11-23 | 2010-06-01 | Fairchild Korea Semiconductor, Ltd. | Semiconductor package form within an encapsulation |
JP2008084959A (ja) | 2006-09-26 | 2008-04-10 | Shinko Electric Ind Co Ltd | 半導体装置及びその製造方法 |
US8258624B2 (en) | 2007-08-10 | 2012-09-04 | Intel Mobile Communications GmbH | Method for fabricating a semiconductor and semiconductor package |
US20120228768A1 (en) * | 2011-03-07 | 2012-09-13 | Reza Argenty Pagaila | Integrated circuit packaging system using b-stage polymer and method of manufacture thereof |
KR20200112013A (ko) * | 2019-03-20 | 2020-10-05 | 삼성전자주식회사 | 수직형 반도체 소자 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06203642A (ja) | 1993-01-06 | 1994-07-22 | Rohm Co Ltd | 異方導電性フィルム及びフィルム状配線体 |
DE69627643D1 (de) * | 1996-06-28 | 2003-05-28 | St Microelectronics Srl | Verfahren zur Herstellung einer Plastikpackung für eine elektronische Anordnung mit vollständig isolierter Wärmesenke |
JPH1084014A (ja) * | 1996-07-19 | 1998-03-31 | Shinko Electric Ind Co Ltd | 半導体装置の製造方法 |
JPH1056099A (ja) | 1996-08-12 | 1998-02-24 | Shinko Electric Ind Co Ltd | 多層回路基板およびその製造方法 |
JPH10107072A (ja) | 1996-10-02 | 1998-04-24 | Oki Electric Ind Co Ltd | 半導体素子の接続構造および接続方法 |
KR100248792B1 (ko) * | 1996-12-18 | 2000-03-15 | 김영환 | 단일층 세라믹 기판을 이용한 칩사이즈 패키지 반도체 |
JP3793628B2 (ja) * | 1997-01-20 | 2006-07-05 | 沖電気工業株式会社 | 樹脂封止型半導体装置 |
US6130483A (en) * | 1997-03-05 | 2000-10-10 | Kabushiki Kaisha Toshiba | MMIC module using flip-chip mounting |
JP3801300B2 (ja) * | 1997-03-21 | 2006-07-26 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
JP2954110B2 (ja) * | 1997-09-26 | 1999-09-27 | 九州日本電気株式会社 | Csp型半導体装置及びその製造方法 |
JP3837215B2 (ja) * | 1997-10-09 | 2006-10-25 | 三菱電機株式会社 | 個別半導体装置およびその製造方法 |
TW434646B (en) * | 1997-11-21 | 2001-05-16 | Rohm Co Ltd | Semiconductor device and method for making the same |
JP2000003977A (ja) * | 1998-06-16 | 2000-01-07 | Shinko Electric Ind Co Ltd | 半導体チップ実装用基板 |
US6281568B1 (en) * | 1998-10-21 | 2001-08-28 | Amkor Technology, Inc. | Plastic integrated circuit device package and leadframe having partially undercut leads and die pad |
JP2000349306A (ja) * | 1999-06-02 | 2000-12-15 | Mitsubishi Electric Corp | 集光レンズ付き半導体装置 |
TW546806B (en) * | 1999-11-08 | 2003-08-11 | Siliconware Precision Industries Co Ltd | Semiconductor package with common lead frame and heat sink |
US6300161B1 (en) * | 2000-02-15 | 2001-10-09 | Alpine Microsystems, Inc. | Module and method for interconnecting integrated circuits that facilitates high speed signal propagation with reduced noise |
-
1999
- 1999-11-15 JP JP32351099A patent/JP3501281B2/ja not_active Expired - Fee Related
-
2000
- 2000-03-06 US US09/519,857 patent/US6426554B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US6426554B1 (en) | 2002-07-30 |
JP2001144208A (ja) | 2001-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6621172B2 (en) | Semiconductor device and method of fabricating the same, circuit board, and electronic equipment | |
US5610442A (en) | Semiconductor device package fabrication method and apparatus | |
KR20020018133A (ko) | 전자 장치 및 그 제조 방법 | |
US7298035B2 (en) | Semiconductor device and a method of assembling a semiconductor device | |
KR20060101385A (ko) | 반도체 장치 및 그 제조 방법 | |
JP2001298115A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP3654116B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP3501281B2 (ja) | 半導体装置 | |
KR100295731B1 (ko) | 전자패키지의제조방법 | |
JP2000277649A (ja) | 半導体装置及びその製造方法 | |
KR100510518B1 (ko) | 반도체 장치 및 반도체 장치의 패키지 방법 | |
JP3339881B2 (ja) | 半導体集積回路装置およびその製造方法 | |
JP2007150346A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP2003152021A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP3337922B2 (ja) | 半導体装置及びその製造方法 | |
JP2002261192A (ja) | ウエハレベルcsp | |
JP2002231856A (ja) | 半導体装置及びその製造方法 | |
JP2005019815A (ja) | 半導体装置およびその製造方法、回路基板ならびに電子機器 | |
JP3825196B2 (ja) | 電子回路装置 | |
JP2003297977A (ja) | 電子部品の製造方法 | |
KR100475338B1 (ko) | 와이어본더를이용한칩스케일패키지및제조방법 | |
JP3145892B2 (ja) | 樹脂封止型半導体装置 | |
JPH0837204A (ja) | 半導体装置および半導体装置の製造方法 | |
KR20030047085A (ko) | 니켈 금속을 연결수단으로 이용한 전자부품 및 접속방법 | |
JP3598058B2 (ja) | 回路基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20031126 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081212 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081212 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091212 Year of fee payment: 6 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091212 Year of fee payment: 6 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101212 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101212 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111212 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121212 Year of fee payment: 9 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121212 Year of fee payment: 9 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121212 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131212 Year of fee payment: 10 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |