WO2014199748A1 - 炭化珪素半導体装置 - Google Patents
炭化珪素半導体装置 Download PDFInfo
- Publication number
- WO2014199748A1 WO2014199748A1 PCT/JP2014/062305 JP2014062305W WO2014199748A1 WO 2014199748 A1 WO2014199748 A1 WO 2014199748A1 JP 2014062305 W JP2014062305 W JP 2014062305W WO 2014199748 A1 WO2014199748 A1 WO 2014199748A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- region
- silicon carbide
- semiconductor device
- trench
- Prior art date
Links
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims description 76
- 229910010271 silicon carbide Inorganic materials 0.000 title claims description 76
- 239000004065 semiconductor Substances 0.000 title claims description 45
- 239000012535 impurity Substances 0.000 claims abstract description 45
- 239000002131 composite material Substances 0.000 claims description 19
- 238000013459 approach Methods 0.000 claims description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 1
- 229910052710 silicon Inorganic materials 0.000 claims 1
- 239000010703 silicon Substances 0.000 claims 1
- 230000000149 penetrating effect Effects 0.000 abstract 2
- 239000010410 layer Substances 0.000 description 201
- 239000013078 crystal Substances 0.000 description 25
- 230000005684 electric field Effects 0.000 description 23
- 238000000034 method Methods 0.000 description 19
- 239000007789 gas Substances 0.000 description 16
- 230000015556 catabolic process Effects 0.000 description 15
- 238000005530 etching Methods 0.000 description 15
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 12
- 239000000758 substrate Substances 0.000 description 12
- 125000004429 atom Chemical group 0.000 description 10
- 238000010438 heat treatment Methods 0.000 description 10
- 238000005468 ion implantation Methods 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- 238000000137 annealing Methods 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 238000001020 plasma etching Methods 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 230000000737 periodic effect Effects 0.000 description 4
- 238000004630 atomic force microscopy Methods 0.000 description 3
- 239000012159 carrier gas Substances 0.000 description 3
- 239000000460 chlorine Substances 0.000 description 3
- 239000012495 reaction gas Substances 0.000 description 3
- KZBUYRJDOAKODT-UHFFFAOYSA-N Chlorine Chemical compound ClCl KZBUYRJDOAKODT-UHFFFAOYSA-N 0.000 description 2
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- ATUOYWHBWRKTHZ-UHFFFAOYSA-N Propane Chemical compound CCC ATUOYWHBWRKTHZ-UHFFFAOYSA-N 0.000 description 2
- 229910052786 argon Inorganic materials 0.000 description 2
- 125000004432 carbon atom Chemical group C* 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000006378 damage Effects 0.000 description 2
- 229910001882 dioxygen Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 125000005843 halogen group Chemical group 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 125000004433 nitrogen atom Chemical group N* 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 238000002441 X-ray diffraction Methods 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 229910001873 dinitrogen Inorganic materials 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 238000007429 general method Methods 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000009616 inductively coupled plasma Methods 0.000 description 1
- 230000013011 mating Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000001294 propane Substances 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/048—Making electrodes
- H01L21/049—Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/04—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
- H01L29/045—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0873—Drain regions
- H01L29/0878—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66053—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
- H01L29/66068—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1027—IV
- H01L2924/10272—Silicon Carbide [SiC]
Definitions
- the present invention relates to a silicon carbide semiconductor device, and more particularly to a silicon carbide semiconductor device having a gate insulating film on a trench.
- Patent Document 1 in silicon carbide MOSFET (Metal Oxide Semiconductor Field Effect Transistor), oxide breakdown due to electric field concentration at the corner of gate trench before semiconductor bulk breakdown. It is described that the breakdown voltage of the MOSFET can be deteriorated by the occurrence of.
- the p-type region is connected to the source contact in the n-type epitaxial layer. Forming below is shown as an example.
- This p-type region has a carrier concentration higher than the carrier concentration present in the p-type epitaxial layer, and is formed adjacent to the gate trench.
- the source contact and the p-type region are electrically connected to each other via the p-type epitaxial layer.
- the carrier concentration of the p-type epitaxial layer is low, stabilization of the potential of the p-type region due to electrical connection with the source contact tends to be insufficient. For this reason, the effect of suppressing electric field concentration by the p-type region is not sufficient, and as a result, a desired breakdown voltage may not be obtained.
- the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a silicon carbide semiconductor device having a large breakdown voltage.
- the silicon carbide semiconductor device of the present invention includes a silicon carbide layer, a gate insulating film, a gate electrode, a first electrode, and a second electrode.
- the silicon carbide layer has a thickness direction.
- the silicon carbide layer has a first main surface and a second main surface facing the first main surface in the thickness direction.
- the silicon carbide layer has a first layer, a second layer, a third layer, a contact region, and a buried region.
- the first layer forms the first main surface.
- the first layer has the first conductivity type.
- the second layer is provided on the first layer so as to be separated from the first main surface by the first layer.
- the second layer has the second conductivity type.
- the third layer is provided on the second layer so as to be separated from the first layer by the second layer, and forms a second main surface.
- the third layer has the first conductivity type.
- the silicon carbide layer is provided with a trench having a side wall surface extending from the second main surface through the third layer and the second layer to the first layer.
- the contact region extends from the second main surface through the third layer and the second layer to a position deeper than the interface between the first and second layers, and is separated from the first main surface. ing.
- the contact region has the second conductivity type and has an impurity concentration higher than that of the second layer.
- the buried region is separated from each of the first main surface, the second main surface, the second layer, the third layer, and the trench, and is in contact with the contact region.
- the buried region has the second conductivity type.
- the buried region has a first portion sandwiched between the contact region and the first main surface in the thickness direction, and a second portion extending from the first portion so as to approach the trench.
- the gate insulating film is provided on the trench.
- the gate electrode is provided on the gate insulating film.
- the first electrode is provided on the first main surface of the silicon carbide layer.
- the second electrode is provided on the second main surface of the silicon carbide layer and is in contact with each of the third layer and the contact region.
- the impurity concentration of the contact region connecting the buried region as the electric field relaxation structure and the second electrode is higher than the impurity concentration of the second layer.
- the buried region is connected to the second electrode with low resistance. Therefore, the electric potential of the electric field relaxation structure is sufficiently stabilized. Therefore, electric field concentration that can cause breakdown of the silicon carbide semiconductor device is further suppressed. As a result, the breakdown voltage of the silicon carbide semiconductor device can be increased.
- FIG. 4 schematically shows a configuration of a silicon carbide semiconductor device in one embodiment of the present invention, and is a partial cross-sectional view taken along line II in FIGS. 2 and 3.
- FIG. FIG. 2 is a partial perspective view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 1.
- FIG. 2 is a partial plan view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a first step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a second step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a third step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a fourth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a fifth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a sixth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a seventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing an eighth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing a ninth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing a tenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing an eleventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1. It is a graph which shows an example of the relationship between the coordinate in the arrow X of FIG. 1, and electric field strength.
- FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
- FIG. 18 is a view showing a crystal structure of a (11-20) plane along line XVIII-XVIII in FIG.
- FIG. 20 is a view showing a crystal structure in the vicinity of the surface of the composite surface in FIG. It is the figure which looked at the compound surface of Drawing 16 from the (01-10) plane.
- FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
- FIG. 18 is a view showing a crystal structure of a (11-20) plane along line XVIII-XVIII in FIG.
- FIG. 20 is a view showing a crystal structure in the vicinity of the surface of the composite surface in FIG. It is the figure which looked at the compound surface of Drawing 16 from the (01-10) plane.
- FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagon
- FIG. 5 is a graph showing an example of a relationship between a channel surface and a (000-1) plane viewed macroscopically and channel mobility when a thermal etching is performed and when it is not performed. It is. It is a graph which shows an example of the relationship between the angle between a channel direction and the ⁇ 0-11-2> direction, and channel mobility. It is a figure which shows the modification of FIG.
- the silicon carbide semiconductor device 200 includes a silicon carbide layer 100, a gate insulating film 91, a gate electrode 92, a first electrode 98, and a second electrode 94.
- Silicon carbide layer 100 has a thickness direction. Silicon carbide layer 100 has a first main surface P1 and a second main surface P2 that faces first main surface P1 in the thickness direction. Silicon carbide layer 100 has a first layer 81, a second layer 82, a third layer 83, a contact region 84, and a buried region 85.
- the first layer 81 forms the first main surface P1.
- the first layer 81 has the first conductivity type.
- the second layer 82 is provided on the first layer 81 so as to be separated from the first main surface P1 by the first layer 81.
- the second layer 82 has the second conductivity type.
- the third layer 83 is provided on the second layer 82 so as to be separated from the first layer 81 by the second layer 82, and forms the second main surface P2.
- the third layer 83 has the first conductivity type.
- Silicon carbide layer 100 is provided with trench TR having sidewall surface SW extending from second main surface P2 through third layer 83 and second layer 82 to first layer 81.
- Contact region 84 extends from second main surface P2 through third layer 83 and second layer 82 to a position deeper than the interface between first layer 81 and second layer 82. , Away from the first main surface P1.
- Contact region 84 has the second conductivity type, and has an impurity concentration higher than that of second layer 82.
- Buried region 85 is separated from each of first main surface P 1, second main surface P 2, second layer 82, third layer 83, and trench TR, and is in contact with contact region 84. Buried region 85 has the second conductivity type.
- the buried region 85 includes a first portion 85a sandwiched between the contact region 84 and the first main surface P1 in the thickness direction, and a second portion extending from the first portion 85a so as to approach the trench TR. Part 85b.
- the gate insulating film 91 is provided on the trench TR.
- the gate electrode 92 is provided on the gate insulating film 91.
- First electrode 98 is provided on first main surface P ⁇ b> 1 of silicon carbide layer 100.
- Second electrode 94 is provided on second main surface P ⁇ b> 2 of silicon carbide layer 100 and is in contact with each of third layer 83 and contact region 84.
- the contact region 84 connecting the buried region 85 as the electric field relaxation structure and the second electrode 94 has an impurity concentration higher than the impurity concentration of the second layer 82.
- the first layer 81 is provided between the first region 81a forming the first main surface P1, and between the first region 81a and the second layer 82. And a second region 81b having an impurity concentration higher than that of the region 81a. Sidewall surface SW of trench TR passes through second region 81b and reaches first region 81a. The second region 81b is located between the second portion 85b of the buried region 85 and the second layer 82 in the thickness direction.
- the on-resistance can be suppressed due to the high impurity concentration in the second region 81b, and the breakdown voltage can be increased due to the low impurity concentration in the first region 81a.
- At least a part of the buried region 85 may have an impurity concentration higher than the impurity concentration of the second layer 82.
- the buried region may be separated from the trench by 1 ⁇ m or more and 4 ⁇ m or less.
- the distance between the buried region and the trench is 1 ⁇ m or more, it is possible to avoid an excessive increase in on-resistance. Moreover, when this distance is 4 ⁇ m or less, electric field concentration in the trench can be further suppressed.
- the second portion of the buried region may extend 1 ⁇ m or more from the first portion of the buried region so as to approach the trench.
- the distance between the buried region and the trench can be reduced without increasing the first portion of the buried region. Therefore, electric field concentration can be suppressed while suppressing the size of the silicon carbide semiconductor device.
- the surface including the first surface S1 having the plane orientation ⁇ 0-33-8 ⁇ is provided on the second layer 82 on the sidewall surface SW of the trench TR. It may be done.
- the resistance of the channel portion that is the portion constituted by second layer 82 can be reduced. Therefore, even if the resistance of the drift layer portion, which is a portion constituted by the first layer 81, is larger, it is allowed. Therefore, the impurity concentration of the first layer 81 can be further reduced. Thereby, the breakdown voltage can be further increased.
- the surface may microscopically include the first surface S1, and the surface further microscopically displays the second surface S2 having the plane orientation ⁇ 0-11-1 ⁇ . May be included.
- the first surface S1 and the second surface S2 of the surface may constitute a composite surface SR having a surface orientation ⁇ 0-11-2 ⁇ .
- the surface may have an off angle of 62 ° ⁇ 10 ° macroscopically with respect to the ⁇ 000-1 ⁇ plane.
- MOSFET 200 silicon carbide semiconductor device of the present embodiment includes a single crystal substrate 80, an epitaxial layer 100 (silicon carbide layer), a gate oxide film 91 (gate insulating film), and a gate electrode. 92, an interlayer insulating film 93, a source electrode 94 (second electrode), a source wiring layer 95, and a drain electrode 98 (first electrode).
- Single crystal substrate 80 is made of silicon carbide and has an n-type (first conductivity type).
- An epitaxial layer 100 is provided on the single crystal substrate 80.
- Epitaxial layer 100 is a silicon carbide layer epitaxially grown on single crystal substrate 80.
- Epitaxial layer 100 has a hexagonal crystal structure of polytype 4H.
- Epitaxial layer 100 has a thickness direction (vertical direction in FIG. 1).
- the epitaxial layer 100 includes a lower surface P1 (first main surface) facing the single crystal substrate 80, and an upper surface P2 (second main surface opposite to the first main surface) facing the lower surface P1 in the thickness direction.
- the epitaxial layer 100 includes an n drift layer 81 (first layer), a p base layer 82 (second layer), an n layer 83 (third layer), a contact region 84, a buried region 85,
- n drift layer 81 first layer
- a p base layer 82 second layer
- n layer 83 third layer
- a contact region 84 a buried region 85
- the n drift layer 81 forms the lower surface P 1 of the epitaxial layer 100.
- N drift layer 81 has n type.
- the impurity concentration of n drift layer 81 is preferably lower than the impurity concentration of single crystal substrate 80.
- the impurity concentration of the n drift layer 81 is preferably 1 ⁇ 10 15 cm ⁇ 3 or more and 5 ⁇ 10 16 cm ⁇ 3 or less.
- the p base layer 82 has p type (second conductivity type different from the first conductivity type).
- the p base layer 82 is provided on the n drift layer 81 so as to be separated from the lower surface P 1 by the n drift layer 81.
- the impurity concentration of the p base layer 82 is preferably 5 ⁇ 10 15 cm ⁇ 3 or more and 2 ⁇ 10 18 cm ⁇ 3 or less, for example, about 1 ⁇ 10 18 cm ⁇ 3 .
- N layer 83 has n-type. N layer 83 is provided on p base layer 82 so as to be separated from n drift layer 81 by p base layer 82. N layer 83 forms upper surface P ⁇ b> 2 of epitaxial layer 100 together with contact region 84.
- the epitaxial layer 100 is provided with a trench TR.
- Trench TR has side wall surface SW and bottom surface BT.
- the depth of trench TR is, for example, about 0.8 to 1.8 ⁇ m.
- Side wall surface SW penetrates n layer 83 and p base layer 82 from upper surface P2 to n drift layer 81.
- Sidewall surface SW includes a channel surface of MOSFET 200 on p base layer 82.
- Sidewall surface SW is preferably inclined with respect to upper surface P2 of epitaxial layer 100.
- trench TR is tapered toward bottom surface BT.
- the plane orientation of the side wall surface SW is preferably inclined at 50 ° or more and 65 ° or less with respect to the ⁇ 0001 ⁇ plane, and is inclined at 50 ° or more and 65 ° or less with respect to the (000-1) plane. More preferred.
- side wall surface SW has a predetermined crystal plane (also referred to as a special plane), particularly in a portion on p base layer 82. Details of the special surface will be described later.
- bottom surface BT is located on the n drift layer 81, and preferably located on a lower region 81a described later.
- bottom surface BT has a flat shape substantially parallel to upper surface P2.
- a portion where bottom surface BT and side wall surface SW are connected constitutes a corner portion of trench TR.
- trench TR extends so as to form a mesh having a honeycomb structure in plan view (FIG. 3).
- epitaxial layer 100 has upper surface P2 having a hexagonal shape surrounded by trench TR.
- Contact region 84 is p-type and has an impurity concentration higher than that of p base layer 82.
- the impurity concentration of the contact region 84 is preferably 1 ⁇ 10 18 cm ⁇ 3 or more and 1 ⁇ 10 20 cm ⁇ 3 or less.
- Contact region 84 is connected to p base layer 82.
- Contact region 84 extends from upper surface P2 through n layer 83 and p base layer 82 to a position deeper than the interface between n drift layer 81 and p base layer 82, and is separated from lower surface P1.
- Buried region 85 has a p-type.
- Impurity of buried region 85 is, for example, aluminum.
- at least a part of buried region 85 has an impurity concentration higher than that of p base layer 82.
- the maximum value of the impurity concentration profile in the thickness direction (vertical direction in FIG. 1) of the buried region 85 is larger than the maximum value of the impurity concentration profile of the p base layer 82.
- the maximum impurity concentration of the buried region 85 is preferably 1 ⁇ 10 17 cm ⁇ 3 or more and 1 ⁇ 10 19 cm ⁇ 3 or less. The value obtained by integrating the impurity concentration per unit volume of the buried region 85 in the thickness direction (vertical direction in FIG.
- This dose corresponds to the dose amount of ion implantation for forming the buried region 85.
- This dose is preferably 1 ⁇ 10 12 cm ⁇ 2 or more and 1 ⁇ 10 15 cm ⁇ 2 or less, for example 1 ⁇ 10 13 cm ⁇ 2 .
- the buried region 85 is separated from each of the lower surface P1, the upper surface P2, the p base layer 82, the n layer 83, and the trench TR.
- the buried region 85 is in contact with the contact region 84.
- the buried region 85 includes a connection portion 85a (first portion) sandwiched between the contact region 84 and the lower surface P1 in the thickness direction, and a corner of the trench TR from the connection portion 85a. And an extending portion 85b (second portion) extending so as to approach the portion.
- the buried region 85 has a connection portion 85a that overlaps the contact region 84 in plan view (FIG. 3), and an extending portion 85b that extends from the connection portion 85a so as to approach the trench TR.
- the extending portion 85b of the buried region 85 preferably extends from 1 ⁇ m to 3 ⁇ m from the connecting portion 85a of the buried region 85 so as to approach the trench TR.
- the distance between the buried region 85 and the trench TR is preferably 1 ⁇ m or more, and more preferably 2 ⁇ m or more.
- the distance is preferably 4 ⁇ m or less, and more preferably 3 ⁇ m or less.
- drift layer 81 is a lower region 81a (first region) forming the lower surface P1, and an upper region provided between the lower region 81a and the p base layer 82 and having an impurity concentration higher than that of the lower region 81a.
- 81b second region is preferably included.
- Side wall surface SW of trench TR passes through upper region 81b and reaches lower region 81a.
- Upper region 81b is located between extending portion 85b of buried region 85 and p base layer 82 in the thickness direction.
- the gate oxide film 91 is provided on the trench TR and covers each of the side wall surface SW and the bottom surface BT of the trench TR.
- the gate electrode 92 is provided on the gate oxide film 91.
- the gate oxide film 91 is preferably a silicon oxide film.
- the source electrode 94 is provided on the upper surface P ⁇ b> 2 of the epitaxial layer 100 and is in contact with each of the n layer 83 and the contact region 84.
- the source wiring layer 95 is in contact with the source electrode 94.
- Source wiring layer 95 is, for example, an aluminum layer.
- the interlayer insulating film 93 insulates between the gate electrode 92 and the source wiring layer 95.
- Drain electrode 98 is provided on lower surface P ⁇ b> 1 of epitaxial layer 100 via single crystal substrate 80.
- lower region 81 a that becomes part of drift layer 81 (FIG. 1) is formed on single crystal substrate 80.
- lower region 81 a is formed by epitaxial growth on single crystal substrate 80.
- This epitaxial growth is performed by a CVD (Chemical Vapor Deposition) method using, for example, a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) as a source gas and using, for example, hydrogen gas (H 2 ) as a carrier gas.
- CVD Chemical Vapor Deposition
- SiH 4 silane
- propane C 3 H 8
- H 2 hydrogen gas
- an embedded region 85 is formed on a part of the lower region 81a. Specifically, ion implantation using an implantation mask (not shown) is performed on the lower region 81a.
- the upper region 81b is formed on the lower region 81a where the buried region 85 is provided. Thereby, the buried region 85 is buried in the n drift layer 81 constituted by the lower region 81a and the upper region 81b.
- the upper region 81b can be formed by a method similar to the method for forming the lower region 81a.
- a p base layer 82, an n layer 83, and a contact region 84 are formed. These can be formed, for example, by ion implantation on the n drift layer 81 (FIG. 6). In ion implantation for forming p base layer 82 and contact region 84, an impurity such as aluminum (Al) for imparting p-type is ion-implanted. In ion implantation for forming n layer 83, an impurity such as phosphorus (P) for imparting n-type is ion-implanted.
- the p base layer 82 is formed by ion implantation at a depth of about 0.7 to 0.8 ⁇ m.
- the n layer 83 is formed by ion implantation so that the channel length of the MOSFET 200 is substantially about 0.3 to 0.6 ⁇ m.
- epitaxial growth with addition of impurities may be used.
- the temperature of this heat treatment is preferably 1500 ° C. or higher and 1900 ° C. or lower, for example, about 1700 ° C.
- the heat treatment time is, for example, about 30 minutes.
- the atmosphere of the heat treatment is preferably an inert gas atmosphere, for example, an Ar atmosphere.
- mask layer 40 having an opening is formed on upper surface P ⁇ b> 2 including n layer 83 and contact region 84.
- the opening is formed corresponding to the position of trench TR (FIG. 1).
- the mask layer 40 is preferably a silicon oxide film.
- the silicon oxide film can be formed by thermally oxidizing the upper surface P2.
- a part of the epitaxial layer on the single crystal substrate 80 is removed by etching in the opening of the mask layer 40.
- etching method for example, reactive ion etching (RIE) or inductively coupled plasma (ICP) RIE can be used.
- ICP-RIE using SF 6 or a mixed gas of SF 6 and O 2 as a reaction gas can be used.
- thermal etching is performed in the recess TQ.
- the thermal etching can be performed, for example, by heating in an atmosphere containing a reactive gas having at least one or more types of halogen atoms.
- the at least one or more types of halogen atom includes at least one of a chlorine (Cl) atom and a fluorine (F) atom.
- This atmosphere is, for example, Cl 2 , BCL 3 , SF 6 , or CF 4 .
- thermal etching is performed using a mixed gas of chlorine gas and oxygen gas as a reaction gas and a heat treatment temperature of, for example, 700 ° C. or more and 1000 ° C. or less.
- the reaction gas may contain a carrier gas in addition to the above-described chlorine gas and oxygen gas.
- a carrier gas for example, nitrogen (N 2 ) gas, argon gas, helium gas or the like can be used.
- the SiC etching rate is, for example, about 70 ⁇ m / hour.
- the mask layer 40 made of silicon oxide has a very high selectivity with respect to SiC, so that it is not substantially etched during the etching of SiC.
- a trench TR is formed on the upper surface P2 of the epitaxial layer 100 by the thermal etching described above.
- a special surface described later is self-formed on the side wall surface SW, particularly on the p base layer 82.
- the mask layer 40 is removed by an arbitrary method such as etching.
- gate oxide film 91 is formed to cover each of side wall surface SW and bottom surface BT of trench TR.
- Gate oxide film 91 can be formed, for example, by thermal oxidation.
- NO annealing using nitrogen monoxide (NO) gas as the atmospheric gas may be performed.
- the temperature profile has, for example, conditions of a temperature of 1100 ° C. to 1300 ° C. and a holding time of about 1 hour.
- nitrogen atoms are introduced into the interface region between gate oxide film 91 and p base layer 82.
- a gas other than NO gas may be used as the atmospheric gas.
- Ar annealing using argon (Ar) as an atmospheric gas may be further performed.
- the heating temperature for Ar annealing is preferably higher than the heating temperature for NO annealing and lower than the melting point of the gate oxide film 91.
- the time during which this heating temperature is maintained is, for example, about 1 hour. Thereby, the formation of interface states in the interface region between gate oxide film 91 and p base layer 82 is further suppressed.
- other inert gas such as nitrogen gas may be used as the atmospheric gas instead of Ar gas.
- a gate electrode 92 is formed on the gate oxide film 91.
- gate electrode 92 is formed on gate oxide film 91 so as to fill the region inside trench TR with gate oxide film 91 interposed therebetween.
- the gate electrode 92 can be formed by, for example, film formation of conductor or doped polysilicon and CMP (Chemical Mechanical Polishing) or RIE.
- interlayer insulating film 93 is formed on gate electrode 92 and gate oxide film 91 so as to cover the exposed surface of gate electrode 92. Etching is performed so that openings are formed in the interlayer insulating film 93 and the gate oxide film 91. By this opening, each of n layer 83 and contact region 84 is exposed on upper surface P2. Next, source electrode 94 in contact with each of n layer 83 and n contact region 84 is formed on upper surface P2. A drain electrode 98 is formed on lower surface P 1 made of n drift layer 81 through single crystal substrate 80.
- source wiring layer 95 is formed.
- MOSFET 200 is obtained.
- the X region near X 4.25 ⁇ m corresponding to the corner of the trench TR in the epitaxial layer 100 is used.
- the electric field strength E reached 2.6 MV / cm.
- an electric field of about 9 MV / cm is applied to the gate oxide film 91. Will be. As a result, it is predicted that the dielectric breakdown of the gate oxide film 91 can occur with a high probability.
- the voltage of the drain electrode 98 with respect to the source wiring layer 95 was set to 1200V.
- the cell pitch (period of the structure in FIG. 1) was 10 ⁇ m.
- the lower region 81a of the n drift layer 81 has a thickness of 11 ⁇ m and an impurity concentration of 4 ⁇ 10 15 cm ⁇ 3 .
- the width of the buried region 85 (lateral length in FIG. 1) was 3 ⁇ m.
- the buried region 85 was formed by adding aluminum at a dose of 3 ⁇ 10 13 cm ⁇ 2 .
- the upper region 81b of the n drift layer 81 has a thickness of 1 ⁇ m and an impurity concentration of 7.5 ⁇ 10 15 cm ⁇ 3 .
- the contact region 84 connects the buried region 85 as the electric field relaxation structure and the source electrode 94. Since the impurity concentration of contact region 84 is higher than the impurity concentration of p base layer 82, buried region 85 is connected to source electrode 94 with a low resistance. Thereby, the electric potential of the electric field relaxation structure is sufficiently stabilized. Therefore, electric field concentration that can cause destruction of MOSFET 200 is further suppressed. As a result, the breakdown voltage of the MOSFET 200 can be increased.
- the on-resistance can be suppressed due to the high impurity concentration in the upper region 81b, and the breakdown voltage can be increased due to the low impurity concentration in the lower region 81a.
- the buried region 85 has an impurity concentration higher than the impurity concentration of the p base layer 82. This increases the voltage at which the buried region 85 is completely depleted. Therefore, electric field concentration is sufficiently suppressed even under a higher voltage.
- the buried region 85 is preferably 1 ⁇ m or more and 4 ⁇ m or less away from the trench TR.
- the distance between the buried region 85 and the trench TR is 1 ⁇ m or more, it is possible to avoid an excessive increase in on-resistance. Moreover, when this distance is 4 ⁇ m or less, electric field concentration in the trench can be further suppressed.
- the extension portion 85b of the buried region 85 preferably extends 1 ⁇ m or more from the connection portion 85a of the buried region 85 so as to approach the trench TR. Thereby, the distance between the buried region 85 and the trench TR can be reduced without increasing the connecting portion 85a of the buried region 85 in plan view (FIG. 3). Therefore, electric field concentration can be suppressed while suppressing the size of the MOSFET 200.
- the p base layer 82 is preferably provided with a special surface as a surface on the side wall surface SW (FIG. 1) of the trench TR.
- the side wall surface SW provided with the special surface includes a surface S1 (first surface) having a surface orientation ⁇ 0-33-8 ⁇ as shown in FIG.
- the surface including the surface S1 is provided on the p base layer 82 on the sidewall surface SW of the trench TR.
- the plane S1 preferably has a plane orientation (0-33-8).
- the side wall surface SW microscopically includes the surface S1, and the side wall surface SW further microscopically includes a surface S2 (second surface) having a surface orientation ⁇ 0-11-1 ⁇ .
- “microscopic” means that the dimensions are as detailed as at least a dimension of about twice the atomic spacing.
- TEM Transmission Electron Microscope
- the plane S2 preferably has a plane orientation (0-11-1).
- the surface S1 and the surface S2 of the sidewall surface SW constitute a composite surface SR having a surface orientation ⁇ 0-11-2 ⁇ . That is, the composite surface SR is configured by periodically repeating the surfaces S1 and S2. Such a periodic structure can be observed by, for example, TEM or AFM (Atomic Force Microscopy).
- the composite surface SR has an off angle of 62 ° macroscopically with respect to the ⁇ 000-1 ⁇ plane.
- “macroscopic” means ignoring a fine structure having a dimension on the order of atomic spacing. As such a macroscopic off-angle measurement, for example, a general method using X-ray diffraction can be used.
- composite surface SR has a plane orientation (0-11-2). In this case, the composite surface SR has an off angle of 62 ° macroscopically with respect to the (000-1) plane.
- the channel direction CD which is the direction in which carriers flow on the channel surface (that is, the thickness direction of the MOSFET (vertical direction in FIG. 1 and the like)) is along the direction in which the above-described periodic repetition is performed.
- Si atoms are atoms of A layer (solid line in the figure) B layer atoms (broken line in the figure) located below, C layer atoms (dotted line in the figure) located below, and B layer atoms (not shown) located below this It is provided repeatedly. That is, a periodic laminated structure such as ABCBABCBABCB... Is provided with four layers ABCB as one period.
- the atoms in each of the four layers ABCB constituting one cycle described above are (0-11-2) It is not arranged to be completely along the plane.
- the (0-11-2) plane is shown so as to pass through the position of the atoms in the B layer. You can see that it is shifted. For this reason, even if the macroscopic plane orientation of the surface of the silicon carbide single crystal, that is, the plane orientation when ignoring the atomic level structure is limited to (0-11-2), the surface is microscopic. Can take various structures.
- a surface S1 having a surface orientation (0-33-8) and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternately provided. It is configured by being.
- the length of each of the surface S1 and the surface S2 is twice the atomic spacing of Si atoms (or C atoms).
- the surface obtained by averaging the surfaces S1 and S2 corresponds to the (0-11-2) surface.
- the single crystal structure when the composite surface SR is viewed from the (01-10) plane periodically includes a structure (part of the surface S1) equivalent to a cubic crystal when viewed partially.
- a surface S1 having a surface orientation (001) in a structure equivalent to the above-described cubic crystal and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternated. It is comprised by being provided in.
- polytypes other than 4H may constitute the surface according to S2).
- the polytype may be 6H or 15R, for example.
- the horizontal axis indicates the angle D1 between the macroscopic plane orientation of the side wall surface SW having the channel surface and the (000-1) plane
- the vertical axis indicates the mobility MB.
- the plot group CM corresponds to the case where the side wall surface SW is finished as a special surface by thermal etching
- the plot group MC corresponds to the case where such thermal etching is not performed.
- the mobility MB in the plot group MC was maximized when the macroscopic surface orientation of the channel surface was (0-33-8). This is because, when thermal etching is not performed, that is, when the microscopic structure of the channel surface is not particularly controlled, the macroscopic plane orientation is set to (0-33-8). This is probably because the ratio of the formation of the visual plane orientation (0-33-8), that is, the plane orientation (0-33-8) considering the atomic level, stochastically increased.
- the mobility MB in the plot group CM was maximized when the macroscopic surface orientation of the channel surface was (0-11-2) (arrow EX).
- the reason for this is that, as shown in FIGS. 19 and 20, a large number of surfaces S1 having a plane orientation (0-33-8) are regularly and densely arranged via the surface S2, so that the surface of the channel surface is minute. This is probably because the proportion of the visual plane orientation (0-33-8) has increased.
- the mobility MB has an orientation dependency on the composite surface SR.
- the horizontal axis indicates the angle D2 between the channel direction and the ⁇ 0-11-2> direction
- the vertical axis indicates the mobility MB (arbitrary unit) of the channel surface.
- a broken line is added to make the graph easier to see.
- the angle D2 of the channel direction CD (FIG. 16) is preferably 0 ° or more and 60 ° or less, and more preferably approximately 0 °. all right.
- the sidewall surface SW may further include a surface S3 (third surface) in addition to the composite surface SR. More specifically, the sidewall surface SW may include a composite surface SQ configured by periodically repeating the surface S3 and the composite surface SR.
- the off angle of the side wall surface SW with respect to the ⁇ 000-1 ⁇ plane deviates from 62 ° which is the ideal off angle of the composite surface SR. This deviation is preferably small and preferably within a range of ⁇ 10 °.
- a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a ⁇ 0-33-8 ⁇ plane.
- the off angle of the side wall surface SW with respect to the (000-1) plane deviates from 62 °, which is the ideal off angle of the composite surface SR.
- This deviation is preferably small and preferably within a range of ⁇ 10 °.
- a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a (0-33-8) plane.
- the p base layer 82 has a surface including the surface S1 (FIG. 16) having the plane orientation ⁇ 0-33-8 ⁇ on the sidewall surface SW (FIG. 1) of the trench TR. Is preferred. Thereby, the resistance of the channel part which is a part comprised by the p base layer 82 among ON resistance of MOSFET200 can be made small. Therefore, even if resistance of n drift layer 81 is larger, it is permissible. Therefore, the impurity concentration of n drift layer 81 can be further reduced. Thereby, the breakdown voltage can be further increased.
- the surface may include the surface S1 microscopically, and the surface may further include the surface S2 (FIG. 16) having the surface orientation ⁇ 0-11-1 ⁇ microscopically.
- the surface planes S1 and S2 preferably constitute a composite plane SR (FIG. 16) having a plane orientation ⁇ 0-11-2 ⁇ . It is more preferable that this surface has an off angle of 62 ° ⁇ 10 ° macroscopically with respect to the ⁇ 000-1 ⁇ plane. As a result, the resistance of the channel portion can be further reduced.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Manufacturing & Machinery (AREA)
- Plasma & Fusion (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
トレンチ(TR)は、第2の主面(P2)から、第1導電型の第3の層(83)および第2導電型の第2の層(82)を貫通して第1導電型の第1の層(81)に至る。コンタクト領域(84)は、第2の主面(P2)から第3の層(83)および第2の層(82)を貫通して第1の層(81)および第2の層(82)の界面よりも深い位置まで延在しており、埋込領域(85)に接している。コンタクト領域(84)の不純物濃度は第2の層(82)の不純物濃度よりも高い。埋込領域(85)は、厚さ方向においてコンタクト領域(84)と第1の主面(P1)との間に挟まれている第1の部分(85a)と、第1の部分(85a)からトレンチ(TR)に近づくように延びる第2の部分(85b)とを有する。
Description
この発明は、炭化珪素半導体装置に関するものであり、特に、トレンチ上にゲート絶縁膜を有する炭化珪素半導体装置に関するものである。
特許第3462506号公報(特許文献1)によれば、炭化珪素MOSFET(Metal Oxide Semiconductor Field Effect Transistor)において半導体のバルクでの破壊よりも前にゲートトレンチの角部での電界集中による酸化物の破壊が起きることでMOSFETの耐圧が劣化し得ることが記載されている。このような電界集中を抑制するために、p型エピタキシャル層を通ってn型エピタキシャル層中へと下方に延在するトレンチを有するFETにおいて、p型領域を、n型エピタキシャル層中にソースコンタクトの下に形成することが、一例として示されている。このp型領域は、p型エピタキシャル層の中に存在するキャリア濃度よりも高いキャリア濃度を有し、ゲートトレンチに隣接して形成される。
上記技術によれば、ソースコンタクトとp型領域とがp型エピタキシャル層を介して互いに電気的に接続される。しかしながら、p型エピタキシャル層のキャリア濃度が低いので、ソースコンタクトとの電気的接続によるp型領域の電位の安定化が不十分となりやすい。このため、電界集中をp型領域によって抑制する効果が十分でなく、その結果、所望の耐圧が得られないことがあった。
本発明は、上記のような課題を解決するために成されたものであり、この発明の目的は、大きな耐圧を有する炭化珪素半導体装置を提供することである。
本発明の炭化珪素半導体装置は、炭化珪素層と、ゲート絶縁膜と、ゲート電極と、第1の電極と、第2の電極とを有する。
炭化珪素層は厚さ方向を有する。炭化珪素層は、第1の主面と、厚さ方向において第1の主面と対向する第2の主面とを有する。炭化珪素層は、第1の層と、第2の層と、第3の層と、コンタクト領域と、埋込領域とを有する。第1の層は第1の主面をなしている。第1の層は第1の導電型を有する。第2の層は、第1の層によって第1の主面から隔てられるように第1の層上に設けられている。第2の層は第2の導電型を有する。第3の層は、第2の層によって第1の層から隔てられるように第2の層上に設けられており、第2の主面をなしている。第3の層は第1の導電型を有する。炭化珪素層には、第2の主面から第3の層および第2の層を貫通して第1の層に至る側壁面を有するトレンチが設けられている。コンタクト領域は、第2の主面から第3の層および第2の層を貫通して第1および第2の層の界面よりも深い位置まで延在しており、第1の主面から離れている。コンタクト領域は、第2の導電型を有し、第2の層の不純物濃度よりも高い不純物濃度を有する。埋込領域は、第1の主面、第2の主面、第2の層、第3の層、およびトレンチの各々から離れており、コンタクト領域に接している。埋込領域は第2の導電型を有する。埋込領域は、厚さ方向においてコンタクト領域と第1の主面との間に挟まれている第1の部分と、第1の部分からトレンチに近づくように延びる第2の部分とを有する。
ゲート絶縁膜はトレンチ上に設けられている。ゲート電極はゲート絶縁膜上に設けられている。第1の電極は炭化珪素層の第1の主面上に設けられている。第2の電極は、炭化珪素層の第2の主面上に設けられており、第3の層およびコンタクト領域の各々に接している。
この炭化珪素半導体装置によれば、電界緩和構造としての埋込領域と第2の電極とをつなぐコンタクト領域の不純物濃度は、第2の層の不純物濃度よりも高い。これにより埋込領域が第2の電極に低抵抗で接続される。よって電界緩和構造の電位が十分に安定化される。よって炭化珪素半導体装置の破壊原因となり得る電界集中がより抑制される。この結果、炭化珪素半導体装置の耐圧を大きくすることができる。
以下、本発明の実施の形態について図に基づいて説明する。なお、以下の図面において、同一または相当する部分には同一の参照番号を付し、その説明は繰り返さない。また、本明細書中の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。また結晶学上の指数が負であることは、通常、”-”(バー)を数字の上に付すことによって表現されるが、本明細書中では数字の前に負の符号を付している。
(概要)
はじめに実施の形態の概要について、以下の(i)~(ix)において説明する。
はじめに実施の形態の概要について、以下の(i)~(ix)において説明する。
(i) 炭化珪素半導体装置200は、炭化珪素層100と、ゲート絶縁膜91と、ゲート電極92と、第1の電極98と、第2の電極94とを有する。
炭化珪素層100は厚さ方向を有する。炭化珪素層100は、第1の主面P1と、厚さ方向において第1の主面P1と対向する第2の主面P2とを有する。炭化珪素層100は、第1の層81と、第2の層82と、第3の層83と、コンタクト領域84と、埋込領域85とを有する。第1の層81は第1の主面P1をなしている。第1の層81は第1の導電型を有する。第2の層82は、第1の層81によって第1の主面P1から隔てられるように第1の層81上に設けられている。第2の層82は第2の導電型を有する。第3の層83は、第2の層82によって第1の層81から隔てられるように第2の層82上に設けられており、第2の主面P2をなしている。第3の層83は第1の導電型を有する。炭化珪素層100には、第2の主面P2から第3の層83および第2の層82を貫通して第1の層81に至る側壁面SWを有するトレンチTRが設けられている。コンタクト領域84は、第2の主面P2から第3の層83および第2の層82を貫通して第1の層81および第2の層82の界面よりも深い位置まで延在しており、第1の主面P1から離れている。コンタクト領域84は、第2の導電型を有し、第2の層82の不純物濃度よりも高い不純物濃度を有する。埋込領域85は、第1の主面P1、第2の主面P2、第2の層82、第3の層83、およびトレンチTRの各々から離れており、コンタクト領域84に接している。埋込領域85は第2の導電型を有する。埋込領域85は、厚さ方向においてコンタクト領域84と第1の主面P1との間に挟まれている第1の部分85aと、第1の部分85aからトレンチTRに近づくように延びる第2の部分85bとを有する。
ゲート絶縁膜91はトレンチTR上に設けられている。ゲート電極92はゲート絶縁膜91上に設けられている。第1の電極98は炭化珪素層100の第1の主面P1上に設けられている。第2の電極94は、炭化珪素層100の第2の主面P2上に設けられており、第3の層83およびコンタクト領域84の各々に接している。
この炭化珪素半導体装置200によれば、電界緩和構造としての埋込領域85と第2の電極94とをつなぐコンタクト領域84は、第2の層82の不純物濃度よりも高い不純物濃度を有する。これにより埋込領域85が第2の電極94に低抵抗で接続されるので、電界緩和構造の電位が十分に安定化される。よって炭化珪素半導体装置200の破壊原因となり得る電界集中をより抑制することができる。よって炭化珪素半導体装置200の耐圧を大きくすることができる。
(ii) 上記(i)において、第1の層81は、第1の主面P1をなす第1の領域81aと、第1の領域81aと第2の層82との間に設けられ第1の領域81aの不純物濃度よりも高い不純物濃度を有する第2の領域81bとを含んでもよい。トレンチTRの側壁面SWは第2の領域81bを貫通して第1の領域81aに至っている。第2の領域81bは厚さ方向において埋込領域85の第2の部分85bと第2の層82との間に位置している。
これにより、第2の領域81bの不純物濃度が高いことによりオン抵抗が抑制しつつ、第1の領域81aの不純物濃度が低いことにより耐圧を大きくすることができる。
(iii) 上記(i)または(ii)において、埋込領域85の少なくとも一部は、第2の層82の不純物濃度よりも高い不純物濃度を有してもよい。
これにより、埋込領域85が完全に空乏化される電圧が高くなる。よってより高い電圧下においても電界集中が十分に抑制される。
(iv) 埋込領域はトレンチから1μm以上4μm以下離れていてもよい。
埋込領域とトレンチとの距離が1μm以上であることにより、オン抵抗が過度に高くなることを避けることができる。またこの距離が4μm以下であることにより、トレンチへの電界集中をより抑制することができる。
埋込領域とトレンチとの距離が1μm以上であることにより、オン抵抗が過度に高くなることを避けることができる。またこの距離が4μm以下であることにより、トレンチへの電界集中をより抑制することができる。
(v) 埋込領域の第2の部分は、トレンチに近づくように埋込領域の第1の部分から1μm以上延びていてもよい。
これにより、埋込領域の第1の部分を大きくすることなく、埋込領域とトレンチとの間の距離を小さくすることができる。よって炭化珪素半導体装置の大きさを抑えつつ、電界集中を抑制することができる。
(vi) 上記(i)~(v)において、トレンチTRの側壁面SW上において第2の層82には、面方位{0-33-8}を有する第1の面S1を含む表面が設けられていてもよい。
これにより、炭化珪素半導体装置200のオン抵抗のうち、第2の層82によって構成される部分であるチャネル部分の抵抗を小さくすることができる。よって第1の層81によって構成される部分であるドリフト層部分の抵抗がより大きくても許容される。よって第1の層81の不純物濃度をより小さくすることができる。これにより耐圧をより大きくすることができる。
(vii) 上記(vi)において、表面は第1の面S1を微視的に含んでもよく、表面はさらに、面方位{0-11-1}を有する第2の面S2を微視的に含んでもよい。
これによりチャネル部分の抵抗をより小さくすることができる。
(viii) 上記(vii)において、表面の第1の面S1および第2の面S2は、面方位{0-11-2}を有する複合面SRを構成していてもよい。
(viii) 上記(vii)において、表面の第1の面S1および第2の面S2は、面方位{0-11-2}を有する複合面SRを構成していてもよい。
これによりチャネル部分の抵抗をより小さくすることができる。
(ix) 上記(viii)において、表面は{000-1}面に対して、巨視的に62°±10°のオフ角を有してもよい。
(ix) 上記(viii)において、表面は{000-1}面に対して、巨視的に62°±10°のオフ角を有してもよい。
これによりチャネル部分の抵抗をより小さくすることができる。
(詳細)
次に実施の形態の詳細について、以下に説明する。
(詳細)
次に実施の形態の詳細について、以下に説明する。
図1に示すように、本実施の形態のMOSFET200(炭化珪素半導体装置)は、単結晶基板80と、エピタキシャル層100(炭化珪素層)と、ゲート酸化膜91(ゲート絶縁膜)と、ゲート電極92と、層間絶縁膜93と、ソース電極94(第2の電極)と、ソース配線層95と、ドレイン電極98(第1の電極)とを有する。単結晶基板80は、炭化珪素からなり、n型(第1の導電型)を有する。単結晶基板80上には、エピタキシャル層100が設けられている。
エピタキシャル層100は、単結晶基板80上にエピタキシャルに成長させられた炭化珪素層である。エピタキシャル層100は、ポリタイプ4Hの六方晶の結晶構造を有する。エピタキシャル層100は厚さ方向(図1の縦方向)を有する。エピタキシャル層100は、単結晶基板80に面する下面P1(第1の主面)と、厚さ方向において下面P1と対向する上面P2(第1の主面と反対の第2の主面)とを有する。エピタキシャル層100は、nドリフト層81(第1の層)と、pベース層82(第2の層)と、n層83(第3の層)と、コンタクト領域84と、埋込領域85とを有する。
nドリフト層81はエピタキシャル層100の下面P1をなしている。nドリフト層81はn型を有する。nドリフト層81の不純物濃度は、単結晶基板80の不純物濃度よりも低いことが好ましい。nドリフト層81の不純物濃度は、好ましくは1×1015cm-3以上5×1016cm-3以下である。
pベース層82はp型(第1の導電型と異なる第2の導電型)を有する。pベース層82は、nドリフト層81によって下面P1から隔てられるようにnドリフト層81上に設けられている。pベース層82の不純物濃度は、好ましくは5×1015cm-3以上2×1018cm-3以下であり、たとえば1×1018cm-3程度である。
n層83はn型を有する。n層83は、pベース層82によってnドリフト層81から隔てられるようにpベース層82上に設けられている。n層83はコンタクト領域84と共に、エピタキシャル層100の上面P2をなしている。
さらに図2および図3を参照して、エピタキシャル層100にはトレンチTRが設けられている。トレンチTRは側壁面SWおよび底面BTを有する。トレンチTRの深さは、たとえば0.8~1.8μm程度である。
側壁面SWは、上面P2からn層83およびpベース層82を貫通してnドリフト層81に至っている。側壁面SWはpベース層82上においてMOSFET200のチャネル面を含む。側壁面SWはエピタキシャル層100の上面P2に対して傾斜していることが好ましく、この場合、トレンチTRは底面BT向かってテーパ状に狭まっている。側壁面SWの面方位は、{0001}面に対して50°以上65°以下傾斜していることが好ましく、(000-1)面に対して50°以上65°以下傾斜していることがより好ましい。好ましくは側壁面SWは、特にpベース層82上の部分において、所定の結晶面(特殊面とも称する)を有する。特殊面の詳細については後述する。
底面BTは、nドリフト層81の上に位置しており、好ましくは、後述する下方領域81a上に位置している。本実施の形態においては底面BTは上面P2とほぼ平行な平坦な形状を有する。底面BTと側壁面SWとがつながる部分はトレンチTRの角部を構成している。本実施の形態においてはトレンチTRは、平面視(図3)において、ハニカム構造を有する網目を構成するように延びている。これによりエピタキシャル層100は、トレンチTRによって囲まれた、六角形状を有する上面P2を有する。
コンタクト領域84は、p型を有し、pベース層82の不純物濃度よりも高い不純物濃度を有する。コンタクト領域84の不純物濃度は、好ましくは1×1018cm-3以上1×1020cm-3以下である。コンタクト領域84はpベース層82につながっている。コンタクト領域84は、上面P2からn層83およびpベース層82を貫通してnドリフト層81およびpベース層82の界面よりも深い位置まで延在しており、下面P1から離れている。
埋込領域85はp型を有する。埋込領域85が有する不純物は、たとえばアルミニウムである。好ましくは埋込領域85の少なくとも一部は、pベース層82の不純物濃度よりも高い不純物濃度を有している。言い換えれば、埋込領域85の厚さ方向(図1の縦方向)における不純物濃度プロファイルの最大値は、pベース層82の不純物濃度プロファイルの最大値よりも大きい。埋込領域85の不純物濃度の最大値は、好ましくは1×1017cm-3以上1×1019cm-3以下である。埋込領域85の単位体積当たりの不純物濃度を厚さ方向(図1の縦方向)に積分した値は、埋込領域85を形成するためのイオン注入のドース量に対応する。このドース量は、好ましくは1×1012cm-2以上1×1015cm-2以下であり、たとえば1×1013cm-2である。
埋込領域85は、下面P1、上面P2、pベース層82、n層83、およびトレンチTRの各々から離れている。また埋込領域85は、コンタクト領域84に接している。
埋込領域85は、図1に示すように、厚さ方向においてコンタクト領域84と下面P1との間に挟まれている接続部分85a(第1の部分)と、接続部分85aからトレンチTRの角部に近づくように延びる延在部分85b(第2の部分)とを有する。言い換えれば、埋込領域85は、平面視(図3)においてコンタクト領域84と重なる接続部分85aと、接続部分85aからトレンチTRに近づくように延びる延在部分85bとを有する。埋込領域85の延在部分85bはトレンチTRに近づくように埋込領域85の接続部分85aから1μm以上3μm以下延びていることが好ましい。
埋込領域85とトレンチTRとの距離は、1μm以上が好ましく、2μm以上がより好ましい。またこの距離は、4μm以下が好ましく、3μm以下がより好ましい。
nドリフト層81は、下面P1をなす下方領域81a(第1の領域)と、下方領域81aとpベース層82との間に設けられ下方領域81aの不純物濃度よりも高い不純物濃度を有する上方領域81b(第2の領域)とを含むことが好ましい。トレンチTRの側壁面SWは上方領域81bを貫通して下方領域81aに至っている。上方領域81bは厚さ方向において埋込領域85の延在部分85bとpベース層82との間に位置している。
ゲート酸化膜91は、トレンチTR上に設けられており、トレンチTRの側壁面SWおよび底面BTの各々を覆っている。ゲート電極92はゲート酸化膜91上に設けられている。ゲート酸化膜91は、シリコン酸化膜であることが好ましい。
ソース電極94は、エピタキシャル層100の上面P2上に設けられており、n層83およびコンタクト領域84の各々に接している。ソース配線層95はソース電極94に接している。ソース配線層95は、たとえばアルミニウム層である。層間絶縁膜93はゲート電極92とソース配線層95との間を絶縁している。ドレイン電極98はエピタキシャル層100の下面P1上に単結晶基板80を介して設けられている。
次にMOSFET200(図1)の製造方法について、以下に説明する。
図4に示すように、ドリフト層81(図1)の一部となる下方領域81aが単結晶基板80上に形成される。具体的には、単結晶基板80上におけるエピタキシャル成長によって下方領域81aが形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C3H8)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。この際、不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。
図4に示すように、ドリフト層81(図1)の一部となる下方領域81aが単結晶基板80上に形成される。具体的には、単結晶基板80上におけるエピタキシャル成長によって下方領域81aが形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C3H8)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。この際、不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。
図5に示すように、下方領域81aの一部の上に埋込領域85が形成される。具体的には、下方領域81a上において、注入マスク(図示せず)を用いたイオン注入が行われる。
図6に示すように、埋込領域85が設けられた下方領域81a上に上方領域81bが形成される。これにより埋込領域85は、下方領域81aおよび上方領域81bによって構成されるnドリフト層81に埋め込まれる。上方領域81bは下方領域81aの形成方法と同様の方法によって形成され得る。
図7および図8に示すように、pベース層82、n層83およびコンタクト領域84が形成される。これらの形成は、たとえばnドリフト層81(図6)上へのイオン注入により行い得る。pベース層82およびコンタクト領域84を形成するためのイオン注入においては、たとえばアルミニウム(Al)などの、p型を付与するための不純物がイオン注入される。またn層83を形成するためのイオン注入においては、たとえばリン(P)などの、n型を付与するための不純物がイオン注入される。たとえば、pベース層82は深さ0.7~0.8μm程度でのイオン注入によって形成される。またn層83は、MOSFET200のチャネル長が実質的に0.3~0.6μm程度となるように、イオン注入によって形成される。
なおイオン注入の代わりに、不純物の添加をともなうにエピタキシャル成長が用いられてもよい。
次に、不純物を活性化するための熱処理が行われる。この熱処理の温度は、好ましくは1500℃以上1900℃以下であり、たとえば1700℃程度である。熱処理の時間は、たとえば30分程度である。熱処理の雰囲気は、好ましくは不活性ガス雰囲気であり、たとえばAr雰囲気である。
図9に示すように、n層83およびコンタクト領域84からなる上面P2上に、開口部を有するマスク層40が形成される。開口部はトレンチTR(図1)の位置に対応して形成される。マスク層40はシリコン酸化膜であることが好ましい。シリコン酸化膜は、上面P2を熱酸化することにより形成し得る。
図10に示すように、単結晶基板80上のエピタキシャル層の一部がマスク層40の開口部においてエッチングにより除去される。エッチングの方法としては、たとえば反応性イオンエッチング(RIE)や誘導結合プラズマ(ICP)RIEを用いることができる。具体的には、たとえば反応ガスとしてSF6またはSF6とO2との混合ガスを用いたICP-RIEを用いることができる。このようなエッチングにより、トレンチTR(図1)が形成されるべき領域に、上面P2に対してほぼ垂直な側壁を有する凹部TQが形成される。
次に、凹部TQにおいて熱エッチングが行われる。熱エッチングは、たとえば、少なくとも1種類以上のハロゲン原子を有する反応性ガスを含む雰囲気中での加熱によって行い得る。少なくとも1種類以上のハロゲン原子は、塩素(Cl)原子およびフッ素(F)原子の少なくともいずれかを含む。この雰囲気は、たとえば、Cl2、BCL3、SF6、またはCF4である。たとえば、塩素ガスと酸素ガスとの混合ガスを反応ガスとして用い、熱処理温度を、たとえば700℃以上1000℃以下として、熱エッチングが行われる。
なお、反応ガスは、上述した塩素ガスと酸素ガスとに加えて、キャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素(N2)ガス、アルゴンガス、ヘリウムガスなどを用いることができる。そして、上述のように熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度はたとえば約70μm/時になる。また、この場合に、酸化珪素から作られたマスク層40は、SiCに対する選択比が極めて大きいので、SiCのエッチング中に実質的にエッチングされない。
図11に示すように、上記の熱エッチングにより、エピタキシャル層100の上面P2上にトレンチTRが形成される。好ましくは、トレンチTRの形成時、側壁面SW上、特にpベース層82上において、後述する特殊面が自己形成される。次にマスク層40がエッチングなど任意の方法により除去される。
図12に示すように、トレンチTRの側壁面SWおよび底面BTの各々を覆うゲート酸化膜91が形成される。ゲート酸化膜91は、たとえば熱酸化により形成され得る。
ゲート酸化膜91が形成された後に、雰囲気ガスとして一酸化窒素(NO)ガスを用いるNOアニールが行われてもよい。温度プロファイルは、たとえば、温度1100℃以上1300℃以下、保持時間1時間程度の条件を有する。これにより、ゲート酸化膜91とpベース層82との界面領域に窒素原子が導入される。その結果、界面領域における界面準位の形成が抑制されることで、チャネル移動度を向上させることができる。なお、このような窒素原子の導入が可能であれば、NOガス以外のガスが雰囲気ガスとして用いられてもよい。
このNOアニールの後にさらに、雰囲気ガスとしてアルゴン(Ar)を用いるArアニールが行われてもよい。Arアニールの加熱温度は、上記NOアニールの加熱温度よりも高く、ゲート酸化膜91の融点よりも低いことが好ましい。この加熱温度が保持される時間は、たとえば1時間程度である。これにより、ゲート酸化膜91とpベース層82との界面領域における界面準位の形成がさらに抑制される。なお、雰囲気ガスとして、Arガスに代えて窒素ガスなどの他の不活性ガスが用いられてもよい。
図13に示すように、ゲート酸化膜91上にゲート電極92が形成される。具体的には、トレンチTRの内部の領域をゲート酸化膜91を介して埋めるように、ゲート酸化膜91上にゲート電極92が形成される。ゲート電極92の形成方法は、たとえば、導体またはドープトポリシリコンの成膜とCMP(Chemical Mechanical Polishing)またはRIEとによって行い得る。
図14を参照して、ゲート電極92の露出面を覆うように、ゲート電極92およびゲート酸化膜91上に層間絶縁膜93が形成される。層間絶縁膜93およびゲート酸化膜91に開口部が形成されるようにエッチングが行われる。この開口部により上面P2上においてn層83およびコンタクト領域84の各々が露出される。次に上面P2上においてn層83およびnコンタクト領域84の各々に接するソース電極94が形成される。nドリフト層81からなる下面P1上に単結晶基板80を介してドレイン電極98が形成される。
再び図1を参照して、ソース配線層95が形成される。これによりMOSFET200が得られる。
図15を参照して、コンタクト領域84および埋込領域85(図1)の効果を検証するために行ったシミュレーション結果について、以下に説明する。
比較例の場合、すなわちコンタクト領域84および埋込領域85が設けられない場合、図中破線で示すように、エピタキシャル層100中のトレンチTRの角部に対応するX=4.25μmの近傍での電界強度Eは2.6MV/cmに及んだ。この場合、エピタキシャル層100の材料である炭化珪素とゲート酸化膜91の材料である酸化珪素との間の誘電率の比を考慮すれば、ゲート酸化膜91には約9MV/cmの電界が印加されることになる。この結果、ゲート酸化膜91の絶縁破壊が高い確率で生じ得ると予測される。
これに対して本実施の形態のようにコンタクト領域84および埋込領域85(図1)が設けられる場合、図中実線で示すように、エピタキシャル層100中のトレンチTRの角部に対応するX=4.25μmの近傍での電界強度Eが1.7MV/cmにまで抑制された。この場合、ゲート酸化膜91に印加される電界は約5.5MV/cmにまで抑制されることになる。この結果、ゲート酸化膜91の絶縁破壊が防止されると予測される。
なおこのシミュレーションにおいては、ソース配線層95に対するドレイン電極98の電圧は1200Vとされた。またセルピッチ(図1における構造の周期)は10μmとされた。nドリフト層81の下方領域81aは、厚さ11μm、不純物濃度4×1015cm-3とされた。埋込領域85の幅(図1における横方向の長さ)は3μmとされた。埋込領域85は、ドーズ量3×1013cm-2でのアルミニウム添加により形成されるものとされた。nドリフト層81の上方領域81bは、厚さ1μm、不純物濃度7.5×1015cm-3とされた。
本実施の形態によれば、電界緩和構造としての埋込領域85とソース電極94とをコンタクト領域84がつないでいる。コンタクト領域84の不純物濃度がpベース層82の不純物濃度よりも高いことにより、埋込領域85がソース電極94に低抵抗で接続される。これにより電界緩和構造の電位が十分に安定化される。よってMOSFET200の破壊原因となり得る電界集中がより抑制される。この結果、MOSFET200の耐圧を大きくすることができる。
nドリフト層81において、上方領域81bの不純物濃度が高いことによりオン抵抗を抑制しつつ、下方領域81aの不純物濃度が低いことにより耐圧を大きくすることができる。
埋込領域85の少なくとも一部は、pベース層82の不純物濃度よりも高い不純物濃度を有することが好ましい。これにより、埋込領域85が完全に空乏化される電圧が高くなる。よってより高い電圧下においても電界集中が十分に抑制される。
埋込領域は85はトレンチTRから1μm以上4μm以下離れていることが好ましい。埋込領域85とトレンチTRとの距離が1μm以上であることにより、オン抵抗が過度に高くなることを避けることができる。またこの距離が4μm以下であることにより、トレンチへの電界集中をより抑制することができる。
埋込領域85の延在部分85bはトレンチTRに近づくように埋込領域85の接続部分85aから1μm以上延びていることが好ましい。これにより、平面視(図3)における埋込領域85の接続部分85aを大きくすることなく、埋込領域85とトレンチTRとの間の距離を小さくすることができる。よってMOSFET200の大きさを抑えつつ、電界集中を抑制することができる。
(特殊面)
トレンチTRの側壁面SW(図1)上においてpベース層82には、表面として特殊面が設けられていることが好ましい。特殊面が設けられた側壁面SWは、図16に示すように、面方位{0-33-8}を有する面S1(第1の面)を含む。言い換えれば、トレンチTRの側壁面SW上においてpベース層82には、面S1を含む表面が設けられている。面S1は好ましくは面方位(0-33-8)を有する。
トレンチTRの側壁面SW(図1)上においてpベース層82には、表面として特殊面が設けられていることが好ましい。特殊面が設けられた側壁面SWは、図16に示すように、面方位{0-33-8}を有する面S1(第1の面)を含む。言い換えれば、トレンチTRの側壁面SW上においてpベース層82には、面S1を含む表面が設けられている。面S1は好ましくは面方位(0-33-8)を有する。
より好ましくは、側壁面SWは面S1を微視的に含み、側壁面SWはさらに、面方位{0-11-1}を有する面S2(第2の面)を微視的に含む。ここで「微視的」とは、原子間隔の2倍程度の寸法を少なくとも考慮する程度に詳細に、ということを意味する。このように微視的な構造の観察方法としては、たとえばTEM(Transmission Electron Microscope)を用いることができる。面S2は好ましくは面方位(0-11-1)を有する。
好ましくは、側壁面SWの面S1および面S2は、面方位{0-11-2}を有する複合面SRを構成している。すなわち複合面SRは、面S1およびS2が周期的に繰り返されることによって構成されている。このような周期的構造は、たとえば、TEMまたはAFM(Atomic Force Microscopy)により観察し得る。この場合、複合面SRは{000-1}面に対して巨視的に62°のオフ角を有する。ここで「巨視的」とは、原子間隔程度の寸法を有する微細構造を無視することを意味する。このように巨視的なオフ角の測定としては、たとえば、一般的なX線回折を用いた方法を用い得る。好ましくは複合面SRは面方位(0-11-2)を有する。この場合、複合面SRは(000-1)面に対して巨視的に62°のオフ角を有する。
好ましくは、チャネル面上においてキャリアが流れる方向(すなわちMOSFETの厚さ方向(図1などにおける縦方向))であるチャネル方向CDは、上述した周期的繰り返しが行われる方向に沿っている。
次に複合面SRの詳細な構造について説明する。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、図17に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、図17に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
図18に示すように、(11-20)面(図17の線XVIII-XVIIIの断面)において、上述した1周期を構成する4つの層ABCBの各層の原子は、(0-11-2)面に完全に沿うようには配列されていない。図18においてはB層の原子の位置を通るように(0-11-2)面が示されており、この場合、A層およびC層の各々の原子は(0-11-2)面からずれていることがわかる。このため、炭化珪素単結晶の表面の巨視的な面方位、すなわち原子レベルの構造を無視した場合の面方位が(0-11-2)に限定されたとしても、この表面は、微視的には様々な構造をとり得る。
図19に示すように、複合面SRは、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。面S1および面S2の各々の長さは、Si原子(またはC原子)の原子間隔の2倍である。なお面S1および面S2が平均化された面は、(0-11-2)面に対応する。
図20に示すように、複合面SRを(01-10)面から見て単結晶構造は、部分的に見て立方晶と等価な構造(面S1の部分)を周期的に含んでいる。具体的には複合面SRは、上述した立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。このように、立方晶と等価な構造における面方位(001)を有する面(図17においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図17においては面S2)とによって表面を構成することは4H以外のポリタイプにおいても可能である。ポリタイプは、たとえば6Hまたは15Rであってもよい。
次に図21を参照して、側壁面SWの結晶面と、チャネル面の移動度MBとの関係について説明する。図21のグラフにおいて、横軸は、チャネル面を有する側壁面SWの巨視的な面方位と(000-1)面とのなす角度D1を示し、縦軸は移動度MBを示す。プロット群CMは側壁面SWが熱エッチングによる特殊面として仕上げられた場合に対応し、プロット群MCはそのような熱エッチングがなされない場合に対応する。
プロット群MCにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-33-8)のときに最大となった。この理由は、熱エッチングが行われない場合、すなわち、チャネル表面の微視的な構造が特に制御されない場合においては、巨視的な面方位が(0-33-8)とされることによって、微視的な面方位(0-33-8)、つまり原子レベルまで考慮した場合の面方位(0-33-8)が形成される割合が確率的に高くなったためと考えられる。
一方、プロット群CMにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-11-2)のとき(矢印EX)に最大となった。この理由は、図19および図20に示すように、面方位(0-33-8)を有する多数の面S1が面S2を介して規則正しく稠密に配置されることで、チャネル面の表面において微視的な面方位(0-33-8)が占める割合が高くなったためと考えられる。
なお移動度MBは複合面SR上において方位依存性を有する。図22に示すグラフにおいて、横軸はチャネル方向と<0-11-2>方向との間の角度D2を示し、縦軸はチャネル面の移動度MB(任意単位)を示す。破線はグラフを見やすくするために補助的に付してある。このグラフから、チャネル移動度MBを大きくするには、チャネル方向CD(図16)が有する角度D2は、0°以上60°以下であることが好ましく、ほぼ0°であることがより好ましいことがわかった。
図23に示すように、側壁面SWは複合面SRに加えてさらに面S3(第3の面)を含んでもよい。より具体的には、面S3および複合面SRが周期的に繰り返されることによって構成された複合面SQを側壁面SWが含んでもよい。この場合、側壁面SWの{000-1}面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が{0-33-8}面となる表面がある。より好ましくは、側壁面SWの(000-1)面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が(0-33-8)面となる表面がある。
このような周期的構造は、たとえば、TEMまたはAFMにより観察し得る。
上述した理由により、トレンチTRの側壁面SW(図1)上においてpベース層82には、面方位{0-33-8}を有する面S1(図16)を含む表面が設けられていることが好ましい。これにより、MOSFET200のオン抵抗のうち、pベース層82によって構成される部分であるチャネル部分の抵抗を小さくすることができる。よってnドリフト層81の抵抗がより大きくても許容される。よってnドリフト層81の不純物濃度をより小さくすることができる。これにより耐圧をより大きくすることができる。
上述した理由により、トレンチTRの側壁面SW(図1)上においてpベース層82には、面方位{0-33-8}を有する面S1(図16)を含む表面が設けられていることが好ましい。これにより、MOSFET200のオン抵抗のうち、pベース層82によって構成される部分であるチャネル部分の抵抗を小さくすることができる。よってnドリフト層81の抵抗がより大きくても許容される。よってnドリフト層81の不純物濃度をより小さくすることができる。これにより耐圧をより大きくすることができる。
この表面は面S1を微視的に含んでもよく、表面はさらに、面方位{0-11-1}を有する面S2(図16)を微視的に含んでもよい。この表面の面S1およびS2は、面方位{0-11-2}を有する複合面SR(図16)を構成することが好ましい。またこの表面は{000-1}面に対して、巨視的に62°±10°のオフ角を有することがより好ましい。これによりチャネル部分の抵抗をより小さくすることができる。
今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
40 マスク層、80 単結晶基板、81 ドリフト層(第1の層)、81a 下方領域(第1の領域)、81b 上方領域(第2の領域)、82 ベース層(第2の層)、83 n層(第3の層)、84 コンタクト領域、85 埋込領域、85a 接続部分(第1の部分)、85b 延在部分(第2の部分)、91 ゲート酸化膜(ゲート絶縁膜)、92 ゲート電極、93 層間絶縁膜、94 ソース電極(第2の電極)、95 ソース配線層、98 ドレイン電極(第1の電極)、100 エピタキシャル層(炭化珪素層)、200 MOSFET(炭化珪素半導体装置)、BT 底面、CD チャネル方向、P1 下面(第1の主面)、P2 上面(第2の主面)、S1 面(第1の面)、S2 面(第2の面)、SQ,SR 複合面、SW 側壁面、TQ 凹部、TR トレンチ。
Claims (9)
- 炭化珪素半導体装置であって、
厚さ方向を有し、第1の主面と、前記厚さ方向において前記第1の主面と対向する第2の主面とを有する炭化珪素層を備え、前記炭化珪素層は、
前記第1の主面をなし、第1の導電型を有する第1の層と、
前記第1の層によって前記第1の主面から隔てられるように前記第1の層上に設けられ、第2の導電型を有する第2の層と、
前記第2の層によって前記第1の層から隔てられるように前記第2の層上に設けられ、前記第2の主面をなし、前記第1の導電型を有する第3の層とを含み、前記炭化珪素層には、前記第2の主面から前記第3の層および前記第2の層を貫通して前記第1の層に至る側壁面を有するトレンチが設けられており、前記炭化珪素層はさらに
前記第2の主面から前記第3の層および前記第2の層を貫通して前記第1および第2の層の界面よりも深い位置まで延在し、前記第1の主面から離れ、前記第2の導電型を有し、前記第2の層の不純物濃度よりも高い不純物濃度を有するコンタクト領域を含み、前記炭化珪素層はさらに
前記第1の主面、前記第2の主面、前記第2の層、前記第3の層、および前記トレンチの各々から離れ、前記コンタクト領域に接し、前記第2の導電型を有する埋込領域を含み、前記埋込領域は、前記厚さ方向において前記コンタクト領域と前記第1の主面との間に挟まれている第1の部分と、前記第1の部分から前記トレンチに近づくように延びる第2の部分とを有し、前記炭化珪素半導体装置はさらに
前記トレンチ上に設けられたゲート絶縁膜と、
前記ゲート絶縁膜上に設けられたゲート電極と、
前記炭化珪素層の前記第1の主面上に設けられた第1の電極と、
前記炭化珪素層の前記第2の主面上に設けられ、前記第3の層および前記コンタクト領域の各々に接する第2の電極とを備える、炭化珪素半導体装置。 - 前記第1の層は、前記第1の主面をなす第1の領域と、前記第1の領域と前記第2の層との間に設けられ前記第1の領域の不純物濃度よりも高い不純物濃度を有する第2の領域とを含み、前記トレンチの前記側壁面は前記第2の領域を貫通して前記第1の領域に至っており、前記第2の領域は前記厚さ方向において前記埋込領域の前記第2の部分と前記第2の層との間に位置している、請求項1に記載の炭化珪素半導体装置。
- 前記埋込領域の少なくとも一部は、前記第2の層の不純物濃度よりも高い不純物濃度を有する、請求項1または請求項2に記載の炭化珪素半導体装置。
- 前記埋込領域は前記トレンチから1μm以上4μm以下離れている、請求項1から請求項3のいずれか1項に記載の炭化珪素半導体装置。
- 前記埋込領域の前記第2の部分は、前記トレンチに近づくように前記埋込領域の前記第1の部分から1μm以上延びている、請求項1から請求項4のいずれか1項に記載の炭化珪素半導体装置。
- 前記トレンチの前記側壁面上において前記第2の層には、面方位{0-33-8}を有する第1の面を含む表面が設けられている、請求項1から請求項5のいずれか1項に記載の炭化珪素半導体装置。
- 前記表面は前記第1の面を微視的に含み、前記表面はさらに、面方位{0-11-1}を有する第2の面を微視的に含む、請求項6に記載の炭化珪素半導体装置。
- 前記表面の前記第1および第2の面は、面方位{0-11-2}を有する複合面を構成している、請求項7に記載の炭化珪素半導体装置。
- 前記表面は{000-1}面に対して、巨視的に62°±10°のオフ角を有する、請求項8に記載の炭化珪素半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/895,900 US20160126347A1 (en) | 2013-06-12 | 2014-05-08 | Silicon carbide semiconductor device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013123782A JP2014241368A (ja) | 2013-06-12 | 2013-06-12 | 炭化珪素半導体装置 |
JP2013-123782 | 2013-06-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014199748A1 true WO2014199748A1 (ja) | 2014-12-18 |
Family
ID=52022050
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2014/062305 WO2014199748A1 (ja) | 2013-06-12 | 2014-05-08 | 炭化珪素半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20160126347A1 (ja) |
JP (1) | JP2014241368A (ja) |
WO (1) | WO2014199748A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2548126A (en) * | 2016-03-09 | 2017-09-13 | Dynex Semiconductor Ltd | A SiC trench transistor |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018055693A1 (ja) * | 2016-09-21 | 2018-03-29 | 新電元工業株式会社 | 半導体装置 |
US10861931B2 (en) | 2016-12-08 | 2020-12-08 | Cree, Inc. | Power semiconductor devices having gate trenches and buried edge terminations and related methods |
SE541290C2 (en) | 2017-09-15 | 2019-06-11 | Ascatron Ab | A method for manufacturing a grid |
SE541291C2 (en) | 2017-09-15 | 2019-06-11 | Ascatron Ab | Feeder design with high current capability |
SE541466C2 (en) | 2017-09-15 | 2019-10-08 | Ascatron Ab | A concept for silicon carbide power devices |
SE541402C2 (en) | 2017-09-15 | 2019-09-17 | Ascatron Ab | Integration of a schottky diode with a mosfet |
US11081523B1 (en) * | 2020-05-14 | 2021-08-03 | Globalfoundries Singapore Pte. Ltd. | Memory devices and methods of forming memory devices |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6091108A (en) * | 1997-11-13 | 2000-07-18 | Abb Research Ltd. | Semiconductor device of SiC having an insulated gate and buried grid region for high breakdown voltage |
JP2001267570A (ja) * | 2000-03-15 | 2001-09-28 | Mitsubishi Electric Corp | 半導体装置及び半導体装置製造方法 |
JP2009117593A (ja) * | 2007-11-06 | 2009-05-28 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
JP2013008890A (ja) * | 2011-06-27 | 2013-01-10 | Sumitomo Electric Ind Ltd | 半導体装置およびその製造方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5745997B2 (ja) * | 2011-10-31 | 2015-07-08 | トヨタ自動車株式会社 | スイッチング素子とその製造方法 |
JP5763514B2 (ja) * | 2011-12-13 | 2015-08-12 | トヨタ自動車株式会社 | スイッチング素子の製造方法 |
JP2013145770A (ja) * | 2012-01-13 | 2013-07-25 | Sumitomo Electric Ind Ltd | 半導体装置およびその製造方法 |
US9142668B2 (en) * | 2013-03-13 | 2015-09-22 | Cree, Inc. | Field effect transistor devices with buried well protection regions |
JP6077385B2 (ja) * | 2013-05-17 | 2017-02-08 | トヨタ自動車株式会社 | 半導体装置 |
JP6048317B2 (ja) * | 2013-06-05 | 2016-12-21 | 株式会社デンソー | 炭化珪素半導体装置 |
JP2015072999A (ja) * | 2013-10-02 | 2015-04-16 | 株式会社デンソー | 炭化珪素半導体装置 |
-
2013
- 2013-06-12 JP JP2013123782A patent/JP2014241368A/ja active Pending
-
2014
- 2014-05-08 US US14/895,900 patent/US20160126347A1/en not_active Abandoned
- 2014-05-08 WO PCT/JP2014/062305 patent/WO2014199748A1/ja active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6091108A (en) * | 1997-11-13 | 2000-07-18 | Abb Research Ltd. | Semiconductor device of SiC having an insulated gate and buried grid region for high breakdown voltage |
JP2001267570A (ja) * | 2000-03-15 | 2001-09-28 | Mitsubishi Electric Corp | 半導体装置及び半導体装置製造方法 |
JP2009117593A (ja) * | 2007-11-06 | 2009-05-28 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
JP2013008890A (ja) * | 2011-06-27 | 2013-01-10 | Sumitomo Electric Ind Ltd | 半導体装置およびその製造方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2548126A (en) * | 2016-03-09 | 2017-09-13 | Dynex Semiconductor Ltd | A SiC trench transistor |
GB2548126B (en) * | 2016-03-09 | 2021-03-17 | Dynex Semiconductor Ltd | A SiC trench transistor |
Also Published As
Publication number | Publication date |
---|---|
US20160126347A1 (en) | 2016-05-05 |
JP2014241368A (ja) | 2014-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6111673B2 (ja) | 炭化珪素半導体装置 | |
WO2014199748A1 (ja) | 炭化珪素半導体装置 | |
US8952393B2 (en) | Silicon carbide semiconductor device | |
JP6171678B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
US9799515B2 (en) | Silicon carbide semiconductor device and method of manufacturing the same | |
US20150279967A1 (en) | Method for manufacturing silicon carbide semiconductor device | |
JP6135383B2 (ja) | 炭化珪素半導体装置 | |
WO2014041910A1 (ja) | 炭化珪素半導体装置の製造方法 | |
JP2014056882A (ja) | 炭化珪素半導体装置およびその製造方法 | |
WO2014002589A1 (ja) | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 | |
WO2013172124A1 (ja) | 炭化珪素半導体装置 | |
JP6098474B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
WO2014027520A1 (ja) | 炭化珪素半導体装置 | |
US9679986B2 (en) | Silicon carbide semiconductor device | |
WO2013172125A1 (ja) | 炭化珪素半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 14811179 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14895900 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 14811179 Country of ref document: EP Kind code of ref document: A1 |