[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU1481828A1 - Устройство дл передачи и приема телеметрической информации - Google Patents

Устройство дл передачи и приема телеметрической информации Download PDF

Info

Publication number
SU1481828A1
SU1481828A1 SU864194553A SU4194553A SU1481828A1 SU 1481828 A1 SU1481828 A1 SU 1481828A1 SU 864194553 A SU864194553 A SU 864194553A SU 4194553 A SU4194553 A SU 4194553A SU 1481828 A1 SU1481828 A1 SU 1481828A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
control unit
address
encoder
Prior art date
Application number
SU864194553A
Other languages
English (en)
Inventor
Ильгиз Фаатович Ахмадиев
Анатолий Евгеньевич Батюк
Сергей Геннадиевич Брыкин
Владимир Владимирович Грицык
Наталия Юльевна Карпенко
Вера Валентиновна Левицкая
Андрей Юлианович Луцык
Ирина Георгиевна Любецкая
Роман Мирославович Паленичка
Геннадий Тимофеевич Черчык
Original Assignee
Физико-механический институт им.Г.В.Карпенко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-механический институт им.Г.В.Карпенко filed Critical Физико-механический институт им.Г.В.Карпенко
Priority to SU864194553A priority Critical patent/SU1481828A1/ru
Application granted granted Critical
Publication of SU1481828A1 publication Critical patent/SU1481828A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к обработке и передаче информации и может быть использовано в телеметрических системах дл  запроса и выдачи телеметрических данных. Целью изобретени   вл етс  сокращение времени передачи информации. Дл  достижени  поставленной цели в устройство введен инвертор контрольного разр да, который в сочетании с кодером и декодером позвол ет обнаружить ошибки в передаче и приеме сигналов без использовани  дополнительного разр да в передаваемых кодах, что позвол ет использовать более короткие кодовые последовательности. 1 ил.

Description

S
Изобретение относитс  к обработ- . ке и передаче информации и может быть использовано в телеметрических системах дл  запроса и выдачи телеметрических данных.
Цель изобретени  - сокращение вре- мени передачи информации,
На фиг. 1 представлена схема предлагаемого устройства; на фиг. 2 - детектор сбо .
Устройство дл  передачи и приема телеметрической информации содержит на передающей стороне первый регистр
Iсдвига, кодер 2, передатчик 3 адреса , приемник 4 (данных), второй регистр 5 сдвига, декодер 6 ошибок, детектор 7 сбо , генератор 8 тактовых импульсов, блок 9 управлени , передатчик 10 синхросигналов, блок
IIзапроса данных, канал 12 св зи, содержащий три линии св зи на приемной стороне, приемник 13 адреса, передатчик 14 данных, приемник 15 синхросигналов, второй декодер 16 ошибок, второй кодер 17, инвертор 18 контрольного разр да, второй блок 19 управлени , которые составл ют блок 20 выдачи данных, регистр 21 адреса и -регистр 22 данных, входы адреса 23 и готовности адреса 24, выходы готовности данных 25, данных 26, адреса 27, первый 28 и второй 29 выходы синхроимпульсов, входы готовности данных 30 и данных 31, де- детектор 7 сбо  содержит таймер 32, элемент ИЛИ 33 и триггер 34.
Устройство работает следующим образом .
Код адреса требуемого параметра от ЭВМ поступает через вход 23 адреса устройства на вход регистра 21 адреса и в него записываетс . Одно4
00
оо ьэ
00
временно с входа 24 готовности адреса импульс готовности запускает блок 9 управлени  и разрешает запись параллельного кода адреса в регистр 1 сдвига. При подаче тактовых импульсов с первого выхода блока 9 управлени  на вход управлени  сдвигом регистра 1 происходит преобразование параллельного кода адреса в последовательный на выходе регистра 1. Первый кодгр 2 добавл ет один контрольный разр д четности к входному последовательному коду адреса с целью последующего обнаружени  одиночной ошибки при передаче по каналу св зи. Код адреса передаетс  из блока 11 запроса данных посредством передатчика 3 адреса в блок 20 выдачи данных. Управл ющий импульс с выхода блока 9 управлени  запускает детектор 7 сбо . В блоке 20 выдачи информации код адреса принимаетс  в приемнике 13 адреса. Первый импульс кода адреса, который  вл етс  стартовым импульсом, запускает второй блок 19 управлени , в результате чего на его первом выходе по вл ютс  тактовые импульсы. Тактовые импульсы с первого выхода блок 19 поступают на первый выход 28 синхроимпульсов устройства. По этим синхроимпульсам осуществл етс  прием последовательного кода адреса. Одновременно посредством декодера 16 ошибки проводитс  проверка, произошла ли одиночна  ошибка при передаче кода адреса. Дл  этого декодер 16 ошибок провер ет прин тый , код на четность Если сумма всех разр дов нечетна , то триггер ошибки , вход щий в состав декодера ошибок , устанавливаетс  в единичное состо ние и тогда на выходе декодера 16 ошибок по вл етс  сигнал 1м. i
После поступлени  на вход 30 готовности данных управл ющего импульса запускаетс  блок 19 управлени  на выдачу данных из блока 20 в блок 11. Данные (код заданного параметра ) на входе 31 данных кодируютс  дл  передачи во втором кодере 17, который добавл ет один контрольный разр д четности к последовательному коду на его входе. Инвертор 18 контрольного разр да в зависимости от выходного сигнала декодера 16 ошибок измен ет последний контрольный
0
5
0
5
0
5
0
5
0
5
разр д четности на выходе второго кодера 17.
Если произошла ошибка при передаче адреса, т.е. имеетс  единичный сигнал на выходе декодера 16 ошибок , то значение контрольного разр да инвертируетс , в противном случае оно не измен етс . Таким образом , информаци  о наличии ошибки при передаче кода адреса передаетс  обратно в блок 11. Эта информаци  неправильно передаетс  в случае, когда одновременно возникает одиночна  ошибка при передаче адреса и данных . Однако этот случай практически исключаетс  из-за малого значени  веро тности ошибки. Код данных из передатчика 14 данных через канал 12 св зи поступает на вход приемника 4 данных в блоке 11„ Первый импульс кода данных  вл етс  стартовым импульсом, который с выхода приемника 4 данных поступает на вход сброса детектора 7 сбо ,, В последнем при этом происходит сброс таймера 32 в нулевое состо ние, и одновременно этот стартовый импульс по-1 ступает на второй вход элемента ИЛИ 33. В результате на втором выходе детектора 7 сбо  будет единичный сигнал, который запускает блок 9 управлени  на прием кода данных. Тогда в регистр 5 записываетс  k- разр дный код данных. Одновременно посредством декодера 6 ошибок производитс  проверка прин того кода на четность дл  обнаружени  ошибки. При обнаружении ошибки выходной триггер в декодере 6 ошибок устанавливаетс  в единичное состо ние.
После поступлени  управл ющего импульса на вход записи регистра 22 данных в первый разр д последнего записываетс  выходной сигнал детектора сбо , а во второй разр д - выходное значение декодера 6 ошибок, которое указывает на присутствие ошибки при передаче информации по каналу св зи. Одновременно в остальные k разр дов регистра 22 переписываетс  содержимое сдвигового регистра 5, т.е. код данных. Управл ющий импульс с четвертого выхода первого блока управлени  также поступает на выход 25 готовности данных устройства, сигнализиру  тем самым ЭВМ о готовности очередного значени  заданного телеметрического
параметра. В случае возникновени  сбо  ЭВМ получает информацию о наличии сбо , и повтор етс  указанный процесс запроса и передачи сбойного параметра.

Claims (1)

  1. Формула изобретени 
    Устройство дл  передачи и приема телеметрической информации, содержащее на передающей стороне регистр адреса, регистр данных, кодер, передатчик адреса, блок управлени , генератор тактовых импульсов приемник , выход которого соединен с первым входом декодера ошибок, на приемной стороне - приемник адреса и декодер ошибок, кодер, вход которого подключен к первому выходу блока управлени , передатчик данных, отличающеес  тем, что, с целью сокращени  времени передачи информации , в устройство введены на передающей стороне регистры сдвига, де тектор сбо , передатчик синхросигналов , вход регистра адреса  вл етс  первым входом устройства, первый вхо блока управлени  объединен с первым входом первого регистра сдвига и  вл етс  вторым входом Устройства, первый выход блока управлени  подключен к второму входу первого регистра сдвига и к первому входу кодера , выход которого соединен с входом передатчика адреса, выход первого регистра сдвига соединен с вторым входом кодера, выход генератора тактовых импульсов подключен к второму входу блока управлени , к первым входам детектора сбо  и к входу передатчика синхросигналов, второй выход блока управлени  подключен к второму входу детектора сбо , первый выход которого соединен с третьим входом
    10
    15
    20
    25 4818286
    блока управлени , выход приемника подключен к третьему входу детектора сбо , второй выход которого соединен с входом блокировки регистра данных, выход которого  вл етс  информационным выходом устройства, третий выход блока управлени  соединен с входом управлени  регистра данных и  вл етс  управл ющим выходом устройства, четвертый выход блока управлени  подключен к второму входу декодера ошибок и первому входу второго регистра сдвига, выход приемника соединен с вторым входом второго регистра сдвига, выход которого подключен к информационному входу регистра данных, контрольный вход которого соединен с выходом декодера ошибок, ка приемной стороне введен приемник синхросигналов, инвертор контрольного разр да, выход которого подключен к входу передатчика данных, выход приемника адреса подключен к первым входам блока управлени  и декодера ошибок и  вл етс  первым выходом устройства, выход приемника синхросигналов соединен с вторым входом блока управлени , первый и второй выходы которого  вл ютс  соответственно вторым и третьим выходами устройства, третий выход блока управлени  соединен с первым входом инвертора контрольного разр да,выход декодера ошибок подключен к второму входу инвертора контрольного разр да, выход кодера соединен с третьим входом инвертора контрольного разр да, третий вход блока управлени   вл етс  первым входом устройства, второй вход кодера  вл етс  вторым входом устройства, второй выход блока управлени  соединен с вторы входом декодера ошибок .
    30
    35
    40
    45
    Ј зь
    I
    Ъ Сброс
    Фие.2
SU864194553A 1986-11-14 1986-11-14 Устройство дл передачи и приема телеметрической информации SU1481828A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864194553A SU1481828A1 (ru) 1986-11-14 1986-11-14 Устройство дл передачи и приема телеметрической информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864194553A SU1481828A1 (ru) 1986-11-14 1986-11-14 Устройство дл передачи и приема телеметрической информации

Publications (1)

Publication Number Publication Date
SU1481828A1 true SU1481828A1 (ru) 1989-05-23

Family

ID=21285553

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864194553A SU1481828A1 (ru) 1986-11-14 1986-11-14 Устройство дл передачи и приема телеметрической информации

Country Status (1)

Country Link
SU (1) SU1481828A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 705493, кл. G 08 С 19/28, 1977. *

Similar Documents

Publication Publication Date Title
GB1457267A (en) Coded data-handling apparatus
SU1481828A1 (ru) Устройство дл передачи и приема телеметрической информации
GB1144700A (en) Digital error control systems
RU2127953C1 (ru) Способ передачи сообщений в полудуплексном канале связи
US3428944A (en) Error correction by retransmission
US4078225A (en) Arrangement and a method for error detection in digital transmission systems
SU1124279A1 (ru) Устройство дл вывода информации
SU1476478A1 (ru) Устройство дл подключени абонента к общей магистрали
SU903989A1 (ru) Устройство дл контрол и коррекции адресных сигналов дл пам ти последовательного действи
SU732877A1 (ru) Устройство дл кодировани и декодировани последовательного кода с коррекцией одиночных ошибок
KR100260988B1 (ko) 보오 레이트 생성 장치
SU1193655A1 (ru) Преобразователь последовательного кода в параллельный
SU907846A1 (ru) Декодирующее устройство
SU1578825A2 (ru) Устройство дл передачи и приема дискретной информации с коррекцией ошибок
SU410388A1 (ru)
SU1513626A1 (ru) Устройство для преобразования последовательного кода в параллельный 2
SU1051541A1 (ru) Устройство дл обнаружени и локализации ошибок при передаче информации
SU1442997A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по последовательному каналу св зи
KR100266255B1 (ko) 데이터전송시의에러검출장치
SU1474664A2 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU1647572A1 (ru) Устройство дл контрол последовательного кода
SU1257709A1 (ru) Запоминающее устройство с обнаружением и коррекцией ошибок
RU2019044C1 (ru) Устройство для передачи и приема дискретной информации с селективным запросом ошибок
SU1495800A1 (ru) Устройство дл контрол информации в параллельном коде
SU650243A1 (ru) Способ передачи и приема дискретной информации дл систем св зи с решающей обратной св зью