JP5549714B2 - 発振用回路 - Google Patents
発振用回路 Download PDFInfo
- Publication number
- JP5549714B2 JP5549714B2 JP2012175829A JP2012175829A JP5549714B2 JP 5549714 B2 JP5549714 B2 JP 5549714B2 JP 2012175829 A JP2012175829 A JP 2012175829A JP 2012175829 A JP2012175829 A JP 2012175829A JP 5549714 B2 JP5549714 B2 JP 5549714B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- oscillation
- transistor
- current
- collector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Description
本発明は上記の問題を解決するためになされたもので、同一のICを用い広範囲の周波数に対応した圧電発振器を提供することにある。
以上のように発振用回路を構成すると、制御回路からの信号に基づいて、定電流回路の出力電流を制御し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるので、発振回路の負性抵抗を広温度範囲にわたり適正に設定することができるので、同一集積回路を広範囲の周波数の発振器に適用できるという利点がある。
[適用例2]上記適用例の発振用回路において、第2のカレントミラー回路を有する電流制御回路と、定電流源と、をさらに備え、前記第2のカレントミラー回路は、前記定電流源から出力された電流が入力される一方のトランジスタと、前記一方のトランジスタとカレントミラー接続する複数の他方のトランジスタと、を備え、前記複数の他方のトランジスタを互いに並列に接続すると共に、前記第1のカレントミラー回路に接続し、前記制御回路が前記複数の他方のトランジスタのコレクタ電流が流れるそれぞれの経路中にスイッチ回路を接続した構成であることを特徴とする。
以上のように発振用回路を構成すると、客先要求の周波数に応じ、メモリ回路の出力部からの信号に基づいて、定電流回路の出力電流を制御し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるので、使用温度範囲にわたり、発振回路の負性抵抗を適正に設定することが可能となるので、同じ集積回路を広範囲の周波数の発振器に用いることができるという効果がある。
[適用例3]上記適用例の発振用回路において、前記スイッチ回路は、抵抗とスイッチとを直列接続した回路を前記複数の他方のトランジスタのコレクタ電流が流れる経路に夫々接続した回路であることを特徴とする。
以上のように発振用回路を構成すると、制御回路であるメモリ回路の出力部からの信号により、第2の可変抵抗回路のスイッチを開閉し、定電流回路の出力電流を適正な電流値に設定できるという効果がある。
[適用例4]上記適用例の発振用回路において、前記発振回路は、ピアース型発振回路であることを特徴とする。
このようにピアース型発振回路を用いて発振用回路を構成すると、発振周波数範囲が広がると共に、雑音特性が改善されるという利点がある。
[適用例5]上記適用例の発振用回路において、前記発振回路は、コルピッツ型発振回路であることを特徴とする。
このようにコルピッツ型発振回路を用いて発振用回路を構成すると、コルピッツ型発振回路は、発振回路として最も多く用いられる回路であるので、利用範囲が広がるという利点がある。
[適用例6]上記適用例の発振用回路において、前記可変抵抗回路は、抵抗にスイッチを並列接続した回路を複数個直列接続した回路であることを特徴とする。
以上のように発振用回路を構成すると、制御回路であるメモリ回路の出力部からの信号により、前記可変抵抗回路のスイッチを開閉し、可変抵抗回路の抵抗値を可変し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるという効果がある。
[適用例7]上記適用例の発振用回路において、前記可変抵抗回路はが、抵抗とスイッチとを直列接続した回路を複数個並列接続した回路であることを特徴とする。
以上のように発振用回路を構成すると、制御回路であるメモリ回路の出力部からの信号により、前記可変抵抗回路のスイッチを開閉して、可変抵抗回路の抵抗値を可変し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるという効果がある。
[適用例8]上記適用例の発振用回路において、前記発振用回路が集積回路化されていることを特徴とする。
このように発振用回路を集積回路化することにより、発振器の小型化、薄型化が可能となり、更に定電流回路の出力電流、発振回路のトランジスタのコレクタ電位を、コンピュータを用いた自動機により適切に設定できるという効果がある。また、集積回路を広範囲の周波数の発振器に用いることにより、集積回路のコストが下がり、ひいては発振器の低コスト化が可能になるという効果がある。
本発明は、同一のICを用いて広範囲の周波数に対応した圧電発振器を得るため、本発明の圧電発振器は、圧電振動子と、可変抵抗回路と発振用のトランジスタとを有する発振回路と、定電流回路と、を備え、前記定電流回路は、第1のカレントミラー回路と、該第1のカレントミラー回路に流れる電流を制御して該定電流回路の出力電流を調整可能にする為の電流制御回路とを備え、前記第1のカレントミラー回路の出力端側を前記発振用のトランジスタのコレクタまたはベースのうち少なくとも一方と前記可変抵抗回路を介して接続し、前記電流制御回路の制御をすると共に前記可変抵抗回路の抵抗値を制御する制御回路を前記電流制御回路と前記可変抵抗回路に接続したことを特徴とする。
以上のように圧電発振器を構成すると、メモリ回路の出力部からの信号に基づいて、定電流回路の出力電流を制御し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるので、発振回路の負性抵抗を広温度範囲にわたり適正に設定することができるので、同一ICを広範囲の周波数の圧電発振器に適用できるという利点がある。
以上のように圧電発振器を構成すると、客先要求の周波数に応じ、メモリ回路の出力部からの信号に基づいて、定電流回路の出力電流を制御し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるので、使用温度範囲にわたり、発振回路の負性抵抗を適正に設定することが可能となるので、同じICを広範囲の周波数の圧電発振器に用いることができるという効果がある。
このようにピアース型発振回路を用いて圧電発振器を構成すると、発振周波数範囲が広がると共に、雑音特性が改善されるという利点がある。
このようにコルピッツ型発振回路を用いて圧電発振器を構成すると、コルピッツ型発振回路は、発振回路として最も多く用いられる回路であるので、利用範囲が広がるという利点がある。
以上のように圧電発振器を構成すると、メモリ回路の出力部からの信号により、前記可変抵抗回路のスイッチを開閉し、可変抵抗回路の抵抗値を可変し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるという効果がある。
以上のように圧電発振器を構成すると、メモリ回路の出力部からの信号により、前記可変抵抗回路のスイッチを開閉して、可変抵抗回路の抵抗値を可変し、発振回路のトランジスタのコレクタ電位を適正な電位に設定できるという効果がある。
以上のように圧電発振器を構成すると、メモリ回路の出力部からの信号により、第2の可変抵抗回路のスイッチを開閉し、定電流回路の出力電流を適正な電流値に設定できるという効果がある。
このように圧電振動子を除いた回路をIC化することにより、圧電発振器の小型化、薄型化が可能となり、更に定電流回路の出力電流、発振回路のトランジスタのコレクタ電位を、コンピュータを用いた自動機により適切に設定できるという効果がある。また、IC回路を広範囲の周波数の圧電発振器に用いることにより、ICのコストが下がり、ひいては圧電発振器の低コスト化が可能になるという効果がある。
図7(b)は、同図(a)のトランジスタQa、Qbのエミッタに夫々抵抗Ra、Rbを付加して、カレントミラー回路の精度と安定度とを高めた回路構成であり、同図(c)は複数の出力を有する多連出力型のカレントミラー回路である。また、図7(d)は、同図(a)のバイポーラトランジスタQa、Qbの代わりにMOS−FETを用いた例で、バイポーラトランジスタにある欠点が解消され、入力電流I1と出力電流I2との関係は、理想的なI1=I2が実現できる。
また、メモリ回路13は、発振回路6のトランジスタTrのベース−コレクタ間に設けたスイッチS5、S6の開閉を制御する信号を送出し、Trのコレクタ電位を制御し、コレクタ電位を適切な電圧に設定することができる。
また、図1の回路図ではメモリ回路13の出力部と第1の抵抗回路及び第2の抵抗回路とが独立の信号線で接続されているが、第1の抵抗回路と第2の抵抗回路とを連動するように信号線を接続してもよい。つまり、第2の抵抗回路のスイッチS2、S3を閉じて定電流回路11の出力電流IDを大きくする場合、第1の抵抗回路のスイッチS5、S6を閉じてTrのコレクタ電位Vcを下げるように、連動させてもよい。
第1の可変抵抗回路は、抵抗R11と、抵抗R12とスイッチ5との並列回路と、抵抗R13とスイッチS6との並列回路と、を直列接続して構成する。そして、メモリ回路13の出力部とスイッチS5、S6とを夫々信号線を用いて接続する。メモリ回路13の出力部と、スイッチS5、S6と信号線で接続する。メモリ回路13からの信号によりスイッチS5、S6を開閉し、第1の可変抵抗回路の抵抗値を可変し、Trのコレクタ電位Vcを適正な電位に設定することができる。
Claims (8)
- 可変抵抗回路と発振用のトランジスタとを有し、振動子が接続される発振回路と、
第1のカレントミラー回路を有する定電流回路と、
前記定電流回路と前記可変抵抗回路とを制御する制御回路と、を備え、
前記第1のカレントミラー回路の出力端子と前記発振用のトランジスタのコレクタまたはベースのうち少なくとも一方とを、前記可変抵抗回路を介して接続したことを特徴とする発振用回路。 - 前記定電流回路は、第2のカレントミラー回路を有する電流制御回路と、定電流源と、をさらに備え、
前記第2のカレントミラー回路は、前記定電流源から出力された電流が入力される一方のトランジスタと、前記一方のトランジスタとカレントミラー接続する複数の他方のトランジスタと、を備え、
前記複数の他方のトランジスタを互いに並列に接続すると共に、前記第1のカレントミラー回路に接続し、
前記制御回路が前記複数の他方のトランジスタのコレクタ電流が流れるそれぞれの経路中にスイッチ回路を接続した構成であることを特徴とする請求項1に記載の発振用回路。 - 前記スイッチ回路は、抵抗とスイッチとを直列接続した回路を前記複数の他方のトランジスタのコレクタ電流が流れる経路に夫々接続した回路であることを特徴とする請求項2に記載の発振用回路。
- 前記発振回路は、ピアース型発振回路であることを特徴とする請求項1乃至3のいずれか一項に記載の発振用回路。
- 前記発振回路は、コルピッツ型発振回路であることを特徴とする請求項1乃至3のいずれか一項に記載の発振用回路。
- 前記可変抵抗回路は、抵抗にスイッチを並列接続した回路を複数個直列接続した回路であることを特徴とする請求項1乃至5のいずれか一項に記載の発振用回路。
- 前記可変抵抗回路は、抵抗とスイッチとを直列接続した回路を複数個並列接続した回路であることを特徴とする請求項1乃至5のいずれか一項に記載の発振用回路。
- 前記発振用回路が集積回路化されていることを特徴とする請求項1乃至7のいずれか一項に記載の発振用回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012175829A JP5549714B2 (ja) | 2012-08-08 | 2012-08-08 | 発振用回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012175829A JP5549714B2 (ja) | 2012-08-08 | 2012-08-08 | 発振用回路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007292859A Division JP5061857B2 (ja) | 2007-11-12 | 2007-11-12 | 圧電発振器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012227967A JP2012227967A (ja) | 2012-11-15 |
JP5549714B2 true JP5549714B2 (ja) | 2014-07-16 |
Family
ID=47277593
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012175829A Active JP5549714B2 (ja) | 2012-08-08 | 2012-08-08 | 発振用回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5549714B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9391307B2 (en) | 2013-09-17 | 2016-07-12 | Casio Computer Co., Ltd. | Electronic device |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6536449B2 (ja) * | 2016-03-28 | 2019-07-03 | セイコーエプソン株式会社 | 定電流回路、温度センサーおよび温度補償機能付き時計 |
JP6870403B2 (ja) | 2017-03-16 | 2021-05-12 | セイコーエプソン株式会社 | 発振回路、回路装置、発振器、電子機器及び移動体 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6419805A (en) * | 1987-07-15 | 1989-01-23 | Nec Corp | Gain switching type piezoelectric oscillator |
JP3596282B2 (ja) * | 1998-04-23 | 2004-12-02 | 松下電器産業株式会社 | 水晶発振回路 |
JP2001251140A (ja) * | 2000-03-02 | 2001-09-14 | Rohm Co Ltd | 半導体集積装置 |
JP2003152450A (ja) * | 2001-11-16 | 2003-05-23 | Matsushita Electric Ind Co Ltd | 水晶発振回路 |
JP4223268B2 (ja) * | 2002-11-19 | 2009-02-12 | 日本電波工業株式会社 | 非線形関数発生回路及びこれを用いた温度補償発振器 |
US6946923B2 (en) * | 2003-11-21 | 2005-09-20 | International Business Machines Corporation | Wide range crystal oscillator |
US7123109B2 (en) * | 2004-12-15 | 2006-10-17 | Intel Corporation | Crystal oscillator with variable bias generator and variable loop filter |
JP2006279608A (ja) * | 2005-03-29 | 2006-10-12 | Epson Toyocom Corp | 圧電発振器 |
JP4259485B2 (ja) * | 2005-04-28 | 2009-04-30 | エプソントヨコム株式会社 | 圧電発振回路 |
JP2007037061A (ja) * | 2005-07-29 | 2007-02-08 | Nec Electronics Corp | 水晶発振器回路および水晶発振器回路を内蔵する半導体装置 |
JP5061857B2 (ja) * | 2007-11-12 | 2012-10-31 | セイコーエプソン株式会社 | 圧電発振器 |
-
2012
- 2012-08-08 JP JP2012175829A patent/JP5549714B2/ja active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9391307B2 (en) | 2013-09-17 | 2016-07-12 | Casio Computer Co., Ltd. | Electronic device |
Also Published As
Publication number | Publication date |
---|---|
JP2012227967A (ja) | 2012-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5061857B2 (ja) | 圧電発振器 | |
JP5229218B2 (ja) | スイッチング容量生成回路、電圧制御発振器、及びlcバンドパスフィルター | |
KR101043418B1 (ko) | 부성저항을 개선시킨 차동 콜피츠 전압 제어 발진기 | |
US20060220754A1 (en) | Voltage controlled oscillator | |
JP2005533443A (ja) | 周波数安定化リングオシレータ | |
JP2009284329A (ja) | 半導体集積回路装置 | |
JP5549714B2 (ja) | 発振用回路 | |
US5545941A (en) | Crystal oscillator circuit | |
WO2001086803A1 (en) | Oscillator circuit | |
KR20060092695A (ko) | 씨모스 전압제어 발진기 | |
JP4401523B2 (ja) | 水晶発振器 | |
TWI559675B (zh) | Crystal oscillator circuit and electronic clock | |
JP3201339B2 (ja) | 発振回路 | |
KR100618059B1 (ko) | 집적 오실레이터 | |
CN101162888A (zh) | 可调整振荡频率的振荡装置 | |
JPH0258806B2 (ja) | ||
JP2012257183A (ja) | 発振回路 | |
JP2013062755A (ja) | 半導体装置 | |
US7928810B2 (en) | Oscillator arrangement and method for operating an oscillating crystal | |
US6952140B2 (en) | Ocillator and electronic device using same | |
JP5035017B2 (ja) | 発振回路 | |
WO2008047692A1 (fr) | Circuit d'oscillation à réglage de tension | |
JP2003037479A (ja) | アクティブインダクタ回路及びlc発振回路 | |
JP2009124215A (ja) | 電圧制御型発振器 | |
JP5792568B2 (ja) | 電圧制御発振回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120831 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131021 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A132 Effective date: 20131119 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140117 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140422 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140505 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5549714 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |