JP5242068B2 - GaN系半導体デバイスおよびその製造方法 - Google Patents
GaN系半導体デバイスおよびその製造方法 Download PDFInfo
- Publication number
- JP5242068B2 JP5242068B2 JP2007076008A JP2007076008A JP5242068B2 JP 5242068 B2 JP5242068 B2 JP 5242068B2 JP 2007076008 A JP2007076008 A JP 2007076008A JP 2007076008 A JP2007076008 A JP 2007076008A JP 5242068 B2 JP5242068 B2 JP 5242068B2
- Authority
- JP
- Japan
- Prior art keywords
- gan
- layer
- substrate
- semiconductor device
- based semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Electrodes Of Semiconductors (AREA)
- Junction Field-Effect Transistors (AREA)
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
このように、本発明における「複数のユニット素子」には、次の3つの形態が含まれる。
第1実施形態に係るGaN系半導体デバイス20を、図4乃至図7に基づいて説明する。
まず、シリコン(111)基板1をMOCVD装置内に導入し、ターボポンプでMOCVD装置内の真空度を1×10-6hPa以下になるまで真空引きした後、真空度を100hPaとし基板1を1100℃に昇温した。温度が安定したところで、基板1を900rpmで回転させ、原料となるトリメチルアルミニウム(TMA)を100cm3/min、アンモニアを12リットル/minの流量で基板1の表面に導入しAlNから成るバッファ層2の成長を行った。成長時間は4minでバッファ層2の膜厚は50nm程度である。
このようにして、大素子FETとしてのGaN系半導体デバイス20が完成する。
以上のように構成された第1実施形態によれば、以下の作用効果を奏する。
次に、第2実施形態に係るGaN系半導体デバイス20Aを、図8および図9に基づいて説明する。
その他の構成は、上記第1実施形態と同様である。
次に、第3実施形態に係るGaN系半導体デバイス20Bを、図10に基づいて説明する。
このGaN系半導体デバイス20Bの特徴は、次の構成にある。
その他の構成は、上記第1実施形態と同様である。
次に、第4実施形態に係るGaN系半導体デバイス20Cを、図11に基づいて説明する。
その他の構成は、上記第1実施形態と同様である。
以上のように構成された第4実施形態によれば、以下の作用効果を奏する。
次に、第5実施形態に係るGaN系半導体デバイス20Dを、図12に基づいて説明する。
以上のように構成された第5実施形態によれば、以下の作用効果を奏する。
次に、第6実施形態に係るGaN系半導体デバイス20Eを、図13に基づいて説明する。
2,32,42…バッファ層
3…チャネル層
4…電子供給層
9…イオン注入領域
10,10C…GaN系HFET
10A…GaN系MOSFET
10B…GaN系ショットキーダイオード
11…絶縁膜
12…メサ構造
13…メサ構造
20,20A,20B,20C,20D,20E…GaN系半導体デバイス
100…基板
101…半導体動作層
102,102A,102B…絶縁領域
103,103A,103B…半導体動作層領域
110,110A,110B…ユニット素子
Claims (16)
- 基板上に、少なくともバッファ層と該バッファ層の上方に設けられた半導体動作層とを有するGaN系半導体デバイスにおいて、
前記バッファ層を複数のバッファ層領域に溝で分離することなく、前記半導体動作層を複数の半導体動作層領域に電気的に分離する第1の絶縁領域が形成され、
前記複数の半導体動作層領域の各々と、該各半導体動作層領域上に櫛歯状に形成された電極とにより複数のユニット素子が形成され、前記複数のユニット素子の電極同士を、一部が前記第1の絶縁領域の上方に設けられた配線により電気的に接続することによって、前記複数のユニット素子が1素子として機能し、
前記1素子の外周に、前記基板に達する深さのメサ構造からなる第2の絶縁領域が形成されていることを特徴とするGaN系半導体デバイス。 - 前記第1の絶縁領域が、前記複数のユニット素子の各々の外周に形成されていることを特徴とする請求項1に記載のGaN系半導体デバイス。
- 前記複数の半導体動作層領域が、前記第1の絶縁領域により前記バッファ層に達するまで電気的に絶縁されていることを特徴とする請求項1または2に記載のGaN系半導体デバイス。
- 前記バッファ層は、AlxGa1−xNを主体とする半導体層、又はそれらの積層構造から成ることを特徴とする請求項1乃至3のいずれか一つに記載のGaN系半導体デバイス。
- 前記第1の絶縁領域は、前記基板上の半導体動作層に、高抵抗のイオン注入領域が少なくとも前記バッファ層に達する深さまで形成された領域であることを特徴とする請求項1乃至4のいずれか一つに記載のGaN系半導体デバイス。
- 前記イオン注入領域には、水素、ホウ素、窒素、フッ素、シリコン、Mg、カーボン、Znなどのイオンを用いてイオン注入されていることを特徴とする請求項5に記載のGaN系半導体デバイス。
- 前記第1の絶縁領域は少なくとも前記半導体動作層を分断する深さの溝によって形成され、前記複数のユニット素子が前記溝によってメサ構造を形成していることを特徴とする請求項1乃至4のいずれか一つに記載のGaN系半導体デバイス。
- 前記溝には、電気的に高抵抗の材料から成る絶縁膜が埋め込まれていることを特徴とする請求項7に記載のGaN系半導体デバイス。
- 前記複数のユニット素子は、前記基板上に形成された、AlxGa1−xNを主体とする半導体層、又はそれらの積層構造から成るバッファ層と、前記バッファ層上に形成されたGaNから成るチャネル層と、前記チャネル層上に形成されたAlGaNから成る電子供給層と、前記電子供給層上にそれぞれ形成されたゲート電極、ソース電極およびドレイン電極と、をそれぞれ備えたGaN系ヘテロ接合電界効果トランジスタであることを特徴とする請求項1乃至8のいずれか一つに記載のGaN系半導体デバイス。
- 前記複数のユニット素子間で、前記ゲート電極同士、ソース電極同士およびドレイン電極同士をそれぞれ多層配線で連結させることで、大素子として形成されたことを特徴とする請求項9に記載のGaN系半導体デバイス。
- 前記複数のユニット素子は、GaN系MOS電界効果トランジスタであることを特徴とする請求項1乃至8のいずれか一つに記載のGaN系半導体デバイス。
- 前記複数のGaN系半導体素子は、GaN系ショットキーダイオードであることを特徴とする請求項1乃至8のいずれか一つに記載のGaN系半導体デバイス。
- 基板上に、少なくともバッファ層と該バッファ層の上方に設けられた半導体動作層とを有するGaN系半導体デバイスの製造方法において、
前記バッファ層を複数のバッファ層領域に溝で分離することなく、前記半導体動作層を複数の半導体動作層領域に電気的に分離する第1の絶縁領域を形成する工程と、
前記複数の半導体動作層領域上に櫛歯状に電極をそれぞれ形成して、複数のユニット素子を形成する工程と、
前記複数のユニット素子間で前記電極同士を一部が前記第1の絶縁領域の上方に設けられた配線により電気的に接続し、前記複数のユニット素子を1素子として機能させる接続工程と、
前記1素子の外周に、前記基板に達する深さのメサ構造からなる第2の絶縁領域を形成する工程と、を備えることを特徴とするGaN系半導体デバイスの製造方法。 - 前記第1の絶縁領域を形成して前記基板上の半導体動作層を複数の半導体動作層領域に分離する工程は、
前記基板上の半導体動作層に、前記基板或いは前記基板の近傍に達する深さまで、水素、ホウ素、窒素、フッ素、シリコン、Mg、カーボン、Znなどのイオンを用いてイオン注入する工程と、
イオン注入後、前記イオン注入された領域に熱処理を施して高抵抗のイオン注入領域層を形成する工程と、を備えることを特徴とする請求項13に記載のGaN系半導体デバイスの製造方法。 - 前記イオン注入する工程において、前記高抵抗のイオン注入領域を、前記ユニット素子ごとに前記バッファ層に達する深さまで形成することを特徴とする請求項14に記載のGaN系半導体デバイスの製造方法。
- 基板上に、少なくともバッファ層と該バッファ層の上方に設けられた半導体動作層とを有するGaN系半導体デバイスの製造方法において、
前記バッファ層を複数のバッファ層領域に溝で分離することなく、前記半導体動作層を複数の半導体動作層領域に電気的に分離する第1の絶縁領域を形成する工程と、
前記複数の半導体動作層領域上に電極をそれぞれ形成して、複数のユニット素子を形成する工程と、
前記複数のユニット素子間で前記電極同士を電気的に接続し、前記複数のユニット素子を1素子として機能させる接続工程と、
前記1素子の外周に、前記基板に達する深さのメサ構造からなる第2の絶縁領域を形成する工程と、を備え、
前記第1の絶縁領域を形成して、前記基板上の半導体動作層を複数の半導体動作層領域に分離する工程は、
前記複数の半導体動作層領域上に電極をそれぞれ形成した後に、
前記複数の半導体動作層領域に前記バッファ層に達する深さのメサ構造を形成する工程と、
前記メサ構造内に電気的に高抵抗の材料から成る絶縁膜を埋め込む工程と、を備えることを特徴とするGaN系半導体デバイスの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007076008A JP5242068B2 (ja) | 2007-03-23 | 2007-03-23 | GaN系半導体デバイスおよびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007076008A JP5242068B2 (ja) | 2007-03-23 | 2007-03-23 | GaN系半導体デバイスおよびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008235740A JP2008235740A (ja) | 2008-10-02 |
JP5242068B2 true JP5242068B2 (ja) | 2013-07-24 |
Family
ID=39908155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007076008A Active JP5242068B2 (ja) | 2007-03-23 | 2007-03-23 | GaN系半導体デバイスおよびその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5242068B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023101472A1 (ko) * | 2021-12-01 | 2023-06-08 | 주식회사 딥엑스 | 프로그램된 활성화 함수 실행 유닛을 포함하는 신경 프로세싱 유닛 |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009101870A1 (ja) * | 2008-02-12 | 2009-08-20 | Nec Corporation | 半導体装置 |
WO2011024367A1 (ja) * | 2009-08-27 | 2011-03-03 | パナソニック株式会社 | 窒化物半導体装置 |
EP2317542B1 (en) * | 2009-10-30 | 2018-05-23 | IMEC vzw | Semiconductor device and method of manufacturing thereof |
JP5658472B2 (ja) * | 2010-03-26 | 2015-01-28 | ルネサスエレクトロニクス株式会社 | 電界効果トランジスタ |
CN103329256B (zh) | 2010-12-15 | 2016-09-21 | 宜普电源转换公司 | 具有后表面隔离的半导体装置 |
JP2012243792A (ja) * | 2011-05-16 | 2012-12-10 | Sumitomo Electric Ind Ltd | GaN薄膜貼り合わせ基板およびその製造方法、ならびにGaN系高電子移動度トランジスタおよびその製造方法 |
US8860040B2 (en) | 2012-09-11 | 2014-10-14 | Dow Corning Corporation | High voltage power semiconductor devices on SiC |
JP6245559B2 (ja) | 2012-10-11 | 2017-12-13 | ローム株式会社 | 窒化物半導体装置およびその製造方法 |
US9797064B2 (en) | 2013-02-05 | 2017-10-24 | Dow Corning Corporation | Method for growing a SiC crystal by vapor deposition onto a seed crystal provided on a support shelf which permits thermal expansion |
US9738991B2 (en) | 2013-02-05 | 2017-08-22 | Dow Corning Corporation | Method for growing a SiC crystal by vapor deposition onto a seed crystal provided on a supporting shelf which permits thermal expansion |
US9041067B2 (en) * | 2013-02-11 | 2015-05-26 | International Rectifier Corporation | Integrated half-bridge circuit with low side and high side composite switches |
US8928037B2 (en) * | 2013-02-28 | 2015-01-06 | Power Integrations, Inc. | Heterostructure power transistor with AlSiN passivation layer |
US20140264449A1 (en) * | 2013-03-15 | 2014-09-18 | Semiconductor Components Industries, Llc | Method of forming hemt semiconductor devices and structure therefor |
JP2015072967A (ja) * | 2013-10-02 | 2015-04-16 | 株式会社東芝 | 半導体素子、半導体装置、半導体素子の製造方法及び半導体装置の製造方法 |
JP6287143B2 (ja) | 2013-12-06 | 2018-03-07 | 株式会社デンソー | 半導体装置およびその製造方法 |
US9279192B2 (en) | 2014-07-29 | 2016-03-08 | Dow Corning Corporation | Method for manufacturing SiC wafer fit for integration with power device manufacturing technology |
JP6261553B2 (ja) | 2015-11-27 | 2018-01-17 | 株式会社豊田中央研究所 | 窒化物半導体装置及びその製造方法 |
JP7316757B2 (ja) | 2018-02-23 | 2023-07-28 | ローム株式会社 | 半導体装置 |
JP7362410B2 (ja) | 2019-10-17 | 2023-10-17 | 株式会社東芝 | 半導体装置の製造方法及び半導体装置 |
CN116490979A (zh) * | 2020-11-06 | 2023-07-25 | 苏州晶湛半导体有限公司 | 半导体结构及其制作方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2884596B2 (ja) * | 1988-05-24 | 1999-04-19 | 富士通株式会社 | 化合物半導体装置、および素子分離帯の製造方法 |
JPH03102837A (ja) * | 1989-09-14 | 1991-04-30 | Toshiba Corp | 電界効界型トランジスタ |
JPH10163434A (ja) * | 1996-11-28 | 1998-06-19 | Matsushita Electron Corp | 半導体集積回路およびその製造方法 |
JPH11214800A (ja) * | 1998-01-28 | 1999-08-06 | Sony Corp | 半導体装置およびその製造方法 |
JP4810072B2 (ja) * | 2004-06-15 | 2011-11-09 | 株式会社東芝 | 窒素化合物含有半導体装置 |
JP2006196869A (ja) * | 2004-12-13 | 2006-07-27 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
-
2007
- 2007-03-23 JP JP2007076008A patent/JP5242068B2/ja active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023101472A1 (ko) * | 2021-12-01 | 2023-06-08 | 주식회사 딥엑스 | 프로그램된 활성화 함수 실행 유닛을 포함하는 신경 프로세싱 유닛 |
Also Published As
Publication number | Publication date |
---|---|
JP2008235740A (ja) | 2008-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5242068B2 (ja) | GaN系半導体デバイスおよびその製造方法 | |
TWI770134B (zh) | 半導體裝置及半導體裝置之製造方法 | |
US8729603B2 (en) | GaN-based semiconductor element | |
JP4865189B2 (ja) | GaN系電界効果トランジスタ | |
JP5675084B2 (ja) | 窒化物系ダイオード | |
JP7082508B2 (ja) | 窒化物半導体装置 | |
JP4985760B2 (ja) | 半導体装置およびその製造方法 | |
JP7426786B2 (ja) | 窒化物半導体装置 | |
JP4956155B2 (ja) | 半導体電子デバイス | |
JP5367429B2 (ja) | GaN系電界効果トランジスタ | |
KR102071019B1 (ko) | 노멀리 오프 타입 트랜지스터 및 그 제조방법 | |
TW201523879A (zh) | 半導體裝置之製造方法及半導體裝置 | |
JP2009182069A (ja) | 半導体装置及びその製造方法 | |
JP2011155221A (ja) | 半導体装置およびその製造方法 | |
JP4748532B2 (ja) | GaN系半導体装置の製造方法 | |
CN103811541B (zh) | 功率半导体器件 | |
JP6236919B2 (ja) | 化合物半導体装置及びその製造方法 | |
JP2007142243A (ja) | 窒化物半導体電界効果トランジスタ及びその製造方法 | |
JP2008159842A (ja) | 半導体装置及びその製造方法 | |
JP4748501B2 (ja) | 高電子移動度トランジスタ | |
JP2013172108A (ja) | 半導体装置およびその製造方法 | |
CN117616581A (zh) | 氮化物基半导体装置及其制造方法 | |
JP2009124001A (ja) | GaN系半導体装置 | |
JP2014135439A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2014197644A (ja) | 化合物半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080701 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111216 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120514 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120712 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130107 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130301 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130403 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160412 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5242068 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160412 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |