JP4961805B2 - 炭化珪素半導体装置の製造方法 - Google Patents
炭化珪素半導体装置の製造方法 Download PDFInfo
- Publication number
- JP4961805B2 JP4961805B2 JP2006101930A JP2006101930A JP4961805B2 JP 4961805 B2 JP4961805 B2 JP 4961805B2 JP 2006101930 A JP2006101930 A JP 2006101930A JP 2006101930 A JP2006101930 A JP 2006101930A JP 4961805 B2 JP4961805 B2 JP 4961805B2
- Authority
- JP
- Japan
- Prior art keywords
- heat treatment
- resist
- silicon carbide
- temperature
- carbide semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 229910010271 silicon carbide Inorganic materials 0.000 title claims description 54
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims description 52
- 238000000034 method Methods 0.000 title claims description 40
- 239000004065 semiconductor Substances 0.000 title claims description 30
- 238000004519 manufacturing process Methods 0.000 title claims description 26
- 238000010438 heat treatment Methods 0.000 claims description 93
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 77
- 239000012535 impurity Substances 0.000 claims description 73
- 229910052799 carbon Inorganic materials 0.000 claims description 71
- 238000010000 carbonizing Methods 0.000 claims description 32
- 230000003213 activating effect Effects 0.000 claims description 30
- 230000003647 oxidation Effects 0.000 claims description 17
- 238000007254 oxidation reaction Methods 0.000 claims description 17
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 12
- 239000001301 oxygen Substances 0.000 claims description 12
- 229910052760 oxygen Inorganic materials 0.000 claims description 12
- 238000005468 ion implantation Methods 0.000 claims description 11
- 239000003960 organic solvent Substances 0.000 claims description 8
- 239000000126 substance Substances 0.000 claims description 4
- 238000001704 evaporation Methods 0.000 claims description 2
- 230000000630 rising effect Effects 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 128
- 239000000758 substrate Substances 0.000 description 17
- 230000015572 biosynthetic process Effects 0.000 description 10
- 229910002804 graphite Inorganic materials 0.000 description 8
- 239000010439 graphite Substances 0.000 description 8
- 238000001994 activation Methods 0.000 description 7
- 230000004913 activation Effects 0.000 description 5
- 229910004298 SiO 2 Inorganic materials 0.000 description 4
- 238000000137 annealing Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 239000005416 organic matter Substances 0.000 description 4
- 239000013078 crystal Substances 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 230000003746 surface roughness Effects 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 2
- 238000009835 boiling Methods 0.000 description 2
- 150000001721 carbon Chemical class 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 239000002344 surface layer Substances 0.000 description 2
- 238000009279 wet oxidation reaction Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 238000003763 carbonization Methods 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 238000002485 combustion reaction Methods 0.000 description 1
- 238000000276 deep-ultraviolet lithography Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000000609 electron-beam lithography Methods 0.000 description 1
- 238000005421 electrostatic potential Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000001698 pyrogenic effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000000859 sublimation Methods 0.000 description 1
- 230000008022 sublimation Effects 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0455—Making n or p doped regions or layers, e.g. using diffusion
- H01L21/046—Making n or p doped regions or layers, e.g. using diffusion using ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66053—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
- H01L29/66068—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
- H01L29/7828—Vertical transistors without inversion channel, e.g. vertical ACCUFETs, normally-on vertical MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/931—Silicon carbide semiconductor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
また、レジスト(23)を塗布したのち、該レジスト(23)をチップ単位に分割する工程を行い、このチップ単位に分割する工程を行った後で、レジスト(23)を炭化してカーボン層を形成する工程を行うようにしている。このようにすれば、レジスト(23)の面積を細分化できるため、レジスト(23)が破れ難くすることができる。
以下、本発明を図に示す実施形態について説明する。図1に、本実施形態に示すSiC半導体装置の製造方法により製造したノーマリオフ型のnチャネルタイププレーナ型MOSFET(縦型パワーMOSFET)の断面図を示す。本デバイスは、インバータや車両用オルタネータのレクチファイヤに適用すると好適なものである。図1に基づいて縦型パワーMOSFETの構造について説明する。
まず、n型4Hまたは6Hまたは3C−SiCからなる半導体基板、すなわちn+型基板1を用意する。例えば、n+型基板1として、厚さが400μm程度のものを用意する。そして、このn+型基板1の主表面1aに厚さ5μmのn-型エピ層2をエピタキシャル成長させる。この場合、n-型エピ層2は下地の基板1と同様の結晶で得られ、n型4Hまたは6Hまたは3C−SiC層となる。
n-型エピ層2の上にLTO膜20を配置したのち、LTO膜20をパターニングすることで、pー型ベース領域3の形成予定位置を露出させる。これをマスクとして、p型不純物であるB、Al、若しくはGeをイオン注入する。このときのイオン注入条件は、例えば、温度を700℃、ドーズ量を1×1016cm-2とする。これにより、p-型ベース領域3が形成される。その後、LTO膜20を除去する。
p-型ベース領域3を含むn-型エピ層2上に化学気相成長法(CVD法)により表面チャネル層5をエピタキシャル成長させる。
表面チャネル層5の上にLTO膜21を配置したのち、LTO膜21をパターニングすることで、n+型ソース領域4の形成予定位置を露出させる。そして、LTO膜21をマスクとしてN(窒素)等のn型不純物をイオン注入し、n+型ソース領域4を形成する。このときのイオン注入条件は、温度を700℃、ドーズ量を1×1015cm-2としている。
続いて、LTO膜21を除去した後、フォトレジスト法を用いて表面チャネル層5の上の所定領域にLTO膜22を配置し、LTO膜22をパターニングすることで、p-型ベース領域3のうち上述したソース電極10とのコンタクト領域となる位置に形成されている表面チャネル層5を露出させる。
LTO膜22をマスクとしてp-型ベース領域3上の表面チャネル層5に対してB+をイオン注入することで、n+型ソース領域4と重ならないように位置において部分的にベース領域3のp型不純物を高濃度としたコンタクト領域を形成する。
LTO膜22を除去した後、p-型ベース領域3、n+型ソース領域4および表面チャネル層5の表面にレジスト23を形成する。このとき、スピンコートまたは噴霧方式塗布により、レジスト23を形成すると、レジスト23の膜厚が均一となるため好ましい。
カーボン層を除去する。具体的には、SiCが酸化せず、かつ、Si抜けが生じない850℃以下の低温、例えば800℃程度の熱酸化工程を行い、カーボン層を燃焼させることで除去する。このときカーボン層の熱酸化工程は、ドライ酸化で行っても良いし、ウェット酸化で行っても良い。そして、必要に応じてHF処理による表面洗浄工程を実施することで、表面状態を良好にすることができる。
ゲート酸化膜7の上にポリシリコン層を例えばLPCVDにより堆積する。このときの成膜温度は例えば600℃とする。そして、ポリシリコン層をパターニングすることで、ゲート電極8を形成する。
引き続き、ゲート酸化膜7の不要部分を除去した後、LTOよりなる絶縁膜9を例えば425℃で成膜し、さらに約1000℃でのアニールを行うことでゲート電極8を覆う。
(1)上記実施形態では、レジスト23を炭化させたり、不純物の活性化を行うための熱処理工程をAr雰囲気としたが、単に残留酸素の分圧が小さくなるように減圧雰囲気、例えば真空状態とするのみであっても良い。この場合、残留酸素がカーボン層もしくはカーボン層を形成している途中のレジスト23の燃焼に寄与するため、残留炭素の量が1%以下となるようにすると好ましい。
3…pー型ベース領域、4…n+型ソース領域、5…表面チャネル層、
7…ゲート酸化膜、8…ゲート電極、9…絶縁膜、10…ソース電極、
11…ドレイン電極、20〜22…ITO膜、23…レジスト。
Claims (13)
- 炭化珪素半導体(2、5)に不純物のイオン注入を行ったのち、前記不純物を活性化させるための熱処理を施すことによって前記注入された不純物を活性化させることで不純物層(3、4)を形成する不純物層形成工程と、
前記不純物層(3、4)を含む前記炭化珪素半導体(2、5)の表面に酸化膜(7)を形成する工程と、を含んだ炭化珪素半導体装置の製造方法において、
前記不純物形成工程は、
前記不純物層(3、4)を含む前記炭化珪素半導体(2、5)の表面に有機系溶剤で構成されるレジスト(23)を塗布したのち、前記レジスト(23)を炭化させるための熱処理を行うことにより、前記レジスト(23)に含まれる有機物を蒸発させることで前記レジスト(23)を炭化させ、カーボン層を形成する工程と、
前記カーボン層にて前記不純物層(3、4)を含む前記炭化珪素半導体(2、5)の表面を覆った状態で、前記不純物を活性化させるための熱処理を行う工程と、
前記カーボン層を除去する工程と、を含み、
前記レジスト(23)を塗布したのち、該レジスト(23)をチップ単位に分割する工程を含み、このチップ単位に分割する工程を行った後で、前記レジスト(23)を炭化してカーボン層を形成する工程を行い、
前記酸化膜(7)を形成する工程は、前記カーボン層を除去する工程を行った後で行うことを特徴とする炭化珪素半導体装置の製造方法。 - 前記レジスト(23)を炭化させるための熱処理プロファイルと前記不純物を活性化させるための熱処理プロファイルを異なった昇温プロファイルとし、前記レジスト(23)を炭化させるための熱処理での昇温速度を前記不純物を活性化させるための熱処理での昇温速度よりも遅く設定することを特徴とする請求項1に記載の炭化珪素半導体装置の製造方法。
- 前記不純物を活性化させるための熱処理での昇温速度を160℃/min以上に設定することを特徴とする請求項1または2に記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理を200℃以上かつ850℃以下で行うことを特徴とする請求項1ないし3のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記不純物を活性化させるための熱処理を1600℃以上で行うことを特徴とする請求項1ないし4のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理と前記不純物を活性化させるための熱処理とを続けて行い、前記レジスト(23)を炭化させるための熱処理を200℃以上かつ850℃以下に設定すると共に、前記不純物を活性化させるための熱処理を1600℃以上に設定し、まず、熱処理温度が前記レジスト(23)を炭化させるための熱処理として設定された温度に達すると、該温度を一定時間保持し、その後、さらに昇温を続け、熱処理温度が前記不純物を活性化させるための熱処理として設定された温度とすることを特徴とする請求項1ないし3のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理を200℃以上かつ850℃以下に設定すると共に、前記不純物を活性化させるための熱処理を1600℃以上に設定し、まず、熱処理温度が前記レジスト(23)を炭化させるための熱処理として設定された温度に達すると、該温度を一定時間保持したのち降温させ、その後、熱処理温度を昇温させることで前記不純物を活性化させるための熱処理として設定された温度にすることを特徴とする請求項1ないし3のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記カーボン層を除去する工程では、前記カーボン層を850℃以下で酸化することにより除去することを特徴とする請求項1ないし7のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記カーボン層を除去する工程を行った後、前記酸化膜(7)を形成する工程の前に、前記不純物層(3、4)を含む前記炭化珪素半導体(2、5)の表面を洗浄する工程を含むことを特徴とする請求項1ないし8のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理を1×104Pa以下の減圧雰囲気で行うことを特徴とする請求項1ないし9のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理を減圧したAr雰囲気で行うことを特徴とする請求項10に記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理を残留酸素が1%以下の雰囲気行うことを特徴とする請求項1ないし10のいずれか1つに記載の炭化珪素半導体装置の製造方法。
- 前記レジスト(23)を炭化させるための熱処理では、残留酸素をArに置換したAr雰囲気で行うことを特徴とする請求項1ないし9のいずれか1つに記載の炭化珪素半導体装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006101930A JP4961805B2 (ja) | 2006-04-03 | 2006-04-03 | 炭化珪素半導体装置の製造方法 |
US11/730,600 US7569496B2 (en) | 2006-04-03 | 2007-04-03 | Method for manufacturing SiC semiconductor device |
DE102007016085.4A DE102007016085B4 (de) | 2006-04-03 | 2007-04-03 | Verfahren zur Herstellung eines MOSFET |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006101930A JP4961805B2 (ja) | 2006-04-03 | 2006-04-03 | 炭化珪素半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007281005A JP2007281005A (ja) | 2007-10-25 |
JP4961805B2 true JP4961805B2 (ja) | 2012-06-27 |
Family
ID=38542520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006101930A Expired - Fee Related JP4961805B2 (ja) | 2006-04-03 | 2006-04-03 | 炭化珪素半導体装置の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7569496B2 (ja) |
JP (1) | JP4961805B2 (ja) |
DE (1) | DE102007016085B4 (ja) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060125700A (ko) * | 2004-02-06 | 2006-12-06 | 마츠시타 덴끼 산교 가부시키가이샤 | 탄화규소 반도체소자 및 그 제조방법 |
JP5071763B2 (ja) * | 2006-10-16 | 2012-11-14 | 独立行政法人産業技術総合研究所 | 炭化ケイ素半導体装置およびその製造方法 |
JP5070935B2 (ja) * | 2007-05-24 | 2012-11-14 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
JP4483900B2 (ja) | 2007-06-21 | 2010-06-16 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
JP4600438B2 (ja) | 2007-06-21 | 2010-12-15 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
JP5141227B2 (ja) * | 2007-12-12 | 2013-02-13 | 住友電気工業株式会社 | 半導体装置の製造方法 |
JP2009302510A (ja) * | 2008-03-03 | 2009-12-24 | Fuji Electric Device Technology Co Ltd | トレンチゲート型半導体装置およびその製造方法 |
JP2010027638A (ja) * | 2008-07-15 | 2010-02-04 | Sumitomo Electric Ind Ltd | 半導体装置の製造方法および半導体装置 |
JP2010034481A (ja) * | 2008-07-31 | 2010-02-12 | Sumitomo Electric Ind Ltd | 半導体装置の製造方法および半導体装置 |
JP2010135552A (ja) * | 2008-12-04 | 2010-06-17 | Mitsubishi Electric Corp | 炭化珪素半導体装置の製造方法 |
US8188538B2 (en) | 2008-12-25 | 2012-05-29 | Rohm Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
JP2014225692A (ja) * | 2008-12-25 | 2014-12-04 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
JP5518326B2 (ja) | 2008-12-26 | 2014-06-11 | 昭和電工株式会社 | 炭化珪素半導体装置の製造方法 |
SG183740A1 (en) * | 2009-02-20 | 2012-09-27 | Semiconductor Energy Lab | Semiconductor device and manufacturing method of the same |
JP5438992B2 (ja) | 2009-02-20 | 2014-03-12 | 昭和電工株式会社 | 炭化珪素半導体装置の製造方法 |
US8242030B2 (en) * | 2009-09-25 | 2012-08-14 | International Business Machines Corporation | Activation of graphene buffer layers on silicon carbide by ultra low temperature oxidation |
JP5633328B2 (ja) * | 2010-11-18 | 2014-12-03 | 住友電気工業株式会社 | 半導体装置の製造方法 |
JP5568054B2 (ja) | 2011-05-16 | 2014-08-06 | トヨタ自動車株式会社 | 半導体素子の製造方法 |
JP5759293B2 (ja) * | 2011-07-20 | 2015-08-05 | 住友電気工業株式会社 | 半導体装置の製造方法 |
DE112012005837T5 (de) * | 2012-03-30 | 2014-10-30 | Hitachi, Ltd. | Verfahren zur Herstellung einer Siliziumkarbid-Halbleitervorrichtung |
US10403509B2 (en) * | 2014-04-04 | 2019-09-03 | The Government Of The United States Of America, As Represented By The Secretary Of The Navy | Basal plane dislocation elimination in 4H—SiC by pulsed rapid thermal annealing |
CN110114861B (zh) * | 2017-07-12 | 2022-05-31 | 富士电机株式会社 | 半导体装置的制造方法 |
CN111463113B (zh) * | 2020-05-25 | 2023-04-11 | 哈尔滨晶创科技有限公司 | 一种用于半绝缘SiC离子掺杂退火过程的保护碳化硅表面的处理方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4865732A (en) * | 1987-04-06 | 1989-09-12 | Ingersoll-Rand Canada, Inc. | Supported mesh filter leaf bag with embedded rope closure |
US5981900A (en) * | 1996-06-03 | 1999-11-09 | The United States Of America As Represented By The Secretary Of The Army | Method of annealing silicon carbide for activation of ion-implanted dopants |
JP3944970B2 (ja) * | 1997-10-27 | 2007-07-18 | 富士電機デバイステクノロジー株式会社 | 炭化けい素半導体素子の製造方法 |
JP3661409B2 (ja) * | 1998-05-29 | 2005-06-15 | 新日本無線株式会社 | 炭化珪素半導体装置の製造方法 |
JP3956487B2 (ja) * | 1998-06-22 | 2007-08-08 | 富士電機デバイステクノロジー株式会社 | 炭化けい素半導体素子の製造方法 |
JP3760688B2 (ja) * | 1999-08-26 | 2006-03-29 | 富士電機ホールディングス株式会社 | 炭化けい素半導体素子の製造方法 |
JP2001094136A (ja) * | 1999-09-22 | 2001-04-06 | Canon Inc | 半導体素子モジュールの製造方法および太陽電池モジュールの製造方法 |
US7083903B2 (en) * | 2003-06-17 | 2006-08-01 | Lam Research Corporation | Methods of etching photoresist on substrates |
US20050029646A1 (en) * | 2003-08-07 | 2005-02-10 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and method for dividing substrate |
JP2005076327A (ja) * | 2003-09-01 | 2005-03-24 | Matsushita Electric Ind Co Ltd | 車両錠解錠システム |
JP2005197464A (ja) * | 2004-01-07 | 2005-07-21 | Rohm Co Ltd | 半導体装置の製造方法 |
JP2005229105A (ja) * | 2004-01-13 | 2005-08-25 | Matsushita Electric Ind Co Ltd | 半導体素子およびその製造方法 |
KR20060125700A (ko) * | 2004-02-06 | 2006-12-06 | 마츠시타 덴끼 산교 가부시키가이샤 | 탄화규소 반도체소자 및 그 제조방법 |
JP2005303010A (ja) | 2004-04-12 | 2005-10-27 | Matsushita Electric Ind Co Ltd | 炭化珪素素子及びその製造方法 |
JP4666200B2 (ja) * | 2004-06-09 | 2011-04-06 | パナソニック株式会社 | SiC半導体装置の製造方法 |
JP2006066439A (ja) * | 2004-08-24 | 2006-03-09 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
JP4449814B2 (ja) * | 2005-04-27 | 2010-04-14 | 富士電機システムズ株式会社 | 炭化けい素半導体素子の製造方法 |
JP4278635B2 (ja) * | 2005-05-30 | 2009-06-17 | 三菱電機株式会社 | 炭化珪素半導体装置の製造方法 |
US20070089761A1 (en) * | 2005-10-21 | 2007-04-26 | Souvik Banerjee | Non-plasma method of removing photoresist from a substrate |
-
2006
- 2006-04-03 JP JP2006101930A patent/JP4961805B2/ja not_active Expired - Fee Related
-
2007
- 2007-04-03 DE DE102007016085.4A patent/DE102007016085B4/de not_active Expired - Fee Related
- 2007-04-03 US US11/730,600 patent/US7569496B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2007281005A (ja) | 2007-10-25 |
US7569496B2 (en) | 2009-08-04 |
DE102007016085A1 (de) | 2007-10-31 |
DE102007016085B4 (de) | 2017-03-09 |
US20080090383A1 (en) | 2008-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4961805B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP4600438B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP4483900B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP5141227B2 (ja) | 半導体装置の製造方法 | |
JP2005303010A (ja) | 炭化珪素素子及びその製造方法 | |
JP2006066439A (ja) | 半導体装置およびその製造方法 | |
WO2017138221A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
US7867882B2 (en) | Method of manufacturing silicon carbide semiconductor device | |
JP4961633B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP5398168B2 (ja) | 炭化珪素半導体素子の製造方法および製造装置 | |
US20200027716A1 (en) | Method of Manufacturing an Insulation Layer on Silicon Carbide and Semiconductor Device | |
JP5266996B2 (ja) | 半導体装置の製造方法および半導体装置 | |
WO2015045628A1 (ja) | 炭化珪素半導体装置の製造方法 | |
WO2015033740A1 (ja) | 炭化珪素半導体素子および炭化珪素半導体素子の製造方法 | |
JP3856729B2 (ja) | 半導体装置およびその製造方法 | |
JP5070935B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP5672659B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JPH1064840A (ja) | n型不純物層を有する炭化珪素半導体の製造方法 | |
JP2007234942A (ja) | 半導体装置の製造方法 | |
JP2010129628A (ja) | 炭化珪素半導体装置の製造方法 | |
JP2009016783A (ja) | 半導体装置の製造方法 | |
JP5092353B2 (ja) | 炭化珪素へのドーピング方法および炭化珪素半導体装置の製造方法 | |
JP2009289895A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080516 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110823 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111012 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20111101 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111220 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120104 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120228 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120312 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4961805 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150406 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |