KR100685391B1 - TFT, fabricating method of the same and flat panel display having the TFT - Google Patents
TFT, fabricating method of the same and flat panel display having the TFT Download PDFInfo
- Publication number
- KR100685391B1 KR100685391B1 KR1020040035314A KR20040035314A KR100685391B1 KR 100685391 B1 KR100685391 B1 KR 100685391B1 KR 1020040035314 A KR1020040035314 A KR 1020040035314A KR 20040035314 A KR20040035314 A KR 20040035314A KR 100685391 B1 KR100685391 B1 KR 100685391B1
- Authority
- KR
- South Korea
- Prior art keywords
- film
- thin film
- polysilicon
- film transistor
- amorphous silicon
- Prior art date
Links
Images
Classifications
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61B—DIAGNOSIS; SURGERY; IDENTIFICATION
- A61B5/00—Measuring for diagnostic purposes; Identification of persons
- A61B5/02—Detecting, measuring or recording pulse, heart rate, blood pressure or blood flow; Combined pulse/heart-rate/blood pressure determination; Evaluating a cardiovascular condition not otherwise provided for, e.g. using combinations of techniques provided for in this group with electrocardiography or electroauscultation; Heart catheters for measuring blood pressure
- A61B5/021—Measuring pressure in heart or blood vessels
- A61B5/022—Measuring pressure in heart or blood vessels by applying pressure to close blood vessels, e.g. against the skin; Ophthalmodynamometers
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61B—DIAGNOSIS; SURGERY; IDENTIFICATION
- A61B5/00—Measuring for diagnostic purposes; Identification of persons
- A61B5/02—Detecting, measuring or recording pulse, heart rate, blood pressure or blood flow; Combined pulse/heart-rate/blood pressure determination; Evaluating a cardiovascular condition not otherwise provided for, e.g. using combinations of techniques provided for in this group with electrocardiography or electroauscultation; Heart catheters for measuring blood pressure
- A61B5/021—Measuring pressure in heart or blood vessels
- A61B5/02141—Details of apparatus construction, e.g. pump units or housings therefor, cuff pressurising systems, arrangements of fluid conduits or circuits
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61B—DIAGNOSIS; SURGERY; IDENTIFICATION
- A61B5/00—Measuring for diagnostic purposes; Identification of persons
- A61B5/74—Details of notification to user or communication with user or patient ; user input means
- A61B5/742—Details of notification to user or communication with user or patient ; user input means using visual displays
- A61B5/7445—Display arrangements, e.g. multiple display units
Landscapes
- Health & Medical Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- Cardiology (AREA)
- Surgery (AREA)
- General Health & Medical Sciences (AREA)
- Engineering & Computer Science (AREA)
- Biomedical Technology (AREA)
- Heart & Thoracic Surgery (AREA)
- Medical Informatics (AREA)
- Molecular Biology (AREA)
- Physics & Mathematics (AREA)
- Animal Behavior & Ethology (AREA)
- Pathology (AREA)
- Public Health (AREA)
- Veterinary Medicine (AREA)
- Biophysics (AREA)
- Vascular Medicine (AREA)
- Physiology (AREA)
- Ophthalmology & Optometry (AREA)
- Thin Film Transistor (AREA)
Abstract
박막 트랜지스터와 그의 제조방법 및 박막 트랜지스터를 포함하는 평판 표시 장치를 제공한다. 기판 상에 비정질 실리콘막을 형성하는 단계; 상기 비정질 실리콘막을 결정화하여 폴리 실리콘막을 형성하는 단계; 상기 폴리 실리콘막을 수증기(H2O) 분위기에서 열처리를 하는 단계; 및 상기 열처리된 폴리 실리콘막 상부에 절연막을 형성하는 단계를 포함한다.Provided are a thin film transistor, a method of manufacturing the same, and a flat panel display device including the thin film transistor. Forming an amorphous silicon film on the substrate; Crystallizing the amorphous silicon film to form a polysilicon film; Heat treating the polysilicon film in a water vapor (H 2 O) atmosphere; And forming an insulating film on the heat treated polysilicon film.
열처리, 댕글링 본드(dangling bond), 폴리 실리콘Heat Treated, Dangling Bond, Poly Silicon
Description
도 1 내지 도 3은 본발명의 실시예에 따른 박막 트랜지스터의 제조방법을 나타낸 단면도들이다.1 to 3 are cross-sectional views illustrating a method of manufacturing a thin film transistor according to an exemplary embodiment of the present invention.
* 도면의 주요 부분에 대한 도면 부호의 설명 *Explanation of reference numerals for the main parts of the drawing
1 : 댕글링 본드, 200 : 기판1: dangling bond, 200: substrate
210 : 버퍼층, 5 : H2O 열처리210: buffer layer, 5: H 2 O heat treatment
220a : 결정질 실리콘 반도체층, 230 : 게이트 절연막220a: crystalline silicon semiconductor layer, 230: gate insulating film
240 : 게이트 전극, 263, 266 : 소스, 드레인 전극240: gate electrode, 263, 266: source, drain electrode
270 : 보호막, 270: shield,
본 발명은 박막 트랜지스터의 제조방법 및 박막 트랜지스터를 포함하는 평판 표시 장치에 관한 것으로서, 보다 상세하게는 폴리 실리콘막을 구비하는 박막 트랜 지스터의 제조방법 및 박막 트랜지스터를 포함하는 평판 표시 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method of manufacturing a thin film transistor and a flat panel display including a thin film transistor, and more particularly, to a method of manufacturing a thin film transistor having a polysilicon film and a flat panel display including a thin film transistor.
일반적으로 평판 표시 장치는 구동 방법에 따라 수동 구동(passive matrix)방식과 능동 구동(active matrix)방식으로 나뉘는데, 능동 구동 방식은 박막 트랜지스터(Thin Film transistor; TFT)를 사용하는 회로들을 가진다. 이와 같은 회로들은 액정 표시 장치(Liquid Crystal Display; LCD), 유기 전계 발광 표시 장치(Organic Electroluminescence display; OELD) 등의 평판 표시 장치에서 대표적으로 쓰인다. In general, a flat panel display device is divided into a passive matrix method and an active matrix method according to a driving method, and an active driving method has circuits using thin film transistors (TFTs). Such circuits are typically used in flat panel display devices such as liquid crystal displays (LCDs) and organic electroluminescence displays (OLEDs).
상기 박막 트랜지스터 중 폴리 실리콘 박막 트랜지스터는 결정화 기술의 발전으로 인해 비정질 실리콘 박막트랜지스터와 비슷한 낮은 온도에서 제작이 가능하게 되었다. 또한, 비정질 실리콘 박막 트랜지스터에 비해 전자나 정공의 이동도가 높으며, CMOS(Complementary Metal-Oxide Semiconductor) 박막 트랜지스터 구현이 가능하여 기판 상에 구동 회로용 박막 트랜지스터와 화소 구동용 박막 트랜지스터를 동시에 형성될 수 있게 되었다.Among the thin film transistors, polysilicon thin film transistors can be manufactured at a low temperature similar to that of amorphous silicon thin film transistors due to the development of crystallization technology. In addition, the mobility of electrons and holes is higher than that of amorphous silicon thin film transistors, and it is possible to implement a complementary metal-oxide semiconductor (CMOS) thin film transistor so that a thin film transistor for driving circuit and a thin film transistor for pixel driving can be simultaneously formed on a substrate. It became.
박막 트랜지스터의 활성층으로 사용되는 폴리 실리콘막을 형성하는 방법은 통상적으로 절연 기판 상에 비정질 실리콘막을 증착한 다음, 소정의 온도에서 결정화하여 폴리 실리콘막을 형성하는 방법을 이용한다. A method of forming a polysilicon film used as an active layer of a thin film transistor typically uses a method of depositing an amorphous silicon film on an insulating substrate and then crystallizing at a predetermined temperature to form a polysilicon film.
상기 폴리 실리콘막의 표면에는 그레인의 성장으로 인한 모폴로지(morphology)가 형성되고, 또한, 댕글링 결합(dangling bond)이 존재하여, 폴리 실리콘막의 표면에 결함이 발생하게 된다. A morphology due to grain growth is formed on the surface of the polysilicon film, and dangling bonds exist, resulting in defects on the surface of the polysilicon film.
이러한 폴리 실리콘막의 상에 직접적으로 게이트 절연막을 CVD법을 사용하여 증착하게 되면, 실제 채널이 형성될 영역의 계면에서 트랩 부위가 다수 발생하게 되고, 전하들이 트랩에 의해 캡쳐되어 소자 특성에 영향을 주게 된다. When the gate insulating film is directly deposited on the polysilicon film by CVD, a large number of trap sites are generated at the interface of the region where the actual channel is to be formed, and the charges are captured by the trap to affect device characteristics. do.
이와 같은 문제를 해결하기 위해 폴리 실리콘층에 불소 또는 질소 이온주입을 실시하여 폴리 실리콘 그레인 간의 트랩 사이트를 감소시키는 기술을 한국 특허 제 223275호에 "반도체 소자의 폴리실리콘층 형성방법"으로 개시된 바가 있다. 그러나, 상기의 기술은 폴리 실리콘층 내부의 그레인 사이의 계면을 처리하기 위한 방법으로써, 폴리 실리콘막 표면에 존재하는 결함들을 제거하고, 게이트 절연막과의 계면 상에 발생하는 문제점을 해결하기는 어렵다.In order to solve this problem, a technique for reducing trap sites between polysilicon grains by injecting fluorine or nitrogen ions into a polysilicon layer has been disclosed in Korean Patent No. 223275, "Method for Forming Polysilicon Layers of Semiconductor Devices." . However, the above technique is a method for treating the interface between the grains in the polysilicon layer, and it is difficult to remove defects existing on the surface of the polysilicon film and to solve the problem occurring on the interface with the gate insulating film.
본 발명이 이루고자 하는 기술적 과제는, 반도체층의 결정화된 실리콘의 결함을 줄여 전기적 특성과 신뢰성에 안정을 주는 박막 트랜지스터와 그의 제조 방법을 제공함에 있다.SUMMARY OF THE INVENTION The present invention has been made in an effort to provide a thin film transistor and a method of manufacturing the same, which reduce defects of crystallized silicon in a semiconductor layer to stabilize electrical characteristics and reliability.
상기 기술적 과제를 이루기 위하여 본 발명은 기판 상에 비정질 실리콘막을 형성하는 단계; 상기 비정질 실리콘막을 결정화하여 폴리 실리콘막을 형성하는 단계; 상기 폴리 실리콘막을 수증기(H2O) 분위기에서 열처리를 하는 단계; 및 상기 열처리된 폴리실리콘막 상부에 절연막을 형성하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법을 제공한다.According to an aspect of the present invention, there is provided a method of forming an amorphous silicon film on a substrate; Crystallizing the amorphous silicon film to form a polysilicon film; Heat treating the polysilicon film in a water vapor (H 2 O) atmosphere; And forming an insulating film on the heat-treated polysilicon film.
상기 비정질 실리콘막은 저압화학기상증착(LPCVD) 방법으로 형성하는 것이 바람직하다.The amorphous silicon film is preferably formed by low pressure chemical vapor deposition (LPCVD).
상기 비정질 실리콘막을 형성하기 전에 기판 상에 버퍼층을 형성할 수 있다.Before forming the amorphous silicon film, a buffer layer may be formed on the substrate.
상기 버퍼층은 실리콘질화막(SiNx)또는 실리콘산화막(SiO2)일 수 있다.The buffer layer may be a silicon nitride layer (SiN x ) or a silicon oxide layer (SiO 2 ).
상기 결정화는 엑시머 레이저 결정화법(ELA)을 사용하여 수행하는 것이 바람직하다.The crystallization is preferably carried out using excimer laser crystallization (ELA).
상기 열처리는 급속열어닐링방법(rapid thermal annealing;RTA)으로 수행할 수 있다.The heat treatment may be performed by rapid thermal annealing (RTA).
상기 열처리는 650℃ 내지 720℃에서 시행하는 것이 바람직하다.The heat treatment is preferably carried out at 650 ℃ to 720 ℃.
또한 본 발명은 기판 상에 위치하는 반도체층과; 상기 반도체층 상부에 형성된 열산화막과; 상기 열산화막 상부에 형성된 CVD 절연막; 및 상기 CVD 절연막 상부에 형성된 게이트 전극을 포함하는 것을 특징으로 하는 박막 트랜지스터를 제공한다.In addition, the present invention is a semiconductor layer located on the substrate; A thermal oxide film formed on the semiconductor layer; A CVD insulating film formed on the thermal oxide film; And it provides a thin film transistor comprising a gate electrode formed on the CVD insulating film.
상기 반도체층은 폴리 실리콘막이고, 상기 열산화막은 폴리 실리콘막을 수증기(H2O) 분위기에서 열처리를 함으로써 형성될 수 있다.The semiconductor layer is a polysilicon film, and the thermal oxide film may be formed by heat-treating the polysilicon film in a water vapor (H 2 O) atmosphere.
상기 열산화막의 두께는 20 내지 40Å일 수 있다.The thermal oxide film may have a thickness of 20 to 40 kPa.
상기 반도체층 하부의 기판 상에 위치하는 버퍼층을 더욱 포함할 수 있다. The semiconductor device may further include a buffer layer positioned on the substrate under the semiconductor layer.
상기 버퍼층은 실리콘질화막(SiNx)또는 실리콘산화막(SiO2)일 수 있다.The buffer layer may be a silicon nitride layer (SiN x ) or a silicon oxide layer (SiO 2 ).
또한 본 발명은 상기의 박막 트랜지스터를 사용하는 것을 특징으로 하는 평판 표시 장치를 제공한다.In addition, the present invention provides a flat panel display device using the above-described thin film transistor.
상기 평판 표시 장치는 유기 전계 발광 표시 장치 또는 액정 표시 장치인 평 판 표시 장치일 수 있다.The flat panel display may be a flat panel display that is an organic electroluminescent display or a liquid crystal display.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예들을 상세히 설명한다. 다음에 소개되는 실시예들은 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되어지는 것이다. 따라서, 본 발명은 이하 설명되어지는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고, 도면들에 있어서, 층 및 영역의 길이, 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. The following embodiments are provided as examples to sufficiently convey the spirit of the present invention to those skilled in the art. Accordingly, the invention is not limited to the embodiments described below and may be embodied in other forms. In the drawings, lengths, thicknesses, and the like of layers and regions may be exaggerated for convenience. Like numbers refer to like elements throughout.
도 1 내지 도 3는 본 발명에 따른 박막 트랜지스터의 제조방법을 나타낸 단면도들이다.1 to 3 are cross-sectional views illustrating a method of manufacturing a thin film transistor according to the present invention.
도 1을 참조하면, 기판(200) 상에 비정질 실리콘막을 형성한다. 상기 비정질 실리콘막을 형성하기 전에 상기 기판(200) 상에 버퍼층(210)을 형성할 수도 있다. 상기 버퍼층(210)은 기판의 불순물이 소자내로 침투하는 것을 방지하기 위한 층이며, 실리콘질화막(SiNx) 또는 실리콘산화막(SiO2)으로 형성할 수 있다.Referring to FIG. 1, an amorphous silicon film is formed on a
상기 버퍼층(210) 상에 비정질 실리콘막을 형성한다. 상기 비정질 실리콘막은 화학기상증착법(CVD)으로 형성되는 것이 바람직하다. 상기 화학기상증착법은 저압화학기상증착법(LPCVD), 상압화학기상증착법(APCVD) 및 플라즈마화학기상증착법(PECVD)로 이루어진 군에서 선택되는 하나의 방법을 사용할 수 있다. 바람직하게는 저압화학기상증착법(LPCVD)를 사용할 수 있다. 저압화학기상증착법으로 비정질 실리콘막을 형성할 경우, 막질의 상태가 균일하고 공정 산포 가 줄어들어 결정화 공정 후 반도체층의 특성을 향상시킬 수 있다. 상기 비정질 실리콘막을 결정화하여 폴리 실리콘막(220)을 형성한다. 상기 결정화의 방법은 SPC, ELA, SLS, MILC, 및 MIC로 이루어진 군에서 선택되는 하나의 방법을 사용하여 수행할 수 있다. 상기 결정화는 엑시머 레이저 결정화법(ELA)을 사용하는 것이 바람직하다.An amorphous silicon film is formed on the
상기 결정화된 실리콘막(220)을 수증기(H2O) 분위기로 열처리한다. 상기 열처리는 급속열어닐링방법(rapid thermal annealing; RTA)일 수 있다. 상기 열처리는 H2O 5 ~ 30SCCM, N2 5~50SLM, 상압하의 분위기에서 이루어질 수 있다. 열처리가 상압하에서 진행 되므로 챔버의 크기에 따라 외부 가스 유입을 막기 위해 유량은 더 늘어날 수 있다. 또한, 상기 열처리는 650℃ 내지 720℃에서 수행하는 것이 바람직하고, 1분 내지 5분 동안 수행하는 것이 바람직하다. The crystallized
따라서, 상기 열처리 과정으로 인해, 폴리 실리콘막 표면의 댕글링 본드는 수증기(H2O) 내의 산소와 결합이 되어, 고정 전하(fixed charge)를 감소시키고, 폴리 실리콘막 표면은 큐어링(curing)된다. 또한 이로 인해, 결정화된 실리콘막(220) 상에 열산화막(SiO2 ; 225)이 형성된다. 상기 열산화막(225)의 두께는 20 내지 40Å일 수 있다. 또한, 결과적으로 상기 열산화막(225)은 폴리 실리콘막 표면의 댕글링 본드와 결합을 하며 이루어지는 것이므로, 실리콘막과 게이트 절연막 사이의 결함이 제거되어 계면 특성을 향상시킬 수 있다.Therefore, due to the heat treatment process, the dangling bond on the surface of the polysilicon film is combined with oxygen in the water vapor (H 2 O) to reduce the fixed charge, and the surface of the polysilicon film is cured. do. As a result, a thermal oxide film (SiO 2 ) 225 is formed on the crystallized
도 2를 참조하면, 상기 열처리된 폴리 실리콘막(220)과 열산화막(225)을 패 터닝함으로써, 반도체층(220a)과 상기 반도체층 상부의 열산화막(225a)이 형성된다. 이후에 상기 열산화막(225a)의 상부에 CVD 절연막(230)을 형성한다. 상기 CVD 절연막(230)은 통상적인 게이트 절연물질, 예를 들면 실리콘산화막(SiO2) 또는 질화실리콘막(SiNx)을 사용한다. 또한 상기 열산화막(225a)과 CVD 절연막(230)은 게이트 절연막의 역할을 하게 된다.Referring to FIG. 2, by patterning the heat-treated
상기 CVD 절연막(230) 상에 게이트 전극(240)을 형성한다. 상기 게이트 전극(240)은 기판 전체에 도전막을 형성하고, 하부의 반도체층(220a)에 부합하도록 패터닝하여 형성한다. 상기 패터닝 된 게이트 전극(240)을 마스크로 사용하여 반도체층(220a)에 이온 주입을 실시한다. 상기 이온 주입으로 인해 반도체층의 소스, 드레인 영역이 설정되고, 상기 소스, 드레인 영역의 설정으로 채널 영역이 정의된다.A
도 3을 참조하면, 상기 게이트 전극(240) 상에 층간 절연막(250)을 형성한다. 이후 상기 층간 절연막(250)과 게이트 절연막(230)을 관통하는 콘택홀(257)을 형성하여, 반도체층의 소스, 드레인 영역의 일부를 노출시킨다. 상기 콘택홀(257)을 채우고, 상기 노출된 소스, 드레인 영역과 콘택이 되도록 소스, 드레인 전극(263, 266)을 형성하여 박막 트랜지스터를 완성한다.Referring to FIG. 3, an
상기 박막트랜지스터는 폴리 실리콘막의 표면을 큐어링함으로써 반도체층의 표면을 처리하여 게이트 절연막과의 계면에서 일어나는 전하들의 트랩 현상을 방지할 수 있다. 또한, 상기 박막 트랜지스터는 고온의 수증기 열처리로 인해 열산화가 되어, 열산화막(SiO2)이 20 내지 40Å의 두께로 형성되므로 반도체층의 폴리 실리콘과 게이트 절연막 사이의 계면 특성이 향상되어, 안정적인 MOS 특성이 구현될 수 있으며, 그로 인해 소자의 전기적 특성과 신뢰성을 향상시킬 수 있다.The thin film transistor may treat the surface of the semiconductor layer by curing the surface of the polysilicon layer to prevent trapping of charges occurring at an interface with the gate insulating layer. In addition, since the thin film transistor is thermally oxidized due to high temperature steam heat treatment, and the thermal oxide film (SiO 2 ) is formed to a thickness of 20 to 40 kPa, the interface property between the polysilicon of the semiconductor layer and the gate insulating film is improved, thereby providing stable MOS. Characteristics can be implemented, thereby improving the electrical characteristics and reliability of the device.
상기의 제조 방법에 의하여 제조된 박막 트랜지스터는 평판 표시 장치에 사용할 수 있으며, 상기 평판 표시 장치는 유기 전계 발광 표시 장치 또는 액정 표시 장치인 평판 표시 장치인 것이 바람직하다.The thin film transistor manufactured by the above manufacturing method may be used in a flat panel display device, and the flat panel display device is preferably a flat panel display device which is an organic light emitting display device or a liquid crystal display device.
상기 평판 표시 장치에 본 발명에 따른 상기의 박막 트랜지스터를 사용할 경우, 소스, 드레인 전극이 형성된 기판 상에 전체에 걸쳐 보호막(270)을 형성한다. 그 후 보호막 하부의 소스 또는 드레인 전극(263, 266), 예를 들면 드레인 전극(266)과 보호막 상부의 화소 전극과 연결할 수 있도록 비아홀(277)을 형성한다. 상기 비아홀(277)을 채우는 화소 전극(280)의 형성 후 화소 전극의 상부에는 평판 표시 장치의 단위 화소를 형성하여, 평판 표시 장치를 제조한다.When the thin film transistor according to the present invention is used in the flat panel display device, the
본 발명에 따른 박막 트랜지스터는 고온의 수증기(H2O) 열처리로 인해 폴리 실리콘막과 게이트 절연막간의 경계면에 댕글링 본드가 줄어들어, 계면상에 고정 전하(fixed charge)가 줄어드는 효과가 있다. 따라서, 계면 특성이 향상되어 소자의 전기적 특성과 신뢰성을 개선시킬 수 있다. 또한, 그로 인한 열산화막(SiO2)은 이후 형성되는 게이트 절연막과 실리콘막 사이의 계면 특성을 더욱 향상시킬 수 있다. In the thin film transistor according to the present invention, the dangling bond is reduced at the interface between the polysilicon film and the gate insulating film due to high temperature steam (H 2 O) heat treatment, thereby reducing the fixed charge on the interface. Therefore, the interfacial properties can be improved to improve the electrical properties and reliability of the device. In addition, the resulting thermal oxide film (SiO 2 ) can further improve the interface between the gate insulating film and the silicon film to be formed later.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to a preferred embodiment of the present invention, those skilled in the art will be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below I can understand that you can.
Claims (14)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040035314A KR100685391B1 (en) | 2004-05-18 | 2004-05-18 | TFT, fabricating method of the same and flat panel display having the TFT |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040035314A KR100685391B1 (en) | 2004-05-18 | 2004-05-18 | TFT, fabricating method of the same and flat panel display having the TFT |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050110345A KR20050110345A (en) | 2005-11-23 |
KR100685391B1 true KR100685391B1 (en) | 2007-02-22 |
Family
ID=37285887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040035314A KR100685391B1 (en) | 2004-05-18 | 2004-05-18 | TFT, fabricating method of the same and flat panel display having the TFT |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100685391B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11961476B2 (en) | 2022-06-24 | 2024-04-16 | Samsung Display Co., Ltd. | Display device and method of driving the same |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006332172A (en) * | 2005-05-24 | 2006-12-07 | Mitsubishi Electric Corp | Semiconductor device and its manufacturing method |
KR100810638B1 (en) * | 2006-12-06 | 2008-03-07 | 삼성에스디아이 주식회사 | Thin film transistor and fabricating for the same and organic light emitting diode device display comprising the same |
KR100810639B1 (en) * | 2006-12-06 | 2008-03-07 | 삼성에스디아이 주식회사 | Thin film transistor and fabricating for the same and organic light emitting diode device display comprising the same |
KR101353537B1 (en) * | 2007-05-11 | 2014-01-23 | 삼성디스플레이 주식회사 | Method for manufacturing a thin film transistor and display device including thin film transistor manufactured by the method |
KR100974610B1 (en) * | 2007-12-28 | 2010-08-06 | 주식회사 비아트론 | The Method for Manufacturing Thin Film Transistor |
KR101015847B1 (en) | 2008-01-18 | 2011-02-23 | 삼성모바일디스플레이주식회사 | Thin film transistor and fabricating for the same and organic light emitting diode device display comprising the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0156020B1 (en) * | 1993-12-27 | 1998-12-01 | 쯔지 하루오 | Ion or catalyst elements for crystallization and semiconductor device having the same |
JPH11329972A (en) * | 1998-05-19 | 1999-11-30 | Ishikawajima Harima Heavy Ind Co Ltd | Method for forming semiconductor film |
JP2000315796A (en) | 1999-04-28 | 2000-11-14 | Matsushita Electric Ind Co Ltd | Method for forming thermal oxide film and manufacture of thin-film transistor |
KR20020068252A (en) * | 2001-02-20 | 2002-08-27 | 가부시키가이샤 히타치세이사쿠쇼 | Thin film transistor and method of manufacturing the same |
-
2004
- 2004-05-18 KR KR1020040035314A patent/KR100685391B1/en not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0156020B1 (en) * | 1993-12-27 | 1998-12-01 | 쯔지 하루오 | Ion or catalyst elements for crystallization and semiconductor device having the same |
JPH11329972A (en) * | 1998-05-19 | 1999-11-30 | Ishikawajima Harima Heavy Ind Co Ltd | Method for forming semiconductor film |
JP2000315796A (en) | 1999-04-28 | 2000-11-14 | Matsushita Electric Ind Co Ltd | Method for forming thermal oxide film and manufacture of thin-film transistor |
KR20020068252A (en) * | 2001-02-20 | 2002-08-27 | 가부시키가이샤 히타치세이사쿠쇼 | Thin film transistor and method of manufacturing the same |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11961476B2 (en) | 2022-06-24 | 2024-04-16 | Samsung Display Co., Ltd. | Display device and method of driving the same |
Also Published As
Publication number | Publication date |
---|---|
KR20050110345A (en) | 2005-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101774520B1 (en) | Treatment of gate dielectric for making high performance metal oxide and metal oxynitride thin film transistors | |
KR100601374B1 (en) | TFT, fabricating method of the same, and flat panel display having the TFT | |
KR100965259B1 (en) | Organic light emitting display device and the fabricating method of the same | |
KR100685391B1 (en) | TFT, fabricating method of the same and flat panel display having the TFT | |
KR20020057382A (en) | Method and apparatus for fabricating a semiconductor device | |
KR100666552B1 (en) | Method of fabricating a semiconductor device and a semiconductor fabricated by the same method | |
KR100623691B1 (en) | fabrication method of display device | |
KR100666563B1 (en) | Method of fabricating a semiconductor device and a semiconductor fabricated by the smae method | |
KR100685396B1 (en) | Method of fabricating a semiconductor device and a semiconductor fabricated bt the smae method | |
JP2002198364A (en) | Manufacturing method of semiconductor device | |
KR100611750B1 (en) | fabricating method of TFT and flat panel display having the TFT | |
KR100867921B1 (en) | Fabricating method of Thin film transistor | |
KR100796607B1 (en) | Poly silicon crystallization method and fabricating method for thin film transistor using the same | |
US20060088961A1 (en) | Method of fabricating poly crystalline silicon TFT | |
KR100611753B1 (en) | Method of fabricating TFT | |
KR100601373B1 (en) | TFT having double buffer layer and fabricating method of the same | |
JPH04221854A (en) | Thin film semiconductor device | |
KR100685395B1 (en) | Fabrication method of display device | |
KR100685428B1 (en) | Fabricating method of TFT | |
KR100623686B1 (en) | Method of fabricating TFT | |
KR100761072B1 (en) | Flat panel display and fabricating method of the same | |
KR100841370B1 (en) | Manufacturing method of thin film transistor | |
JP2006013438A (en) | Thin film transistor and its manufacturing method | |
KR100685409B1 (en) | Thin film transistor and method for fabricating the same | |
KR100615202B1 (en) | Thin film transistor, method of the TFT, and flat panel display device with the TFT |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130205 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140129 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20150130 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |