DE3710865C2 - - Google Patents
Info
- Publication number
- DE3710865C2 DE3710865C2 DE3710865A DE3710865A DE3710865C2 DE 3710865 C2 DE3710865 C2 DE 3710865C2 DE 3710865 A DE3710865 A DE 3710865A DE 3710865 A DE3710865 A DE 3710865A DE 3710865 C2 DE3710865 C2 DE 3710865C2
- Authority
- DE
- Germany
- Prior art keywords
- voltage
- supply voltage
- vcc
- semiconductor device
- external
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000004065 semiconductor Substances 0.000 claims description 54
- 239000000758 substrate Substances 0.000 claims description 8
- 230000005669 field effect Effects 0.000 claims description 2
- 229910044991 metal oxide Inorganic materials 0.000 claims description 2
- 150000004706 metal oxides Chemical class 0.000 claims description 2
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000018109 developmental process Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000012856 packing Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000003292 diminished effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
- G05F1/465—Internal voltage generators for integrated circuits, e.g. step down generators
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Automation & Control Theory (AREA)
- Radar, Positioning & Navigation (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Semiconductor Integrated Circuits (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Description
Die Erfindung geht aus von einer Halbleitervorrichtung
gemäß dem Oberbegriff
des Anspruchs 1.
Bei integrierten Halbleiterschaltungen, die Transistoren,
wie beispielsweise MOSFETs integrieren, wurde
die Packungsdichte von Jahr zu Jahr größer. Beispielsweise
befindet sich für Halbleiterspeicher ein 4- oder
16-Mbit-Dynamik-Direktzugriffsspeicher (im folgenden als
dRAM-Speicher bezeichnet) in Entwicklung. In solchen
Speichern mit sehr hoher Packungsdichte ist die
Mindestherstellungsabmessung von in Speicherzellen,
Dummy-Zellen (Scheinzellen), peripheren Ansteuerschaltungen
(einschließlich Abtastverstärkern) verwendeten
Transistoren usw. unter den Bereich eines Mikrons (also
in dem Sub-Mikron-Bereich) verringert. In diesem Fall
wird eine große Anzahl von Transistoren (im allgemeinen
mehrere Millionen von Transistoren) entsprechend
der am weitesten fortgeschrittensten Mikro-Musterbildung
erzeugt.
In einem in Mikrotechnik hergestellten dRAM sind die
Längen von MOSFETs, die dessen Innenschaltungen bilden,
vermindert. Wenn in diesem Fall eine Gleichstromversorgungsspannung
eines normalen Pegels (beispielsweise
5 V) an dem dRAM liegt, sind die Grundeigenschaften,
wie beispielsweise die Betriebszuverlässigkeit jedes
MOSFET und die dieelektrische Stabilität dessen Source-Drain-Strecke
in unerwünschter Weise vermindert. Dies
beruht darauf, daß das elektrische Feld in jedem in
Mikrotechnik hergestellten FET im Submikron-Bereich
zu stark ist. Das heißt, wenn die Kanallänge der
Transistoren vermindert wird, nimmt das im Transistor
erzeugte interne elektrische Feld nach Anlegen einer Spannung
an die Source-Drain-Strecke zu. Wenn als Ergebnis
eine normale MOS-Struktur einfach in Mikrotechnik ausgeführt
wird, so nimmt die dielektrische Durchbruchsstärke
in der Source-Drain-Strecke abrupt ab, um dadurch
die Betriebszuverlässigkeit des Halbleiterspeichers
herabzusetzen.
Um in einem herkömmlichen Speicher das obige Problem
zu lösen, ist eine Spannungsumsetzerschaltung in einer
hochintegrierten IC-Vorrichtung vorgesehen, damit eine
niedrige und konstante Versorgungsspannung zu Transistoren
gespeist wird, die in Mikrotechnik in der
Submikron-Größenordnung hergestellt sind und deren
interne Schaltungen bilden. Die Spannungsumsetzerschaltung
umfaßt eine Konstantspannungsschaltung zum Empfangen
einer äußeren Versorgungsspannung Vcc (beispielsweise
5 V) der bestehenden Normen (die äußere Versorgungsspannung
ist in üblicher Weise eingestellt, um
Vielseitigkeit herzustellen), und um eine Gleichspannung
Va (beispielsweise 3 bis 4 V) zu erzeugen, die
als eine interne Versorgungsspannung verringert ist.
Wenn in der herkömmlichen Spannungsumsetzerschaltung
eine von außen eingespeiste Gleichspannung erhöht wird
und die Versorgungsspannung für interne Schaltungen, also
die interne Versorgungsspannung, ein vorbestimmtes Potential
Va erreicht, ist die Ausgangsspannung der Spannungsumsetzerschaltung
festgelegt. Selbst wenn die Bezugsgleichspannung
weiter erhöht wird, wird die Ausgangsspannung
der Spannungsumsetzerschaltung konstant auf einem
Spannungspegel VA gehalten. Daher kann eine geeignete,
niedrige Versorgungsspannung stabil an die internen IC-Schaltungen
angelegt werden.
Bei integrierten Schaltungen mit derartigen Versorgungsspannungsumsetzerschaltungen
kann jedoch ein beschleunigter
Test zum Untersuchen der Betriebszuverlässigkeit der
integrierten Schaltungen aus dem folgenden Grund nicht
wirksam durchgeführt werden. In einem solchen Test muß
eine Versorgungsspannung höher als der gewöhnliche Spannungspegel
zwangsweise an die internen Schaltungen angelegt
werden. Mit anderen Worten, um eine langzeitige Betriebszuverlässigkeit
der integrierten Schaltungen kurzzeitig
zu bestätigen, muß eine Gleichspannung, die um
einige Volt höher als die normale Versorgungsspannung
Vcc ist, an die integrierten Schaltungen gelegt werden,
und ein normaler Betrieb muß unter derartigen ernsten
Bedingungen bestätigt werden. Da in diesem Fall die
Schaltung zum Erzeugen der konstanten Spannung in jede
integrierte Schaltung (IC) eingeschlossen ist, wird eine
vorgeschriebene niedrige Gleichspannung automatisch an
die interne Schaltungen durch das Verhalten der Versorgungsspannungsumsetzerschaltung angelegt, selbst wenn
die Hochspannung für den beschleunigten Test dort anliegt.
Als Ergebnis kann eine derartige Hochspannung
nicht direkt an die internen Schaltungen angelegt werden,
und der beschleunigte Test kann nicht durchgeführt
werden.
Um dieses Problem zu überwinden, können die Eigenschaften
des Konstantspannungsgenerators wie folgt abgeändert
werden. Ein zweiter Bezugspegel Vb wird um einige Volt
höher als der Bezugspegel eingestellt. Wenn die an die
integrierten Schaltungen (IC) angelegte externe Gleichstromversorgungsspannung
die zweite Bezugsspannung überschreitet,
erzeugt der Generator eine Spannung proportional
zu der externen Spannung. Mit anderen Worten,
eine Konstantspannungserzeugungswirkung ist innerhalb
des Bereiches zwischen der ersten und der zweiten Bezugsspannung
Va und Vb beschränkt (Va<Vb). Wenn die an den
integrierten Schaltungen (IC) anliegende Gleichstromversorgungsspannung
niedriger als die erste Bezugsspannung
Oder höher als die zweite Bezugsspannung ist, wird die
sich proportional zur Größe der äußeren Versorgungsspannung
ändernde Spannung an die interne integrierte Schaltung
(IC) angelegt. Wenn daher die Testspannung
ausreichend hoch eingestellt ist, um den zweiten
Bezugspegel zu überschreiten, kann der beschleunigte
Test durchgeführt werden. Wenn im Normalbetrieb die an
die interne integrierte Schaltung (IC) angelegte Spannung
innerhalb des Bereiches zwischen den Spannungen Va
und Vb eingestellt ist, kann eine konstante Spannungserzeugung
in normaler Betriebsart gewährleistet werden.
Bei dieser Anordnung ist jedoch die Spannweite für ein
stabiles Einspeisen der Versorgungsspannung in die interne
integrierte Schaltung (IC) in unerwünschter Weise eingeschränkt,
was andere entscheidende Nachteile nach sich
zieht.
Es ist daher Aufgabe der vorliegenden Erfindung, eine
neue und verbesserte sehr groß integrierte Halbleitervorrichtung
zu schaffen, die in geeigneter Weise eine
niedrige Gleichspannung an interne Schaltungen mit weiter
Spanne unabhängig von Schwankungen einer von
außen eingespeisten Versorgungsspannung anlegen kann
und die einen wirksamen beschleunigten Test erlaubt.
Diese Aufgabe wird bei einer Halbleitervorrichtung nach
dem Oberbegriff des Patentanspruches 1 erfindungsgemäß
durch die in dessen kennzeichnendem Teil enthaltenen
Merkmale gelöst.
Die vorliegende Erfindung bezieht sich also auf eine
spezielle Halbleitervorrichtung in integrierter Technik,
die auf einem Halbleitersubstrat ausgeführte interne
Schaltungen hat. Die internen Schaltungen sind durch
in Mikrotechnik erzeugte Transistoren gebildet. Die
Halbleitervorrichtung umfaßt einen Konstantspannungsgenerator,
der als eine Versorgungsspannungsumsetzerschaltung
dient. Der Generator empfängt eine von außen
eingespeiste Gleichstromversorgungsspannung in der normalen
Betriebsart der Halbleitervorrichtung und erzeugt
eine interne Versorgungsspannung, die niedriger als die
zuerst genannte Spannung ist. Die interne Versorgungsspannung
wird im wesentlichen konstant gehalten unabhängig
von der Größe der von außen angelegten Spannung,
und sie wird zu den internen Schaltungen der Halbleitervorrichtung
gespeist. Eine automatische Schalteinrichtung
ist auf dem Substrat angeordnet und parallel mit dem
Konstantspannungsgenerator verbunden. Wenn ein beschleunigter
Test durchgeführt wird, um die Betriebzuverlässigkeit
der Halbleitervorrichtung zu prüfen,
so schaltet die Schalteinrichtung automatisch einen
Spannungsanlegungspfad für die internen Schaltungen um,
damit dadurch direkt die externe Versorgungsspannung mit
einem höheren Pegel als der normale Spannungspegel an die
internen Schaltungen angelegt werden kann.
Vorteilhafte Weiterbildungen der Erfindung ergeben sich
insbesondere aus den Patentansprüchen 2 bis 7.
Nachfolgend wird die Erfindung anhand der Zeichnung
näher erläutert. Es zeigt:
Fig. 1 ein Blockschaltbild mit einer Schaltungsanordnung
der integrierten Halbleitervorrichtung einschließlich
eines Konstantspannungsgenerators und eines
Betriebsart-Änderungssteuergliedes nach einem bevorzugten
Ausführungsbeispiel der Erfindung,
Fig. 2 eine Kurve zur Erläuterung der Änderung der
internen Versorgungsspannung für einen Hauptschaltungsabschnitt
der Halbleitervorrichtung
mit einer von außen eingespeisten Versorgungsspannung
in einer normalen Betriebsart und in
einer beschleunigten Testbetriebsart,
Fig. ein Diagramm mit dem Schaltungsaufbau des Betriebsart-Änderungssteuergliedes
in der Halbleitervorrichtung
von Fig. 1,
Fig. 4 eine Kurve mit der Beziehung zwischen der äußeren
Versorgungsspannung und den Ausgangsspannungspegeln
von zwei Gleichstrom-Spannungsgeneratoren,
die in einer Steuerschaltung des Betriebsart-Änderungssteuergliedes
vorgesehen sind, und
Fig. 5A bis 5H Diagramme mit Signalformen der wesentlichen
elektrischen Signale, die in den Hauptteilen
des in Fig. 3 gezeigten Betriebsart-Änderungssteuergliedes
erzeugt sind.
In der Fig. 1 bezeichnet ein Block 10 in Strichlinien
ein Siliziumchipsubstrat der integrierten Halbleitervorrichtung
(IC) nach einem bevorzugten Ausführungsbeispiel
der Erfindung. Ein interner Hauptschaltungsabschnitt
12 besteht aus hochintegrierten Transistoren,
wie beispielsweise Metall-Oxid-Halbleiter-Feldeffekttransistoren
(im folgenden als "MOSFETs" bezeichnet).
Diese MOSFETs sind auf einem Substrat 10 mittels fortgeschrittener
Mikroherstellungstechnik ausgeführt, um
eine verminderte Kanallänge in der Größenordnung von
Submikron zu haben. Wenn die Vorrichtung eine logische
LSI (LSI=Large Scale Integration)-Schaltung ist, kann
der Schaltungsabschnitt 12 eine logische Anordnung umfassen,
die eine arithmetische logische Einheit bildet.
Ist die Vorrichtung ein Speicher, so kann der Schaltungsabschnitt
12 eine Speicherzellenmatrix, eine Ansteuerschaltung
und dergleichen aufweisen.
Ein Konstantspannungsgenerator 14 ist auf dem Substrat 10
vorgesehen und mit einem Versorgungsspannungsanschluß 16,
einem Masseanschluß 18 und dem Hauptschaltungsabschnitt
12 verbunden. Der Spannungsgenerator 14 dient als Gleichstrom-Versorgungsspannungsumsetzer.
Die Halbleitervorrichtung
ist mit der Gleichstromversorgungsspannung Vcc vorgespannt,
die über einen Anschluß 16 extern angelegt ist.
Der Spannungsgenerator 14 empfängt eine externe Versorgungsspannung
Vcc, um eine eingestellte Gleichspannung Vcci
zu erzeugen, die niedriger als die externe Versorgungsspannung
Vcc ist, so daß die Betriebszuverlässigkeit der
die Hauptschaltung 12 bildenden, in Mikrotechnik hergestellten
MOSFETs verbessert ist. Wenn beispielsweise die
Versorgungsspannung Vcc 5 V beträgt, liegt die interne Versorgungsspannung
Vcci bei 3 V. Der Ausgangspegel des
Spannungsgenerators 14 ist stabilisiert, um bei einem
Bezugspegel Vr unabhängig von Änderungen in der externen
Versorgungsspannung Vcc zu bleiben. Die Ausgangsspannung
Vr des Spannungsgenerators 14 wird als interne Versorgungsspannung
Vcci zum Hauptschaltungsabschnitt 12 über eine
interne Versorgungsleitung L 1 gespeist.
Eine automatische Schalteinrichtung 20 ist parallel mit
dem Spannungsgenerator 14 verbunden, um als ein Betriebsart-Änderungssteuerglied
zu dienen, das die Spannungsversorgungsstrecke
für den Hauptschaltungsabschnitt 12
entsprechend einer Änderung in den Betriebsarten der Halbleitervorrichtung
ändert. Das heißt, das Betriebsart-
Änderungssteuerglied umfaßt ein Schaltelement 22 und
eine Steuerschaltung 24. Das Schaltelement 22 kann ein
p-Kanal-MOSFET Q sein, der von der gleichen Art wie der
in der Hauptschaltung 12 verwendete Transistor ist. Der
MOSFET Q liegt zwischen dem Versorgungsanschluß 16 und
der internen Versorgungsleitung Transistor L 1. Die Steuerschaltung
24 erfaßt, ob die Halbleitervorrichtung in einer normalen
Betriebsart oder in einer beschleunigten Testbetriebsart
ist. Wenn sie erfaßt, daß die Vorrichtung
in der normalen Betriebsart arbeitet, so steuert die
Steuerschaltung 24 den MOSFET Q derart, daß er nichtleitend
wird. Da unter einer derartigen Bedingung der
Spannungsversorgungsanschluß 16 mit dem Hauptschaltungsabschnitt
12 über den Spannungsgenerator 14 verbunden
ist, wird eine konstante Ausgangsspannung Vr des Spannungsgenerators
14 zum Hauptschaltungsabschnitt 12 gespeist.
Wenn andererseits erfaßt wird, daß die Vorrichtung
in der beschleunigten Testbetriebsart arbeitet,
macht die Steuerschaltung 24 den MOSFET Q leitend, um
den Spannungsgenerator 14 zu überbrücken oder nebenzuschließen.
Unter dieser Bedingung ist der Versorgungsanschluß
16 direkt mit dem Hauptschaltungsabschnitt 12
verbunden, so daß die externe Versorgungsspannung Vcc
direkt an den Hauptschaltungsabschnitt 12 angelegt
ist.
Die Betriebsartänderung der Halbleitervorrichtung mittels
des Betriebsart-Änderungssteuergliedes 20 wird im
folgenden anhand der Kurve von Fig. 2 näher erläutert,
die die Beziehung zwischen der an die Halbleitervorrichtung
angelegten externen Versorgungsspannung Vcc
und der internen Versorgungsspannung Vcci darin darstellt.
Ein Schalttransistor Q des Betriebsart-Änderungssteuergliedes
20 wird durch eine Steuerschaltung 24 nichtleitend
gemacht. Unter dieser Anfangsbedingung des Steuergliedes
20 liegt eine Ausgangsspannung des Konstantspannungsgenerators
14 am Hauptschaltungsabschnitt 12.
Wenn in der normalen Betriebsart der Halbleitervorrichtung
die externe Versorgungsspannung Vcc graduell
von 0 V ansteigt, wächst die Ausgangsspannung Vcci des
Spannungsgenerators 14 linear proportional zur Spannung
Vcc an, wie dies durch einen Pfeil 26 in Fig. 2
angedeutet ist. Wenn die Spannung Vcc anwächst und
einen Potentialpegel V 1 (=3 V) erreicht, wird die
Spannung Vcci des Generators 14 bei dem Bezugspegel
Vr (=3 V) festgelegt. Selbst wenn die Spannung Vcc
über den Pegel V 1 anwächst, wird die Spannung Vcci
des Generators 14 bei einem Bezugspegel Vr gehalten,
wie dies durch einen Pfeil 28 angedeutet ist. Die
Kennlinie in Fig. 2 zeigt, daß die Ausgangsspannung
Vcci des Spannungsgenerators 14 bei einem Bezugspegel
Vr gehalten wird, selbst wenn eine externe Versorgungsspannung
Vcc weiter bis zu einem Potentialpegel V 2
(=8 V) ansteigt. Wenn daher in der normalen Betriebsart
die externe Versorgungsspannung Vcc von 5 V an die
Halbleitervorrichtung angelegt wird, wird eine Spannung
Vcci mit einem Pegel Vr von 3 V von dem Konstantspannungsgenerator
14 an den Hauptschaltungsabschnitt
12 angelegt.
In der beschleunigten Testbetriebsart der Halbleitervorrichtung
wird eine externe Versorgungsspannung Vcc
auf einen Spannungspegel V 3 (beispielsweise 8,5 V) eingestellt,
der höher als ein Spannungspegel V 2 ist, und
er wird dann vermindert und auf einen Spannungspegel V 4
(beispielsweise 2,5 V) eingestellt, der etwas niedriger
als der Spannungspegel V 1 ist. Derartige Änderungen in
der externen Versorgungsspannung Vcc werden mittels
einer Steuerschaltung 24 erfaßt, die mit dem Versorgungsanschluß
16 verbunden ist. In diesem Fall wird
der MOSFET Q unter Steuerung der Steuerschaltung 24
leitend gemacht.
Die Eingangs- und Ausgangsanschlüsse des Konstantspannungsgenerators
14 sind nebengeschlossen bzw. überbrückt,
und der Versorgungsanschluß 16 ist direkt mit
dem Hauptschaltungsabschnitt 12 verbunden. In der beschleunigten
Testbetriebsart wird der MOSFET Q leitend
gehalten. Wenn die externe Versorgungsspannung Vcc erneut
über den Potentialpegel V 1 angehoben wird, ist
der Hauptschaltungsabschnitt 12 mit der externen Versorgungsspannung
Vcc beaufschlagt, die den Bezugsspannungspegel
Vr überschreitet. In anderen Worten,
die an die Halbleitervorrichtung angelegte Spannung
Vcci wird linear auf einen hohen Spannungspegel gesteigert,
der für einen beschleunigten Test erforderlich
ist, wie dies durch einen Pfeil 32 angedeutet ist,
um dadurch den beschleunigten Test der Halbleitervorrichtung
durchzuführen.
Wenn die beschleunigte Testbetriebsart der Halbleitervorrichtung
abgeschlossen ist, wird die externe Versorgungsspannung
Vcc auf 0 V vermindert, wie dies durch
einen Pfeil 34 in Fig. 2 angedeutet ist. Wenn die
Änderung in der Spannung Vcc durch die Steuerschaltung
24 erfaßt wird, macht die Steuerschaltung 24 den
MOSFET Q nicht leitend. Daher wird das Betriebsart-Änderungssteuerglied
20 dazu veranlaßt, die Halbleitervorrichtung
in die normale Betriebsart zu setzen. Wenn
die Spannung Vcc auf den normalen Pegel, d. h. 5 V, eingestellt
ist, wird die Ausgangsspannung des Generators
14 mit dem Bezugsspannungspegel Vr stabil als interne
Versorgungsspannung Vcci an den Hauptschaltungsabschnitt
12 in der oben beschriebenen Weise angelegt.
Im folgenden wird der Schaltungsaufbau der Steuerschaltung
24 des Betriebsart-Änderungssteuergliedes 20 anhand
der Fig. 3 näher erläutert. Die Steuerschaltung 24
umfaßt zwei Spannungsgeneratoren 40 und 42, die konstant
Gleichspannungen von festen Potentialpegeln erzeugen.
Der Ausgang des einen Gleichspannungsgenerators
14 ist mit einem nichtinvertierenden Eingang
eines Differenzverstärkers 44 verbunden. Der Ausgang
des anderen Gleichspannungsgenerators 42 ist an einen
invertierenden Eingang des Differenzverstärkers 46 angeschlossen.
Die Differenzverstärker 44 und 46 dienen
als Spannungsvergleicher. Ein invertierender Eingangsanschluß
des Differenzverstärkers 44 ist gemeinsam mit
einem nichtinvertierenden Eingangsanschluß des Differenzverstärkers
46 durch eine Leitung L 2 verbunden, die an
einen Knoten 48 einer Reihenschaltung von Widerständen
R 1 und R 2 angeschlossen ist, welche dazu dienen, eine
Bezugsspannung für die Spannungsvergleicher 44 und 46
zu liefern. Eine externe Versorgungsspannung Vcc liegt
an einem Anschluß der Reihenwiderstände R 1 und R 2. Der
andere Anschluß 52 ist geerdet.
Die Ausgänge der Differenzverstärker 44 und 46 sind
jeweils mit Flip-Flops 54 und 56 verbunden. Jedes der
Flip-Flops 54 und 56 besteht aus zwei NAND-Gattern 58
und 60 bzw. 62 und 64. Im Flip-Flop 54 hat das NAND-Gatter
58 einen mit dem Ausgang des Vergleichers 44
verbundenen ersten Eingang, einen an einen Ausgang
des NAND-Gatters 60 angeschlossenen zweiten Eingang
und einen mit einem ersten Eingang des NAND-Gatters
60 verbundenen Ausgang; das NAND-Gatter 60 hat einen
zweiten Eingang, der an einen Knotenpunkt 66 der
Reihenschaltung der Widerstände R 3 und R 4 angeschlossen
ist. Diese Widerstände liegen in Reihe zwischen
Anschlüssen 68 und 70. Eine externe Versorgungsspannung
Vcc liegt an einem Anschluß 68, während der andere
Anschluß 70 geerdet ist. Ein Kondensator C ist
parallel zum Widerstand R 4 vorgesehen. Die Widerstände
R 3 und R 4 und der Kondensator C bilden eine
Schaltung zum Auslösen des Flip-Flops 54. Im anderen
Flip-Flop 56 ist ein erster Eingang des NAND-Gatters
62 mit dem Ausgang des NAND-Gatters 58 verbunden; ein
zweiter Eingang des NAND-Gatters 62 ist an einen Ausgang
des NAND-Gatters 64 angeschlossen; der Ausgang
des NAND-Gatters 62 ist mit einem ersten Eingang des
NAND-Gatters 64 und einer Steuerelektrode des Schalt-MOSFET
Q verbunden. Das NAND-Gatter 64 hat einen zweiten
Eingang, der an den Ausgang des Spannungsvergleichers
46 angeschlossen ist.
Fig. 4 zeigt eine Kurve für die Ausgangsspannung der
in der in Fig. 3 dargestellten Steuerschaltung 24 angeordneten
Gleichspannungsgeneratoren 40 und 42. Wenn
die an den Anschluß 50 angelegte externe Versorgungsspannung
Vcc anwächst, so steigt das Potential an den
Reihenwiderständen R 1 und R 2 in Fig. 3 linear entsprechend
V =α Vcc ( α <1) an, wie dies durch eine
Strichlinie 72 in Fig. 4 angedeutet ist. Die Ausgangsspannung
Vol des Spannungsgenerators 14 wird auf einem
konstanten Potential, d. h. a V 2 (wobei V 2 eine höhere
Bezugsspannung in der Kurve von Fig. 2 ist) gehalten.
Die Ausgangsspannung Vo 2 des Spannungsgenerators 42 wird
auf einem konstanten Potential α V 1 (wobei V 1 eine
niedrigere Bezugsspannung in der Kurve von Fig. 2 ist)
gehalten.
Die Betriebsart der Steuerschaltung 24 wird im folgenden
anhand der Fig. 4 und der Signalformen der in Fig. 5A
bis 5H gezeigten Signale näher beschrieben. Wenn eine
äußere Versorgungsspannung Vcc, die an die Halbleitervorrichtung
angelegt ist, schrittweise von Null anwächst,
wie dies durch eine Vollinie 78 in Fig. 5A gezeigt
ist, und ein Potential V 1 in einer vorbestimmten
Zeitdauer erreicht, so entspricht diese vorbestimmte
Zeitdauer der Zeitdauer, in der das Potential an einem
Knoten 48 zwischen den Reihenwiderständen R 1 und R 2
niedriger als beide Ausgangsspannungen Vo 1 und Vo 2 der
Gleichspannungsgeneratoren 40 und 42 ist. Während dieser
Zeitdauer erzeugt ein Vergleicher 44 ein Ausgangssignal
eines logischen "hohen" Pegels (vgl. Fig. 5C).
Der Vergleicher 46 erzeugt ein Ausgangssignal eines
logischen "niedrigen" Pegels (vgl. Fig. 5D). Die Reihenwiderstände
R 3 und R 4 in der Auslösungs- oder Initialisierungsschaltung
im Flip-Flop 54 werden auf 0 V nach
einleitender oder anfänglicher Anlegung der externen
Versorgungsspannung Vcc gehalten, wie dies in Fig. 5B
gezeigt ist. Das Ausgangspotential des NAND-Gatters 60
hat einen logischen "hohen" Pegel, wie dies in Fig. 5F
dargestellt ist. Das Ausgangspotential des NAND-Gatters
58 hat einen logischen "niedrigen" Pegel, wie dies in
Fig. 5E gezeigt ist. In diesem Fall hat das Ausgangspotential
des NAND-Gatters 64 im Flip-Flop 56 einen
logischen "hohen" Pegel, wie dies in Fig. 5G dargestellt
ist. Das Ausgangspotential des NAND-Gatters 62, d. h.,
das Ausgangspotential des Flip-Flops 56 (dieses
Potential liegt an der Steuerelektrode des Schalt-MOSFETs
Q) wird auf einem logischen "hohen" Pegel gehalten
(vgl. Fig. 5H). In diesem Zustand wird der p-Kanal
MOSFET Q nichtleitend gemacht.
Wenn eine äußere Versorgungsspannung Vcc den Potentialpegel
V 1 überschreitet, wird die Ausgangsspannung des
Vergleichers 46 vom logischen "niedrigen" Pegel auf
einen logischen "hohen" Pegel umgekehrt, wie dies durch
eine Linie 82 angedeutet ist (vgl. Fig. 5D). Abhängig
hiervon wird eine Ausgangsspannung des NAND-Gatters 64
von einem logischen "hohen" Pegel auf einen logischen
"niedrigen" Pegel umgekehrt, wie dies durch eine Linie 84
in Fig. 5G angezeigt ist. In diesem Fall wird die
Ausgangsspannung des Flip-Flops 56 noch auf einem
logischen "hohen" Pegel gehalten.
Wenn eine äußere Versorgungsspannung Vcc weiter anwächst
und den Potentialpegel V 2 überschreitet, so
wird die Ausgangsspannung des Vergleichers 44 von
einem logischen "hohen" Pegel zu einem logischen
"niedrigen" Pegel umgekehrt, wie dies durch eine
Linie 86 in Fig. 5C angedeutet ist. Abhängig hiervon
wird die Ausgangsspannung des NAND-Gatters 58 von
einem logischen "niedrigen" auf einen logischen "hohen"
Pegel umgekehrt, wie dies durch eine Linie 88 in Fig. 5E
angedeutet ist. Die Ausgangsspannung des NAND-Gatters
60 wird auf einen logischen "niedrigen" Pegel umgekehrt,
wie dies durch eine Linie 90 in Fig. 5F angedeutet ist.
In diesem Fall wird die Ausgangsspannung des Flip-Flops
56 noch auf einem logischen "hohen" Pegel gehalten.
Unter dieser Bedingung wird die Ausgangsspannung des
anderen Flip-Flops 56 auf einem logischen "hohen" Pegel
gehalten, da die Ausgangsspannung des NAND-Gatters 64
auf einem logischen "niedrigen" Pegel gehalten ist, wie
dies in Fig. 5G gezeigt ist.
Wenn die externe Versorgungsspannung Vcc vom Potentialpegel
V 2 angehoben und dann unter den Pegel V 2 abgesenkt
wird, wie dies durch eine Linie 92 in Fig. 5A angedeutet
ist (diese Potentialänderung entspricht der durch
eine Linie 30 in Fig. 2 angedeuteten Änderung), dann
wird die Ausgangsspannung des Vergleichers 44 erneut
auf einen logischen "hohen" Pegel invertiert oder umgekehrt,
wie dies durch eine Linie 94 in Fig. 5C angedeutet
ist. Wenn die externe Versorgungsspannung Vcc
weiter unter den Potentialpegel V 1 abgesenkt wird, so
wird die Ausgangsspannung des Vergleichers 46 auf einen
"niedrigen" Pegel invertiert oder umgekehrt, wie dies
durch eine Linie 96 in Fig. 5D gezeigt ist. Abhängig
hiervon wird der Ausgangsspannungspegel des NAND-Gatters
64 im Flip-Flop 56 von einem logischen "niedrigen"
Pegel auf einen logischen "hohen" Pegel umgekehrt, wie
dies durch eine Linie 98 in Fig. 5G gezeigt ist. Als
Ergebnis wird die Ausgangsspannung des Flip-Flops 56
auf einen logischen "niedrigen" Pegel invertiert, wie
dies durch eine Linie 100 in Fig. 5H gezeigt ist. Die
Spannung des logischen "niedrigen" Pegels liegt am
Steueranschluß des MOSFET Q, und der MOSFET Q wird
leitend gemacht. Wie oben erläutert wurde, liegt eine
erhöhte externe Versorgungsspannung Vcc direkt an einem
Hauptschaltungsabschnitt 12 der Halbleitervorrichtung.
Daher wird die Halbleitervorrichtung von der normalen
Betriebsart in die Testbetriebsart geschaltet, und es
kann der beschleunigte Test durchgeführt werden.
Wenn die externe Versorgungsspannung Vcc nicht den
Potentialpegel V 2 überschreitet, so wird die Ausgangsspannung
des NAND-Gatters 2, die als die Ausgangsspannung
des Flip-Flops 56 dient, auf einem
logischen "hohen" Pegel gehalten. Die Steuerspannung
des MOSFET Q wird auf einem logischen "hohen"
Pegel gehalten. Daher wird der MOSFET Q nichtleitend
gemacht, und der Hauptschaltungsabschnitt 12 in der
Halbleitervorrichtung wird normal mit einer internen
Versorgungsspannung VCCi versorgt, die einen Bezugspegel
Vr von dem Konstantspannungsgenerator 14 hat,
der als Spannungsumsetzer dient.
Da entsprechend diesem Ausführungsbeispiel das Betriebsart-
Änderungssteuerglied 20 in der Halbleitervorrichtung
angeordnet ist, kann die Betriebsart der Vorrichtung
willkürlich gesteuert werden. Wenn in der
beschleunigten Testbetriebsart der Halbleitervorrichtung
eine externe Versorgungsspannung Vcc geändert
wird, wie dies durch Linien 28 und 30 der Kurve in
Fig. 2 angedeutet ist, so erfaßt das Betriebsart-
Änderungssteuerglied 20 automatisch Änderungen in der externen
Versorgungsspannung Vcc und ändert die elektrischen
Bedingungen des Schaltelementes 22. In der Halbleitervorrichtung
wird der Spannungsgenerator 14 zum
Erzeugen der Spannung Vcci in äquivalenter Weise von
dem internen Hauptschaltungsabschnitt 12 getrennt,
und gleichzeitig wird eine erhöhte Testversorgungsspannung
Vcc direkt an den Hauptschaltungsabschnitt
12 gelegt. Wenn jedoch die an der Halbleitervorrichtung
anliegende Spannung Vcc unter einem vorbestimmten
Potential (V 2) liegt, behält das Schaltelement 22 den
Anfangszustand bei. Die Vorrichtung wird in die normale
Betriebsart gesetzt, und der Hauptschaltungsabschnitt
12 ist gewöhnlich mit einer internen Versorgungsspannung
Vcci beaufschlagt, die durch den Spannungsgenerator
14 eingestellt ist. Eine geeignete
niedrige interne Versorgungsspannung Vcci, die nicht
die in Mikrotechnik hergestellten Transistoren beeinträchtigt,
kann wirksam an den Schaltungsabschnitt 12
in der Halbleitervorrichtung angelegt werden, um dadurch
die Zuverlässigkeit der hochintegrierten Halbleitervorrichtung
zu verbessern. Zusätzlich kann die Betriebsspanne
für die externe Versorgungsspannung Vcc
in der normalen Betriebsart der Halbleitervorrichtung
vergrößert werden. Das heißt, selbst wenn in der normalen
Betriebsart Schwankungen in der externen Versorgungsspannung
Vcc groß sind, kann eine niedrige
interne Versorgungsspannung Vcci stabil an den internen
Schaltungsabschnitt 12 aus dem folgenden Grund angelegt
werden: Die Betriebsartänderung der Halbleitervorrichtung
beruht nicht auf einer Erfassung bezüglich
des festen Potentialbezugsmaßes, das höher als die
externe Versorgungsspannung Vcc ist (herkömmliche
Technik), sondern auf einer Erfassung spezieller
zeitlicher Änderungen in der externen Versorgungsspannung
Vcc.
Obwohl die Erfindung oben anhand eines speziellen
Ausführungsbeispiels erläutert wurde, ist selbstverständlich,
daß zahlreiche Abwandlungen hiervon möglich
sind.
Beispielsweise wird im obigen Ausführungsbeispiel ein
Schaltelement als Betriebsart-Änderungsschaltung zwischen
die externen und internen Versorgungsleitungen
unabhängig von einer Spannungsversorgungsumsetzerschaltung
eingesetzt, und eine Ein/Aus-Steuerschaltung
zum Wählen dieser Versorgungsleitungen ist vorgesehen.
Wenn jedoch die Versorgungsspannungsumsetzerschaltung
einen Bezugsspannungsgenerator zum Einstellen
einer internen Versorgungsspannung aufweist, kann
eine Ausgangsspannung durch die gleiche Steuerschaltung
wie in Fig. 3 geschaltet werden. In dem obigen Ausführungsbeispiel
schaltet die Steuerschaltung automatisch
das Schaltelement nach Überstreichen befriedigender
vorbestimmter Bedingungen der externen Spannungsversorgung
ein/aus. Wenn jedoch ein Anschluß zum Steuern
des Schaltelementes außerhalb des Chips vorgesehen werden
kann, so kann ein Betriebsartschalten durchgeführt
werden, ohne die Steuerschaltung im obigen Ausführungsbeispiel
zu verwenden.
Claims (7)
1. Halbleitervorrichtung mit einer aus einem Halbleitersubstrat
(10) gebildeten integrierten Schaltung (12),
die einerseits in einer ersten Betriebsart betreibbar
ist und andererseits in einer zweiten Betriebsart einem
beschleunigten Test unterzogen werden kann, mit einem auf
dem Halbleitersubstrat (10) ausgeführten und mit der integrierten
Schaltung (12) verbundenen Spannungsgenerator (14)
zum Empfangen einer von außen eingespeisten Versorgungsgleichspannung
(Vcc), um eine eingestellte Gleichspannung
(Vcci) zu erzeugen, die niedriger als die externe Versorgungsgleichspannung
(Vcc) ist und deren Wert unabhängig von
der externen Versorgungsgleichspannung (Vcc) im wesentlichen
konstant bleibt, dadurch gekennzeichnet, daß auf dem Substrat
(10) eine Schalteinrichtung (20) vorgesehen und mit
der integrierten Schaltung (12) verbunden ist, um die eingestellte
Gleichspannung (Vcci) an die integrierte Schaltung
(12) als eine interne Versorgungsspannung in der ersten
Betriebsart anzulegen und um, wenn die Vorrichtung in der
zweiten Betriebsart arbeitet, die externe Versorgungsgleichspannung
(Vcc) direkt an die integrierte Schaltung (12) anzulegen.
2. Halbleitervorrichtung nach Anspruch 1, dadurch gekennzeichnet,
daß die Schalteinrichtung (20) den zeitlichen Verlauf
der an der Halbleitervorrichtung anliegenden externen Versorgungsspannung
(Vcc) erfaßt und bei einem bestimmten Verlauf
die Betriebsart der Halbleitervorrichtung automatisch
von der ersten Betriebsart in die zweite Betriebsart ändert.
3. Halbleitervorrichtung nach Anspruch 2, dadurch gekennzeichnet,
daß die Schalteinrichtung umfaßt:
eine parallel zu dem Spannungsgenerator (14) liegende Schaltvorrichtung (22) und eine mit der Schaltvorrichtung (22) verbundene Steuerschaltung (24), die den zeitlichen Verlauf der externen Versorgungsgleichspannung (Vcc) erfaßt und bei einem bestimmten Verlauf den elektrischen Zustand der Schaltvorrichtung (22) so ändert, daß die externe Versorgungsgleichspannung direkt an der integrierten Schaltung (12) anliegt.
eine parallel zu dem Spannungsgenerator (14) liegende Schaltvorrichtung (22) und eine mit der Schaltvorrichtung (22) verbundene Steuerschaltung (24), die den zeitlichen Verlauf der externen Versorgungsgleichspannung (Vcc) erfaßt und bei einem bestimmten Verlauf den elektrischen Zustand der Schaltvorrichtung (22) so ändert, daß die externe Versorgungsgleichspannung direkt an der integrierten Schaltung (12) anliegt.
4. Halbleitervorrichtung nach Anspruch 3, dadurch gekennzeichnet,
daß von der Steuerschaltung (24) ein Anstieg der
externen Versorgungsspannung (Vcc) über eine erste Bezugsspannung
(V 1) entsprechend der internen Versorgungsspannung
(Vcci) der Halbleitervorrichtung und über eine zweite
Bezugsspannung (V 2) höher als die erste Bezugsspannung (V 1)
und ein dann folgender Abfall unter die zweite Bezugsspannung
(V 2) und die erste Bezugsspannung (V 1) erfaßt wird,
und die Steuerschaltung (24) den elektrischen Zustand der
Schaltvorrichtung (22) so ändert, daß der Spannungsgenerator
(14) von der integrierten Schaltung (12) getrennt ist,
und daß die externe Versorgungsspannung (Vcc) direkt
an der integrierten Schaltung (12) anliegt, wodurch die
integrierte Schaltung (12) mit einer Spannung höher als
die erste Bezugsspannung (V 1) beaufschlagbar ist, wenn die
externe Versorgungsgleichspannung (Vcc) wieder ansteigt.
5. Halbleitervorrichtung nach Anspruch 4, dadurch gekennzeichnet,
daß die Schaltvorrichtung (22) die gleiche Art
von Transistor (Q) wie die in Mikrotechnik hergestellten
und in der integrierten Schaltung (12) verwendeten Transistoren
aufweist.
6. Halbleitervorrichtung nach Anspruch 5, dadurch gekennzeichnet,
daß die Schaltvorrichtung (22) einen Metall-Oxid-
Halbleiter-Feldeffekttransistor (Q) mit einer Steuerelektrode
aufweist.
7. Halbleitervorrichtung nach Anspruch 6, dadurch gekennzeichnet,
daß die Steuerschaltung (24) aufweist:
einen Bezugsspannungsgenerator (40, 42) zum Erzeugen einer ersten und zweiten Ausgangsspannung, die die erste und zweite Bezugsspannung (V 1, V 2) festlegen, einen Vergleicher (44, 46) zum Empfangen der ersten und zweiten Ausgangsspannung des Bezugsspannungsgenerators (40, 42) und zum Erfassen einer wechselseitigen Beziehung der externen Versorgungsgleichspannung (Vcc) bezüglich der ersten und zweiten Bezugsspannung (V 1, V 2), und ein Flip-Flop, das mit dem Vergleicher (44, 46) und der Steuerelektrode des Transistors (Q) verbunden ist.
einen Bezugsspannungsgenerator (40, 42) zum Erzeugen einer ersten und zweiten Ausgangsspannung, die die erste und zweite Bezugsspannung (V 1, V 2) festlegen, einen Vergleicher (44, 46) zum Empfangen der ersten und zweiten Ausgangsspannung des Bezugsspannungsgenerators (40, 42) und zum Erfassen einer wechselseitigen Beziehung der externen Versorgungsgleichspannung (Vcc) bezüglich der ersten und zweiten Bezugsspannung (V 1, V 2), und ein Flip-Flop, das mit dem Vergleicher (44, 46) und der Steuerelektrode des Transistors (Q) verbunden ist.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61074980A JP2721151B2 (ja) | 1986-04-01 | 1986-04-01 | 半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3710865A1 DE3710865A1 (de) | 1987-10-22 |
DE3710865C2 true DE3710865C2 (de) | 1989-03-02 |
Family
ID=13562942
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19873710865 Granted DE3710865A1 (de) | 1986-04-01 | 1987-04-01 | Halbleitervorrichtung |
Country Status (4)
Country | Link |
---|---|
US (2) | US4833341A (de) |
JP (1) | JP2721151B2 (de) |
KR (1) | KR900003833B1 (de) |
DE (1) | DE3710865A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19723262A1 (de) * | 1996-10-22 | 1998-04-30 | Mitsubishi Electric Corp | Halbleiterschaltungsvorrichtung, die eine sicherungsprogrammierbare Bestanden/Durchgefallen- Identifizierungsschaltung aufweist, und Bestanden/Durchgefallen-Bestimmungsverfahren für dieselbe |
Families Citing this family (60)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2904276B2 (ja) * | 1987-02-24 | 1999-06-14 | 沖電気工業株式会社 | 半導体集積回路装置 |
JP2503504B2 (ja) * | 1987-04-21 | 1996-06-05 | 日本電気株式会社 | 電源回路 |
US5402375A (en) * | 1987-11-24 | 1995-03-28 | Hitachi, Ltd | Voltage converter arrangement for a semiconductor memory |
JP2777136B2 (ja) * | 1988-03-08 | 1998-07-16 | 株式会社東芝 | 半導体集積回路の誤動作防止回路 |
EP0333353A3 (de) * | 1988-03-17 | 1991-10-23 | Precision Monolithics Inc. | Referenzspannungsregler mit zwei Betriebsarten und Methode |
JPH01238217A (ja) * | 1988-03-18 | 1989-09-22 | Toshiba Corp | 半導体集積回路の誤動作防止回路 |
US5297097A (en) * | 1988-06-17 | 1994-03-22 | Hitachi Ltd. | Large scale integrated circuit for low voltage operation |
USRE40132E1 (en) | 1988-06-17 | 2008-03-04 | Elpida Memory, Inc. | Large scale integrated circuit with sense amplifier circuits for low voltage operation |
KR950011803B1 (ko) * | 1988-08-30 | 1995-10-10 | 금성일렉트론주식회사 | 테스트 모우드 기능 수행, 입력 회로 |
JPH02177194A (ja) * | 1988-12-28 | 1990-07-10 | Mitsubishi Electric Corp | ダイナミックランダムアクセスメモリ装置 |
JP2688976B2 (ja) * | 1989-03-08 | 1997-12-10 | 三菱電機株式会社 | 半導体集積回路装置 |
WO1991002408A1 (en) * | 1989-07-28 | 1991-02-21 | Dallas Semiconductor Corporation | Line-powered integrated circuit transceiver |
US5047663A (en) * | 1989-07-28 | 1991-09-10 | Dallas Semiconductor Corporation | Low-power comparator which tolerates high-slew-rate incoming signals and deriving power from the incoming signals |
CA2000636C (en) * | 1989-10-13 | 1991-04-13 | Gennum Corp | SWITCH WITH FREQUENCY COMPENSATION, EARLY VOLTAGE COMPENSATION AND VALIDATION INDICATOR |
JP2678669B2 (ja) * | 1989-11-17 | 1997-11-17 | 富士通株式会社 | 基準電圧入力回路 |
JP2888898B2 (ja) * | 1990-02-23 | 1999-05-10 | 株式会社日立製作所 | 半導体集積回路 |
JPH03283562A (ja) * | 1990-03-30 | 1991-12-13 | Sony Corp | 半導体集積回路装置 |
JPH03297154A (ja) * | 1990-04-17 | 1991-12-27 | Kawasaki Steel Corp | 半導体集積回路 |
JP2544993B2 (ja) * | 1990-06-05 | 1996-10-16 | 三菱電機株式会社 | 半導体装置 |
JPH0447591A (ja) * | 1990-06-14 | 1992-02-17 | Mitsubishi Electric Corp | 半導体集積回路装置 |
KR930009148B1 (ko) * | 1990-09-29 | 1993-09-23 | 삼성전자 주식회사 | 전원전압 조정회로 |
JP2566067B2 (ja) * | 1991-04-26 | 1996-12-25 | 株式会社東芝 | 論理回路 |
KR930009490B1 (ko) * | 1991-07-15 | 1993-10-04 | 금성일렉트론 주식회사 | 순간 테스트 모드 지정회로 |
KR940008286B1 (ko) * | 1991-08-19 | 1994-09-09 | 삼성전자 주식회사 | 내부전원발생회로 |
FR2680586B1 (fr) * | 1991-08-19 | 1994-03-11 | Samsung Electronics Co Ltd | Circuit generateur de tension d'alimentation interne programmable electriquement. |
CN1075690C (zh) * | 1991-11-07 | 2001-11-28 | 摩托罗拉公司 | 混合信号处理系统及其供电方法 |
JP3308572B2 (ja) * | 1991-11-12 | 2002-07-29 | 富士通株式会社 | 半導体装置 |
KR950008453B1 (ko) * | 1992-03-31 | 1995-07-31 | 삼성전자주식회사 | 내부전원전압 발생회로 |
JPH05314769A (ja) * | 1992-05-13 | 1993-11-26 | Mitsubishi Electric Corp | 半導体集積回路装置 |
US5394028A (en) * | 1992-06-26 | 1995-02-28 | Motorola, Inc. | Apparatus for transitioning between power supply levels |
JP2918397B2 (ja) * | 1992-06-26 | 1999-07-12 | 三菱電機株式会社 | 半導体ウエハ及びその製造方法 |
JP3362873B2 (ja) * | 1992-08-21 | 2003-01-07 | 株式会社東芝 | 半導体装置 |
US5532618A (en) * | 1992-11-30 | 1996-07-02 | United Memories, Inc. | Stress mode circuit for an integrated circuit with on-chip voltage down converter |
JP3365804B2 (ja) * | 1993-01-12 | 2003-01-14 | 株式会社日立製作所 | 通信回線駆動回路、及びインタフェース用lsi、並びに通信端末装置 |
JPH06236686A (ja) * | 1993-01-22 | 1994-08-23 | Nec Corp | 半導体装置 |
JP2925422B2 (ja) * | 1993-03-12 | 1999-07-28 | 株式会社東芝 | 半導体集積回路 |
JP2838761B2 (ja) * | 1993-08-11 | 1998-12-16 | セイコープレシジョン株式会社 | カメラ用制御回路 |
US5424673A (en) * | 1994-01-28 | 1995-06-13 | Compaq Computer Corporation | LCD display precharge regulator circuit |
JP3072880B2 (ja) * | 1994-06-02 | 2000-08-07 | 株式会社アドバンテスト | Ic試験用電圧発生回路 |
JP3629308B2 (ja) * | 1995-08-29 | 2005-03-16 | 株式会社ルネサステクノロジ | 半導体装置およびその試験方法 |
US5694297A (en) * | 1995-09-05 | 1997-12-02 | Astec International Limited | Integrated circuit mounting structure including a switching power supply |
DE19654504C2 (de) * | 1996-12-18 | 2003-08-21 | X Fab Semiconductor Foundries | Verfahren und Vorrichtung zum Prüfen integrierter Schaltkreise |
US5883797A (en) * | 1997-06-30 | 1999-03-16 | Power Trends, Inc. | Parallel path power supply |
JP3482873B2 (ja) * | 1998-05-20 | 2004-01-06 | 株式会社デンソー | 負荷駆動装置 |
JP3500322B2 (ja) * | 1999-04-09 | 2004-02-23 | シャープ株式会社 | 定電流駆動装置および定電流駆動半導体集積回路 |
EP1518155A1 (de) * | 1999-06-02 | 2005-03-30 | Micronas Munich GmbH | Schaltungsanordnung mit integriertem schaltkreis und spannungsregelkreis |
US6675330B1 (en) * | 2000-01-07 | 2004-01-06 | National Seminconductor Corporation | Testing the operation of integrated circuits by simulating a switching-mode of their power supply inputs |
JP2002123501A (ja) | 2000-10-17 | 2002-04-26 | Mitsubishi Electric Corp | 半導体集積回路 |
JP4057260B2 (ja) * | 2001-08-07 | 2008-03-05 | 株式会社日立製作所 | 電源回路、電源システム、および電子装置 |
JP2003168300A (ja) * | 2001-11-29 | 2003-06-13 | Mitsubishi Electric Corp | 半導体装置 |
US6691294B2 (en) * | 2002-01-23 | 2004-02-10 | Ati Technologies, Inc. | Method and device for implementing by-pass capacitors |
WO2004102299A2 (en) * | 2003-05-13 | 2004-11-25 | Incep Technologies, Inc. | Test apparatus for evaluating voltage regulators |
US7212067B2 (en) | 2003-08-01 | 2007-05-01 | Sandisk Corporation | Voltage regulator with bypass for multi-voltage storage system |
US7157813B2 (en) * | 2003-10-03 | 2007-01-02 | Power Integrations, Inc. | Method and apparatus for mode selection for high voltage integrated circuits |
US7702479B2 (en) * | 2005-05-12 | 2010-04-20 | International Business Machines Corporation | On-board guard-band chamber environment emulator |
JP4805698B2 (ja) * | 2006-03-13 | 2011-11-02 | 株式会社東芝 | 半導体記憶装置 |
EP1884954B1 (de) | 2006-07-27 | 2009-02-04 | STMicroelectronics Asia Pacific Pte Ltd. | Netzspannungsverteilungssystem mit vermindertem Widerstand für Halbleiterbauelemente |
EP2073262B1 (de) | 2007-12-18 | 2015-09-30 | Micronas GmbH | Halbleiterbauelement |
FR3042876B1 (fr) * | 2015-10-27 | 2017-12-15 | STMicroelectronics (Alps) SAS | Detection de perturbations d'une alimentation |
US11150295B1 (en) * | 2018-10-02 | 2021-10-19 | Marvell Asia Pte, Ltd. | Relay circuit for reducing a voltage glitch during device testing |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3639779A (en) * | 1971-03-15 | 1972-02-01 | Gte Sylvania Inc | Limiter circuit with enable function |
JPS58171842A (ja) * | 1982-03-31 | 1983-10-08 | Matsushita Electronics Corp | 集積回路装置 |
JPS59186330A (ja) * | 1983-04-06 | 1984-10-23 | Nippon Denso Co Ltd | ハイブリツド集積回路 |
DE3337906A1 (de) * | 1983-10-19 | 1985-05-09 | Deutsche Itt Industries Gmbh, 7800 Freiburg | Verfahren zum pruefen von elektronischen digitalschaltungen |
JPS60176121A (ja) * | 1984-02-22 | 1985-09-10 | Toshiba Corp | 電圧降下回路 |
JPS61163655A (ja) * | 1985-01-14 | 1986-07-24 | Toshiba Corp | 相補型半導体集積回路 |
US4782355A (en) * | 1985-06-26 | 1988-11-01 | Canon Kabushiki Kaisha | Power source device |
JPH07113863B2 (ja) * | 1985-06-29 | 1995-12-06 | 株式会社東芝 | 半導体集積回路装置 |
-
1986
- 1986-04-01 JP JP61074980A patent/JP2721151B2/ja not_active Expired - Lifetime
-
1987
- 1987-03-30 US US07/031,263 patent/US4833341A/en not_active Expired - Lifetime
- 1987-04-01 KR KR1019870003080A patent/KR900003833B1/ko not_active IP Right Cessation
- 1987-04-01 DE DE19873710865 patent/DE3710865A1/de active Granted
-
1989
- 1989-01-23 US US07/299,424 patent/US5023476A/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19723262A1 (de) * | 1996-10-22 | 1998-04-30 | Mitsubishi Electric Corp | Halbleiterschaltungsvorrichtung, die eine sicherungsprogrammierbare Bestanden/Durchgefallen- Identifizierungsschaltung aufweist, und Bestanden/Durchgefallen-Bestimmungsverfahren für dieselbe |
Also Published As
Publication number | Publication date |
---|---|
JP2721151B2 (ja) | 1998-03-04 |
KR900003833B1 (ko) | 1990-06-02 |
KR870010630A (ko) | 1987-11-30 |
DE3710865A1 (de) | 1987-10-22 |
JPS62232155A (ja) | 1987-10-12 |
US4833341A (en) | 1989-05-23 |
US5023476A (en) | 1991-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3710865C2 (de) | ||
DE4037206C2 (de) | Versorgungsspannungs-Steuerschaltkreis mit der Möglichkeit des testweisen Einbrennens ("burn-in") einer internen Schaltung | |
DE4115082C2 (de) | Halbleitereinrichtung mit einer Spannungswandlerschaltung zum Umwandeln einer extern angelegten Betriebsspannung in eine vorbestimmte Spannung, insb. einer Speichereinrichtung sowie entsprechendes Betriebsverfahren für diese Halbleitereinrichtung | |
DE4332452C2 (de) | Halbleitervorrichtung mit einem Boostmittel und Verfahren zum Festklemmen einer Spannung | |
DE4226047C2 (de) | Schaltkreis zur Erzeugung einer internen Spannungsversorgung mit einer Steuerschaltung zur Durchführung eines Belastungstests ("Burn-in-Test") | |
DE69011738T2 (de) | Halbleiter-Speichereinrichtung. | |
DE3047186C2 (de) | Halbleiterplättchen mit redundanten Elementen | |
DE10237995B4 (de) | Interne Spannungserzeugungsschaltung, zugehöriges Halbleiterspeicherbauelement und Leistungszufuhrverfahren | |
DE3419661C2 (de) | ||
DE4333767A1 (de) | Erzeugungsschaltung für stabilisierte Spannung und Herunterumwandler für interne Spannung | |
DE3340567A1 (de) | Spannungswandlerschaltung | |
DE3923632A1 (de) | Versorgungsspannungswandler fuer hochverdichtete halbleiterspeichereinrichtungen | |
DE3704609A1 (de) | Vorrichtung zur erzeugung einer bezugsgleichspannung | |
DE3911450A1 (de) | Integrierte halbleiterschaltung mit waehlbaren betriebsfunktionen | |
DE4017617C2 (de) | Spannungserzeugungsschaltung mit geringer Leistungsaufnahme und stabiler Ausgangsspannung bei kleiner Schaltkreisfläche | |
DE4201516C2 (de) | Schaltungsanordnung zum Bewirken eines Streßtests bei einer Halbleiterspeichervorrichtung | |
DE19630913A1 (de) | Einbrenn-Sensorschaltung | |
DE69532071T2 (de) | Aufwärtswandlerschaltung | |
DE19502116C2 (de) | MOS-Schaltungsanordnung zum Schalten hoher Spannungen auf einem Halbleiterchip | |
DE19501535A1 (de) | Interne Stromversorgungsschaltung, die basierend auf einem externen Stromversorgungspotential ein internes Stromversorungspotential erzeugt | |
DE10322246A1 (de) | Für Energieversorgung bestimmtes internes Spannungs-Steuergerät mit zwei Schaltkreisen zur Erzeugung von zwei Referenzspannungen für interne Energiezufuhr | |
DE3430972C2 (de) | Integrierte Schaltung | |
DE69125465T2 (de) | Schnelle Treiberschaltung für kapazitive Last, insbesondere für ICs sowie für Speicher | |
DE2519323A1 (de) | Statisches drei-transistoren-speicherelement | |
DE2748571B2 (de) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8125 | Change of the main classification |
Ipc: G01R 31/28 |
|
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8320 | Willingness to grant licences declared (paragraph 23) |