CN100437703C - 晶体管电路、象素电路、显示设备及其驱动方法 - Google Patents
晶体管电路、象素电路、显示设备及其驱动方法 Download PDFInfo
- Publication number
- CN100437703C CN100437703C CNB2004800355588A CN200480035558A CN100437703C CN 100437703 C CN100437703 C CN 100437703C CN B2004800355588 A CNB2004800355588 A CN B2004800355588A CN 200480035558 A CN200480035558 A CN 200480035558A CN 100437703 C CN100437703 C CN 100437703C
- Authority
- CN
- China
- Prior art keywords
- film transistor
- thin film
- tft
- grid
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 15
- 239000010409 thin film Substances 0.000 claims abstract description 206
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 239000010408 film Substances 0.000 claims description 49
- 239000003990 capacitor Substances 0.000 claims description 28
- 238000005070 sampling Methods 0.000 claims description 20
- 238000012423 maintenance Methods 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 32
- 230000008859 change Effects 0.000 description 13
- 101100112673 Rattus norvegicus Ccnd2 gene Proteins 0.000 description 10
- 239000011159 matrix material Substances 0.000 description 10
- 239000008186 active pharmaceutical agent Substances 0.000 description 9
- 229910021417 amorphous silicon Inorganic materials 0.000 description 5
- 230000008901 benefit Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 4
- 238000010168 coupling process Methods 0.000 description 4
- 238000005859 coupling reaction Methods 0.000 description 4
- 230000006872 improvement Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000036962 time dependent Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00369—Modifications for compensating variations of temperature, supply voltage or other physical parameters
- H03K19/00384—Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- H01L27/12—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Nonlinear Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Liquid Crystal (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
提供了一种晶体管电路,其具有校正薄膜晶体管的阈值电压的波动的功能。该晶体管电路包括形成在衬底上的多个薄膜晶体管(Tr1至Tr3),以及以可获得预定操作的方式连接晶体管栅极、源极或漏极的配线。在操作期间,前向偏置被反复地或持续地施加到薄膜晶体管(Tr2)的栅极和源极之间的配线。在不干扰操作的定时,反向偏置被施加到晶体管(Tr2)的栅极和源极之间的配线,以抑制阈值电压的波动。更具体而言,与晶体管(Tr2)并联连接的附加晶体管(Tr3)被驱动以进行补偿,以便创建上述不干扰操作的定时,并且在所创建的定时向晶体管(Tr2)施加反向偏置。
Description
技术领域
本发明涉及包括整体地形成在衬底上的薄膜晶体管的晶体管电路。此外,本发明涉及作为晶体管电路的示例的象素电路。此外,本发明涉及包括排列成矩阵的象素电路的显示设备。有源矩阵显示设备包括平坦显示面板,例如液晶显示器和有机EL显示器。
背景技术
作为场效应晶体管的一个示例,薄膜晶体管以形成在包括玻璃等的绝缘衬底上的无定形硅膜和/或多晶硅膜作为单元区域。近年来,薄膜晶体管已经被积极地研发作为有源矩阵显示设备的象素开关。薄膜晶体管包括栅极、漏极和源极,并且根据施加到栅极的电压在源极和漏极之间传递电流。当薄膜晶体管工作在饱和区时,漏极电流Ids是根据以下晶体管特性表达式提供的:
Ids=(1/2)μ(W/L)Cox(Vgs-Vth)2
在这里,Vgs代表相对于源极的栅极电压,Vth代表阈值电压,Cox代表栅极电容,W代表沟道宽度,L代表沟道长度,μ代表半导体膜的迁移率。从晶体管特性表达式可见,当薄膜晶体管的栅极电压Vgs超过阈值电压Vth时,漏极电流Ids被传递。
若干个薄膜晶体管被连接,以便形成具有预定功能的晶体管电路。一般来说,晶体管电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接每个晶体管的栅极、源极和/或漏极的配线,以便执行预定的操作。象素电路是上述晶体管电路的典型示例。象素电路是在成行的扫描线和成列的信号线的每个交点处形成的,从而整个象素电路形成有源矩阵显示设备。在被扫描线选中后,象素电路工作,以便对来自信号线的视频信号进行采样,并且驱动负载元件,例如有机EL发光元件。上述包括薄膜晶体管作为有源元件的有源矩阵有机EL显示设备例如在日本未经实审专利申请公布No.8-234683中有所公开。
从上述晶体管特性表达式可以看出,在饱和区中,当栅极电压超过阈值电压时,薄膜晶体管被导通,并且漏极电流被传递。另一方面,当栅极电压变得低于阈值电压时,薄膜晶体管被截断。但是,薄膜晶体管的阈值电压不一定是恒定的,而是随时间变化的。由于阈值电压的变化,截断操作受到干扰,这导致晶体管电路发生故障。此外,从上述晶体管特性表达式可以看出,即使栅极电压保持恒定,漏极电流也会随着阈值变化而改变。在象素电路被配置为通过电流驱动发光元件的情况下,漏极电流由于阈值电压的变化而改变,因此发光元件的亮度降低。
发明内容
考虑到上述已知的技术问题,本发明的一个目的是提供具有校正薄膜晶体管的阈值电压的变化的功能的晶体管电路、象素电路、显示设备和用于它们的驱动方法。为了实现该目的,提供了以下装置。即,提供了一种晶体管电路,其具有形成在衬底上的多个薄膜晶体管,以及适合于连接这些薄膜晶体管中每一个的栅极、源极和/或漏极的配线,以便执行预定的操作。该晶体管电路包括:至少一个薄膜晶体管,在操作期间,经由配线,该薄膜晶体管在栅极和源极之间被反复和/或持续地施加以前向偏置;以及反向偏置施加装置,其被配置为通过在不干扰操作的定时在薄膜晶体管的栅极和源极之间施加反向偏置,来抑制薄膜晶体管的阈值电压的变化。
优选地,提供了与薄膜晶体管并联连接的附加薄膜晶体管,以及相对于薄膜晶体管驱动附加薄膜晶体管,以便生成不干扰上述操作的定时的补充装置,其中反向偏置施加装置在所生成的定时向薄膜晶体管施加反向偏置。例如,薄膜晶体管是N沟道型的和/或P沟道型的,类似地,附加薄膜晶体管是N沟道型的和/或P沟道型的,并且补充装置向附加薄膜晶体管的栅极施加脉冲,脉冲与施加到薄膜晶体管的栅极的脉冲的相位相反。另一方面,薄膜晶体管是N沟道型的和/或P沟道型的,相反地,附加薄膜晶体管是P沟道型的和/或N沟道型的,并且补充装置向附加薄膜晶体管的栅极施加脉冲,脉冲与施加到薄膜晶体管的栅极的脉冲的相位相同。
此外,本发明提供了一种象素电路,其提供在成行的扫描线和成列的信号线的每个交点处,并且在被扫描线选中后对来自信号线的信号进行采样,并且根据所采样的信号驱动负载元件。该象素电路包括:形成在衬底上的多个薄膜晶体管,以及适合于连接薄膜晶体管中每一个的栅极、源极和/或漏极的配线;至少一个薄膜晶体管,在负载元件被驱动的同时,经由配线,该薄膜晶体管在栅极和源极之间被反复和/或持续地施加以前向偏置;以及反向偏置施加装置,其被配置为通过在不干扰所驱动的负载元件的定时在薄膜晶体管的栅极和源极之间施加反向偏置,来抑制薄膜晶体管的阈值电压的变化。
优选地,提供了与薄膜晶体管并联连接的附加薄膜晶体管,以及相对于薄膜晶体管以互补的方式操作附加薄膜晶体管并且生成不干扰上述被驱动的负载元件的定时的补充装置。反向偏置施加装置在所生成的定时向薄膜晶体管施加反向偏置。例如,薄膜晶体管是N沟道型的和/或P沟道型的,类似地,附加薄膜晶体管是N沟道型的和/或P沟道型的,并且补充装置向附加薄膜晶体管的栅极施加脉冲,脉冲与施加到薄膜晶体管的栅极的脉冲的相位相反。另一方面,薄膜晶体管是N沟道型的和/或P沟道型的,相反地,附加薄膜晶体管是P沟道型的和/或N沟道型的,并且补充装置向附加薄膜晶体管的栅极施加脉冲,脉冲与施加到薄膜晶体管的栅极的脉冲的相位相同。
优选地,多个薄膜晶体管包括:采样薄膜晶体管,其在被扫描线选中后进入导通,并且对来自信号线的信号进行采样并将所采样的信号保持在保持电容器中;驱动薄膜晶体管,其根据保持在保持电容器中的信号的电势控制施加到负载元件的功率量;以及开关薄膜晶体管,其执行施加到负载元件的功率量的开/关控制,其中反向偏置施加装置向驱动薄膜晶体管和开关薄膜晶体管中的至少一个施加反向偏置。此外,包括阈值电压抵消装置,该阈值电压抵消装置被配置为调整施加到驱动薄膜晶体管的栅极的信号电势的电平,以便抵消驱动薄膜晶体管的阈值电压的变化。此外,包括自举装置,该自举装置被配置为自动地控制施加到驱动薄膜晶体管的栅极的信号电势的电平,以便适应负载元件的特性的变化。
此外,本发明提供了一种显示设备,其包括成行的扫描线和成列的信号线,以及在扫描线的交点处提供的象素电路,其中,在被扫描线选中后,象素电路对来自信号线的视频信号进行采样,并且根据所采样的视频信号驱动发光元件。该象素电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接薄膜晶体管中每一个的栅极、源极和/或漏极的配线;至少一个薄膜晶体管,在发光元件被驱动的同时,经由配线,该薄膜晶体管在栅极和源极之间被反复和/或持续地施加以前向偏置;以及反向偏置施加装置,其被配置为通过在不干扰所驱动的发光元件的定时在薄膜晶体管的栅极和源极之间施加反向偏置,来抑制薄膜晶体管的阈值电压的变化。
优选地,提供了与薄膜晶体管并联连接的附加薄膜晶体管和补充装置,该补充装置被配置为相对于薄膜晶体管以互补的方式操作附加薄膜晶体管并且生成不干扰上述被驱动的发光元件的定时,其中反向偏置施加装置在所生成的定时向薄膜晶体管施加反向偏置。例如,薄膜晶体管是N沟道型的和/或P沟道型的,类似地,附加薄膜晶体管是N沟道型的和/或P沟道型的,并且补充装置向附加薄膜晶体管的栅极施加脉冲,脉冲与施加到薄膜晶体管的栅极的脉冲的相位相反。另一方面,薄膜晶体管是N沟道型的和/或P沟道型的,相反地,附加薄膜晶体管是P沟道型的和/或N沟道型的,并且补充装置向附加薄膜晶体管的栅极施加脉冲,脉冲与施加到薄膜晶体管的栅极的脉冲的相位相同。
优选地,多个薄膜晶体管包括:采样薄膜晶体管,其在被扫描线选中后进入导通,并且对来自信号线的视频信号进行采样并将所采样的视频信号保持在保持电容器中;驱动薄膜晶体管,其根据保持在保持电容器中的信号的电势控制施加到发光元件的功率量;以及开关薄膜晶体管,其执行施加到发光元件的功率量的开/关控制,其中反向偏置施加装置向驱动薄膜晶体管和开关薄膜晶体管中的至少一个施加反向偏置。此外,包括阈值电压抵消装置,该阈值电压抵消装置被配置为调整施加到驱动薄膜晶体管的栅极的信号电势的电平,以便抵消驱动薄膜晶体管的阈值电压的变化。此外,包括自举装置,该自举装置被配置为自动地控制施加到驱动薄膜晶体管的栅极的信号电势的电平,以便适应负载元件的特性的变化。
此外,本发明提供了一种驱动晶体管电路的方法,该晶体管电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接薄膜晶体管中每一个的栅极、源极和/或漏极的配线,以便执行预定的操作。该驱动方法适合于执行以下步骤:前向偏置施加步骤,其适合于在操作期间经由配线在薄膜晶体管中的至少一个的栅极和源极之间反复和/或持续地施加前向偏置;以及反向偏置施加步骤,其适合于通过在不干扰操作的定时在薄膜晶体管的栅极和源极之间施加反向偏置,来抑制薄膜晶体管的阈值电压的变化。此外,包括补充步骤,该补充步骤适合于相对于薄膜晶体管以互补的方式驱动与薄膜晶体管并联连接的附加薄膜晶体管,从而生成不干扰操作的定时,其中反向偏置施加步骤适合于在所生成的定时向薄膜晶体管施加反向偏置。
此外,本发明提供了一种驱动象素电路的方法,该象素电路是在成行的扫描线和成列的信号线的每个交点处提供的,并且包括形成在衬底上的多个薄膜晶体管,以及适合于连接薄膜晶体管中每一个的栅极、源极和/或漏极的配线,以便在被扫描线选中后对来自信号线的信号进行采样,并且根据所采样的信号驱动负载元件。该驱动方法适合于执行以下步骤:前向偏置施加步骤,其适合于在负载元件被驱动的同时,经由配线,在薄膜晶体管中至少一个的栅极和源极之间反复和/或持续地施加前向偏置;以及反向偏置施加步骤,其适合于通过在不干扰所驱动的负载元件的定时在薄膜晶体管的栅极和源极之间施加反向偏置,来抑制薄膜晶体管的阈值电压的变化。此外,包括补充步骤,该补充步骤适合于相对于薄膜晶体管以互补的方式驱动与薄膜晶体管并联连接的附加薄膜晶体管,从而生成不干扰所驱动的负载元件的定时,其中反向偏置施加步骤适合于在所生成的定时向薄膜晶体管施加反向偏置。
此外,本发明提供了一种驱动显示设备的方法,该显示电路包括成行的扫描线、成列的信号线以及在扫描线的交点处提供的象素电路,其中在被扫描线选中后象素电路对来自信号线的视频信号进行采样,并且根据所采样的信号驱动发光元件,并且象素电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接薄膜晶体管中每一个的栅极、源极和/或漏极的配线。该驱动方法适合于执行以下步骤:前向偏置施加步骤,其适合于在发光元件被驱动的同时,经由配线,在薄膜晶体管中至少一个的栅极和源极之间反复和/或持续地施加前向偏置;以及反向偏置施加步骤,其适合于通过在不干扰所驱动的发光元件的定时在薄膜晶体管的栅极和源极之间施加反向偏置,来抑制薄膜晶体管的阈值电压的变化。此外,包括补充步骤,该补充步骤适合于相对于薄膜晶体管以互补的方式驱动与薄膜晶体管并联连接的附加薄膜晶体管,从而生成不干扰所驱动的发光元件的定时,其中反向偏置施加步骤适合于在所生成的定时向薄膜晶体管施加反向偏置。
附图说明
图1A至1C是示出根据本发明第一实施例的晶体管电路的示意图。
图2是用来说明图1A所示的晶体管电路的操作的定时图。
图3是示出根据本发明第二实施例的晶体管电路的示意图。
图4A和4B是示出根据本发明第三实施例的晶体管电路的示意图。
图5是示出与本发明相关的有源矩阵显示设备及其内包括的象素电路的概况的框图。
图6是示出示例性象素电路的框图。
图7是用来说明图6所示的象素电路的操作的定时图。
图8A和8B是示出另一个示例性象素电路的示意图。
图9是示出根据本发明第一实施例的象素电路的电路图。
图10是用来说明图9所示的象素电路的操作的定时图。
图11是示出根据本发明第二实施例的象素电路的电路图。
图12是用来说明图11所示的象素电路的操作的定时图。
具体实施方式
以下将参考附图详细描述本发明的实施例。图1A至1C示出根据本发明第一实施例的晶体管电路。图1A是示出结构的电路图,图1B是示出操作的定时图,图1C是示出原理的图。如图1A所示,晶体管电路包括形成在衬底上的两个薄膜晶体管Tr1和Tr2,以及用来连接薄膜晶体管Tr1和Tr2的栅极、源极和漏极以便执行反相器操作的配线。即,晶体管电路通过用两个N沟道晶体管Tr1和Tr2形成了反相器。由于可以用无定形硅膜作为有源层来低成本地生产N沟道薄膜晶体管,因此N沟道薄膜晶体管具有成本优势。在这里仅作为示例示出了反相器,实质上只要与本发明相关的晶体管电路包括薄膜晶体管即可,而不用考虑其功能和操作。
具体而言,根据电路配置,预定的栅极电压V1被施加到晶体管Tr1的栅极,漏极被施加以电源电压Vcc,源极发射输出Vout。在图中,负载电容CL被连接到输出端。输出Vout被施加到负载电容CL的一端,另一端被接地到Vss上。由于栅极电压V1被设置为大于晶体管Tr1的阈值电压和电源电压Vcc之和,因此晶体管Tr1始终被导通。输入信号Vin被施加到晶体管Tr2的栅极,源极被接地到Vss上,漏极被连接到晶体管Tr1的源极,从而生成输出节点。
由于晶体管电路执行反相器操作,如图1B所示,因此输入信号Vin被反转,并且获得了输出信号Vout。即,当输入信号Vin处于低电平(L)时,输出信号Vout处于高电平(H)。当输入信号Vin处于电平H时,输出信号Vout处于电平L。对于晶体管Tr2,当输入信号Vin处于低电平时,晶体管Tr2被关断,从而输出节点与地电势Vss断开。由于晶体管Tr1始终被导通,因此输出节点被上拉到电源电压Vcc。结果,输出Vout的电平变为高(Vcc)。相反,当输入信号Vin处于高电平时,晶体管Tr2被导通,输出节点被下拉向地电势Vss。当从负载电容CL释放的电流和从晶体管Tr1发射的电流之和变得与流经晶体管Tr2的电流成比例时,输出Vout被确定为处于低电平。通常,处于低电平的Vout略高于地电势Vss。
从以上描述可以看出,处于低电平的输入信号Vin应当低于晶体管Tr2的阈值电压,并且通常被设置为地电势Vss。另一方面,处于高电平的输入信号Vin应当充分高于晶体管Tr2的阈值电压。但是,根据上述普通设置,高电平前向偏置被反复施加到晶体管Tr2的栅极,这导致了晶体管Tr2的阈值电压向上变化。如果允许向上变化继续下去而不解决它,则处于高电平的输入信号Vin可能变得低于向上变化的阈值电压,这就成为了故障的起因。因此,根据本发明,处于低电平的输入信号Vin以固定的时间间隔被施加到晶体管Tr2,作为低于地电势Vss的负电势,即反向偏置。向上改变的阈值电压被反相偏置向下修正。结果,晶体管Tr2的阈值电压的变化可以被抑制。即,根据第一实施例,输入信号Vin的源形成反向偏置施加装置,其以不干扰反相器操作的定时(图中的低电平定时)在薄膜晶体管Tr2的栅极和源极之间施加反向偏置,以便抑制薄膜晶体管Tr2的阈值电压的变化。
图1C是示出薄膜晶体管Tr2的阈值电压的变化的图。水平轴示出相对于源极电势的栅极电压Vgs,垂直轴示出阈值电压Vth。当始终为正(前向偏置)的栅极电压被反复地和/或连续地施加时,阈值电压Vth向上变化。当向上变化的程度太大时,就不能执行正常的导通/关断操作。相反,当负栅极电压(反向偏置)被连续地施加时,阈值电压Vth向下变化。本发明利用了上述现象,即,通过连续施加前向偏置而获得的向上变化的阈值电压通过在不干扰电路操作的定时施加反向偏置而被向下修正,从而阈值电压的变化被抑制。
图2是示出根据另一实施例的输入信号Vin和输出信号Vout的定时图,所述输入信号Vin和输出信号Vout是为图1所示的晶体管电路提供的。在该实施例中,输入脉冲Vin的占空偏离50%,并且低电平时段较短,而高电平时段较长。相反,在通过反转输入脉冲Vin而获得输出脉冲Vout的情况下,高电平时段较短而低电平时段较长。根据包括反相器的电路块的操作状态,可以使用上述输入信号Vin。
在该实施例中,在施加到晶体管Tr2的栅极的前向偏置之间的间隔期间施加反向偏置(低电平)。但是,由于反向偏置施加时间较短,因此不一定获得充分的阈值电压变化抑制的优点。即,由于阈值电压的向上变化较大(其中向上变化由前向偏置(高电平)的连续变化导致),因此通过使用反向偏置而实现的向下修正的优点常常跟不上向上变化。但是,当与未添加反向偏置的情况相比较时,很明显可以获得预定的阈值电压变化抑制的优点。
图3是示出根据本发明第二实施例的晶体管电路的示意图。图3(A)是示出配置的电路图,图3(B)是示出操作的定时图。为清晰起见,与图1A和1B所示的第一实施例相对应的部件以相应的标号标示。该实施例是通过改进图1所示的实施例而实现的。具体而言,正如参考图2所描述的,本实施例的目的是应对无法确保充分的反向偏置施加时间段的情况。
如图3(A)所示,附加的薄膜晶体管Tr3与作为对象的晶体管Tr2并联连接。输入信号Vin1被施加到晶体管Tr2的栅极。如上所述,输入信号Vin1的信号源同时形成反向偏置施加装置。另一方面,另一个输入信号Vin2被施加到附加的晶体管Tr3的栅极。输入信号Vin2的信号源形成补充装置,这是本实施例的特征元件。即,补充装置相对于晶体管Tr2互补地地驱动附加的晶体管Tr3,从而强制性地生成不干扰晶体管Tr2的操作的定时。反向偏置施加装置在强制生成的定时将反向偏置施加到薄膜晶体管Tr2,从而晶体管Tr2的阈值电压的变化被抑制。
在该实施例中,晶体管Tr2是N沟道型的,附加的晶体管Tr3是相同的N沟道型的。在这种情况下,补充装置向附加晶体管Tr3的栅极施加信号脉冲Vin2,信号脉冲Vin2的相位与施加到晶体管Tr2的信号脉冲Vin1的相位相反。当晶体管Tr2和Tr3是P沟道型的时,信号脉冲Vin1和Vin2的相位彼此相反。另一方面,当晶体管Tr2和Tr3之一是N沟道型而另一个是P沟道型时,信号脉冲Vin1和Vin2同相。
接下来,将参考图3(B)描述图3(A)所示的晶体管电路的操作。在定时T1,信号脉冲Vin1的电平变为低,信号Vin2的电平也变为低。此时,彼此并联连接的晶体管Tr2和Tr3都被关断。因此,输出节点被晶体管Tr1上拉到Vcc一侧。结果,输出信号Vout的电平变为高。在下一定时T2,信号脉冲Vin1被改变从而其电平变为高,而信号脉冲Vin2被维持在低电平。由于彼此并联连接的晶体管Tr2和Tr3之一,即晶体管Tr2被导通,因此输出节点被下拉到Vss一侧。结果输出信号Vout改变,从而其电平变为低。相反,在下一定时T3,信号脉冲Vin1改变,从而其电平变为低,并且信号脉冲Vin2改变,从而其电平变为高。然后,由于彼此并联连接的晶体管Tr2和Tr3之一,即晶体管Tr3被导通,因此输出节点被进一步下拉向Vss一侧。因此,输出信号Vout被维持在低电平。因此,输入和输出信号的单个时段结束,下一时段的变化发生。
从对信号脉冲Vin1和Vin2的比较可以看出,在定时T2和定时T3,两个信号的相位是相反的。具体而言,在定时T3,晶体管Tr2被关断,并且进入不操作状态。另一方面,晶体管Tr3被导通,并且进入操作状态,从而补充处于不操作状态的晶体管Tr2。由于晶体管Tr3取代晶体管Tr2被导通,因此输出节点进一步被下拉向Vss一侧,并且可以获得作为目标的输出信号Vout。晶体管Tr3的补充功能生成不干扰晶体管Tr2的操作的定时T3。作为信号脉冲Vin1的源的反向偏置施加装置在所生成的定时T3向晶体管Tr2施加反向偏置。从定时图可以看出,施加前向偏置的时间段T2与施加反向偏置的时间段T1+T3大致成比例。因此,可以根据需要向下修正阈值电压的向上变化。
图4A和4B示出了根据第三实施例的晶体管电路,它是通过改进图3所示的第二实施例实现的。图4A是示出该实施例的配置的电路图,图4B是示出操作的定时图。
当反相器电路包括晶体管Tr1和Tr2并且两个晶体管都是N沟道型时,晶体管Tr1始终被保持在操作状态。换言之,晶体管Tr1始终处于被施加以前向偏置的状态,并且阈值电压随着时间而向上改变。当向上变化的程度太大时,正常操作常常受到干扰。因此,在该实施例中,补充晶体管Tr4也与晶体管Tr1并联连接。
如图4B所示,在定时T1和定时T2,晶体管Tr1的栅极电压V1处于高电平,晶体管Tr4的栅极电压V2处于低电平。相反,在定时T3和定时T4,栅极电压V1改变,从而其电平变为低,并且栅极电压V2的电平变为高。然后,晶体管Tr1和Tr4彼此互补地操作,包括这一对晶体管Tr1和Tr4在内的整个开关始终被维持在接通状态。此时,栅极电压之一,即栅极电压V1在定时T3和定时T4处于低电平,这使得可以施加反向偏置以便校正阈值。另一方面,由于在定时T1和定时T2栅极电压V2处于低电平,因此也可以向晶体管Tr4施加反向偏置,以便抑制阈值电压的变化。
图5是示意性地示出作为与本发明相关的晶体管电路的示例性应用的有源矩阵显示设备以及其中包括的象素电路的框图。如图中所示,有源矩阵显示设备包括充当主要部件的象素阵列1,以及一组外围电路。外围电路群组包括水平选择器2、驱动扫描器3、光扫描器4等等。
象素阵列1包括成行的扫描线WS、成列的信号线DL、以及排列成矩阵的象素电路5,其中象素电路5是在扫描线WS和信号线DL的交点处提供的。信号线DL由水平选择器2驱动。扫描线WS由光扫描器4扫描。此外,还提供了其他扫描线DS,以便与扫描线WS平行,并且由驱动扫描器3扫描。在被扫描线WS选中之后,象素电路5对来自信号线DL的信号进行采样。此外,在被扫描线DS选中之后,象素电路5根据经采样的信号驱动负载元件。上述负载元件例如包括在每个象素电路5中形成的电流驱动发光元件。
图6是示出图5所示的象素电路5的基本配置的参考图。象素电路5包括采样薄膜晶体管(采样晶体管Tr1)、驱动薄膜晶体管(驱动晶体管Tr2)、开关薄膜晶体管(开关晶体管Tr3)、保持电容器C1、负载元件(有机EL发光元件)等等。
在被扫描线WS选中之后,采样晶体管Tr1导通。此外,采样晶体管Tr1对来自信号线DL的视频信号进行采样,并且将经采样的视频信号存储到保持电容器C1中。驱动晶体管Tr2根据保持电容器C1中保持的信号的电势来控制施加到发光元件EL的功率量。开关晶体管Tr3被扫描线DS控制,并且接通/关断施加到发光元件EL的功率。即,驱动晶体管Tr2根据功率量控制发光元件EL的发光亮度(发光度)。另一方面,开关晶体管Tr3控制发光元件EL的发光时间。由于晶体管所执行的上述操作,每个象素电路5中包括的发光元件EL提供与视频信号相对应的亮度,并且所需的显示图像被产生在象素阵列1上。
图7是用来说明图6所示的象素阵列1和象素电路5的操作的定时图。在单场时段(1f)头部,在单水平时段(1H)期间,选择脉冲ws[1]经由扫描线WS被施加到第一行的象素电路5,采样晶体管Tr1导通。然后,来自信号线DL的视频信号被采样,并被写入保持电容器C1中。保持电容器C1的一端连接到驱动晶体管Tr2的栅极。因此,当视频信号被写入保持电容器C1中时,驱动晶体管Tr2的栅极电势根据写入的信号电势而增大。此时,选择脉冲ds[1]经由另一扫描线DS被施加到开关晶体管Tr3。在施加期间,发光元件EL保持发光。由于在单场时段1f的后半部分选择脉冲ds[1]的电平变低,因此发光元件EL进入不发光状态。可以通过调整脉冲ds[1]的占空来调整发光时段和不发光时段的比率,从而可以获得所需的屏幕亮度。当转换到下一水平时段时,用于扫描的信号脉冲ws[2]和ds[2]分别被从扫描线WS和DS施加到第二象素电路。
现在转到图6,将描述被示为参考示例的象素电路5的问题。在被示为参考示例的象素电路5中,晶体管Tr1至Tr3中的每一个包括N沟道型薄膜晶体管,从而就成本来说有利的无定形硅膜可以被用作有源层。但是,驱动晶体管Tr2的漏极被连接到电源电压Vcc,并且源极经由开关晶体管Tr3被连接到发光元件EL的阳极。然后,晶体管Tr2变为所谓的源极跟随器,这导致了一个问题。保持在保持电容器C1中的信号电压被施加到晶体管Tr2的栅极,并且原则上被维持恒定。但是,当发光元件EL的电流/电压特性随时间变化时,源极电势也发生变化。一般来说,当发光元件EL随时间而恶化时,阳极电势增大,从而源极电势也增大。驱动晶体管Tr2工作在饱和区,并且漏极电流Ids取决于相对于源极电势的栅极电势Vgs,如上述晶体管特性表达式所示。由于晶体管Tr2充当源极跟随器,因此即使栅极电压本身被维持恒定,源极电势也会随发光元件EL的特性恶化而发生变化,并且栅极电势Vgs也会相应地变化。因此,漏极电流Ids发生变化,从而发光元件EL的亮度降低,这导致了另一个问题。
此外,驱动晶体管Tr2本身的阈值电压Vth是变化的。从上述晶体管特性表达式可以看出,如果当驱动晶体管Tr2工作在饱和区时栅极电势Vgs被维持恒定,则在阈值电压Vth发生变化时漏极电流Ids也变化,并且发光元件EL的亮度根据该变化而变化。具体而言,由于包括无定形硅膜作为有源层(沟道区)的薄膜晶体管的阈值电压会随时间而有显著的变化,因此不可能在不适应变化的情况下正确控制发光元件的亮度。
图8A和8B示出与另一个参考示例相关的象素电路,它是通过改进图6所示的象素电路而获得的。图8A是示出配置的电路图,图8B是示出操作的定时图。
根据改进示例的配置,自举电路6和阈值电压抵消电路7被添加到图6所示的象素电路,如图8A所示。自举电路6适合于自动控制施加到驱动晶体管Tr2的栅极(G)的信号电势的电平,以便适应发光元件EL的特性的变化。自举电路6包括开关晶体管Tr4。扫描线WS被连接到开关晶体管Tr4的栅极,源极被连接到电源电势Vss,漏极被连接到保持电容器C1的一端并且被连接到驱动晶体管Tr2的源极(S)。当选择脉冲被施加到扫描线WS时,采样晶体管Tr1被导通,并且开关晶体管Tr4被导通。因此,视频信号Vsig经由耦合电容器C2被写入保持电容器C1。当选择脉冲被从扫描线WS抵消时,开关晶体管Tr4被关断。然后,保持电容器C1与电源电势Vss断开,并且被耦合到驱动晶体管Tr2的源极(S)。当在这之后选择脉冲被施加到扫描线DS时,开关晶体管Tr3被导通,并且驱动电流通过驱动晶体管Tr2被发送到发光元件EL。发光元件EL开始发光,并且阳极电势根据其电流/电压特性而增大,从而驱动晶体管Tr2的源极电势增大。此时,由于保持电容器C1与电源电势Vss断开,因此被保持的信号电势随着源极电势的增大而增大(自举),从而驱动晶体管Tr2的栅极(G)的电势增大。即,即使发光元件EL的特性发生变化,驱动晶体管Tr2的栅极电压Vgs也始终与保持在保持电容器C1中的净信号电势一致。由于上述自举操作,即使发光元件EL的特性发生变化,驱动晶体管Tr2的漏极电流也始终被保持在保持电容器C1中的信号维持恒定,并且发光元件EL的亮度也不会变化。通过添加上述自举装置6,驱动晶体管Tr2可以充当恒定电流源,其精确地为发光元件EL工作。
阈值电压抵消电路7调整施加到驱动晶体管Tr2的栅极(G)的信号电势的电平,以便抵消驱动晶体管Tr2的阈值电压的变化,并且包括开关晶体管Tr5和Tr6。开关晶体管Tr5的栅极被连接到另一条扫描线AZ,并且漏极/源极被连接在驱动晶体管Tr2的栅极和漏极之间。开关晶体管Tr6的栅极也被连接到扫描线AZ,源极被连接到预定的偏移电压Vofs,漏极被连接到耦合电容器C2的电极之一。此外,在图中,偏移电压Vofs、电源电势Vss和阴极电压(GND)可能具有彼此不同的电势。但是,根据需要,所有电势都可以被设置为共同的电势(例如GND)。
当控制脉冲被施加到扫描线AZ时,开关晶体管Tr5导通,并且电流从Vcc一侧流向驱动晶体管Tr2的栅极,从而栅极(G)电势增大。然后,漏极电流开始流入驱动晶体管Tr2,并且源极(S)的电势增大。就在栅极电势(G)和源极电势(S)之间的电势差Vgs与驱动晶体管Tr2的阈值电压Vth一致时,根据上述晶体管特性表达式,漏极电流停止流动。此时,源极和栅极之间的电压Vgs被写入保持电容器C1中,作为晶体管Tr2的阈值电压Vth。由于除了信号电势Vsig之外,写入保持电容器C1中的阈值电压Vth也被施加到驱动晶体管Tr2的栅极,因此阈值电压Vth的优势被抵消了。因此,即使驱动晶体管Tr2的阈值电压Vth随时间发生变化,阈值电压抵消电路7也可以抵消该变化。
图8B是示出施加到扫描线WS、DS和AZ的扫描脉冲的波形以及驱动晶体管Tr2的栅极(G)和源极(S)的电势的波形的定时图。如图中所示,当处于Vth抵消时段中时,脉冲被施加到扫描线AZ,开关晶体管Tr5导通,并且晶体管Tr2的栅极电势增大。之后,由于扫描线DS的脉冲下降,因此来自电源Vcc一侧的电流发送停止。然后,栅极电势和源极电势之间的差异减小,并且当该差异对应于阈值电压Vth时,电流值变为零。结果,阈值电压Vth被写入连接在晶体管Tr2的栅极和源极之间的保持电容器C1中。接下来,当选择脉冲被施加到下一扫描线WS时,采样晶体管Tr1被导通,并且信号Vsig经由耦合电容器C2被写入保持电容器C1中。然后,发送到驱动晶体管Tr2的栅极的信号Vin对应于已经写入的阈值电压Vth和以预定增益维持的Vsig之和。此外,脉冲被施加到扫描线DS,并且开关晶体管Tr3被导通。然后,驱动晶体管Tr2根据输入栅极信号Vin向发光元件EL发送漏极电流,从而开始发光。因此,发光元件EL的阳极电势增大ΔV,并且由于自举效应上述ΔV被添加到驱动晶体管Tr2的输入信号Vin。根据上述阈值电压抵消功能和自举功能,即使驱动晶体管Tr2的阈值电压和发光元件EL的特性发生变化,也可以抵消该变化,从而维持发光亮度恒定。
另外,在单场时段1f期间,高于源极的电压被施加到驱动晶体管Tr2的栅极,从而栅极始终被前向偏置。由于前向偏置被持续施加到栅极,因此驱动晶体管Tr2的阈值电压Vth向上变化。阈值电压抵消电路7可以抵消该变化。但是,当变化变得过大时,抵消功能变得不足以应付变化,这可能会改变发光元件EL的亮度。此外,在发光时段期间,开关晶体管Tr3被导通并且被前向偏置。然后,开关晶体管Tr3的阈值电压向上变化,并且在最坏的情况下,开关晶体管Tr3可能会一直进入截断状态。
图9示出根据本发明实施例的象素电路。为了解决图8A所示的象素电路的问题,为驱动晶体管Tr2和开关晶体管Tr3中的每一个提供了适合于抑制阈值电压的变化的反向偏置施加装置。
为驱动晶体管Tr2提供的反向偏置施加装置包括开关晶体管Tr7。附加的扫描线WS2被连接到晶体管Tr7的栅极,负电源Vmb被连接到源极,并且漏极被连接到驱动晶体管Tr2的栅极(G)。由于扫描线WS2的扫描定时不同于连接到采样晶体管Tr1和开关晶体管Tr4的扫描线WS1的扫描定时,因此扫描线被划分成扫描线WS1和WS2。在这里,负电源Vmb的电势被设置成低于地电势GND。因此,当在不干扰象素电路的操作的定时选择脉冲被施加到扫描线WS2时,晶体管Tr7被导通,并且反向偏置(Vmb)可以被施加到驱动晶体管Tr2的栅极(G)。然后,前向偏置被持续施加,从而晶体管Tr2的向上改变的阈值电压Vth可以被向下修正。
为开关晶体管Tr3提供的反向偏置施加装置被包括在连接到扫描线DS1的驱动扫描器3中(参见图5)。在发光时段期间,前向偏置经由扫描线DS1被施加到开关晶体管Tr3的栅极,并且漏极电流从电源电压Vcc流向地电势GND。当处于不发光时段中时,扫描线DS1的电势变得低于地电势GND,并且反向偏置被施加到开关晶体管Tr3。然后,晶体管Tr3的阈值电压的向上变化可以被向下修正。
图10是用来说明图9所示的象素电路的操作的定时图。施加到扫描线WS1的脉冲被表示为ws1,施加到扫描线WS2的脉冲被表示为ws2,施加到扫描线AZ的脉冲被表示为az,施加到扫描线DS1的脉冲被表示为ds1。此外,驱动晶体管Tr2的栅极电势(G)、漏极电势(D)和源极电势(S)的变化被叠加在脉冲ds1的电平变化上。此外,驱动晶体管Tr2的漏极电势(D)还表示开关晶体管Tr3的源极电势。
在Vth抵消时段期间,脉冲az被施加到晶体管Tr5和Tr6,并且检测驱动晶体管Tr2的阈值电压Vth。检测到的阈值电压Vth被保持在保持电容器C1中,作为晶体管Tr2的栅极电势(G)和源极电势(S)之间的差异。接下来,当脉冲ws1被施加到采样晶体管Tr1和开关晶体管Tr4时,视频信号Vsig被采样并且经由耦合电容器C2被写入保持电容器C1中。写入到保持电容器C1中的阈值电压Vth和视频信号Vsig之和在定时图中示出,作为晶体管Tr2的栅极电势(G)和源极电势(S)之间的差异。此外,当在发光时段中脉冲ds1被施加到开关晶体管Tr3时,漏极电流通过驱动晶体管Tr2流入发光元件EL中,从而源极电势(S)增大。但是,源极电势(S)和栅极电势(G)之间的差异由于自举功能而被维持恒定。在源极电势(S)增大时,漏极电势(D)也增大。漏极电势(D)表示开关晶体管Tr3的源极电势。但是,由于脉冲ds1的幅度被设置为充分高于漏极电势(D),因此可以施加晶体管Tr3所需的前向偏置Va,以便执行导通操作。然后,当象素电路进入不发光时段时,脉冲ds1被改变,从而其电平变低,并且晶体管Tr3被截断。由于漏极电流中断,因此驱动晶体管Tr2的漏极电势(D)从Vcc一侧降低到GND。此时,由于低电平脉冲ds1被设置为低于GND,因此反向偏置Vb被施加到开关晶体管Tr3的栅极。此外,在不发光时段期间,脉冲ws2被施加到晶体管Tr7的栅极。然后,晶体管Tr7进入导通,并且反向偏置Vmb被施加到驱动晶体管Tr2的栅极(G)。
从以上描述可以看出,反向偏置在适当的定时被施加到驱动晶体管Tr2和开关晶体管Tr3中的每一个,从而每个晶体管的阈值电压的变化可以被抑制。但是,由于开关晶体管Tr3在某种程度容易受到改进,因此将提供对这件事的说明。当考虑到晶体管Tr3的工作点时,应当考虑脉冲ds1的电压电平和驱动晶体管的漏极电压(D),如上所述。由于在发光时段期间开关晶体管Tr3被导通,因此脉冲ds1的电势H比漏极电势(D)高出晶体管Tr3的阈值电压Vth,并且电压Va被施加。即,在发光时段期间,前向偏置被施加在晶体管Tr3的栅极和源极之间。然后,当象素电路进入不发光时段时,脉冲ds1的电平L变得低于GND,从而反向偏置被施加。在反向偏置时段期间,由于泄漏电流等,漏极电势(D)被降低到阳极电势(GND)或其附近。由于晶体管Tr3在该时段期间被关断,因此反向偏置被施加在晶体管Tr3的栅极和源极之间,其大小等于反向偏置Vb。因此,由于前向偏置和反向偏置都被施加到晶体管Tr3,因而可以在一定程度上减小晶体管Tr3的阈值电压Vth的变化。但是,当包括在单场时段(1f)中的发光时间增多时,不发光时间被削短并且减少。然后,反向偏置施加时间也减少,这导致需要高效地向下修正阈值电压,修正程度与反向偏置施加时间的减少程度相同,并且将反向偏置Vb的绝对值设置到较高的程度。但是,当反向偏置Vb的绝对值较高时,脉冲ds1的幅度增大,这导致成本增大。此外,高绝对值大大影响了晶体管Tr3的抗压力能力,这不仅影响了成本,还影响了产量。
图11示出了通过进一步改进图9所示的象素电路而实现的实施例。为了清晰起见,与图9所示的象素电路相对应的部件由相应的标号表示。至于改进,附加的晶体管Tr8被并联连接到问题晶体管Tr3,并且补充装置经由扫描线DS2被连接到晶体管Tr8的栅极。补充装置相对于开关晶体管Tr3以互补的方式驱动附加的晶体管Tr8,以便生成不干扰晶体管Tr3的操作的定时。经由扫描线DS1连接到开关晶体管Tr3的反向偏置施加装置被配置成在所生成的定时向晶体管Tr3施加反向偏置。
图12是用来说明图11所示的象素电路的操作的定时图。为了清晰起见,与前一实施例的定时图(即图10所示的定时图)相对应的部件由相应的标号表示。至于特征点,施加到开关晶体管Tr3的栅极的脉冲ds1和施加到附加晶体管Tr8的栅极的脉冲ds2的相位彼此相反。在发光时段期间,前向偏置Va被施加到开关晶体管Tr3的栅极,这与图9所示的实施例的情况相同。接下来,当象素电路进入不发光时段时,脉冲ds1变得低于GND,从而其电平变低,并且开关晶体管Tr3被关断。由于晶体管Tr8互补性地工作并且在此时进入导通状态,因此电流进一步被从电源Vcc一侧发送到驱动晶体管Tr2。因此,驱动晶体管Tr2的漏极电势(D)并未被降低到阳极电势(GND),并且可以获得电源电势Vcc和/或其附近的电势。然后,在不发光时段中包括的反向偏置时段期间,开关晶体管Tr3的栅极和源极之间的电压的绝对值被示为Vcc+Vb,从而可以施加很高的反向偏置。因此,可以高效地向下修正阈值电压的向上变化,而无需向开关晶体管Tr3施加大幅度的脉冲ds1。从而,由于象素电路能够适应无定形硅薄膜晶体管和多晶硅薄膜晶体管的阈值电压的变化,因此防止了发光元件EL的亮度降低,并且可以提供高质量的有源矩阵显示器。具体而言,由于不需要增大施加到对发光执行开/关控制的晶体管的栅极的脉冲的幅度,因此可以实现低成本驱动器。此外,可以很容易地适应开关晶体管的阈值电压Vth的变化,同时适应驱动晶体管的阈值电压Vth的变化。
工业应用性
当正栅极电压(前向偏置)被反复和/或持续地施加到薄膜晶体管时,其阈值电压往往会朝正方向改变。相反,当负栅极电压(反向偏置)被反复和/或持续地施加到薄膜晶体管时,其阈值电压往往会朝负方向改变。晶体管电路可以包括这样的薄膜晶体管,在该薄膜晶体管的栅极和源极之间,根据功能和/或操作状况,经由电路配线被反复和/或持续地施加有前向偏置。由于前向偏置,薄膜晶体管的阈值电压随时间而改变。如果变化的阈值电压不被解决,则例如晶体管的截断操作会受到干扰,这可能会导致晶体管电路发生故障。因此,在本发明中,对于就晶体管电路的操作和/或功能而言必须被反复和/或持续地施加前向偏置的薄膜晶体管,反向偏置在不干扰操作的定时被施加。然后,可以朝负方向重置已经由于前向偏置而朝正方向改变的阈值电压,从而可以抑制阈值电压的变化。
在根据需要几乎被持续施加前向偏置的薄膜晶体管的情况下,常常不可能实现足以施加反向偏置的定时。在这种情况下,附加的薄膜晶体管被并联连接到该薄膜晶体管,并且附加晶体管被相对于该薄膜晶体管以互补的方式驱动,从而施加反向偏置的定时被强制生成。然后,在由于持续的前向偏置施加因而阈值电压必须向上改变的薄膜晶体管的情况下,可以通过将互补的附加薄膜晶体管并联连接到该薄膜晶体管来强制修正阈值电压。
Claims (18)
1.一种晶体管电路,具有形成在衬底上的多个薄膜晶体管,以及适合于连接所述薄膜晶体管中每一个的栅极、源极和/或漏极的配线,以便执行预定的操作,所述晶体管电路包括:
至少一个薄膜晶体管,在所述操作期间,经由所述配线,所述薄膜晶体管在栅极和源极之间被反复和/或持续地施加前向偏置,
反向偏置施加装置,其被配置为通过在不干扰所述操作的定时在所述薄膜晶体管的栅极和源极之间施加反向偏置,来抑制所述薄膜晶体管的阈值电压的变化,
与所述薄膜晶体管并联连接的附加薄膜晶体管,以及
相对于所述薄膜晶体管驱动所述附加薄膜晶体管,以便生成不干扰上述操作的定时的补充装置,
其中所述反向偏置施加装置在所生成的定时向所述薄膜晶体管施加所述反向偏置。
2.根据权利要求1所述的晶体管电路,其中所述薄膜晶体管是N沟道型的和/或P沟道型的,所述附加薄膜晶体管是N沟道型的和/或P沟道型的,并且所述补充装置向所述附加薄膜晶体管的栅极施加脉冲,所述脉冲与施加到所述薄膜晶体管的栅极的脉冲的相位相反。
3.根据权利要求1所述的晶体管电路,其中所述薄膜晶体管是N沟道型的和/或P沟道型的,所述附加薄膜晶体管是P沟道型的和/或N沟道型的,并且所述补充装置向所述附加薄膜晶体管的栅极施加脉冲,所述脉冲与施加到所述薄膜晶体管的栅极的脉冲的相位相同。
4.一种象素电路,其提供在成行的扫描线和成列的信号线的每个交点处,并且在被所述扫描线选中后对来自所述信号线的信号进行采样,并且根据所采样的信号驱动负载元件,所述象素电路包括:
形成在衬底上的多个薄膜晶体管,以及适合于连接所述薄膜晶体管中每一个的栅极、源极和/或漏极的配线,
至少一个薄膜晶体管,在所述负载元件被驱动的同时,经由所述配线,所述薄膜晶体管在栅极和源极之间被反复和/或持续地施加前向偏置,
反向偏置施加装置,其被配置为通过在不干扰被驱动的负载元件的定时在所述薄膜晶体管的栅极和源极之间施加反向偏置,来抑制所述薄膜晶体管的阈值电压的变化,
与所述薄膜晶体管并联连接的附加薄膜晶体管,以及
相对于所述薄膜晶体管以互补的方式操作所述附加薄膜晶体管并且生成不干扰上述被驱动的负载元件的定时的补充装置,
其中所述反向偏置施加装置在所生成的定时向所述薄膜晶体管施加所述反向偏置。
5.根据权利要求4所述的象素电路,其中所述薄膜晶体管是N沟道型的和/或P沟道型的,所述附加薄膜晶体管是N沟道型的和/或P沟道型的,并且所述补充装置向所述附加薄膜晶体管的栅极施加脉冲,所述脉冲与施加到所述薄膜晶体管的栅极的脉冲的相位相反。
6.根据权利要求4所述的象素电路,其中所述薄膜晶体管是N沟道型的和/或P沟道型的,所述附加薄膜晶体管是P沟道型的和/或N沟道型的,并且所述补充装置向所述附加薄膜晶体管的栅极施加脉冲,所述脉冲与施加到所述薄膜晶体管的栅极的脉冲的相位相同。
7.根据权利要求4所述的象素电路,其中所述多个薄膜晶体管包括:采样薄膜晶体管,其在被所述扫描线选中后进入导通,并且对来自所述信号线的信号进行采样并将所采样的信号保持在保持电容器中;驱动薄膜晶体管,其根据保持在所述保持电容器中的信号的电势控制施加到所述负载元件的功率量;以及开关薄膜晶体管,其执行施加到负载元件的功率量的开/关控制,其中所述反向偏置施加装置向所述驱动薄膜晶体管和所述开关薄膜晶体管中的至少一个施加反向偏置。
8.根据权利要求7所述的象素电路,包括阈值电压抵消装置,其被配置为调整施加到所述驱动薄膜晶体管的栅极的信号电势的电平,以便抵消所述驱动薄膜晶体管的阈值电压的变化。
9.根据权利要求7所述的象素电路,包括自举装置,其被配置为自动地控制施加到所述驱动薄膜晶体管的栅极的信号电势的电平,以便适应所述负载元件的特性的变化。
10.一种显示设备,包括成行的扫描线和成列的信号线,以及在所述扫描线的交点处提供的象素电路,
其中,在被所述扫描线选中后,所述象素电路对来自所述信号线的视频信号进行采样,并且根据所采样的视频信号驱动发光元件,并且
其中所述象素电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接所述薄膜晶体管中每一个的栅极、源极和/或漏极的配线,
至少一个薄膜晶体管,在所述发光元件被驱动的同时,经由所述配线,所述薄膜晶体管在栅极和源极之间被反复和/或持续地施加前向偏置,
反向偏置施加装置,其被配置为通过在不干扰所驱动的负载元件的定时在所述薄膜晶体管的栅极和源极之间施加反向偏置,来抑制所述薄膜晶体管的阈值电压的变化,
与所述薄膜晶体管并联连接的附加薄膜晶体管,以及
相对于所述薄膜晶体管以互补的方式操作所述附加薄膜晶体管并且生成不干扰上述被驱动的发光元件的定时的补充装置,
其中所述反向偏置施加装置在所生成的定时向所述薄膜晶体管施加所述反向偏置。
11.根据权利要求10所述的显示设备,其中所述薄膜晶体管是N沟道型的和/或P沟道型的,所述附加薄膜晶体管是N沟道型的和/或P沟道型的,并且所述补充装置向所述附加薄膜晶体管的栅极施加脉冲,所述脉冲与施加到所述薄膜晶体管的栅极的脉冲的相位相反。
12.根据权利要求10所述的显示设备,其中所述薄膜晶体管是N沟道型的和/或P沟道型的,所述附加薄膜晶体管是P沟道型的和/或N沟道型的,并且所述补充装置向所述附加薄膜晶体管的栅极施加脉冲,所述脉冲与施加到所述薄膜晶体管的栅极的脉冲的相位相同。
13.根据权利要求10所述的象素电路,其中所述多个薄膜晶体管包括:采样薄膜晶体管,其在被所述扫描线选中后进入导通,并且对来自所述信号线的视频信号进行采样并将所采样的视频信号保持在保持电容器中;驱动薄膜晶体管,其根据保持在所述保持电容器中的信号的电势控制施加到所述发光元件的功率量;以及开关薄膜晶体管,其执行施加到发光元件的功率量的开/关控制,其中所述反向偏置施加装置向所述驱动薄膜晶体管和所述开关薄膜晶体管中的至少一个施加反向偏置。
14.根据权利要求13所述的显示设备,包括阈值电压抵消装置,其被配置为调整施加到所述驱动薄膜晶体管的栅极的信号电势的电平,以便抵消所述驱动薄膜晶体管的阈值电压的变化。
15.根据权利要求13所述的显示设备,包括自举装置,其被配置为自动地控制施加到所述驱动薄膜晶体管的栅极的信号电势的电平,以便适应所述负载元件的特性的变化。
16.一种驱动晶体管电路的方法,所述晶体管电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接所述薄膜晶体管中每一个的栅极、源极和/或漏极的配线,以便执行预定的操作,所述驱动方法适合于执行以下步骤:
前向偏置施加步骤,其适合于在所述操作期间经由所述配线在所述薄膜晶体管中的至少一个的栅极和源极之间反复和/或持续地施加前向偏置,
反向偏置施加步骤,其适合于通过在不干扰所述操作的定时在所述薄膜晶体管的栅极和源极之间施加反向偏置,来抑制所述薄膜晶体管的阈值电压的变化,以及
补充步骤,其适合于相对于所述薄膜晶体管以互补的方式驱动与所述薄膜晶体管并联连接的附加薄膜晶体管,从而生成不干扰所述操作的定时,
其中所述反向偏置施加步骤适合于在所生成的定时向所述薄膜晶体管施加所述反向偏置。
17.一种驱动象素电路的方法,所述象素电路是在成行的扫描线和成列的信号线的每个交点处提供的,并且包括形成在衬底上的多个薄膜晶体管,以及适合于连接所述薄膜晶体管中每一个的栅极、源极和/或漏极的配线,以便在被所述扫描线选中后对来自所述信号线的信号进行采样,并且根据所采样的信号驱动负载元件,所述驱动方法适合于执行以下步骤:
前向偏置施加步骤,其适合于在所述负载元件被驱动的同时,经由所述配线,在所述薄膜晶体管中至少一个的栅极和源极之间反复和/或持续地施加前向偏置,
反向偏置施加步骤,其适合于通过在不干扰所驱动的负载元件的定时在所述薄膜晶体管的栅极和源极之间施加反向偏置,来抑制所述薄膜晶体管的阈值电压的变化,以及
补充步骤,其适合于相对于所述薄膜晶体管以互补的方式驱动与所述薄膜晶体管并联连接的附加薄膜晶体管,从而生成不干扰所驱动的负载元件的定时,
其中所述反向偏置施加步骤适合于在所生成的定时向所述薄膜晶体管施加所述反向偏置。
18.一种驱动显示设备的方法,所述显示设备包括成行的扫描线、成列的信号线以及在所述扫描线的交点处提供的象素电路,其中在被所述扫描线选中后所述象素电路对来自所述信号线的视频信号进行采样,并且根据所采样的信号驱动发光元件,并且所述象素电路包括形成在衬底上的多个薄膜晶体管,以及适合于连接所述薄膜晶体管中每一个的栅极、源极和/或漏极的配线,所述驱动方法适合于执行以下步骤:
前向偏置施加步骤,其适合于在所述发光元件被驱动的同时,经由所述配线,在所述薄膜晶体管中至少一个的栅极和源极之间反复和/或持续地施加前向偏置,
反向偏置施加步骤,其适合于通过在不干扰所驱动的发光元件的定时在所述薄膜晶体管的栅极和源极之间施加反向偏置,来抑制所述薄膜晶体管的阈值电压的变化,以及
补充步骤,其适合于相对于所述薄膜晶体管以互补的方式驱动与所述薄膜晶体管并联连接的附加薄膜晶体管,从而生成不干扰所驱动的发光元件的定时,
其中所述反向偏置施加步骤适合于在所生成的定时向所述薄膜晶体管施加所述反向偏置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003402673A JP4147410B2 (ja) | 2003-12-02 | 2003-12-02 | トランジスタ回路、画素回路、表示装置及びこれらの駆動方法 |
JP402673/2003 | 2003-12-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1886773A CN1886773A (zh) | 2006-12-27 |
CN100437703C true CN100437703C (zh) | 2008-11-26 |
Family
ID=34650039
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004800355588A Expired - Fee Related CN100437703C (zh) | 2003-12-02 | 2004-12-02 | 晶体管电路、象素电路、显示设备及其驱动方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7605789B2 (zh) |
EP (1) | EP1708162A4 (zh) |
JP (1) | JP4147410B2 (zh) |
KR (1) | KR101065989B1 (zh) |
CN (1) | CN100437703C (zh) |
TW (1) | TWI280543B (zh) |
WO (1) | WO2005055184A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106960663A (zh) * | 2015-10-23 | 2017-07-18 | Nlt科技股份有限公司 | 保护电路及电子设备 |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005140827A (ja) * | 2003-11-04 | 2005-06-02 | Tohoku Pioneer Corp | 発光表示パネルの駆動装置 |
JP4565844B2 (ja) * | 2004-01-06 | 2010-10-20 | 東北パイオニア株式会社 | アクティブマトリクス型発光表示パネルの駆動装置 |
JP4923410B2 (ja) * | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
JP4517927B2 (ja) * | 2005-04-14 | 2010-08-04 | セイコーエプソン株式会社 | 電気光学装置、及び電子機器 |
KR100782455B1 (ko) * | 2005-04-29 | 2007-12-05 | 삼성에스디아이 주식회사 | 발광제어 구동장치 및 이를 구비하는 유기전계발광표시장치 |
EP1793366A3 (en) | 2005-12-02 | 2009-11-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device, and electronic device |
TWI419105B (zh) * | 2005-12-20 | 2013-12-11 | Thomson Licensing | 顯示面板之驅動方法 |
FR2895131A1 (fr) * | 2005-12-20 | 2007-06-22 | Thomson Licensing Sas | Panneau d'affichage et procede de pilotage avec couplage capacitif transitoire |
JP5130667B2 (ja) * | 2006-07-27 | 2013-01-30 | ソニー株式会社 | 表示装置 |
TWI612509B (zh) * | 2006-09-29 | 2018-01-21 | 半導體能源研究所股份有限公司 | 顯示裝置和電子裝置 |
KR101373736B1 (ko) * | 2006-12-27 | 2014-03-14 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR100873076B1 (ko) | 2007-03-14 | 2008-12-09 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 |
KR101526475B1 (ko) | 2007-06-29 | 2015-06-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 그 구동 방법 |
JP2009128503A (ja) | 2007-11-21 | 2009-06-11 | Canon Inc | 薄膜トランジスタ回路とその駆動方法、ならびに発光表示装置 |
JP5176522B2 (ja) * | 2007-12-13 | 2013-04-03 | ソニー株式会社 | 自発光型表示装置およびその駆動方法 |
JP5115180B2 (ja) * | 2007-12-21 | 2013-01-09 | ソニー株式会社 | 自発光型表示装置およびその駆動方法 |
JP5127499B2 (ja) * | 2008-02-18 | 2013-01-23 | 株式会社ジャパンディスプレイセントラル | アクティブマトリクス型表示装置の駆動方法 |
KR101361981B1 (ko) * | 2008-02-19 | 2014-02-21 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치와 그 구동방법 |
JP5186950B2 (ja) * | 2008-02-28 | 2013-04-24 | ソニー株式会社 | El表示パネル、電子機器及びel表示パネルの駆動方法 |
JP4760840B2 (ja) * | 2008-02-28 | 2011-08-31 | ソニー株式会社 | El表示パネル、電子機器及びel表示パネルの駆動方法 |
US8358258B1 (en) * | 2008-03-16 | 2013-01-22 | Nongqiang Fan | Active matrix display having pixel element with light-emitting element |
KR100962961B1 (ko) * | 2008-06-17 | 2010-06-10 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
JP4844634B2 (ja) * | 2009-01-06 | 2011-12-28 | ソニー株式会社 | 有機エレクトロルミネッセンス発光部の駆動方法 |
US9047815B2 (en) | 2009-02-27 | 2015-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Method for driving semiconductor device |
CA2687631A1 (en) * | 2009-12-06 | 2011-06-06 | Ignis Innovation Inc | Low power driving scheme for display applications |
JP5532301B2 (ja) * | 2009-12-25 | 2014-06-25 | ソニー株式会社 | 駆動回路および表示装置 |
US8300039B2 (en) * | 2010-03-30 | 2012-10-30 | Sony Corporation | Inverter circuit and display |
JP2011217175A (ja) * | 2010-03-31 | 2011-10-27 | Sony Corp | インバータ回路および表示装置 |
JP2011217287A (ja) * | 2010-04-01 | 2011-10-27 | Sony Corp | インバータ回路および表示装置 |
JP5488817B2 (ja) * | 2010-04-01 | 2014-05-14 | ソニー株式会社 | インバータ回路および表示装置 |
KR101658037B1 (ko) * | 2010-11-09 | 2016-09-21 | 삼성전자주식회사 | 능동형 디스플레이 장치의 구동 방법 |
JP2012128407A (ja) * | 2010-11-24 | 2012-07-05 | Canon Inc | 有機el表示装置 |
US8674863B2 (en) * | 2011-06-07 | 2014-03-18 | Microchip Technology Incorporated | Distributed bootstrap switch |
KR101859474B1 (ko) * | 2011-09-05 | 2018-05-23 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시 장치의 화소 회로 |
US9747834B2 (en) * | 2012-05-11 | 2017-08-29 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
JP6228753B2 (ja) * | 2012-06-01 | 2017-11-08 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、表示モジュール、及び電子機器 |
TWI464723B (zh) * | 2012-11-12 | 2014-12-11 | Novatek Microelectronics Corp | 顯示裝置 |
US8847634B1 (en) * | 2013-05-04 | 2014-09-30 | Texas Instruments Incorporated | High-speed unity-gain input buffer having improved linearity and stability with a low supply voltage |
CN103714780B (zh) | 2013-12-24 | 2015-07-15 | 京东方科技集团股份有限公司 | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 |
CN103730089B (zh) * | 2013-12-26 | 2015-11-25 | 京东方科技集团股份有限公司 | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 |
CN103714781B (zh) | 2013-12-30 | 2016-03-30 | 京东方科技集团股份有限公司 | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 |
CN104217674B (zh) * | 2014-05-29 | 2017-01-25 | 京东方科技集团股份有限公司 | 像素单元驱动电路、方法、像素驱动电路和amoled显示装置 |
KR20150142943A (ko) * | 2014-06-12 | 2015-12-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102357390B1 (ko) * | 2015-02-09 | 2022-02-03 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 구동 방법 |
CN105047138B (zh) * | 2015-09-15 | 2018-01-05 | 深圳市华星光电技术有限公司 | 一种显示装置的驱动系统及适用于oled的驱动电路 |
JP7048246B2 (ja) * | 2017-10-05 | 2022-04-05 | メルク パテント ゲゼルシャフト ミット ベシュレンクテル ハフツング | 発光システム |
CN113936586B (zh) * | 2019-08-30 | 2022-11-22 | 成都辰显光电有限公司 | 一种像素驱动电路和显示面板 |
CN210378423U (zh) * | 2019-11-29 | 2020-04-21 | 京东方科技集团股份有限公司 | 像素驱动电路和显示装置 |
CN113112959B (zh) * | 2021-04-08 | 2022-07-12 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示设备及像素电路的驱动方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62118390A (ja) * | 1985-11-19 | 1987-05-29 | 松下電器産業株式会社 | 薄膜トランジスタの駆動方法 |
CN1303084A (zh) * | 1999-11-08 | 2001-07-11 | 株式会社半导体能源研究所 | 电子装置 |
CN1312535A (zh) * | 2000-03-06 | 2001-09-12 | Lg电子株式会社 | 显示板的有源驱动电路 |
WO2002075712A1 (fr) * | 2001-03-21 | 2002-09-26 | Mitsubishi Denki Kabushiki Kaisha | Ecran auto-lumineux |
JP2003173154A (ja) * | 2001-09-28 | 2003-06-20 | Sanyo Electric Co Ltd | 半導体装置及び表示装置 |
JP2003224437A (ja) * | 2002-01-30 | 2003-08-08 | Sanyo Electric Co Ltd | 電流駆動回路および該電流駆動回路を備えた表示装置 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01291216A (ja) | 1988-05-19 | 1989-11-22 | Fujitsu Ltd | アクティブマトリクス型液晶表示装置 |
JP2999271B2 (ja) * | 1990-12-10 | 2000-01-17 | 株式会社半導体エネルギー研究所 | 表示装置 |
US5684365A (en) | 1994-12-14 | 1997-11-04 | Eastman Kodak Company | TFT-el display panel using organic electroluminescent media |
DE69623153T2 (de) * | 1995-03-06 | 2003-04-17 | Thomson Multimedia, Boulogne | Treiberschaltungen für Datenleitungen mit einem gemeinsamen Rampensignal für ein Anzeigesystem |
US6229506B1 (en) * | 1997-04-23 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
JP4092857B2 (ja) | 1999-06-17 | 2008-05-28 | ソニー株式会社 | 画像表示装置 |
TW587239B (en) * | 1999-11-30 | 2004-05-11 | Semiconductor Energy Lab | Electric device |
JP3877049B2 (ja) * | 2000-06-27 | 2007-02-07 | 株式会社日立製作所 | 画像表示装置及びその駆動方法 |
JPWO2002077958A1 (ja) | 2001-03-22 | 2004-07-15 | キヤノン株式会社 | アクティブマトリクス型発光素子の駆動回路 |
JP2002358031A (ja) * | 2001-06-01 | 2002-12-13 | Semiconductor Energy Lab Co Ltd | 発光装置及びその駆動方法 |
JP4383852B2 (ja) * | 2001-06-22 | 2009-12-16 | 統寶光電股▲ふん▼有限公司 | Oled画素回路の駆動方法 |
US6858989B2 (en) * | 2001-09-20 | 2005-02-22 | Emagin Corporation | Method and system for stabilizing thin film transistors in AMOLED displays |
JP4230744B2 (ja) | 2001-09-29 | 2009-02-25 | 東芝松下ディスプレイテクノロジー株式会社 | 表示装置 |
US7071932B2 (en) * | 2001-11-20 | 2006-07-04 | Toppoly Optoelectronics Corporation | Data voltage current drive amoled pixel circuit |
JP2003263129A (ja) | 2002-03-07 | 2003-09-19 | Sanyo Electric Co Ltd | 表示装置 |
KR100490622B1 (ko) * | 2003-01-21 | 2005-05-17 | 삼성에스디아이 주식회사 | 유기 전계발광 표시장치 및 그 구동방법과 픽셀회로 |
GB0301623D0 (en) * | 2003-01-24 | 2003-02-26 | Koninkl Philips Electronics Nv | Electroluminescent display devices |
KR100515299B1 (ko) * | 2003-04-30 | 2005-09-15 | 삼성에스디아이 주식회사 | 화상 표시 장치와 그 표시 패널 및 구동 방법 |
JP2004341144A (ja) * | 2003-05-15 | 2004-12-02 | Hitachi Ltd | 画像表示装置 |
-
2003
- 2003-12-02 JP JP2003402673A patent/JP4147410B2/ja not_active Expired - Lifetime
-
2004
- 2004-12-02 CN CNB2004800355588A patent/CN100437703C/zh not_active Expired - Fee Related
- 2004-12-02 EP EP04801632A patent/EP1708162A4/en not_active Withdrawn
- 2004-12-02 KR KR1020067010698A patent/KR101065989B1/ko not_active IP Right Cessation
- 2004-12-02 US US10/580,686 patent/US7605789B2/en active Active
- 2004-12-02 TW TW093137122A patent/TWI280543B/zh not_active IP Right Cessation
- 2004-12-02 WO PCT/JP2004/018334 patent/WO2005055184A1/ja not_active Application Discontinuation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62118390A (ja) * | 1985-11-19 | 1987-05-29 | 松下電器産業株式会社 | 薄膜トランジスタの駆動方法 |
CN1303084A (zh) * | 1999-11-08 | 2001-07-11 | 株式会社半导体能源研究所 | 电子装置 |
CN1312535A (zh) * | 2000-03-06 | 2001-09-12 | Lg电子株式会社 | 显示板的有源驱动电路 |
WO2002075712A1 (fr) * | 2001-03-21 | 2002-09-26 | Mitsubishi Denki Kabushiki Kaisha | Ecran auto-lumineux |
JP2003173154A (ja) * | 2001-09-28 | 2003-06-20 | Sanyo Electric Co Ltd | 半導体装置及び表示装置 |
JP2003224437A (ja) * | 2002-01-30 | 2003-08-08 | Sanyo Electric Co Ltd | 電流駆動回路および該電流駆動回路を備えた表示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106960663A (zh) * | 2015-10-23 | 2017-07-18 | Nlt科技股份有限公司 | 保护电路及电子设备 |
CN106960663B (zh) * | 2015-10-23 | 2020-06-16 | 天马微电子股份有限公司 | 保护电路及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
JP2005164893A (ja) | 2005-06-23 |
KR20070000406A (ko) | 2007-01-02 |
KR101065989B1 (ko) | 2011-09-19 |
EP1708162A1 (en) | 2006-10-04 |
TW200530985A (en) | 2005-09-16 |
TWI280543B (en) | 2007-05-01 |
EP1708162A4 (en) | 2008-03-12 |
CN1886773A (zh) | 2006-12-27 |
US20070091029A1 (en) | 2007-04-26 |
JP4147410B2 (ja) | 2008-09-10 |
US7605789B2 (en) | 2009-10-20 |
WO2005055184A1 (ja) | 2005-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100437703C (zh) | 晶体管电路、象素电路、显示设备及其驱动方法 | |
US12112698B2 (en) | Pixel circuit, display device, and method of driving pixel circuit | |
US12051367B2 (en) | Pixel circuit and display device | |
KR20060136376A (ko) | 트랜지스터 회로, 화소 회로, 표시 장치 및 이들의 구동방법 | |
CN100487777C (zh) | 像素电路与显示装置及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081126 Termination date: 20131202 |