TWI748009B - 電漿處理裝置 - Google Patents
電漿處理裝置 Download PDFInfo
- Publication number
- TWI748009B TWI748009B TW106141800A TW106141800A TWI748009B TW I748009 B TWI748009 B TW I748009B TW 106141800 A TW106141800 A TW 106141800A TW 106141800 A TW106141800 A TW 106141800A TW I748009 B TWI748009 B TW I748009B
- Authority
- TW
- Taiwan
- Prior art keywords
- hole
- conductive film
- pin
- conductive
- lift pin
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
- H01L21/67069—Apparatus for fluid treatment for etching for drying etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68742—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32715—Workpiece holder
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
- H01L21/6833—Details of electrostatic chucks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68757—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T279/00—Chucks or sockets
- Y10T279/23—Chucks or sockets with magnetic or electrostatic means
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Drying Of Semiconductors (AREA)
- Plasma Technology (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
本發明之課題在於抑制貫通孔內之異常放電之產生。 本發明之電漿處理裝置具有靜電吸盤6及升降銷61。靜電吸盤6具有供載置晶圓W之載置面21及與載置面21相對之背面22,且形成有貫通載置面21與背面22之銷用貫通孔200。升降銷61係至少一部分由絕緣性構件形成,前端收容於銷用貫通孔200,藉由相對於載置面21於上下方向移動而於上下方向搬送晶圓W。升降銷61於與銷用貫通孔200對應之前端部分具有導電膜61c。
Description
本發明之各種態樣及實施形態係關於一種電漿處理裝置。
自先前以來,已知有使用電漿對晶圓等被處理體進行電漿處理之電漿處理裝置。此種電漿處理裝置例如於能夠構成真空空間之處理容器內,具有兼用作電極之保持被處理體的載置台。電漿處理裝置藉由對載置台施加特定之高頻電力,從而對配置於載置台之被處理體進行電漿處理。於載置台,形成有收容有升降銷之貫通孔。電漿處理裝置中,於搬送被處理體之情形時,使升降銷自貫通孔突出,利用升降銷自背面支持被處理體使其脫離載置台。關於升降銷,為了抑制因暴露於電漿而引起之異常放電的產生,而由絕緣性構件形成,下部由導電材料形成。 [先前技術文獻] [專利文獻] [專利文獻1]日本專利特開2000-195935號公報
[發明所欲解決之問題] 且說,近年來,電漿處理裝置為了進行電漿處理而使施加至載置台之高頻電力高電壓化。於使施加至載置台之高頻電力高電壓化之情形時,存在於收容有升降銷之貫通孔產生異常放電的情況。電漿處理裝置中,若於貫通孔產生異常放電,則有使被處理體之品質惡化,成為良率惡化之主要原因之虞。 [解決問題之技術手段] 揭示之電漿處理裝置於1個實施形態中,具有靜電吸盤及升降銷。靜電吸盤具有供載置被處理體之載置面及與載置面相對之背面,且形成有貫通載置面與背面之通孔。升降銷係至少一部分由絕緣性構件形成,前端收容於通孔,藉由相對於載置面於上下方向移動而於上下方向搬送被處理體。電漿處理裝置於升降銷之與通孔對應之前端部分、及通孔之與升降銷相對向之壁面之至少一者具有導電性構件。 [發明之效果] 根據揭示之電漿處理裝置之1個態樣,發揮能抑制貫通孔內之異常放電之產生的效果。
以下,參照圖式對本申請案所揭示之電漿處理裝置之實施形態進行詳細說明。再者,對各圖式中相同或相當之部分標註相同符號。又,所揭示之發明並不受本實施形態之限定。各實施形態可於不會使處理內容產生矛盾之範圍內適當組合。對各圖式中相同或相當之部分標註相同符號。又,「上」「下」之用語係基於圖示之狀態者,且係為求方便者。 (第1實施形態) [電漿處理裝置之構成] 圖1係表示本實施形態之電漿處理裝置之構成之概略剖視圖。電漿處理裝置100具有氣密地構成且電性上設為接地電位之處理容器1。該處理容器1呈圓筒狀,例如包含鋁等。處理容器1劃分形成生成電漿之處理空間。於處理容器1內,設有水平地支持作為被處理體(work-piece)之半導體晶圓(以下,簡稱為「晶圓」)W的載置台2。載置台2包含基材(底座)2a及靜電吸盤(ESC:Electrostatic chuck)6而構成。基材2a包含導電性之金屬、例如鋁等,具有作為下部電極之功能。靜電吸盤6具有用以靜電吸附晶圓W之功能。載置台2由支持台4支持。支持台4由例如包含石英等之支持構件3支持。又,於載置台2上方之外周,設有由例如單晶矽形成之聚焦環5。進而,於處理容器1內,以包圍載置台2及支持台4之周圍之方式,設有例如包含石英等之圓筒狀之內壁構件3a。 於基材2a,經由第1整合器11a而連接有第1 RF(radio frequency,射頻)電源10a,又,經由第2整合器11b而連接有第2 RF電源10b。第1 RF電源10a係用以產生電漿者,且以自該第1 RF電源10a向載置台2之基材2a供給特定頻率之高頻電力之方式構成。又,第2 RF電源10b係用於離子提取(用於偏壓)者,且以自該第2 RF電源10b向載置台2之基材2a供給低於第1 RF電源10a之特定頻率之高頻電力之方式構成。如此,載置台2構成為能夠施加電壓。另一方面,於載置台2之上方,以與載置台2平行地相對向之方式,設有具有作為上部電極之功能的簇射頭16。簇射頭16與載置台2作為一對電極(上部電極與下部電極)發揮功能。 靜電吸盤6係於該絕緣體6b之間介置電極6a而構成,於電極6a連接有直流電源12。並且構成為,藉由自直流電源12向電極6a施加直流電壓,而利用庫侖力吸附晶圓W。 於載置台2之內部形成有冷媒流路2d,於冷媒流路2d連接有冷媒入口配管2b、冷媒出口配管2c。並且構成為,藉由使適當之冷媒、例如冷卻水等在冷媒流路2d中循環,而能夠將載置台2控制為特定的溫度。又,以貫通載置台2等之方式,形成有用以向晶圓W之背面供給氦氣等冷熱傳遞用氣體(背面氣體(back side gas))之氣體供給管30,氣體供給管30連接於未圖示之氣體供給源。利用該等構成,將藉由靜電吸盤6而吸附保持於載置台2之上表面的晶圓W控制為特定的溫度。 於載置台2設有複數個、例如3個銷用貫通孔200(圖1中僅表示1個),於該等銷用貫通孔200之內部分別配設有升降銷61。升降銷61連接於驅動機構62,藉由驅動機構62而上下活動。關於銷用貫通孔200及升降銷61之構造將於下文敍述。 上文所述之簇射頭16設於處理容器1之頂壁部分。簇射頭16具備本體部16a及構成電極板之上部頂板16b,且經由絕緣性構件95而被支持於處理容器1之上部。關於本體部16a,包含導電性材料、例如表面經過陽極氧化處理之鋁,且構成為於其下部能夠將上部頂板16b裝卸自如地支持。 本體部16a於內部設有氣體擴散室16c。又,本體部16a中,以位於氣體擴散室16c之下部之方式,於底部形成有多個氣體流經孔16d。又,上部頂板16b中,以與上文所述之氣體流經孔16d重疊之方式,設有於厚度方向上貫通該上部頂板16b的氣體導入孔16e。藉由此種構成,被供給至氣體擴散室16c之處理氣體經由氣體流經孔16d及氣體導入孔16e而呈簇射狀分散地被供給至處理容器1內。 於本體部16a,形成有用以向氣體擴散室16c導入處理氣體之氣體導入口16g。於氣體導入口16g連接有氣體供給配管15a之一端。於該氣體供給配管15a之另一端,連接有供給處理氣體之處理氣體供給源(氣體供給部)15。於氣體供給配管15a,自上游側依序設有質量流量控制器(MFC)15b及開關閥V2。自處理氣體供給源15經由氣體供給配管15a將用於電漿蝕刻之處理氣體供給至氣體擴散室16c。自氣體擴散室16c經由氣體流經孔16d及氣體導入孔16e向處理容器1內呈簇射狀分散地供給處理氣體。 於上文所述之作為上部電極之簇射頭16,經由低通濾波器(LPF)71電性連接有可變直流電源72。該可變直流電源72構成為可藉由啟閉開關73而實現饋電之啟閉。可變直流電源72之電流、電壓以及啟閉開關73之啟閉係由下述控制部90控制。再者,如下文所述,當自第1 RF電源10a、第2 RF電源10b對載置台2施加高頻而於處理空間產生電漿時,根據需要而藉由控制部90使啟閉開關73開啟,而對作為上部電極之簇射頭16施加特定的直流電壓。 以自處理容器1之側壁延伸至較簇射頭16之高度位置更靠上方之方式設有圓筒狀之接地導體1a。該圓筒狀之接地導體1a於其上部具有頂壁。 於處理容器1之底部,形成有排氣口81。於排氣口81,經由排氣管82而連接有第1排氣裝置83。第1排氣裝置83具有真空泵,且構成為藉由使該真空泵作動而能夠將處理容器1內減壓至特定的真空度。另一方面,於處理容器1內之側壁,設有晶圓W之搬入搬出口84,於該搬入搬出口84,設有將該搬入搬出口84打開或關閉之閘閥85。 於處理容器1之側部內側,沿內壁面設有積存物遮罩86。積存物遮罩86防止蝕刻副產物(積存物)附著於處理容器1。於該積存物遮罩86之與晶圓W大致相同之高度位置,設有以能夠控制對於接地之電位而連接的導電性構件(GND塊)89,藉此防止異常放電。又,於積存物遮罩86之下端部,設有沿內壁構件3a延伸之積存物遮罩87。積存物遮罩86、87被設為裝卸自如。 上述構成之電漿處理裝置100係藉由控制部90統一地控制其動作。於該控制部90設有具備CPU(Central Processing Unit,中央處理單元)且控制電漿處理裝置100之各部的製程控制器91、使用者介面92及記憶部93。 使用者介面92包含供工程管理者進行指令之輸入操作以管理電漿處理裝置100的鍵盤、或將電漿處理裝置100之運行狀況可視化地顯示的顯示器等。 於記憶部93,儲存有用以於製程控制器91之控制下實現電漿處理裝置100所執行之各種處理的控制程式(軟體)或記憶有處理條件資料等之製程配方。並且,根據需要,按照來自使用者介面92之指示等自記憶部93叫出任意製程配方並由製程控制器91執行,藉此,於製程控制器91之控制下,進行電漿處理裝置100中之所期望之處理。又,控制程式或處理條件資料等製程配方可利用儲存於電腦可讀取之電腦記憶媒體(例如,硬碟、CD(Compact Disc,光碟)、軟碟、半導體記憶體等)等之狀態者,或亦能夠自其他裝置經由例如專用線路隨機傳輸而於線上使用。 [載置台之主要部分構成] 繼而,參照圖2及圖3,對載置台2之主要部分構成進行說明。圖2及圖3係表示圖1之電漿處理裝置中之載置台之概略剖視圖。圖2表示使升降銷61上升而支持晶圓W之情形,圖3表示使升降銷61下降而將晶圓W支持於靜電吸盤6上之情形。如上所述,載置台2包含基材2a及靜電吸盤6,且構成為,升降銷61能夠自基材2a之下方向靜電吸盤6之上方插通。 靜電吸盤6呈圓板狀,且具有用以載置晶圓W之載置面21及與該載置面21相對向之背面22。載置面21呈圓形,與晶圓W之背面接觸而支持圓板狀之晶圓W。基材2a接合於靜電吸盤6之背面22。 於載置面21,形成有氣體供給管30之端部(氣孔)。氣體供給管30供給冷卻用之氦氣等。氣體供給管30之端部係由形成於靜電吸盤6之貫通孔30a及形成於基材2a之貫通孔30b形成。貫通孔30a係以自靜電吸盤6之背面22貫通至載置面21之方式設置。即,貫通孔30a之內壁由靜電吸盤6形成。另一方面,貫通孔30b係以自基材2a之背面貫通至與靜電吸盤6之接合面之方式設置。即,貫通孔30b之內壁由基材2a形成。貫通孔30b之孔徑例如大於貫通孔30a之孔徑。並且,以貫通孔30a及貫通孔30b連通之方式配置靜電吸盤6及基材2a。於氣體供給管30,配置有氣體用套管204及氣體用間隔件202。 又,於載置面21,形成有收容升降銷61之銷用貫通孔200。銷用貫通孔200係由形成於靜電吸盤6之貫通孔200a及形成於基材2a之貫通孔200b形成。貫通孔200a形成於靜電吸盤6,貫通孔200b形成於基材2a。形成銷用貫通孔200之貫通孔200a係設為與升降銷61之外徑吻合之孔徑、即略大於升降銷61之外徑(例如大0.1~0.5 mm左右)的孔徑,於內部能夠收容升降銷61。貫通孔200b之孔徑例如大於貫通孔200a之孔徑。並且,於貫通孔200a之內壁及貫通孔200b之內壁、與升降銷61之間,配置有銷用套管203及銷用間隔件201。本實施形態之靜電吸盤6中,藉由銷用套管203及銷用間隔件201形成銷用貫通孔200。 升降銷61之至少一部分由絕緣性構件形成。例如,升降銷61具有由絕緣性之陶瓷或樹脂等形成為銷形狀之銷本體部61a。該銷本體部61a呈圓筒形狀,外徑具有例如數mm左右。銷本體部61a之與晶圓W接觸之銷上端部61b係藉由對銷本體部61a進行倒角而形成,且具有球狀之面。該球狀之面例如曲率非常大,使升降銷61之銷上端部61b整體靠近晶圓W背面。 又,升降銷61於與銷用貫通孔200對應之前端部分,具有由導電性構件形成之導電膜61c。例如,升降銷61自銷本體部61a之銷上端部61b側起於與靜電吸盤6之厚度相應之範圍具有導電膜61c。升降銷61之銷上端部61b由於與晶圓W接觸,故而較佳為不被導電膜61c覆蓋。再者,升降銷61之銷上端部61b亦可被導電膜61c覆蓋。 升降銷61藉由圖1所示之驅動機構62而於銷用貫通孔200內上下活動,且自載置台2之載置面21出沒自如地動作。再者,當升降銷61被收容時,驅動機構62以使升降銷61之銷上端部61b位於晶圓W背面正下方之方式調整升降銷61之停止位置之高度。 如圖2所示,於已使升降銷61上升之狀態下,成為銷本體部61a之一部分及銷上端部61b自載置台2之載置面21突出之狀態,且成為於載置台2之上部支持有晶圓W之狀態。另一方面,如圖3所示,於已使升降銷61下降之狀態下,成為銷本體部61a收容於銷用貫通孔200內之狀態,且晶圓W被載置於載置面21。如此,升降銷61於上下方向搬送晶圓W。 且說,電漿處理裝置100使施加至載置台2之高頻電力高電壓化。於使施加至載置台2之高頻電力高電壓化之情形時,存在於銷用貫通孔200產生異常放電之情形。 圖4係模式性地表示靜電吸盤之銷用貫通孔附近之電位之狀態的圖。如圖4所示,靜電吸盤6具有載置面21及與載置面21相對向之背面22。又,於載置面21載置有晶圓W。又,於靜電吸盤6形成有銷用貫通孔200。電漿處理裝置100中,若對載置台2施加高頻電力,則因靜電吸盤6之靜電電容而於晶圓W與靜電吸盤6之背面22之間產生電位差。圖4中,以虛線表示當對載置台2施加高頻電力時產生之RF電位之等電位線。例如,電漿處理裝置100係若使施加至載置台2之高頻電力高電壓化,而銷用貫通孔200內產生之RF電位之電位差超過產生放電之臨界值,則會產生異常放電。 因此,電漿處理裝置100中,如圖2及圖3所示,於升降銷61之與銷用貫通孔200對應之前端部分形成有由導電性構件形成之導電膜61c。 [導電膜之電氣特性之變化例] 使用圖5及圖6,說明藉由在升降銷61之前端部分形成導電膜61c而引起的載置台2之電氣特性之變化。圖5及圖6係模式性地表示收容於銷用貫通孔之升降銷之前端部分的圖。如圖5及圖6所示,載置台2之靜電吸盤6形成有銷用貫通孔200,且載置有晶圓W。靜電吸盤6由基材2a支持。於基材2a,形成有用於絕緣之絕緣體2e。又,圖5中示出於升降銷61之前端部分不存在導電膜61c之狀態。圖6中示出於升降銷61之前端部分存在導電膜61c之狀態。於對載置台2施加有高頻電力之情形時,絕緣體2e之部分於電性上可視為例如電容器C1、C2。又,升降銷61及銷用貫通孔200之升降銷61周圍之空間可視為電容器C3。於圖5及圖6之右側,示出等效地表示施加有高頻電力時之電性狀態的等效電路EC1、EC2。如圖5所示,於對載置台2施加有高頻電力之情形時,載置台2之銷用貫通孔200附近可視為電容器C1、C2、C3相對於供給高頻電力之電源PV串聯連接而成的等效電路EC1。作為電源PV,例如第1 RF電源10a、第2 RF電源10b符合。將等效電路EC1之電源PV與電容器C3之連接點設為P1。將電容器C3與電容器C2之連接點設為P2。連接點P1與連接點P2之電位差相當於銷用貫通孔200內產生之RF電位差。若使自電源PV供給之高頻電力高電壓化,則連接點P1與連接點P2之電位差變大,會產生異常放電。 另一方面,如圖6所示,於在升降銷61之前端部分存在導電膜61c之情形時,如等效電路EC2所示,導電膜61c可視為並聯連接於電容器C3之電阻R。於如此般電阻R並聯連接於電容器C3之情形時,能減小連接點P1與連接點P2之電位差。即,導電膜61c能緩和銷用貫通孔200內產生之RF電位差。 作為用於導電膜61c之導電性構件,只要為具有導電性之材料即可,可列舉例如矽、碳、碳化矽、氮化矽、二氧化鈦、鋁等導電性材料或金屬。 導電膜61c只要以成為如下電阻值之方式形成即可,即,可將因施加至載置台2之高頻電力而產生於銷用貫通孔200內之RF電位差抑制為未達產生放電之臨界值。另一方面,於導電膜61c之電阻值過低之情形時,導電膜61c中會過度地產生電流。因此,導電膜61c較佳為設為不會過度地流通電流之厚度。導電膜61c係高頻電力之頻率越高,則電流越集中於其表面。該現象被稱為集膚效應(skin depth、Skin effect),如以下之式(1)般表示。 [數1]此處,δ係距流通電流之表面的厚度(深度)。ρ係用於導電膜61c之導電性構件之電阻率。μ係用於導電膜61c之導電性構件之磁導率。μs係用於導電膜61c之導電性構件之相對磁導率。F係高頻電力之頻率。 圖7係表示集膚效應之算出結果之一例的圖。圖7之例示出針對第1導電性構件、第2導電性構件、第3導電性構件之3種導電性構件算出頻率f為40 MHz及400 kHz之情形時之δ所得的結果。例如,第1導電性構件之電阻率ρ為4.5 e2
,相對磁導率μs為1。第1導電性構件於頻率f為40 MHz之情形時,算出厚度δ為1.69[m]。又,第2導電性構件之電阻率ρ為1.0 e6
,相對磁導率μs為1。第2導電性構件於頻率f為40 MHz之情形時,算出厚度δ為7.96 e1
[m]。 導電膜61c於較用於導電膜61c之導電性構件之集膚效應之厚度δ薄之情形時,限制電流之流動,電阻增加,產生之電流減少。因此,導電膜61c較佳為設為用於導電膜61c之導電性構件之集膚效應之厚度δ的10%以下,更佳為,期望設為1%以下。藉此,能抑制於導電膜61c過度地產生電流。 再者,導電膜61c亦可以無階差之平坦狀態形成於升降銷61之前端部分。圖8係表示於升降銷之前端部分形成有導電膜之一例的圖。升降銷61於銷本體部61a之前端部分,以與導電膜61c之膜厚對應之深度形成凹部61d。並且,升降銷61亦可於銷本體部61a之凹部61d形成導電膜61c。 又,升降銷61係為了減少與晶圓W接觸之部分,而使前端部分形成得較細。本實施例之升降銷61係前端部分呈圓筒形狀,外徑設為例如數mm左右。存在升降銷61之前端部分之外徑較用於導電膜61c之導電性構件之集膚效應之厚度δ小的情形。於此種情形時,升降銷61亦可前端部分由導電性構件形成。例如,於升降銷61之前端部分之外徑為導電性構件之集膚效應之厚度δ之10%以下、較理想為1%以下之情形時,升降銷61亦可前端部分由導電性構件形成。例如,第2導電性構件係於頻率f為40 MHz之情形時,厚度δ為7.96 e1
[m],為升降銷61之前端部分之外徑之1%以下。於該情形時,亦可利用第2導電性構件形成升降銷61之前端部分。圖9係表示利用導電性構件形成升降銷之前端部分之一例的圖。升降銷61設有導電部61e,該導電部61e係將自升降銷61之銷上端部61b側起與靜電吸盤6之厚度相應之範圍由導電性構件形成而得。 再者,升降銷61亦可設為於與銷用貫通孔200對應之前端部分內含導電性構件之構成。即,升降銷61亦可於與銷用貫通孔200對應之前端部分之內部埋入由導電性構件形成之導電部。圖10係表示於升降銷之前端部分之內部埋入有導電部之一例的圖。圖10所示之升降銷61於與銷用貫通孔200對應之前端部分之內部埋入有由導電性構件形成之導電部61f。導電部61f亦可為複數個。圖11係表示於升降銷之前端部分之內部埋入有導電部之另一例的圖。圖11所示之升降銷61於與銷用貫通孔200對應之前端部分之內部埋入有2個由導電性構件形成之導電部61f。導電部61f亦可埋入3個以上。 [電位變化之模擬] 圖12係使用等效電路模擬銷用貫通孔內之電位之變化的圖。圖12(A)中示出表示電位變化之3個波形W1~W3。波形W1表示圖5及圖6中所示之等效電路EC1、EC2之連接點P1之電位。波形W2表示圖5中所示之等效電路EC1之連接點P2之電位。即,波形W2表示於升降銷61之前端部分不存在導電膜61c之情形時之電位變化。波形W3表示圖6中所示之等效電路EC2之連接點P2之電位。即,波形W3表示於升降銷61之前端部分存在導電膜61c之情形時之電位變化。圖12(B)中示出將圖12(A)之波形W1~W3之波峰部分放大後之波形。圖12(B)所示之電位差d1係波形W1與波形W2之差,且表示於升降銷61之前端部分不存在導電膜61c之情形時產生之電位差。電位差d2係波形W1與波形W3之差,且表示於升降銷61之前端部分存在導電膜61c之情形時產生之電位差。與電位差d1相比,電位差d2有所減少。如此,於在升降銷61之前端部分存在導電膜61c之情形時,電位差減少。藉此,能抑制銷用貫通孔200內之異常放電之產生。 如此,第1實施形態之電漿處理裝置100具有靜電吸盤6及升降銷61。靜電吸盤6具有供載置晶圓W之載置面21及與載置面21相對之背面22,且形成有貫通載置面21與背面22之銷用貫通孔200。升降銷61係至少一部分由絕緣性構件形成,前端收容於銷用貫通孔200,藉由相對於載置面21於上下方向移動而於上下方向搬送晶圓W。電漿處理裝置100於升降銷61之與銷用貫通孔200對應之前端部分具有導電膜61c或導電部61e。藉此,電漿處理裝置100能抑制銷用貫通孔200內之異常放電之產生。 (第2實施形態) 於上文所述之第1實施形態之電漿處理裝置100中,針對在升降銷61之與銷用貫通孔200對應之前端部分具有導電性構件的情形進行了說明。於第2實施形態之電漿處理裝置100中,針對在銷用貫通孔200之與升降銷61相對向之壁面具有導電性構件的情形進行說明。 圖13係表示於銷用貫通孔之與升降銷相對向之壁面具有導電性構件之一例的圖。於靜電吸盤6形成有銷用貫通孔200,且載置有晶圓W。於銷用貫通孔200收容有升降銷61之前端。靜電吸盤6於銷用貫通孔200之與升降銷61相對向之壁面具有由導電性構件形成之導電膜6c。 再者,亦可代替導電膜6c,而於銷用貫通孔200內設置導電性之筒狀構件。圖14係模式性地表示靜電吸盤之銷用貫通孔附近的立體圖。於靜電吸盤6形成有銷用貫通孔200。亦可藉由將與銷用貫通孔200吻合地形成之導電性之筒狀構件6d插入至銷用貫通孔200,而於銷用貫通孔200之與升降銷61相對向之壁面設置導電性構件。再者,例如,亦可利用導電性構件形成銷用間隔件201之與靜電吸盤6對應之一部分、或整個銷用間隔件201。 作為導電膜6c、筒狀構件6d中使用之導電性構件,只要為具有導電性之材料即可,可列舉例如矽、碳、碳化矽、氮化矽、二氧化鈦、鋁等導電性材料或金屬。 該導電膜6c、筒狀構件6d係與第1實施形態之導電膜61c同樣地發揮電性作用,能緩和銷用貫通孔200內產生之RF電位差。 如此,第2實施形態之電漿處理裝置100於銷用貫通孔200之與升降銷61相對向之壁面具有導電膜6c或筒狀構件6d。藉此,電漿處理裝置100能抑制銷用貫通孔200內之異常放電之產生。 (第3實施形態) 繼而,對第3實施形態進行說明。第3實施形態之電漿處理裝置之構成係與圖1所示之電漿處理裝置10大致相同之構成,故而對於相同之部分標註相同符號並省略說明,主要針對不同部分進行說明。 圖15A係表示載置台之概略剖視圖。於載置台2,設有上述氣體供給管30,於前端部形成有氣體供給用貫通孔210。氣體供給用貫通孔210係由貫通孔210a及貫通孔210b形成。貫通孔210a形成於靜電吸盤6,貫通孔210b形成於基材2a。貫通孔210a及貫通孔210b例如以於常溫下位置一致之方式形成。於氣體供給用貫通孔210內,與氣體供給用貫通孔210之內壁隔以間隔而配置有埋入構件220。 且說,氣體供給用貫通孔210內之異常放電可藉由縮小埋入構件220與氣體供給用貫通孔210之間隔而抑制。因此,例如考慮將埋入構件220之前端部分形成得較粗,而縮小埋入構件220與氣體供給用貫通孔210之間隔。又,氣體供給用貫通孔210內之異常放電亦能藉由縮短導熱氣體路徑之直線部分而抑制。其原因在於,藉由縮短導熱氣體路徑之直線部分,會降低導熱氣體中之電子之能量。因此,氣體供給用貫通孔210係貫通孔210b之直徑形成為大於貫通孔210a之直徑,又,埋入構件220係與貫通孔210b對應之部分形成為較埋入構件220之前端部分粗。 然而,於縮小埋入構件220與氣體供給用貫通孔210之間隔之情形時,存在埋入構件220破損之情形。圖15B係說明埋入構件之破損之圖。載置台2於已進行過電漿處理之情形時,溫度例如自100℃達到200℃之高溫。靜電吸盤6及基材2a係若溫度達到高溫,則分別發生熱膨脹。並且,因靜電吸盤6與基材2a之熱膨脹之差而導致於貫通孔210a與貫通孔210b產生位置偏差。因此,例如,若將埋入構件220之前端部分形成得較粗,從而縮小埋入構件220與氣體供給用貫通孔210之間隔,則存在因貫通孔210a與貫通孔210b之位置偏差而造成埋入構件220破損之情形。 因此,將埋入構件220之一部分由彈性構件形成。例如,將埋入構件220之和貫通孔210a與貫通孔210b連通之部分對應的部分至少由彈性構件形成。 圖16A係說明第3實施形態之埋入構件之圖。例如,埋入構件220於被收容於氣體供給用貫通孔210之狀態下,自上端部220b側起,於與貫通孔210a之上半部分對應之前端部分形成由導電性構件形成之導電部220e,較導電部220e靠下部由彈性構件形成。彈性構件只要具有相對於因溫度變化引起之貫通孔210a與貫通孔210b之位置偏差不會破損之程度的彈性即可。又,彈性構件較佳為進而對電漿具有耐性。作為彈性構件,可列舉例如氟系樹脂。作為氟系樹脂,可列舉例如聚四氟乙烯。聚四氟乙烯作為絕緣性構件發揮功能。又,彈性構件並不限於氟系樹脂,可列舉楊氏模數為20 GPa以下之構件。尤其以楊氏模數為10 GPa以下之構件更佳。 圖16B係說明第3實施形態之埋入構件之圖。即便於實施電漿處理後靜電吸盤6及基材2a達到高溫,因靜電吸盤6及基材2a之熱膨脹之差而導致於貫通孔210a與貫通孔210b產生位置偏差之情形時,因埋入構件220之和貫通孔210a與貫通孔210b連通之部分對應的部分會發生變形,從而亦能抑制埋入構件220之破損之產生。又,於靜電吸盤6及基材2a恢復為常溫之情形時,如圖16A所示,貫通孔210a與貫通孔210b之位置無偏差,埋入構件220恢復為原來的形狀。藉此,即便於縮小埋入構件220與氣體供給用貫通孔210之間隔之情形時,亦能抑制埋入構件220之破損。 如此,第3實施形態之電漿處理裝置100具有靜電吸盤6及基材2a。靜電吸盤6具有供載置晶圓W之載置面21及與載置面21相對之背面22,且形成有貫通載置面21與背面22之貫通孔210a。基材2a具有支持靜電吸盤6之支持面,且形成有與貫通孔210a連通之貫通孔210b,於貫通孔210a及貫通孔210b內具有埋入構件220。埋入構件220係和靜電吸盤6之貫通孔210a與基材2a之貫通孔210b連通之部分對應的部分至少由彈性構件形成。藉此,電漿處理裝置100即便於為了抑制氣體供給用貫通孔210內之異常放電之產生而將埋入構件220與氣體供給用貫通孔210之間隔形成得較小之情形時,亦能抑制埋入構件220之破損之產生。 以上,對一實施形態進行了敍述,但本發明並不限定於該特定的實施形態,可於申請專利範圍內所記載之本發明之主旨之範圍內進行各種變化或變更。 例如,亦可將第1實施形態至第3實施形態加以組合而實施。例如,電漿處理裝置100亦可於升降銷61之與銷用貫通孔200對應之前端部分形成有導電膜61c,且於銷用貫通孔200之與升降銷61相對向之壁面形成有導電膜6c。又,電漿處理裝置100中,升降銷61亦可如埋入構件220般形成。埋入構件220亦可如升降銷61般形成有導電性構件。 又,第1實施形態之導電膜61c或導電部61e亦可並非設置於升降銷61之與銷用貫通孔200對應之前端部分的整個周面。例如,導電膜61c或導電部61e亦可相對於前端部分之圓周方向設置於一部分周面。又,例如,導電膜61c或導電部61e亦可於升降銷61之前端部分之周面以與靜電吸盤6之厚度對應之長度,在圓周方向上分離地設置有複數個。第2實施形態之導電膜6c亦可並非設置於銷用貫通孔200之與升降銷61相對向之整個壁面。例如,導電膜6c只要相對於銷用貫通孔200之圓周方向設置於一部分壁面即可。又,例如,導電膜61c亦可於銷用貫通孔200之壁面以銷用貫通孔200之長度,於圓周方向上分離地設置有複數個。 又,第1實施形態及第2實施形態中,電漿處理裝置100亦可使用由放射狀線槽孔天線(Radial line slotantenna)產生之電漿。
1‧‧‧處理容器1a‧‧‧接地導體2‧‧‧載置台2a‧‧‧基材2b‧‧‧冷媒入口配管2c‧‧‧冷媒出口配管2d‧‧‧冷媒流路2e‧‧‧絕緣體3‧‧‧支持構件3a‧‧‧內壁構件4‧‧‧支持台5‧‧‧聚焦環6‧‧‧靜電吸盤6a‧‧‧電極6b‧‧‧絕緣體6c‧‧‧導電膜6d‧‧‧筒狀構件10a‧‧‧第1 RF電源10b‧‧‧第2 RF電源11a‧‧‧第1整合器11b‧‧‧第2整合器12‧‧‧直流電源15‧‧‧處理氣體供給源15a‧‧‧氣體供給配管15b‧‧‧質量流量控制器16‧‧‧簇射頭16a‧‧‧本體部16b‧‧‧上部頂板16c‧‧‧氣體擴散室16d‧‧‧氣體流經孔16e‧‧‧氣體導入孔16g‧‧‧氣體導入口21‧‧‧載置面22‧‧‧背面30‧‧‧氣體供給管30a‧‧‧貫通孔30b‧‧‧貫通孔61‧‧‧升降銷61a‧‧‧銷本體部61b‧‧‧銷上端部61c‧‧‧導電膜61d‧‧‧凹部61e‧‧‧導電部61f‧‧‧導電部62‧‧‧驅動機構71‧‧‧低通濾波器72‧‧‧可變直流電源73‧‧‧啟閉開關81‧‧‧排氣口82‧‧‧排氣管83‧‧‧第1排氣裝置84‧‧‧搬入搬出口85‧‧‧閘閥86‧‧‧積存物遮罩87‧‧‧積存物遮罩89‧‧‧導電性構件90‧‧‧控制部91‧‧‧製程控制器92‧‧‧使用者介面93‧‧‧記憶部95‧‧‧絕緣性構件100‧‧‧電漿處理裝置200‧‧‧銷用貫通孔200a‧‧‧貫通孔200b‧‧‧貫通孔201‧‧‧銷用間隔件202‧‧‧氣體用間隔件203‧‧‧銷用套管204‧‧‧氣體用套管210‧‧‧氣體供給用貫通孔210a‧‧‧貫通孔210b‧‧‧貫通孔220‧‧‧埋入構件220b‧‧‧上端部220e‧‧‧導電部C1‧‧‧電容器C2‧‧‧電容器C3‧‧‧電容器EC1‧‧‧等效電路EC2‧‧‧等效電路PV‧‧‧電源P1‧‧‧連接點P2‧‧‧連接點R‧‧‧電阻V2‧‧‧開關閥W‧‧‧晶圓
圖1係表示本實施形態之電漿處理裝置之構成之概略剖視圖。 圖2係表示圖1之電漿處理裝置中之載置台之概略剖視圖。 圖3係表示圖1之電漿處理裝置中之載置台之概略剖視圖。 圖4係模式性地表示靜電吸盤之銷用貫通孔附近之電位之狀態的圖。 圖5係模式性地表示收容於銷用貫通孔之升降銷之前端部分的圖。 圖6係模式性地表示收容於銷用貫通孔之升降銷之前端部分的圖。 圖7係表示集膚效應之算出結果之一例的圖。 圖8係表示於升降銷之前端部分形成有導電膜之一例的圖。 圖9係表示利用導電性構件形成升降銷之前端部分之一例的圖。 圖10係表示於升降銷之前端部分之內部埋入有導電部之一例的圖。 圖11係表示於升降銷之前端部分之內部埋入有導電部之另一例的圖。 圖12(A)、(B)係使用等效電路模擬銷用貫通孔內之電位之變化的圖。 圖13係表示於銷用貫通孔之與升降銷相對向之壁面具有導電性構件之一例的圖。 圖14係模式性地表示靜電吸盤之銷用貫通孔附近之立體圖。 圖15A係表示載置台之概略剖視圖。 圖15B係說明埋入構件之破損之圖。 圖16A係說明第3實施形態之埋入構件之圖。 圖16B係說明第3實施形態之埋入構件之圖。
2‧‧‧載置台
2a‧‧‧基材
5‧‧‧聚焦環
6‧‧‧靜電吸盤
6a‧‧‧電極
6b‧‧‧絕緣體
21‧‧‧載置面
22‧‧‧背面
30‧‧‧氣體供給管
30a‧‧‧貫通孔
30b‧‧‧貫通孔
61‧‧‧升降銷
61a‧‧‧銷本體部
61b‧‧‧銷上端部
61c‧‧‧導電膜
200‧‧‧銷用貫通孔
200a‧‧‧貫通孔
200b‧‧‧貫通孔
201‧‧‧銷用間隔件
202‧‧‧氣體用間隔件
203‧‧‧銷用套管
204‧‧‧氣體用套管
W‧‧‧晶圓
Claims (7)
- 一種電漿處理裝置,其特徵在於,具有:靜電吸盤,其具有供載置被處理體之載置面及與上述載置面相對之背面,且形成有貫通上述載置面與上述背面之通孔;及升降銷,其至少一部分由絕緣性構件形成,前端收容於上述通孔,藉由相對於上述載置面於上下方向移動而於上下方向搬送上述被處理體;上述升降銷於與上述通孔對應之前端部分具有由導電性構件形成之導電膜,且上述導電膜之厚度為用於上述導電膜之上述導電性構件之集膚效應之厚度δ的10%以下,其中上述厚度δ係以下式(1)表示,
- 如請求項1之電漿處理裝置,其中上述導電膜之厚度為用於上述導電膜之上述導電性構件之集膚效應之上述厚度δ的1%以下。
- 如請求項1之電漿處理裝置,其中 上述升降銷之上述前端部分係由導電性構件形成,且上述升降銷之前端部分之外徑為用於上述導電膜之上述導電性構件之集膚效應之上述厚度δ之10%以下。
- 如請求項1之電漿處理裝置,其中上述升降銷於上述前端部分具有凹部,該凹部具有與上述導電膜之膜厚對應之深度,且上述導電膜形成於上述凹部。
- 如請求項1之電漿處理裝置,其中上述靜電吸盤於上述通孔之與上述升降銷相對向之壁面具有由導電性構件形成之導電膜。
- 如請求項1之電漿處理裝置,其中上述靜電吸盤於上述通孔內具有導電性之筒狀構件。
- 一種電漿處理裝置,其特徵在於,具有:靜電吸盤,其具有供載置被處理體之載置面及與上述載置面相對之背面,且形成有貫通上述載置面與上述背面之第1通孔及第2通孔;升降銷,其至少一部分由絕緣性構件形成,前端收容於上述第1通孔,藉由相對於上述載置面於上下方向移動而於上下方向搬送上述被處理體;及基台,其具有支持上述靜電吸盤之支持面,且形成有與上述第2通孔連通之第3通孔,於該第2通孔及第3通孔內具有埋入構件; 上述升降銷於與上述第1通孔對應之前端部分具有由導電性構件形成之導電膜,上述導電膜之厚度為用於上述導電膜之上述導電性構件之集膚效應之厚度δ的10%以下,上述厚度δ係以下式(1)表示,
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016235595 | 2016-12-05 | ||
JP2016-235595 | 2016-12-05 | ||
JP2017174946A JP7130359B2 (ja) | 2016-12-05 | 2017-09-12 | プラズマ処理装置 |
JP2017-174946 | 2017-09-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201826389A TW201826389A (zh) | 2018-07-16 |
TWI748009B true TWI748009B (zh) | 2021-12-01 |
Family
ID=62565718
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106141800A TWI748009B (zh) | 2016-12-05 | 2017-11-30 | 電漿處理裝置 |
TW110140367A TWI797802B (zh) | 2016-12-05 | 2017-11-30 | 電漿處理裝置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110140367A TWI797802B (zh) | 2016-12-05 | 2017-11-30 | 電漿處理裝置 |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP7130359B2 (zh) |
KR (1) | KR102414854B1 (zh) |
CN (2) | CN108155094B (zh) |
TW (2) | TWI748009B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110610840B (zh) * | 2018-06-14 | 2022-05-27 | 北京北方华创微电子装备有限公司 | 承载台和等离子体设备 |
JP7149739B2 (ja) * | 2018-06-19 | 2022-10-07 | 東京エレクトロン株式会社 | 載置台及び基板処理装置 |
DE102018009630A1 (de) * | 2018-12-11 | 2020-06-18 | Vat Holding Ag | Stifthubvorrichtung mit Temperatursensor |
CN111326470A (zh) * | 2018-12-17 | 2020-06-23 | 夏泰鑫半导体(青岛)有限公司 | 静电夹盘及半导体设备 |
JP7134104B2 (ja) * | 2019-01-09 | 2022-09-09 | 東京エレクトロン株式会社 | プラズマ処理装置およびプラズマ処理装置の載置台 |
CN113035682B (zh) * | 2019-12-25 | 2023-03-31 | 中微半导体设备(上海)股份有限公司 | 一种下电极组件及其等离子体处理装置 |
JP2022094023A (ja) | 2020-12-14 | 2022-06-24 | 東京エレクトロン株式会社 | プラズマ処理装置 |
US12020977B2 (en) * | 2021-03-12 | 2024-06-25 | Applied Materials, Inc. | Lift pin assembly |
TW202333191A (zh) * | 2021-10-28 | 2023-08-16 | 日商東京威力科創股份有限公司 | 電漿處理裝置及靜電吸盤 |
JP7483121B2 (ja) * | 2022-02-09 | 2024-05-14 | 日本碍子株式会社 | 半導体製造装置用部材 |
US11764094B2 (en) | 2022-02-18 | 2023-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor processing tool and methods of operation |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11340309A (ja) * | 1998-05-29 | 1999-12-10 | Kyocera Corp | 導電体内蔵型セラミック製リフトピンとそれを用いた静電チャック |
US20160153091A1 (en) * | 2014-03-31 | 2016-06-02 | Spp Technologies Co., Ltd. | Heating Device and Plasma Processing Apparatus Provided Therewith |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05175318A (ja) * | 1991-12-20 | 1993-07-13 | Fujitsu Ltd | 静電チャックの基板脱着方法 |
JP2000077507A (ja) * | 1998-09-02 | 2000-03-14 | Tokyo Electron Ltd | 基板の支持装置 |
KR100765539B1 (ko) * | 2001-05-18 | 2007-10-10 | 엘지.필립스 엘시디 주식회사 | 화학기상 증착장비 |
KR20040026427A (ko) * | 2002-09-24 | 2004-03-31 | 삼성전자주식회사 | 리프트 핀 및 이를 이용한 기판 리프팅 방법 |
CN100423224C (zh) * | 2005-12-09 | 2008-10-01 | 北京圆合电子技术有限责任公司 | 晶片举升装置及举升方法 |
JP2007329304A (ja) * | 2006-06-08 | 2007-12-20 | Matsushita Electric Ind Co Ltd | 静電チャック装置 |
JP4789734B2 (ja) | 2006-07-24 | 2011-10-12 | 株式会社東京精密 | ウエハ載置台 |
KR20080061109A (ko) | 2006-12-28 | 2008-07-02 | 세메스 주식회사 | 정전척 어셈블리 및 이를 갖는 막 형성 장치 |
JP2009054746A (ja) | 2007-08-27 | 2009-03-12 | Nikon Corp | 静電チャック及び静電チャック方法 |
CN101872733B (zh) | 2009-04-24 | 2012-06-27 | 中微半导体设备(上海)有限公司 | 感测和移除被加工半导体工艺件的残余电荷的系统和方法 |
JP6178145B2 (ja) | 2013-07-19 | 2017-08-09 | Sppテクノロジーズ株式会社 | プラズマ処理装置 |
JP2016090204A (ja) | 2014-11-11 | 2016-05-23 | 富士通株式会社 | ループ型ヒートパイプ及び電子機器 |
-
2017
- 2017-09-12 JP JP2017174946A patent/JP7130359B2/ja active Active
- 2017-11-30 TW TW106141800A patent/TWI748009B/zh active
- 2017-11-30 TW TW110140367A patent/TWI797802B/zh active
- 2017-12-04 KR KR1020170164830A patent/KR102414854B1/ko active IP Right Grant
- 2017-12-05 CN CN201711270773.1A patent/CN108155094B/zh active Active
- 2017-12-05 CN CN202210089374.XA patent/CN114512391A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11340309A (ja) * | 1998-05-29 | 1999-12-10 | Kyocera Corp | 導電体内蔵型セラミック製リフトピンとそれを用いた静電チャック |
US20160153091A1 (en) * | 2014-03-31 | 2016-06-02 | Spp Technologies Co., Ltd. | Heating Device and Plasma Processing Apparatus Provided Therewith |
Also Published As
Publication number | Publication date |
---|---|
CN108155094B (zh) | 2022-02-15 |
JP2018093173A (ja) | 2018-06-14 |
KR20180064302A (ko) | 2018-06-14 |
TW202207306A (zh) | 2022-02-16 |
CN114512391A (zh) | 2022-05-17 |
TWI797802B (zh) | 2023-04-01 |
TW201826389A (zh) | 2018-07-16 |
KR102414854B1 (ko) | 2022-06-29 |
CN108155094A (zh) | 2018-06-12 |
JP7130359B2 (ja) | 2022-09-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI748009B (zh) | 電漿處理裝置 | |
KR102434559B1 (ko) | 탑재대 및 플라즈마 처리 장치 | |
TWI601234B (zh) | Platen and plasma processing equipment | |
KR101812646B1 (ko) | 플라즈마 처리 장치 및 반도체 장치의 제조 방법 | |
US9021984B2 (en) | Plasma processing apparatus and semiconductor device manufacturing method | |
TWI774926B (zh) | 電漿處理裝置及載置台之製造方法 | |
US10910252B2 (en) | Plasma processing apparatus | |
JP7149739B2 (ja) | 載置台及び基板処理装置 | |
JP6383389B2 (ja) | 載置台 | |
JP2021141277A (ja) | 載置台及びプラズマ処理装置 | |
JP2020115519A (ja) | 載置台及び基板処理装置 | |
CN111952140A (zh) | 基片载置台和等离子体处理装置 |