KR840005645A - 샘플링 펄스 발생장치 - Google Patents
샘플링 펄스 발생장치 Download PDFInfo
- Publication number
- KR840005645A KR840005645A KR1019830003541A KR830003541A KR840005645A KR 840005645 A KR840005645 A KR 840005645A KR 1019830003541 A KR1019830003541 A KR 1019830003541A KR 830003541 A KR830003541 A KR 830003541A KR 840005645 A KR840005645 A KR 840005645A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- pulse
- phase
- sampled
- sampling
- Prior art date
Links
- 238000005070 sampling Methods 0.000 title claims description 10
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/025—Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
- H04N7/035—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
- H04N7/0352—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for regeneration of the clock signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Television Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1조는 본 발명에 따른 샘플링 펄스 발생기의 블록도.
제2도는 제1도의 샘플링 펄스발생기의 상세한 배열을 도시한 회로도.
제3도는 제1도와 제2도에 도시된 링 카운터의 동작을 설명하기 위한 타이밍도.
Claims (2)
- 예정된 주파수를 갖는 제1신호를 발생하기 위한 신호 출력수단들과 ; 예정된 주파수 분할비로 제1신호의 주파수를 분할함으로써 얻어지는 제2신호를 발생하기 위해서 제1신호에 의해 구동되는 제1링 카운터와 ; 제1신호를 반전시키기 위한 반전수단과 ; 예정된 주파수분할비로 반전된 신호를 주파수-분할함으로서 얻어지는 제3신호를 발생하기 위해서 상기 반전수단에 의해 발생되는 반전신호에 의해 구동되는 제2링 카운터와 ; 제2신호 및 제3신호를 사용하여 제1신호의 반주기만큼 위상을 시프트시켜서 얻어지고 샘플된 펄스를 샘플링 하기 위한 다수의 샘플링 펄스들을 발생하기 위한 샘플링 펄스 출력 수단들과 ; 신호가 샘플되도록 예정된 주기동안에 예정된 레벨을 갖는 펄스를 발생하기 위한 펄스발생수단들과 ; 위상보정은 제2 및 제3신호의 위상이 그들 사이에 예정된 위상관계가 있는 제2신호와 신호가 샘플되도록 미리 예정된 위상을 갖는 제3신호를 발생하기 위해서 제1신호의 주기를 단위로 해서 시프트 되는 것으로 실행되고, 상기 펄스 발생수단들의 펄스주기동안 신호가 샘플되도록 하는 것과 함께 상기 제1및 제2링 카운터 동장을 동기하기 위해서 위상보정을 실행하는 위상보정수단들과 ; 제2또는 제3신호와 상기 위상 보정수단들에 의해서 위상 보정이 완성되었을때 제1신호의 반주시만큼 샘플되는 신호 사이에 후에 예정된 관계에 대하여 최대 위상 오차로 분할함으로써 얻어지는 다수의 판별 주기를 세트하고, 위상이 보정된 제2신호 또는 위상이 보정된 제3신호에 일치하는 다수의 판별주기들중의 하나를 판별하기 위한 판별수단들과 ; 판별 결과에 따라 샘플되는 신호를 샘플하기 위해 적절한 위상을 갖는 다수의 샘플링 펄스들 사이에서 샘플링 펄스를 선택하기 위한 샘플링 펄스 선택수단들을 구비한다는 것을 특징으로 하는 샘플링 펄스 발생기.
- 제1항에 있어서, 제2신호 또는 제3신호의 에지부근에서 제1신호주기의 반주기 만큼 서로 시프트된 위상을 갖는 다수의 펄스들을 발생하기 위한 펄스 발생부와 ; 샘플된 신호에 응답해서 상기 펄스 발생부로부터 발생되는 다수의 펄스를 선택해서 게이트하기 위한 게이트부와 ; 제2신호 또는 제3신호에 해당하는 다수의 판별주기중의 하나를 지시하는 판별신호를 바생성하기 위해서 상기 게이트부로부터 게이트된 펄스에 의해서 선택적으로 셔트되고 리세트되는 플립 플롭부를 구비한다는 것을 특징으로하 로는 샘플링 펄스발생기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP133572 | 1982-07-30 | ||
JP57-133572 | 1982-07-30 | ||
JP57133572A JPS5923983A (ja) | 1982-07-30 | 1982-07-30 | サンプリングパルス発生回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840005645A true KR840005645A (ko) | 1984-11-14 |
KR860000093B1 KR860000093B1 (ko) | 1986-02-18 |
Family
ID=15107940
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830003541A KR860000093B1 (ko) | 1982-07-30 | 1983-07-29 | 샘플링 펄스 발생기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4594516A (ko) |
JP (1) | JPS5923983A (ko) |
KR (1) | KR860000093B1 (ko) |
DE (1) | DE3327114C2 (ko) |
GB (1) | GB2124857B (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6220488A (ja) * | 1985-07-19 | 1987-01-29 | Toshiba Corp | 文字多重放送受信装置 |
US4726045A (en) * | 1986-03-28 | 1988-02-16 | Tektronix, Inc. | Low jitter digital delay generator |
FR2635623B1 (fr) * | 1988-08-19 | 1990-11-09 | Philips Nv | Dispositif de synchronisation sur des paquets de donnees numeriques et lecteur le comprenant |
GB2231408B (en) * | 1989-04-07 | 1993-01-27 | Gen Electric Co Plc | Sampling circuits |
JPH03292285A (ja) * | 1990-04-11 | 1991-12-24 | Taisei Corp | ボートなどの吊り上げ装置 |
DE59009539D1 (de) * | 1990-08-29 | 1995-09-21 | Itt Ind Gmbh Deutsche | Signal-Abtrennvorrichtung. |
KR100242972B1 (ko) * | 1997-12-06 | 2000-02-01 | 윤종용 | 평판 디스플레이 장치의 트래킹 조정 회로 |
US11583917B2 (en) | 2018-09-06 | 2023-02-21 | Nhk Spring Co., Ltd. | Forming method and forming device for arc spring |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3069568A (en) * | 1961-03-06 | 1962-12-18 | Ibm | Synchronization of phase of (dividing) counter output pulses by continually resetting counter with data pulses |
US3263066A (en) * | 1962-05-31 | 1966-07-26 | Gen Electric | Hybrid digital-analog circuit |
US3646452A (en) * | 1971-02-16 | 1972-02-29 | Ibm | Second order digital phaselock loop |
FR2167259B1 (ko) * | 1972-01-11 | 1976-06-11 | Thomson Csf | |
NL7212653A (ko) * | 1972-09-19 | 1974-03-21 | ||
US3833854A (en) * | 1972-12-14 | 1974-09-03 | Singer Co | Digital phase shifter |
JPS4999260A (ko) * | 1973-01-26 | 1974-09-19 | ||
JPS52122733A (en) * | 1976-04-07 | 1977-10-15 | Toshiba Corp | Pulse line converter |
US4057768A (en) * | 1976-11-11 | 1977-11-08 | International Business Machines Corporation | Variable increment phase locked loop circuit |
-
1982
- 1982-07-30 JP JP57133572A patent/JPS5923983A/ja active Granted
-
1983
- 1983-07-22 GB GB08319775A patent/GB2124857B/en not_active Expired
- 1983-07-27 US US06/517,743 patent/US4594516A/en not_active Expired - Lifetime
- 1983-07-27 DE DE3327114A patent/DE3327114C2/de not_active Expired
- 1983-07-29 KR KR1019830003541A patent/KR860000093B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR860000093B1 (ko) | 1986-02-18 |
JPS63996B2 (ko) | 1988-01-09 |
US4594516A (en) | 1986-06-10 |
DE3327114A1 (de) | 1984-02-09 |
GB2124857B (en) | 1986-05-21 |
GB8319775D0 (en) | 1983-08-24 |
DE3327114C2 (de) | 1985-08-22 |
JPS5923983A (ja) | 1984-02-07 |
GB2124857A (en) | 1984-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930017294A (ko) | 직렬 입력신호의 동기회로 | |
KR840006893A (ko) | 샘플링펄스 생성회로 | |
KR840005645A (ko) | 샘플링 펄스 발생장치 | |
KR840001026A (ko) | 데이타 독출회로 | |
KR880014546A (ko) | 디지탈 pll 회로 | |
KR880009473A (ko) | 주파수 변조회로 | |
KR910008964A (ko) | 분할비율이 변화될 수 있는 주파수 분할회로 | |
KR890006085A (ko) | Pll 회로 | |
KR920020856A (ko) | 동기 클록 발생 회로 | |
KR890002670A (ko) | 회전속도 검출장치 | |
KR850700194A (ko) | 다중 주파수 디지탈 위상 고정 루프 | |
KR850001428A (ko) | 광학 검출기 | |
KR890009062A (ko) | 디지탈슬립주파수 발생기 및 슬립주파수 결정방법 | |
KR200222679Y1 (ko) | 입력신호의 상승에지 및 하강에지의 선택적 검출장치 | |
KR910008966A (ko) | 수평 동기 펄스 측정 회로 | |
SU819980A1 (ru) | Устройство синхронизации | |
JP2545010B2 (ja) | ゲ―ト装置 | |
SU577639A1 (ru) | Устройство дл сравнени периодов двух периодических сигналов | |
JPS5451710A (en) | Bit phase synchronizing circuit | |
SU621112A1 (ru) | Анализатор сигнала тактовой синхронизации | |
SU413442A1 (ko) | ||
KR960008333A (ko) | 칩테스트용 외부동기회로 | |
KR880008316A (ko) | 브이 씨 알의 편집장치 | |
JPS5599826A (en) | Phase variable circuit | |
KR920014182A (ko) | 동기신호 검출회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000127 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |