[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP7083598B2 - 半導体装置、半導体ウエハ、モジュールおよび電子機器 - Google Patents

半導体装置、半導体ウエハ、モジュールおよび電子機器 Download PDF

Info

Publication number
JP7083598B2
JP7083598B2 JP2017045992A JP2017045992A JP7083598B2 JP 7083598 B2 JP7083598 B2 JP 7083598B2 JP 2017045992 A JP2017045992 A JP 2017045992A JP 2017045992 A JP2017045992 A JP 2017045992A JP 7083598 B2 JP7083598 B2 JP 7083598B2
Authority
JP
Japan
Prior art keywords
oxide
insulator
transistor
conductor
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017045992A
Other languages
English (en)
Other versions
JP2017168839A (ja
JP2017168839A5 (ja
Inventor
克明 栃林
涼太 方堂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2017168839A publication Critical patent/JP2017168839A/ja
Publication of JP2017168839A5 publication Critical patent/JP2017168839A5/ja
Application granted granted Critical
Publication of JP7083598B2 publication Critical patent/JP7083598B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8258Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using a combination of technologies covered by H01L21/8206, H01L21/8213, H01L21/822, H01L21/8252, H01L21/8254 or H01L21/8256
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Memories (AREA)
  • Electroluminescent Light Sources (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Description

本発明は、物、方法、または、製造方法に関する。または、本発明は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関する。本発明の一態様は、半導体装置、発光装置、表示装置、電子機器、照明装置、及びそれらの作製方法に関する。特に、本発明の一態様は、有機エレクトロルミネッセンス(Electroluminescence、以下ELとも記す)現象を利用した発光装置とその作製方法に関する。例えば、LSI、CPU、電源回路に搭載されるパワーデバイス、メモリ、サイリスタ、コンバータおよびイメージセンサなどを含む半導体集積回路を部品として搭載した電子機器に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指す。電気光学装置、半導体回路および電子機器は半導体装置を有する場合がある。
近年、半導体装置の開発が進められ、LSIやCPUやメモリが主に用いられている。CPUは、半導体ウエハから切り離された半導体集積回路(少なくともトランジスタ及びメモリ)を有し、接続端子である電極が形成された半導体素子の集合体である。
LSIやCPUやメモリなどの半導体回路(ICチップ)は、回路基板、例えばプリント配線板に実装され、様々な電子機器の部品の一つとして用いられる。
また、絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が注目されている。該トランジスタは集積回路(IC)や画像表示装置(単に表示装置とも表記する)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
また、酸化物半導体を用いたトランジスタは、非導通状態において極めてリーク電流が小さいことが知られている。例えば、酸化物半導体を用いたトランジスタのリーク電流が低いという特性を応用した低消費電力のCPUなどが開示されている(特許文献1参照。)。
酸化物半導体を用いたトランジスタは、アモルファスシリコンを用いたトランジスタよりも動作が速く、多結晶シリコンを用いたトランジスタよりも製造が容易であるものの、電気的特性が変動しやすく信頼性が低いという問題点が知られている。例えば、バイアス-熱ストレス試験(BT試験)前後において、トランジスタのしきい値電圧は変動してしまうことがある。
特開2012-257187号公報
本発明の一態様は、酸化物半導体を用いた半導体装置の信頼性を向上することを目的とする。また、酸化物半導体を用いたトランジスタはノーマリーオンの特性になりやすく、駆動回路内に適切に動作する論理回路を設けることが難しいという問題がある。そこで、本発明の一態様は、酸化物半導体を用いたトランジスタにおいて、ノーマリーオフの特性を得ることを目的とする。
また、信頼性の高いトランジスタを提供することを課題の一とする。または、非導通状態において極めてリーク電流が抑制されたトランジスタを提供することを課題の一とする。
または、生産性の高い半導体装置を提供することを課題の一とする。または、歩留まりの高い半導体装置を提供することを課題の一とする。または、占有面積の小さい半導体装置を提供することを課題の一とする。
または、集積度の高い半導体装置を提供することを課題の一とする。または、動作速度の速い半導体装置を提供することを課題の一とする。または、消費電力の小さい半導体装置を提供することを課題の一とする。
または、新規な半導体装置を提供することを課題の一とする。または、該半導体装置を有するモジュールを提供することを課題の一とする。または、該半導体装置、または該モジュールを有する電子機器を提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
(1)
本発明の一態様は、トランジスタを有する半導体装置であって、トランジスタは、第1乃至第4の導電体と、第1乃至第3の酸化物と、第1および第2のバリア膜と第1および第2の絶縁体を有し、第1の絶縁体は、第1の導電体と重なる領域を有し、第1の酸化物は、第1の絶縁体上にあり、第2の酸化物は、第1の酸化物上にあり、第2の酸化物は、第1乃至第3の領域を有し、第2の領域は、第1の領域と第3の領域の間に挟まれ、第2の導電体は、第2の酸化物上にあり、第1のバリア膜は、第2の導電体上にあり、第2の導電体および第1のバリア膜は、第1の領域と重なる領域を有し、第3の導電体は、第2の酸化物上にあり、第2のバリア膜は、第3の導電体上にあり、第3の導電体および第2のバリア膜は、第3の領域と重なる領域を有し、第3の酸化物は、第1のバリア膜と重なる領域と、第2のバリア膜と重なる領域と、第2の領域と重なる領域と、を有し、第2の絶縁体は、第3の酸化物上にあり、第4の導電体は、第2の絶縁体上にあり、第2の絶縁体および第4の導電体は、第2の領域と重なる領域を有することを特徴とする半導体装置である。
(2)
本発明の一態様は、第1乃至第3の酸化物は、酸化物半導体を含むことを特徴とする(1)に記載の半導体装置である。
(3)
本発明の一態様は、第1のバリア膜および第2のバリア膜は、金属および酸素を含むことを特徴とする(1)または(2)に記載の半導体装置である。
(4)
本発明の一態様は、(1)乃至(3)のいずれか一に記載の半導体装置およびプリント基板を有することを特徴とするモジュールである。
(5)
本発明の一態様は、(1)乃至(3)のいずれか一に記載の半導体装置、(4)に記載のモジュール、およびスピーカーまたは操作キーを有することを特徴とする電子機器である。
(6)
本発明の一態様は、(1)乃至(3)のいずれか一に記載の半導体装置を複数個有し、ダイシング用の領域を有する半導体ウエハである。
(7)
本発明の一態様は、第1の絶縁体上に第2の絶縁体を成膜し、第2の絶縁体に、底部が第1の絶縁体に達する開口部を形成し、開口部に第1のゲート電極を形成し、第2の絶縁体上および第1のゲート電極上に、第1のゲート絶縁体を形成し、第1のゲート絶縁体上に第1の酸化物を成膜し、第1の酸化物上に第2の酸化物を成膜し、第2の酸化物上に第1の導電体を成膜し、第1の導電体上にバリア膜を成膜し、バリア膜上に第2の導電体を成膜し、リソグラフィー法を用いて、第2の導電体およびバリア膜を加工することで、底部に第1の導電体が露出した開口部を形成し、リソグラフィー法を用いて第2の導電体、バリア膜および第1の導電体を加工することで、開口部、第2の導電体、バリア膜および第1の導電体を含む第1の層を形成し、第1の層をエッチングマスクとして、第2の酸化物および第1の酸化物を加工し、開口部底部に露出した第1の導電体の一部および第2の導電体を除去することで、開口部底部に第2の酸化物を露出させ、第1の導電体をソース電極とドレイン電極に分離し、バリア膜を第1のバリア膜と第2のバリア膜に分離し、第1の酸化物、第2の酸化物、ソース電極、ドレイン電極、第1のバリア膜および第2のバリア膜を含む第2の層を形成し、酸化性ガスを含むプラズマを用いた処理を行い、第1の酸化物中および第2の酸化物中に含まれる不純物を放出することで不純物を低減させ、窒素ガスを含む雰囲気による熱処理および酸素ガスを含む雰囲気による熱処理を行ない、第1の酸化物中および第2の酸化物中に含まれる水素および水を放出することで水素および水を低減させ、第2の層上に第3の酸化物を成膜し、第3の酸化物上に第2のゲート絶縁体を形成し、第2のゲート絶縁体上に第2のゲート電極を形成する半導体装置の作製方法である。
(8)
本発明の一態様は、酸化性ガスは、一酸化二窒素を含むことを特徴とする(7)に記載の半導体装置の作製方法である。
(9)
本発明の一態様は、バリア膜は、金属と酸素を有することを特徴とする(7)または(8)に記載の半導体装置の作製方法である。
(10)
本発明の一態様は、モジュールの作製方法であって、モジュールは、(7)乃至(9)のいずれか一に記載の半導体装置の作製方法を用いて作製された半導体装置、およびプリント基板を有することを特徴とするモジュールの作製方法である。
(11)
本発明の一態様は、電子機器の作製方法であって、電子機器は、(7)乃至(9)のいずれか一に記載の半導体装置の作製方法を用いて作製された半導体装置、(10)に記載のモジュールの作製方法を用いて作製されたモジュール、およびスピーカーまたは操作キーを有することを特徴とする電子機器の作製方法である。
酸化物半導体を有するトランジスタを用いた半導体装置において、電気特性の変動を抑制すると共に、信頼性を向上させることができる。または、オン電流が大きい酸化物半導体を有するトランジスタを提供することができる。または、オフ電流が小さい酸化物半導体を有するトランジスタを提供することができる。または、消費電力が低減された半導体装置を提供することができる。
または、新規な半導体装置を提供することができる。または、該半導体装置を有するモジュールを提供することができる。または、該半導体装置、または該モジュールを有する電子機器を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る、トランジスタの電気特性を示す図。 CAAC-OSおよび単結晶酸化物半導体のXRDによる構造解析を説明する図、ならびにCAAC-OSの制限視野電子回折パターンを示す図。 CAAC-OSの断面TEM像、ならびに平面TEM像およびその画像解析像。 nc-OSの電子回折パターンを示す図、およびnc-OSの断面TEM像。 a-like OSの断面TEM像。 In-Ga-Zn酸化物の電子照射による結晶部の変化を示す図。 本発明の一態様に係る、酸化物半導体の原子数比の範囲を説明する図。 InMZnOの結晶を説明する図。 酸化物半導体の積層構造におけるバンド図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係るトランジスタの作製方法を示す図。 本発明の一態様に係る半導体装置を示す回路図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置の断面構造を説明する図。 本発明の一態様に係る半導体装置を示すブロック図。 本発明の一態様に係る半導体装置を示す回路図。 本発明の一態様に係る撮像装置を示す平面図。 本発明の一態様に係る撮像装置の画素を示す平面図。 本発明の一態様に係る撮像装置を示す断面図。 本発明の一態様に係る撮像装置を示す断面図。 本発明の一態様に係る、半導体装置を示す回路図、上面図および断面図。 本発明の一態様に係る、半導体装置を示す回路図および断面図。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するためのグラフおよび回路図。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するためのブロック図、回路図および波形図。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様に係る電子機器を示す図。 本発明の一態様に係る半導体ウエハの上面図。 電子部品の作製工程例を説明するフローチャートおよび斜視模式図。
以下、実施の形態について図面を参照しながら説明する。但し、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、図面において、大きさ、層の厚さ、又は領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお図面は、理想的な例を模式的に示したものであり、図面に示す形状又は値などに限定されない。また、図面において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
また、本明細書などにおいて、第1、第2等として付される序数詞は便宜上用いるものであり、工程順又は積層順を示すものではない。そのため、例えば、「第1の」を「第2の」又は「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。
また、本明細書において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。従って、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
また、本明細書等において、半導体装置とは、半導体特性を利用することで機能しうる装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。撮像装置、表示装置、液晶表示装置、発光装置、電気光学装置、発電装置(薄膜太陽電池、有機薄膜太陽電池等を含む)、および電子機器は、半導体装置を有する場合がある。
また、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域またはドレイン電極)とソース(ソース端子、ソース領域またはソース電極)の間にチャネル領域を有しており、チャネル領域を介してソース・ドレイン間に電流を流すことができるものである。なお、本明細書等において、チャネル領域とは、電流が主として流れる領域をいう。
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができるものとする。
なお、本明細書等において、酸化窒化シリコン膜とは、その組成として、窒素よりも酸素の含有量が多いものであって、好ましくは酸素が55原子%以上65原子%以下、窒素が1原子%以上20原子%以下、シリコンが25原子%以上35原子%以下、水素が0.1原子%以上10原子%以下の濃度範囲で含まれるものをいう。また、窒化酸化シリコン膜とは、その組成として、酸素よりも窒素の含有量が多いものであって、好ましくは窒素が55原子%以上65原子%以下、酸素が1原子%以上20原子%以下、シリコンが25原子%以上35原子%以下、水素が0.1原子%以上10原子%以下の濃度範囲で含まれるものをいう。
また、本明細書等において、「膜」という用語と、「層」という用語とは、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。または、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。
また、本明細書等において、「平行」とは、二つの直線が-10°以上10°以下の角度で配置されている状態をいう。したがって、-5°以上5°以下の場合も含まれる。また、「略平行」とは、二つの直線が-30°以上30°以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。したがって、85°以上95°以下の場合も含まれる。また、「略垂直」とは、二つの直線が60°以上120°以下の角度で配置されている状態をいう。
また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表す。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に記載されているものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが直接的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に接続されていない場合であり、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)を介さずに、XとYとが、接続されている場合である。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択して切り替える機能を有している。なお、XとYとが電気的に接続されている場合は、XとYとが直接的に接続されている場合を含むものとする。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。なお、XとYとが機能的に接続されている場合は、XとYとが直接的に接続されている場合と、XとYとが電気的に接続されている場合とを含むものとする。
なお、XとYとが電気的に接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とが、本明細書等に開示されているものとする。つまり、電気的に接続されている、と明示的に記載されている場合は、単に、接続されている、とのみ明示的に記載されている場合と同様な内容が、本明細書等に開示されているものとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
または、別の表現方法として、例えば、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した、トランジスタのソース(又は第1の端子など)とトランジスタのドレイン(又は第2の端子など)との間の経路であり、前記第1の接続経路は、Z1を介した経路であり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有しておらず、前記第3の接続経路は、Z2を介した経路である。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路によって、Z1を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した接続経路を有し、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路によって、Z2を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有していない。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の電気的パスによって、Z1を介して、Xと電気的に接続され、前記第1の電気的パスは、第2の電気的パスを有しておらず、前記第2の電気的パスは、トランジスタのソース(又は第1の端子など)からトランジスタのドレイン(又は第2の端子など)への電気的パスであり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の電気的パスによって、Z2を介して、Yと電気的に接続され、前記第3の電気的パスは、第4の電気的パスを有しておらず、前記第4の電気的パスは、トランジスタのドレイン(又は第2の端子など)からトランジスタのソース(又は第1の端子など)への電気的パスである。」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続経路について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、および電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
なお、本明細書において、バリア膜とは、水素などの不純物および酸素をブロックする機能を有する膜のことであり、該バリア膜に導電性を有する場合は、導電性バリア膜と呼ぶことがある。
(実施の形態1)
異なる電気特性を有するトランジスタを同一層上に設けることで、半導体装置の設計自由度を高めることができる。また、異なる電気特性を有するトランジスタを同一層上に設けることで、半導体装置の集積度を高めることができる。本実施の形態では、異なる電気特性を有するトランジスタを同一層上に設ける実施形態の一例を説明する。
<トランジスタ構造1>
以下では、本発明の一態様に係る半導体装置が有するトランジスタ100の構造およびトランジスタ200について説明する。
図1(A)、(B)および(C)は、本発明の一態様に係るトランジスタ100の上面図および断面図である。図1(A)は上面図である。図1(B)は、図1(A)に示す一点鎖線A1-A2に対応する断面図である。図1(C)は、図1(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図1(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図1(B)および(C)において、トランジスタ100は、基板400上の絶縁体401と、絶縁体401上の絶縁体301と、絶縁体301が開口部を有していて、開口部内に導電体310aおよび導電体310bが配置され、導電体310a上および導電体310b上の導電体311aおよび導電体311bと、絶縁体301上および導電体311a上および導電体311b上の絶縁体402と、絶縁体402上の酸化物406_1aと、酸化物406_1a上の酸化物406_2aと、酸化物406_2aの上面と接する領域を有する導電体416a1および導電体416a2と、導電体416a1上のバリア膜417a1と、導電体416a2上のバリア膜417a2と、酸化物406_2aの上面、導電体416a1の側面、バリア膜417a1の上面、導電体416a2の側面およびバリア膜417a2の上面と接する領域を有する酸化物406_3aと、酸化物406_3a上の絶縁体412aと、絶縁体412aを介して酸化物406_3aと互いに重なる領域を有する導電体404aと、絶縁体412a上および導電体404a上の絶縁体408aと、絶縁体408a上の絶縁体410と、絶縁体410上の絶縁体415を有する。また、トランジスタ100は、絶縁体415および絶縁体402を通り導電体311bに達する第1の開口部と、絶縁体410およびバリア膜417a1を通り導電体416a1に達する第2の開口部と、絶縁体410およびバリア膜417a2を通り導電体416a2に達する第3の開口部と、絶縁体410および絶縁体408aを通り導電体404aに達する第4の開口部と、第1の開口部、第2の開口部、第3の開口部、第4の開口部に埋め込まれた導電体433a、導電体431a、導電体429a、および導電体437aと、絶縁体415上にあって導電体433aと接する領域を有する導電体434aと、絶縁体415上にあって導電体431aと接する領域を有する導電体432aと、絶縁体415上にあって導電体429aと接する領域を有する導電体430aと、絶縁体415上にあって導電体437aと接する領域を有する導電体438aと、を有する。
トランジスタ100において、導電体404aは第1のゲート電極としての機能を有する。また、導電体404aは、酸素を透過しにくい機能を有する導電体と積層構造とすることができる。例えば酸素を透過しにくい導電体を下層に成膜することで導電体404aの酸化による電気抵抗値の増加を防ぐことができる。絶縁体412aは第1のゲート絶縁体としての機能を有する。
また、導電体416a1および導電体416a2は、ソース電極またはドレイン電極としての機能を有する。また、導電体416a1および導電体416a2は、酸素を透過しにくい機能を有する導電体と積層構造とすることができる。例えば酸素を透過しにくい導電体を上層に成膜することで導電体416a1および導電体416a2の酸化による電気抵抗値の増加を防ぐことができる。なお、導電体の電気抵抗値の測定は、2端子法などを用いて測定することができる。
また、バリア膜417a1およびバリア膜417a2は、水素などの不純物および酸素をブロックする機能を有する。バリア膜417a1は、導電体416a1上にあって、導電体416a1への酸素の拡散を防止する。バリア膜417a2は、導電体416a2上にあって、導電体416a2への酸素の拡散を防止する。
トランジスタ100は、導電体404aに印加する電位によって、酸化物406_2aの抵抗を制御することができる。即ち、導電体404aに印加する電位によって、導電体416a1と導電体416a2との間の導通・非導通を制御することができる。
図1(B)および(C)に示すように、酸化物406_2aの上面は、導電体416a1および導電体416a2と接する。また、第1のゲート電極としての機能を有する導電体404aの電界によって、酸化物406_1aおよび酸化物406_2aを電気的に取り囲むことができる。第1のゲート電極の電界によって、半導体を電気的に取り囲むトランジスタの構造を、surrounded channel(s-channel)構造とよぶ。そのため、酸化物406_2aの全体にチャネルが形成される場合がある。s-channel構造では、トランジスタのソース-ドレイン間に大電流を流すことができ、導通時の電流(オン電流)を大きくすることができる。また、酸化物406_1aおよび酸化物406_2aが、導電体404aの電界によって取り囲まれていることから、非導通時の電流(オフ電流)を小さくすることができる。
また、導電体310aおよび導電体311aは、第2のゲート電極としての機能を有する。導電体311aは、導電性バリア膜としての機能を有する。導電体311aは、導電体310aを覆う様に配置することによって、導電体310aの酸化を防止することができる。
絶縁体402は第2のゲート絶縁膜としての機能を有する。導電体310aおよび導電体311aへ印加する電位によって、トランジスタ100のしきい値電圧を制御することができる。さらに第1のゲート電極と第2のゲート電極を電気的に接続することで、導通時の電流(オン電流)を大きくすることができる。なお、第1のゲート電極の機能と、第2のゲート電極の機能と、が入れ替わっても構わない。
また、導電体310bおよび導電体311bは、配線としての機能を有する。導電体311bは、導電性バリア膜としての機能を有する。導電体311bは、導電体310bを覆う様に配置することによって、導電体310bの酸化を防止することができる。
以下では、トランジスタ100とは異なる特性を有するトランジスタ200の構造について説明する。
図2(A)、(B)および(C)は、本発明の一態様に係るトランジスタ200の上面図および断面図である。図2(A)は上面図である。図2(B)は、図2(A)に示す一点鎖線B1-B2に対応する断面図である。図2(C)は、図2(A)に示す一点鎖線B3-B4に対応する断面図である。なお、図2(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図2(B)および(C)において、トランジスタ200は、基板400上の絶縁体401と、絶縁体401上の絶縁体301と、絶縁体301が開口部を有していて、開口部内に導電体310cが配置され、導電体310c上の導電体311cと、絶縁体301上および導電体311c上の絶縁体402と、絶縁体402上の酸化物406_1bおよび酸化物406_1cと、酸化物406_1b上および酸化物406_1c上の酸化物406_2bおよび酸化物406_2cと、酸化物406_2bの上面と接する領域を有する導電体416b1と、酸化物406_2cの上面と接する領域を有する導電体416b2と、導電体416b1上のバリア膜417b1と、導電体416b2上のバリア膜417b2と、絶縁体402の上面、酸化物406_1bの側面、酸化物406_2bの側面、導電体416b1の側面、バリア膜417b1の側面および上面、酸化物406_1cの側面、酸化物406_2cの側面、導電体416b2の側面およびバリア膜417b2の側面および上面と接する領域を有する酸化物406_3bと、酸化物406_3b上の絶縁体412bと、絶縁体412bを介して酸化物406_3bと互いに重なる領域を有する導電体404bと、絶縁体412b上および導電体404b上の絶縁体408bと、絶縁体408b上の絶縁体410と、絶縁体410上の絶縁体415を有する。また、トランジスタ200は、絶縁体410およびバリア膜417b1を通り導電体416b1に達する第5の開口部と、絶縁体410およびバリア膜417b2を通り導電体416b2に達する第6の開口部と、絶縁体410および絶縁体408bを通り導電体404bに達する第7の開口部と、第5の開口部、第6の開口部、第7の開口部に埋め込まれた導電体431b、導電体429b、および導電体437bと、絶縁体415上にあって導電体431bと接する領域を有する導電体432bと、絶縁体415上にあって導電体429bと接する領域を有する導電体430bと、絶縁体415上にあって導電体437bと接する領域を有する導電体438bと、を有する。
トランジスタ200において、導電体404bは第1のゲート電極としての機能を有する。また、導電体404bは、酸素を透過しにくい機能を有する導電体と積層構造とすることができる。例えば酸素を透過しにくい導電体を下層に成膜することで導電体404bの酸化による電気抵抗値の増加を防ぐことができる。絶縁体412bは第1のゲート絶縁体としての機能を有する。
また、導電体416b1および導電体416b2は、ソース電極またはドレイン電極としての機能を有する。また、導電体416b1および導電体416b2は、酸素を透過しにくい機能を有する導電体と積層構造とすることができる。例えば酸素を透過しにくい導電体を上層に成膜することで導電体416b1および導電体416b2の酸化による電気抵抗値の増加を防ぐことができる。なお、導電体の電気抵抗値の測定は、2端子法などを用いて測定することができる。
また、バリア膜417b1およびバリア膜417b2は、水素などの不純物および酸素をブロックする機能を有する。バリア膜417b1は、導電体416b1上にあって、導電体416b1への酸素の拡散を防止する。バリア膜417b2は、導電体416b2上にあって、導電体416b2への酸素の拡散を防止する。
トランジスタ200は、図2(B)に示すように、酸化物406_3bと、導電体416b1の側面および導電体416b2の側面と接する領域を有する。また、トランジスタ200は、導電体404bに印加する電位によって、酸化物406_3bの抵抗を制御することができる。即ち、導電体404bに印加する電位によって、導電体416b1と導電体416b2との間の導通・非導通を制御することができる。
トランジスタ200は、酸化物406_3bにチャネルが形成されるので、上述のトランジスタ100とは異なる特性を有する。
また、導電体310cおよび導電体311cは、第2のゲート電極としての機能を有する。導電体311cは、導電性バリア膜としての機能を有する。導電体311cは、導電体310cを覆う様に配置することによって、導電体310cの酸化を防止することができる。
図10(A)および(B)に、トランジスタの電気特性の一つであるVg-Idカーブを示す。図10(A)および(B)に示すVg-Idカーブは、横軸がトランジスタのゲートとソース間の電圧(Vg)を示している。また、縦軸はトランジスタのドレインに流れる電流(Id)を対数で示している。
トランジスタ100およびトランジスタ200は、バックゲートを有するトランジスタである。図10(A)は、バックゲートの電位をソースまたはゲートと同電位としたときのトランジスタ100のVg-Idカーブを示し、図10(B)は、バックゲートの電位をソースまたはゲートと同電位としたときのトランジスタ200のVg-Idカーブを示している。図10(A)および(B)に示すとおり、トランジスタ100とトランジスタ200は異なるトランジスタ特性を有する。トランジスタ200のVg-Idカーブは、トランジスタ100のVg-Idカーブよりも、Vgがプラスの方向にシフトしている。すなわち、トランジスタ200は、トランジスタ100よりもVthが大きいトランジスタである。
<基板>
基板400としては、例えば、絶縁体基板、半導体基板または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの単体半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えばSOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
また、基板400として、可とう性基板を用いてもよい。なお、可とう性基板上にトランジスタを設ける方法としては、非可とう性の基板上にトランジスタを作製した後、トランジスタを剥離し、可とう性基板である基板400に転置する方法もある。その場合には、非可とう性基板とトランジスタとの間に剥離層を設けるとよい。なお、基板400として、繊維を編みこんだシート、フィルムまたは箔などを用いてもよい。また、基板400が伸縮性を有してもよい。また、基板400は、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有してもよい。または、元の形状に戻らない性質を有してもよい。基板400は、例えば、5μm以上700μm以下、好ましくは10μm以上500μm以下、さらに好ましくは15μm以上300μm以下の厚さとなる領域を有する。基板400を薄くすると、トランジスタを有する半導体装置を軽量化することができる。また、基板400を薄くすることで、ガラスなどを用いた場合にも伸縮性を有する場合や、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有する場合がある。そのため、落下などによって基板400上の半導体装置に加わる衝撃などを緩和することができる。即ち、丈夫な半導体装置を提供することができる。
可とう性基板である基板400としては、例えば、金属、合金、樹脂もしくはガラス、またはそれらの繊維などを用いることができる。可とう性基板である基板400は、線膨張率が低いほど環境による変形が抑制されて好ましい。可とう性基板である基板400としては、例えば、線膨張率が1×10-3/K以下、5×10-5/K以下、または1×10-5/K以下である材質を用いればよい。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート、アクリルなどがある。特に、アラミドは、線膨張率が低いため、可とう性基板である基板400として好適である。
<絶縁体>
なお、トランジスタを、水素などの不純物および酸素をブロックする機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。例えば絶縁体401、絶縁体408a、絶縁体408b、および絶縁体415として、水素などの不純物および酸素をブロックする機能を有する絶縁体を用いればよい。
水素などの不純物および酸素をブロックする機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。
また、例えば、絶縁体401、絶縁体408a、絶縁体408bおよび絶縁体415としては、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いればよい。なお、絶縁体401、絶縁体408a、絶縁体408bおよび絶縁体415は、酸化アルミニウムを有することが好ましい。
また、例えば、絶縁体415は酸素を有するプラズマを用いて成膜すると下地層となる絶縁体410へ酸素を添加することができる。添加された酸素は絶縁体410で過剰酸素となり、加熱処理などを行うことで、該過剰酸素は絶縁体410を通り、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bへ添加されることによって、酸化物406_1a中、酸化物406_2a中、酸化物406_3a中および酸化物406_3b中の酸素欠損を修復することができる。
絶縁体401、絶縁体408a、絶縁体408bおよび絶縁体415が酸化アルミニウムを有することで、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bに水素などの不純物が混入することを抑制することができる。また、例えば、絶縁体401、絶縁体408a、絶縁体408bおよび絶縁体415が酸化アルミニウムを有することで、上述の酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bへ添加された過剰酸素の外方拡散を低減することができる。
絶縁体301、絶縁体402、絶縁体412aおよび絶縁体412bとしては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。例えば、絶縁体301、絶縁体402、絶縁体412aおよび絶縁体412bとしては、酸化シリコンまたは酸化窒化シリコンを有することが好ましい。
特に絶縁体402、絶縁体412aおよび絶縁体412bは、比誘電率の高い絶縁体を有することが好ましい。例えば、絶縁体402、絶縁体412aおよび絶縁体412bは、酸化ガリウム、酸化ハフニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、またはシリコンおよびハフニウムを有する酸化窒化物などを有することが好ましい。または、絶縁体402、絶縁体412aおよび絶縁体412bは、酸化シリコンまたは酸化窒化シリコンと、比誘電率の高い絶縁体と、の積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、比誘電率の高い絶縁体と組み合わせることで、熱的に安定かつ比誘電率の高い積層構造とすることができる。例えば、酸化アルミニウム、酸化ガリウムまたは酸化ハフニウムを酸化物406_3a側に有することで、酸化シリコンまたは酸化窒化シリコンに含まれるシリコンが、酸化物406_2aに混入することを抑制することができる。また、例えば、酸化シリコンまたは酸化窒化シリコンを酸化物406_3a側に有することで、酸化アルミニウム、酸化ガリウムまたは酸化ハフニウムと、酸化シリコンまたは酸化窒化シリコンと、の界面にトラップセンターが形成される場合がある。該トラップセンターは、電子を捕獲することでトランジスタのしきい値電圧をプラス方向に変動させることができる場合がある。
絶縁体410は、比誘電率の低い絶縁体を有することが好ましい。例えば、絶縁体410は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などを有することが好ましい。または、絶縁体410は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコンまたは空孔を有する酸化シリコンと、樹脂と、の積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネートまたはアクリルなどがある。
バリア膜417a1、バリア膜417a2、バリア膜417b1およびバリア膜417b2としては、水素などの不純物および酸素をブロックする機能を有する絶縁体を用いればよい。バリア膜417a1、バリア膜417a2、バリア膜417b1およびバリア膜417b2によって、絶縁体410中の過剰酸素が、導電体416a1、導電体416a2、導電体416b1および導電体416b2への拡散することを防止することができる。
バリア膜417a1、バリア膜417a2、バリア膜417b1およびバリア膜417b2としては、例えば、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いればよい。なお、バリア膜417a1、バリア膜417a2、バリア膜417b1およびバリア膜417b2は、酸化アルミニウムを有することが好ましい。
<導電体>
導電体404a、導電体404b、導電体310a、導電体310b、導電体310c、導電体416a1、導電体416a2、導電体416b1、導電体416b2、導電体429a、導電体429b、導電体431a、導電体431b、導電体433a、導電体437a、導電体437b、導電体430a、導電体430b、導電体432a、導電体432b、導電体434a、導電体438a、導電体438bとしては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウムなどから選ばれた金属元素を1種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
また、前述した金属元素および酸素を含む導電性材料を用いてもよい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物(ITO:Indium Tin Oxide)、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。
また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。
なお、トランジスタのチャネル形成領域に酸化物半導体を用いる場合は、ゲート電極として前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から離脱した酸素がチャネル形成領域に供給されやすくなる。
なお、導電体429a、導電体429b、導電体431a、導電体431b、導電体433a、導電体437aおよび導電体437bとしては、例えば、タングステン、ポリシリコン等の埋め込み性の高い導電性材料を用いればよい。また、埋め込み性の高い導電性材料と、チタン、窒化チタン、窒化タンタルなどの導電性バリア膜を組み合わせて用いてもよい。
酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bとしては、酸化物半導体を用いることが好ましい。ただし、シリコン(歪シリコン含む)、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウムまたは有機半導体などを用いても構わない場合がある。
<酸化物>
次に、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bなどに適用可能な酸化物について説明する。
酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。特にインジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウムまたはスズなどが含まれていることが好ましい。また、ホウ素、シリコン、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれていてもよい。
ここで、酸化物が、インジウム、元素M及び亜鉛を有する場合を考える。なお、元素Mは、アルミニウム、ガリウムまたはスズなどとする。そのほかの元素Mに適用可能な元素としては、ホウ素、シリコン、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウムなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。
まず、図16(A)、図16(B)、および図16(C)を用いて、本発明に係る酸化物が有するインジウム、元素M及び亜鉛の原子数比の好ましい範囲について説明する。なお、図16には、酸素の原子数比については記載しない。また、酸化物が有するインジウム、元素M、及び亜鉛の原子数比のそれぞれの項を[In]、[M]、および[Zn]とする。
図16(A)、図16(B)、および図16(C)において、破線は、[In]:[M]:[Zn]=(1+α):(1-α):1の原子数比(-1≦α≦1)となるライン、[In]:[M]:[Zn]=(1+α):(1-α):2の原子数比となるライン、[In]:[M]:[Zn]=(1+α):(1-α):3の原子数比となるライン、[In]:[M]:[Zn]=(1+α):(1-α):4の原子数比となるライン、および[In]:[M]:[Zn]=(1+α):(1-α):5の原子数比となるラインを表す。
また、一点鎖線は、[In]:[M]:[Zn]=1:1:βの原子数比(β≧0)となるライン、[In]:[M]:[Zn]=1:2:βの原子数比となるライン、[In]:[M]:[Zn]=1:3:βの原子数比となるライン、[In]:[M]:[Zn]=1:4:βの原子数比となるライン、[In]:[M]:[Zn]=2:1:βの原子数比となるライン、及び[In]:[M]:[Zn]=5:1:βの原子数比となるラインを表す。
また、図16に示す、[In]:[M]:[Zn]=0:2:1の原子数比およびその近傍値の酸化物は、スピネル型の結晶構造をとりやすい。
図16(A)および図16(B)では、本発明の一態様の酸化物が有する、インジウム、元素M、及び亜鉛の原子数比の好ましい範囲の一例について示している。
一例として、図17に、[In]:[M]:[Zn]=1:1:1である、InMZnOの結晶構造を示す。また、図17は、b軸に平行な方向から観察した場合のInMZnOの結晶構造である。なお、図17に示すM、Zn、酸素を有する層(以下、(M,Zn)層)における金属元素は、元素Mまたは亜鉛を表している。この場合、元素Mと亜鉛の割合が等しいものとする。元素Mと亜鉛とは、置換が可能であり、配列は不規則である。
InMZnOは、層状の結晶構造(層状構造ともいう)をとり、図17に示すように、インジウム、および酸素を有する層(以下、In層)が1に対し、元素M、亜鉛、および酸素を有する(M,Zn)層が2となる。
また、インジウムと元素Mは、互いに置換可能である。そのため、(M,Zn)層の元素Mがインジウムと置換し、(In,M,Zn)層と表すこともできる。その場合、In層が1に対し、(In,M,Zn)層が2である層状構造をとる。
[In]:[M]:[Zn]=1:1:2となる原子数比の酸化物は、In層が1に対し、(M,Zn)層が3である層状構造をとる。つまり、[In]および[M]に対し[Zn]が大きくなると、酸化物が結晶化した場合、In層に対する(M,Zn)層の割合が増加する。
ただし、酸化物中において、In層が1層に対し、(M,Zn)層の層数が非整数である場合、In層が1層に対し、(M,Zn)層の層数が整数である層状構造を複数種有する場合がある。例えば、[In]:[M]:[Zn]=1:1:1.5である場合、In層が1に対し、(M,Zn)層が2である層状構造と、(M,Zn)層が3である層状構造とが混在する層状構造となる場合がある。
例えば、酸化物をスパッタリング装置にて成膜する場合、ターゲットの原子数比からずれた原子数比の膜が形成される。特に、成膜時の基板温度によっては、ターゲットの[Zn]よりも、膜の[Zn]が小さくなる場合がある。
また、酸化物中に複数の相が共存する場合がある(二相共存、三相共存など)。例えば、[In]:[M]:[Zn]=0:2:1の原子数比の近傍値である原子数比では、スピネル型の結晶構造と層状の結晶構造との二相が共存しやすい。また、[In]:[M]:[Zn]=1:0:0を示す原子数比の近傍値である原子数比では、ビックスバイト型の結晶構造と層状の結晶構造との二相が共存しやすい。酸化物中に複数の相が共存する場合、異なる結晶構造の間において、粒界(グレインバウンダリーともいう)が形成される場合がある。
また、インジウムの含有率を高くすることで、酸化物のキャリア移動度(電子移動度)を高くすることができる。これは、インジウム、元素M及び亜鉛を有する酸化物では、主として重金属のs軌道がキャリア伝導に寄与しており、インジウムの含有率を高くすることにより、s軌道が重なる領域がより大きくなるため、インジウムの含有率が高い酸化物はインジウムの含有率が低い酸化物と比較してキャリア移動度が高くなるためである。
一方、酸化物中のインジウムおよび亜鉛の含有率が低くなると、キャリア移動度が低くなる。従って、[In]:[M]:[Zn]=0:1:0を示す原子数比、およびその近傍値である原子数比(例えば図16(C)に示す領域C)では、絶縁性が高くなる。
従って、本発明の一態様の酸化物は、キャリア移動度が高く、かつ、粒界が少ない層状構造となりやすい、図16(A)の領域Aで示される原子数比を有することが好ましい。
また、図16(B)に示す領域Bは、[In]:[M]:[Zn]=4:2:3から4.1、およびその近傍値を示している。近傍値には、例えば、原子数比が[In]:[M]:[Zn]=5:3:4が含まれる。領域Bで示される原子数比を有する酸化物は、特に、結晶性が高く、キャリア移動度も高い優れた酸化物である。
なお、酸化物が、層状構造を形成する条件は、原子数比によって一義的に定まらない。原子数比により、層状構造を形成するための難易の差はある。一方、同じ原子数比であっても、形成条件により、層状構造になる場合も層状構造にならない場合もある。従って、図示する領域は、酸化物が層状構造を有する原子数比を示す領域であり、領域A乃至領域Cの境界は厳密ではない。
続いて、上記酸化物をトランジスタに用いる場合について説明する。
なお、上記酸化物をトランジスタに用いることで、粒界におけるキャリア散乱等を減少させることができるため、高い電界効果移動度のトランジスタを実現することができる。また、信頼性の高いトランジスタを実現することができる。
また、トランジスタには、キャリア密度の低い酸化物を用いることが好ましい。例えば、酸化物は、キャリア密度が8×1011/cm未満、好ましくは1×1011/cm未満、さらに好ましくは1×1010/cm未満であり、1×10-9/cm以上とすればよい。
なお、高純度真性または実質的に高純度真性である酸化物は、キャリア発生源が少ないため、キャリア密度を低くすることができる。また、高純度真性または実質的に高純度真性である酸化物は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。
また、酸化物のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物にチャネル領域が形成されるトランジスタは、電気特性が不安定となる場合がある。
従って、トランジスタの電気特性を安定にするためには、酸化物中の不純物濃度を低減することが有効である。また、酸化物中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。不純物としては、水素、窒素、アルカリ金属、アルカリ土類金属、鉄、ニッケル、シリコン等がある。
ここで、酸化物中における各不純物の影響について説明する。
酸化物において、第14族元素の一つであるシリコンや炭素が含まれると、酸化物において欠陥準位が形成される。このため、酸化物におけるシリコンや炭素の濃度と、酸化物との界面近傍のシリコンや炭素の濃度(二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017atoms/cm以下とする。
また、酸化物にアルカリ金属またはアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。従って、アルカリ金属またはアルカリ土類金属が含まれている酸化物を用いたトランジスタはノーマリーオン特性となりやすい。このため、酸化物中のアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。具体的には、SIMSにより得られる酸化物中のアルカリ金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。
また、酸化物において、窒素が含まれると、キャリアである電子が生じ、キャリア密度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物を半導体に用いたトランジスタはノーマリーオン特性となりやすい。従って、該酸化物において、窒素はできる限り低減されていることが好ましい、例えば、酸化物中の窒素濃度は、SIMSにおいて、5×1019atoms/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは1×1018atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とする。
また、酸化物に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている酸化物を用いたトランジスタはノーマリーオン特性となりやすい。このため、酸化物中の水素はできる限り低減されていることが好ましい。具体的には、酸化物において、SIMSにより得られる水素濃度を、1×1020atoms/cm未満、好ましくは1×1019atoms/cm未満、より好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とする。
不純物が十分に低減された酸化物をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
続いて、該酸化物を2層構造、または3層構造とした場合について述べる。酸化物S1、酸化物S2、および酸化物S3の積層構造、および積層構造に接する絶縁体のバンド図と、酸化物S2および酸化物S3の積層構造、および積層構造に接する絶縁体のバンド図と、について、図18を用いて説明する。
図18(A)は、絶縁体I1、酸化物S1、酸化物S2、酸化物S3、及び絶縁体I2を有する積層構造の膜厚方向のバンド図の一例である。また、図18(B)は、絶縁体I1、酸化物S2、酸化物S3、及び絶縁体I2を有する積層構造の膜厚方向のバンド図の一例である。なお、バンド図は、理解を容易にするため絶縁体I1、酸化物S1、酸化物S2、酸化物S3、及び絶縁体I2の伝導帯下端のエネルギー準位(Ec)を示す。
酸化物S1、酸化物S3は、酸化物S2よりも伝導帯下端のエネルギー準位が真空準位に近く、代表的には、酸化物S2の伝導帯下端のエネルギー準位と、酸化物S1、酸化物S3の伝導帯下端のエネルギー準位との差が、0.15eV以上、または0.5eV以上、かつ2eV以下、または1eV以下であることが好ましい。すなわち、酸化物S1、酸化物S3の電子親和力よりも、酸化物S2の電子親和力が大きく、酸化物S1、酸化物S3の電子親和力と、酸化物S2の電子親和力との差は、0.15eV以上、または0.5eV以上、かつ2eV以下、または1eV以下であることが好ましい。
図18(A)、および図18(B)に示すように、酸化物S1、酸化物S2、酸化物S3において、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、連続的に変化または連続接合するともいうことができる。このようなバンド図を有するためには、酸化物S1と酸化物S2との界面、または酸化物S2と酸化物S3との界面において形成される混合層の欠陥準位密度を低くするとよい。
具体的には、酸化物S1と酸化物S2、酸化物S2と酸化物S3が、酸素以外に共通の元素を有する(主成分とする)ことで、欠陥準位密度が低い混合層を形成することができる。例えば、酸化物S2がIn-Ga-Zn酸化物の場合、酸化物S1、酸化物S3として、In-Ga-Zn酸化物、Ga-Zn酸化物、酸化ガリウムなどを用いるとよい。
このとき、キャリアの主たる経路は酸化物S2となる。酸化物S1と酸化物S2との界面、および酸化物S2と酸化物S3との界面における欠陥準位密度を低くすることができるため、界面散乱によるキャリア伝導への影響が小さく、高いオン電流が得られる。
トラップ準位に電子が捕獲されることで、捕獲された電子は固定電荷のように振る舞うため、トランジスタのしきい値電圧はプラス方向にシフトしてしまう。酸化物S1、酸化物S3を設けることにより、トラップ準位を酸化物S2より遠ざけることができる。当該構成とすることで、トランジスタのしきい値電圧がプラス方向にシフトすることを防止することができる。
酸化物S1、酸化物S3は、酸化物S2と比較して、導電率が十分に低い材料を用いる。このとき、酸化物S2、酸化物S2と酸化物S1との界面、および酸化物S2と酸化物S3との界面が、主にチャネル領域として機能する。例えば、酸化物S1、酸化物S3には、図16(C)において、絶縁性が高くなる領域Cで示す原子数比の酸化物を用いればよい。なお、図16(C)に示す領域Cは、[In]:[M]:[Zn]=0:1:0、およびその近傍値である原子数比を示している。
特に、酸化物S2に領域Aで示される原子数比の酸化物を用いる場合、酸化物S1および酸化物S3には、[M]/[In]が1以上、好ましくは2以上である酸化物を用いることが好ましい。また、酸化物S3として、十分に高い絶縁性を得ることができる[M]/([Zn]+[In])が1以上である酸化物を用いることが好適である。
<トランジスタ構造2>
ここでは、図1および図2と異なる構成のトランジスタ100Aおよびトランジスタ200Aについて説明する。
図3(A)、(B)および(C)は、本発明の一態様に係るトランジスタ100Aの上面図および断面図である。図3(A)は上面図である。図3(B)は、図3(A)に示す一点鎖線A1-A2に対応する断面図である。図3(C)は、図3(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図3(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図3に示す、トランジスタ100Aは、酸化物406_3aの形状が図1に示すトランジスタ100と異なる。トランジスタ100は、絶縁体408aの端部と酸化物406_3aの端部が一致する形状であるのに対して、トランジスタ100Aは、図3(B)においては、絶縁体408aの端部と酸化物406_3aの端部が一致する形状であるが、図3(C)では、絶縁体408aの端部よりも内側に酸化物406_3aの端部が配置される形状となっている。これは、トランジスタの作製工程において、酸化物406_3aの形成工程と絶縁体408aの形成工程が異なるためであり、トランジスタ100Aの作製工程は酸化物406_3aの形状を任意に形成できる利点を有する。トランジスタ形成工程については後述する。その他の構成については、トランジスタ100の構成を参酌する。
図4(A)、(B)および(C)は、本発明の一態様に係るトランジスタ200Aの上面図および断面図である。図4(A)は上面図である。図4(B)は、図4(A)に示す一点鎖線A1-A2に対応する断面図である。図4(C)は、図4(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図4(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図4に示す、トランジスタ200Aは、酸化物406_3bの形状が図2に示すトランジスタ200と異なる。トランジスタ200は、絶縁体408bの端部と酸化物406_3bの端部が一致する形状であるのに対して、トランジスタ200Aは、図4(B)においては、絶縁体408bの端部と酸化物406_3bの端部が一致する形状であるが、図4(C)では、絶縁体408bの端部よりも内側に酸化物406_3bの端部が配置される形状となっている。これは、トランジスタの作製工程において、酸化物406_3bの形成工程と絶縁体408bの形成工程が異なるためであり、酸化物406_3bの形状を任意に形成できる利点を有する。トランジスタ形成工程については後述する。その他の構成については、トランジスタ200の構成を参酌する。
<トランジスタ構造3>
ここでは、図1および図2と異なる構成のトランジスタ100Bおよびトランジスタ200Bについて説明する。
図5(A)、(B)および(C)は、本発明の一態様に係るトランジスタ100Bの上面図および断面図である。図5(A)は上面図である。図5(B)は、図5(A)に示す一点鎖線A1-A2に対応する断面図である。図5(C)は、図5(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図5(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図5に示す、トランジスタ100Bは、酸化物406_3a、絶縁体412aおよび絶縁体408aが、酸化物406_1a、酸化物406_2aの端部を覆う様に配置されているところが、図1に示すトランジスタ100と異なる。その他の構成については、トランジスタ100の構成を参酌する。
図6(A)、(B)および(C)は、本発明の一態様に係るトランジスタ200Bの上面図および断面図である。図6(A)は上面図である。図6(B)は、図6(A)に示す一点鎖線A1-A2に対応する断面図である。図6(C)は、図6(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図6(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図6に示す、トランジスタ200Bは、酸化物406_3b、絶縁体412bおよび絶縁体408bが、酸化物406_1b、酸化物406_2b、酸化物406_1cおよび酸化物406_2cの端部を覆う様に配置されているところが、図2に示すトランジスタ200と異なる。その他の構成については、トランジスタ200の構成を参酌する。
<トランジスタ構造4>
ここでは、図1および図2と異なる構成のトランジスタ100Cおよびトランジスタ200Cについて説明する。
図7(A)、(B)および(C)は、本発明の一態様に係るトランジスタ100Cの上面図および断面図である。図7(A)は上面図である。図7(B)は、図7(A)に示す一点鎖線A1-A2に対応する断面図である。図7(C)は、図7(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図7(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図7に示す、トランジスタ100Cは、絶縁体409aを有するところが図1に示すトランジスタ100と異なる構成となっている。
絶縁体409aとしては、絶縁体408aと同様に、水素などの不純物および酸素をブロックする機能を有する絶縁体を用いればよい。
絶縁体409aは、絶縁体408aと、絶縁体402の上面の一部と接する領域を有する。また、絶縁体409aは、酸化物406_1aの側面および酸化物406_2aの側面と接する領域を有し、さらに絶縁体409aは、トランジスタ100Cのソース電極、ドレイン電極、バリア膜およびゲート電極を覆う様に配置されている。このような構造とすることで、絶縁体409aの外部から、チャネル形成領域を有する酸化物406_2aなどへ、水素などの不純物の侵入を防ぐことができるので、トランジスタ100Cの電気特性の向上および信頼性の向上を図ることができる。その他の構成については、トランジスタ100の構成を参酌する。
図8(A)、(B)および(C)は、本発明の一態様に係るトランジスタ200Cの上面図および断面図である。図8(A)は上面図である。図8(B)は、図8(A)に示す一点鎖線A1-A2に対応する断面図である。図8(C)は、図8(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図8(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図8に示す、トランジスタ200Cは、絶縁体409bを有するところが図2に示すトランジスタ100と異なる構成となっている。
絶縁体409bとしては、絶縁体408bと同様に、水素などの不純物および酸素をブロックする機能を有する絶縁体を用いればよい。
絶縁体409bは、絶縁体408bと、絶縁体402の上面の一部と接する領域を有する。また、絶縁体409bは、酸化物406_1bの側面および酸化物406_2bの側面と接する領域と、酸化物406_1cの側面および酸化物406_2cの側面と接する領域を有し、さらに絶縁体409bは、トランジスタ200Cのソース電極、ドレイン電極、バリア膜およびゲート電極を覆う様に配置されている。このような構造とすることで、絶縁体409bの外部から、チャネル形成領域を有する酸化物406_3bなどへ、水素などの不純物の侵入を防ぐことができるので、トランジスタ200Cの電気特性の向上および信頼性の向上を図ることができる。その他の構成については、トランジスタ200の構成を参酌する。
<トランジスタ構造5>
ここでは、図2と異なる構成のトランジスタ200Dについて説明する。
図9(A)、(B)および(C)は、本発明の一態様に係るトランジスタ200Dの上面図および断面図である。図9(A)は上面図である。図9(B)は、図9(A)に示す一点鎖線A1-A2に対応する断面図である。図9(C)は、図9(A)に示す一点鎖線A3-A4に対応する断面図である。なお、図9(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図9に示す、トランジスタ200Dには、第2のゲート電極の機能を有する導電体が無い構成であるところが、図2に示すトランジスタ200と異なる。その他の構成については、トランジスタ200の構成を参酌する。
(実施の形態2)
本実施の形態においては、先の実施の形態で例示したトランジスタを有する酸化物半導体について、図11乃至図15を用いて以下説明を行う。
<酸化物半導体の構造>
以下では、酸化物半導体の構造について説明する。
酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、CAAC-OS(c-axis-aligned crystalline oxide semiconductor)、多結晶酸化物半導体、nc-OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a-like OS:amorphous-like oxide semiconductor)および非晶質酸化物半導体などがある。
また別の観点では、酸化物半導体は、非晶質酸化物半導体と、それ以外の結晶性酸化物半導体と、に分けられる。結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC-OS、多結晶酸化物半導体およびnc-OSなどがある。
非晶質構造は、一般に、等方的であって不均質構造を持たない、準安定状態で原子の配置が固定化していない、結合角度が柔軟である、短距離秩序は有するが長距離秩序を有さない、などといわれている。
即ち、安定な酸化物半導体を完全な非晶質(completely amorphous)酸化物半導体とは呼べない。また、等方的でない(例えば、微小な領域において周期構造を有する)酸化物半導体を、完全な非晶質酸化物半導体とは呼べない。一方、a-like OSは、等方的でないが、鬆(ボイドともいう。)を有する不安定な構造である。不安定であるという点では、a-like OSは、物性的に非晶質酸化物半導体に近い。
<CAAC-OS>
まずは、CAAC-OSについて説明する。
CAAC-OSは、c軸配向した複数の結晶部(ペレットともいう。)を有する酸化物半導体の一種である。
CAAC-OSをX線回折(XRD:X-Ray Diffraction)によって解析した場合について説明する。例えば、空間群R-3mに分類されるInGaZnOの結晶を有するCAAC-OSに対し、out-of-plane法による構造解析を行うと、図11(A)に示すように回折角(2θ)が31°近傍にピークが現れる。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC-OSでは、結晶がc軸配向性を有し、c軸がCAAC-OSの膜を形成する面(被形成面ともいう。)、または上面に略垂直な方向を向いていることが確認できる。なお、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、空間群Fd-3mに分類される結晶構造に起因する。そのため、CAAC-OSは、該ピークを示さないことが好ましい。
一方、CAAC-OSに対し、被形成面に平行な方向からX線を入射させるin-plane法による構造解析を行うと、2θが56°近傍にピークが現れる。このピークは、InGaZnOの結晶の(110)面に帰属される。そして、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行っても、図11(B)に示すように明瞭なピークは現れない。一方、単結晶InGaZnOに対し、2θを56°近傍に固定してφスキャンした場合、図11(C)に示すように(110)面と等価な結晶面に帰属されるピークが6本観察される。したがって、XRDを用いた構造解析から、CAAC-OSは、a軸およびb軸の配向が不規則であることが確認できる。
次に、電子回折によって解析したCAAC-OSについて説明する。例えば、InGaZnOの結晶を有するCAAC-OSに対し、CAAC-OSの被形成面に平行にプローブ径が300nmの電子線を入射させると、図11(D)に示すような回折パターン(制限視野電子回折パターンともいう。)が現れる場合がある。この回折パターンには、InGaZnOの結晶の(009)面に起因するスポットが含まれる。したがって、電子回折によっても、CAAC-OSに含まれるペレットがc軸配向性を有し、c軸が被形成面または上面に略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプローブ径が300nmの電子線を入射させたときの回折パターンを図11(E)に示す。図11(E)より、リング状の回折パターンが確認される。したがって、プローブ径が300nmの電子線を用いた電子回折によっても、CAAC-OSに含まれるペレットのa軸およびb軸は配向性を有さないことがわかる。なお、図11(E)における第1リングは、InGaZnOの結晶の(010)面および(100)面などに起因すると考えられる。また、図11(E)における第2リングは(110)面などに起因すると考えられる。
また、透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって、CAAC-OSの明視野像と回折パターンとの複合解析像(高分解能TEM像ともいう。)を観察すると、複数のペレットを確認することができる。一方、高分解能TEM像であってもペレット同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を明確に確認することができない場合がある。そのため、CAAC-OSは、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
図12(A)に、試料面と略平行な方向から観察したCAAC-OSの断面の高分解能TEM像を示す。高分解能TEM像の観察には、球面収差補正(Spherical Aberration Corrector)機能を用いた。球面収差補正機能を用いた高分解能TEM像を、特にCs補正高分解能TEM像と呼ぶ。Cs補正高分解能TEM像は、例えば、日本電子株式会社製原子分解能分析電子顕微鏡JEM-ARM200Fなどによって観察することができる。
図12(A)より、金属原子が層状に配列している領域であるペレットを確認することができる。ペレット一つの大きさは1nm以上のものや、3nm以上のものがあることがわかる。したがって、ペレットを、ナノ結晶(nc:nanocrystal)と呼ぶこともできる。また、CAAC-OSを、CANC(C-Axis Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。ペレットは、CAAC-OSの被形成面または上面の凹凸を反映しており、CAAC-OSの被形成面または上面と平行となる。
また、図12(B)および図12(C)に、試料面と略垂直な方向から観察したCAAC-OSの平面のCs補正高分解能TEM像を示す。図12(D)および図12(E)は、それぞれ図12(B)および図12(C)を画像処理した像である。以下では、画像処理の方法について説明する。まず、図12(B)を高速フーリエ変換(FFT:Fast Fourier Transform)処理することでFFT像を取得する。次に、取得したFFT像において原点を基準に、2.8nm-1から5.0nm-1の間の範囲を残すマスク処理する。次に、マスク処理したFFT像を、逆高速フーリエ変換(IFFT:Inverse Fast Fourier Transform)処理することで画像処理した像を取得する。こうして取得した像をFFTフィルタリング像と呼ぶ。FFTフィルタリング像は、Cs補正高分解能TEM像から周期成分を抜き出した像であり、格子配列を示している。
図12(D)では、格子配列の乱れた箇所を破線で示している。破線で囲まれた領域が、一つのペレットである。そして、破線で示した箇所がペレットとペレットとの連結部である。破線は、六角形状であるため、ペレットが六角形状であることがわかる。なお、ペレットの形状は、正六角形状とは限らず、非正六角形状である場合が多い。
図12(E)では、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を点線で示し、格子配列の向きの変化を破線で示している。点線近傍においても、明確な結晶粒界を確認することはできない。点線近傍の格子点を中心に周囲の格子点を繋ぐと、歪んだ六角形や、五角形または/および七角形などが形成できる。即ち、格子配列を歪ませることによって結晶粒界の形成を抑制していることがわかる。これは、CAAC-OSが、a-b面方向において酸素原子の配列が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためと考えられる。
以上に示すように、CAAC-OSは、c軸配向性を有し、かつa-b面方向において複数のペレット(ナノ結晶)が連結し、歪みを有した結晶構造となっている。よって、CAAC-OSを、CAA crystal(c-axis-aligned a-b-plane-anchored crystal)を有する酸化物半導体と称することもできる。
CAAC-OSは結晶性の高い酸化物半導体である。酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC-OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。
なお、不純物は、酸化物半導体の主成分以外の元素で、水素、炭素、シリコン、遷移金属元素などがある。例えば、シリコンなどの、酸化物半導体を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体から酸素を奪うことで酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。
<nc-OS>
次に、nc-OSについて説明する。
nc-OSをXRDによって解析した場合について説明する。例えば、nc-OSに対し、out-of-plane法による構造解析を行うと、配向性を示すピークが現れない。即ち、nc-OSの結晶は配向性を有さない。
また、例えば、InGaZnOの結晶を有するnc-OSを薄片化し、厚さが34nmの領域に対し、被形成面に平行にプローブ径が50nmの電子線を入射させると、図13(A)に示すようなリング状の回折パターン(ナノビーム電子回折パターン)が観測される。また、同じ試料にプローブ径が1nmの電子線を入射させたときの回折パターン(ナノビーム電子回折パターン)を図13(B)に示す。図13(B)より、リング状の領域内に複数のスポットが観測される。したがって、nc-OSは、プローブ径が50nmの電子線を入射させることでは秩序性が確認されないが、プローブ径が1nmの電子線を入射させることでは秩序性が確認される。
また、厚さが10nm未満の領域に対し、プローブ径が1nmの電子線を入射させると、図13(C)に示すように、スポットが略正六角状に配置された電子回折パターンを観測される場合がある。したがって、厚さが10nm未満の範囲において、nc-OSが秩序性の高い領域、即ち結晶を有することがわかる。なお、結晶が様々な方向を向いているため、規則的な電子回折パターンが観測されない領域もある。
図13(D)に、被形成面と略平行な方向から観察したnc-OSの断面のCs補正高分解能TEM像を示す。nc-OSは、高分解能TEM像において、補助線で示す箇所などのように結晶部を確認することのできる領域と、明確な結晶部を確認することのできない領域と、を有する。nc-OSに含まれる結晶部は、1nm以上10nm以下の大きさであり、特に1nm以上3nm以下の大きさであることが多い。なお、結晶部の大きさが10nmより大きく100nm以下である酸化物半導体を微結晶酸化物半導体(micro crystalline oxide semiconductor)と呼ぶことがある。nc-OSは、例えば、高分解能TEM像では、結晶粒界を明確に確認できない場合がある。なお、ナノ結晶は、CAAC-OSにおけるペレットと起源を同じくする可能性がある。そのため、以下ではnc-OSの結晶部をペレットと呼ぶ場合がある。
このように、nc-OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc-OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc-OSは、分析方法によっては、a-like OSや非晶質酸化物半導体と区別が付かない場合がある。
なお、ペレット(ナノ結晶)間で結晶方位が規則性を有さないことから、nc-OSを、RANC(Random Aligned nanocrystals)を有する酸化物半導体、またはNANC(Non-Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。
nc-OSは、非晶質酸化物半導体よりも規則性の高い酸化物半導体である。そのため、nc-OSは、a-like OSや非晶質酸化物半導体よりも欠陥準位密度が低くなる。ただし、nc-OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、nc-OSは、CAAC-OSと比べて欠陥準位密度が高くなる。
<a-like OS>
a-like OSは、nc-OSと非晶質酸化物半導体との間の構造を有する酸化物半導体である。
図14に、a-like OSの高分解能断面TEM像を示す。ここで、図14(A)は電子照射開始時におけるa-like OSの高分解能断面TEM像である。図14(B)は4.3×10/nmの電子(e)照射後におけるa-like OSの高分解能断面TEM像である。図14(A)および図14(B)より、a-like OSは電子照射開始時から、縦方向に延伸する縞状の明領域が観察されることがわかる。また、明領域は、電子照射後に形状が変化することがわかる。なお、明領域は、鬆または低密度領域と推測される。
鬆を有するため、a-like OSは、不安定な構造である。以下では、a-like OSが、CAAC-OSおよびnc-OSと比べて不安定な構造であることを示すため、電子照射による構造の変化を示す。
試料として、a-like OS、nc-OSおよびCAAC-OSを準備する。いずれの試料もIn-Ga-Zn酸化物である。
まず、各試料の高分解能断面TEM像を取得する。高分解能断面TEM像により、各試料は、いずれも結晶部を有する。
なお、InGaZnOの結晶の単位格子は、In-O層を3層有し、またGa-Zn-O層を6層有する、計9層がc軸方向に層状に重なった構造を有することが知られている。これらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその値は0.29nmと求められている。したがって、以下では、格子縞の間隔が0.28nm以上0.30nm以下である箇所を、InGaZnOの結晶部と見なした。なお、格子縞は、InGaZnOの結晶のa-b面に対応する。
図15は、各試料の結晶部(22箇所から30箇所)の平均の大きさを調査した例である。なお、上述した格子縞の長さを結晶部の大きさとしている。図15より、a-like OSは、TEM像の取得などに係る電子の累積照射量に応じて結晶部が大きくなっていくことがわかる。図15より、TEMによる観察初期においては1.2nm程度の大きさだった結晶部(初期核ともいう。)が、電子(e)の累積照射量が4.2×10/nmにおいては1.9nm程度の大きさまで成長していることがわかる。一方、nc-OSおよびCAAC-OSは、電子照射開始時から電子の累積照射量が4.2×10/nmまでの範囲で、結晶部の大きさに変化が見られないことがわかる。図15より、電子の累積照射量によらず、nc-OSおよびCAAC-OSの結晶部の大きさは、それぞれ1.3nm程度および1.8nm程度であることがわかる。なお、電子線照射およびTEMの観察は、日立透過電子顕微鏡H-9000NARを用いた。電子線照射条件は、加速電圧を300kV、電流密度を6.7×10/(nm・s)、照射領域の直径を230nmとした。
このように、a-like OSは、電子照射によって結晶部の成長が見られる場合がある。一方、nc-OSおよびCAAC-OSは、電子照射による結晶部の成長がほとんど見られない。即ち、a-like OSは、nc-OSおよびCAAC-OSと比べて、不安定な構造であることがわかる。
また、鬆を有するため、a-like OSは、nc-OSおよびCAAC-OSと比べて密度の低い構造である。具体的には、a-like OSの密度は、同じ組成の単結晶の密度の78.6%以上92.3%未満である。また、nc-OSの密度およびCAAC-OSの密度は、同じ組成の単結晶の密度の92.3%以上100%未満である。単結晶の密度の78%未満である酸化物半導体は、成膜すること自体が困難である。
例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmである。よって、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、a-like OSの密度は5.0g/cm以上5.9g/cm未満である。また、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、nc-OSの密度およびCAAC-OSの密度は5.9g/cm以上6.3g/cm未満である。
なお、同じ組成の単結晶が存在しない場合、任意の割合で組成の異なる単結晶を組み合わせることにより、所望の組成における単結晶に相当する密度を見積もることができる。所望の組成の単結晶に相当する密度は、組成の異なる単結晶を組み合わせる割合に対して、加重平均を用いて見積もればよい。ただし、密度は、可能な限り少ない種類の単結晶を組み合わせて見積もることが好ましい。
以上のように、酸化物半導体は、様々な構造をとり、それぞれが様々な特性を有する。なお、酸化物半導体は、例えば、非晶質酸化物半導体、a-like OS、nc-OS、CAAC-OSのうち、二種以上を有する積層膜であってもよい。
<酸化物半導体のキャリア密度>
次に、酸化物半導体のキャリア密度について、以下に説明を行う。
酸化物半導体のキャリア密度に影響を与える因子としては、酸化物半導体中の酸素欠損(Vo)、または酸化物半導体中の不純物などが挙げられる。
酸化物半導体中の酸素欠損が多くなると、該酸素欠損に水素が結合(この状態をVoHともいう)した際に、欠陥準位密度が高くなる。または、酸化物半導体中の不純物が多くなると、該不純物に起因し欠陥準位密度が高くなる。したがって、酸化物半導体中の欠陥準位密度を制御することで、酸化物半導体のキャリア密度を制御することができる。
ここで、酸化物半導体をチャネル領域に用いるトランジスタを考える。
トランジスタのしきい値電圧のマイナスシフトの抑制、またはトランジスタのオフ電流の低減を目的とする場合においては、酸化物半導体のキャリア密度を低くする方が好ましい。酸化物半導体のキャリア密度を低くする場合においては、酸化物半導体中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性または実質的に高純度真性と言う。高純度真性の酸化物半導体のキャリア密度としては、8×1015cm-3未満、好ましくは1×1011cm-3未満、さらに好ましくは1×1010cm-3未満であり、1×10-9cm-3以上とすればよい。
一方で、トランジスタのオン電流の向上、またはトランジスタの電界効果移動度の向上を目的とする場合においては、酸化物半導体のキャリア密度を高くする方が好ましい。酸化物半導体のキャリア密度を高くする場合においては、酸化物半導体の不純物濃度をわずかに高める、または酸化物半導体の欠陥準位密度をわずかに高めればよい。あるいは、酸化物半導体のバンドギャップをより小さくするとよい。例えば、トランジスタのId-Vg特性のオン/オフ比が取れる範囲において、不純物濃度がわずかに高い、または欠陥準位密度がわずかに高い酸化物半導体は、実質的に真性とみなせる。また、電子親和力が大きく、それにともなってバンドギャップが小さくなり、その結果、熱励起された電子(キャリア)の密度が増加した酸化物半導体は、実質的に真性とみなせる。なお、より電子親和力が大きな酸化物半導体を用いた場合には、トランジスタのしきい値電圧がより低くなる。
上述のキャリア密度が高められた酸化物半導体は、わずかにn型化している。したがって、キャリア密度が高められた酸化物半導体を、「Slightly-n」と呼称してもよい。
実質的に真性の酸化物半導体のキャリア密度は、1×10cm-3以上1×1018cm-3未満が好ましく、1×10cm-3以上1×1017cm-3以下がより好ましく、1×10cm-3以上5×1016cm-3以下がさらに好ましく、1×1010cm-3以上1×1016cm-3以下がさらに好ましく、1×1011cm-3以上1×1015cm-3以下がさらに好ましい。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態3)
<トランジスタの作製方法1>
以下では、本発明に係る図1のトランジスタ100および図2のトランジスタ200の作製方法を図19乃至図28を用いて説明する。図19乃至図28において、各図の(A)は、図1(A)に示す一点鎖線A1-A2に対応する断面図である。また、各図の(B)は、図1(A)に示す一点鎖線A3-A4に対応する断面図である。また、各図の(C)は、図2(A)に示す一点鎖線B1-B2に対応する断面図である。各図の(D)は、図2(A)に示す一点鎖線B3-B4に対応する断面図である。
まず、基板400を準備する。
次に、絶縁体401を成膜する。絶縁体401の成膜は、スパッタリング法、化学気相成長(CVD:Chemical Vapor Deposition)法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法、パルスレーザ堆積(PLD:Pulsed Laser Deposition)法または原子層堆積(ALD:Atomic Layer Deposition)法などを用いて行うことができる。
なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。
プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
また、ALD法も、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。また、ALD法も、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
CVD法およびALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、アスペクト比の高い開口部の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。
CVD法およびALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法およびALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法およびALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送や圧力調整に掛かる時間の分、成膜に掛かる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
次に絶縁体401上に絶縁体301を成膜する。絶縁体301の成膜は、スパッタリング法、CVD法、MBE法PLD法またはALD法などを用いて行うことができる。
次に、絶縁体301に絶縁体401に達する溝を形成する。溝とは、たとえば穴や開口部なども含まれる。溝の形成はウエットエッチングを用いてもよいが、ドライエッチングを用いるほうが微細加工には好ましい。また、絶縁体401は、絶縁体301をエッチングして溝を形成する際のエッチングストッパ膜として機能する絶縁体を選択することが好ましい。例えば、溝を形成する絶縁体301に酸化シリコン膜を用いた場合は、絶縁体401は窒化シリコン膜、酸化アルミニウム膜、酸化ハフニウム膜を用いるとよい。
溝の形成後に、導電体310a、導電体310bおよび導電体310cとなる導電体を成膜する。導電体310a、導電体310bおよび導電体310cとなる導電体は、酸素を透過し難い機能を有する導電体を含むことが望ましい。たとえば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。またはタンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体310a、導電体310bおよび導電体310cとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、化学的機械研磨(Chemical Mechanical Polishing:CMP)を行うことで、絶縁体301上の導電体310a、導電体310bおよび導電体310cとなる導電体を除去する。その結果、溝部のみに、導電体310a、導電体310bおよび導電体310cが残存することで上面が平坦な配線層を形成することができる。
次に、絶縁体301上、導電体310a上、導電体310b上および導電体310c上に絶縁体402を成膜する。絶縁体402の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。次に、絶縁体402に酸素を添加する処理を行っても構わない。酸素を添加する処理としては、例えば、イオン注入法、プラズマ処理法などがある。なお、絶縁体402に添加された酸素は、過剰酸素となる。
次に、絶縁体402上に酸化物406_1を成膜する。酸化物406_1の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、酸化物406_1に酸素を添加する処理を行っても構わない。酸素を添加する処理としては、例えば、イオン注入法、プラズマ処理法などがある。なお、酸化物406_1に添加された酸素は、過剰酸素となる。次に酸化物406_1上に酸化物406_2を成膜する。
次に、第1の加熱処理を行うと好ましい。第1の加熱処理は、250℃以上650℃以下、好ましくは450℃以上600℃以下、さらに好ましくは520℃以上570℃以下で行えばよい。第1の加熱処理は、不活性ガス雰囲気、または酸化性ガスを10ppm以上、1%以上もしくは10%以上含む雰囲気で行う。第1の加熱処理は減圧状態で行ってもよい。または、第1の加熱処理は、不活性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上または10%以上含む雰囲気で加熱処理を行ってもよい。第1の加熱処理によって、酸化物406_2の結晶性を高めることや、水素や水などの不純物を除去することなどができる。または、第1の加熱処理において、減圧状態で酸素を含むプラズマ処理を行ってもよい。酸素を含むプラズマ処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する装置を用いることが好ましい。または、基板側にRF(Radio Frequency)を印加する電源を有してもよい。高密度プラズマを用いることより高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで高密度プラズマによって生成された酸素ラジカルを効率よく酸化物406_2内に導くことができる。または、この装置を用いて不活性ガスを含むプラズマ処理を行った後に脱離した酸素を補うために酸素を含むプラズマ処理を行ってもよい。尚、第1の加熱処理は行わなくても良い場合がある。
次に、酸化物406_2上に導電体416を成膜する。導電体416の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。つぎに導電体416上にバリア膜417を成膜する。バリア膜417の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。次に、バリア膜417上に導電体418を成膜する。導電体418の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる(図19(A)、(B)、(C)および(D)参照。)。
次に、導電体418およびバリア膜417をリソグラフィー法によって加工し、導電体418a、導電体418b、バリア膜417aおよびバリア膜417bを形成する(図20(A)、(B)、(C)および(D)参照。)。
次に、導電体418aおよび導電体418b上にそれぞれリソグラフィー法によってレジストマスク414a、レジストマスク414bおよびレジストマスク414cを形成する(図21(A)、(B)、(C)および(D)参照。)。
次に、レジストマスク414aをエッチングマスクとして、導電体416、バリア膜417aおよび導電体418aの一部をエッチングして、導電体416a、バリア膜417a1、バリア膜417a2、導電体418a1および導電体418a2を有する多層膜を形成する(図22(A)および(B)参照。)。
また、同時に、レジストマスク414bおよびレジストマスク414cをエッチングマスクとして用いて、導電体416、バリア膜417bおよび導電体418bの一部をエッチングして、導電体416b1、バリア膜417b1および導電体418b1を有する多層膜と、導電体416b2、バリア膜417b2および導電体418b2を有する多層膜を形成する(図22(C)および(D)参照。)。
次に、導電体416a、バリア膜417a1、バリア膜417a2、導電体418a1および導電体418a2を有する多層膜をハードマスクとして用いて、酸化物406_1および酸化物406_2の一部をエッチングして、酸化物406_1aおよび酸化物406_2aを有する多層膜を形成する(図23(A)および(B)参照。)。
また、同時に、導電体416b1、バリア膜417b1および導電体418b1を有する多層膜をハードマスクとして用いて、酸化物406_1および酸化物406_2の一部をエッチングして、酸化物406_1bおよび酸化物406_2bを有する多層膜を形成する。また、導電体416b2、バリア膜417b2および導電体418b2を有する多層膜をハードマスクとして用いて、酸化物406_1cおよび酸化物406_2cを有する多層膜を形成する(図23(C)および(D)参照。)。
なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去または残存させてレジストマスクを形成する。次に、当該レジストマスクを介してエッチング処理することで導電体、半導体または絶縁体などを所望の形状に加工することができる。例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV(Extreme Ultraviolet)光などを用いて、レジストを露光することでレジストマスクを形成すればよい。また、基板と投影レンズとの間に液体(例えば水)を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビームやイオンビームを用いてもよい。なお、電子ビームやイオンビームを用いる場合には、マスクは不要となる。なお、レジストマスクの除去には、アッシングなどのドライエッチング処理を行う、ウエットエッチング処理を行う、ドライエッチング処理後にウエットエッチング処理を行う、またはウエットエッチング処理後にドライエッチング処理を行うことができる。
ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電源を印加する構成でもよい。または平行平板型電極の一方の電極に複数の異なった高周波電源を印加する構成でもよい。または平行平板型電極それぞれに同じ周波数の高周波電源を印加する構成でもよい。または平行平板型電極それぞれに周波数の異なる高周波電源を印加する構成でもよい。または高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置などを用いることができる。
次に、導電体418a1、導電体418a2、導電体418b1および導電体418b2をエッチングする。同時に導電体416aの一部をエッチングすることで、導電体416a1および導電体416a2を形成する(図24(A)、(B)、(C)および(D)参照。)。エッチングはドライエッチング法を用いることが好ましい。ドライエッチング法を用いることで微細加工を行うことができる。ドライエッチング装置は、上述の装置を用いることができる。
ここで、導電体418a1、導電体418a2、導電体418b1および導電体418b2と、導電体416aと、は同様の導電体であることが好ましい。同様の導電体であることにより、導電体418a1、導電体418a2、導電体418b1および導電体418b2のエッチング条件と、導電体416aのエッチング条件を同じ条件とすることができるので、同時にエッチングすることが可能となり、生産性向上ができて好ましい。
また、エッチング条件は、導電体418a1、導電体418a2、導電体418b1、導電体418b2および導電体416aのエッチング速度に比較して、絶縁体402のエッチング速度が遅いことが好ましい。絶縁体402のエッチング速度が遅いことにより、酸化物406_1a、酸化物406_1bおよび酸化物406_1cと重ならない領域の絶縁体402の膜厚がエッチングによって薄くなることを抑えることができる。エッチング速度は、具体的には、絶縁体402のエッチング速度を1とした場合、導電体418a1、導電体418a2、導電体418b1、導電体418b2および導電体416aのエッチング速度が5以上、好ましくは30以上とする。
次に、フッ化水素酸を純水で希釈した水溶液(希釈フッ酸液)を用いて洗浄処理を行う。希釈フッ酸液とは、純水にフッ化水素酸を約70ppmの濃度で混合させた溶液のことである。次に、加熱処理を行う。加熱処理の条件は、上述の第1の加熱処理の条件を用いることができる。
該洗浄処理に替えてまたは該洗浄処理に加えて、プラズマ処理を行ってもよい。プラズマ処理に用いるガスは酸素、窒素、アルゴン、一酸化二窒素または二酸化窒素などを単独または2種以上を適宜選択して用いることができる。または、該洗浄処理、該熱処理または該プラズマ処理を適宜組み合わせて行ってもよい。
これまでのドライエッチングを行うことによって、エッチングガスに起因した不純物が酸化物406_1a、酸化物406_2a、酸化物406_1b、酸化物406_2b、酸化物406_1cおよび酸化物406_2cなどの表面または内部に付着または拡散することがある。不純物としては、例えば、フッ素または塩素などがある。
上述の処理を行うことで、これらの不純物濃度を低減することができる。さらに、酸化物406_1a膜中、酸化物406_2a膜中、酸化物406_1b膜中、酸化物406_2b膜中、酸化物406_1c膜中および酸化物406_2c膜中の水分濃度および水素濃度を低減することができる。
次に、酸化物406_3を成膜する。酸化物406_3の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。特にスパッタリング法を用いて成膜することが好ましい。また、スパッタリング条件としては、酸素とアルゴンの混合ガスを用いて、好ましくは酸素分圧の高い条件、より好ましくは酸素100%を用いた条件を用いて、室温または100℃以上200℃以下の温度で成膜する。
酸化物406_3を上記のような条件にて成膜することによって酸化物406_2aおよび絶縁体402に過剰酸素を注入することができて好ましい。
次に、酸化物406_3上に絶縁体412を成膜する。絶縁体412の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる(図25(A)、(B)、(C)および(D)参照。)。
ここで、加熱処理を行うことができる。加熱処理は、第1の加熱処理条件を用いることができる。好ましくは、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体412中の水分濃度および水素濃度を低減させることができる。
次に、導電体404aおよび導電体404bとなる導電体を成膜する。導電体404aおよび導電体404bとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
導電体404aおよび導電体404bとなる導電体は、多層膜であってもよい。例えば、酸化物を上述の酸化物406_3と同様の条件を用いて成膜することで絶縁体412へ酸素を添加することができる。絶縁体412に添加された酸素は過剰酸素となる。
次に、加熱処理を行う。加熱処理は、第1の加熱処理条件を用いることができる。好ましくは、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理を行うことによって、絶縁体412中の水分濃度および水素濃度を低減させることができる。また、絶縁体412の過剰酸素を酸化物406_2a、酸化物406_2b、および酸化物406_2cへ注入することができる。
次に、該酸化物上に、導電体をスパッタリング法を用いて成膜することによって、該酸化物の電気抵抗値を低下させることができる。
導電体404aおよび導電体404bとなる導電体および絶縁体412をリソグラフィー法などによって加工し、導電体404a、導電体404b、絶縁体412aおよび絶縁体412bを形成する(図26(A)、(B)、(C)および(D)参照。)。
次に、絶縁体408aおよび絶縁体408bとなる絶縁体を成膜する。絶縁体408aおよび絶縁体408bとなる絶縁体の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。絶縁体408aおよび絶縁体408bとなる絶縁体としては、ALD法を用いた酸化アルミニウムを成膜することで、導電体404aおよび導電体404bの上面および側面に、ピンホールが少なく、かつ膜厚が均一に成膜できるので、導電体404aおよび導電体404bの酸化を防止することができる。
次に、絶縁体408aおよび絶縁体408bとなる絶縁体をリソグラフィー法によって加工し、絶縁体408aおよび絶縁体408bを形成する。また、同じリソグラフィー法によって酸化物406_3を加工し、酸化物406_3aおよび酸化物406_3bを形成してもよい。このように同じリソグラフィーで加工することにより工程を短縮することができる。または、それぞれ別のリソグラフィー法によって加工してもよい。別々に加工することで、それぞれ、任意の形状に加工することができるので好ましい場合がある(図27(A)、(B)、(C)および(D)参照。)。
酸化物406_3のエッチングをドライエッチング法を用いてエッチングすると、酸化物406_1aの側面、酸化物406_2aの側面、酸化物406_1bの側面、酸化物406_2bの側面、酸化物406_1cの側面および酸化物406_2cの側面に酸化物406_3が残渣物となって付着することがあるが、該残渣物は、酸化物406_3をエッチングすることができる薬液を用いて除去することができる。酸化物406_3をエッチングすることができる薬液としては、例えば、希釈フッ化水素酸またはリン酸溶液などを用いることができる。
該残渣物を除去することによって、酸化物406_1aの側面、酸化物406_2aの側面、酸化物406_1bの側面、酸化物406_2bの側面、酸化物406_1cの側面および酸化物406_2cの側面から過剰酸素を効率良く注入できるので好ましい。
次に、絶縁体408aおよび絶縁体408b上に絶縁体410を成膜する。絶縁体410の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。または、スピンコート法、ディップ法、液滴吐出法(インクジェット法など)、印刷法(スクリーン印刷、オフセット印刷など)、ドクターナイフ法、ロールコーター法またはカーテンコーター法などを用いて行うことができる。
絶縁体410の成膜は、好ましくはCVD法を用いる。より好ましくはプラズマCVD法を用いて成膜する。プラズマCVD法による成膜では、絶縁体を成膜するステップ1と酸素を有するプラズマを用いた処理を行うステップ2と、を繰り返し行ってもよい。ステップ1とステップ2と、を複数回繰り返すことで過剰酸素を含む絶縁体410を形成することができる。
絶縁体410は、上面が平坦性を有するように形成してもよい。例えば、絶縁体410は、成膜直後に上面が平坦性を有していてもよい。または、例えば、絶縁体410は、成膜後に基板裏面などの基準面と平行になるよう絶縁体などを上面から除去していくことで平坦性を有してもよい。このような処理を、平坦化処理と呼ぶ。平坦化処理としては、CMP処理、ドライエッチング処理などがある。ただし、絶縁体410の上面が平坦性を有さなくても構わない。
次に、加熱処理を行ってもよい。加熱処理は、第1の加熱処理条件を用いることができる。好ましくは、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理を行うことによって、絶縁体410中の水分濃度および水素濃度を低減させることができる。
次に、絶縁体410上に絶縁体415を成膜する。絶縁体415の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。絶縁体415の成膜は、好ましくは、スパッタリング法を用いる。スパッタリング法を用いて、真空中の加熱処理または逆スパッタリング処理を行った後に連続して、絶縁体415の成膜を行う。
絶縁体415の成膜は、スパッタリング法で酸素を有するプラズマを用いて成膜すると下地層となる絶縁体410へ酸素を添加することができる。添加された酸素は絶縁体410で過剰酸素となり、加熱処理などを行うことで、該過剰酸素は、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bへ添加されることによって、酸化物406_1a中、酸化物406_2a中、酸化物406_3a中および酸化物406_3b中の酸素欠損を修復することができる。さらに、絶縁体410中の水分濃度および水素濃度を低減させることができる。
絶縁体415が例えば酸化アルミニウムを有することで、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bに水素などの不純物が混入することを抑制することができる。また、例えば、絶縁体401、絶縁体408a、絶縁体408bおよび絶縁体415が酸化アルミニウムを有することで、上述の酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bへ添加された過剰酸素の外方拡散を低減することができる(図28(A)、(B)、(C)および(D)参照。)。
次に、リソグラフィー法を用いて、絶縁体415、絶縁体410、絶縁体402を通り導電体311bに達する開口部と、絶縁体415、絶縁体410およびバリア膜417a1を通り導電体416a1に達する開口部と、絶縁体415、絶縁体410およびバリア膜417a2を通り導電体416a2に達する開口部と、絶縁体415、絶縁体410および絶縁体408aを通り導電体404aに達する開口部と、絶縁体415、絶縁体410およびバリア膜417b1を通り導電体416b1に達する開口部と、絶縁体415、絶縁体410およびバリア膜417b2を通り導電体416b2に達する開口部と、絶縁体415、絶縁体410および絶縁体408bを通り導電体404bに達する開口部と、を形成する。
他の開口部の形成方法として、絶縁体415上に、導電体を形成し、該導電体上に絶縁体を形成し、リソグラフィー法を用いて、該導電体および該絶縁体を加工することによって、該導電体および該絶縁体を有するハードマスクを形成し、該ハードマスクをエッチングマスクとして、開口部を形成してもよい。該ハードマスクをエッチングマスクとして用いることによって、開口部の横への広がりまたは変形などを防ぐことができる。尚、該ハードマスクは、絶縁体または導電体の単層とすることもできる。
また、1回のリソグラフィー法で、それぞれの開口部を一括形成することができるが、複数回のリソグラフィー法を用いて、それぞれの開口部を形成してもよい。
次に、各開口部に、導電体429a、導電体431a、導電体433a、導電体437a、導電体429b、導電体431bおよび導電体437bを埋め込む。
次に、絶縁体415上、導電体429a上、導電体431a上、導電体433a上、導電体437a上、導電体429b上、導電体431b上および導電体437b上に導電体を成膜し、該導電体をリソグラフィー法などにより加工することで、導電体430a、導電体432a、導電体434a、導電体438a、導電体430b、導電体432bおよび導電体438bを形成する。以上により、図1に示すトランジスタ100および図2に示すトランジスタ200を作製することができる(図1および図2参照。)。
<トランジスタの作製方法2>
以下では、本発明に係る図3のトランジスタ100Aおよび図4のトランジスタ200Aの作製方法を図29乃至図32を用いて説明する。図29乃至図32において、各図の(A)は、図3(A)に示す一点鎖線A1-A2に対応する断面図である。また、各図の(B)は、図3(A)に示す一点鎖線A3-A4に対応する断面図である。また、各図の(C)は、図4(A)に示す一点鎖線B1-B2に対応する断面図である。各図の(D)は、図4(A)に示す一点鎖線B3-B4に対応する断面図である。
図24までは、上述のトランジスタの作製方法1と同様である。次に、酸化物406_3を成膜する。酸化物406_3の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。特にスパッタリング法を用いて成膜することが好ましい。また、スパッタリング条件としては、酸素とアルゴンの混合ガスを用いて、好ましくは酸素分圧の高い条件、より好ましくは酸素100%を用いた条件を用いて、室温または100℃以上200℃以下の温度で成膜する。
次に、酸化物406_3をリソグラフィー法によって加工し、酸化物406_3aおよび酸化物406_3bを形成する。酸化物406_3aおよび酸化物406_3bをリソグラフィー法によって形成することで、任意の形状を形成することができる。(図29(A)、(B)、(C)、および(D)参照。)。
酸化物406_3のエッチングをドライエッチング法を用いてエッチングすると、酸化物406_1aの側面、酸化物406_2aの側面、酸化物406_1bの側面、酸化物406_2bの側面、酸化物406_1cの側面および酸化物406_2cの側面に酸化物406_3が残渣物となって付着することがあるが、該残渣物は、酸化物406_3をエッチングすることができる薬液を用いて除去することができる。酸化物406_3をエッチングすることができる薬液としては、例えば、希釈フッ化水素酸またはリン酸溶液などを用いることができる。
該残渣物を除去することによって、酸化物406_1aの側面、酸化物406_2aの側面、酸化物406_1bの側面、酸化物406_2bの側面、酸化物406_1cの側面および酸化物406_2cの側面から過剰酸素を効率良く注入できるので好ましい。
次に、絶縁体412を成膜する。絶縁体412の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる(図30(A)、(B)、(C)および(D)参照。)。
ここで、加熱処理を行うことができる。加熱処理は、第1の加熱処理条件を用いることができる。好ましくは、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体412中の水分濃度および水素濃度を低減させることができる。
次に、導電体404aおよび導電体404bとなる導電体を成膜する。導電体404aおよび導電体404bとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
導電体404aおよび導電体404bとなる導電体は、多層膜であってもよい。例えば、酸化物を上述の酸化物406_3と同様の条件を用いて成膜することで絶縁体412へ酸素を添加することができる。絶縁体412に添加された酸素は過剰酸素となる。
次に、加熱処理を行う。加熱処理は、第1の加熱処理条件を用いることができる。好ましくは、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理を行うことによって、絶縁体412中の水分濃度および水素濃度を低減させることができる。また、絶縁体412の過剰酸素を酸化物406_2a、酸化物406_2b、および酸化物406_2cへ注入することができる。
次に、該酸化物上に、導電体をスパッタリング法を用いて成膜することによって、該酸化物の電気抵抗値を低下させることができる。
導電体404aおよび導電体404bとなる導電体および絶縁体412をリソグラフィー法などによって加工し、導電体404a、導電体404b、絶縁体412aおよび絶縁体412bを形成する。
次に、絶縁体408aおよび絶縁体408bとなる絶縁体を成膜する。絶縁体408aおよび絶縁体408bとなる絶縁体の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。絶縁体408aおよび絶縁体408bとなる絶縁体としては、ALD法を用いた酸化アルミニウムを成膜することで、導電体404aおよび導電体404bの上面および側面に、ピンホールが少なく、かつ膜厚が均一に成膜できるので、導電体404aおよび導電体404bの酸化を防止することができる。
次に、絶縁体408aおよび絶縁体408bとなる絶縁体をリソグラフィー法によって加工し、絶縁体408aおよび絶縁体408bを形成する(図31(A)、(B)、(C)および(D)参照。)。
次に、絶縁体408上に絶縁体410を成膜する。絶縁体410の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。または、スピンコート法、ディップ法、液滴吐出法(インクジェット法など)、印刷法(スクリーン印刷、オフセット印刷など)、ドクターナイフ法、ロールコーター法またはカーテンコーター法などを用いて行うことができる。
絶縁体410の成膜は、好ましくはCVD法を用いる。より好ましくはプラズマCVD法を用いて成膜する。プラズマCVD法による成膜では、絶縁体を成膜するステップ1と酸素を有するプラズマ処理を行うステップ2と、を繰り返し行ってもよい。ステップ1とステップ2と、を複数回繰り返すことで過剰酸素を含む絶縁体410を形成することができる。
絶縁体410は、上面が平坦性を有するように形成してもよい。例えば、絶縁体410は、成膜直後に上面が平坦性を有していてもよい。または、例えば、絶縁体410は、成膜後に基板裏面などの基準面と平行になるよう絶縁体などを上面から除去していくことで平坦性を有してもよい。このような処理を、平坦化処理と呼ぶ。平坦化処理としては、CMP処理、ドライエッチング処理などがある。ただし、絶縁体410の上面が平坦性を有さなくても構わない。
次に、加熱処理を行ってもよい。加熱処理は、第1の加熱処理条件を用いることができる。好ましくは、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理を行うことによって、絶縁体410中の水分濃度および水素濃度を低減させることができる。
次に、絶縁体410上に絶縁体415を成膜する。絶縁体415の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。絶縁体415の成膜は、好ましくは、スパッタリング法を用いる。スパッタリング法を用いて、真空中の加熱処理または逆スパッタリング処理を行った後に連続して、絶縁体415の成膜を行う。
絶縁体415の成膜は、スパッタリング法で酸素を有するプラズマを用いて成膜すると下地層となる絶縁体410へ酸素を添加することができる。添加された酸素は絶縁体410で過剰酸素となり、加熱処理などを行うことで、該過剰酸素は、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bへ添加されることによって、酸化物406_1a中、酸化物406_2a中、酸化物406_3a中および酸化物406_3b中の酸素欠損を修復することができる。さらに、絶縁体410中の水分濃度および水素濃度を低減させることができる。
絶縁体415が例えば酸化アルミニウムを有することで、酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bに水素などの不純物が混入することを抑制することができる。また、例えば、絶縁体401、絶縁体408a、絶縁体408bおよび絶縁体415が酸化アルミニウムを有することで、上述の酸化物406_1a、酸化物406_2a、酸化物406_3aおよび酸化物406_3bへ添加された過剰酸素の外方拡散を低減することができる(図32(A)、(B)、(C)および(D)参照。)。
次に、リソグラフィー法を用いて、絶縁体415、絶縁体410、絶縁体402を通り導電体311bに達する開口部と、絶縁体415、絶縁体410およびバリア膜417a1を通り導電体416a1に達する開口部と、絶縁体415、絶縁体410およびバリア膜417a2を通り導電体416a2に達する開口部と、絶縁体415、絶縁体410および絶縁体408aを通り導電体404aに達する開口部と、絶縁体415、絶縁体410およびバリア膜417b1を通り導電体416b1に達する開口部と、絶縁体415、絶縁体410およびバリア膜417b2を通り導電体416b2に達する開口部と、絶縁体415、絶縁体410および絶縁体408bを通り導電体404bに達する開口部とを形成する。
他の開口部の形成方法として、絶縁体415上に、導電体を形成し、該導電体上に絶縁体を形成し、リソグラフィー法を用いて、該導電体および該絶縁体を加工することによって、該導電体および該絶縁体を有するハードマスクを形成し、該ハードマスクをエッチングマスクとして、開口部を形成してもよい。該ハードマスクをエッチングマスクとして用いることによって、開口部の横への広がりまたは変形などを防ぐことができる。尚、該ハードマスクは、絶縁体または導電体の単層とすることもできる。
また、1回のリソグラフィー法で、それぞれの開口部を一括形成することができるが、複数回のリソグラフィー法を用いて、それぞれの開口部を形成してもよい。
次に、各開口部に、導電体429a、導電体431a、導電体433a、導電体437a、導電体429b、導電体431bおよび導電体437bを埋め込む。
次に、絶縁体415上、導電体429a上、導電体431a上、導電体433a上、導電体437a上、導電体429b上、導電体431b上および導電体437b上に導電体を成膜し、該導電体をリソグラフィー法などにより加工することで、導電体430a、導電体432a、導電体434a、導電体438a、導電体430b、導電体432bおよび導電体438bを形成する。以上により、図3に示すトランジスタ100Aおよび図4に示すトランジスタ200Aを作製することができる(図3および図4参照。)。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態4)
本実施の形態では、半導体装置の一形態を、図33乃至図35を用いて説明する。
[構成例]
本発明の一態様である容量素子を使用した、半導体装置(記憶装置)の一例を図33乃至図35に示す。なお、図33(A)は、図34および図35を回路図で表したものである。
<半導体装置の回路構成1>
図33(A)、および図34および図35に示す半導体装置は、トランジスタ300と、トランジスタ100、および容量素子160を有している。
トランジスタ100は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ100は、オフ電流が小さいため、これを半導体装置(記憶装置)に用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ない半導体装置(記憶装置)とすることが可能となるため、消費電力を十分に低減することができる。
図33(A)において、配線3001はトランジスタ300のソースと電気的に接続され、配線3002はトランジスタ300のドレインと電気的に接続されている。また、配線3003はトランジスタ100のソースおよびドレインの一方と電気的に接続され、配線3004はトランジスタ100のゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ100のソースおよびドレインの他方は、容量素子160の電極の一方と電気的に接続され、配線3005は容量素子160の電極の他方と電気的に接続されている。
図33(A)に示す半導体装置は、トランジスタ300のゲートの電位が保持可能という特性を有することで、以下に示すように、情報の書き込み、保持、読み出しが可能である。
情報の書き込みおよび保持について説明する。まず、配線3004の電位を、トランジスタ100が導通状態となる電位にして、トランジスタ100を導通状態とする。これにより、配線3003の電位が、トランジスタ300のゲート、および容量素子160の電極の一方と電気的に接続するノードFGに与えられる。即ち、トランジスタ300のゲートには、所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下Lowレベル電荷、Highレベル電荷という。)のどちらかが与えられるものとする。その後、配線3004の電位を、トランジスタ100が非導通状態となる電位にして、トランジスタ100を非導通状態とすることにより、ノードFGに電荷が保持される(保持)。
トランジスタ100のオフ電流が小さい場合、ノードFGの電荷は長期間にわたって保持される。
次に情報の読み出しについて説明する。配線3001に所定の電位(定電位)を与えた状態で、配線3005に適切な電位(読み出し電位)を与えると、配線3002は、ノードFGに保持された電荷量に応じた電位をとる。これは、トランジスタ300をnチャネル型とすると、トランジスタ300のゲートにHighレベル電荷が与えられている場合の見かけ上のしきい値電圧Vth_Hは、トランジスタ300のゲートにLowレベル電荷が与えられている場合の見かけ上のしきい値電圧Vth_Lより低くなるためである。ここで、見かけ上のしきい値電圧とは、トランジスタ300を「導通状態」とするために必要な配線3005の電位をいうものとする。したがって、配線3005の電位をVth_HとVth_Lの間の電位Vとすることにより、ノードFGに与えられた電荷を判別できる。例えば、書き込みにおいて、ノードFGにHighレベル電荷が与えられていた場合には、配線3005の電位がV(>Vth_H)となれば、トランジスタ300は「導通状態」となる。一方、ノードFGにLowレベル電荷が与えられていた場合には、配線3005の電位がV(<Vth_L)となっても、トランジスタ300は「非導通状態」のままである。このため、配線3002の電位を判別することで、ノードFGに保持されている情報を読み出すことができる。
また、図33(A)に示す半導体装置をマトリクス状に配置することで、記憶装置(メモリセルアレイ)を構成することができる。
なお、メモリセルをアレイ状に配置する場合、読み出し時には、所望のメモリセルの情報を読み出さなくてはならない。情報を読み出さないメモリセルにおいては、ノードFGに与えられた電荷によらずトランジスタ300が「非導通状態」となるような電位、つまり、Vth_Hより低い電位を配線3005に与えることで所望のメモリセルの情報のみを読み出せる構成とすればよい。または、情報を読み出さないメモリセルにおいては、ノードFGに与えられた電荷によらずトランジスタ300が「導通状態」となるような電位、つまり、Vth_Lより高い電位を配線3005に与えることで所望のメモリセルの情報のみを読み出せる構成とすればよい。
<半導体装置の回路構成2>
図33(B)に示す半導体装置は、トランジスタ300を有さない点で図33(A)に示した半導体装置と異なる。この場合も図33(A)に示した半導体装置と同様の動作により情報の書き込みおよび保持動作が可能である。
図33(B)に示す半導体装置における、情報の読み出しについて説明する。トランジスタ100が導通状態になると、浮遊状態である配線3003と容量素子160とが導通し、配線3003と容量素子160の間で電荷が再分配される。その結果、配線3003の電位が変化する。配線3003の電位の変化量は、容量素子160の電極の一方の電位(または容量素子160に蓄積された電荷)によって、異なる値をとる。
例えば、容量素子160の電極の一方の電位をV、容量素子160の容量をC、配線3003が有する容量成分をCB、電荷が再分配される前の配線3003の電位をVB0とすると、電荷が再分配された後の配線3003の電位は、(CB×VB0+CV)/(CB+C)となる。したがって、メモリセルの状態として、容量素子160の電極の一方の電位がV1とV0(V1>V0)の2つの状態をとるとすると、電位V1を保持している場合の配線3003の電位(=(CB×VB0+CV1)/(CB+C))は、電位V0を保持している場合の配線3003の電位(=(CB×VB0+CV0)/(CB+C))よりも高くなることがわかる。
そして、配線3003の電位を所定の電位と比較することで、情報を読み出すことができる。
以上に示した半導体装置は、酸化物半導体を用いたオフ電流の小さいトランジスタを適用することで、長期にわたって記憶内容を保持することが可能となる。つまり、リフレッシュ動作が不要となるか、またはリフレッシュ動作の頻度を極めて低くすることが可能となるため、消費電力の低い半導体装置を実現することができる。また、電力の供給がない場合(ただし、電位は固定されていることが好ましい)であっても、長期にわたって記憶内容を保持することが可能である。
また、該半導体装置は、情報の書き込みに高い電圧が不要であるため、素子の劣化が起こりにくい。例えば、従来の不揮発性メモリのように、フローティングゲートへの電子の注入や、フローティングゲートからの電子の引き抜きを行わないため、絶縁体の劣化といった問題が生じない。即ち、本発明の一態様に係る半導体装置は、従来の不揮発性メモリとは異なり書き換え可能回数に制限はなく、信頼性が飛躍的に向上した半導体装置である。さらに、トランジスタの導通状態、非導通状態によって、情報の書き込みが行われるため、高速な動作が可能となる。
<半導体装置の構造1>
本発明の一態様の半導体装置は、図34に示すようにトランジスタ300、トランジスタ100、容量素子160を有する。トランジスタ100はトランジスタ300の上方に設けられ、容量素子160はトランジスタ300、およびトランジスタ100の上方に設けられている。
トランジスタ300は、基板305上に設けられ、導電体316、絶縁体314、基板305の一部からなる半導体領域312、およびソース領域またはドレイン領域として機能する低抵抗領域318a、および低抵抗領域318bを有する。
トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。
半導体領域312のチャネルが形成される領域、その近傍の領域、ソース領域、またはドレイン領域となる低抵抗領域318a、および低抵抗領域318bなどにおいて、シリコン系半導体などの半導体を含むことが好ましく、単結晶シリコンを含むことが好ましい。または、Ge(ゲルマニウム)、SiGe(シリコンゲルマニウム)、GaAs(ガリウムヒ素)、GaAlAs(ガリウムアルミニウムヒ素)などを有する材料で形成してもよい。結晶格子に応力を与え、格子間隔を変化させることで有効質量を制御したシリコンを用いた構成としてもよい。またはGaAsとGaAlAs等を用いることで、トランジスタ300をHEMT(High Electron Mobility Transistor)としてもよい。
低抵抗領域318a、および低抵抗領域318bは、半導体領域312に適用される半導体材料に加え、ヒ素、リンなどのn型の導電性を付与する元素、またはホウ素などのp型の導電性を付与する元素を含む。
ゲート電極として機能する導電体316は、ヒ素、リンなどのn型の導電性を付与する元素、もしくはホウ素などのp型の導電性を付与する元素を含むシリコンなどの半導体材料、金属材料、合金材料、または金属酸化物材料などの導電性材料を用いることができる。
なお、導電体の材料により、仕事関数を定めることで、しきい値電圧を調整することができる。具体的には、導電体に窒化チタンや窒化タンタルなどの材料を用いることが好ましい。さらに導電性と埋め込み性を両立するために導電体にタングステンやアルミニウムなどの金属材料を積層として用いることが好ましく、特にタングステンを用いることが耐熱性の点で好ましい。
また、図34に示すトランジスタ300はチャネルが形成される半導体領域312(基板305の一部)が凸形状を有する。また、半導体領域312の側面および上面を、絶縁体314を介して、導電体316が覆うように設けられている。なお、導電体316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は半導体基板の凸部を利用していることからFIN型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
なお、図34に示すトランジスタ300は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。例えば、トランジスタ300の構成を、プレーナ型として設けてもよい。また、図33(B)に示す回路構成とする場合、トランジスタ300を設けなくともよい。
トランジスタ300を覆って、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。
絶縁体320、絶縁体322、絶縁体324、および絶縁体326として、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウムなどを用いればよい。
絶縁体322は、その下方に設けられるトランジスタ300などによって生じる段差を平坦化する平坦化膜として機能する。絶縁体322の上面は、平坦性を高めるためにCMP法等を用いた平坦化処理により平坦化されていてもよい。
絶縁体324には、例えば、基板305、またはトランジスタ300などから、トランジスタ100が設けられる領域に、水素や不純物が拡散しないようなバリア性を有する膜を用いることが好ましい。
例えば、水素に対するバリア性を有する膜の一例として、CVD法で形成した窒化シリコンを用いることができる。ここで、トランジスタ100等の酸化物半導体を有する半導体素子に、水素が拡散することで、該半導体素子の特性が低下する場合がある。従って、トランジスタ100と、トランジスタ300との間に、水素の拡散を抑制する膜を用いることが好ましい。水素の拡散を抑制する膜とは、具体的には、水素の脱離量が少ない膜とする。
水素の脱離量は、例えば、昇温脱離ガス分析法(TDS(Thermal Desorption Spectroscopy))などを用いて分析することができる。例えば、絶縁体324の水素の脱離量は、TDS分析において、50℃から500℃の範囲において、水素原子に換算した脱離量が、絶縁体324の面積当たりに換算して、10×1015atoms/cm以下、好ましくは5×1015atoms/cm以下であればよい。
なお、絶縁体326は、絶縁体324よりも誘電率が低いことが好ましい。例えば、絶縁体326の比誘電率は4未満が好ましく、3未満がより好ましい。また例えば、絶縁体326の比誘電率は、絶縁体324の比誘電率の0.7倍以下が好ましく、0.6倍以下がより好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。
また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量素子160、またはトランジスタ100と電気的に接続する導電体328、導電体330等が埋め込まれている。なお、導電体328、および導電体330はプラグ、または配線として機能を有する。なお、後述するが、プラグまたは配線として機能を有する導電体は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
各プラグ、および配線(導電体328、および導電体330等)の材料としては、金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが好ましい。または、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図34において、絶縁体350、絶縁体352、及び絶縁体354が順に積層して設けられている。また、絶縁体350、絶縁体352、及び絶縁体354には、導電体356が形成されている。導電体356は、プラグ、または配線として機能を有する。なお導電体356は、導電体328、および導電体330と同様の材料を用いて設けることができる。
なお、例えば、絶縁体350は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体356は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体350が有する開口部に、水素に対するバリア性を有する導電体が形成される。当該構成により、トランジスタ300とトランジスタ100とは、バリア膜により分離することができ、トランジスタ300からトランジスタ100への水素の拡散を抑制することができる。
なお、水素に対するバリア性を有する導電体としては、例えば、窒化タンタル等を用いるとよい。また、窒化タンタルと導電性が高いタングステンを積層することで、配線としての導電性を保持したまま、トランジスタ300からの水素の拡散を抑制することができる。この場合、水素に対するバリア性を有する窒化タンタル層が、水素に対するバリア性を有する絶縁体350と接する構造であることが好ましい。
絶縁体354上には、絶縁体358、絶縁体210、絶縁体212、および絶縁体216が、順に積層して設けられている。絶縁体358、絶縁体210、絶縁体212、および絶縁体216のいずれかまたは全部を、酸素や水素に対してバリア性のある物質を用いることが好ましい。
例えば、絶縁体358、および絶縁体212には、例えば、基板305、またはトランジスタ300を設ける領域などから、トランジスタ100を設ける領域に、水素や不純物が拡散しないようなバリア性を有する膜を用いることが好ましい。従って、絶縁体324と同様の材料を用いることができる。
水素に対するバリア性を有する膜の一例として、CVD法で形成した窒化シリコンを用いることができる。ここで、トランジスタ100等の酸化物半導体を有する半導体素子に、水素が拡散することで、該半導体素子の特性が低下する場合がある。従って、トランジスタ100と、トランジスタ300との間に、水素の拡散を抑制する膜を用いることが好ましい。水素の拡散を抑制する膜とは、具体的には、水素の脱離量が少ない膜とする。
また、例えば、絶縁体210、および絶縁体216には、絶縁体320と同様の材料を用いることができる。例えば、絶縁体216として、酸化シリコン膜や酸化窒化シリコン膜などを用いることができる。
また、絶縁体358、絶縁体210、絶縁体212、および絶縁体216には、導電体218、及びトランジスタ100を構成する導電体等が埋め込まれている。なお、導電体218は、容量素子160、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。導電体218は、導電体328、および導電体330と同様の材料を用いて設けることができる。
特に、絶縁体358および絶縁体212、と接する領域の導電体218は、酸素、水素、および水に対するバリア性を有する導電体であることが好ましい。さらに導電体218上に酸素、水素、および水に対するバリア性を有する導電体211を蓋をするように設ける構成により、トランジスタ300とトランジスタ100とは、酸素、水素、および水に対するバリア性を有する層で、完全に分離することができ、トランジスタ300からトランジスタ100への水素の拡散を抑制することができる。
導電体211上および絶縁体216上には、絶縁体222を設ける。絶縁体222はトランジスタ100のゲート絶縁体としての機能を有する。また、絶縁体222中には過剰酸素を有する場合があるが、該過剰酸素は、酸素、水素、および水に対するバリア性を有する導電体211でブロックされるために導電体218への拡散を抑制することができるので導電体218の酸化を防ぐことができる。
絶縁体216の上方には、トランジスタ100が設けられている。なお、トランジスタ100の構造は、先の実施の形態で説明した、例えば図1のトランジスタを用いればよい。また、図34に示すトランジスタ100は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。
トランジスタ100の上方には、絶縁体280を設ける。絶縁体280には、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物を用いることが好ましい。つまり、絶縁体280には、化学量論的組成よりも酸素が過剰に存在する領域(以下、過剰酸素領域ともいう)が形成されていることが好ましい。特に、トランジスタ100に酸化物半導体を用いる場合、トランジスタ100近傍の層間膜などに、過剰酸素領域を有する絶縁体を設けることで、トランジスタ100の酸素欠損を低減することで、信頼性を向上させることができる。
過剰酸素領域を有する絶縁体として、具体的には、加熱により一部の酸素が脱離する酸化物材料を用いることが好ましい。加熱により酸素を脱離する酸化物とは、TDS分析にて、酸素原子に換算しての酸素の脱離量が1.0×1018atoms/cm以上、好ましくは3.0×1020atoms/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、または100℃以上500℃以下の範囲が好ましい。
例えばこのような材料として、酸化シリコンまたは酸化窒化シリコンを含む材料を用いることが好ましい。または、金属酸化物を用いることもできる。なお、本明細書中において、酸化窒化シリコンとは、その組成として窒素よりも酸素の含有量が多い材料を指し、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多い材料を示す。
また、トランジスタ100を覆う絶縁体280は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。絶縁体280上には、絶縁体282、絶縁体284、および絶縁体110が順に積層して設けられている。
絶縁体282、絶縁体284、および絶縁体110のいずれか、または全部に、酸素や水素に対してバリア性のある物質を用いることが好ましい。従って、絶縁体282には、絶縁体212と同様の材料を用いることができる。また、絶縁体284には、絶縁体212と同様の絶縁体を用いることができる。また、絶縁体110には、絶縁体216と同様の材料を用いることができる。
例えば、図34に示す構造は、絶縁体280、絶縁体282、絶縁体284、および絶縁体110を形成した後、導電体244を形成している。そのため、導電体124と、容量素子160の一方の電極となる導電体112を同時に形成することができる。従って、少ない工程で生産することができるため、生産コストを削減し、生産性を高めることができる。
例えば、導電体244を積層構造として設ける場合、耐酸化性が高い導電体を含むことが好ましい。特に、過剰酸素領域を有する絶縁体280と接する領域に、耐酸化性が高い導電体を設けることが好ましい。当該構成により、絶縁体280から過剰な酸素を、導電体244が吸収することを抑制することができる。また、導電体244は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、過剰酸素領域を有する絶縁体280と接する領域に、水素などの不純物に対するバリア性を有する導電体を設けることで、導電体244中の不純物、および導電体244の一部の拡散や、外部からの不純物の拡散経路となることを抑制することができる。
また、導電体112上に、絶縁体130、絶縁体132、および絶縁体134を介して、導電体116を設ける。なお、導電体116は、金属材料、合金材料、または金属酸化物材料などの導電性材料を用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、特にタングステンを用いることが好ましい。また、導電体などの他の構造と同時に形成する場合は、低抵抗金属材料であるCu(銅)やAl(アルミニウム)等を用いればよい。
なお、図34に示すように、導電体116を、絶縁体130、絶縁体132、および絶縁体134を介して、導電体112の上面および側面を覆うように設ける。つまり、導電体112の側面においても、容量として機能するため、容量素子の投影面積当たりの容量を増加させることができる。従って、半導体装置の小面積化、高集積化、微細化が可能となる。
導電体116上および絶縁体134上には絶縁体150を設ける。絶縁体150は、絶縁体320と同様の材料を用いて設けることができる。また、容量素子160を覆う絶縁体150は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。
なお、当該構成は、導電体112を形成するときに、絶縁体110の上面を、絶縁体130、絶縁体132、および絶縁体134の合計の膜厚よりも大きく除去することが好ましい。例えば、オーバーエッチング処理とすることで、絶縁体110の一部も同時に除去することができる。また、オーバーエッチング処理により、導電体112等を形成することで、エッチング残渣を残すことなくエッチングすることができる。
また、当該エッチング処理の途中で、エッチングガスの種類を切り替えることにより、効率よく絶縁体110の一部を除去することができる。
また、例えば、導電体112、および導電体124を形成した後、導電体112をハードマスクとして、絶縁体110の一部を除去してもよい。
また、導電体112を形成した後、導電体112の表面を、クリーニング処理してもよい。クリーニング処理をすることで、エッチング残渣等を除去することができる。
本構成は、トランジスタ100、および過剰酸素領域を含む絶縁体280を、絶縁体212と、絶縁体282、および絶縁体284の積層構造により挟む構成とすることができる。また、絶縁体212、絶縁体282、および絶縁体284は、酸素、または、水素、および水などの不純物の拡散を抑制するバリア性を有する。
従って、絶縁体280、およびトランジスタ100から放出された酸素が、容量素子160、またはトランジスタ300が形成されている層へ拡散することを抑制することができる。または、絶縁体282よりも上方の層、および絶縁体212よりも下方の層から、水素、および水等の不純物が、トランジスタ100へ、拡散することを抑制することができる。
つまり、絶縁体280の過剰酸素領域から酸素を、効率的にトランジスタ100におけるチャネルが形成される酸化物に供給でき、酸素欠損を低減することができる。また、トランジスタ100におけるチャネルが形成される酸化物が不純物により、酸素欠損が形成されることを防止することができる。よって、トランジスタ100におけるチャネルが形成される酸化物を、欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができる。つまり、トランジスタ100の電気特性の変動を抑制すると共に、信頼性を向上させることができる。
当該構造により、トランジスタ100と絶縁体280とを、厳重に密封することができる。従って、トランジスタ100におけるチャネルが形成される酸化物を欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができる。つまり、トランジスタ100の電気特性の変動を抑制すると共に、信頼性を向上させることができる。
<変形例>
また、本実施の形態の変形例の一例を、図35に示す。図35は、図34と、トランジスタ300、およびトランジスタ100の構成が異なる。
図35に示すトランジスタ300はチャネルが形成される半導体領域312(基板305の一部)が凸形状を有する。また、半導体領域312の側面および上面を、絶縁体314を介して、導電体316が覆うように設けられている。なお、導電体316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は半導体基板の凸部を利用していることからFIN型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
以上が構成例についての説明である。本構成を用いることで、酸化物半導体を有するトランジスタを用いた半導体装置において、電気特性の変動を抑制すると共に、信頼性を向上させることができる。または、オン電流が大きい酸化物半導体を有するトランジスタを提供することができる。または、オフ電流が小さい酸化物半導体を有するトランジスタを提供することができる。または、消費電力が低減された半導体装置を提供することができる。
(実施の形態5)
本実施の形態においては、本発明の一態様に係るトランジスタや上述した記憶装置などの半導体装置を含むCPUの一例について説明する。
<CPUの構成>
図36に示す半導体装置4000は、CPUコア4001、パワーマネージメントユニット4201および周辺回路4202を有する。パワーマネージメントユニット4201は、パワーコントローラ4002、およびパワースイッチ4003を有する。周辺回路4202は、キャッシュメモリを有するキャッシュ4004、バスインターフェース(BUS I/F)4005、及びデバッグインターフェース(Debug I/F)4006を有する。CPUコア4001は、データバス4203、制御装置4007、PC(プログラムカウンタ)4008、パイプラインレジスタ4009、パイプラインレジスタ4100、ALU(Arithmetic logic unit)4101、及びレジスタファイル4102を有する。CPUコア4001と、キャッシュ4004等の周辺回路4202とのデータのやり取りは、データバス4203を介して行われる。
半導体装置(セル)は、パワーコントローラ4002、制御装置4007をはじめ、多くの論理回路に適用することができる。特に、スタンダードセルを用いて構成することができる全ての論理回路に適用することができる。その結果、小型の半導体装置4000を提供できる。また、消費電力低減することが可能な半導体装置4000を提供できる。また、動作速度を向上することが可能な半導体装置4000を提供できる。また、電源電圧の変動を低減することが可能な半導体装置4000を提供できる。
半導体装置(セル)に、pチャネル型Siトランジスタと、先の実施の形態に記載の酸化物半導体(好ましくはIn、Ga、及びZnを含む酸化物)をチャネル形成領域に含むトランジスタとを用い、該半導体装置(セル)を半導体装置4000に適用することで、小型の半導体装置4000を提供できる。また、消費電力低減することが可能な半導体装置4000を提供できる。また、動作速度を向上することが可能な半導体装置4000を提供できる。特に、Siトランジスタはpチャネル型のみとすることで、製造コストを低く抑えることができる。
制御装置4007は、PC4008、パイプラインレジスタ4009、パイプラインレジスタ4100、ALU4101、レジスタファイル4102、キャッシュ4004、バスインターフェース4005、デバッグインターフェース4006、及びパワーコントローラ4002の動作を統括的に制御することで、入力されたアプリケーションなどのプログラムに含まれる命令をデコードし、実行する機能を有する。
ALU4101は、四則演算、論理演算などの各種演算処理を行う機能を有する。
キャッシュ4004は、使用頻度の高いデータを一時的に記憶しておく機能を有する。PC4008は、次に実行する命令のアドレスを記憶する機能を有するレジスタである。なお、図36では図示していないが、キャッシュ4004には、キャッシュメモリの動作を制御するキャッシュコントローラが設けられている。
パイプラインレジスタ4009は、命令データを一時的に記憶する機能を有するレジスタである。
レジスタファイル4102は、汎用レジスタを含む複数のレジスタを有しており、メインメモリから読み出されたデータ、またはALU4101の演算処理の結果得られたデータ、などを記憶することができる。
パイプラインレジスタ4100は、ALU4101の演算処理に利用するデータ、またはALU4101の演算処理の結果得られたデータなどを一時的に記憶する機能を有するレジスタである。
バスインターフェース4005は、半導体装置4000と半導体装置4000の外部にある各種装置との間におけるデータの経路としての機能を有する。デバッグインターフェース4006は、デバッグの制御を行うための命令を半導体装置4000に入力するための信号の経路としての機能を有する。
パワースイッチ4003は、半導体装置4000が有する、パワーコントローラ4002以外の各種回路への、電源電圧の供給を制御する機能を有する。上記各種回路は、幾つかのパワードメインにそれぞれ属しており、同一のパワードメインに属する各種回路は、パワースイッチ4003によって電源電圧の供給の有無が制御される。また、パワーコントローラ4002はパワースイッチ4003の動作を制御する機能を有する。
上記構成を有する半導体装置4000は、パワーゲーティングを行うことが可能である。パワーゲーティングの動作の流れについて、一例を挙げて説明する。
まず、CPUコア4001が、電源電圧の供給を停止するタイミングを、パワーコントローラ4002のレジスタに設定する。次いで、CPUコア4001からパワーコントローラ4002へ、パワーゲーティングを開始する旨の命令を送る。次いで、半導体装置4000内に含まれる各種レジスタとキャッシュ4004が、データの退避を開始する。次いで、半導体装置4000が有するパワーコントローラ4002以外の各種回路への電源電圧の供給が、パワースイッチ4003により停止される。次いで、割込み信号がパワーコントローラ4002に入力されることで、半導体装置4000が有する各種回路への電源電圧の供給が開始される。なお、パワーコントローラ4002にカウンタを設けておき、電源電圧の供給が開始されるタイミングを、割込み信号の入力に依らずに、当該カウンタを用いて決めるようにしてもよい。次いで、各種レジスタとキャッシュ4004が、データの復帰を開始する。次いで、制御装置4007における命令の実行が再開される。
このようなパワーゲーティングは、プロセッサ全体、もしくはプロセッサを構成する一つ、または複数の論理回路において行うことができる。また、短い時間でも電源の供給を停止することができる。このため、空間的に、あるいは時間的に細かい粒度で消費電力の削減を行うことができる。
パワーゲーティングを行う場合、CPUコア4001や周辺回路4202が保持する情報を短期間に退避できることが好ましい。そうすることで、短期間に電源のオンオフが可能となり、省電力の効果が大きくなる。
CPUコア4001や周辺回路4202が保持する情報を短期間に退避するためには、フリップフロップ回路がその回路内でデータ退避できることが好ましい(バックアップ可能なフリップフロップ回路と呼ぶ)。また、SRAMセルがセル内でデータ退避できることが好ましい(バックアップ可能なSRAMセルと呼ぶ)。バックアップ可能なフリップフロップ回路やSRAMセルは、酸化物半導体(好ましくはIn、Ga、及びZnを含む酸化物)をチャネル形成領域に含むトランジスタを有することが好ましい。その結果、トランジスタが低いオフ電流を有することで、バックアップ可能なフリップフロップ回路やSRAMセルは長期間電源供給なしに情報を保持することができる。また、トランジスタが高速なスイッチング速度を有することで、バックアップ可能なフリップフロップ回路やSRAMセルは短期間のデータ退避および復帰が可能となる場合がある。
バックアップ可能なフリップフロップ回路の例について、図37を用いて説明する。
図37に示す半導体装置5000は、バックアップ可能なフリップフロップ回路の一例である。半導体装置5000は、第1の記憶回路5001と、第2の記憶回路5002と、第3の記憶回路5003と、読み出し回路5004と、を有する。半導体装置5000には、電位V1と電位V2の電位差が、電源電圧として供給される。電位V1と電位V2は一方がハイレベルであり、他方がローレベルである。以下、電位V1がローレベル、電位V2がハイレベルの場合を例に挙げて、半導体装置5000の構成例について説明するものとする。
第1の記憶回路5001は、半導体装置5000に電源電圧が供給されている期間において、データを含む信号Dが入力されると、当該データを保持する機能を有する。そして、半導体装置5000に電源電圧が供給されている期間において、第1の記憶回路5001からは、保持されているデータを含む信号Qが出力される。一方、第1の記憶回路5001は、半導体装置5000に電源電圧が供給されていない期間においては、データを保持することができない。すなわち、第1の記憶回路5001は、揮発性の記憶回路と呼ぶことができる。
第2の記憶回路5002は、第1の記憶回路5001に保持されているデータを読み込んで記憶する(あるいは退避する)機能を有する。第3の記憶回路5003は、第2の記憶回路5002に保持されているデータを読み込記憶する(あるいは退避する)機能を有する。読み出し回路5004は、第2の記憶回路5002または第3の記憶回路5003に保持されたデータを読み出して第1の記憶回路5001に記憶する(あるいは復帰する)機能を有する。
特に、第3の記憶回路5003は、半導体装置5000に電源電圧が供給されてない期間においても、第2の記憶回路5002に保持されているデータを読み込記憶する(あるいは退避する)機能を有する。
図37に示すように、第2の記憶回路5002はトランジスタ5102と容量素子5109とを有する。第3の記憶回路5003はトランジスタ5103と、トランジスタ5105と、容量素子5200とを有する。読み出し回路5004はトランジスタ5100と、トランジスタ5108と、トランジスタ5009と、トランジスタ5107と、を有する。
トランジスタ5102は、第1の記憶回路5001に保持されているデータに応じた電荷を、容量素子5109に充放電する機能を有する。トランジスタ5102は、第1の記憶回路5001に保持されているデータに応じた電荷を容量素子5109に対して高速に充放電できることが望ましい。具体的には、トランジスタ5102が、結晶性を有するシリコン(好ましくは多結晶シリコン、更に好ましくは単結晶シリコン)をチャネル形成領域に含むことが望ましい。
トランジスタ5103は、容量素子5109に保持されている電荷に従って導通状態または非導通状態が選択される。トランジスタ5105は、トランジスタ5103が導通状態であるときに、配線5404の電位に応じた電荷を容量素子5200に充放電する機能を有する。トランジスタ5105は、オフ電流が著しく小さいことが望ましい。具体的には、トランジスタ5105が、酸化物半導体(好ましくはIn、Ga、及びZnを含む酸化物)をチャネル形成領域に含むことが望ましい。
各素子の接続関係を具体的に説明すると、トランジスタ5102のソース及びドレインの一方は、第1の記憶回路5001に接続されている。トランジスタ5102のソース及びドレインの他方は、容量素子5109の一方の電極、トランジスタ5103のゲート、及びトランジスタ5108のゲートに接続されている。容量素子5109の他方の電極は、配線5402に接続されている。トランジスタ5103のソース及びドレインの一方は、配線5404に接続されている。トランジスタ5103のソース及びドレインの他方は、トランジスタ5105のソース及びドレインの一方に接続されている。トランジスタ5105のソース及びドレインの他方は、容量素子5200の一方の電極、及びトランジスタ5100のゲートに接続されている。容量素子5200の他方の電極は、配線5403に接続されている。トランジスタ5100のソース及びドレインの一方は、配線5401に接続されている。トランジスタ5100のソース及びドレインの他方は、トランジスタ5108のソース及びドレインの一方に接続されている。トランジスタ5108のソース及びドレインの他方は、トランジスタ5009のソース及びドレインの一方に接続されている。トランジスタ5009のソース及びドレインの他方は、トランジスタ5107のソース及びドレインの一方、及び第1の記憶回路5001に接続されている。トランジスタ5107のソース及びドレインの他方は、配線5400に接続されている。また、図37においては、トランジスタ5009のゲートは、トランジスタ5107のゲートと接続されているが、トランジスタ5009のゲートは、必ずしもトランジスタ5107のゲートと接続されていなくてもよい。
トランジスタ5105に先の実施の形態で例示したトランジスタを適用することができる。トランジスタ5105のオフ電流が小さいために、半導体装置5000は、長期間電源供給なしに情報を保持することができる。トランジスタ5105のスイッチング特性が良好であるために、半導体装置5000は、高速のバックアップとリカバリを行うことができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態6)
本実施の形態においては、本発明の一態様に係るトランジスタなどを利用した撮像装置の一例について説明する。
<撮像装置>
以下では、本発明の一態様に係る撮像装置について説明する。
図38(A)は、本発明の一態様に係る撮像装置600の例を示す平面図である。撮像装置600は、画素部610と、画素部610を駆動するための周辺回路660と、周辺回路670、周辺回路680と、周辺回路690と、を有する。画素部610は、p行q列(pおよびqは2以上の整数)のマトリクス状に配置された複数の画素611を有する。周辺回路660、周辺回路670、周辺回路680および周辺回路690は、それぞれ複数の画素611に接続し、複数の画素611を駆動するための信号を供給する機能を有する。なお、本明細書等において、周辺回路660、周辺回路670、周辺回路680および周辺回路690などの全てを指して「周辺回路」または「駆動回路」と呼ぶ場合がある。例えば、周辺回路660は周辺回路の一部といえる。
また、撮像装置600は、光源691を有することが好ましい。光源691は、検出光P1を放射することができる。
また、周辺回路は、少なくとも、論理回路、スイッチ、バッファ、増幅回路、または変換回路の1つを有する。また、周辺回路は、画素部610を形成する基板上に形成してもよい。また、周辺回路の一部または全部にICチップ等の半導体装置を用いてもよい。なお、周辺回路は、周辺回路660、周辺回路670、周辺回路680および周辺回路690のいずれか一以上を省略してもよい。
また、図38(B)に示すように、撮像装置600が有する画素部610において、画素611を傾けて配置してもよい。画素611を傾けて配置することにより、行方向および列方向の画素間隔(ピッチ)を短くすることができる。これにより、撮像装置600における撮像の品質をより高めることができる。
<画素の構成例1>
撮像装置600が有する1つの画素611を複数の副画素612で構成し、それぞれの副画素612に特定の波長域の光を透過するフィルタ(カラーフィルタ)を組み合わせることで、カラー画像表示を実現するための情報を取得することができる。
図39(A)は、カラー画像を取得するための画素611の一例を示す平面図である。図39(A)に示す画素611は、赤(R)の波長域の光を透過するカラーフィルタが設けられた副画素612(以下、「副画素612R」ともいう)、緑(G)の波長域の光を透過するカラーフィルタが設けられた副画素612(以下、「副画素612G」ともいう)および青(B)の波長域の光を透過するカラーフィルタが設けられた副画素612(以下、「副画素612B」ともいう)を有する。副画素612は、フォトセンサとして機能させることができる。
副画素612(副画素612R、副画素612G、および副画素612B)は、配線631、配線647、配線648、配線649、配線650と電気的に接続される。また、副画素612R、副画素612G、および副画素612Bは、それぞれが独立した配線653に接続している。また、本明細書等において、例えばn行目の画素611に接続された配線648、配線649、および配線650を、それぞれ配線648[n]、配線649[n]、および配線650[n]と記載する。また、例えばm列目の画素611に接続された配線653を、配線653[m]と記載する。なお、図39(A)において、m列目の画素611が有する副画素612Rに接続する配線653を配線653[m]R、副画素612Gに接続する配線653を配線653[m]G、および副画素612Bに接続する配線653を配線653[m]Bと記載している。副画素612は、上記配線を介して周辺回路と電気的に接続される。
また、撮像装置600は、隣接する画素611の、同じ波長域の光を透過するカラーフィルタが設けられた副画素612同士がスイッチを介して電気的に接続する構成を有する。図39(B)に、n行(nは1以上p以下の整数)m列(mは1以上q以下の整数)に配置された画素611が有する副画素612と、該画素611に隣接するn+1行m列に配置された画素611が有する副画素612の接続例を示す。図39(B)において、n行m列に配置された副画素612Rと、n+1行m列に配置された副画素612Rがスイッチ601を介して接続されている。また、n行m列に配置された副画素612Gと、n+1行m列に配置された副画素612Gがスイッチ602を介して接続されている。また、n行m列に配置された副画素612Bと、n+1行m列に配置された副画素612Bがスイッチ603を介して接続されている。
なお、副画素612に用いるカラーフィルタは、赤(R)、緑(G)、青(B)に限定されず、それぞれシアン(C)、黄(Y)およびマゼンタ(M)の光を透過するカラーフィルタを用いてもよい。1つの画素611に3種類の異なる波長域の光を検出する副画素612を設けることで、フルカラー画像を取得することができる。
または、それぞれ赤(R)、緑(G)および青(B)の光を透過するカラーフィルタが設けられた副画素612に加えて、黄(Y)の光を透過するカラーフィルタが設けられた副画素612を有する画素611を用いてもよい。または、それぞれシアン(C)、黄(Y)およびマゼンタ(M)の光を透過するカラーフィルタが設けられた副画素612に加えて、青(B)の光を透過するカラーフィルタが設けられた副画素612を有する画素611を用いてもよい。1つの画素611に4種類の異なる波長域の光を検出する副画素612を設けることで、取得した画像の色の再現性をさらに高めることができる。
また、例えば、図39(A)において、赤の波長の光を検出する副画素612、緑の波長域の光を検出する副画素612、および青の波長の光を検出する副画素612の画素数比(または受光面積比)は、1:1:1でなくても構わない。例えば、画素数比(受光面積比)を赤:緑:青=1:2:1とするBayer配列としてもよい。または、画素数比(受光面積比)を赤:緑:青=1:6:1としてもよい。
なお、画素611に設ける副画素612は1つでもよいが、2つ以上が好ましい。例えば、同じ波長の光を検出する副画素612を2つ以上設けることで、冗長性を高め、撮像装置600の信頼性を高めることができる。
また、可視光を吸収または反射して、赤外光を透過するIR(IR:Infrared)フィルタを用いることで、赤外光を検出する撮像装置600を実現することができる。
また、ND(ND:Neutral Density)フィルタ(減光フィルタ)を用いることで、光電変換素子(受光素子)に大光量光が入射した時に生じる出力飽和することを防ぐことができる。減光量の異なるNDフィルタを組み合わせて用いることで、撮像装置のダイナミックレンジを大きくすることができる。
また、前述したフィルタ以外に、画素611にレンズを設けてもよい。ここで、図40の断面図を用いて、画素611、フィルタ654、レンズ655の配置例を説明する。レンズ655を設けることで、副画素612中に設けられた光電変換素子が入射光を効率よく受光することができる。具体的には、図40(A)に示すように、画素611に形成したレンズ655、フィルタ654(フィルタ654R、フィルタ654Gおよびフィルタ654B)、および画素回路630等を通して光656を光電変換素子620に入射させる構造とすることができる。
ただし、一点鎖線で囲んだ領域に示すように、矢印で示す光656の一部が配線657の一部によって遮光されてしまうことがある。したがって、図40(B)に示すように光電変換素子620側にレンズ655およびフィルタ654を配置して、光電変換素子620が光656を効率良く受光させる構造が好ましい。光電変換素子620側から光656を光電変換素子620に入射させることで、検出感度の高い撮像装置600を提供することができる。
図40に示す光電変換素子620として、pn型接合またはpin型の接合が形成された光電変換素子を用いてもよい。
また、光電変換素子620を、放射線を吸収して電荷を発生させる機能を有する物質を用いて形成してもよい。放射線を吸収して電荷を発生させる機能を有する物質としては、セレン、ヨウ化鉛、ヨウ化水銀、ヒ化ガリウム、テルル化カドミウム、カドミウム亜鉛合金等がある。
例えば、光電変換素子620にセレンを用いると、可視光や、紫外光、赤外光に加えて、X線や、ガンマ線といった幅広い波長域にわたって光吸収係数を有する光電変換素子620を実現できる。
ここで、撮像装置600が有する1つの画素611は、図40に示す副画素612に加えて、第1のフィルタを有する副画素612を有してもよい。
<画素の構成例2>
以下では、シリコンを用いたトランジスタと、酸化物半導体を用いたトランジスタと、を用いて画素を構成する一例について説明する。各トランジスタは上記実施の形態に示すものと同様のトランジスタを用いることができる。
図41は、撮像装置を構成する素子の断面図である。図41に示す撮像装置は、シリコン基板605に設けられたシリコンを用いたトランジスタ651、トランジスタ651上に積層して配置された酸化物半導体を用いたトランジスタ652およびトランジスタ658、ならびにシリコン基板605に設けられたフォトダイオード665を含む。各トランジスタおよびフォトダイオード665は、種々のプラグ675および配線671と電気的な接続を有する。また、フォトダイオード665のアノード661は、低抵抗領域663を介してプラグ675と電気的に接続を有する。
また撮像装置は、シリコン基板605に設けられたトランジスタ651およびフォトダイオード665を有する層615と、層615と接して設けられ、配線671を有する層625と、層625と接して設けられ、トランジスタ652およびトランジスタ658を有する層635と、層635と接して設けられ、配線672および配線673を有する層640を備えている。
なお図41の断面図の一例では、シリコン基板605において、トランジスタ651が形成された面とは逆側の面にフォトダイオード665の受光面を有する構成とする。該構成とすることで、各種トランジスタや配線などの影響を受けずに光路を確保することができる。そのため、高開口率の画素を形成することができる。なお、フォトダイオード665の受光面をトランジスタ651が形成された面と同じとすることもできる。
なお、酸化物半導体を用いたトランジスタのみを用いて画素を構成する場合には、層615を、酸化物半導体を用いたトランジスタを有する層とすればよい。または層615を省略し、酸化物半導体を用いたトランジスタのみで画素を構成してもよい。
なお、シリコン基板605は、SOI基板であってもよい。また、シリコン基板605に替えて、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ヒ化ガリウム、ヒ化アルミニウムガリウム、リン化インジウム、窒化ガリウムまたは有機半導体を有する基板を用いることもできる。
ここで、トランジスタ651およびフォトダイオード665を有する層615と、トランジスタ652およびトランジスタ658を有する層635と、の間には絶縁体685が設けられる。ただし、絶縁体685の位置は限定されない。また、絶縁体685の下に絶縁体679が設けられ、絶縁体685の上に絶縁体681が設けられる。
絶縁体679乃至絶縁体685に設けられた開口に、導電体691a乃至導電体691eが設けられている。導電体691a、導電体691bおよび導電体691eは、プラグおよび配線として機能する。また、導電体691cは、トランジスタ658のバックゲートとして機能する。また、導電体691dは、トランジスタ652のバックゲートとして機能する。
トランジスタ651のチャネル形成領域近傍に設けられる絶縁体中の水素はシリコンのダングリングボンドを終端し、トランジスタ651の信頼性を向上させる効果がある。一方、トランジスタ652およびトランジスタ658などの近傍に設けられる絶縁体中の水素は、酸化物半導体中にキャリアを生成する要因の一つとなる。そのため、トランジスタ652およびトランジスタ658などの信頼性を低下させる要因となる場合がある。したがって、シリコン系半導体を用いたトランジスタの上層に酸化物半導体を用いたトランジスタを積層して設ける場合、これらの間に水素をブロックする機能を有する絶縁体685を設けることが好ましい。絶縁体685より下層に水素を閉じ込めることで、トランジスタ651の信頼性が向上させることができる。さらに、絶縁体685より下層から、絶縁体685より上層に水素が拡散することを抑制できるため、トランジスタ652およびトランジスタ658などの信頼性を向上させることができる。さらに、導電体691a、導電体691bおよび導電体691eが形成されることにより、絶縁体685に形成されているビアホールを通じて上層に水素が拡散することも抑制できるため、トランジスタ652およびトランジスタ658などの信頼性を向上させることができる。
また、図41の断面図において、層615に設けるフォトダイオード665と、層635に設けるトランジスタとを重なるように形成することができる。そうすると、画素の集積度を高めることができる。すなわち、撮像装置の解像度を高めることができる。
また、撮像装置の一部または全部を湾曲させてもよい。撮像装置を湾曲させることで、像面湾曲や非点収差を低減することができる。よって、撮像装置と組み合わせて用いるレンズなどの光学設計を容易とすることができる。例えば、収差補正のためのレンズ枚数を低減できるため、撮像装置を用いた電子機器などの小型化や軽量化を実現することができる。また、撮像された画像の品質を向上させる事ができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態7)
本実施の形態においては、本発明の一態様に係るトランジスタなどを利用した表示装置について、図42および図43を用いて説明する。
<表示装置の構成>
表示装置に用いられる表示素子としては液晶素子(液晶表示素子ともいう。)、発光素子(発光表示素子ともいう。)などを用いることができる。発光素子は、電流または電圧によって輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electroluminescence)、有機ELなどを含む。以下では、表示装置の一例としてEL素子を用いた表示装置(EL表示装置)および液晶素子を用いた表示装置(液晶表示装置)について説明する。
なお、以下に示す表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラを含むICなどを実装した状態にあるモジュールとを含む。
また、以下に示す表示装置は画像表示デバイス、または光源(照明装置含む)を指す。また、コネクター、例えばFPC、TCPが取り付けられたモジュール、TCPの先にプリント配線板を有するモジュールまたは表示素子にCOG方式によりIC(集積回路)が直接実装されたモジュールも全て表示装置に含むものとする。
図42は、本発明の一態様に係るEL表示装置の一例である。図42(A)に、EL表示装置の画素の回路図を示す。図42(B)は、EL表示装置全体を示す上面図である。また、図42(C)は、図42(B)の一点鎖線M-Nの一部に対応するM-N断面である。
図42(A)は、EL表示装置に用いられる画素の回路図の一例である。
なお、本明細書等においては、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子など)などが有するすべての端子について、その接続先を特定しなくても、当業者であれば、発明の一態様を構成することは可能な場合がある。つまり、接続先を特定しなくても、発明の一態様が明確であるといえる。そして、接続先が特定された内容が、本明細書等に記載されている場合、接続先を特定しない発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。特に、端子の接続先として複数の箇所が想定される場合には、その端子の接続先を特定の箇所に限定する必要はない。したがって、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子など)などが有する一部の端子についてのみ、その接続先を特定することによって、発明の一態様を構成することが可能な場合がある。
なお、本明細書等においては、ある回路について、少なくとも接続先を特定すれば、当業者であれば、発明を特定することが可能な場合がある。または、ある回路について、少なくとも機能を特定すれば、当業者であれば、発明を特定することが可能な場合がある。つまり、機能を特定すれば、発明の一態様が明確であるといえる。そして、機能が特定された発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。したがって、ある回路について、機能を特定しなくても、接続先を特定すれば、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。または、ある回路について、接続先を特定しなくても、機能を特定すれば、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。
図42(A)に示すEL表示装置は、スイッチ素子743と、トランジスタ741と、容量素子742と、発光素子719と、を有する。
なお、図42(A)などは、回路構成の一例であるため、さらに、トランジスタを追加することが可能である。逆に、図42(A)の各ノードにおいて、トランジスタ、スイッチ、受動素子などを追加しないようにすることも可能である。
トランジスタ741のゲートはスイッチ素子743の一端および容量素子742の一方の電極と電気的に接続される。トランジスタ741のソースは容量素子742の他方の電極と電気的に接続され、発光素子719の一方の電極と電気的に接続される。トランジスタ741のドレインは電源電位VDDが与えられる。スイッチ素子743の他端は信号線744と電気的に接続される。発光素子719の他方の電極は定電位が与えられる。なお、定電位は接地電位GNDまたはそれより小さい電位とする。
スイッチ素子743としては、トランジスタを用いると好ましい。トランジスタを用いることで、画素の面積を小さくでき、解像度の高いEL表示装置とすることができる。また、スイッチ素子743として、トランジスタ741と同一工程を経て作製されたトランジスタを用いると、EL表示装置の生産性を高めることができる。なお、トランジスタ741または/およびスイッチ素子743としては、例えば、上述したトランジスタを適用することができる。
図42(B)は、EL表示装置の上面図である。EL表示装置は、基板700と、基板760と、シール材734と、駆動回路735と、駆動回路736と、画素737と、FPC732と、を有する。シール材734は、画素737、駆動回路735および駆動回路736を囲むように基板700と基板760との間に配置される。なお、駆動回路735または/および駆動回路736をシール材734の外側に配置しても構わない。
図42(C)は、図42(B)の一点鎖線M-Nの一部に対応するEL表示装置の断面図である。
図42(C)には、トランジスタ741として、基板700上の絶縁体708と、絶縁体708上の絶縁体702cと、絶縁体702c上の絶縁体702bと、絶縁体702b上の導電体705と、導電体705が埋め込まれた絶縁体701と、絶縁体701上の絶縁体702と、絶縁体702上の酸化物703aと、酸化物703a上の酸化物703bと、酸化物703b上の導電体707aおよび導電体707bと、酸化物703b上の酸化物703cと、酸化物703c上の絶縁体706と、絶縁体706上の導電体704を有する構造を示す。なお、トランジスタ741の構造は一例であり、図42(C)に示す構造と異なる構造であっても構わない。
したがって、図42(C)に示すトランジスタ741において、導電体704および導電体705はゲート電極としての機能を有し、絶縁体702および絶縁体706はゲート絶縁体としての機能を有し、導電体707aおよび導電体707bはソース電極またはドレイン電極としての機能を有する。なお、酸化物703a、酸化物703bおよび酸化物703cは、光が当たることで電気特性が変動する場合がある。したがって、導電体705、導電体704のいずれか一以上が遮光性を有すると好ましい。
なお、トランジスタ741上には、過剰酸素領域を有する絶縁体709を有する。また、トランジスタ741は、バリア性を有する絶縁体710、および絶縁体708の間に設ける構造である。
図42(C)には、容量素子742として、絶縁体710上の導電体714aと、導電体714a上の絶縁体714bと、絶縁体714b上の導電体714cと、を有する構造を示す。
容量素子742において、導電体714aは一方の電極として機能し、導電体714cは他方の電極として機能する。
図42(C)に示す容量素子742は、占有面積当たりの容量が大きい容量素子である。したがって、図42(C)は表示品位の高いEL表示装置である。
トランジスタ741および容量素子742上には、絶縁体720が配置される。ここで、絶縁体720は、トランジスタ741のソース電極またはドレイン電極として機能する導電体707aまたは導電体707bに達する開口部を有してもよい。絶縁体720上には、導電体781が配置される。導電体781は、絶縁体720の開口部を介してトランジスタ741と電気的に接続している。
導電体781上には、導電体781に達する開口部を有する隔壁784が配置される。隔壁784上には、隔壁784の開口部で導電体781と接する発光層782が配置される。発光層782上には、導電体783が配置される。導電体781、発光層782および導電体783の重なる領域が、発光素子719となる。
ここまでは、EL表示装置の例について説明した。次に、液晶表示装置の例について説明する。
図43(A)は、液晶表示装置の画素の構成例を示す回路図である。図43(A)に示す画素は、トランジスタ761と、容量素子762と、一対の電極間に液晶の充填された素子(液晶素子)763とを有する。
トランジスタ761では、ソース、ドレインの一方が信号線765に電気的に接続され、ゲートが走査線764に電気的に接続されている。
容量素子762では、一方の電極がトランジスタ761のソース、ドレインの他方に電気的に接続され、他方の電極が共通電位を供給する配線に電気的に接続されている。
液晶素子763では、一方の電極がトランジスタ761のソース、ドレインの他方に電気的に接続され、他方の電極が共通電位を供給する配線に電気的に接続されている。なお、上述した容量素子762の他方の電極が電気的に接続する配線に与えられる共通電位と、液晶素子763の他方の電極に与えられる共通電位とが異なる電位であってもよい。
なお、液晶表示装置も、上面図はEL表示装置と同様として説明する。図42(B)の一点鎖線M-Nの一部に対応する液晶表示装置の断面図を図43(B)に示す。図43(B)において、FPC732は、端子731を介して配線733aと接続される。なお、配線733aは、トランジスタ761を構成する導電体または半導体のいずれかと同種の導電体または半導体を用いてもよい。
トランジスタ761は、トランジスタ741についての記載を参照する。また、容量素子762は、容量素子742についての記載を参照する。なお、図43(B)には、図42(C)の容量素子742に対応した容量素子762の構造を示したが、これに限定されない。
なお、トランジスタ761の半導体に酸化物半導体を用いた場合、極めてオフ電流の小さいトランジスタとすることができる。したがって、容量素子762に保持された電荷がリークしにくく、長期間に渡って液晶素子763に印加される電圧を維持することができる。そのため、動きの少ない動画や静止画の表示の際に、トランジスタ761をオフ状態とすることで、トランジスタ761の動作のための電力が不要となり、消費電力の小さい液晶表示装置とすることができる。また、容量素子762の占有面積を小さくできるため、開口率の高い液晶表示装置、または高精細化した液晶表示装置を提供することができる。
トランジスタ761および容量素子762上には、絶縁体721が配置される。ここで、絶縁体721は、トランジスタ761に達する開口部を有する。絶縁体721上には、導電体791が配置される。導電体791は、絶縁体721の開口部を介してトランジスタ761と電気的に接続する。
導電体791上には、配向膜として機能する絶縁体792が配置される。絶縁体792上には、液晶層793が配置される。液晶層793上には、配向膜として機能する絶縁体794が配置される。絶縁体794上には、スペーサ795が配置される。スペーサ795および絶縁体794上には、導電体796が配置される。導電体796上には、基板797が配置される。
なお、液晶の駆動方式としては、TN(Twisted Nematic)モード、STN(Super Twisted Nematic)モード、IPS(In-Plane-Switching)モード、FFS(Fringe Field Switching)モード、MVA(Multi-domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ASV(Advanced Super View)モード、ASM(Axially Symmetric aligned Micro-cell)モード、OCB(Optically Compensated Birefringence)モード、ECB(Electrically Controlled Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モード、PDLC(Polymer Dispersed Liquid Crystal)モード、ゲストホストモード、ブルー相(Blue Phase)モードなどを用いることができる。ただし、これに限定されず、駆動方法として様々なものを用いることができる。
上述した構造を有することで、占有面積の小さい容量素子を有する表示装置を提供することができる、または、表示品位の高い表示装置を提供することができる。または、高精細の表示装置を提供することができる。
例えば、本明細書等において、表示素子、表示素子を有する装置である表示装置、発光素子、および発光素子を有する装置である発光装置は、様々な形態を用いること、または様々な素子を有することができる。表示素子、表示装置、発光素子または発光装置は、例えば、白色、赤色、緑色または青色などの発光ダイオード(LED:Light Emitting Diode)、トランジスタ(電流に応じて発光するトランジスタ)、電子放出素子、液晶素子、電子インク、電気泳動素子、グレーティングライトバルブ(GLV)、プラズマディスプレイパネル(PDP)、MEMS(マイクロ・エレクトロ・メカニカル・システム)を用いた表示素子、デジタルマイクロミラーデバイス(DMD)、DMS(デジタル・マイクロ・シャッター)、IMOD(インターフェロメトリック・モジュレーション)素子、シャッター方式のMEMS表示素子、光干渉方式のMEMS表示素子、エレクトロウェッティング素子、圧電セラミックディスプレイ、カーボンナノチューブを用いた表示素子などの少なくとも一つを有している。これらの他にも、電気的または磁気的作用により、コントラスト、輝度、反射率、透過率などが変化する表示媒体を有していても良い。
EL素子を用いた表示装置の一例としては、ELディスプレイなどがある。電子放出素子を用いた表示装置の一例としては、フィールドエミッションディスプレイ(FED)またはSED方式平面型ディスプレイ(SED:Surface-conduction Electron-emitter Display)などがある。液晶素子を用いた表示装置の一例としては、液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶ディスプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレイ)などがある。電子インクまたは電気泳動素子を用いた表示装置の一例としては、電子ペーパーなどがある。なお、半透過型液晶ディスプレイや反射型液晶ディスプレイを実現する場合には、画素電極の一部、または、全部が、反射電極としての機能を有するようにすればよい。例えば、画素電極の一部または全部が、アルミニウム、銀、などを有するようにすればよい。さらに、その場合、反射電極の下に、SRAMなどの記憶回路を設けることも可能である。これにより、さらに、消費電力を低減することができる。
なお、LEDを用いる場合、LEDの電極や窒化物半導体の下に、グラフェンやグラファイトを配置してもよい。グラフェンやグラファイトは、複数の層を重ねて、多層膜としてもよい。このように、グラフェンやグラファイトを設けることにより、その上に、窒化物半導体、例えば、結晶を有するn型GaN半導体などを容易に成膜することができる。さらに、その上に、結晶を有するp型GaN半導体などを設けて、LEDを構成することができる。なお、グラフェンやグラファイトと、結晶を有するn型GaN半導体との間に、AlN層を設けてもよい。なお、LEDが有するGaN半導体は、MOCVDで成膜してもよい。ただし、グラフェンを設けることにより、LEDが有するGaN半導体は、スパッタリング法で成膜することも可能である。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態8)
本実施の形態では、上述の実施の形態で説明したOSトランジスタを適用可能な回路構成の一例について、図44乃至図47を用いて説明する。
図44(A)にインバータの回路図を示す。インバータ800は、入力端子INに与える信号の論理を反転した信号を出力端子OUTから出力する。インバータ800は、複数のOSトランジスタを有する。信号SBGは、OSトランジスタの電気特性を切り替えることができる信号である。
図44(B)に、インバータ800の一例を示す。インバータ800は、OSトランジスタ810、およびOSトランジスタ820を有する。インバータ800は、nチャネル型トランジスタで作製することができるため、CMOS(Complementary Metal Oxide Semiconductor)でインバータ(CMOSインバータ)を作製する場合と比較して、低コストで作製することが可能である。
なおOSトランジスタを有するインバータ800は、Siトランジスタで構成されるCMOS上に配置することもできる。インバータ800は、CMOSの回路に重ねて配置できるため、インバータ800を追加する分の回路面積の増加を抑えることができる。
OSトランジスタ810、820は、フロントゲートとして機能する第1ゲートと、バックゲートとして機能する第2ゲートと、ソースまたはドレインの一方として機能する第1端子と、ソースまたはドレインの他方として機能する第2端子を有する。
OSトランジスタ810の第1ゲートは、第2端子に接続される。OSトランジスタ810の第2ゲートは、信号SBGを供給する配線に接続される。OSトランジスタ810の第1端子は、電圧VDDを与える配線に接続される。OSトランジスタ810の第2端子は、出力端子OUTに接続される。
OSトランジスタ820の第1ゲートは、入力端子INに接続される。OSトランジスタ820の第2ゲートは、入力端子INに接続される。OSトランジスタ820の第1端子は、出力端子OUTに接続される。OSトランジスタ820の第2端子は、電圧VSSを与える配線に接続される。
図44(C)は、インバータ800の動作を説明するためのタイミングチャートである。図44(C)のタイミングチャートでは、入力端子INの信号波形、出力端子OUTの信号波形、信号SBGの信号波形、およびOSトランジスタ810(FET810)の閾値電圧の変化について示している。
信号SBGはOSトランジスタ810の第2ゲートに与えることで、OSトランジスタ810の閾値電圧を制御することができる。
信号SBGは、閾値電圧をマイナスシフトさせるための電圧VBG_A、閾値電圧をプラスシフトさせるための電圧VBG_Bを有する。第2ゲートに電圧VBG_Aを与えることで、OSトランジスタ810は閾値電圧VTH_Aにマイナスシフトさせることができる。また、第2ゲートに電圧VBG_Bを与えることで、OSトランジスタ810は閾値電圧VTH_Bにプラスシフトさせることができる。
前述の説明を可視化するために、図45(A)には、トランジスタの電気特性の一つである、Vg-Idカーブを示す。
上述したOSトランジスタ810の電気特性は、第2ゲートの電圧を電圧VBG_Aのように大きくすることで、図45(A)中の破線840で表される曲線にシフトさせることができる。また、上述したOSトランジスタ810の電気特性は、第2ゲートの電圧を電圧VBG_Bのように小さくすることで、図45(A)中の実線841で表される曲線にシフトさせることができる。図45(A)に示すように、OSトランジスタ810は、信号SBGを電圧VBG_Aあるいは電圧VBG_Bというように切り替えることで、閾値電圧をプラスシフトあるいはマイナスシフトさせることができる。
閾値電圧を閾値電圧VTH_Bにプラスシフトさせることで、OSトランジスタ810は電流が流れにくい状態とすることができる。図45(B)には、この状態を可視化して示す。図45(B)に図示するように、OSトランジスタ810に流れる電流Iを極めて小さくすることができる。そのため、入力端子INに与える信号がハイレベルでOSトランジスタ820はオン状態(ON)のとき、出力端子OUTの電圧を急峻に下降させることができる。
図45(B)に図示したように、OSトランジスタ810に流れる電流が流れにくい状態とすることができるため、図44(C)に示すタイミングチャートにおける出力端子の信号波形831を急峻に変化させることができる。電圧VDDを与える配線と、電圧VSSを与える配線との間に流れる貫通電流を少なくすることができるため、低消費電力での動作を行うことができる。
また、閾値電圧を閾値電圧VTH_Aにマイナスシフトさせることで、OSトランジスタ810は電流が流れやすい状態とすることができる。図45(C)には、この状態を可視化して示す。図45(C)に図示するように、このとき流れる電流Iを少なくとも電流Iよりも大きくすることができる。そのため、入力端子INに与える信号がローレベルでOSトランジスタ820はオフ状態(OFF)のとき、出力端子OUTの電圧を急峻に上昇させることができる。
図45(C)に図示したように、OSトランジスタ810に流れる電流が流れやすい状態とすることができるため、図44(C)に示すタイミングチャートにおける出力端子の信号波形832を急峻に変化させることができる。
なお、信号SBGによるOSトランジスタ810の閾値電圧の制御は、OSトランジスタ820の状態が切り替わる以前、すなわち時刻T1やT2よりも前に行うことが好ましい。例えば、図44(C)に図示するように、入力端子INに与える信号がハイレベルに切り替わる時刻T1よりも前に、閾値電圧VTH_Aから閾値電圧VTH_BにOSトランジスタ810の閾値電圧を切り替えることが好ましい。また、図44(C)に図示するように、入力端子INに与える信号がローレベルに切り替わる時刻T2よりも前に、閾値電圧VTH_Bから閾値電圧VTH_AにOSトランジスタ810の閾値電圧を切り替えることが好ましい。
なお図44(C)のタイミングチャートでは、入力端子INに与える信号に応じて信号SBGを切り替える構成を示したが、別の構成としてもよい。たとえば閾値電圧を制御するための電圧は、フローティング状態としたOSトランジスタ810の第2ゲートに保持させる構成としてもよい。当該構成を実現可能な回路構成の一例について、図46(A)に示す。
図46(A)では、図44(B)で示した回路構成に加えて、OSトランジスタ850を有する。OSトランジスタ850の第1端子は、OSトランジスタ810の第2ゲートに接続される。またOSトランジスタ850の第2端子は、電圧VBG_B(あるいは電圧VBG_A)を与える配線に接続される。OSトランジスタ850の第1ゲートは、信号Sを与える配線に接続される。OSトランジスタ850の第2ゲートは、電圧VBG_B(あるいは電圧VBG_A)を与える配線に接続される。
図46(A)の動作について、図46(B)のタイミングチャートを用いて説明する。
OSトランジスタ810の閾値電圧を制御するための電圧は、入力端子INに与える信号がハイレベルに切り替わる時刻T3よりも前に、OSトランジスタ810の第2ゲートに与える構成とする。信号SをハイレベルとしてOSトランジスタ850をオン状態とし、ノードNBGに閾値電圧を制御するための電圧VBG_Bを与える。
ノードNBGが電圧VBG_Bとなった後は、OSトランジスタ850をオフ状態とする。OSトランジスタ850は、オフ電流が極めて小さいため、オフ状態にし続けることで、ノードNBGを非常にフローティング状態に近い状態にして、一旦ノードNBGに保持させた電圧VBG_Bを保持することができる。そのため、OSトランジスタ850の第2ゲートに電圧VBG_Bを与える動作の回数が減るため、電圧VBG_Bの書き換えに要する分の消費電力を小さくすることができる。
なお図44(B)および図46(A)の回路構成では、OSトランジスタ810の第2ゲートに与える電圧を外部からの制御によって与える構成について示したが、別の構成としてもよい。たとえば閾値電圧を制御するための電圧を、入力端子INに与える信号を基に生成し、OSトランジスタ810の第2ゲートに与える構成としてもよい。当該構成を実現可能な回路構成の一例について、図47(A)に示す。
図47(A)では、図44(B)で示した回路構成において、入力端子INとOSトランジスタ810の第2ゲートとの間にCMOSインバータ860を有する。CMOSインバータ860の入力端子は、入力端子INに接続される。CMOSインバータ860の出力端子は、OSトランジスタ810の第2ゲートに接続される。
図47(A)の動作について、図47(B)のタイミングチャートを用いて説明する。図47(B)のタイミングチャートでは、入力端子INの信号波形、出力端子OUTの信号波形、CMOSインバータ860の出力波形IN_B、およびOSトランジスタ810(FET810)の閾値電圧の変化について示している。
入力端子INに与える信号の論理を反転した信号である出力波形IN_Bは、OSトランジスタ810の閾値電圧を制御する信号とすることができる。したがって、図44(A)乃至(C)で説明したように、OSトランジスタ810の閾値電圧を制御できる。例えば、図47(B)における時刻T4となるとき、入力端子INに与える信号がハイレベルでOSトランジスタ820はオン状態となる。このとき、出力波形IN_Bはローレベルとなる。そのため、OSトランジスタ810は電流が流れにくい状態とすることができ、出力端子OUTの電圧を急峻に下降させることができる。
また図47(B)における時刻T5となるとき、入力端子INに与える信号がローレベルでOSトランジスタ820はオフ状態となる。このとき、出力波形IN_Bはハイレベルとなる。そのため、OSトランジスタ810は電流が流れやすい状態とすることができ、出力端子OUTの電圧を急峻に上昇させることができる。
以上説明したように本実施の形態の構成では、OSトランジスタを有するインバータにおける、バックゲートの電圧を入力端子INの信号の論理にしたがって切り替える。当該構成とすることで、OSトランジスタの閾値電圧を制御することができる。入力端子INに与える信号によってOSトランジスタの閾値電圧を制御することで、出力端子OUTの電圧を急峻に変化させることができる。また、電源電圧を与える配線間の貫通電流を小さくすることができる。そのため、低消費電力化を図ることができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態9)
本実施の形態では、上述の実施の形態で説明したOSトランジスタを有する複数の回路を有する半導体装置の一例について、図48乃至図54を用いて説明する。
図48(A)は、半導体装置900のブロック図である。半導体装置900は、電源回路901、回路902、電圧生成回路903、回路904、電圧生成回路905および回路906を有する。
電源回路901は、基準となる電圧VORGを生成する回路である。電圧VORGは、単一の電圧ではなく、複数の電圧でもよい。電圧VORGは、半導体装置900の外部から与えられる電圧Vを基に生成することができる。半導体装置900は、外部から与えられる単一の電源電圧を基に電圧VORGを生成できる。そのため半導体装置900は、外部から電源電圧を複数与えることなく動作することができる。
回路902、904および906は、異なる電源電圧で動作する回路である。例えば回路902の電源電圧は、電圧VORGと電圧VSS(VORG>VSS)とを基に印加される電圧である。また、例えば回路904の電源電圧は、電圧VPOGと電圧VSS(VPOG>VORG)とを基に印加される電圧である。また、例えば回路906の電源電圧は、電圧VORGと電圧VNEG(VORG>VSS>VNEG)とを基に印加される電圧である。なお電圧VSSは、グラウンド電位(GND)と等電位とすれば、電源回路901で生成する電圧の種類を削減できる。
電圧生成回路903は、電圧VPOGを生成する回路である。電圧生成回路903は、電源回路901から与えられる電圧VORGを基に電圧VPOGを生成できる。そのため、回路904を有する半導体装置900は、外部から与えられる単一の電源電圧を基に動作することができる。
電圧生成回路905は、電圧VNEGを生成する回路である。電圧生成回路905は、電源回路901から与えられる電圧VORGを基に電圧VNEGを生成できる。そのため、回路906を有する半導体装置900は、外部から与えられる単一の電源電圧を基に動作することができる。
図48(B)は電圧VPOGで動作する回路904の一例、図48(C)は回路904を動作させるための信号の波形の一例である。
図48(B)では、トランジスタ911を示している。トランジスタ911のゲートに与える信号は、例えば、電圧VPOGと電圧VSSを基に生成される。当該信号は、トランジスタ911を導通状態とする動作時に電圧VPOG、非導通状態とする動作時に電圧VSSを基に生成される。電圧VPOGは、図48(C)に図示するように、電圧VORGより大きい。そのため、トランジスタ911は、ソース(S)とドレイン(D)との間をより確実に導通状態にできる。その結果、回路904は、誤動作が低減された回路とすることができる。
図48(D)は電圧VNEGで動作する回路906の一例、図48(E)は回路906を動作させるための信号の波形の一例である。
図48(D)では、バックゲートを有するトランジスタ912を示している。トランジスタ912のゲートに与える信号は、例えば、電圧VORGと電圧VSSを基にして生成される。当該信号は、トランジスタ912を導通状態とする動作時に電圧VORG、非導通状態とする動作時に電圧VSSを基に生成される。また、トランジスタ912のバックゲートに与える信号は、電圧VNEGを基に生成される。電圧VNEGは、図48(E)に図示するように、電圧VSS(GND)より小さい。そのため、トランジスタ912の閾値電圧は、プラスシフトするように制御することができる。そのため、トランジスタ912をより確実に非導通状態とすることができ、ソース(S)とドレイン(D)との間を流れる電流を小さくできる。その結果、回路906は、誤動作が低減され、且つ低消費電力化が図られた回路とすることができる。
なお電圧VNEGは、トランジスタ912のバックゲートに直接与える構成としてもよい。あるいは、電圧VORGと電圧VNEGを基に、トランジスタ912のゲートに与える信号を生成し、当該信号をトランジスタ912のバックゲートに与える構成としてもよい。
また図49(A)、(B)には、図48(D)、(E)の変形例を示す。
図49(A)に示す回路図では、電圧生成回路905と、回路906と、の間に制御回路921によって導通状態が制御できるトランジスタ922を示す。トランジスタ922は、nチャネル型のOSトランジスタとする。制御回路921が出力する制御信号SBGは、トランジスタ922の導通状態を制御する信号である。また回路906が有するトランジスタ912A、912Bは、トランジスタ922と同じOSトランジスタである。
図49(B)のタイミングチャートには、制御信号SBGの電位の変化を示し、トランジスタ912A、912Bのバックゲートの電位の状態をノードNBGの電位の変化で示す。制御信号SBGがハイレベルのときにトランジスタ922が導通状態となり、ノードNBGが電圧VNEGとなる。その後、制御信号SBGがローレベルのときにノードNBGが電気的にフローティングとなる。トランジスタ922は、OSトランジスタであるため、オフ電流が小さい。そのため、ノードNBGが電気的にフローティングであっても、一旦与えた電圧VNEGを保持することができる。
また図50(A)には、上述した電圧生成回路903に適用可能な回路構成の一例を示す。図50(A)に示す電圧生成回路903は、ダイオードD1乃至D5、キャパシタC1乃至C5、およびインバータINVを有する5段のチャージポンプである。クロック信号CLKは、キャパシタC1乃至C5に直接、あるいはインバータINVを介して与えられる。インバータINVの電源電圧を、電圧VORGと電圧VSSとを基に印加される電圧とすると、クロック信号CLKを与えることによって、電圧VORGの5倍の正電圧に昇圧された電圧VPOGを得ることができる。なお、ダイオードD1乃至D5の順方向電圧は0Vとしている。また、チャージポンプの段数を変更することで、所望の電圧VPOGを得ることができる。
また図50(B)には、上述した電圧生成回路905に適用可能な回路構成の一例を示す。図50(B)に示す電圧生成回路905は、ダイオードD1乃至D5、キャパシタC1乃至C5、およびインバータINVを有する4段のチャージポンプである。クロック信号CLKは、キャパシタC1乃至C5に直接、あるいはインバータINVを介して与えられる。インバータINVの電源電圧を、電圧VORGと電圧VSSとを基に印加される電圧とすると、クロック信号CLKを与えることによって、グラウンド、すなわち電圧VSSから電圧VORGの4倍の負電圧に降圧された電圧VNEGを得ることができる。なお、
ダイオードD1乃至D5の順方向電圧は0Vとしている。また、チャージポンプの段数を変更することで、所望の電圧VNEGを得ることができる。
なお上述した電圧生成回路903の回路構成は、図50(A)で示す回路図の構成に限らない。電圧生成回路903の変形例を図51(A)乃至(C)、図52(A)、(B)に示す。
図51(A)に示す電圧生成回路903Aは、トランジスタM1乃至M10、キャパシタC11乃至C14、およびインバータINV1を有する。クロック信号CLKは、トランジスタM1乃至M10のゲートに直接、あるいはインバータINV1を介して与えられる。クロック信号CLKを与えることによって、電圧VORGの4倍の正電圧に昇圧された電圧VPOGを得ることができる。なお、段数を変更することで、所望の電圧VPOGを得ることができる。図51(A)に示す電圧生成回路903Aは、トランジスタM1乃至M10をOSトランジスタとすることでオフ電流を小さくでき、キャパシタC11乃至C14に保持した電荷の漏れを抑制できる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
また図51(B)に示す電圧生成回路903Bは、トランジスタM11乃至M14、キャパシタC15、C16、およびインバータINV2を有する。クロック信号CLKは、トランジスタM11乃至M14のゲートに直接、あるいはインバータINV2を介して与えられる。クロック信号CLKを与えることによって、電圧VORGの2倍の正電圧に昇圧された電圧VPOGを得ることができる。図51(B)に示す電圧生成回路903Bは、トランジスタM11乃至M14をOSトランジスタとすることでオフ電流を小さくでき、キャパシタC15、C16に保持した電荷の漏れを抑制できる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
また図51(C)に示す電圧生成回路903Cは、インダクタI11、トランジスタM15、ダイオードD6、およびキャパシタC17を有する。トランジスタM15は、制御信号ENによって、導通状態が制御される。制御信号ENによって、電圧VORGが昇圧された電圧VPOGを得ることができる。図51(C)に示す電圧生成回路903Cは、インダクタI11を用いて電圧の昇圧を行うため、変換効率の高い電圧の昇圧を行うことができる。
また図52(A)に示す電圧生成回路903Dは、図50(A)に示す電圧生成回路903のダイオードD1乃至D5をダイオード接続したトランジスタM16乃至M20に置き換えた構成に相当する。図52(A)に示す電圧生成回路903Dは、トランジスタM16乃至M20をOSトランジスタとすることでオフ電流を小さくでき、キャパシタC1乃至C5に保持した電荷の漏れを抑制できる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
また図52(B)に示す電圧生成回路903Eは、図52(A)に示す電圧生成回路903DのトランジスタM16乃至M20を、バックゲートを有するトランジスタM21乃至M25に置き換えた構成に相当する。図52(B)に示す電圧生成回路903Eは、バックゲートにゲートと同じ電圧を与えることができるため、トランジスタを流れる電流量を増やすことができる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
なお電圧生成回路903の変形例は、図50(B)に示した電圧生成回路905にも適用可能である。この場合の回路図の構成を図53(A)乃至(C)、図54(A)、(B)に示す。図53(A)に示す電圧生成回路905Aは、クロック信号CLKを与えることによって、電圧VSSから電圧VORGの3倍の負電圧に降圧された電圧VNEGを得ることができる。また図53(B)に示す電圧生成回路905Bは、クロック信号CLKを与えることによって、電圧VSSから電圧VORGの2倍の負電圧に降圧された電圧VNEGを得ることができる。
図53(A)乃至(C)、図54(A)、(B)に示す電圧生成回路905A乃至905Eでは、図51(A)乃至(C)、図52(A)、(B)に示す電圧生成回路903A乃至903Eにおいて、各配線に与える電圧を変更すること、あるいは素子の配置を変更した構成に相当する。図53(A)乃至(C)、図54(A)、(B)に示す電圧生成回路905A乃至905Eは、電圧生成回路903A乃至903Eと同様に、効率的に電圧VSSから電圧VNEGへの降圧を図ることができる。
以上説明したように本実施の形態の構成では、半導体装置が有する回路に必要な電圧を内部で生成することができる。そのため半導体装置は、外部から与える電源電圧の種類を削減できる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態10)
<電子機器>
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯データ端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機などが挙げられる。これら電子機器の具体例を図55に示す。
図55(A)は携帯型ゲーム機であり、筐体1901、筐体1902、表示部1903、表示部1904、マイクロフォン1905、スピーカー1906、操作キー1907、スタイラス1908等を有する。なお、図55(A)に示した携帯型ゲーム機は、2つの表示部1903と表示部1904とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。
図55(B)は携帯データ端末であり、第1筐体1911、第2筐体1912、第1表示部1913、第2表示部1914、接続部1915、操作キー1916等を有する。第1表示部1913は第1筐体1911に設けられており、第2表示部1914は第2筐体1912に設けられている。そして、第1筐体1911と第2筐体1912とは、接続部1915により接続されており、第1筐体1911と第2筐体1912の間の角度は、接続部1915により変更が可能である。第1表示部1913における映像を、接続部1915における第1筐体1911と第2筐体1912との間の角度にしたがって、切り替える構成としてもよい。また、第1表示部1913および第2表示部1914の少なくとも一方に、位置入力装置としての機能が付加された表示装置を用いるようにしてもよい。なお、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。または、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。
図55(C)はノート型パーソナルコンピュータであり、筐体1921、表示部1922、キーボード1923、ポインティングデバイス1924等を有する。
図55(D)は電気冷凍冷蔵庫であり、筐体1931、冷蔵室用扉1932、冷凍室用扉1933等を有する。
図55(E)はビデオカメラであり、第1筐体1941、第2筐体1942、表示部1943、操作キー1944、レンズ1945、接続部1946等を有する。操作キー1944およびレンズ1945は第1筐体1941に設けられており、表示部1943は第2筐体1942に設けられている。そして、第1筐体1941と第2筐体1942とは、接続部1946により接続されており、第1筐体1941と第2筐体1942の間の角度は、接続部1946により変更が可能である。表示部1943における映像を、接続部1946における第1筐体1941と第2筐体1942との間の角度にしたがって切り替える構成としてもよい。
図55(F)は自動車であり、車体1951、車輪1952、ダッシュボード1953、ライト1954等を有する。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態11)
本実施の形態においては、本発明の一態様に係る半導体ウエハ、チップおよび電子部品について説明する。
<半導体ウエハ、チップ>
図56(A)は、ダイシング処理が行なわれる前の基板711の上面図を示している。基板711としては、例えば、半導体基板(「半導体ウエハ」ともいう。)を用いることができる。基板711上には、複数の回路領域712が設けられている。回路領域712には、本発明の一態様に係る半導体装置や、CPU、RFタグ、またはイメージセンサなどを設けることができる。
複数の回路領域712は、それぞれが分離領域713に囲まれている。分離領域713と重なる位置に分離線(「ダイシングライン」ともいう。)714が設定される。分離線714に沿って基板711を切断することで、回路領域712を含むチップ715を基板711から切り出すことができる。図56(B)にチップ715の拡大図を示す。
また、分離領域713に導電層や半導体層を設けてもよい。分離領域713に導電層や半導体層を設けることで、ダイシング工程時に生じうるESDを緩和し、ダイシング工程の歩留まり低下を防ぐことができる。また、一般にダイシング工程は、基板の冷却、削りくずの除去、帯電防止などを目的として、炭酸ガスなどを溶解させて比抵抗を下げた純水を切削部に流しながら行なわれる。分離領域713に導電層や半導体層を設けることで、当該純水の使用量を削減することができる。よって、半導体装置の生産コストを低減することができる。また、半導体装置の生産性を高めることができる。
分離領域713に設ける半導体層としては、バンドギャップが2.5eV以上4.2eV以下、好ましくは2.7eV以上3.5eV以下の材料を用いることが好ましい。このような材料を用いると、蓄積された電荷をゆっくりと放電することができるため、ESDによる電荷の急激な移動が抑えられ、静電破壊を生じにくくすることができる。
<電子部品>
チップ715を電子部品に適用する例について、図57を用いて説明する。なお、電子部品は、半導体パッケージ、またはIC用パッケージともいう。電子部品は、端子取り出し方向や、端子の形状に応じて、複数の規格や名称が存在する。
電子部品は、組み立て工程(後工程)において、上記実施の形態に示した半導体装置と該半導体装置以外の部品が組み合わされて完成する。
図57(A)に示すフローチャートを用いて、後工程について説明する。前工程において上記実施の形態に示した半導体装置を有する素子基板が完成した後、該素子基板の裏面(半導体装置などが形成されていない面)を研削する「裏面研削工程」を行なう(ステップS721)。研削により素子基板を薄くすることで、素子基板の反りなどを低減し、電子部品の小型化を図ることができる。
次に、素子基板を複数のチップ(チップ715)に分離する「ダイシング工程」を行う(ステップS722)。そして、分離したチップを個々ピックアップしてリードフレーム上に接合する「ダイボンディング工程」を行う(ステップS723)。ダイボンディング工程におけるチップとリードフレームとの接合は、樹脂による接合や、テープによる接合など、適宜製品に応じて適した方法を選択する。なお、リードフレームに代えてインターポーザ基板上にチップを接合してもよい。
次いで、リードフレームのリードとチップ上の電極とを、金属の細線(ワイヤー)で電気的に接続する「ワイヤーボンディング工程」を行う(ステップS724)。金属の細線には、銀線や金線を用いることができる。また、ワイヤーボンディングは、ボールボンディングや、ウェッジボンディングを用いることができる。
ワイヤーボンディングされたチップは、エポキシ樹脂などで封止される「封止工程(モールド工程)」が施される(ステップS725)。封止工程を行うことで電子部品の内部が樹脂で充填され、チップに内蔵される回路部やチップとリードを接続するワイヤーを機械的な外力から保護することができ、また水分や埃による特性の劣化(信頼性の低下)を低減することができる。
次いで、リードフレームのリードをめっき処理する「リードめっき工程」を行なう(ステップS726)。めっき処理によりリードの錆を防止し、後にプリント基板に実装する際のはんだ付けをより確実に行うことができる。次いで、リードを切断および成形加工する「成形工程」を行なう(ステップS727)。
次いで、パッケージの表面に印字処理(マーキング)を施す「マーキング工程」を行なう(ステップS728)。そして外観形状の良否や動作不良の有無などを調べる「検査工程」(ステップS729)を経て、電子部品が完成する。
また、完成した電子部品の斜視模式図を図57(B)に示す。図57(B)では、電子部品の一例として、QFP(Quad Flat Package)の斜視模式図を示している。図57(B)に示す電子部品750は、リード755および半導体装置753を示している。半導体装置753としては、上記実施の形態に示した半導体装置などを用いることができる。
図57(B)に示す電子部品750は、例えばプリント基板752に実装される。このような電子部品750が複数組み合わされて、それぞれがプリント基板752上で電気的に接続されることで電子部品が実装された基板(実装基板754)が完成する。完成した実装基板754は、電子機器などに用いられる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
なお、以上の実施の形態において、本発明の一態様について述べた。ただし、本発明の一態様は、これらに限定されない。つまり、本実施の形態などでは、様々な発明の態様が記載されているため、本発明の一態様は、特定の態様に限定されない。例えば、本発明の一態様として、トランジスタのチャネル形成領域、ソース領域、ドレイン領域などが、酸化物半導体を有する場合の例を示したが、本発明の一態様は、これに限定されない。場合によっては、または、状況に応じて、本発明の一態様における様々なトランジスタ、トランジスタのチャネル形成領域、または、トランジスタのソース領域、ドレイン領域などは、様々な半導体を有していてもよい。場合によっては、または、状況に応じて、本発明の一態様における様々なトランジスタ、トランジスタのチャネル形成領域、または、トランジスタのソース領域、ドレイン領域などは、例えば、シリコン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウム、または、有機半導体などの少なくとも一つを有していてもよい。または例えば、場合によっては、または、状況に応じて、本発明の一態様における様々なトランジスタ、トランジスタのチャネル形成領域、または、トランジスタのソース領域、ドレイン領域などは、酸化物半導体を有していなくてもよい。
C1 キャパシタ
C5 キャパシタ
C11 キャパシタ
C14 キャパシタ
C15 キャパシタ
C17 キャパシタ
D1 ダイオード
D5 ダイオード
D6 ダイオード
I1 絶縁体
I2 絶縁体
I11 インダクタ
INV1 インバータ
INV2 インバータ
M1 トランジスタ
M10 トランジスタ
M11 トランジスタ
M14 トランジスタ
M15 トランジスタ
M16 トランジスタ
M20 トランジスタ
M21 トランジスタ
M25 トランジスタ
S1 酸化物
S2 酸化物
S3 酸化物
100 トランジスタ
100A トランジスタ
100B トランジスタ
100C トランジスタ
110 絶縁体
112 導電体
116 導電体
124 導電体
130 絶縁体
132 絶縁体
134 絶縁体
150 絶縁体
160 容量素子
200 トランジスタ
200A トランジスタ
200B トランジスタ
200C トランジスタ
200D トランジスタ
210 絶縁体
211 導電体
212 絶縁体
216 絶縁体
218 導電体
222 絶縁体
244 導電体
280 絶縁体
282 絶縁体
284 絶縁体
300 トランジスタ
301 絶縁体
301c 導電体
305 基板
310a 導電体
310b 導電体
310c 導電体
311a 導電体
311b 導電体
311c 導電体
312 半導体領域
314 絶縁体
316 導電体
318a 低抵抗領域
318b 低抵抗領域
320 絶縁体
322 絶縁体
324 絶縁体
326 絶縁体
328 導電体
330 導電体
350 絶縁体
352 絶縁体
354 絶縁体
356 導電体
358 絶縁体
400 基板
401 絶縁体
402 絶縁体
404a 導電体
404b 導電体
406_1 酸化物
406_1a 酸化物
406_1b 酸化物
406_1c 酸化物
406_2 酸化物
406_2a 酸化物
406_2b 酸化物
406_2c 酸化物
406_3 酸化物
406_3a 酸化物
406_3b 酸化物
408 絶縁体
408a 絶縁体
408b 絶縁体
409a 絶縁体
409b 絶縁体
410 絶縁体
412 絶縁体
412a 絶縁体
412b 絶縁体
414a レジストマスク
414b レジストマスク
414c レジストマスク
415 絶縁体
416 導電体
416a 導電体
416a1 導電体
416a2 導電体
416b1 導電体
416b2 導電体
417 バリア膜
417a バリア膜
417a1 バリア膜
417a2 バリア膜
417b バリア膜
417b1 バリア膜
417b2 バリア膜
418 導電体
418a 導電体
418a1 導電体
418a2 導電体
418b 導電体
418b1 導電体
418b2 導電体
429a 導電体
429b 導電体
430a 導電体
430b 導電体
431a 導電体
431b 導電体
432a 導電体
432b 導電体
433a 導電体
434a 導電体
437a 導電体
437b 導電体
438a 導電体
438b 導電体
600 撮像装置
601 スイッチ
602 スイッチ
603 スイッチ
605 シリコン基板
610 画素部
611 画素
612 副画素
612B 副画素
612G 副画素
612R 副画素
615 層
620 光電変換素子
625 層
630 画素回路
631 配線
635 層
640 層
647 配線
648 配線
649 配線
650 配線
651 トランジスタ
652 トランジスタ
653 配線
654 フィルタ
654B フィルタ
654G フィルタ
654R フィルタ
655 レンズ
656 光
657 配線
658 トランジスタ
660 周辺回路
661 アノード
663 低抵抗領域
665 フォトダイオード
670 周辺回路
671 配線
672 配線
673 配線
675 プラグ
679 絶縁体
680 周辺回路
681 絶縁体
685 絶縁体
690 周辺回路
691 光源
691a 導電体
691b 導電体
691c 導電体
691d 導電体
691e 導電体
700 基板
701 絶縁体
702 絶縁体
702b 絶縁体
702c 絶縁体
703a 酸化物
703b 酸化物
703c 酸化物
704 導電体
705 導電体
706 絶縁体
707a 導電体
707b 導電体
708 絶縁体
709 絶縁体
710 絶縁体
711 基板
712 回路領域
713 分離領域
714 分離線
714a 導電体
714b 絶縁体
714c 導電体
715 チップ
719 発光素子
720 絶縁体
721 絶縁体
731 端子
732 FPC
733a 配線
734 シール材
735 駆動回路
736 駆動回路
737 画素
741 トランジスタ
742 容量素子
743 スイッチ素子
744 信号線
750 電子部品
752 プリント基板
753 半導体装置
754 実装基板
755 リード
760 基板
761 トランジスタ
762 容量素子
763 液晶素子
764 走査線
765 信号線
781 導電体
782 発光層
783 導電体
784 隔壁
791 導電体
792 絶縁体
793 液晶層
794 絶縁体
795 スペーサ
796 導電体
797 基板
800 インバータ
810 OSトランジスタ
820 OSトランジスタ
831 信号波形
832 信号波形
840 破線
841 実線
850 OSトランジスタ
860 CMOSインバータ
900 半導体装置
901 電源回路
902 回路
903 電圧生成回路
903A 電圧生成回路
903B 電圧生成回路
903C 電圧生成回路
903D 電圧生成回路
903E 電圧生成回路
904 回路
905 電圧生成回路
905A 電圧生成回路
905B 電圧生成回路
905E 電圧生成回路
906 回路
911 トランジスタ
912 トランジスタ
912A トランジスタ
912B トランジスタ
921 制御回路
922 トランジスタ
1901 筐体
1902 筐体
1903 表示部
1904 表示部
1905 マイクロフォン
1906 スピーカー
1907 操作キー
1908 スタイラス
1911 筐体
1912 筐体
1913 表示部
1914 表示部
1915 接続部
1916 操作キー
1921 筐体
1922 表示部
1923 キーボード
1924 ポインティングデバイス
1931 筐体
1932 冷蔵室用扉
1933 冷凍室用扉
1941 筐体
1942 筐体
1943 表示部
1944 操作キー
1945 レンズ
1946 接続部
1951 車体
1952 車輪
1953 ダッシュボード
1954 ライト
3001 配線
3002 配線
3003 配線
3004 配線
3005 配線
4000 半導体装置
4001 CPUコア
4002 パワーコントローラ
4003 パワースイッチ
4004 キャッシュ
4005 バスインターフェース
4006 デバッグインターフェース
4007 制御装置
4008 PC
4009 パイプラインレジスタ
4061b 酸化物
4062_c 酸化物
4062c 酸化物
4100 パイプラインレジスタ
4101 ALU
4102 レジスタファイル
4201 パワーマネージメントユニット
4202 周辺回路
4203 データバス
5000 半導体装置
5001 記憶回路
5002 記憶回路
5003 記憶回路
5004 回路
5009 トランジスタ
5100 トランジスタ
5102 トランジスタ
5103 トランジスタ
5105 トランジスタ
5107 トランジスタ
5108 トランジスタ
5109 容量素子
5200 容量素子
5400 配線
5401 配線
5402 配線
5403 配線
5404 配線

Claims (8)

  1. 第1乃至第4の導電体と、第1乃至第3の酸化物と、第1および第2のバリア膜と、第1乃至第3の絶縁体を有し、
    前記第1の絶縁体は、前記第1の導電体と重なる領域を有し、
    前記第1の酸化物は、前記第1の絶縁体上にあり、
    前記第2の酸化物は、前記第1の酸化物上にあり、
    前記第2の酸化物は、第1乃至第3の領域を有し、
    前記第2の領域は、前記第1の領域と前記第3の領域の間に挟まれ、
    前記第2の導電体は、前記第2の酸化物上にあり、
    前記第1のバリア膜は、前記第2の導電体上にあり、前記第2の導電体と接する領域を有し、
    前記第2の導電体および前記第1のバリア膜は、前記第1の領域と重なる領域を有し、
    前記第3の導電体は、前記第2の酸化物上にあり、
    前記第2のバリア膜は、前記第3の導電体上にあり、前記第3の導電体と接する領域を有し、
    前記第3の導電体および前記第2のバリア膜は、前記第3の領域と重なる領域を有し、
    前記第3の酸化物は、前記第1のバリア膜と重なる領域と、前記第2のバリア膜と重なる領域と、前記第2の領域と重なる領域と、を有し、
    前記第2の絶縁体は、前記第3の酸化物上にあり、
    前記第4の導電体は、前記第2の絶縁体上にあり、前記第2の領域と重なる領域を有し、
    前記第3の絶縁体は、前記第4の導電体上にあり、前記第3の酸化物の上面を接する領域を有する半導体装置。
  2. 請求項1において、
    前記第1乃至前記第3の酸化物は、酸化物半導体を含む半導体装置。
  3. 請求項1または請求項2において、
    前記第1のバリア膜および前記第2のバリア膜は、金属および酸素を含む半導体装置。
  4. 請求項1乃至請求項3のいずれか一において、
    前記第3の酸化物は、前記第1の酸化物の側面と接する領域と、前記第2の酸化物の側面と接する領域と、を有する半導体装置。
  5. 請求項1乃至請求項4のいずれか一において、
    チャネル幅方向において、前記第4の導電体は、前記第1の酸化物の側面と面する領域と、前記第2の酸化物の側面と面する領域と、を有する半導体装置。
  6. 請求項1乃至請求項5のいずれか一に記載の半導体装置およびプリント基板を有するモジュール。
  7. 請求項1乃至請求項5のいずれか一に記載の半導体装置、請求項に記載のモジュール、およびスピーカーまたは操作キーを有する電子機器。
  8. 請求項1乃至請求項5のいずれか一に記載の半導体装置を複数個有し、ダイシング用の領域を有する半導体ウエハ。
JP2017045992A 2016-03-11 2017-03-10 半導体装置、半導体ウエハ、モジュールおよび電子機器 Active JP7083598B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016048267 2016-03-11
JP2016048267 2016-03-11

Publications (3)

Publication Number Publication Date
JP2017168839A JP2017168839A (ja) 2017-09-21
JP2017168839A5 JP2017168839A5 (ja) 2020-04-16
JP7083598B2 true JP7083598B2 (ja) 2022-06-13

Family

ID=59788497

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017045992A Active JP7083598B2 (ja) 2016-03-11 2017-03-10 半導体装置、半導体ウエハ、モジュールおよび電子機器

Country Status (3)

Country Link
US (1) US10741587B2 (ja)
JP (1) JP7083598B2 (ja)
TW (1) TW201738978A (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202416542A (zh) * 2015-03-30 2024-04-16 日商半導體能源研究所股份有限公司 半導體裝置的製造方法
JP6884569B2 (ja) * 2015-12-25 2021-06-09 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
JP2017162852A (ja) * 2016-03-07 2017-09-14 株式会社ジャパンディスプレイ 半導体装置および表示装置
KR102613288B1 (ko) 2016-07-26 2023-12-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9978879B2 (en) 2016-08-31 2018-05-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10685983B2 (en) 2016-11-11 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Transistor, semiconductor device, and electronic device
US10910407B2 (en) 2017-01-30 2021-02-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6957294B2 (ja) * 2017-09-28 2021-11-02 キヤノン株式会社 表示装置、電子機器、及び表示装置の製造方法
WO2019092541A1 (ja) * 2017-11-09 2019-05-16 株式会社半導体エネルギー研究所 半導体装置、および半導体装置の作製方法
US10833078B2 (en) 2017-12-04 2020-11-10 Tokyo Electron Limited Semiconductor apparatus having stacked gates and method of manufacture thereof
JP7308760B2 (ja) * 2017-12-27 2023-07-14 株式会社半導体エネルギー研究所 半導体装置
WO2020152524A1 (ja) * 2019-01-25 2020-07-30 株式会社半導体エネルギー研究所 半導体装置、および半導体装置の作製方法
JP7474712B2 (ja) * 2019-01-29 2024-04-25 株式会社半導体エネルギー研究所 半導体装置
US11437283B2 (en) 2019-03-15 2022-09-06 Intel Corporation Backside contacts for semiconductor devices
CN113557608A (zh) * 2019-04-12 2021-10-26 株式会社半导体能源研究所 半导体装置以及半导体装置的制造方法
US10734979B1 (en) * 2019-07-03 2020-08-04 Globalfoundries Inc. Analog-to-digital inverter circuit structure with FDSOI transistors
US11450671B2 (en) 2019-08-07 2022-09-20 Tokyo Electron Limited Semiconductor apparatus having stacked devices and method of manufacture thereof
US20220416059A1 (en) * 2019-10-11 2022-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN110828379A (zh) * 2019-10-15 2020-02-21 深圳大学 一种薄膜晶体管的制造方法、薄膜晶体管及显示面板
CN110993657B (zh) * 2019-11-28 2023-11-24 云谷(固安)科技有限公司 显示面板、装置及显示面板的制备方法
JPWO2021130600A1 (ja) * 2019-12-27 2021-07-01
KR20220006679A (ko) * 2020-07-08 2022-01-18 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150011046A1 (en) 2013-07-08 2015-01-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US20150214377A1 (en) 2014-01-24 2015-07-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor Device
US20150349132A1 (en) 2014-05-30 2015-12-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, module, and electronic device
US20160013321A1 (en) 2014-07-11 2016-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2016028423A5 (ja) 2015-07-09 2018-08-16 トランジスタ

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101809105B1 (ko) 2010-08-06 2017-12-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 집적 회로
KR101928897B1 (ko) 2010-08-27 2018-12-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억 장치, 반도체 장치
JP6224931B2 (ja) 2012-07-27 2017-11-01 株式会社半導体エネルギー研究所 半導体装置
US9076825B2 (en) 2013-01-30 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the semiconductor device
KR102290247B1 (ko) 2013-03-14 2021-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치와 그 제작 방법
KR102290801B1 (ko) * 2013-06-21 2021-08-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US9269822B2 (en) 2013-09-12 2016-02-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
KR102354008B1 (ko) 2014-05-29 2022-01-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 반도체 장치의 제작 방법 및 전자 기기
JP6647846B2 (ja) * 2014-12-08 2020-02-14 株式会社半導体エネルギー研究所 半導体装置
CN107004722A (zh) * 2014-12-10 2017-08-01 株式会社半导体能源研究所 半导体装置及其制造方法
US9847406B2 (en) 2015-08-27 2017-12-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, storage device, resistor circuit, display device, and electronic device
JP6851166B2 (ja) 2015-10-12 2021-03-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10868045B2 (en) * 2015-12-11 2020-12-15 Semiconductor Energy Laboratory Co., Ltd. Transistor, semiconductor device, and electronic device
JP6811084B2 (ja) 2015-12-18 2021-01-13 株式会社半導体エネルギー研究所 半導体装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150011046A1 (en) 2013-07-08 2015-01-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
JP2015035591A (ja) 2013-07-08 2015-02-19 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法
US20150214377A1 (en) 2014-01-24 2015-07-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor Device
JP2015159280A (ja) 2014-01-24 2015-09-03 株式会社半導体エネルギー研究所 半導体装置
US20150349132A1 (en) 2014-05-30 2015-12-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, module, and electronic device
JP2016006872A (ja) 2014-05-30 2016-01-14 株式会社半導体エネルギー研究所 半導体装置、モジュールおよび電子機器
US20160013321A1 (en) 2014-07-11 2016-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2016028423A5 (ja) 2015-07-09 2018-08-16 トランジスタ

Also Published As

Publication number Publication date
US10741587B2 (en) 2020-08-11
JP2017168839A (ja) 2017-09-21
TW201738978A (zh) 2017-11-01
US20170263651A1 (en) 2017-09-14

Similar Documents

Publication Publication Date Title
JP7083598B2 (ja) 半導体装置、半導体ウエハ、モジュールおよび電子機器
JP6807767B2 (ja) 半導体装置及びその作製方法
JP7054410B2 (ja) 半導体装置
JP6965000B2 (ja) 半導体装置
JP6925809B2 (ja) 半導体装置、モジュール、電子機器および半導体ウエハ
JP6845692B2 (ja) 半導体装置
TWI693719B (zh) 半導體裝置的製造方法
JP2020191452A (ja) 半導体装置
JP6851814B2 (ja) トランジスタ
JP2021184471A (ja) 半導体装置
JP6942489B2 (ja) 半導体装置、電子機器、および半導体ウエハ
JP7399233B2 (ja) 半導体装置
JP2021048397A (ja) 金属酸化物膜及びトランジスタ
WO2017144994A1 (ja) トランジスタおよびその作製方法、半導体ウエハならびに電子機器
US20170162603A1 (en) Semiconductor Device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200309

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200309

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210329

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210406

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210604

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211012

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211209

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220510

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220601

R150 Certificate of patent or registration of utility model

Ref document number: 7083598

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150