JP5491705B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5491705B2 JP5491705B2 JP2008134580A JP2008134580A JP5491705B2 JP 5491705 B2 JP5491705 B2 JP 5491705B2 JP 2008134580 A JP2008134580 A JP 2008134580A JP 2008134580 A JP2008134580 A JP 2008134580A JP 5491705 B2 JP5491705 B2 JP 5491705B2
- Authority
- JP
- Japan
- Prior art keywords
- gate
- insulating film
- element isolation
- region
- semiconductor region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 92
- 238000002955 isolation Methods 0.000 claims description 54
- 239000000758 substrate Substances 0.000 claims description 19
- 238000004519 manufacturing process Methods 0.000 description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 9
- 230000005684 electric field Effects 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910019001 CoSi Inorganic materials 0.000 description 1
- LPQOADBMXVRBNX-UHFFFAOYSA-N ac1ldcw0 Chemical group Cl.C1CN(C)CCN1C1=C(F)C=C2C(=O)C(C(O)=O)=CN3CCSC1=C32 LPQOADBMXVRBNX-UHFFFAOYSA-N 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
本実施の形態においては、複数の不揮発性メモリセルの行(又は列)に対して2つの選択ゲートが両端に設けられており、この複数のメモリセルと2つの選択ゲートの組み合わせがそれぞれ平行に並べられている半導体装置について説明する。なお、メモリセルを選択可能であれば、選択ゲートは一つでもよい。本実施の形態において、少なくとも一つの選択ゲートがTri-gate構造を持つ。メモリセルをTri-gate構造としてもよい。メモリセルと選択ゲートのうち、選択ゲートのみがTri-gate構造であるとしてもよい。
図2(b)は、本実施の形態に係る半導体装置1の選択ゲートS1における電気力線の状態の一例を示す断面図である。
本実施の形態においては、浮遊ゲートと制御ゲートとを備える浮遊ゲート型のNAND型フラッシュメモリの選択ゲートを、Tri-gate構造とする場合について説明する。
本実施の形態においては、上記第1の実施の形態に係る選択ゲートS1の製造方法について説明する。本実施の形態においては、選択ゲートS1の下がBulk-Si基板であり、電荷蓄積層がMONOS構造の場合について説明する。本実施の形態において、電荷蓄積層は、例えば絶縁膜(charge trap)である。
本実施の形態においては、上記第2の実施の形態に係る選択ゲートU1の製造方法について説明する。本実施の形態においては、選択ゲートU1の下がBulk-Si基板であり、電荷蓄積層が例えばpoly-Siなどのような浮遊ゲート電極層15の場合について説明する。
本実施の形態においては、Tri-gate構造の選択ゲートの変形例について説明する。
本実施の形態においては、上記第1及び第3の実施の形態の変形例について説明する。
Claims (2)
- メモリセルに対して設けられる選択ゲートを含む半導体装置において、
前記選択ゲートのチャネル上に形成されているゲート絶縁膜の上面が、前記選択ゲートの素子分離領域の上面の一部よりも高く、前記選択ゲートは、Tri-gate構造を持ち、
前記選択ゲートは、
半導体領域と、
前記半導体領域の上面を覆う前記ゲート絶縁膜と、
基板の垂直方向の断面において前記半導体領域を側方から挟み、前記半導体領域の側面と接する突出部分の上面が前記ゲート絶縁膜の上面よりも上になり、前記半導体領域の側面と接していない部分の上面が前記ゲート絶縁膜の上面よりも下に位置する前記素子分離領域と、
前記素子分離領域と前記ゲート絶縁膜とを覆うゲート電極層と
を具備する
ことを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記素子分離領域のうち前記半導体領域の側面と接する突出部分の厚さは、前記ゲート絶縁膜の厚さ以上であり、前記ゲート絶縁膜の厚さの2倍以下であり、前記メモリセルの浮遊ゲート電極層と制御ゲート電極層との間の電極間絶縁膜の厚さ以下である
ことを特徴とする半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008134580A JP5491705B2 (ja) | 2008-05-22 | 2008-05-22 | 半導体装置 |
US12/470,030 US8258562B2 (en) | 2008-05-22 | 2009-05-21 | Semiconductor device having tri-gate structure and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008134580A JP5491705B2 (ja) | 2008-05-22 | 2008-05-22 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009283707A JP2009283707A (ja) | 2009-12-03 |
JP5491705B2 true JP5491705B2 (ja) | 2014-05-14 |
Family
ID=41341441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008134580A Expired - Fee Related JP5491705B2 (ja) | 2008-05-22 | 2008-05-22 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8258562B2 (ja) |
JP (1) | JP5491705B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101182942B1 (ko) * | 2011-05-24 | 2012-09-13 | 에스케이하이닉스 주식회사 | 3차원 구조의 비휘발성 메모리 소자 및 그 제조 방법 |
KR102027443B1 (ko) * | 2013-03-28 | 2019-11-04 | 에스케이하이닉스 주식회사 | 불휘발성 메모리소자 및 그 동작방법 |
Family Cites Families (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3710880B2 (ja) * | 1996-06-28 | 2005-10-26 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US6403421B1 (en) * | 1998-04-22 | 2002-06-11 | Sony Corporation | Semiconductor nonvolatile memory device and method of producing the same |
JP2001015587A (ja) * | 1999-06-30 | 2001-01-19 | Toshiba Corp | 半導体装置の製造方法 |
KR100338783B1 (en) * | 2000-10-28 | 2002-06-01 | Samsung Electronics Co Ltd | Semiconductor device having expanded effective width of active region and fabricating method thereof |
JP2002359308A (ja) * | 2001-06-01 | 2002-12-13 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
JP2003209192A (ja) * | 2002-01-15 | 2003-07-25 | Matsushita Electric Ind Co Ltd | 半導体記憶装置及びその製造方法 |
WO2004001852A1 (en) * | 2002-06-19 | 2003-12-31 | Sandisk Corporation | Deep wordline trench to shield cross coupling between adjacent cells for scaled nand |
US6894930B2 (en) * | 2002-06-19 | 2005-05-17 | Sandisk Corporation | Deep wordline trench to shield cross coupling between adjacent cells for scaled NAND |
JP3917063B2 (ja) * | 2002-11-21 | 2007-05-23 | 株式会社東芝 | 半導体装置及びその製造方法 |
JP3854247B2 (ja) * | 2003-05-30 | 2006-12-06 | 株式会社東芝 | 不揮発性半導体記憶装置 |
KR100520222B1 (ko) * | 2003-06-23 | 2005-10-11 | 삼성전자주식회사 | 반도체 소자에서의 듀얼 게이트 산화막 구조 및 그에 따른형성방법 |
JP2005026589A (ja) * | 2003-07-04 | 2005-01-27 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
JP2005064500A (ja) * | 2003-08-14 | 2005-03-10 | Samsung Electronics Co Ltd | マルチ構造のシリコンフィンおよび製造方法 |
JP2005079165A (ja) * | 2003-08-28 | 2005-03-24 | Toshiba Corp | 不揮発性半導体記憶装置とその製造方法、電子カードおよび電子装置 |
JP2005085996A (ja) * | 2003-09-09 | 2005-03-31 | Toshiba Corp | 半導体装置及びその製造方法 |
KR100602081B1 (ko) * | 2003-12-27 | 2006-07-14 | 동부일렉트로닉스 주식회사 | 높은 커플링비를 갖는 불휘발성 메모리 소자 및 그 제조방법 |
US7557042B2 (en) * | 2004-06-28 | 2009-07-07 | Freescale Semiconductor, Inc. | Method for making a semiconductor device with reduced spacing |
JP2006073939A (ja) * | 2004-09-06 | 2006-03-16 | Toshiba Corp | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の製造方法 |
TWI277210B (en) * | 2004-10-26 | 2007-03-21 | Nanya Technology Corp | FinFET transistor process |
KR100629357B1 (ko) * | 2004-11-29 | 2006-09-29 | 삼성전자주식회사 | 퓨즈 및 부하저항을 갖는 낸드 플래시메모리소자 형성방법 |
KR100605510B1 (ko) * | 2004-12-14 | 2006-07-31 | 삼성전자주식회사 | 제어게이트 연장부를 갖는 플래시메모리소자의 제조방법 |
KR100655291B1 (ko) * | 2005-03-14 | 2006-12-08 | 삼성전자주식회사 | 비휘발성 반도체 메모리 장치 및 그 제조방법 |
KR100674971B1 (ko) * | 2005-04-27 | 2007-01-26 | 삼성전자주식회사 | U자형 부유 게이트를 가지는 플래시 메모리 제조방법 |
KR100608377B1 (ko) * | 2005-05-02 | 2006-08-08 | 주식회사 하이닉스반도체 | 메모리 소자의 셀 트랜지스터 제조방법 |
US20070023815A1 (en) * | 2005-07-27 | 2007-02-01 | Dong-Yean Oh | Non-volatile memory device and associated method of manufacture |
TWI288462B (en) * | 2006-03-24 | 2007-10-11 | Powerchip Semiconductor Corp | One time programmable memory and the manufacturing method thereof |
JP4791868B2 (ja) * | 2006-03-28 | 2011-10-12 | 株式会社東芝 | Fin−NAND型フラッシュメモリ |
US7440321B2 (en) * | 2006-04-12 | 2008-10-21 | Micron Technology, Inc. | Multiple select gate architecture with select gates of different lengths |
JP4817984B2 (ja) * | 2006-06-20 | 2011-11-16 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
JP4909735B2 (ja) * | 2006-06-27 | 2012-04-04 | 株式会社東芝 | 不揮発性半導体メモリ |
KR100764745B1 (ko) * | 2006-08-31 | 2007-10-08 | 삼성전자주식회사 | 반원통형 활성영역을 갖는 반도체 장치 및 그 제조 방법 |
US7943469B2 (en) * | 2006-11-28 | 2011-05-17 | Intel Corporation | Multi-component strain-inducing semiconductor regions |
JP5086626B2 (ja) * | 2006-12-15 | 2012-11-28 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置及びその製造方法 |
JP4791949B2 (ja) * | 2006-12-22 | 2011-10-12 | 株式会社東芝 | 不揮発性半導体メモリ |
KR20080075405A (ko) * | 2007-02-12 | 2008-08-18 | 삼성전자주식회사 | 폴리 실리콘 핀을 갖는 비휘발성 메모리 트랜지스터, 상기트랜지스터를 구비하는 적층형 비휘발성 메모리 장치, 상기트랜지스터의 제조방법 및 상기 장치의 제조방법 |
KR101026382B1 (ko) * | 2007-12-28 | 2011-04-07 | 주식회사 하이닉스반도체 | 반도체 소자의 소자분리막 형성방법 |
JP2010028084A (ja) * | 2008-06-17 | 2010-02-04 | Toshiba Corp | 半導体装置の製造方法 |
-
2008
- 2008-05-22 JP JP2008134580A patent/JP5491705B2/ja not_active Expired - Fee Related
-
2009
- 2009-05-21 US US12/470,030 patent/US8258562B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20090289293A1 (en) | 2009-11-26 |
JP2009283707A (ja) | 2009-12-03 |
US8258562B2 (en) | 2012-09-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5734744B2 (ja) | 半導体装置およびその製造方法 | |
JP5398378B2 (ja) | 半導体記憶装置及びその製造方法 | |
JP6081228B2 (ja) | 半導体装置およびその製造方法 | |
JP6629142B2 (ja) | 半導体装置およびその製造方法 | |
JP2010010596A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP2010182751A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP2019186351A (ja) | 半導体装置の製造方法 | |
JP2008135715A (ja) | 不揮発性メモリ素子及びその製造方法 | |
WO2008075656A1 (ja) | 半導体装置 | |
KR100723476B1 (ko) | 축소가능한 2개의 트랜지스터를 갖는 메모리셀 구조 및 그제조방법 | |
JP5491705B2 (ja) | 半導体装置 | |
JP2007129187A (ja) | 不揮発性半導体記憶装置および不揮発性半導体記憶装置の製造方法 | |
JP5905630B1 (ja) | 半導体集積回路装置の製造方法、および半導体集積回路装置 | |
JP5319092B2 (ja) | 半導体装置およびその製造方法 | |
JP2008166528A (ja) | 半導体装置およびその製造方法 | |
JP2006100790A (ja) | 半導体装置及びその製造方法 | |
US20070026609A1 (en) | Non-volatile memory and fabricating method thereof | |
JP4760689B2 (ja) | 半導体装置の製造方法 | |
JP5264139B2 (ja) | 半導体装置の製造方法 | |
JP2010135561A (ja) | 不揮発性半導体記憶装置 | |
JP4334315B2 (ja) | 半導体記憶装置の製造方法 | |
JP5308024B2 (ja) | 半導体装置およびその製造方法 | |
JP5395344B2 (ja) | 半導体装置 | |
JP2012043856A (ja) | 半導体装置およびその製造方法 | |
JP2005235891A (ja) | 不揮発性半導体記憶装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100913 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130304 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131029 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131205 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131212 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131219 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131224 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131226 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20140109 |
|
TRDD | Decision of grant or rejection written | ||
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20140116 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140204 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140228 |
|
LAPS | Cancellation because of no payment of annual fees |