JP4636926B2 - マルチビットδς変調型daコンバータ - Google Patents
マルチビットδς変調型daコンバータ Download PDFInfo
- Publication number
- JP4636926B2 JP4636926B2 JP2005125268A JP2005125268A JP4636926B2 JP 4636926 B2 JP4636926 B2 JP 4636926B2 JP 2005125268 A JP2005125268 A JP 2005125268A JP 2005125268 A JP2005125268 A JP 2005125268A JP 4636926 B2 JP4636926 B2 JP 4636926B2
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- signal
- pass filter
- output
- characteristic data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/04—Differential modulation with several bits, e.g. differential pulse code modulation [DPCM]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/358—Continuously compensating for, or preventing, undesired influence of physical parameters of non-linear distortion, e.g. instability
- H03M3/36—Continuously compensating for, or preventing, undesired influence of physical parameters of non-linear distortion, e.g. instability by temporarily adapting the operation upon detection of instability conditions
- H03M3/366—Continuously compensating for, or preventing, undesired influence of physical parameters of non-linear distortion, e.g. instability by temporarily adapting the operation upon detection of instability conditions in feed-forward mode, e.g. using look-ahead circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/50—Digital/analogue converters using delta-sigma modulation as an intermediate step
- H03M3/502—Details of the final digital/analogue conversion following the digital delta-sigma modulation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Analogue/Digital Conversion (AREA)
- Electrophonic Musical Instruments (AREA)
Description
図1は、本発明のマルチビットΔΣ変調型DAコンバータの一実施形態であるDAコンバータ1の構成を示す図である。DAコンバータ1は、PCM信号等のマルチビットデジタル信号をアナログ信号に変換して出力する回路であり、例えば、DSP(Digital Signal Processor)等において用いられるものである。なお、本実施形態においては、DAコンバータ1に入力される信号をPCM信号としているが、入力される信号はPCM信号に限られず、マルチビットデジタル信号であればよい。
次に、信号レベル検出部17の詳細について説明する。図4は、PCM信号と閾値との関係を示す図である。本実施形態においては、PCM信号のビット数は例えば16ビットとし、正のサイクルのピーク値を65535、負のサイクルのピーク値を0、中間値を32767であることとする。なお、本発明における信号レベルは、PCM信号の値と中間値との差の絶対値であることとする。
次に、ハイパスフィルタ11及び制御部18の詳細について説明する。図7は、デジタルフィルタの一つであるFIR(Finite Impulse Response)フィルタを、乗算器を用いて構成する場合の一例を示す図である。図に示すように、ハイパスフィルタ11は、入力データ系列を記憶するレジスタR1〜RN−1、乗算器51、スイッチ52,53、加減算器54、アキュムレータ55、出力データを記憶するレジスタ56、及びカットオフ周波数を決定するための係数(周波数特性データ)を記憶する係数用メモリ(記憶部)57,58を備えている。また、制御部18として、マルチプレクサ(MUX)59が設けられている。なお、レジスタR1〜RN−1、乗算器51、スイッチ52,53、加減算器54、アキュムレータ55、及びレジスタ56が本発明の減衰処理部に該当する。
次に、図1に示したDAコンバータ1にディレイ回路を追加した例について説明する。図12は、ディレイ回路101が追加されたDAコンバータ100の構成の一例を示す図である。ディレイ回路101は、ハイパスフィルタ11の前段に設けられており、入力されるPCM信号を所定の時間遅延させてハイパスフィルタ11に出力する。ディレイ回路101が追加されている以外は、図1のDAコンバータ1と同様の構成となっている。なお、信号レベル検出部17には、ディレイ回路101に入力される前のPCM信号が入力されている。
12 インターポレーションフィルタ 13 マルチビットΔΣ変調器
14 ダイナミックエレメントマッチング回路(DEM回路)
15 マルチビット内部DAコンバータ(MDAC)
16 加算器 17 信号レベル検出部
18 制御部 31 信号レベル出力回路
32,33 コンパレータ 35〜37 抵抗
41〜44 端子 51 乗算器
54 加減算器 55 アキュムレータ
56 レジスタ 57,58 係数用メモリ
59 マルチプレクサ(MUX) 61 ROM
62 レジスタ 63 加減算器
64 アキュムレータ 65 レジスタ
71〜74 レジスタ 75,76 係数用メモリ
78 マルチプレクサ(MUX) 79 乗算器
80 加減算器 81 アキュムレータ
82 レジスタ 91〜94 シフトレジスタ
95 ROM 96 加減算器
97 アキュムレータ 101 ディレイ回路
R1〜RN−1 レジスタ
SR1〜SRN−1 シフトレジスタ
Claims (4)
- 入力されるマルチビットデジタル信号を所定の時間遅延させるディレイ回路と、
前記ディレイ回路から出力される信号が入力されるハイパスフィルタと、
前記マルチビットデジタル信号の信号レベルと所定の閾値との比較結果を出力する信号レベル検出部と、
前記比較結果に基づいて、前記信号レベルが前記閾値未満である場合は、前記ディレイ回路から出力される信号の所定の周波数以下が減衰されて出力されるよう前記ハイパスフィルタを制御し、前記信号レベルが前記閾値以上である場合は、前記ディレイ回路から出力される信号が減衰されずに出力されるよう前記ハイパスフィルタを制御する制御部と、
前記ハイパスフィルタから出力される信号をΔΣ変調するΔΣ変調器と、
前記ΔΣ変調器から出力される信号を複数の信号に分解するダイナミックエレメントマッチング回路と、
前記ダイナミックエレメントマッチング回路から出力される複数の信号をアナログ信号に変換する複数のDAコンバータと、
を備え、
前記ハイパスフィルタは、
前記周波数を決定するための周波数特性データを記憶する記憶部と、
前記記憶部に記憶されている前記周波数特性データに基づいて、前記ディレイ回路から出力される信号の減衰を行う減衰処理部と、
を有し、
前記制御部は、
前記ディレイ回路から出力される信号を減衰させずに出力する状態から第1の周波数以下を減衰させて出力する状態に変更する場合は、前記周波数が前記第1の周波数に段階的に近づくように前記周波数特性データを段階的に変更すること、
を特徴とするマルチビットΔΣ変調型DAコンバータ。 - 請求項1に記載のマルチビットΔΣ変調型DAコンバータであって、
前記制御部は、
前記ディレイ回路から出力される信号を減衰させて出力する状態から前記ディレイ回路から出力される信号を減衰させずに出力する状態に変更する場合は、前記周波数が段階的に零に近づくように前記周波数特性データを段階的に変更すること、
を特徴とするマルチビットΔΣ変調型DAコンバータ。 - 請求項1又は2に記載のマルチビットΔΣ変調型DAコンバータであって、
前記記憶部には、
前記周波数以下の前記ディレイ回路から出力される信号を減衰させる場合に用いられる第1の周波数特性データと、前記ディレイ回路から出力される信号を減衰させない場合に用いられる第2の周波数特性データと、前記周波数よりも低い周波数以下の前記ディレイ回路から出力される信号を減衰させる場合に用いられる第3の周波数特性データと、が記憶されており、
前記制御部は、
前記減衰処理部が用いる前記周波数特性データを前記第1の周波数特性データ又は前記第2の周波数特性データの何れか一方の周波数特性データから他方の周波数特性データに変更する場合は、前記一方の周波数特性データから前記第3の周波数特性データに変更した後に、前記第3の周波数特性データから前記他方の周波数特性データに変更すること、
を特徴とするマルチビットΔΣ変調型DAコンバータ。 - 入力されるマルチビットデジタル信号を所定の時間遅延させるディレイ回路と、
前記ディレイ回路から出力される信号が入力されるハイパスフィルタと、
前記マルチビットデジタル信号の信号レベルと第1の閾値との比較結果を出力する信号レベル検出部と、
前記比較結果に基づいて、前記信号レベルが前記第1の閾値以上である場合は、前記ハイパスフィルタに入力される信号の第1の周波数以下が減衰されて出力されるよう前記ハイパスフィルタを制御し、前記信号レベルが前記第1の閾値未満である場合は、前記ハイパスフィルタに入力される信号の前記第1の周波数より高い第2の周波数以下が減衰されて出力されるよう前記ハイパスフィルタを制御する制御部と、
前記ハイパスフィルタから出力される信号をΔΣ変調するΔΣ変調器と、
前記ΔΣ変調器から出力される信号を複数の信号に分解するダイナミックエレメントマッチング回路と、
前記ダイナミックエレメントマッチング回路から出力される複数の信号をアナログ信号に変換する複数のDAコンバータと、
を備え、
前記ハイパスフィルタは、
前記周波数を決定するための周波数特性データを記憶する記憶部と、
前記記憶部に記憶されている前記周波数特性データに基づいて、前記ディレイ回路から出力される信号の減衰を行う減衰処理部と、
を有し、
前記制御部は、
前記周波数を前記第1の周波数から前記第2の周波数に変更する場合は、前記周波数が前記第1の周波数から前記第2の周波数に段階的に近づくように前記周波数特性データを段階的に変更すること、
を特徴とするマルチビットΔΣ変調型DAコンバータ。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005125268A JP4636926B2 (ja) | 2005-04-22 | 2005-04-22 | マルチビットδς変調型daコンバータ |
CN2006100747104A CN1852028B (zh) | 2005-04-22 | 2006-04-11 | 多位δ∑调制型da转换器 |
TW095114143A TWI316334B (en) | 2005-04-22 | 2006-04-20 | Multibit delta modulation type da converter |
KR1020060036158A KR100832615B1 (ko) | 2005-04-22 | 2006-04-21 | 멀티 비트 δς 변조형 da 컨버터 |
US11/379,975 US7268716B2 (en) | 2005-04-22 | 2006-04-24 | Multibit ΔΣ modulation DA converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005125268A JP4636926B2 (ja) | 2005-04-22 | 2005-04-22 | マルチビットδς変調型daコンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006304084A JP2006304084A (ja) | 2006-11-02 |
JP4636926B2 true JP4636926B2 (ja) | 2011-02-23 |
Family
ID=37133500
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005125268A Expired - Fee Related JP4636926B2 (ja) | 2005-04-22 | 2005-04-22 | マルチビットδς変調型daコンバータ |
Country Status (5)
Country | Link |
---|---|
US (1) | US7268716B2 (ja) |
JP (1) | JP4636926B2 (ja) |
KR (1) | KR100832615B1 (ja) |
CN (1) | CN1852028B (ja) |
TW (1) | TWI316334B (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100845136B1 (ko) * | 2006-08-30 | 2008-07-09 | 삼성전자주식회사 | 데이터 가중 평균화 기법을 적용한 멀티비트 데이터 변환기 |
JP4793294B2 (ja) | 2007-03-16 | 2011-10-12 | ヤマハ株式会社 | デジタル入力型d級増幅器 |
JP4815624B2 (ja) * | 2007-10-05 | 2011-11-16 | ルネサスエレクトロニクス株式会社 | D/aコンバータ |
JP5141450B2 (ja) * | 2008-08-28 | 2013-02-13 | ヤマハ株式会社 | デジタル入力型d級増幅器 |
CN101986721B (zh) * | 2010-10-22 | 2014-07-09 | 苏州上声电子有限公司 | 全数字式扬声器装置 |
JP5541113B2 (ja) * | 2010-11-25 | 2014-07-09 | 株式会社リコー | デルタシグマ型変調回路を用いたda変換器、da変換方法、及びプログラム |
GB201101549D0 (en) * | 2011-01-31 | 2011-03-16 | Cambridge Silicon Radio Ltd | A multi bit digital to analogue converter and a delta sigma analogue to digital converter |
JP5920699B2 (ja) * | 2011-12-20 | 2016-05-18 | 三洋テクノソリューションズ鳥取株式会社 | 電力測定装置 |
JP6387676B2 (ja) * | 2014-05-15 | 2018-09-12 | セイコーエプソン株式会社 | アイドルトーン分散装置及び周波数計測装置 |
JP6792137B2 (ja) * | 2016-03-03 | 2020-11-25 | ミツミ電機株式会社 | D/a変換器、及びa/d変換器 |
US10763884B2 (en) * | 2018-07-23 | 2020-09-01 | Mediatek Inc. | High linearity digital-to-analog converter with ISI-suppressing method |
US10833687B1 (en) * | 2019-06-17 | 2020-11-10 | Dialog Semiconductor (Uk) Limited | Digital to analog circuit |
US11539384B2 (en) | 2020-08-07 | 2022-12-27 | Analog Devices, Inc. | DC detector for a transmit datapath |
CN116358619B (zh) * | 2023-06-01 | 2023-08-08 | 泉州昆泰芯微电子科技有限公司 | 信号误差修调方法、磁性编码器及光学编码器 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000349641A (ja) * | 1999-06-07 | 2000-12-15 | Nippon Precision Circuits Inc | デルタシグマ方式d/a変換器 |
JP2001345703A (ja) * | 2000-05-31 | 2001-12-14 | Matsushita Electric Ind Co Ltd | デジタル/アナログ変換装置及びデジタル/アナログ変換方法 |
JP2002314427A (ja) * | 2001-04-05 | 2002-10-25 | Nokia Mobile Phones Ltd | シグマ−デルタ変調器を動作させる方法及びシグマ−デルタ変調器 |
JP2002368620A (ja) * | 2001-06-08 | 2002-12-20 | Mitsubishi Electric Corp | ディジタルδςモジュレータおよびそれを用いたd/aコンバータ |
JP2003224488A (ja) * | 2002-01-29 | 2003-08-08 | Matsushita Electric Ind Co Ltd | ダイレクトコンバージョン受信機 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03145814A (ja) * | 1989-11-01 | 1991-06-21 | Hitachi Ltd | デイジタル・ハイパスフイルタ |
JPH0478225A (ja) * | 1990-07-18 | 1992-03-12 | Fujitsu Ten Ltd | 音響再生装置 |
JP2703126B2 (ja) * | 1991-04-23 | 1998-01-26 | 三菱電機株式会社 | A/d,d/a変換装置 |
US5144308A (en) * | 1991-05-21 | 1992-09-01 | At&T Bell Laboratories | Idle channel tone and periodic noise suppression for sigma-delta modulators using high-level dither |
JPH0715281A (ja) * | 1993-06-25 | 1995-01-17 | Matsushita Electric Ind Co Ltd | ノイズシェーピング装置 |
JPH10322214A (ja) * | 1997-05-15 | 1998-12-04 | Nippon Baa Braun Kk | オフセット除去機能付のアナログ−デジタル変換器 |
JP3852721B2 (ja) | 1997-07-31 | 2006-12-06 | 旭化成マイクロシステム株式会社 | D/a変換器およびデルタシグマ型d/a変換器 |
US6087969A (en) * | 1998-04-27 | 2000-07-11 | Motorola, Inc. | Sigma-delta modulator and method for digitizing a signal |
WO2001011786A1 (en) * | 1999-08-09 | 2001-02-15 | Atmel Corporation | Hybrid bandpass and baseband delta-sigma modulator |
WO2003007131A2 (en) * | 2001-07-13 | 2003-01-23 | Cirrus Logic, Inc. | Circuits, systems and methods for volume control in 1-bit digital audio systems |
US6744392B2 (en) * | 2002-08-02 | 2004-06-01 | Cirrus Logic, Inc. | Noise shapers with shared and independent filters and multiple quantizers and data converters and methods using the same |
US6737999B2 (en) | 2002-09-03 | 2004-05-18 | Analog Devices, Inc. | Mismatch-shaping for a quadrature digital-to-analog converter |
US6727832B1 (en) * | 2002-11-27 | 2004-04-27 | Cirrus Logic, Inc. | Data converters with digitally filtered pulse width modulation output stages and methods and systems using the same |
US6741197B1 (en) * | 2003-01-13 | 2004-05-25 | Cirrus Logic, Inc. | Digital-to-analog converter (DAC) output stage |
-
2005
- 2005-04-22 JP JP2005125268A patent/JP4636926B2/ja not_active Expired - Fee Related
-
2006
- 2006-04-11 CN CN2006100747104A patent/CN1852028B/zh not_active Expired - Fee Related
- 2006-04-20 TW TW095114143A patent/TWI316334B/zh not_active IP Right Cessation
- 2006-04-21 KR KR1020060036158A patent/KR100832615B1/ko not_active IP Right Cessation
- 2006-04-24 US US11/379,975 patent/US7268716B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000349641A (ja) * | 1999-06-07 | 2000-12-15 | Nippon Precision Circuits Inc | デルタシグマ方式d/a変換器 |
JP2001345703A (ja) * | 2000-05-31 | 2001-12-14 | Matsushita Electric Ind Co Ltd | デジタル/アナログ変換装置及びデジタル/アナログ変換方法 |
JP2002314427A (ja) * | 2001-04-05 | 2002-10-25 | Nokia Mobile Phones Ltd | シグマ−デルタ変調器を動作させる方法及びシグマ−デルタ変調器 |
JP2002368620A (ja) * | 2001-06-08 | 2002-12-20 | Mitsubishi Electric Corp | ディジタルδςモジュレータおよびそれを用いたd/aコンバータ |
JP2003224488A (ja) * | 2002-01-29 | 2003-08-08 | Matsushita Electric Ind Co Ltd | ダイレクトコンバージョン受信機 |
Also Published As
Publication number | Publication date |
---|---|
JP2006304084A (ja) | 2006-11-02 |
KR20060111405A (ko) | 2006-10-27 |
TW200638688A (en) | 2006-11-01 |
TWI316334B (en) | 2009-10-21 |
CN1852028B (zh) | 2012-01-11 |
US7268716B2 (en) | 2007-09-11 |
CN1852028A (zh) | 2006-10-25 |
US20060255992A1 (en) | 2006-11-16 |
KR100832615B1 (ko) | 2008-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100832615B1 (ko) | 멀티 비트 δς 변조형 da 컨버터 | |
JP3449254B2 (ja) | D/a変換装置 | |
JP3726574B2 (ja) | D/a変換装置 | |
TW200835164A (en) | Methods and systems for implementing a digital-to-analog converter | |
JP2010124250A (ja) | A/d変換装置、d/a変換装置、信号処理装置 | |
US8160887B2 (en) | Adaptive interpolation in upsampled audio signal based on frequency of polarity reversals | |
JP2021501359A (ja) | 低遅延デシメータ及びインターポレータフィルタ | |
US20240107231A1 (en) | Filters and filter chains | |
US7439440B2 (en) | Audio player using sigma-delta pulse-width modulation | |
JP4934298B2 (ja) | オーディオ信号処理装置 | |
JP4545272B2 (ja) | デジタルアッテネータ、デジタル減衰処理方法 | |
JP2005318123A (ja) | Daコンバータシステムにおける校正装置および校正方法 | |
JP3304611B2 (ja) | オーディオ信号処理装置 | |
JP2970240B2 (ja) | A/d変換器のdcオフセット除去回路 | |
JP2008099182A (ja) | デジタルフィルタ装置 | |
JP4704872B2 (ja) | オーディオ信号出力装置 | |
JP2000269821A (ja) | 予測符号化信号復号化装置及び雑音除去方法 | |
JP4385893B2 (ja) | データ処理回路における係数補間回路 | |
JP4128109B2 (ja) | デジタルシグナルプロセッサ | |
JP4400373B2 (ja) | データ処理回路 | |
JPH03201900A (ja) | 音場補正装置 | |
JP2004289417A (ja) | デジタルフィルタ | |
JP2006279977A (ja) | サンプリング周波数変換装置における位相管理装置 | |
JP2008249971A (ja) | 音声信号処理装置、音声信号処理方法及びプログラム | |
JP2007073107A (ja) | オーディオ信号出力装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080403 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100303 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100309 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100426 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100629 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100924 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20101006 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101026 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101122 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131203 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |