JP4247181B2 - サンプルホールド回路 - Google Patents
サンプルホールド回路 Download PDFInfo
- Publication number
- JP4247181B2 JP4247181B2 JP2004346934A JP2004346934A JP4247181B2 JP 4247181 B2 JP4247181 B2 JP 4247181B2 JP 2004346934 A JP2004346934 A JP 2004346934A JP 2004346934 A JP2004346934 A JP 2004346934A JP 4247181 B2 JP4247181 B2 JP 4247181B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- sample
- transistors
- preamplifier
- hold
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/02—Sample-and-hold arrangements
- G11C27/024—Sample-and-hold arrangements using a capacitive memory element
- G11C27/028—Current mode circuits, e.g. switched current memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/02—Sample-and-hold arrangements
Landscapes
- Amplifiers (AREA)
- Analogue/Digital Conversion (AREA)
- Electronic Switches (AREA)
Description
と、サンプル信号RFとが入力されるトランジスタ11、12、電流源I1を構成するトランジスタ13、トランジスタ11、12のドレイン端子と電位VDD(GND)とを接続する2つの抵抗15、16、トランジスタ11、12のソース端子とトランジスタ13のドレイン端子とを接続する抵抗17、18によって構成され、サンプル信号を増幅してトランジスタ11のドレイン端子としての出力端子から、その増幅結果をコア部に対して出力する。
が与えられるトランジスタ21、22、プリアンプの出力V1がゲート端子に与えられ、VDD(GND)とトランジスタ21との間に接続されるトランジスタ23、トランジスタ21、22のソース端子に接続され、電流源I2として動作するトランジスタ24、トランジスタ23のドレインソース間に並列に挿入されるキャパシタ25によって構成される。
が与えられ、クロックCLKが“L”の期間(ホールド期間)において電流源電流I1は抵抗15、トランジスタ33を介して流れることになる。トランジスタ33のゲートは直流的に“H”に固定されており、トランジスタ33は常にオン状態にある。これに対してトランジスタ34のゲートは直流的に“L”に固定されており、基本的には常にオフである。しかしながらトランジスタ34も交流的には必ずしもオフには限定されず、トランジスタ34はトランジスタ33との間での交流的なバランスをとるために必要なものである。
図4は、本発明の請求項3,4に対応するものであり、請求項3における第7、第8のトランジスタはそれぞれトランジスタ21と37に相当し、静電容量はキャパシタ25に相当し、ダイオードはダイオード36に相当する。また請求項4における第9、第10、第11のトランジスタはそれぞれ、トランジスタ22と38と23に相当する。
2 コア部
3 電流切替回路
11、12、13、21、22、23、24、26、27、31、32、33、34、37、38 トランジスタ
15、16、17、18 抵抗
25 キャパシタ
36 ダイオード
Claims (4)
- 入力アナログ信号が与えられるプリアンプを備えるサンプルホールド回路であって、
入力アナログ信号に対するホールド期間を除くサンプル期間には、前記プリアンプによる該入力アナログ信号の増幅出力が入力として与えられて、該入力アナログ信号の変化に対応する電圧を出力し、該ホールド期間中にはサンプルクロック信号の変化時点における該増幅出力に対応する電圧値をホールドして出力するコア部と、
第1のトランジスタと、前記第1のトランジスタと差動対を構成するトランジスタであってゲート端子に前記入力アナログ信号が与えられる第6のトランジスタと、該第1のトランジスタのドレイン端子と接続された第1の抵抗と、該第6のトランジスタのドレイン端子と接続された第2の抵抗とを有するプリアンプと、
該ホールド期間中において、該プリアンプの出力端に接続され、該プリアンプ内に備えられる前記第1のトランジスタにサンプル期間中に流れていた電流を他の第2のトランジスタに流し、コア部への入力として一定電位を与える電流切替回路と、
を備え、
前記電流切替回路が、
前記第1のトランジスタに接続され、前記サンプルクロック信号がゲート端子に与えられる第3のトランジスタと、
前記第2のトランジスタのドレイン端子とソース端子により接続され、前記第1の抵抗と前記第1のトランジスタとの間にドレイン端子により接続されるトランジスタであって、ゲート端子に該トランジスタを直流的に常にオンとする電位が与えられる第4のトランジスタと、
前記第4のトランジスタと差動対を構成する第5のトランジスタであって、ゲート端子に該第5のトランジスタを直流的に常にオフとする電位が与えられ、前記第2の抵抗と前記第6のトランジスタとの間にドレイン端子により接続される第5のトランジスタと、
を備えるとともに、
前記第2のトランジスタのゲート端子に該サンプルクロック信号の反転信号が与えられることを特徴とするサンプルホールド回路。 - 前記第1のトランジスタのゲート端子に入力アナログ信号の反転信号が与えられることを特徴とする請求項1記載のサンプルホールド回路。
- 前記コア部が、直列に接続され、各ゲートにサンプルクロック信号が与えられる第7、第8のトランジスタと、
該第7、第8のトランジスタの内の1つのトランジスタに接続され、該サンプルクロック信号の変化時点における前記プリアンプの出力に対応する電圧値をホールドする静電容量と、
該静電容量に並列に接続され、該ホールドされる電圧の極性と逆方向の極性を持つダイオードとを備えることを特徴とする請求項1記載のサンプルホールド回路。 - 前記コア部が、
前記第7、第8のトランジスタと差動対を構成し、直列に接続され、各ゲートに前記サンプルクロック信号の反転信号が与えられる第9、第10のトランジスタと、
前記静電容量と、前記第7、第8のトランジスタのうちの1つのトランジスタとの接続点に接続され、ゲート端子に前記プリアンプの出力が与えられる第11のトランジスタとをさらに備えるとともに、
該第9、第10のトランジスタのうちの1つのトランジスタが前記第11のトランジスタのゲート端子に接続されることを特徴とする請求項3記載のサンプルホールド回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004346934A JP4247181B2 (ja) | 2004-11-30 | 2004-11-30 | サンプルホールド回路 |
EP05251345A EP1667163B1 (en) | 2004-11-30 | 2005-03-07 | Sample-hold circuit |
US11/076,924 US7248082B2 (en) | 2004-11-30 | 2005-03-11 | Sample-hold circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004346934A JP4247181B2 (ja) | 2004-11-30 | 2004-11-30 | サンプルホールド回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006157648A JP2006157648A (ja) | 2006-06-15 |
JP4247181B2 true JP4247181B2 (ja) | 2009-04-02 |
Family
ID=36128263
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004346934A Expired - Fee Related JP4247181B2 (ja) | 2004-11-30 | 2004-11-30 | サンプルホールド回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7248082B2 (ja) |
EP (1) | EP1667163B1 (ja) |
JP (1) | JP4247181B2 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2916896B1 (fr) * | 2007-06-01 | 2009-07-17 | E2V Semiconductors Soc Par Act | Echantilonneur-bloqueur a double commutateur |
US7782096B2 (en) * | 2007-08-08 | 2010-08-24 | Texas Instruments Incorporated | Track-and-hold circuit with low distortion |
US7804336B2 (en) * | 2007-10-23 | 2010-09-28 | Texas Instruments Incorporated | Track-and-hold circuit with low distortion |
US7804337B2 (en) * | 2007-10-23 | 2010-09-28 | Texas Instruments Incorporated | Method and apparatus of SFDR enhancement |
US7710084B1 (en) | 2008-03-19 | 2010-05-04 | Fairchild Semiconductor Corporation | Sample and hold technique for generating an average of sensed inductor current in voltage regulators |
US7863875B1 (en) | 2008-04-23 | 2011-01-04 | Fairchild Semiconductor Corporation | Non-linear control techniques for improving transient response to load current step change |
US7764054B1 (en) | 2008-05-21 | 2010-07-27 | Fairchild Semiconductor Corporation | Voltage regulator with current-mode dual-edge width modulation and non-linear control |
WO2010032726A1 (ja) * | 2008-09-17 | 2010-03-25 | 日本電気株式会社 | サンプルホールド回路およびその制御方法 |
JP5365636B2 (ja) * | 2008-09-17 | 2013-12-11 | 日本電気株式会社 | サンプルホールド回路およびその制御方法 |
US7746119B2 (en) * | 2008-09-18 | 2010-06-29 | Power Integrations, Inc. | Leakage compensation for sample and hold devices |
JP5375277B2 (ja) * | 2009-04-02 | 2013-12-25 | ソニー株式会社 | 固体撮像装置、撮像装置、電子機器、ad変換装置、ad変換方法 |
JP5636694B2 (ja) * | 2009-04-03 | 2014-12-10 | ソニー株式会社 | 電子機器、ad変換装置、ad変換方法 |
US8742797B2 (en) * | 2010-03-01 | 2014-06-03 | Hittite Microwave Corporation | Double switched track-and-hold circuit |
US8536850B2 (en) * | 2010-09-13 | 2013-09-17 | Immense Advance Technology Corp. | High side controller capable of sensing input voltage and ouput voltage of a power conversion circuit |
US10425071B2 (en) * | 2016-11-09 | 2019-09-24 | Qualcomm Incorporated | Fast settling peak detector |
US10033398B1 (en) | 2017-07-10 | 2018-07-24 | IQ-Analog Corporation | Multi-zone digital-to-analog converter (DAC) |
US9979582B1 (en) | 2017-07-10 | 2018-05-22 | IQ-Analog Corp. | Multi-zone analog-to-digital converter (ADC) |
JP6830079B2 (ja) * | 2018-03-30 | 2021-02-17 | 日本電信電話株式会社 | トラック・アンド・ホールド回路 |
US11830560B2 (en) * | 2020-01-28 | 2023-11-28 | Nippon Telegraph And Telephone Corporation | Track-and-hold circuit |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09130168A (ja) | 1995-11-02 | 1997-05-16 | Hitachi Ltd | トラック/ホールドアンプ |
JPH09153593A (ja) * | 1995-11-30 | 1997-06-10 | Nec Corp | BiMOS論理回路 |
US6028459A (en) * | 1998-04-20 | 2000-02-22 | National Semiconductor Corporation | Track and hold circuit with clamp |
KR100747808B1 (ko) | 2000-03-28 | 2007-08-08 | 코닌클리즈케 필립스 일렉트로닉스 엔.브이. | 트랙 및 홀드 증폭기 |
US6433595B1 (en) * | 2001-09-05 | 2002-08-13 | Qantec Communication, Inc. | Method of system circuit design and circuitry for high speed data communication |
JP2004040301A (ja) * | 2002-07-01 | 2004-02-05 | Nec Corp | スタティック型フリップフロップ回路 |
US6798263B1 (en) * | 2002-11-25 | 2004-09-28 | Applied Micro Circuits Corporation | Reset feature for a low voltage differential latch |
US7034594B2 (en) * | 2004-04-28 | 2006-04-25 | Seiko Epson Corporation | Differential master/slave CML latch |
-
2004
- 2004-11-30 JP JP2004346934A patent/JP4247181B2/ja not_active Expired - Fee Related
-
2005
- 2005-03-07 EP EP05251345A patent/EP1667163B1/en not_active Ceased
- 2005-03-11 US US11/076,924 patent/US7248082B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7248082B2 (en) | 2007-07-24 |
EP1667163A3 (en) | 2007-11-07 |
EP1667163B1 (en) | 2011-05-25 |
JP2006157648A (ja) | 2006-06-15 |
EP1667163A2 (en) | 2006-06-07 |
US20060114033A1 (en) | 2006-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4247181B2 (ja) | サンプルホールド回路 | |
US7511554B2 (en) | Systems and methods for level shifting using AC coupling | |
JP5431992B2 (ja) | トランスミッションゲート及び半導体装置 | |
US7868695B2 (en) | Differential amplifier | |
JP2002314398A (ja) | 半導体集積回路 | |
US9490758B2 (en) | Power amplifier | |
US8456343B2 (en) | Switched capacitor type D/A converter | |
US9136828B2 (en) | Current mode logic latch | |
US8427204B2 (en) | Mixed-mode input buffer | |
JPH04313907A (ja) | 信号処理装置 | |
EP3826176B1 (en) | High-linearity input buffer | |
CN107070405A (zh) | 一种振荡器装置 | |
US7242262B2 (en) | Pulse polarity modulation circuit | |
JP2009230842A (ja) | サンプルホールド回路 | |
JP2009526475A (ja) | 単一電流を用いる二出力差動線路ドライバ | |
JP5195145B2 (ja) | 差動増幅器 | |
US6559716B2 (en) | Switchable operational amplifier for switched op-amp applications | |
US8354874B1 (en) | Kickback cancellation in class B type circuits using AC coupling | |
JP4183599B2 (ja) | 差動出力回路 | |
US11967395B2 (en) | Buffers and multiplexers | |
JP4623286B2 (ja) | デューティ調整回路 | |
JP4780302B2 (ja) | 高周波スイッチ回路 | |
CN112088488B (zh) | 放大器电路 | |
EP2461483A1 (en) | Transfer gate circuit, and power combining circuit, power amplifying circuit, transmission device, and communication device using the transfer gate circuit | |
JPH09284001A (ja) | パルス出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080701 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080708 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080908 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080930 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081201 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20081208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090106 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090109 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120116 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130116 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130116 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140116 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |