[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

WO2018173125A1 - 太陽電池セルおよび太陽電池モジュール - Google Patents

太陽電池セルおよび太陽電池モジュール Download PDF

Info

Publication number
WO2018173125A1
WO2018173125A1 PCT/JP2017/011256 JP2017011256W WO2018173125A1 WO 2018173125 A1 WO2018173125 A1 WO 2018173125A1 JP 2017011256 W JP2017011256 W JP 2017011256W WO 2018173125 A1 WO2018173125 A1 WO 2018173125A1
Authority
WO
WIPO (PCT)
Prior art keywords
back surface
electrode
solar cell
semiconductor substrate
light receiving
Prior art date
Application number
PCT/JP2017/011256
Other languages
English (en)
French (fr)
Inventor
裕樹 長谷川
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to PCT/JP2017/011256 priority Critical patent/WO2018173125A1/ja
Priority to JP2019506585A priority patent/JPWO2018173125A1/ja
Priority to CN201780087633.2A priority patent/CN110419112A/zh
Priority to TW107108438A priority patent/TWI668880B/zh
Publication of WO2018173125A1 publication Critical patent/WO2018173125A1/ja

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Definitions

  • the present invention relates to a solar battery cell and a solar battery module.
  • a passivation film has been used for the purpose of suppressing the carrier recombination rate on the surface of the silicon substrate on the light receiving surface side.
  • the passivation film has a function to directly reduce the recombination center at the interface between the silicon substrate and the passivation film by terminating the dangling bonds depending on the relationship between the passivation film and silicon, or by processing before and after the passivation film is formed. have.
  • the passivation film has a function of suppressing a recombination rate due to an electric field effect by causing an electric field barrier at the interface by including a fixed charge in the interface between the silicon substrate and the passivation film.
  • Patent Document 1 by providing a passivation film on the back surface that is the non-light-receiving surface side of the solar battery cell, and providing a PERC (Passivated Emitter and Rear Cell) structure that aims to improve characteristics on the back surface side. It has been found that further improvement in characteristics can be achieved.
  • Al 2 O 3 aluminum oxide
  • SiN film silicon nitride film
  • the electrodes of adjacent solar cells are electrically joined by a tab.
  • the tab is connected to the electrode of the solar battery cell, the residual thermal stress due to the heating of the tab connection process is applied to the solar battery cell.
  • residual thermal stress is applied to the hole portion provided on the back surface of the silicon substrate, so that a crack occurs in the silicon substrate of the solar battery cell starting from the hole portion, and the manufacturing yield at the time of manufacturing the solar cell module is increased.
  • the output of the solar cell module is reduced when an external force is applied to the solar cell module, thereby reducing the output of the solar cell module and reducing the reliability of the solar cell module.
  • the present invention has been made in view of the above, and is intended to improve the characteristics of a solar battery cell using a back surface passivation film, and to suppress the occurrence of problems due to the connection of tab wires to the solar battery cell.
  • the purpose is to obtain a cell.
  • a solar cell according to the present invention includes a first conductivity type silicon substrate, and a back surface passivation film formed on the back surface of the silicon substrate facing the light receiving surface.
  • a plurality of contact holes that penetrate the back surface passivation film and reach the surface layer of the back surface of the silicon substrate from the surface of the back surface passivation film, and are arranged side by side along the first direction on the back surface passivation film, along the first direction
  • the solar battery cell is provided with a contact hole avoiding a region adjacent to the first back electrode in the first direction.
  • the solar battery cell according to the present invention is intended to improve the characteristics of the solar battery cell by the back surface passivation film, and to obtain a solar battery cell capable of suppressing the occurrence of defects due to the connection of the tab wire to the solar battery cell. There is an effect.
  • the perspective view which looked at the solar cell module concerning embodiment of this invention from the light-receiving surface side The disassembled perspective view which looked at the solar cell module concerning embodiment of this invention from the light-receiving surface side Sectional drawing of the principal part of the solar cell module concerning embodiment of this invention.
  • the perspective view which looked at the solar cell array concerning embodiment of this invention from the back surface side The perspective view which looked at the solar cell string concerning embodiment of this invention from the light-receiving surface side
  • the perspective view which looked at the solar cell string concerning embodiment of this invention from the back surface side The top view which looked at the photovoltaic cell concerning embodiment of this invention from the light-receiving surface side
  • FIG. 9 is a cross-sectional view showing a configuration of a solar battery cell according to an embodiment of the present invention, and is a cross-sectional view of a main part taken along line IX-IX in FIG.
  • FIG. 9 is a cross-sectional view showing a configuration of a solar battery cell according to an embodiment of the present invention, and is a cross-sectional view of a main part taken along line XX in FIG.
  • the principal part enlarged view of the back surface of the photovoltaic cell concerning embodiment of this invention
  • the flowchart which shows the procedure of the manufacturing method of the photovoltaic cell concerning embodiment of this invention.
  • the conceptual diagram which shows the presence of the damage layer in the semiconductor substrate which consists of p-type silicon doped with boron in embodiment of this invention shows the state which removed the damage layer which exists in the surface of a semiconductor substrate in embodiment of this invention
  • Schematic sectional view showing a planarization step on the back side of the semiconductor substrate in the embodiment of the present invention Schematic cross-sectional view showing a step of forming a back surface passivation film and a cap film on the back surface of the semiconductor substrate in the embodiment of the present invention
  • FIG. 1 is a perspective view of a solar cell module 100 according to an embodiment of the present invention as viewed from the light receiving surface side.
  • FIG. 2 is an exploded perspective view of the solar cell module 100 according to the embodiment of the present invention as viewed from the light receiving surface side.
  • FIG. 3 is a cross-sectional view of a main part of the solar cell module 100 according to the embodiment of the present invention.
  • the solar cell module 100 according to the present embodiment has the light receiving surface side of the solar cell array 70 covered with the light receiving surface side sealing material 33 and the light receiving surface protection material 31, and the solar cell array.
  • the back surface side facing the light receiving surface in 70 is covered with the back surface side sealing material 34 and the back surface protection material 32, and the outer periphery is surrounded by a reinforcing frame 40.
  • FIG. 4 is a perspective view of the solar cell array 70 according to the embodiment of the present invention as seen from the back side.
  • FIG. 5 is a perspective view of the solar cell string 50 according to the embodiment of the present invention as viewed from the light receiving surface side.
  • FIG. 6 is a perspective view of the solar cell string 50 according to the embodiment of the present invention as seen from the back side.
  • FIG. 7 is a plan view of the solar battery cell 10 according to the embodiment of the present invention as viewed from the light receiving surface side.
  • FIG. 8 is a plan view of the solar battery cell 10 according to the embodiment of the present invention as viewed from the back surface side facing the light receiving surface side. In FIG. 8, an example of the position where the tab line 20 is joined is indicated by a broken line.
  • the solar cell array 70 is configured by a plurality of solar cell strings 50 being electrically and mechanically joined in series or in parallel by horizontal tab wires 25 and output tab wires 26.
  • the solar cell string 50 includes a plurality of solar cells 10 each having a rectangular shape arranged adjacent to each other and electrically and mechanically connected in series with tab wires 20. It is configured. As shown in FIGS. 3 to 6, the plurality of solar cells 10 are connected in series in the X direction in the drawing, which is the first direction, by tab wires 20. The first direction is a connection direction of the plurality of solar cells 10 connected by the tab wire 20.
  • the solar cell 10 has a light receiving surface of a semiconductor substrate which is a first main surface of a semiconductor substrate 11 having a quadrangular shape formed of a p-type single crystal silicon substrate in which an n-type impurity diffusion layer is formed and a pn junction is formed.
  • a semiconductor substrate 11 On the 11A side, an uneven shape is formed by texture etching in order to increase the light collection rate.
  • the outer shape of the semiconductor substrate 11 has a square shape in the surface direction of the semiconductor substrate 11.
  • the n-type impurity diffusion layer is formed on the light receiving surface 11A side of the semiconductor substrate.
  • a silicon nitride film as an antireflection film is formed on the light receiving surface 11A of the semiconductor substrate. In the drawings, the uneven shape and the antireflection film are not shown.
  • a light receiving surface electrode 12 is formed on the light receiving surface 11 ⁇ / b> A side of the semiconductor substrate, and a back electrode 13 is formed on the back surface 11 ⁇ / b> B side of the semiconductor substrate that is the second main surface of the semiconductor substrate 11.
  • a plurality of light receiving surface grid electrodes 12G which are light receiving surface current collecting electrodes for collecting electrons generated by photo-electron conversion, and tab wires 20 are provided.
  • a light receiving surface bus electrode 12B which is a light receiving surface bonding electrode to be bonded, is formed.
  • the light-receiving surface grid electrode 12G is an electrode for collecting photocurrent. In order to collect photocurrent while preventing the sunlight from reaching the inside of the solar battery cell 10, a plurality of thin linear electrodes are used. These are formed side by side in parallel.
  • the light-receiving surface bus electrodes 12B are provided in four rows in a line over almost the entire length of the solar cells 10 along the first direction which is the connecting direction of the solar cells 10 as shown in FIG. ing. That is, the light receiving surface bus electrode 12B is provided so as to be connected to all the light receiving surface grid electrodes 12G along a direction orthogonal to the light receiving surface grid electrode 12G.
  • FIGS. 1, 2, 4 and 5 show a case where the light receiving surface bus electrodes 12B are provided in two rows.
  • the light-receiving surface bus electrode 12 ⁇ / b> B is an electrode provided to be electrically connected to the tab wire 20.
  • the light-receiving surface bus electrode 12B and the light-receiving surface grid electrode 12G are formed by applying and baking a conductive paste having metal particles in a desired range.
  • the back surface collecting electrode 13 a containing aluminum (Al) and the back surface joining electrode 13 b containing silver (Ag) are formed on the back surface 10 B side of the solar battery cell, and the back surface electrode 13 is configured. is doing.
  • the back surface collecting electrode 13a is an electrode provided to form a back surface electric field layer (not shown) for improving the open circuit voltage and the short circuit current, and to collect the current on the back surface side, and is substantially the back surface 10B of the solar battery cell. Cover the whole area.
  • the back junction electrode 13b is an electrode provided for taking out the holes collected by the back collector electrode 13a to the outside and making contact with the external electrode.
  • the back surface bonding electrode 13 b is an electrode provided to be electrically bonded to the tab wire 20.
  • the back surface joining electrode 13b is provided along the 1st direction which is the connection direction of the photovoltaic cell 10, similarly to the light-receiving surface bus electrode 12B. And the back surface joining electrode 13b is arrange
  • back junction electrodes 13 b of the present embodiment are arranged in four rows in a stepping stone shape over almost the entire length of solar cells 10 along a first direction that is a connecting direction of solar cells 10. Is provided.
  • the back junction electrode 13b By forming the back junction electrode 13b in a stepping stone shape, the amount of silver used can be suppressed and the manufacturing cost can be suppressed.
  • the back surface collecting electrode 13a and the back surface bonding electrode 13b are formed by applying and baking a conductive paste having metal particles such as Al or Ag in a desired range.
  • FIG. 9 is a cross-sectional view showing the configuration of the solar battery cell 10 according to the embodiment of the present invention, and is a cross-sectional view taken along the line IX-IX in FIG.
  • FIG. 10 is a cross-sectional view showing the configuration of the solar battery cell 10 according to the embodiment of the present invention, and is a cross-sectional view of the main part along the line XX in FIG. 9 and 10, the tab wire 20 connected to the solar battery cell 10 is also shown.
  • an n-type impurity which is an impurity diffusion layer in which an n-type impurity is diffused by phosphorus diffusion on the light receiving surface side of the semiconductor substrate 1 made of p-type silicon which is the first conductivity type.
  • a diffusion layer 3 is formed, and an antireflection film 4 made of a silicon nitride film is formed.
  • a p-type single crystal or polycrystalline silicon substrate can be used.
  • the semiconductor substrate 1 is not limited to this, and an n-type silicon substrate may be used.
  • the antireflection film 4 may be a silicon oxide film.
  • minute irregularities are formed as a texture structure. The micro unevenness increases the area for absorbing light from the outside on the light receiving surface, suppresses the reflectance on the light receiving surface, and has a structure for confining light. In FIG. 9 and FIG. 10, the illustration of minute irregularities is omitted for convenience.
  • the above-described light receiving surface electrode 12 is provided so as to penetrate the antireflection film 4 and be electrically connected to the n-type impurity diffusion layer 3.
  • a plurality of elongated light receiving surface grid electrodes 12G are arranged in the in-plane direction of the light receiving surface of the semiconductor substrate 1, and a light receiving surface bus electrode 12B that is electrically connected to the light receiving surface grid electrode 12G is a semiconductor. It is provided so as to be orthogonal to the light receiving surface grid electrode 12G in the in-plane direction of the light receiving surface of the substrate 1, and is electrically connected to the n-type impurity diffusion layer 3 at the bottom.
  • the longitudinal direction of the light-receiving surface bus electrode 12B is the same direction as the first direction described above, and is the connection direction of the plurality of solar cells 10 connected by the tab wires 20.
  • the longitudinal direction of the light receiving surface bus electrode 12B is the same as the second direction orthogonal to the first direction in the plane of the semiconductor substrate 1.
  • the tab wire 20 is soldered to the light-receiving surface bus electrode 12 ⁇ / b> B of the light-receiving surface electrode 12 as shown in FIGS. 9 and 10 when the solar battery module is manufactured using the solar cells 10. 9 and 10, only the light receiving surface bus electrode 12B of the light receiving surface electrode 12 is shown.
  • a cap film 6 made of a silicon oxynitride film (SiON) and protecting the back surface passivation film 5 is provided over the entire surface.
  • the cap film 6 may be a silicon nitride film (SiN film).
  • the cap film 6 is provided with dot-like contact holes 6H penetrating in the thickness direction.
  • the back surface passivation film 5 is provided with dot-like contact holes 5 ⁇ / b> H extending in the contact holes 6 ⁇ / b> H and reaching the back surface of the semiconductor substrate 1 arranged in a lattice pattern.
  • the contact holes 5H extend to the surface layer on the back surface of the semiconductor substrate 1, and the dot-like contact holes 1H are arranged in a lattice pattern.
  • the contact holes 6H, the contact holes 5H, and the contact holes 1H constitute contact holes 7 arranged in a lattice pattern.
  • the contact hole 7 has a circular cross section along the plane of the semiconductor substrate 1.
  • the contact hole 7 is constituted by the contact hole 5H and the contact hole 1H.
  • the contact holes 7 are provided in a circle having a diameter of about 20 nm to 100 nm at intervals of 0.5 mm to 1 mm. Further, the contact hole 7 is not limited to a circular shape in cross section along the plane of the semiconductor substrate 1.
  • the back electrode 13 described above is provided on the back surface of the semiconductor substrate 1 so as to be electrically connected to the back surface of the semiconductor substrate 1.
  • a back surface collecting electrode 13 a that fills the contact hole 7 and covers the entire back surface passivation film 5 in the in-plane direction of the back surface passivation film 5 is provided.
  • a back surface bonding electrode 13 b that is surrounded by the back surface current collecting electrode 13 a and electrically connected to the back surface current collecting electrode 13 a is provided.
  • the back current collecting electrode 13a is a point contact that is electrically connected to the back surface of the semiconductor substrate 1 in a contact hole 1H.
  • the tab wire 20 is soldered to the back surface joining electrode 13b among the back surface electrodes 13 as shown in FIGS. 9 and 10 when the solar cell module 100 is manufactured.
  • the solar battery cell 10 has a thickness of 200 ⁇ m, a vertical width of 156 mm, and a horizontal width of 156 mm.
  • the light receiving surface bus electrodes 12B have a width of 1 mm and a length of 155 mm, and four light receiving surface bus electrodes 12B are arranged at 39 mm intervals on the light receiving surface side of the solar battery cell 10.
  • the light-receiving surface grid electrode 12G has a width of 50 ⁇ m to 100 ⁇ m and a length of 155 mm.
  • the direction perpendicular to the longitudinal direction of the light-receiving surface bus electrode 12B is the longitudinal direction, and 156 at equal intervals of 1 mm to 2 mm. 78 books are provided.
  • the back junction electrode 13b has a square shape with a width of 2 mm and a length of 2 mm, and is parallel to the longitudinal direction of the light receiving surface bus electrode 12B at a position corresponding to the light receiving surface bus electrode 12B on the back surface side of the solar battery cell 10. 6 to 10 pieces are arranged in four rows evenly at intervals of 26 mm to 15 mm in a row having a long direction as a long direction.
  • a back surface electric field which is a p + region in which aluminum is diffused from the back surface collecting electrode 13a to the surface layer on the surface layer at a high concentration.
  • BSF Back Surface Field
  • the BSF layer 8 is formed in a region adjacent to the contact hole 1H in the surface layer on the back surface of the semiconductor substrate 1.
  • electricity generated by the solar cells flows from the semiconductor substrate 1 through a path of the BSF layer 8, the back current collecting electrode 13 a, and the back surface joining electrode 13 b.
  • FIG. 11 is an enlarged view of a main part of the back surface of the solar battery cell 10 according to the embodiment of the present invention.
  • contact hole 7 is provided in a region other than tab line connection region 14 on the back surface of semiconductor substrate 1 as shown in FIG. 8. That is, in the solar battery cell 10, the contact hole 7 is not provided in the tab line connection region 14 on the back surface.
  • the tab line connection region 14 is a region corresponding to a predetermined region to which the tab line 20 is connected on the back surface of the semiconductor substrate 1 or a region to which the tab line 20 is likely to be connected. It is provided over the entire length.
  • the area where the tab line 20 is likely to be connected is an area where the tab line 20 is likely to be connected when the tab line 20 is connected with a displacement from a predetermined connection position.
  • four tab line connection regions 14 are provided, for example, at a width of 2 mm ⁇ a length of 156 mm at an interval of 39 mm. In FIG. 8, for convenience, the tab line connection region 14 is indicated by a broken line including a region exceeding the lateral width on the back surface of the semiconductor substrate 1.
  • the tab line connection region 14 includes a solar cell 10 when the width of the tab region 20 is W and the first region 14 a that is adjacent to the back surface bonding electrode 13 b in the first direction.
  • a second region 14b that is a region within a distance of W / 2 from a pair of sides along the first direction in a second direction orthogonal to the first direction in the surface of the back surface of .
  • the second direction is the Y direction in the figure, and is the width direction of the direct back junction electrode 13b.
  • the tab wire 20 When manufacturing the solar cell module 100 by connecting the tab wire 20 to the electrode of the solar battery cell 10, the tab wire 20 is soldered to the light-receiving surface bus electrode 12B and the back surface joining electrode 13b as shown in FIGS. Attached. And the residual stress generate
  • the thickness of the semiconductor substrate 11 is about 200 ⁇ m, which is very small compared to the arrangement interval of the back surface bonding electrodes 13 b, is not relaxed by the thickness of the semiconductor substrate 11, and is transmitted to the back surface side of the semiconductor substrate 11.
  • the light receiving surface bus electrode 12 ⁇ / b> B and the back surface bonding electrode 13 b are provided at corresponding positions in the surface of the semiconductor substrate 1. Therefore, the vicinity of the back surface bonding electrode 13b on the back surface side of the semiconductor substrate 1 is affected by the residual thermal stress generated near the back surface bonding electrode 13b when the tab wire 20 is connected, and the light receiving surface bus electrode when the tab wire 20 is connected. Under the influence of the residual thermal stress generated in the vicinity of 12B, many residual thermal stresses are applied.
  • the tab line connection region 14 including the first region 14 a and the second region 14 b described above on the back surface side of the semiconductor substrate 1 remains due to the connection of the tab wire 20 to the back surface bonding electrode 13 b on the back surface side of the semiconductor substrate 1.
  • the contact hole 7, more specifically, the contact hole 1H is provided in a region other than the tab line connection region 14 on the back surface of the semiconductor substrate 1, so that the vicinity of the light receiving surface bus electrode 12B and the back surface bonding electrode 13b.
  • the influence of the residual thermal stress generated in the vicinity on the contact hole 1H can be suppressed. That is, in the solar battery cell 10, the influence of the residual thermal stress caused by the connection of the tab wire 20 to the back surface bonding electrode 13b and the influence of the residual thermal stress caused by the connection of the tab wire 20 to the light receiving surface bus electrode 12B are affected.
  • the contact hole 1H is not provided in the tab line connection region 14 in the vicinity of the receiving back junction electrode 13b.
  • the thermal stress is applied to the contact hole 1H provided on the back surface of the semiconductor substrate 1 due to the influence of the residual thermal stress generated in the vicinity of the light-receiving surface bus electrode 12B and the back surface bonding electrode 13b.
  • Generation of cracks in the cell 10 can be suppressed.
  • the solar cell 10 can suppress the deterioration of the manufacturing yield of the solar cell 10 and the output decrease of the solar cell module 100 due to the influence of the residual thermal stress generated in the vicinity of the light receiving surface bus electrode 12B.
  • the contact hole 7 it is preferable not to provide the contact hole 7 because there is a concern that the residual thermal stress is generated just above the tab wire 20. Therefore, it is preferable not to provide the contact hole 7 in the first region 14a which is a region adjacent to the back surface bonding electrode 13b in the first direction. That is, the contact hole 7 is preferably provided so as to avoid the first region 14a that is a region adjacent to the back surface bonding electrode 13b in the first direction.
  • the tab line 20 when the tab line 20 is connected, the tab line 20 may be displaced from a predetermined connection position. It is preferable to selectively form the contact hole 7 in consideration of such a positional deviation of the tab line 20. Regarding the positional deviation of the tab wire 20, it is preferable that at least half of the tab wire 20 in the width direction is solder-bonded to the back surface bonding electrode 13 b in consideration of the current collection effect from the back surface bonding electrode 13 b.
  • the width of the tab line 20 is W
  • the non-contact hole region where the contact hole 7 is not formed is preferably in a range of W / 2 in consideration of the positional deviation of the tab line 20.
  • the contact hole 7 in the second region 14b which is a region within the distance range of / 2. That is, the contact hole 7 is preferably provided so as to avoid the second region 14b that is a region adjacent to the back surface bonding electrode 13b in the first direction.
  • the width of the light receiving surface bus electrode 12B and the width of the tab line are set to the same width, for example, 1 mm.
  • the width of the back surface bonding electrode 13b is about 1 mm wider than the width of the tab line in consideration of the manufacturing accuracy of the back surface bonding electrode 13b and the tab line, for example, about 2 mm.
  • the width of the tab wire 20 is W
  • the width of the back surface bonding electrode 13b in the second direction is 2W
  • the contact hole 7 is formed in the second direction. It is not provided within the range of a distance of 2 W from the center position C of the back junction electrode 13b.
  • FIG. 12 is a flowchart showing the procedure of the method for manufacturing the solar battery cell 10 according to the embodiment of the present invention.
  • FIG. 13 to FIG. 20, FIG. 22 and FIG. 23 are cross-sectional views showing a method for manufacturing the solar battery cell 10 according to the embodiment of the present invention.
  • FIG. 21 is a schematic plan view showing a region where a contact hole is formed on the back surface side of the semiconductor substrate in the embodiment of the present invention.
  • FIG. 13 is a conceptual diagram showing the presence of the damage layer 15 in the semiconductor substrate 1 made of p-type silicon doped with boron (B) in the embodiment of the present invention.
  • FIG. 14 is a conceptual diagram showing a state in which the damaged layer 15 existing on the surface of the semiconductor substrate 1 is removed in the embodiment of the present invention.
  • 13 and 14 show a semiconductor substrate 1 which is a p-type single crystal silicon substrate cut from a silicon ingot with a wire saw.
  • a cylindrical ingot is produced by, for example, a pulling method.
  • a cylindrical p-type silicon ingot is obtained by doping boron into silicon melted at around 1400 ° C. to generate holes in the silicon and pulling it up by a pulling method.
  • doping boron with silicon lowers the resistance inside the silicon ingot, but there is a concern that the purity of the silicon will be lowered, that is, the number of electrons that can be taken out will be reduced and the crystal quality will be lowered. Care must be taken with the amount. Such a decrease in purity is widely known to be particularly noticeable in the case of single crystal silicon with stable quality, and is often managed by the specific resistance of silicon.
  • impurities such as tungsten, titanium, iron, aluminum, and nickel in silicon forms a level at the center of the crystal defect and the band gap of silicon, which occurs inside the silicon substrate of solar cell 10. Note that the recombination of the generated carriers is accelerated and the current that can be taken out is reduced.
  • the cylindrical p-type silicon ingot is cut into ingot-sized blocks with a band saw, and then sliced into a practical semiconductor substrate 1 for a solar cell with a multi-wire saw.
  • the damage layer 15 generated by machining remains on the surface of the semiconductor substrate 1 sliced by the multi-wire saw, and the solar battery cell 10 with high photoelectric conversion efficiency cannot be produced as it is. Therefore, the damage layer 15 can be removed by etching using a caustic aqueous solution typified by sodium hydroxide or potassium hydroxide, or etching using an acid solution such as a mixed solution of hydrofluoric acid and nitric acid at room temperature. Done.
  • the damage layer 15 generally remains to a depth of about 10 ⁇ m, although it varies depending on the method of slicing the p-type silicon substrate. Then, it is necessary to vary the etching processing time depending on the remaining degree of the damaged layer 15.
  • FIG. 15 is a schematic cross-sectional view showing a texture etching process for forming a texture structure on the surface of the semiconductor substrate 1 in the embodiment of the present invention.
  • the semiconductor substrate 1 is etched to form a texture structure on the surface of the semiconductor substrate 1 with a depth of about 1 ⁇ m to 10 ⁇ m as shown in FIG. Unevenness 2 is formed.
  • Etching to form a texture structure is generally performed using a mixed solution method in which isopropyl alcohol (IPA) is mixed with an alkaline aqueous solution such as an aqueous sodium hydroxide solution, but a dry etching method is selected. You can also
  • the light incident on the surface is reflected about 35%, and the amount of light that can be taken into the semiconductor substrate 1 is reduced.
  • the texture structure on the light receiving surface side of the semiconductor substrate 1
  • light is diffusely reflected on the surface of the minute irregularities 2, multiple reflection of light is generated on the surface of the solar battery cell 10, and the reflectance is effectively increased.
  • the electric current value which can be taken out with the photovoltaic cell 10 can be improved, and photoelectric conversion efficiency can be improved.
  • FIG. 16 is a schematic cross-sectional view showing an impurity diffusion step for forming n-type impurity diffusion layer 3 in semiconductor substrate 1 in the embodiment of the present invention.
  • a PN junction that is the basic structure of the solar cell is formed in step S20.
  • phosphorus (P) is diffused from the surface by thermal diffusion to the semiconductor substrate 1 having a textured structure on the surface, and as shown in FIG. 16, the sheet resistance is 60 ⁇ / sq. To 200 ⁇ / sq.
  • n-type impurity diffusion layer 3 is formed on the surface layer of semiconductor substrate 1.
  • the vapor phase diffusion of phosphorus with respect to the semiconductor substrate 1 is generally performed in a phosphorus oxychloride (POCl 3 ) atmosphere.
  • POCl 3 phosphorus oxychloride
  • the surface of the semiconductor substrate 1 immediately after the formation of the n-type impurity diffusion layer 3 is a phosphorus glass layer 3a which is a film mainly composed of glass and containing P 2 O 5 and SiO 2. Therefore, it is removed using a treatment liquid typified by hydrofluoric acid. By removing the phosphorous glass layer 3a, it is possible to improve light transmittance and prevent recombination of carriers generated in the solar battery cell 10.
  • a re-diffusion process that is, a drive-in process is performed.
  • FIG. 17 is a schematic cross-sectional view showing a flattening step on the back surface side of the semiconductor substrate 1 in the embodiment of the present invention.
  • step S30 a planarization process is performed in which the n-type impurity diffusion layer 3 formed on the back surface side of the semiconductor substrate 1 is removed and the back surface side of the semiconductor substrate 1 is planarized. Thereby, the n-type impurity diffusion layer 3 is formed on the light receiving surface side, and the semiconductor substrate 11 having a flat back surface is obtained.
  • the semiconductor substrate 1 is immersed in a hydrofluoric acid solution, thereby removing the n-type impurity diffusion layer 3 on the end surface and the back surface side of the semiconductor substrate 1. . Then, with the light receiving surface side protected, the back surface of the semiconductor substrate 1 is flattened by etching the back surface of the semiconductor substrate 1 with a mixed acid of hydrogen fluoride aqueous solution and nitric acid or an alkaline aqueous solution.
  • the planarization process on the back surface of the semiconductor substrate 1 is a process necessary for stably producing the PERC structure.
  • n-type impurity diffusion layer 3 may not be formed in advance on the back side of the semiconductor substrate 1.
  • FIG. 18 is a schematic cross-sectional view showing a process of forming the back surface passivation film 5 and the cap film 6 on the back surface of the semiconductor substrate 1 in the embodiment of the present invention.
  • the back surface passivation film 5 made of aluminum oxide (Al 2 O 3 ) having a film thickness of about 5 nm to 20 nm, and the film thickness from 100 nm.
  • a cap film 6 made of a silicon oxynitride film (SiON) of about 150 nm is formed on the back surface of the semiconductor substrate 1 in this order.
  • a plasma CVD method can be used to form the back surface passivation film 5 and the cap film 6.
  • the back surface passivation film 5 By forming the back surface passivation film 5, the disappearance of carriers at the interface between the silicon surface on the back surface of the semiconductor substrate 1 and the back surface passivation film 5 is suppressed, and red light having a long wavelength is reflected on the back surface passivation film 5. Thus, the effect of improving the photoelectric conversion efficiency by returning to the semiconductor substrate 1 can be expected.
  • FIG. 19 is a schematic cross-sectional view showing a process of forming the antireflection film 4 on the light receiving surface side of the semiconductor substrate 11 in the embodiment of the present invention.
  • the antireflection film 4 made of a SiNHO film having a film thickness of 65 nm to 90 nm is formed on the n-type impurity diffusion layer 3. It is formed on the light receiving surface side of the semiconductor substrate 1, that is, on the n-type impurity diffusion layer 3.
  • the antireflection film 4 for example, a plasma chemical vapor deposition (CVD) method is used, and a silicon nitride film is formed as the antireflection film 4 using a mixed gas of silane, ammonia, and oxygen. Note that a silicon oxide film may be formed as the antireflection film 4.
  • CVD plasma chemical vapor deposition
  • the antireflection film 4 is formed, and at the same time, hydrogen ions and radicals generated during the formation process of the antireflection film 4 are generated on the surface of the semiconductor substrate 11 and the crystal grain boundaries. It is possible to eliminate the existing dangling bonds and obtain an effect of improving the crystal quality.
  • the dangling bond means a state in which the bonding of silicon atoms existing on the substrate surface is broken. By bonding with the hydrogen ions and radicals, the level is moved to the end of the band gap and the recombination rate is lowered. It becomes possible.
  • the interference between the light reflected by the surface of the antireflection film 4 and the surface of the semiconductor substrate 11 is used, so that their periods cancel each other and the reflected light is not detected. Is an appropriate state.
  • members such as a cover glass and a sealing material, which will be described later, and attention should be paid to the fact that the specification of the appropriate antireflection film 4 described above changes.
  • FIG. 20 is a schematic cross-sectional view showing a process of forming the contact hole 7 on the back side of the semiconductor substrate 1 in the embodiment of the present invention.
  • the contact hole 5H is formed on the entire surface of the region excluding the tab line connection region 14 on the back surface side of the semiconductor substrate 1.
  • the contact holes 6H and the contact holes 5H are formed in a lattice shape having a predetermined interval using, for example, a laser. When only the back surface passivation film 5 is formed without forming the cap film 6, only the contact hole 5H is formed.
  • a contact hole 1H having the same predetermined contact hole diameter and predetermined contact hole depth as the contact hole 5H is formed on the back surface of the semiconductor substrate 1 in a region corresponding to the lower portion of the contact hole 5H using a laser.
  • a contact hole 7 having a predetermined contact hole diameter and a predetermined contact hole depth in which the contact hole 6H, the contact hole 5H, and the contact hole 1H communicate with each other is formed on the back surface side of the semiconductor substrate 1.
  • FIG. 21 is a schematic plan view showing a region where the contact hole 7 is formed on the back surface side of the semiconductor substrate 1 in the embodiment of the present invention.
  • the contact holes 7 are uniformly arranged in a dot shape in a region other than the tab line connection region 14 on the back surface of the semiconductor substrate 1.
  • the contact holes 7 are arranged at equal intervals on the entire back surface of the semiconductor substrate 1 at intervals of about 0.5 mm to 1 mm. In FIG. 21, the interval and quantity of the adjacent contact holes 7 are schematically shown.
  • the hole machining can be substituted by using an electrode material having fire-through performance when the back electrode 13 is formed. Is also possible.
  • FIG. 22 is a schematic cross-sectional view showing a process of printing an electrode material paste for forming the light-receiving surface electrode 12 and the back electrode 13 on the front and back surfaces of the semiconductor substrate 11 in the embodiment of the present invention.
  • the back surface bonding electrode material paste 16a which is the electrode material of the back surface bonding electrode 13b and contains silver and glass is used to form the back surface by screen printing on the cap film 6 on the back surface of the semiconductor substrate 11, as shown in FIG.
  • the pattern of the bonding electrode 13b is selectively printed.
  • the back surface bonding electrode material paste 16a is printed on the cap film 6 in a lattice shape having a predetermined interval in a predetermined formation region of the tab line connection region 14 where the contact hole 7 is not formed.
  • the back surface bonding electrode material paste 16 a is printed on the back surface passivation film 5.
  • a general screen printer is used for screen printing. That is, by scanning the squeegee on the printing mask on which the electrode material paste is placed, the electrode material paste is printed on the printing surface of the semiconductor substrate 11 through the printing mask.
  • the back surface current collecting electrode material paste 16b which is the electrode material of the back surface current collecting electrode 13a and contains aluminum and glass, is applied to the back surface of the semiconductor substrate 11 by screen printing as shown in FIG.
  • the pattern of the current collecting electrode 13a is selectively printed.
  • the back surface collecting electrode material paste 16b is an electrode material paste including a diffusion source of the first conductivity type.
  • the back surface collecting electrode material paste 16 b is printed on the back surface side of the semiconductor substrate 11 by filling the contact hole 7 and covering the entire cap film 6 in the in-plane direction of the back surface of the semiconductor substrate 11. That is, the back surface collecting electrode material paste 16b is printed by connecting the adjacent contact holes 7 together.
  • the back surface collecting electrode material paste 16b is printed in a state of surrounding the back surface connection electrode material paste 16a. Thereafter, the back surface collecting electrode material paste 16b is dried.
  • step S90 on the antireflection film 4 on the light receiving surface side of the semiconductor substrate 11, a light receiving surface electrode material paste 16c containing silver and glass as the electrode material of the light receiving surface electrode 12.
  • a light receiving surface electrode material paste 16c containing silver and glass as the electrode material of the light receiving surface electrode 12.
  • the light receiving surface electrode material paste 16c is selectively printed on the pattern of the light receiving surface grid electrode 12G and the pattern of the light receiving surface bus electrode 12B.
  • FIG. 23 is a schematic cross-sectional view showing a process of forming the light-receiving surface electrode 12 and the back surface electrode 13 by simultaneously firing the electrode material paste in the embodiment of the present invention.
  • step S100 in the atmosphere or oxygen atmosphere, for example, at a temperature of 700 ° C. to 900 ° C. for a time of 2 seconds to 10 seconds, back connection electrode material paste 16a, back collector electrode material paste 16b, and light receiving surface electrode
  • the printed pattern of the material paste 16c is fired simultaneously.
  • an organic solvent or the like contained in the electrode material paste is thermally decomposed to change to a low resistance state preferable as an electrode, and an ohmic contact is ensured between the electrode and the semiconductor substrate 11.
  • the light-receiving surface electrode material paste 16c penetrates the antireflection film 4 through the fire, and the light-receiving surface electrode 12 that is electrically connected to the n-type impurity diffusion layer 3 is formed.
  • the back surface collecting electrode 13a and the back surface joining electrode 13b are formed, and the region around the back surface collecting electrode 13a in the surface layer on the back surface of the semiconductor substrate 11 is formed from the back surface collecting electrode 13a to the aluminum.
  • a BSF layer 8 which is a p + region in which is diffused at a high concentration is formed, and the BSF layer 8 and the back collector electrode 13a are electrically connected in the contact hole 7.
  • the back surface collecting electrode material paste 16b printed in the contact hole 7 and the silicon on the back surface of the semiconductor substrate 11 react with each other to form a BSF layer 8 and to be electrically connected to the BSF layer 8 A contact is formed.
  • the light receiving surface electrode 12 since it is necessary to ensure good electrical contact with the n-type impurity diffusion layer 3 existing under the antireflection film 4 through the antireflection film 4 which is an insulating film, at least In the light receiving surface grid electrode 12G, a glass material is mixed into the electrode material paste. Then, when the electrode material paste is melted during firing, the glass material evaporates together with the silicon nitride film that is the antireflection film 4 and titanium oxide, and reaches the n-type impurity diffusion layer 3 including silver that is the metal component. .
  • the electrode is fired at a temperature as short as possible.
  • the solar cell 10 is obtained by performing the above process.
  • the electrode material paste may be performed by other methods such as a sputtering method or a transfer method.
  • the tab wire 20 is connected to the solar battery cell 10. That is, the region on one end side of the tab wire 20 is arranged on the back surface joining electrode 13b formed on the back surface 10B of the solar battery cell, and the light receiving surface bus electrode 12B formed on the light receiving surface 10A of the adjacent solar battery cell. A region on the other end side of the tab line 20 is arranged. Then, the solder coated on the tab wire 20 is melted by heating, and then cooled and solidified. As a result, solder bonding is performed between the region on one end side of the tab wire 20 and the back surface bonding electrode 13b, and the region on the other end side of the tab wire 20 and the light receiving surface bus electrode 12B. 20 are connected electrically and mechanically.
  • FIG. 24 is a schematic diagram showing a tab line joining step for electrically joining the light receiving surface electrode 12 and the back electrode 13 and the tab wire 20 in the embodiment of the present invention.
  • the region on one end side of the tab wire 20 is overlaid on the back surface bonding electrode 13b of the solar battery cell 10 and the region on the other end side of the tab wire 20 is overlaid on the light receiving surface bus electrode 12B (not shown).
  • the electric bonding and mechanical bonding between the tab wire 20 and the back surface bonding electrode 13b, and the electric bonding and mechanical bonding between the tab wire 20 and the light receiving surface bus electrode 12B are performed. Bonding is obtained at the same time.
  • CF adhesive conductive film
  • the contact hole 7 is formed in a region other than the tab line connection region 14 on the back surface of the semiconductor substrate 11.
  • the manufacturing yield of the solar battery cell 10 is deteriorated due to the influence of the residual thermal stress when the tab wire 20 is connected to the light receiving surface bus electrode 12B and the back junction electrode 13b of the solar battery cell 10 and the solar cell.
  • the output reduction of the battery module 100 can be suppressed.
  • FIG. 25 is a perspective view showing the solar cell string 50 in the embodiment of the present invention.
  • the above connection process of the tab wires 20 is repeated to form a plurality of solar battery strings 50 in which a desired number of solar battery cells 10 are connected in series as shown in FIG.
  • the solar cell array 70 is formed by connecting the plurality of solar cell strings 50 obtained as described above by the horizontal tab wires 25.
  • the solar cell array 70 is formed by connecting a plurality of solar cell strings 50 arranged in parallel using a bus bar as a horizontal tab line 25 in series, and installing a bus bar as an output tab line 26 for extracting power.
  • cracks starting from the contact holes 1 ⁇ / b> H may occur in the semiconductor substrate 1 due to thermal stress applied to the solar cells 10.
  • the contact hole 7 is formed in a region other than the tab line connection region 14 on the back surface of the semiconductor substrate 1.
  • the manufacturing yield of the solar battery cell 10 is deteriorated due to the influence of the residual thermal stress when the tab wire 20 is connected to the light receiving surface bus electrode 12B and the back junction electrode 13b of the solar battery cell 10 and the solar cell.
  • the output reduction of the battery module 100 can be suppressed.
  • the light receiving surface side sealing material 33 and the light receiving surface protection material 31 are disposed on the light receiving surface side of the solar cell array 70, and the back surface side sealing is performed on the back surface side of the solar cell array 70.
  • the material 34 and the back surface protection material 32 are arranged to form a laminate.
  • laminate is mounted on a laminating apparatus, and heat treatment and laminating treatment are performed at 140 ° C. to 160 ° C. for about 30 minutes. Thereby, each member of a laminated body is integrated via the light-receiving surface side sealing material 33, the back surface side sealing material 34, and the back surface protection material 32, and the solar cell module 100 is obtained.
  • the solar cell module 100 is installed outdoors, and it is not uncommon for an external force such as snow load or wind to be applied to the front cover glass and the rear back film. At this time, stress is also generated in the packaged solar cell 10, so that a crack starting from the contact hole 1 ⁇ / b> H is generated in the semiconductor substrate 1, and there is a risk that power generation is reduced.
  • the contact hole 7 is formed in a region other than the tab line connection region 14 on the back surface of the semiconductor substrate 1.
  • the manufacturing yield of the solar battery cell 10 is deteriorated due to the influence of the residual thermal stress when the tab wire 20 is connected to the light receiving surface bus electrode 12B and the back junction electrode 13b of the solar battery cell 10 and the solar cell.
  • the output reduction of the battery module 100 can be suppressed.
  • the contact hole 7 provided on the back surface side is selectively formed in a region other than the tab line connection region 14 on the back surface of the semiconductor substrate 1. ing. Therefore, as described above, the characteristics of the solar cell 10 are improved by the passivation effect on the back surface of the semiconductor substrate 11 by the back surface passivation film 5, and the tab line 20 to the light receiving surface electrode 12 and the back surface electrode 13 of the solar cell 10. It is possible to suppress the occurrence of defects due to the connection.
  • the configuration described in the above embodiment shows an example of the contents of the present invention, and can be combined with another known technique, and can be combined with other configurations without departing from the gist of the present invention. It is also possible to omit or change the part.
  • Photovoltaic cell 10A Photosensitive surface of the solar cell, 10B Back surface of the photovoltaic cell, 11A Semiconductor substrate light receiving surface, 11B Semiconductor substrate light receiving surface, 12 Light receiving surface electrode, 12B Light receiving surface bus electrode, 12G Light receiving surface grid electrode , 13 Back electrode, 13a Back current collecting electrode, 13b Back surface bonding electrode, 13s Pair of sides, 14 Tab line connection region, 14a 1st region, 14b 2nd region, 15 Damage layer, 16a Back surface bonding electrode material paste, 16b Back surface Current collecting electrode material paste, 16c light receiving surface electrode material paste, 20 tab wire, 5 horizontal tab line, 26 output tab line, 31 light receiving surface protective material, 32 back surface protective material, 33 light receiving surface side sealing material, 34 back

Landscapes

  • Photovoltaic Devices (AREA)

Abstract

第1導電型のシリコン基板と、シリコン基板において受光面と対向する裏面に形成された裏面パッシベーション膜と、裏面パッシベーション膜を貫通して裏面パッシベーション膜の表面からシリコン基板の裏面の表層に達する複数のコンタクトホール(7)と、裏面パッシベーション膜上に第1の方向に沿って設けられ、第1の方向に沿った帯状のタブ線(20)を接続するための複数の第1の裏面電極(13b)と、コンタクトホール(7)内のシリコン基板と第1の裏面電極(13b)とを接続する裏面集電電極(13a)と、を備える。太陽電池セル(10)は、第1の方向において第1の裏面電極(13b)に隣り合う領域を避けてコンタクトホール(7)が設けられている。

Description

太陽電池セルおよび太陽電池モジュール
 本発明は、太陽電池セルおよび太陽電池モジュールに関する。
 従来、太陽電池においては、シリコン基板における受光面側の表面のキャリア再結合速度を抑制する目的で、パッシベーション膜と呼ばれる特殊な薄膜が用いられている。パッシベーション膜は、パッシベーション膜とシリコンとの関係性によって、あるいはパッシベーション膜の成膜前後の処理によってダングリングボンドを終端させることによって、シリコン基板とパッシベーション膜との界面における再結合中心を直接減少させる機能を有している。また、パッシベーション膜は、シリコン基板とパッシベーション膜との界面に固定電荷を含ませることで界面に電界障壁を生じさせて電界効果によって再結合速度を抑制させる機能を有している。
 近年、特許文献1に示されるように、太陽電池セルの非受光面側である裏面においてもパッシベーション膜を設け、裏面側での特性改善を目論むPERC(Passivated Emitter and Rear Cell)構造を設けることで、さらなる特性改善を図れることがわかっている。P型のシリコン基板を使用したP型太陽電池セルにおいては、裏面パッシベーション膜に酸化アルミニウム(Al)が用いられ、また裏面パッシベーション膜を保護するキャップ膜にシリコン窒化膜(SiN膜)またはシリコン酸窒化膜(SiON)といった膜が用いられる。
特許第5924945号公報
 しかしながら、上記特許文献1に示されるように太陽電池セルの裏面においてもパッシベーション膜を設ける場合には、シリコン基板の裏面側の良好なパッシベーション効果を得るために、パッシベーション膜に孔を設けるとともにシリコン基板の裏面にも孔を設ける必要がある。
 太陽電池モジュールを構成する際には、隣り合う太陽電池セルの電極同士がタブによって電気的に接合される。ここで、太陽電池セルの電極にタブが接続される際には、タブ接続処理の加熱による残留熱応力が太陽電池セルに掛かる。そして、シリコン基板の裏面に設けられた孔の部分に残留熱応力が掛かることによって、孔の部分を起点として太陽電池セルのシリコン基板にクラックが発生し、太陽電池モジュールの製造時の製造歩留りの悪化を招くだけでなく、太陽電池モジュールに外力が印加された際の太陽電池モジュールの強度低下による出力低下を招き太陽電池モジュールの信頼性を低下させる、という問題があった。
 本発明は、上記に鑑みてなされたものであって、裏面パッシベーション膜による太陽電池セルの特性改善を図るとともに、太陽電池セルへのタブ線の接続に起因した不具合の発生を抑制可能な太陽電池セルを得ることを目的とする。
 上述した課題を解決し、目的を達成するために、本発明にかかる太陽電池セルは、第1導電型のシリコン基板と、シリコン基板において受光面と対向する裏面に形成された裏面パッシベーション膜と、裏面パッシベーション膜を貫通して裏面パッシベーション膜の表面からシリコン基板の裏面の表層に達する複数のコンタクトホールと、裏面パッシベーション膜上に第1の方向に沿って並べて設けられ、第1の方向に沿った帯状のタブ線を接続するための複数の第1の裏面電極と、コンタクトホール内のシリコン基板と第1の裏面電極とを接続する裏面集電電極と、を備える。太陽電池セルは、第1の方向において第1の裏面電極に隣り合う領域を避けてコンタクトホールが設けられている。
 本発明にかかる太陽電池セルは、裏面パッシベーション膜による太陽電池セルの特性改善を図るとともに、太陽電池セルへのタブ線の接続に起因した不具合の発生を抑制可能な太陽電池セルが得られる、という効果を奏する。
本発明の実施の形態にかかる太陽電池モジュールを受光面側から見た斜視図 本発明の実施の形態にかかる太陽電池モジュールを受光面側から見た分解斜視図 本発明の実施の形態にかかる太陽電池モジュールの要部断面図 本発明の実施の形態にかかる太陽電池アレイを裏面側から見た斜視図 本発明の実施の形態にかかる太陽電池ストリングを受光面側から見た斜視図 本発明の実施の形態にかかる太陽電池ストリングを裏面側から見た斜視図 本発明の実施の形態にかかる太陽電池セルを受光面側から見た平面図 本発明の実施の形態にかかる太陽電池セルを受光面側と対向する裏面側から見た平面図 本発明の実施の形態にかかる太陽電池セルの構成を示す断面図であり、図8におけるIX-IX線における要部断面図 本発明の実施の形態にかかる太陽電池セルの構成を示す断面図であり、図8におけるX-X線における要部断面図 本発明の実施の形態にかかる太陽電池セルの裏面の要部拡大図 本発明の実施の形態にかかる太陽電池セルの製造方法の手順を示すフローチャート 本発明の実施の形態においてボロンがドーピングされたp型のシリコンからなる半導体基板におけるダメージ層の存在を示す概念図 本発明の実施の形態において半導体基板の表面に存在するダメージ層を除去した状態を示す概念図 本発明の実施の形態において半導体基板の表面にテクスチャー構造を形成するテクスチャーエッチング工程を示す模式断面図 本発明の実施の形態において半導体基板にn型不純物拡散層を形成する不純物拡散工程を示す模式断面図 本発明の実施の形態において半導体基板の裏面側の平坦化工程を示す模式断面図 本発明の実施の形態において半導体基板の裏面に裏面パッシベーション膜とキャップ膜とを形成する工程を示す模式断面図 本発明の実施の形態において半導体基板の受光面側に反射防止膜を形成する工程を示す模式断面図 本発明の実施の形態において半導体基板の裏面側にコンタクトホールを形成する工程を示す模式断面図 本発明の実施の形態において半導体基板の裏面側におけるコンタクトホールが形成される領域を示す模式平面図 本発明の実施の形態において受光面電極および裏面電極の形成用の電極材料ペーストを半導体基板の表裏面に印刷する工程を示す模式断面図 本発明の実施の形態において電極材料ペーストを同時焼成して受光面電極および裏面電極を形成する工程を示す模式断面図 本発明の実施の形態において受光面電極および裏面電極とタブ線とを電気的に接合するタブ線接合工程を示す模式図 本発明の実施の形態における太陽電池ストリングを示す斜視図
 以下に、本発明の実施の形態にかかる太陽電池セルおよび太陽電池モジュールを図面に基づいて詳細に説明する。なお、この実施の形態によりこの発明が限定されるものではなく、その要旨を逸脱しない範囲において適宜変更可能である。また、以下に示す図面においては、理解の容易のため各層あるいは各部材の縮尺が現実と異なる場合があり、各図面間においても同様である。
実施の形態.
 図1は、本発明の実施の形態にかかる太陽電池モジュール100を受光面側から見た斜視図である。図2は、本発明の実施の形態にかかる太陽電池モジュール100を受光面側から見た分解斜視図である。図3は、本発明の実施の形態にかかる太陽電池モジュール100の要部断面図である。本実施の形態にかかる太陽電池モジュール100は、図1から図3に示すように、太陽電池アレイ70における受光面側が受光面側封止材33および受光面保護材31で覆われ、太陽電池アレイ70における受光面と対向する裏面側が裏面側封止材34および裏面保護材32で覆われているとともに、外周縁部が補強用のフレーム40で周囲が囲まれている。
 図4は、本発明の実施の形態にかかる太陽電池アレイ70を裏面側から見た斜視図である。図5は、本発明の実施の形態にかかる太陽電池ストリング50を受光面側から見た斜視図である。図6は、本発明の実施の形態にかかる太陽電池ストリング50を裏面側から見た斜視図である。図7は、本発明の実施の形態にかかる太陽電池セル10を受光面側から見た平面図である。図8は、本発明の実施の形態にかかる太陽電池セル10を受光面側と対向する裏面側から見た平面図である。図8においては、タブ線20の接合される位置の一例を破線で示している。
 図4に示すように、太陽電池アレイ70は、複数の太陽電池ストリング50が、横タブ線25および出力タブ線26で電気的および機械的に直列または並列に接合されて構成されている。
 また、図3から図6に示すように、太陽電池ストリング50は、隣り合って配置された四角形状を呈する複数の太陽電池セル10がタブ線20で電気的および機械的に直列に接続されて構成されている。複数の太陽電池セル10は、図3から図6に示すように、タブ線20により、第1の方向である図中X方向に直列に接続されている。第1の方向は、タブ線20により接続された複数の太陽電池セル10の連結方向である。
 太陽電池セル10は、n型不純物拡散層が形成されてpn接合が形成されたp型単結晶シリコン基板で構成された四角形状を呈する半導体基板11の第1主面である半導体基板の受光面11A側に、光の集光率を高めるためにテクスチャーエッチングにより凹凸形状が形成されている。ここでは、半導体基板11の外形は、半導体基板11の面方向において正方形状を有する。n型不純物拡散層は、半導体基板の受光面11A側に形成されている。そして、半導体基板の受光面11Aの上に反射防止膜であるシリコン窒化膜が成膜されている。なお、図面においては、凹凸形状および反射防止膜の図示を省略している。また、太陽電池セル10は、半導体基板の受光面11A側に受光面電極12が、半導体基板11の第2主面である半導体基板の裏面11B側に裏面電極13が形成されている。
 太陽電池セルの受光面10A側には、図5および図7に示すように光-電子変換により発生した電子を集める受光面集電電極である複数の受光面グリッド電極12Gと、タブ線20を接合する受光面接合電極である受光面バス電極12Bとが形成されている。受光面グリッド電極12Gは、光電流を集めるための電極であり、太陽光が太陽電池セル10の内部に到達するのを妨げないようにしながら光電流を集めるために、細い直線状の電極を複数本並行に並べて形成されている。
 また、受光面バス電極12Bは、図7に示すように太陽電池セル10の連結方向である第1の方向に沿って、太陽電池セル10のほぼ全長に渡ってライン状に4列に設けられている。すなわち、受光面バス電極12Bは、受光面グリッド電極12Gと直交する方向に沿って、全ての受光面グリッド電極12Gと接続して設けられている。なお、便宜上、図1、図2、図4および図5においては、受光面バス電極12Bが2列に設けられている場合を示している。受光面バス電極12Bは、タブ線20と電気的に接合するために設けられる電極である。受光面バス電極12Bおよび受光面グリッド電極12Gは、金属粒子を有する導電性ペーストを所望の範囲に塗布して焼成することで形成されている。
 太陽電池セルの裏面10B側には、図6および図8に示すようにアルミニウム(Al)を含む裏面集電電極13aおよび銀(Ag)を含む裏面接合電極13bが形成され、裏面電極13を構成している。裏面集電電極13aは、開放電圧および短絡電流を向上させるための図示しない裏面電界層を形成するため、および裏面側の電流を集めるために設けられる電極であり、太陽電池セルの裏面10Bのほぼ全域を覆う。
 また、裏面接合電極13bは、裏面集電電極13aで集電された正孔を外部に取り出し、外部電極とコンタクトを取るために設けられる電極である。すなわち、裏面接合電極13bは、タブ線20と電気的に接合するために設けられる電極である。裏面接合電極13bは、受光面バス電極12Bと同様に、太陽電池セル10の連結方向である第1の方向に沿って設けられている。そして、裏面接合電極13bは、半導体基板11を挟んで、受光面バス電極12Bと対向する位置に配置されている。
 本実施の形態の裏面接合電極13bは、図8に示すように太陽電池セル10の連結方向である第1の方向に沿って、太陽電池セル10のほぼ全長に渡って飛び石状に4列に設けられている。裏面接合電極13bを飛び石状に形成することにより、銀の使用量を抑えて製造コストを抑制することができる。裏面集電電極13aおよび裏面接合電極13bは、前述したようにAlまたはAgなどの金属粒子を有する導電性ペーストを所望の範囲に塗布して焼成することで形成されている。
 図9は、本発明の実施の形態にかかる太陽電池セル10の構成を示す断面図であり、図8におけるIX-IX線における要部断面図である。図10は、本発明の実施の形態にかかる太陽電池セル10の構成を示す断面図であり、図8におけるX-X線における要部断面図である。なお、図9および図10においては、太陽電池セル10に接続されるタブ線20を併せて示している。
 太陽電池セル10においては、第1導電型であるp型のシリコンからなる半導体基板1の表面である受光面側に、リン拡散によってn型の不純物が拡散された不純物拡散層であるn型不純物拡散層3が形成されているとともにシリコン窒化膜よりなる反射防止膜4が形成されている。
 半導体基板1としてはp型の単結晶または多結晶のシリコン基板を用いることができる。なお、半導体基板1はこれに限定されるものではなく、n型のシリコン基板を用いてもよい。また、反射防止膜4には、シリコン酸化膜を用いてもよい。また、太陽電池セル10の半導体基板1の受光面側の表面には、テクスチャー構造として微小凹凸が形成されている。微小凹凸は、受光面において外部からの光を吸収する面積を増加し、受光面における反射率を抑え、光を閉じ込める構造となっている。なお、図9および図10においては、便宜上、微小凹凸の図示を省略している。
 また、半導体基板1の受光面側には、上述した受光面電極12が、反射防止膜4を突き抜けてn型不純物拡散層3に電気的に接続して設けられている。受光面電極12としては、半導体基板1の受光面の面内方向において長尺細長の受光面グリッド電極12Gが複数並べて設けられ、またこの受光面グリッド電極12Gと導通する受光面バス電極12Bが半導体基板1の受光面の面内方向において該受光面グリッド電極12Gと直交するように設けられており、それぞれ底面部においてn型不純物拡散層3に電気的に接続している。
 受光面バス電極12Bの長手方向は、上述した第1の方向同じ方向であり、タブ線20により接続された複数の太陽電池セル10の連結方向である。また、受光面バス電極12Bの長手方向は、半導体基板1の面内における第1の方向と直交する第2の方向と同じ方向とされる。受光面電極12のうち受光面バス電極12Bには、太陽電池セル10を用いて太陽電池モジュールを製造する際に、図9および図10に示すようにタブ線20がはんだ付けされる。なお、図9および図10においては、受光面電極12のうち受光面バス電極12Bのみを示している。
 一方、半導体基板1における受光面と対向する面である裏面には、膜厚が5nmから20nm程度の酸化アルミニウム(Al)からなる裏面パッシベーション膜5と、膜厚が100nmから150nm程度のシリコン酸窒化膜(SiON)からなり裏面パッシベーション膜5を保護するキャップ膜6と、が全体にわたって設けられている。なお、キャップ膜6には、シリコン窒化膜(SiN膜)を用いてもよい。キャップ膜6には、厚み方向に貫通するドット状のコンタクトホール6Hが設けられている。また、裏面パッシベーション膜5には、コンタクトホール6Hが延長した、半導体基板1の裏面に達するドット状のコンタクトホール5Hが格子状に配列されて設けられている。また、該コンタクトホール5Hが半導体基板1の裏面の表層に延長しており、ドット状のコンタクトホール1Hが格子状に配列されて設けられている。
 そして、コンタクトホール6Hとコンタクトホール5Hとコンタクトホール1Hとにより、格子状に配列されたコンタクトホール7が構成されている。コンタクトホール7は、半導体基板1の面内に沿った断面が円形状とされている。なお、キャップ膜6が形成されない場合には、コンタクトホール5Hとコンタクトホール1Hとにより、コンタクトホール7が構成される。また、コンタクトホール7は、直径が20nmから100nm程度の円形に、0.5mmから1mmの間隔で設けられる。また、コンタクトホール7は、半導体基板1の面内に沿った断面は円形状に限定されない。
 また、半導体基板1の裏面には、上述した裏面電極13が半導体基板1の裏面に電気的に接続して設けられている。裏面電極13としては、コンタクトホール7を埋めるとともに裏面パッシベーション膜5の面内方向において裏面パッシベーション膜5を全体にわたって被覆する裏面集電電極13aが設けられている。さらに、半導体基板1の裏面上には、裏面集電電極13aに囲まれて裏面集電電極13aと電気的に接続する裏面接合電極13bが設けられている。裏面集電電極13aは、コンタクトホール1Hにおいて半導体基板1の裏面とポイント的に電気的に接続するポイントコンタクトとされている。裏面電極13のうち裏面接合電極13bには、太陽電池モジュール100の製造時に、図9および図10に示すようにタブ線20がはんだ付けされる。
 本実施の形態にかかる太陽電池セル10は、厚さが200μmであり、縦幅が156mmであり、横幅が156mmである。受光面バス電極12Bは、幅が1mm、長さが155mmであり、太陽電池セル10の受光面側において、39mm間隔で4本が配置位置されている。受光面グリッド電極12Gは、幅が50μmから100μmであり、長さが155mmであり、受光面バス電極12Bの長手方向と直行する方向を長手方向にして、等間隔に1mmから2mmの間隔で156本から78本が設けられる。
 裏面接合電極13bは、幅が2mm、長さが2mmの正方形状を有し、太陽電池セル10の裏面側における受光面バス電極12Bに対応する位置に、受光面バス電極12Bの長手方向と平行な方向を長手方向とする列状に、1列につき6個から10個が26mmから15mmの間隔で均等に4列に配置されている。
 また、半導体基板1の裏面の表層における裏面集電電極13aに接する領域周辺には、裏面集電電極13aからアルミニウムが半導体基板1の裏面側に表層に高濃度に拡散したp+領域である裏面電界(BSF:Back Surface Field)8が形成されている。すなわち、半導体基板1の裏面の表層におけるコンタクトホール1Hに隣接する領域には、BSF層8が形成されている。半導体基板1の裏面側においては、太陽電池セルで発電された電気は、半導体基板1からBSF層8、裏面集電電極13a、裏面接合電極13bの経路で流れる。
 図11は、本発明の実施の形態にかかる太陽電池セル10の裏面の要部拡大図である。太陽電池セル10においては、コンタクトホール7が、図8に示すように半導体基板1の裏面におけるタブ線接続領域14以外の領域に設けられる。すなわち、太陽電池セル10では、裏面におけるタブ線接続領域14にはコンタクトホール7が設けられていない。
 タブ線接続領域14は、半導体基板1の裏面においてタブ線20が接続される既定の領域またはタブ線20が接続される可能性の高い領域に対応する領域であって、太陽電池セル10の横幅の全長に渡って設けられる。タブ線20が接続される可能性の高い領域とは、タブ線20が既定の接続位置から位置ずれして接続された場合にタブ線20が接続される可能性の高い領域である。タブ線接続領域14は、半導体基板1の裏面において、たとえば幅2mm×長さ156mmの幅で39mm間隔で4組設けられる。なお、図8においては、便宜上、タブ線接続領域14は、半導体基板1の裏面における横幅を超えた領域を含めて破線で示されている。
 図11に示すように、タブ線接続領域14は、第1の方向において裏面接合電極13bに隣り合う領域である第1領域14aと、タブ線20の幅をWとしたときに太陽電池セル10の裏面の面内における第1の方向と直交する第2の方向において、第1の方向に沿った一対の辺からW/2の距離の範囲内の領域である第2領域14bと、を含む。第2の方向は、図中のY方向であり、直裏面接合電極13bの幅方向である。
 太陽電池セル10の電極へタブ線20を接続して太陽電池モジュール100を製造する際には、図9および図10に示すようにタブ線20が受光面バス電極12Bおよび裏面接合電極13bにはんだ付けされる。そして、タブ線20のはんだ付け処理における加熱によって残留応力が太陽電池セル10bに発生する。残留熱応力は、加熱後の冷却時における受光面バス電極12Bおよび裏面接合電極13bとタブ線20との熱収縮の差によって発生するので、裏面接合電極13b付近と、受光面バス電極12B付近に発生する。半導体基板11の厚みは200μm程度であり、裏面接合電極13bの配置間隔と比べて非常に小さく、半導体基板11の厚みで緩和されることが無く、半導体基板11の裏面側にも伝わる。
 また、太陽電池セル10同士をタブ線20によって相互接続するために、受光面バス電極12Bと裏面接合電極13bとは、半導体基板1の面内において対応する位置に設けられている。このため、半導体基板1の裏面側における裏面接合電極13b付近は、タブ線20の接続時に裏面接合電極13b付近に発生する残留熱応力の影響を受けるとともに、タブ線20の接続時に受光面バス電極12B付近に発生する残留熱応力の影響を受け、多くの残留熱応力が掛かる。半導体基板1の裏面側における上述した第1領域14aと第2領域14bとを含むタブ線接続領域14は、半導体基板1の裏面側において裏面接合電極13bへのタブ線20の接続に起因した残留熱応力の影響、および受光面バス電極12Bへのタブ線20の接続に起因した残留熱応力の影響を特に受けやすい領域である。
 残留熱応力が太陽電池セル10の裏面に設けられたコンタクトホール1Hの部分に熱応力が掛かると、コンタクトホール1Hを起点としたクラックが半導体基板1に発生する。そして、このクラックの発生は、太陽電池モジュール100の製造時の製造歩留りの悪化を招くだけでなく、太陽電池セル10を用いて構成された太陽電池モジュール100に外力が印加された際に太陽電池モジュールの強度低下による出力低下を引き起こし太陽電池モジュール100の信頼性を低下させる原因となる。
 そこで、本実施の形態では、コンタクトホール7、より詳細にはコンタクトホール1Hを半導体基板1の裏面のタブ線接続領域14以外の領域に設けることにより、受光面バス電極12B付近および裏面接合電極13b付近に発生する残留熱応力のコンタクトホール1Hへの影響を抑制することができる。すなわち、太陽電池セル10では、裏面接合電極13bへのタブ線20の接続に起因した残留熱応力の影響、および受光面バス電極12Bへのタブ線20の接続に起因した残留熱応力の影響を受ける裏面接合電極13b付近のタブ線接続領域14にはコンタクトホール1Hを設けていない。
 これにより、太陽電池セル10は、受光面バス電極12B付近および裏面接合電極13b付近に生じる残留熱応力の影響で半導体基板1の裏面に設けられたコンタクトホール1Hの部分に熱応力が掛かり太陽電池セル10にクラックが発生することを抑制することができる。このため、太陽電池セル10は、受光面バス電極12B付近に生じる残留熱応力の影響よる、上述した太陽電池セル10の製造歩留りの悪化および太陽電池モジュール100の出力低下を抑制することができる。すなわち、半導体基板1の裏面のタブ線接続領域14以外の領域にコンタクトホール7を設けることにより、タブ線20の接続に起因した残留熱応力のコンタクトホール1Hへの影響を抑制して、コンタクトホール1Hを起点としたクラックの発生を抑制することができる。
 ここで、タブ線20の直上においても残留熱応力が発生することが危惧されるため、コンタクトホール7を設けないことが好ましい。したがって、第1の方向において裏面接合電極13bに隣り合う領域である第1領域14aにはコンタクトホール7を設けないことが好ましい。すなわち、コンタクトホール7は、第1の方向において裏面接合電極13bに隣り合う領域である第1領域14aを避けて設けられていることが好ましい。
 また、タブ線20の接続においては、既定の接続位置からタブ線20の位置ずれが発生する場合がある。このようなタブ線20の位置ずれを考慮して選択的にコンタクトホール7を形成することが好ましい。タブ線20の位置ずれに関しては、裏面接合電極13bからの集電効果を考慮すると、タブ線20の幅方向における半分以上の領域が裏面接合電極13bとはんだ接合されていることが好ましい。タブ線20の幅をWとすると、コンタクトホール7が形成されない非コンタクトホール領域は、前記のタブ線20の位置ずれに考慮したW/2の範囲とすることが好ましい。すなわち、タブ線20の幅をWとしたときに太陽電池セル10の裏面の面内における第1の方向と直交する第2の方向において、図11に示すように一対の辺13s、13sからW/2の距離の範囲内の領域である第2領域14bにはコンタクトホール7を設けないことが好ましい。すなわち、コンタクトホール7は、第1の方向において裏面接合電極13bに隣り合う領域である第2領域14bを避けて設けられていることが好ましい。
 また、太陽電池セル10においては、受光面積を広く確保するために、受光面バス電極12Bの幅とタブ線の幅とは同じ幅とされ、たとえば1mm幅とされる。一方、裏面接合電極13bの幅は、裏面接合電極13bおよびタブ線の製造精度を考慮し、タブ線の幅よりも1mm程度広い幅とされ、たとえば2mm程度の幅とされる。そして、この場合は、図11に示すように、タブ線20の幅をWとしたときに第2の方向における裏面接合電極13bの幅が2Wであり、コンタクトホール7は、第2の方向における裏面接合電極13bの中心位置Cから2Wの距離の範囲内には設けない。すなわち、半導体基板1の裏面においてタブ線20が接続される既定の領域だけでなく、タブ線20が既定の接続位置から位置ずれして接続された場合にタブ線20が接続される可能性の高い領域にもコンタクトホール7を設けない。これにより、タブ線20が既定の接続位置から位置ずれして接続された場合でも上記の効果が得られる。
 つぎに、上記の本実施の形態にかかる太陽電池モジュール100の製造方法について説明する。
(太陽電池セルの作製)
 まず、太陽電池セル10が作製される。図12は、本発明の実施の形態にかかる太陽電池セル10の製造方法の手順を示すフローチャートである。図13から図20、図22および図23は、本発明の実施の形態にかかる太陽電池セル10の製造方法を示す断面図である。図21は、本発明の実施の形態において半導体基板の裏面側におけるコンタクトホールが形成される領域を示す模式平面図である。
 図13は、本発明の実施の形態においてボロン(B)がドーピングされたp型のシリコンからなる半導体基板1におけるダメージ層15の存在を示す概念図である。図14は、本発明の実施の形態において半導体基板1の表面に存在するダメージ層15を除去した状態を示す概念図である。図13および図14においては、シリコンインゴットからワイヤーソーでカットされたp型の単結晶シリコン基板である半導体基板1について示している。p型の単結晶シリコン基板を形成するには、たとえば引き上げ法によって円柱インゴットが作製される。たとえば1400℃前後で溶融させたシリコン内にボロンをドーピングさせてシリコン内に正孔を発生させて、引き上げ法により引き上げられることで、円柱状のp型シリコンインゴットが得られる。
 一般的に、シリコンにボロンをドープすることで、シリコンインゴット内が低抵抗となる一方で、シリコンの純度の低下、すなわち取り出せる電子が少なくなり結晶品質が低下することが危惧されるため、ボロンのドープ量には注意が必要とされる。このような純度の低下は、特に品質の安定した単結晶シリコンの場合に顕著に現れることが広く知られており、シリコンの比抵抗で管理されることが多い。また、シリコン内にタングステン、チタン、鉄、アルミおよびニッケルといった不純物が介在することで、結晶欠陥およびシリコンのバンドギャップの中央部に準位が形成され、太陽電池セル10のシリコン基板の内部で発生したキャリアの再結合を加速し、取り出せる電流が少なくなる点にも注意が必要である。
 円柱状のp型シリコンインゴットは、バンドソーによりインゴットサイズのブロックに切り出された後、さらにマルチワイヤーソーによって実用的な大きさの太陽電池用の半導体基板1にスライス加工される。マルチワイヤーソーによりスライスされた半導体基板1の表面には、機械加工で発生したダメージ層15が残存しており、このままでは光電変換効率の高い太陽電池セル10を作製できない。このため、水酸化ナトリウムもしくは水酸化カリウムに代表される苛性アルカリの水溶液を使用したエッチング、または室温程度のフッ酸と硝酸との混合溶液などの酸溶液を用いたエッチングによってダメージ層15の除去が行われる。ダメージ層15は、p型シリコン基板のスライスの方式によっても異なるが、一般的に10μm程度の深さまで残存している。そして、ダメージ層15の残存程度によって、エッチング処理時間を可変させる必要がある。
 図15は、本発明の実施の形態において半導体基板1の表面にテクスチャー構造を形成するテクスチャーエッチング工程を示す模式断面図である。ダメージ層15の除去後、ステップS10において、該半導体基板1に対してエッチングを行うことにより、図15に示すように半導体基板1の表面にテクスチャー構造として深さが1μmから10μm程度のサイズの微小凹凸2を形成する。テクスチャー構造を形成するエッチングは、一般的に、水酸化ナトリウム水溶液といったアルカリ水溶液にイソプロピルアルコール(Isopropyl Alcohol:IPA)を混合した混合溶液法を使って処理されることが多いが、ドライエッチング法を選択することもできる。
 図14に示すようにダメージ層15の除去処理が施された半導体基板1においては、表面に入射した光を35%前後反射してしまい、半導体基板1内に取り込める光量が少なくなる。テクスチャー構造を半導体基板1の受光面側に形成することで、微小凹凸2の表面で光を拡散反射させ、太陽電池セル10の表面で光の多重反射を生じさせて、実効的に反射率を低減させることができる。そして、半導体基板1内に取り込める光量を増やすことで、太陽電池セル10で取り出せる電流値を向上させることができ、光電変換効率を向上させることができる。
 図16は、本発明の実施の形態において半導体基板1にn型不純物拡散層3を形成する不純物拡散工程を示す模式断面図である。テクスチャー構造の形成後、ステップS20において、太陽電池の基本構造となるPN接合を形成する。PN接合は、表面にテクスチャー構造を形成した半導体基板1に対してリン(P)を熱拡散により表面から拡散させて、図16に示すように、シート抵抗が60Ω/sq.から200Ω/sq.程度のn型不純物拡散層3を半導体基板1の表面層に形成することで形成される。半導体基板1に対するリンの気相拡散は、一般的にオキシ塩化リン(POCl)雰囲気下で行われる。
 ここで、図16に示すように、n型不純物拡散層3の形成直後の半導体基板1の表面にはガラスを主成分とする膜でありPとSiOとを含むリンガラス層3aが形成されているため、フッ酸に代表される処理液を用いて除去する。リンガラス層3aを除去することで、光の透過性を向上させるとともに、太陽電池セル10で発生したキャリアの再結合を防止できる。
 なお、一般的なリンの拡散工程においては半導体基板へのリンの拡散濃度を安定化させるために、一度リンを拡散させた後に、基板の表面部の拡散層をエッチングし、その後さらに高温下で再拡散工程すなわちドライブイン工程を実施する手法が取られることが多い。
 図17は、本発明の実施の形態において半導体基板1の裏面側の平坦化工程を示す模式断面図である。PN接合の形成後、ステップS30において、半導体基板1の裏面側に形成されたn型不純物拡散層3を除去するとともに半導体基板1の裏面側を平坦化する平坦化工程が実施される。これにより、受光面側にn型不純物拡散層3が形成され、裏面が平坦とされた半導体基板11が得られる。
 まず、受光面側をレジストまたは耐酸性樹脂といった保護膜で保護した後にフッ硝酸溶液中に半導体基板1を浸漬することにより、半導体基板1の端面と裏面側のn型不純物拡散層3を除去する。そして、受光面側を保護した状態で、フッ化水素水溶液と硝酸との混酸またはアルカリ水溶液で半導体基板1の裏面をエッチングすることによって半導体基板1の裏面を平坦にする。この半導体基板1の裏面の平坦化処理は、PERC構造を安定して作製するために必要な処理である。
 なお、半導体基板1の裏面側においては、あらかじめn型不純物拡散層3を形成しないようにすることも可能である。
 図18は、本発明の実施の形態において半導体基板1の裏面に裏面パッシベーション膜5とキャップ膜6とを形成する工程を示す模式断面図である。ここでは、裏面パッシベーション膜5の上にさらにキャップ膜6を形成する場合について説明する。半導体基板1の裏面の平坦化後、ステップS40において、図18に示すように、膜厚が5nmから20nm程度の酸化アルミニウム(Al)からなる裏面パッシベーション膜5と、膜厚が100nmから150nm程度のシリコン酸窒化膜(SiON)からなるキャップ膜6と、をこの順で半導体基板1の裏面上に形成する。裏面パッシベーション膜5およびキャップ膜6の形成には、たとえばプラズマCVD法を使用することができる。
 裏面パッシベーション膜5を形成することにより、半導体基板1の裏面のシリコン表面と裏面パッシベーション膜5との界面でのキャリアの消失を抑制するとともに、波長の長い赤色光を裏面パッシベーション膜5上で反射して半導体基板1内に戻し、光電変換効率を向上させる効果が期待できる。
 図19は、本発明の実施の形態において半導体基板11の受光面側に反射防止膜4を形成する工程を示す模式断面図である。裏面パッシベーション膜5とキャップ膜6との形成後、ステップS50において、図19に示すように、膜厚が65nmから90nmのSiNHO膜からなる反射防止膜4を、n型不純物拡散層3を形成した半導体基板1の受光面側、すなわちn型不純物拡散層3上に形成する。すなわち、半導体基板11内への光閉じ込めおよび取り込みを効果的に行うために、上述したテクスチャー構造に加え、屈折率の異なる薄膜を半導体基板11の光入射面に形成する。反射防止膜4の形成には、たとえばプラズマ化学蒸着(Chemical Vapor Deposition:CVD)法を使用し、シランとアンモニアと酸素との混合ガスを用いて反射防止膜4としてシリコン窒化膜を形成する。なお、反射防止膜4としてシリコン酸化膜を形成してもよい。
 反射防止膜4の形成にプラズマCVD法を用いることにより、反射防止膜4を形成すると同時に、反射防止膜4の形成プロセス中に生成する水素イオンおよびラジカルが半導体基板11の表面および結晶粒界に存在するダングリングボンドを解消し、結晶品質向上効果を得ることが可能になる。ダングリングボンドは基板表面上に存在するシリコン原子の結合の手が切れた状態を意味し、前記水素イオンならびにラジカルと結合させることで準位をバンドギャップの端に移して再結合速度を低下させることが可能になる。
 反射防止膜4に関しては、反射防止膜4の表面と半導体基板11の表面とで反射する光の干渉を用いることで、両者の周期が半波長ずれることにより互いに打ち消し合い、反射光が検出されない状態が適切な状態といえる。ただし、太陽電池モジュールを製品として扱う際は後述する、カバーガラスおよび封止材といった部材も扱う必要があり、前述した適切な反射防止膜4の仕様が変わることに注意が必要である。
 図20は、本発明の実施の形態において半導体基板1の裏面側にコンタクトホール7を形成する工程を示す模式断面図である。半導体基板1の裏面に裏面パッシベーション膜5とキャップ膜6とを形成したことで半導体基板1の裏面は絶縁構造となる。このため、ステップS60において、半導体基板1の裏面と裏面電極13とを導通させるために、コンタクトホール7を設ける必要がある。
 まず、膜厚方向においてキャップ膜6を貫通して既定のコンタクトホール径を有するドット状のコンタクトホール6H、および膜厚方向において裏面パッシベーション膜5を貫通して既定のコンタクトホール径を有するドット状のコンタクトホール5Hを、半導体基板1の裏面側におけるタブ線接続領域14を除いた領域の全面に形成する。コンタクトホール6Hおよびコンタクトホール5Hは、たとえばレーザーを用いて、既定の間隔を有する格子状に形成される。なお、キャップ膜6を形成せずに裏面パッシベーション膜5のみを形成している場合には、コンタクトホール5Hのみが形成される。
 つぎに、コンタクトホール5Hと同じ既定のコンタクトホール径、および既定のコンタクトホール深さを有するコンタクトホール1Hを、半導体基板1の裏面においてコンタクトホール5Hの下部に対応する領域にレーザーを用いて形成する。これにより、半導体基板1の裏面側に、コンタクトホール6Hとコンタクトホール5Hとコンタクトホール1Hとが連通した、既定のコンタクトホール径および既定のコンタクトホール深さを有するコンタクトホール7が形成される。
 図21は、本発明の実施の形態において半導体基板1の裏面側におけるコンタクトホール7が形成される領域を示す模式平面図である。コンタクトホール7は、上述したように、半導体基板1の裏面におけるタブ線接続領域14以外の領域に満遍なくドット状に配置される。コンタクトホール7は、半導体基板1の裏面全体に0.5mmから1mm程度の間隔で等間隔に配置される。図21では、隣り合うコンタクトホール7の間隔および数量は模式的に示している。
 なお、コンタクトホールの形成については、レーザー照射による機械孔加工を行うことが一般的であるが、裏面電極13の形成時にファイヤースルー性能を有する電極材料を使用することで、孔加工を代用することも可能になる。
 図22は、本発明の実施の形態において受光面電極12および裏面電極13の形成用の電極材料ペーストを半導体基板11の表裏面に印刷する工程を示す模式断面図である。ステップS70において、裏面接合電極13bの電極材料であって銀およびガラスを含む裏面接合電極材料ペースト16aにより、図22に示すように、半導体基板11の裏面におけるキャップ膜6上にスクリーン印刷法により裏面接合電極13bのパターンを選択的に印刷する。裏面接合電極材料ペースト16aは、キャップ膜6上において、コンタクトホール7が形成されていないタブ線接続領域14の既定の形成領域に、既定の間隔を有する格子状に印刷される。キャップ膜6を形成しない場合には、裏面接合電極材料ペースト16aは裏面パッシベーション膜5上に印刷される。
 その後、裏面接合電極材料ペースト16aを乾燥する。スクリーン印刷には、一般的なスクリーン印刷機が用いられる。すなわち、電極材料ペーストが載せられた状態の印刷マスク上においてスキージを走査させることで、印刷マスクを介して、半導体基板11における印刷面に電極材料ペーストが印刷される。
 つぎに、ステップS80において、裏面集電電極13aの電極材料であってアルミニウムおよびガラスを含む裏面集電電極材料ペースト16bにより、図22に示すように、半導体基板11の裏面にスクリーン印刷法により裏面集電電極13aのパターンを選択的に印刷する。裏面集電電極材料ペースト16bは、第1の導電型の拡散源を含む電極材料ペーストである。裏面集電電極材料ペースト16bは、半導体基板11の裏面側において、コンタクトホール7を埋めるとともに半導体基板11の裏面の面内方向においてキャップ膜6を全体にわたって被覆して印刷される。すなわち、裏面集電電極材料ペースト16bは、隣り合うコンタクトホール7の間を接続して印刷される。裏面集電電極材料ペースト16bは、裏面接続電極材料ペースト16aを囲んだ状態で印刷される。その後、裏面集電電極材料ペースト16bを乾燥する。
 つぎに、ステップS90において、図22に示すように、半導体基板11の受光面側の反射防止膜4上に、受光面電極12の電極材料であって銀およびガラスを含む受光面電極材料ペースト16cを、受光面電極12の形状に選択的にスクリーン印刷法により印刷する。すなわち、受光面電極材料ペースト16cを受光面グリッド電極12Gのパターンおよび受光面バス電極12Bのパターンに選択的に印刷する。
 図23は、本発明の実施の形態において電極材料ペーストを同時焼成して受光面電極12および裏面電極13を形成する工程を示す模式断面図である。つぎに、ステップS100において、大気中または酸素雰囲気中において、たとえば700℃から900℃の温度で2秒から10秒の時間、裏面接続電極材料ペースト16a、裏面集電電極材料ペースト16bおよび受光面電極材料ペースト16cの印刷パターンを同時に焼成する。焼成によって、電極材料ペーストが含有する有機溶剤等を加熱分解し、電極として好ましい低抵抗な状態へと変質させるとともに、電極と半導体基板11間にオーミック接触を確保する。
 すなわち、焼成を行うことによって、図23に示すように、受光面電極材料ペースト16cが反射防止膜4をファイヤースルーして貫通し、n型不純物拡散層3と導通する受光面電極12が形成される。
 また、図23に示すように裏面集電電極13aおよび裏面接合電極13bが形成されるとともに、半導体基板11の裏面の表層における裏面集電電極13aに接する領域周辺に、裏面集電電極13aからアルミニウムが高濃度に拡散したp+領域であるBSF層8が形成され、該BSF層8と裏面集電電極13aとがコンタクトホール7内において電気的に接続する。すなわち、コンタクトホール7内に印刷された裏面集電電極材料ペースト16bと半導体基板11の裏面のシリコンとが共晶反応してBSF層8を形成するとともに、BSF層8に電気的に接続するポイントコンタクトが形成される。
 受光面電極12においては、絶縁膜である反射防止膜4を貫通して反射防止膜4の下に存在するn型不純物拡散層3との良好な電気的コンタクトを確保する必要があるため、少なくとも受光面グリッド電極12Gにおいては、電極材料ペーストにガラス材を混入する。そして、焼成時に電極材料ペーストが溶融する際に、ガラス材が反射防止膜4であるシリコン窒化膜、酸化チタンと共融を起こし金属成分である銀も含めてn型不純物拡散層3まで到達する。
 ただし、金属成分である銀がn型不純物拡散層3に到達しない場合は太陽電池セル10の曲線因子(Fill Factor:FF)の特性低下を招き、金属成分である銀がn型不純物拡散層3より深い位置にまで到達すると太陽電池セル10の発電時にリークが発生するため、注意が必要となる。
 また、キャスト基板は高温下に曝すとキャリアの拡散長が小さくなることで結晶性が悪化することが知られているため、電極の焼成はできる限り低温且つ短時間で処理することが好ましい。
 また、上述したPERC構造セルにおいては、光照射による光誘発性劣化(Light Induced Degradation:LID)が問題となるケースがある。これは、シリコンバルク内を電子または正孔が移動することでボロン(B)と酸素(O)とのペアが不安定な状態となり、裏面にBSF構造を有する太陽電池セルと比較してもより顕著な劣化となることが知られている。
 光誘発性劣化は、特にボロン(B)ドープ量に依存する低比抵抗基板において、さらに顕著になることも知られている。前記の光誘発性劣化を抑制するため、光を照射しながら100℃から250℃程度の高温化でアニール処理をすることで、ボロン(B)とO(酸素)とのペアを安定化させる技術が知られており、低比抵抗P型PERC構造セルにおいては前記の処理を実施することが好ましい。
 以上の工程を実施することにより、太陽電池セル10が得られる。なお、電極材料ペーストは、スパッタリング法または転写法といった他の方法によって行ってもよい。
(タブ線の接続)
 つぎに、太陽電池セル10にタブ線20が接続される。すなわち、太陽電池セルの裏面10Bに形成された裏面接合電極13b上にタブ線20における一端側の領域が配置され、且つ隣接する太陽電池セルの受光面10Aに形成された受光面バス電極12Bに該タブ線20における他端側の領域が配置される。そして、タブ線20に被覆されたはんだが加熱により溶融され、その後、冷却凝固される。これにより、タブ線20における一端側の領域と裏面接合電極13bと、およびタブ線20における他端側の領域と受光面バス電極12Bと、のはんだ接合が行われ、太陽電池セル10にタブ線20が電気的および機械的に接続される。
 図24は、本発明の実施の形態において受光面電極12および裏面電極13とタブ線20とを電気的に接合するタブ線接合工程を示す模式図である。図24に示すように、太陽電池セル10の裏面接合電極13bにタブ線20における一端側の領域を重ね、図示しない受光面バス電極12Bにタブ線20における他端側の領域を重ねた状態で、ヒートツール200でタブ線20を加熱することで、タブ線20と裏面接合電極13bとの電気的接合および機械的接合と、タブ線20と受光面バス電極12Bとの電気的接合および機械的接合と、が同時に得られる。なお、太陽電池セル10とタブ線20との接続には、導電性ペーストまたは粘着性の導電性フィルム(Conductive Film:CF)を用いた接合を用いてもよい。
 図24に示すようにタブ線20を太陽電池セル10に接続する際には太陽電池セル10に熱ストレスが加わり、雰囲気中での冷却を経て、タブ線20の周辺、すなわち受光面バス電極12Bの周辺および裏面接合電極13bの周辺に残留熱応力が発生する。
 しかしながら、本実施の形態にかかる太陽電池セル10では、上述したように、コンタクトホール7は、半導体基板11の裏面におけるタブ線接続領域14以外の領域に形成されている。これにより、上述したように太陽電池セル10の受光面バス電極12Bおよび裏面接合電極13bへのタブ線20の接続時の残留熱応力の影響に起因した太陽電池セル10の製造歩留りの悪化および太陽電池モジュール100の出力低下を抑制することができる。
 図25は、本発明の実施の形態における太陽電池ストリング50を示す斜視図である。以上のタブ線20の接続処理を繰り返して、図25に示すように所望の枚数の太陽電池セル10が直列に接続された複数の太陽電池ストリング50を形成する。そして、以上のようにして得られた複数の太陽電池ストリング50を横タブ線25で接続して太陽電池アレイ70を形成する。太陽電池アレイ70は、並列に配置した複数の太陽電池ストリング50を横タブ線25としてのバスバーを用いて直列に接続し、電力取り出し用の出力タブ線26としてのバスバーを設置することで形成される。
 太陽電池ストリング50の作製工程においても、太陽電池セル10には熱ストレスが加わることで、コンタクトホール1Hを起点としたクラックが半導体基板1に発生する可能性がある。
 しかしながら、本実施の形態にかかる太陽電池セル10では、上述したように、コンタクトホール7は、半導体基板1の裏面におけるタブ線接続領域14以外の領域に形成されている。これにより、上述したように太陽電池セル10の受光面バス電極12Bおよび裏面接合電極13bへのタブ線20の接続時の残留熱応力の影響に起因した太陽電池セル10の製造歩留りの悪化および太陽電池モジュール100の出力低下を抑制することができる。
(積層体の形成)
 つぎに、図2に示した配置で、太陽電池アレイ70の受光面側に受光面側封止材33と受光面保護材31とを配置し、太陽電池アレイ70の裏面側に裏面側封止材34と裏面保護材32とを配置して積層体を形成する。
(ラミネート処理)
 つぎに、積層体をラミネート装置に装着し、140℃以上160℃以下で30分前後の熱処理およびラミネート処理を行う。これにより、積層体の各部材が、受光面側封止材33と裏面側封止材34と裏面保護材32とを介して一体化され、太陽電池モジュール100が得られる。
 太陽電池モジュール100は屋外に設置されるものであり、雪の荷重または風などの外力が表面カバーガラス及び裏面バックフィルムに印加されるケースも珍しくない。この際に、パッケージングされた内部の太陽電池セル10にも応力が発生することで、半導体基板1にコンタクトホール1Hを起点としたクラックが発生し、発電低下を及ぼすリスクもあった。
 しかしながら、本実施の形態にかかる太陽電池セル10では、上述したように、コンタクトホール7は、半導体基板1の裏面におけるタブ線接続領域14以外の領域に形成されている。これにより、上述したように太陽電池セル10の受光面バス電極12Bおよび裏面接合電極13bへのタブ線20の接続時の残留熱応力の影響に起因した太陽電池セル10の製造歩留りの悪化および太陽電池モジュール100の出力低下を抑制することができる。
 上述したように、本実施の形態にかかる太陽電池セル10では、裏面側に設けられるコンタクトホール7が、半導体基板1の裏面におけるタブ線接続領域14以外の領域に限定して選択的に形成されている。したがって、上述したように、裏面パッシベーション膜5による半導体基板11の裏面におけるパッシベーション効果によって太陽電池セル10の特性改善を図るとともに、太陽電池セル10の受光面電極12および裏面電極13へのタブ線20の接続に起因した不具合の発生を抑制することが可能である。
 以上の実施の形態に示した構成は、本発明の内容の一例を示すものであり、別の公知の技術と組み合わせることも可能であるし、本発明の要旨を逸脱しない範囲で、構成の一部を省略、変更することも可能である。
 1,11 半導体基板、1H,5H,6H,7 コンタクトホール、2 微小凹凸、3 n型不純物拡散層、3a リンガラス層、4 反射防止膜、5 裏面パッシベーション膜、6 キャップ膜、8 裏面電界層、10 太陽電池セル、10A 太陽電池セルの受光面、10B 太陽電池セルの裏面、11A 半導体基板の受光面、11B 半導体基板の裏面、12 受光面電極、12B 受光面バス電極、12G 受光面グリッド電極、13 裏面電極、13a 裏面集電電極、13b 裏面接合電極、13s 一対の辺、14 タブ線接続領域、14a 第1領域、14b 第2領域、15 ダメージ層、16a 裏面接合電極材料ペースト、16b 裏面集電電極材料ペースト、16c 受光面電極材料ペースト、20 タブ線、25 横タブ線、26 出力タブ線、31 受光面保護材、32 裏面保護材、33 受光面側封止材、34 裏面側封止材、40 フレーム、50 太陽電池ストリング、70 太陽電池アレイ、100 太陽電池モジュール、200 ヒートツール。

Claims (6)

  1.  第1導電型のシリコン基板と、
     前記シリコン基板において受光面と対向する裏面に形成された裏面パッシベーション膜と、
     前記裏面パッシベーション膜を貫通して前記裏面パッシベーション膜の表面から前記シリコン基板の前記裏面の表層に達する複数のコンタクトホールと、
     前記裏面パッシベーション膜上に第1の方向に沿って並べて設けられ、前記第1の方向に沿った帯状のタブ線を接続するための複数の第1の裏面電極と、
     前記コンタクトホール内の前記シリコン基板と前記第1の裏面電極とを接続する裏面集電電極と、
     を備え、
     前記第1の方向において前記第1の裏面電極に隣り合う領域を避けて前記コンタクトホールが設けられていること、
     を特徴とする太陽電池セル。
  2.  前記第1の裏面電極が、前記裏面の面内において前記第1の方向に沿った一対の辺を有する四角形状を有し、
     前記タブ線の幅をWとしたときに、前記コンタクトホールは、前記裏面の面内における前記第1の方向と直交する第2の方向において、前記一対の辺からW/2の距離の範囲を避けて設けられていること、
     を特徴とする請求項1に記載の太陽電池セル。
  3.  前記第2の方向における前記第1の裏面電極の幅が2Wであり、
     前記コンタクトホールは、前記第2の方向において前記第1の裏面電極の中心位置から2Wの距離の範囲を避けて設けられていること、
     を特徴とする請求項2に記載の太陽電池セル。
  4.  第1の太陽電池セルと、
     前記第1の太陽電池セルに並べて配置される第2の太陽電池セルと、
     前記第1の太陽電池セルの受光面側に設けられた受光面電極と、前記第2の太陽電池セルにおいて受光面と対向する裏面に設けられた第1の裏面電極と、を接続する帯状のタブ線と、
     を備え、
     前記第1の太陽電池セルおよび前記第2の太陽電池セルは、
     第1導電型のシリコン基板と、
     前記シリコン基板の裏面に形成された裏面パッシベーション膜と、
     前記裏面パッシベーション膜を貫通して前記裏面パッシベーション膜の表面から前記シリコン基板の前記裏面の表層に達する複数のコンタクトホールと、
     前記裏面パッシベーション膜上に第1の方向に沿って並べて設けられた複数の前記第1の裏面電極と、
     前記コンタクトホール内の前記シリコン基板と前記第1の裏面電極とを接続する第2の裏面電極とを有し、
     前記第1の方向において前記第1の裏面電極に隣り合う領域を避けて前記コンタクトホールが設けられていること、
     を特徴とする太陽電池モジュール。
  5.  前記第1の裏面電極が、前記裏面の面内において前記第1の方向に沿った一対の辺を有する四角形状を有し、
     前記タブ線の幅をWとしたときに、前記コンタクトホールは、前記裏面の面内における前記第1の方向と直交する第2の方向において、前記一対の辺からW/2の距離の範囲を避けて設けられていること、
     を特徴とする請求項4に記載の太陽電池モジュール。
  6.  前記第2の方向における前記第1の裏面電極の幅が2Wであり、
     前記コンタクトホールは、前記第2の方向において前記第1の裏面電極の中心位置から2Wの距離の範囲を避けて設けられていること、
     を特徴とする請求項5に記載の太陽電池モジュール。
PCT/JP2017/011256 2017-03-21 2017-03-21 太陽電池セルおよび太陽電池モジュール WO2018173125A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP2017/011256 WO2018173125A1 (ja) 2017-03-21 2017-03-21 太陽電池セルおよび太陽電池モジュール
JP2019506585A JPWO2018173125A1 (ja) 2017-03-21 2017-03-21 太陽電池セルおよび太陽電池モジュール
CN201780087633.2A CN110419112A (zh) 2017-03-21 2017-03-21 太阳能电池单元以及太阳能电池模块
TW107108438A TWI668880B (zh) 2017-03-21 2018-03-13 Solar battery unit and solar battery module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2017/011256 WO2018173125A1 (ja) 2017-03-21 2017-03-21 太陽電池セルおよび太陽電池モジュール

Publications (1)

Publication Number Publication Date
WO2018173125A1 true WO2018173125A1 (ja) 2018-09-27

Family

ID=63584358

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/011256 WO2018173125A1 (ja) 2017-03-21 2017-03-21 太陽電池セルおよび太陽電池モジュール

Country Status (4)

Country Link
JP (1) JPWO2018173125A1 (ja)
CN (1) CN110419112A (ja)
TW (1) TWI668880B (ja)
WO (1) WO2018173125A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2022291657B1 (en) * 2022-11-03 2024-03-14 Jinko Solar Co., Ltd. Solar cell, method for producing the same and photovoltaic module
JP7520821B2 (ja) 2019-04-23 2024-07-23 株式会社カネカ 結晶シリコン太陽電池及び結晶シリコン太陽電池の集合セル

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100275965A1 (en) * 2009-06-18 2010-11-04 Daeyong Lee Solar cell and method of manufacturing the same
US20130025665A1 (en) * 2011-07-25 2013-01-31 Daeyong Lee Solar cell and method for manufacturing the same
WO2016047564A1 (ja) * 2014-09-22 2016-03-31 京セラ株式会社 太陽電池素子
JP2016164969A (ja) * 2015-02-26 2016-09-08 京セラ株式会社 太陽電池素子およびその製造方法
JP2017045907A (ja) * 2015-08-28 2017-03-02 京セラ株式会社 太陽電池素子およびその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007266262A (ja) * 2006-03-28 2007-10-11 Sharp Corp インターコネクタ付き太陽電池、太陽電池モジュールおよび太陽電池モジュールの製造方法
WO2009128678A2 (en) * 2008-04-17 2009-10-22 Lg Electronics Inc. Solar cell and method of manufacturing the same
WO2011058653A1 (ja) * 2009-11-13 2011-05-19 三菱電機株式会社 太陽電池セル
TWI590473B (zh) * 2014-10-24 2017-07-01 昱晶能源科技股份有限公司 太陽能電池及其製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100275965A1 (en) * 2009-06-18 2010-11-04 Daeyong Lee Solar cell and method of manufacturing the same
US20130025665A1 (en) * 2011-07-25 2013-01-31 Daeyong Lee Solar cell and method for manufacturing the same
WO2016047564A1 (ja) * 2014-09-22 2016-03-31 京セラ株式会社 太陽電池素子
JP2016164969A (ja) * 2015-02-26 2016-09-08 京セラ株式会社 太陽電池素子およびその製造方法
JP2017045907A (ja) * 2015-08-28 2017-03-02 京セラ株式会社 太陽電池素子およびその製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7520821B2 (ja) 2019-04-23 2024-07-23 株式会社カネカ 結晶シリコン太陽電池及び結晶シリコン太陽電池の集合セル
AU2022291657B1 (en) * 2022-11-03 2024-03-14 Jinko Solar Co., Ltd. Solar cell, method for producing the same and photovoltaic module

Also Published As

Publication number Publication date
TW201836164A (zh) 2018-10-01
TWI668880B (zh) 2019-08-11
JPWO2018173125A1 (ja) 2019-06-27
CN110419112A (zh) 2019-11-05

Similar Documents

Publication Publication Date Title
JP5328363B2 (ja) 太陽電池素子の製造方法および太陽電池素子
JP5025184B2 (ja) 太陽電池素子及びこれを用いた太陽電池モジュール、並びに、これらの製造方法
JP5289625B1 (ja) 太陽電池モジュール
KR101719949B1 (ko) 태양전지 셀 및 그 제조 방법, 태양전지 모듈
JP5289764B2 (ja) 太陽電池およびその製造方法
US9608140B2 (en) Solar cell and solar cell module
KR101387718B1 (ko) 태양 전지 및 이의 제조 방법
JP4980494B2 (ja) 太陽電池セルおよびその製造方法
WO2011074280A1 (ja) 光起電力装置およびその製造方法
JP2016122749A (ja) 太陽電池素子および太陽電池モジュール
WO2011132707A1 (ja) 太陽電池素子およびそれを用いた太陽電池モジュール
JP5495777B2 (ja) 太陽電池モジュール
JP2015159276A (ja) 太陽電池素子および太陽電池モジュール
JP5430773B2 (ja) 光起電力装置およびその製造方法
JP6207414B2 (ja) 光起電力素子およびその製造方法
WO2012046306A1 (ja) 光起電力装置およびその製造方法
TWI668880B (zh) Solar battery unit and solar battery module
WO2010150358A1 (ja) 光起電力装置およびその製造方法
JP6298152B2 (ja) 太陽電池およびこれを用いた太陽電池モジュール
JP6125042B2 (ja) 太陽電池セルの製造方法
JP2016178280A (ja) 太陽電池素子およびこれを用いた太陽電池モジュール
JP2014027133A (ja) 太陽電池セル、インターコネクタ付き太陽電池セルおよび太陽電池モジュール
WO2014112053A1 (ja) 太陽電池セルおよびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17901811

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2019506585

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17901811

Country of ref document: EP

Kind code of ref document: A1