TWI424681B - 用以降低閃爍雜訊之混合器電路及其方法 - Google Patents
用以降低閃爍雜訊之混合器電路及其方法 Download PDFInfo
- Publication number
- TWI424681B TWI424681B TW097125988A TW97125988A TWI424681B TW I424681 B TWI424681 B TW I424681B TW 097125988 A TW097125988 A TW 097125988A TW 97125988 A TW97125988 A TW 97125988A TW I424681 B TWI424681 B TW I424681B
- Authority
- TW
- Taiwan
- Prior art keywords
- pair
- circuit
- signal pair
- current
- load
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1441—Balanced arrangements with transistors using field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1433—Balanced arrangements with transistors using bipolar transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1458—Double balanced arrangements, i.e. where both input signals are differential
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Dc-Dc Converters (AREA)
- Superheterodyne Receivers (AREA)
Description
本發明是有關於一種混合器(mixer),特別是有關於一種可降低混合器之閃爍雜訊之技術領域。
混合器電路係為一重要電路,其係用於射頻發送器及接收器。混合器電路係用以執行一頻率轉換之功能。本發明係有關於各種射頻發送器及接收器,其中一種係所謂的直接轉換接收器,此直接轉換接收器亦稱為同差接收器(homodyne receiver)。在此直接轉換器中,混合器電路係用以混合一射頻訊號與一時脈訊號(亦稱為一本地振盪(Local Oscillator,LO)訊號),藉此將射頻訊號轉換為一基頻訊號。此本地振盪訊號之頻率與射頻訊號之中心頻率相等,而轉換後的基頻訊號係為以DC為中心。此外,一低中頻(IF)接收器亦與本發明有關,LO訊號之頻率係射頻訊號之中心頻率有些微不同,而轉換後的基頻訊號係為以一低中介頻率為中心。
混合器電路可用多種電路佈局(topologies)來建構。例如一種已知的Gilbert-cell之電路佈局,其係揭露於美國專利號3,241,078。請參閱第1A圖,其繪示習知Gilbert-cell混合器電路,圖中,Gilbert-cell混合器電路100A包含一轉移電導單元,轉移電導單元包含一對NMOS(N型金氧半導體)場效電晶體M1及M2以接收一輸入訊號對VI+及VI-並將電壓訊號電轉換為一第一電流訊號對I1及I2。一切換電路120包含四個NMOS場效電晶體
M3、M4、M5及M6,其係由一對互補的本地振盪(Local Oscillator,LO)訊號LO+及LO-控制,M3、M4、M5及M6係用以轉換第一電流訊號對I1及I2以產生一第二電流訊號對I3及I4。一負載單元130A包含一電阻對R1及R2以將第二電流訊號對I3及I4轉換為一輸出訊號對VO+及VO-。在上述說明中,VDD係表示為一第一供應電壓,VSS係表示為一第二供應電壓,VSS通常較VDD為小。此Gilbert-cell混合器電路100A主要之功能係為大眾所熟知且亦可見於各種出版之書籍中(例如:無線電微電子學第185頁,由Behzad Razavi,Prentice Hall PTR於1998出版),在此不再贅述。在另一實施例中,M1及M2之源極並未直接與VSS相接而是耦接於電流源(未畫於圖上)。
上述實施例100A描述中,其最大之缺點係為兩電阻R1及R2佔用太多之電壓,會限制了輸出訊號之電壓之擺盪震幅。
另一習知技術中,在第1B圖中,另一Gilbert-cell混合器電路100B係具有一不同之負載單元130B。在此,此負載單元130B係包含一對電壓控制電流源(Voltage-Controlled Current Sources,VCCS)CS1及CS2以產生一對主動負載,其係適用於第二電流訊號對I3及I4。Gilbert-cell混合器電路100B更進一步包括一共模回授(Common Mode FeedBack,CMFB)電路140以接收輸出電壓訊號對VO+及VO-以及一共模參考電壓VCM產生一回授電壓訊號VFB控制CS1及CS2
。CMFB電路140之功能係在一封閉回路中產生回授電壓訊號VFB以控制CS1及CS2,回授電壓訊號VFB係使VO+及VO-之平均值趨近於參考電壓VCM。共模回授及電路係為本領域工作者所熟知且以描述於許多書籍中(例如:Behzad Razavi及McGraw-Hill撰寫之CMOS類比電路設計,2001,第314-324頁)。另一Gilbert-cell混合器電路100B與第1A圖之電路相比,混合器電路100B之輸出訊號通常可允許較大之電壓跳動,圖中第1A圖係使用電阻R1及R2。在感興趣之應用上,通常使用一電晶體形成一電流源。在一典型的例子中(如第1B圖所示),每一CS1及CS2係由PMOS(P型MOS)場效電晶體組成。一MOS場效電晶體係產生一種低頻雜訊,此低頻雜訊係稱為閃爍雜訊。因此,CS1及CS2產生一閃爍雜訊,其係與輸出電壓訊號對VO+及VO-直接混合在一起。對直接轉換接收器(direct-conversion receiver)而言,閃爍雜訊會產生不良影響,尤其當在一直接轉換接收器之輸出訊號包含一部份低頻時,低頻閃爍雜訊將會使其輸出效能低落。
如何提供一具備一負載單元之Gilbert-cell混合器電路可減低電壓之損耗,以相對減少閃爍頻率產生,是目前亟待解決的問題。
有鑑於習知技藝之各項問題,為了能夠兼顧解決之,本發明人基於多年研究開發與諸多實務經驗,提出一種混合器電路及其降低閃爍雜訊之方法,以作為改善上述缺點之實現方式與依據。
有鑑於此,本發明之目的就是在提供一種混合器電路及其頻率轉換之方法,以減少閃爍雜訊。
為達上述之目的,本發明提出一種混合器電路,此混合器電路係包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,電耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;以及一交換負載電路,電耦接該切換電路,其交換功能係由一對互補邏輯訊號所控制,該交換負載電路係提供一交換負載予該第二電流訊號對以將該第二電流訊號對轉換為一輸出電壓訊號對。
此外,本發明再提出一種頻率轉換方法,包含:將一輸入電壓訊號對轉換為一第一電流訊號對;依據一振盪訊號將該第一電流訊號對轉換為一第二電流訊號對;以及提供一交換負載電路予該第二電流訊號對對以將該第二電流訊號對轉換為一輸出電壓訊號對,其中,其交換功能係由一對互補邏輯訊號所控制。
此外,本發明再提出一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;一負載單元,用以提供一負載,並依據該該第二電流訊號對以產生該輸出電壓訊號對;以及一交換網路,耦接該負載單元與該切換電路,用以依據一對互補邏輯
訊號以改變該負載單元與該切換電路的連接關係。
茲為使貴審查委員對本發明之技術特徵及所達到之功效有更進一步之瞭解與認識,謹佐以較佳之實施例及配合詳細之說明如後。
本文中的「耦接」、「連接」、或是類似用語係指「可直接或是可間接連接」之意。以下將參照相關圖式,說明依本發明之混合器電路及其降低閃爍雜訊之方法之實施例,為使便於理解,下述實施例中之相同元件係以相同之符號標示來說明。
請參閱第2圖,其係為本發明之混合器電路之實施例示意圖。混合器電路200包含一轉移電導單元,此轉移電導單元係包含一對NMOS(N通道金氧半導體)場效電晶體M1及M2,此M1及M2係用以接收一輸入電壓訊號對VI+及VI-,並將此電壓訊號對轉換為一第一電流訊號對I1及I2。一切換電路包含四個NMOS場效電晶體M3、M4、M5及M6,其係用以將第一電流訊號對I1及I2轉換為一第二電流訊號對I3及I4,此切換電路係由一對互補本地振盪(Local Oscillator,LO)訊號LO+及LO-控制。一負載單元130C係轉換第二電流訊號對I3及I4為一輸出電壓訊號對VO+及VO-。
其中,混合器電路200更包含一共模回授(common-mode feedback,CMFB)電路140以接收輸出電壓訊號對VO+及VO-及一共模參考電壓VCM,並產生一與負載單元130C相對應之回授電壓訊號VFB。當然,若是對此混合器電路
的性能要求不高,則該共模回授電路140可省略。一實施例中,此負載單元130C係包含一交換網路150以及一對電壓控制電流源(voltage-controlled current source,VCCS)CS1、CS2。此交換網路150係設置於該對電壓控制電流源(如CS1及CS2)及輸出端(例如VO+及VO-)之間,並提供一訊號轉換之功能,且此交換網路係由一互補邏輯訊號對CP及CN控制。其中,交換網路150亦可稱為開關模組。
第2圖中,混合器電路200之頻率轉換之原理係與習知第1B圖中混合器電路100B之轉換原理相同,故在此不再詳加敘述。本發明之特徵在於提供一具轉換功能之負載電路以轉換第二電壓訊號對I3及I4,即如負載單元130C中交換網路150,此方法不損耗太多的電壓亦不產生閃爍雜訊。因交換網路150係由互補之邏輯訊號CP及CN控制,意即CP與CN係相位相反之邏輯訊號。當CP為存在(asserted),且CN不存在(de-asserted)時,CS1係耦接VO+,且CS2係耦接VO-,當CP不存在,且CN為存在時,CS1係耦接VO-,且CS2係耦接VO+。CS1及CS2係產生閃爍雜訊且此閃爍雜訊係位於輸出電壓訊號(VO+及VO-)中。此種影響輸出之雜訊係等於輸出相減之值(如VO+減VO-),將此值再乘以1或-1即為閃爍雜訊(由CS1及CS2產生)之值。其中,乘以1或-1係由當時之邏輯訊號對CP及CN之狀態決定。藉由控制邏輯訊號CP及CN可有效的調變閃爍雜訊。CP及CN較佳為一互補時脈訊號,且其頻率較混合器電路輸出端之感興趣輸出訊號為高(換言之,其
頻率較該輸出電壓訊號中之感興趣的信號成分為高)。在此實施例中,閃爍雜訊係由電流源CP及CS產生,且將影響於輸出端,其作用如同一帶外雜訊(out-of-band noise),但其並不會降低主要訊號之強度。精確的設定共模參考電壓VCM亦可防止負載單元130C佔用太多之電壓。
請注意,交換電路150亦可設置於切換電路120中,其只將由訊號對CP及CN控制改為由LO+及LO-控制即可。
第2圖中之混合器電路200係具有一現象,即邏輯訊號對CP及CN轉換狀態時,會產生一短時脈衝波干擾(glitch)。此現象可藉由以另一負載單元130D(如第3圖所示)來取代第2圖之混合器電路200中負載單元130C,以獲得改善。在負載單元130D中,係使用複數個電流源經由複數個交換網路與VO+及VO-耦接,此些電流源係由複數個互補邏輯訊號分別控制。第3圖係繪示兩電流源對(CS0_1-CS0_2及CS1_1-CS1_2)經由兩交換網路(150_0及150_1)與VO+及VO-耦接,此兩電流源對係分別由兩互補邏輯訊號對所控制(CP0-CN0及CP1-CN1)。每一電流源對係由兩電流源組成,每一電流源係輸入相同之電流。此兩電流源對所提供之電流量需與單一電流源對(第2圖中之CS1及CS2)提供之電流量相等。如第3圖所示之負載單元130D之四個電流源,每一電流源輸入之電流量係等於負載單元130C(如第2圖所示)之兩電流源輸入之電流的一半。因此,任意時間中,兩電流源對(如第3圖所示)提供予VO+(或VO-)之總電流量係與單一電流源對CS1及
CS2(如第2圖所示)所提供之電流總量相等。是故,第3圖所示之負載單元130D所提供之負載係與負載單元130C所提供之負載相同。然而,調整第一互補邏輯訊號對CP0及CN0及第二互補訊號對CP1及CN1之時序可減少訊號脈衝造成之不良效應。在一較佳實施方式中,CP0、CP1、CN1及CN1係由四相位時脈訊形成(係繪示於第4圖)。其中,T表示一時間週期。藉此,第一VCCS對(CS0_1及CS0_2)及第二VCS對(CS1_1及CS1_2)係於一時間交錯地交換。每一次VCCS對進行交換時,中只有50%的總負載電流進行交換。因此,每一短時脈衝波干擾所造成之影響低於50%。上述概念可以廣義的推及於N-VCCS對及N個交換網路,此交換網路係分別由N互補邏輯訊號對控制,此N互補邏輯訊號係由2×N相位之時序產生,其中,N為正整數。
藉由小部份調整混合器電路200(如第2圖所示)以產生另一種混合器電路500(如第5圖所示)。混合器電路500係與混合器電路200極為相似,除了混合器電路500添加一額外的電流源對CS3及CS4,且其係分別輸入電流I5及I6予電路節點501及502,且使流經切換電路之電流減少。因閃爍雜訊影響係與流經一電晶體之電流量多寡成比例,故在切換電路中之電晶體M3-M6所產生之閃爍雜訊之影響亦減少。藉由上述,切換電路120之混合器電路500內之電晶體產生之閃爍雜訊低於混合器電路200產生之閃爍雜訊。另一種可行方案係將負載單元130C代換為負載單元130D(如第3圖所示)以減低負載單元之效應。
在MOS的技術領域中,可利用一MOS電晶體來操作一電壓控制之電流源。MOS電晶體之閘極係與一控制電壓訊號耦接。電流源係可由一MOS電晶體控制,且MOS電晶體之閘極係與一固定偏壓電壓耦接。MOS電晶體(P型或N型)可做為一開關,且其閘極係與一電壓耦接,此電壓值夠高或夠低足以啟動一特定的MOS電晶體。上述技術皆為此領域之工作者所熟知,故在此不在贅述。
有關本發明所揭露之中心技術係可使用其他形式以實施,舉例而言:
1.可利用PMOS(P型金氧半導體)電晶體以取代轉移電導單元110或切換電路120之NMOS電晶體。在此技術領域中,電路中之PMOS係與電路中之NMOS之功能相同,故在此不在贅述。
2.可利用不同於MOS元件的半導體元件,例如:BJT(雙載子電晶體)、異質接面雙極電晶體(HBTs)及高電子遷移率電晶體(HEMTs)等。此些電晶體係可用以代換轉移電導元件、開關元件及一電流源。其功用系以詳細敘明於上述實施例,故在此不再贅述。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發明之精神與範疇,而對其進行之等效修改或變更,均應包含於後附之申請專利範圍中。
100A、100B‧‧‧Gilbert-cell混合器電路
110‧‧‧轉移電導單元
120‧‧‧切換電路
130A、130B、130C、130D‧‧‧負載單元
140‧‧‧共模回授電路
150‧‧‧交換網路
200、500‧‧‧混合器電路
501、502‧‧‧電路節點
第1A圖係為習知技術之Gilbert-cell混合器電路之電路示意圖;第1B圖係為習知技術之Gilbert-cell混合器電路之另一
電路示意圖;第2圖係為本發明之混合器電路之實施例示意圖;第3圖係為本發明之另一具有負載單元之混合器電路之實施例示意圖;第4圖係為本發明之混合器電路之負載單元之控制訊號之時序圖;以及第5圖本發明之混合器電路之另一實施例示意圖。
110‧‧‧轉移電導單元
120‧‧‧切換電路
130C‧‧‧負載單元
140‧‧‧共模回授電路
150‧‧‧交換網路
200‧‧‧混合器電路
Claims (31)
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,電耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;以及一交換負載電路(commutative loading circuit),電耦接該切換電路,其交換功能係由一對互補邏輯訊號所控制,該交換負載電路係提供一交換負載予該第二電流訊號對以將該第二電流訊號對轉換為一輸出電壓訊號對,該對互補邏輯訊號之頻率係高於該輸出電壓訊號中之感興趣訊號之頻率。
- 如申請專利範圍第1項所述之混合器電路,其中,該交換負載電路包含一交換電壓控制電流源對(commutative voltage-controlled current source pair),該混合器電路還包括:一共模回授電路,電耦接該交換負載電路,係接收該輸出電壓訊號對及一參考電壓,並相應地產生一回授電壓訊號以控制該交換電壓控制電流源對。
- 如申請專利範圍第2項所述之混合器電路,其中,該交換電壓控制電流源對還包括:一第一複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制;以及一第二複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制。
- 如申請專利範圍第1項所述之混合器電路,其中該對互補邏輯訊號係根據複數個多相位時脈訊號而形成。
- 如申請專利範圍第1項所述之混合器電路,其中該對互補邏輯訊號係具有相同頻率及不同相位。
- 如申請專利範圍第1項所述之混合器電路,其中該混合器電路所產生之一閃爍雜訊(flicker)係被調變至一帶外雜訊(out-of-band noise)。
- 如申請專利範圍第1項所述之混合器電路,更包含:一第二電流源對,與該轉移電導單元耦接,該第二電源對係用以注入一第三電流予該轉移電導單元。
- 如申請專利範圍第1項所述之混合器電路,該交換負載電路包含:一負載單元,用以提供一負載,並依據該第二電流訊號對以產生該輸出電壓訊號對;以及一交換網路,耦接該負載單元與該切換電路,用以依據該對互補邏輯訊號以改變該負載單元與該切換電路的連接關係。
- 如申請專利範圍第8項所述之混合器電路,該負載單元包含有一第一電流源以及一第二電流源。
- 如申請專利範圍第9項所述之混合器電路,該第一電流源以及該第二電流源所提供之電流量實質上相等。
- 一種頻率轉換方法,該方法包含:將一輸入電壓訊號對轉換為一第一電流訊號對;依據一振盪訊號將該第一電流訊號對轉換為一第二電流訊號對;以及提供一交換負載電路予該第二電流訊號對以將該第二電流 訊號對轉換為一輸出電壓訊號對,其中,其交換功能係由一對互補邏輯訊號所控制,該對互補邏輯訊號之頻率係高於該輸出電壓訊號對之感興趣訊號之頻率。
- 如申請專利範圍第11項所述之方法,其中,該交換負載電路包括有一交換電壓控制電流源對(commutative voltage-controlled current source pair),該方法還包括:產生一控制電壓用於該交換電壓控制電流源對以使該輸出電壓訊號對之平均值趨近於一參考電壓。
- 如申請專利範圍第11項所述之方法,其中該對互補邏輯訊號係根據複數個多相位時脈訊號所形成。
- 如申請專利範圍第11項所述之方法,其中該對互補邏輯訊號係具有相同頻率及不同相位。
- 如申請專利範圍第11項所述之方法,其中該輸出電壓訊號對之一閃爍雜訊係被調變至一帶外雜訊。
- 如申請專利範圍第11項所述之方法,其中,在將該輸入電壓訊號對轉換為該第一電流訊號對之步驟更包含有:注入一第三電流以減少該輸出電壓訊號對之一閃爍雜訊。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;一負載單元,用以提供一負載,並依據該第二電流訊號對以產一該輸出電壓訊號對;以及一交換網路,耦接該負載單元與該切換電路,用以依據一 對互補邏輯訊號以改變該負載單元與該切換電路的連接關係,該對互補邏輯訊號之頻率係高於該輸出電壓訊號對之感興趣訊號之頻率。
- 如申請專利範圍第17項所述之混合器電路,其中,該負載單元包含一電壓控制電流源對,該混合器電路還包括:一共模回授電路,耦接該負載單元,係接收該輸出電壓訊號對及一參考電壓,並相應地產生一回授電壓訊號以控制該電壓控制電流源對。
- 如申請專利範圍第18項所述之混合器電路,其中,該電壓控制電流源對還包括:一第一複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制;以及一第二複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制。
- 如申請專利範圍第17項所述之混合器電路,其中該對互補邏輯訊號係根據複數個多相位時脈訊號而形成。
- 如申請專利範圍第17項所述之混合器電路,其中該對互補邏輯訊號係具有相同頻率及不同相位。
- 如申請專利範圍第17項所述之混合器電路,其中該混合器電路所產生之一閃爍雜訊係被調變至一帶外雜訊(out-of-band noise)。
- 如申請專利範圍第17項所述之混合器電路,更包含:一第二電流源對,與該轉移電導單元耦接,該第二電源對係用以注入一第三電流予該轉移電導單元。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第 一電流訊號對;一切換電路,電耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;一交換負載電路(commutative loading circuit),電耦接該切換電路,其交換功能係由一對互補邏輯訊號所控制,該交換負載電路係提供一交換負載予該第二電流訊號對以將該第二電流訊號對轉換為一輸出電壓訊號對,該交換負載電路包含一交換電壓控制電流源對(commutative voltage-controlled current source pair);以及一共模回授電路,電耦接該交換負載電路,係接收該輸出電壓訊號對及一參考電壓,並相應地產生一回授電壓訊號以控制該交換電壓控制電流源對;其中,該交換電壓控制電流源對還包括:一第一複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制;以及一第二複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,電耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;以及一交換負載電路(commutative loading circuit),電耦接該切換電路,其交換功能係由一對互補邏輯訊號所控制,該交換負載電路係提供一交換負載予該第二電流訊 號對以將該第二電流訊號對轉換為一輸出電壓訊號對,該對互補邏輯訊號係根據複數個多相位時脈訊號而形成。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,電耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;以及一交換負載電路(commutative loading circuit),電耦接該切換電路,其交換功能係由一對互補邏輯訊號所控制,該交換負載電路係提供一交換負載予該第二電流訊號對以將該第二電流訊號對轉換為一輸出電壓訊號對,該交換負載電路包含:一負載單元,用以提供一負載,並依據該該第二電流訊號對以產生該輸出電壓訊號對,該負載單元包含一第一電流源及一第二電流源;以及一交換網路,耦接該負載單元與該切換電路,用以依據該對互補邏輯訊號以改變該負載單元與該切換電路的連接關係。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,電耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;以及一交換負載電路(commutative loading circuit),電耦接該切換電路,其交換功能係由一對互補邏輯訊號所控制,該交換負載電路係提供一交換負載予該第二電流訊 號對以將該第二電流訊號對轉換為一輸出電壓訊號對,該交換負載電路包含:一負載單元,用以提供一負載,並依據該該第二電流訊號對以產生該輸出電壓訊號對,該負載單元包含一第一電流源及一第二電流源,且該第一電流源以及該第二電流源所提供之電流量實質上相等;以及一交換網路,耦接該負載單元與該切換電路,用以依據該對互補邏輯訊號以改變該負載單元與該切換電路的連接關係。
- 一種頻率轉換方法,該方法包含:將一輸入電壓訊號對轉換為一第一電流訊號對;依據一振盪訊號將該第一電流訊號對轉換為一第二電流訊號對;以及提供一交換負載電路予該第二電流訊號對對以將該第二電流訊號對轉換為一輸出電壓訊號對,其中,其交換功能係由一對互補邏輯訊號所控制,該對互補邏輯訊號係根據複數個多相位時脈訊號所形成。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;一負載單元,用以提供一負載,並依據該該第二電流訊號對以產一該輸出電壓訊號對,該負載單元包含一電壓控制電流源對,該電壓控制電流源對包括:一第一複數個電流源,係接收該回授電壓訊號,並受該回 授電壓訊號之控制;以及一第二複數個電流源,係接收該回授電壓訊號,並受該回授電壓訊號之控制;一交換網路,耦接該負載單元與該切換電路,用以依據一對互補邏輯訊號以改變該負載單元與該切換電路的連接關係;以及一共模回授電路,耦接該負載單元,係接收該輸出電壓訊號對及一參考電壓,並相應地產生一回授電壓訊號以控制該電壓控制電流源對。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;一負載單元,用以提供一負載,並依據該該第二電流訊號對以產一該輸出電壓訊號對;以及一交換網路,耦接該負載單元與該切換電路,用以依據一對互補邏輯訊號以改變該負載單元與該切換電路的連接關係,該對互補邏輯訊號係根據複數個多相位時脈訊號而形成。
- 一種混合器電路,包含:一轉移電導單元,係用以將一輸入電壓訊號對轉換為一第一電流訊號對;一切換電路,耦接該轉移電導單元,係依據一振盪訊號對將該第一電流訊號對轉換為一第二電流訊號對;一負載單元,用以提供一負載,並依據該該第二電流訊號 對以產一該輸出電壓訊號對;以及一交換網路,耦接該負載單元與該切換電路,用以依據一對互補邏輯訊號以改變該負載單元與該切換電路的連接關係,該對互補邏輯訊號係具有相同頻率及不同相位。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US95194507P | 2007-07-25 | 2007-07-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200913462A TW200913462A (en) | 2009-03-16 |
TWI424681B true TWI424681B (zh) | 2014-01-21 |
Family
ID=40295837
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097125988A TWI424681B (zh) | 2007-07-25 | 2008-07-09 | 用以降低閃爍雜訊之混合器電路及其方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8160516B2 (zh) |
CN (1) | CN101494438B (zh) |
TW (1) | TWI424681B (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005028747B4 (de) * | 2005-06-21 | 2010-12-16 | Infineon Technologies Ag | Mischeranordnung, Verwendung der Mischeranordnung und Verfahren zur Frequenzumsetzung |
SI22727A (sl) * | 2008-02-13 | 2009-08-31 | Vinko Kunc | Postopek in vezje za hitro znižanje napetosti enosmerne komponente in nizkofrekvenčnih komponent na izhodu mešalnega vezja v sprejemniku UHF oddajno-sprejemne enote |
US8396441B1 (en) * | 2008-07-09 | 2013-03-12 | Pmc-Sierra, Inc. | Wideband mixer |
EP2302787B1 (en) * | 2009-09-23 | 2012-09-05 | Nxp B.V. | Frequency conversion |
US8971835B2 (en) * | 2011-01-05 | 2015-03-03 | Intel Mobile Communications GmbH | Receiver with wide dynamic range and low power consumption |
US8554162B2 (en) * | 2011-08-03 | 2013-10-08 | St-Ericsson Sa | High efficiency power amplifier |
TWI524660B (zh) | 2013-12-27 | 2016-03-01 | 瑞昱半導體股份有限公司 | 主動式混頻器與主動式混頻方法 |
CN104767489B (zh) * | 2014-01-03 | 2018-10-26 | 瑞昱半导体股份有限公司 | 主动式混频器与主动式混频方法 |
US10107873B2 (en) | 2016-03-10 | 2018-10-23 | Allegro Microsystems, Llc | Electronic circuit for compensating a sensitivity drift of a hall effect element due to stress |
US10162017B2 (en) | 2016-07-12 | 2018-12-25 | Allegro Microsystems, Llc | Systems and methods for reducing high order hall plate sensitivity temperature coefficients |
US10520559B2 (en) | 2017-08-14 | 2019-12-31 | Allegro Microsystems, Llc | Arrangements for Hall effect elements and vertical epi resistors upon a substrate |
US10224905B1 (en) * | 2018-04-27 | 2019-03-05 | Realtek Semiconductor Corp. | Method and apparatus for high speed clock transmission |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63114422A (ja) * | 1986-10-31 | 1988-05-19 | Yokogawa Electric Corp | 高速デジタル/アナログ変換回路 |
US5532637A (en) * | 1995-06-29 | 1996-07-02 | Northern Telecom Limited | Linear low-noise mixer |
US20030199259A1 (en) * | 2002-04-22 | 2003-10-23 | Cognio, Inc. | A Tunable Upconverter Mixer With Image Rejection |
US6850753B2 (en) * | 2002-06-11 | 2005-02-01 | Muchip Co., Ltd | Tunable low noise amplifier and current-reused mixer for a low power RF application |
US6865382B2 (en) * | 2002-01-07 | 2005-03-08 | Broadcom Corp. | Mixer having low noise, controllable gain, and/or low supply voltage operation |
EP1653623A1 (en) * | 2004-10-29 | 2006-05-03 | Broadcom Corporation | Method and system for a glitch-free differential current steering switch circuit for high speed, high resolution digital-to-analog conversion |
US7107025B2 (en) * | 2003-04-25 | 2006-09-12 | Broadcom Corporation | High gain, highly linear mixer |
KR20060129280A (ko) * | 2006-07-20 | 2006-12-15 | 노키아 코포레이션 | 믹서 회로 |
CN1886890A (zh) * | 2003-11-28 | 2006-12-27 | 松下电器产业株式会社 | 混频器电路 |
CN1894848A (zh) * | 2004-01-22 | 2007-01-10 | 诺基亚公司 | 混频器电路 |
US20070142018A1 (en) * | 2005-12-15 | 2007-06-21 | Ying-Yao Lin | Low noise mixer |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3241078A (en) | 1963-06-18 | 1966-03-15 | Honeywell Inc | Dual output synchronous detector utilizing transistorized differential amplifiers |
TWI357206B (en) * | 2007-04-24 | 2012-01-21 | Realtek Semiconductor Corp | Mixer circuit |
-
2008
- 2008-07-09 TW TW097125988A patent/TWI424681B/zh active
- 2008-07-23 CN CN200810131689.6A patent/CN101494438B/zh active Active
- 2008-07-24 US US12/179,540 patent/US8160516B2/en active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63114422A (ja) * | 1986-10-31 | 1988-05-19 | Yokogawa Electric Corp | 高速デジタル/アナログ変換回路 |
US5532637A (en) * | 1995-06-29 | 1996-07-02 | Northern Telecom Limited | Linear low-noise mixer |
US6865382B2 (en) * | 2002-01-07 | 2005-03-08 | Broadcom Corp. | Mixer having low noise, controllable gain, and/or low supply voltage operation |
US20030199259A1 (en) * | 2002-04-22 | 2003-10-23 | Cognio, Inc. | A Tunable Upconverter Mixer With Image Rejection |
US6850753B2 (en) * | 2002-06-11 | 2005-02-01 | Muchip Co., Ltd | Tunable low noise amplifier and current-reused mixer for a low power RF application |
US7107025B2 (en) * | 2003-04-25 | 2006-09-12 | Broadcom Corporation | High gain, highly linear mixer |
CN1886890A (zh) * | 2003-11-28 | 2006-12-27 | 松下电器产业株式会社 | 混频器电路 |
CN1894848A (zh) * | 2004-01-22 | 2007-01-10 | 诺基亚公司 | 混频器电路 |
EP1653623A1 (en) * | 2004-10-29 | 2006-05-03 | Broadcom Corporation | Method and system for a glitch-free differential current steering switch circuit for high speed, high resolution digital-to-analog conversion |
US20070142018A1 (en) * | 2005-12-15 | 2007-06-21 | Ying-Yao Lin | Low noise mixer |
KR20060129280A (ko) * | 2006-07-20 | 2006-12-15 | 노키아 코포레이션 | 믹서 회로 |
Non-Patent Citations (1)
Title |
---|
2000年12月公開文獻E. E. Bautista, B. Bastani, and J. Heck, "A high IIP2 downconversion mixer using dynamic matching," IEEE J. Solid-State Circuits, vol. 35, pp. 1934–1941, Dec. 2000. * |
Also Published As
Publication number | Publication date |
---|---|
US20090029668A1 (en) | 2009-01-29 |
CN101494438B (zh) | 2011-09-28 |
CN101494438A (zh) | 2009-07-29 |
TW200913462A (en) | 2009-03-16 |
US8160516B2 (en) | 2012-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI424681B (zh) | 用以降低閃爍雜訊之混合器電路及其方法 | |
US8085067B1 (en) | Differential-to-single ended signal converter circuit and method | |
US8154352B2 (en) | Oscillating circuit | |
US8064868B2 (en) | Dynamic current steering mixer | |
JP2013051702A (ja) | 低雑音および低変換損を有する直交無線周波数ミキサ | |
US6690242B2 (en) | Delay circuit with current steering output symmetry and supply voltage insensitivity | |
KR20100111617A (ko) | 저위상 노이즈 증폭기 회로 | |
TW578385B (en) | High-speed high-current programmable charge-pump circuit | |
US5343094A (en) | Low noise logic amplifier with nondifferential to differential conversion | |
TWI357206B (en) | Mixer circuit | |
JPH0653807A (ja) | ラッチを組込んだcmos−ecl変換器 | |
US6621358B2 (en) | Differential voltage controlled oscillator, and method therefor | |
US20040222822A1 (en) | Low jitter high speed CMOS to CML clock converter | |
US20080260089A1 (en) | Quadrature Divide-By-Three Frequency Divider and Low Voltage Muller C Element | |
US6861911B2 (en) | Self-regulating voltage controlled oscillator | |
US20100056095A1 (en) | Dynamic current injection mixer/modulator | |
US6163226A (en) | Current-controlled p-channel transistor-based ring oscillator | |
EP3063872B1 (en) | Regenerative frequency divider | |
US20130222072A1 (en) | Level shifter, oscillator circuit using the same and method | |
TW201526527A (zh) | 主動式混頻器與主動式混頻方法 | |
JP2006074380A (ja) | 周波数混合器 | |
KR20040053065A (ko) | 직렬 교차 연결된 상보형 트랜지스터를 이용한 전압 제어발진기 및 이를 이용한 신호 송수신 장치 | |
TW201306472A (zh) | 局部振盪器時脈信號 | |
US7171184B2 (en) | Method and apparatus for a gain controlled mixer | |
US20050009495A1 (en) | Frequency converter using multi-phase mixer |