SU542991A2 - Frame sync device - Google Patents
Frame sync deviceInfo
- Publication number
- SU542991A2 SU542991A2 SU2060068A SU2060068A SU542991A2 SU 542991 A2 SU542991 A2 SU 542991A2 SU 2060068 A SU2060068 A SU 2060068A SU 2060068 A SU2060068 A SU 2060068A SU 542991 A2 SU542991 A2 SU 542991A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- polarity
- sync
- frame sync
- trigger
- information
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
1one
Изобретение относитс к электросв зи и может использоватьс в устройствах цикловой синхронизации многоканальных систем передачи двоичной информации с временным уплотнением каналов.The invention relates to telecommunications and can be used in frame synchronization devices of multichannel systems for transmitting binary information with time channel multiplexing.
По основному авт. св. 217705 известно устройство цикловой синхронизации, содержащее на передающей стороне генератор синхроимпульсов и элемент ИЛИ с датчиком информационных знаков, а на приемной стороне- блок, поиска синхроимпульса, состо щий из элементов И, элемента ИЛИ, линии задержки , счетчика и триггера, и блок повышени достоверности 1.According to the main author. St. 217705, a frame synchronization device is known, which contains on its transmitting side a clock generator and an OR element with a sensor of information signs, and on the receiving side is a block, a sync pulse search consisting of AND elements, an OR element, a delay line, a counter and a trigger, and a confidence increasing block. one.
Однако известное устройство имеет большое врем вхождени в синхронизм при статичности перезаваемых двоичных знаков информационных каналов.However, the known device has a large time of entry into synchronism with the static nature of the passable binary characters of information channels.
С целью сокращени времени вхождени в синхронизм в предлагаемое устройство цикловой синхронизации на передающей стороне между выходом генератора синхроимпульсов и входами элемента ИЛИ введен преобразователь пол рности синхроимпульсов, а на приемной стороне между выходом линии задержки и входами одного из элементов И введен селектор пол рности синхроимпульсов, второй вход которого соединен с соответствующим входом другого элемента И.In order to reduce synchronization time, the proposed frame synchronization device on the transmitting side between the output of the clock generator and the inputs of the OR element introduced a polarity converter of the clock pulses, and on the receiving side between the output of the delay line and the inputs of one of the elements And introduced the polarity selector of the clock, the input of which is connected to the corresponding input of another element I.
На чертеже приведена структурна схема предложенного устройства.The drawing shows a block diagram of the proposed device.
Устройство цикловой синхронизации содержит на передающей стороне генератор 1 спнхроимпульсов , преобразователь 2 пол рности синхроимпульсов, элемент ИЛИ 3 и датчик 4 информационных знаков, а на приемной стороне - блок 5 поиска синхроимпульса, состо щий из элементов И 6, 7, элемента ИЛИ 8, линии задержки 9, триггера 10 и счетчика 11, секетор 12 пол рности синхроимпульсов п блок 13 повышенп достоверности.The frame synchronization device contains on the transmitting side a generator of 1 pulses, a converter of polarity 2 sync pulses, an OR 3 element and a sensor of 4 information signs, and on a receiving side - a sync pulse search unit 5 consisting of AND 6, 7 elements, an OR 8 element, a line delays 9, trigger 10 and counter 11, secator 12 polarity of clock pulses n block 13 increased reliability.
Преобразователь 2 пол рности синхроимпульсов состоит из согласующего элемента 14, инвертора 15, элементов И 16, 17, триггера 18 и счетчика 19 циклов.The sync pulse polarity converter 2 consists of matching element 14, inverter 15, AND elements 16, 17, trigger 18 and counter 19 cycles.
Селектор 12 пол рности синхроимпзльсов содержит согласующие элементы 20, 21, элементы ИЕТ 22, 23, элемент ИЛИ 24.The sync polarity selector 12 contains matching elements 20, 21, IET elements 22, 23, OR element 24.
2020
Преобразователь 2 пол рности спнхроимпзльсов включен на передающей стороне между выходом генератора 1 синхроимпульсов и входом элемента ИЛИ 3. Селектор 12 пол рности синхроимпульсов включен на приемной стороне между выходом лпнии задержки 9 и входом элемента И 7.The transducer 2 polarity spincamplips is connected at the transmitting side between the output of the sync pulse generator 1 and the input of the element OR 3. The sync polarity selector 12 is switched on at the receiving side between the output of the delay line 9 and the input of the And 7 element.
Предложенное устройство работает следующим образом.The proposed device operates as follows.
Генератор 1 синхроимпульсов вырабатывает последовательность, например, единичных синхроимпульсов, следующих с периодичностью цикла передачи информации. Преобразователь 2 пол рности синхроимпульсов с каждым циклом измен ет пол рность синхроимпульсов при прохождении их через согласующий элемент 14, инвертор 15 и элементы И 16, 17, управл емые с раздельных плеч триггера 18. Состо ние триггера 18 измен етс по сигналам со счетчика 19 циклов.The generator 1 clock pulses generates a sequence of, for example, single clock pulses following at intervals of the information transfer cycle. With each cycle, the sync polarity inverter 2 changes the polarity of the sync pulses when passing them through matching element 14, inverter 15 and AND elements 16, 17 controlled from separate arms of trigger 18. Trigger state 18 changes according to signals from counter 19 cycles .
На элементе ИЛИ 3 синхроимпульсы объедин ютс с последовательностью знаков информационных каналов, поступающей с датчика 4 информационных знаков.On the OR element 3, the sync pulses are combined with a sequence of characters of the information channels coming from the sensor 4 information characters.
На приемной стороне образованна таким образом последовательность поступает в блок 5 поиска синхроимпульса через элемент И 6, элемент ИЛИ 8 на рециркулирующую линию задержки 9, имеющую число разр дов, равное длине цикла передачи Л. После ее заиолнени знаками одного цикла триггер 10 через цепи управлени отключает вход блока 5 поиска синхроимпульса через элемент И 6 и включает его вход через элемент И 7, при этом входна последовательность проходит через селектор 12 пол рности синхроимпульсов, на выходе которого импульс имеет место только в том случае, если знаки, отсто щие на длину цикла, имеют противоположную пол рность .At the receiving side, the sequence formed in this way enters the sync pulse search unit 5 through element 6, element 8 or 8 to the recirculating delay line 9, which has a number of bits equal to the transmission cycle length L. After its filling with signs of one cycle, trigger 10 through the control circuit turns off the input of the sync pulse search unit 5 through the AND 6 element and includes its input through the And 7 element, while the input sequence passes through the sync polarity selector 12, at the output of which the pulse takes place only in In the event that signs separated by the length of the cycle have opposite polarity.
Таким образом, рециркулирующа лини задержки 9 с каждым кадром постепенно очищаетс от знаков информационных каналов до тех пор, пока не будет содержать одну единицу, соответствующую каналу синхронизации . Счетчик 11 селектирует одиночный импульс и переводит триггер 10 в исходное состо ние , повтор операцию поиска синхросигнала . Блок 13 повышени достоверности фиксирует селектированные синхроимпульсы в течение р да циклов передачи и определ ет синхронное положение приемника информации .Thus, the re-circulating delay line 9 with each frame is gradually cleared from the characters of the information channels until it contains one unit corresponding to the synchronization channel. Counter 11 selects a single pulse and sets trigger 10 to its original state, repeating the clock search operation. Reliability unit 13 fixes the selected sync pulses for a number of transmission cycles and determines the synchronous position of the information receiver.
В предлагаемом устройстве любые отклонени в веро тност х по влени единиц или нулей от равноверо тной последовательности в информационных каналах увеличивают веро тность стирани единичных сигналов в рециркулирующей линии задержки и, следовательно , сокращают врем вхождени в синхронизм .In the proposed device, any deviations in the probabilities of occurrence of ones or zeros from a uniform sequence in the information channels increase the probability of erasing single signals in the recirculating delay line and, therefore, shorten the timing.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2060068A SU542991A2 (en) | 1974-09-12 | 1974-09-12 | Frame sync device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2060068A SU542991A2 (en) | 1974-09-12 | 1974-09-12 | Frame sync device |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU217705 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU542991A2 true SU542991A2 (en) | 1977-01-15 |
Family
ID=20596039
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2060068A SU542991A2 (en) | 1974-09-12 | 1974-09-12 | Frame sync device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU542991A2 (en) |
-
1974
- 1974-09-12 SU SU2060068A patent/SU542991A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU542991A2 (en) | Frame sync device | |
SU510797A1 (en) | Cycle sync device | |
SU944136A1 (en) | Cycle-wise synchronization device | |
SU1424127A1 (en) | Device for determining loss of credibility of discrete information | |
SU801289A1 (en) | Cycle-wise synchronization device | |
SU785859A1 (en) | Binary train generator | |
SU708527A1 (en) | Binary sequence-to-duobinary sequence converter | |
SU780168A1 (en) | Code train shaping device | |
SU760469A1 (en) | Device for synchronizing pseudonoise signals | |
SU758548A1 (en) | Device for shaping clock synchrosignal | |
SU860326A1 (en) | Device for asynchronous interfacing of digital signals | |
SU1443193A1 (en) | Cyclic synchronization system | |
SU1356251A1 (en) | Device for separating cycle synchronization signal | |
SU563730A1 (en) | Radio circuit with noise-like signals for relaying discrete information | |
SU820467A1 (en) | Computer data input device | |
SU1085006A1 (en) | Cyclic phasing receiver | |
SU720762A1 (en) | Device for synchronizing recurrent signals | |
SU1180873A1 (en) | Interface for linking computer with visual display unit | |
SU1012228A1 (en) | Synchronization device | |
SU1548782A1 (en) | Device for comparison of codes | |
SU660227A1 (en) | Synchronization pulse shaping arrangement | |
SU516197A1 (en) | Device for transmitting control commands for synchronous radio communication systems | |
SU491220A1 (en) | Device for separating recurrent sync signal | |
SU377854A1 (en) | ALL-UNION PAT1; itkO "11sh;" ^ those | |
SU1727205A2 (en) | Adaptive majority multiplexer |