SU1406753A1 - Programmable delay line - Google Patents
Programmable delay line Download PDFInfo
- Publication number
- SU1406753A1 SU1406753A1 SU864162552A SU4162552A SU1406753A1 SU 1406753 A1 SU1406753 A1 SU 1406753A1 SU 864162552 A SU864162552 A SU 864162552A SU 4162552 A SU4162552 A SU 4162552A SU 1406753 A1 SU1406753 A1 SU 1406753A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- control
- input
- control unit
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Изобретение относитс к радиотехнике и предназначено дл использовани в устройствах обработки дискретной информации. Программируема лини задержки (ПЛЗ) содержит оперативное запоминающее устройство 1 с произвольной выборкой, коммутатор 2, N буферных регистров 3ol-3.N и блок 4 управлени , содержащий генератор 5 тактовых импульсов, элементы И 8,9, депгафратор 13 нулевого состо ни , счетчик 7 номера отвода, счетчик 14 текущего адреса записи, регистр 16, вычитатель 15, оперативные запоминающие устройства 17,18, делитель 6 частоты, формирователь 10 случайных временных задержек, мультиплексоры 11,12, сумматор 19 и инвертор 20. ПЛЗ обеспечивает оперативное управление значени ми задержек выходных сигналов и режим флуктуации значений задержек выходных сигналов на каждом независимом отводе 1 ил. (ЛThe invention relates to radio engineering and is intended for use in discrete information processing devices. The programmable delay line (DPS) contains random access memory 1, switch 2, N 3ol-3.N buffer registers and control unit 4, which contains a generator of 5 clock pulses, AND elements 8.9, zero-state deparator 13, counter 7 numbers of the tap, counter 14 of the current address of the record, register 16, subtractor 15, random access memory 17,18, divider 6 frequencies, shaper 10 random time delays, multiplexers 11,12, adder 19 and inverter 20. PLZ provides operational control E tim delay output signals and mode values of the fluctuations of the output signals delays at each independent retraction yl 1. (L
Description
tmttmt
|й| th
оabout
О)ABOUT)
ел ate
0000
Bf.gn. Вл.аврааBf.gn. Vravaavraa
..
11eleven
Изобретение относитс к радиотехнике и предназначено дл использовани в устройствах обработки дискрет- нон информации, например в устройствах моделировани многолучевых радиоканалов .The invention relates to radio engineering and is intended for use in devices for processing discrete information, for example, in devices for simulating multipath radio channels.
Целью изобретени вл етс расширение области применени программи- руемой линии задержки за счет обеспечени оперативного управлени значени ми задержек выходных сигналов и обеспечени режима флуктуации значений задержек выходных сигналов на каждом независимом отводе линии задержки .The aim of the invention is to expand the field of application of the programmable delay line by providing on-line control of output delay values and providing for the jitter mode of output delay values at each independent rejection of the delay line.
На чертеже приведена структурна схема программируемой линии задержки .The drawing shows a block diagram of the programmable delay line.
Программируема лини задержки содержит оперативное запоминающее устройство (ОЗУ) 1 с произвольной выборкой, коммутатор 2, N буферных параллельных регистров 3,1-3,N и блок 4 управлени .The programmable delay line contains random access memory (RAM) 1, switch 2, N buffer parallel registers 3.1-3, N, and control block 4.
Адресные входы и вход управлени ОЗУ 1 подключены соответственно к адресным и к первому управл ющему выходу блока 4 управлени , к второму управл ющему выходу которого подключен управл ющго вход коммутатора 2, информационный вход которого подключен к выходу ОЗУ 1, а выходы - к входам буферных регистров 3,1-3,N.The address inputs and the control input of RAM 1 are connected respectively to the address and to the first control output of control unit 4, to the second control output of which the control input of switch 2 is connected, whose information input is connected to the output of RAM 1, and the outputs to the inputs of the buffer registers 3.1-3, n.
Блок 4 управлени содержит генератор 5 тактовых импульсов, подключенный выходом к входу делител 6 частоты , выход которого соединен со сченым входом счетчика 7 номера отвода с первыми объединенными входами элементов И 8 и 9, и к тактовому входу формировател 10 случайных времен задержек, выход счетчика 7 номера отвода подключен к второму входу первого мультиплексора 11, первому вход второго мультиплексора 12, адресному входу формировател 10 случа шых времен задержек и через дешифратор 13 нулевого состо ни - к вторым входам первого 8 и второго 9 Элементов И соответственно , выходы которых вл ютс соответственно первым и вторым управл ющими выходами блока 4 управлени , выход переполнени счетчика 7 номера отвода соединен через счетчик 14 текущего адреса записи с первьм входом вычитател 15, подключенного выходом через регистр 16 к адресным выходам блока 4 управлени . Первый вход перControl unit 4 contains a generator of 5 clock pulses connected by an output to the input of frequency divider 6, the output of which is connected to the counted input of counter 7 of the tap number with the first combined inputs of elements 8 and 9, and to the clock input of the imager 10 random delays, the output of counter 7 the tap number is connected to the second input of the first multiplexer 11, the first input of the second multiplexer 12, the address input of the shaper 10 case of the delay times and through the zero-state decoder 13 to the second inputs of the first 8 and the second 9 Elements And, respectively, whose outputs are respectively the first and second control outputs of control unit 4, the output of the overflow of the outlet number counter 7 is connected via the counter 14 of the current write address to the first input of the subtractor 15 connected by the output through the register 16 to the address outputs of the control unit 4 . First entry lane
00
5five
00
5five
00
5five
00
5five
00
5five
вого мультиплексоре 11 соединен с вторым входом второго мультиплексора 12 и вл етс адресным входом блока 4 управлени , выходы первого 11 и второго 12 мультиплексоров подключены к адресным входам первого оперативного запоминающего устройства 17 и второго оперативного запоминающего устройства 18-соответственно, выходы которых объединены и подключены к первому входу сумматора 19, а объединенные информационные входы вл ютс информационными входами блока 4 управлени . Управл ющие входы первого 1 I и второго 12 мультиплексоров объединены и подключены к управл ющему входу первого оперативного запоминающего устройства 17, который одновременно вл етс управл ющим входом блока 4 управлени , и через инвертор 20 - к управл ющему входу второго оперативного запоминающего устройства 18, Выход формировател 10 случайных времен задержек соединен с вторым входом сумматора 19, выход которого подключен к второму входу Г5,The first multiplexer 11 is connected to the second input of the second multiplexer 12 and is the address input of control unit 4, the outputs of the first 11 and second 12 multiplexers are connected to the address inputs of the first random access memory 17 and the second random access memory 18, respectively, the outputs of which are combined and connected to the first input of the adder 19, and the combined information inputs are the information inputs of the control unit 4. The control inputs of the first 1 I and second 12 multiplexers are combined and connected to the control input of the first random access memory 17, which is simultaneously the control input of the control unit 4, and through the inverter 20 to the control input of the second random access memory 18, Output shaper 10 random time delays connected to the second input of the adder 19, the output of which is connected to the second input G5,
Программируема лини задержки работает следующим образом.Programmable delay line works as follows.
Импульсы генератора 5 тактовых импульсов , поступа через делитель 6 частоты на счетный вход счетчика 7 номера отвода, перевод т его последовательно в положени от О до IJ. Информаци с выходов счетчика 7 номера отвода в виде параллельного кода через первый мультиплексор 11 (при подаче на вход управлени , например, низкого уровн Напр жени ) поступает на адресные входы первого оперативного запоминающего устройства 17 значений задержек, определ адрес чейки пам ти, в которой хранитс двоичное число (коэффициент задержки ) , пропорциональное времени задержки на i-м отводе линии. Импульсы переполнени счетчика 7 номера отвода поступают на счетный вход счетчика 14 текущего адреса записи, перевод его последовательно в положени от О до М (где М - количество чеек пам ти оперативного запоминающего устройства l). Информаци с выходов первого оперативного запоминающего устройства 17 значений задержек и формировател 10 случайных времен задержек .поступает на входы сумматора 19, где происходит сложение значенийThe pulses of the generator 5 clock pulses, coming through the frequency divider 6 on the counting input of the counter 7 of the tap number, are sequentially switched to the position from O to IJ. Information from the outputs of the counter 7 of the outlet number in the form of a parallel code through the first multiplexer 11 (when a control is fed to, for example, a low voltage level) is fed to the address inputs of the first random access memory 17 delay values, the address of the memory cell in which binary number (delay coefficient), proportional to the delay time on the i-th line diversion. The overflow pulses of the counter 7 of the tap number are fed to the counting input of the counter 14 of the current write address, transferring it sequentially to the positions from O to M (where M is the number of memory cells of the random access memory l). Information from the outputs of the first random access memory 17 of the delay values and the generator 10 random delay times are fed to the inputs of the adder 19, where the values are added
задержек из первого оперативного запоминающего устройства 17 со сфор- мированньгми в формирователе 10 случайных времен задержек кодами задержек с учетом их знака, С выхода сумматора 19 информаци поступает на первый вход вычитател 15, на второй вход которого поступают значени с выхода счетчика 14 текущего адреса записи.delays from the first random access memory 17 with 10 random delays generated by the shaper with delay codes based on their sign. From the output of the adder 19, the information goes to the first input of the subtractor 15, the second input of which receives the values from the output of the counter 14 of the current write address.
В вычитателе 15 определ етс адрес чейки оперативного запоминающего устройства 1, из которой произво20In the subtractor 15, the address of the location of the random access memory 1, from which the
дитс считывание информации дл фор- jt 6 частоты, проход щими через элемент мировани выходного сигнала дл i-ro И 9 при наличии сигнала разрещени , отвода линии. Эта информаци оказы- поступающего,с инверсного выхода деваетс задержанной по отнощению к щифратора 13 нулевого состо ни дл текущему времени, которое определ етс состо нием счетчика 14 текущего адреса записи, на число тактов, вычисленное в сумматоре 19, Вычисленный адрес чейки поступает на адресные входы оперативного запоминающего устройства 1 через регистр 16. Считы-25 коммутатора 2 и его переключени не вание и запись в оперативное запоми- происходит. Параллельный код с выхо- нающее устройство 1 происходит в за- дов коммутатора 2 поступает на ин- висимости от состо ни счетчика 7 номера отвода. При поступлении информации на:входы дещифратора 13 нулево- ,Q ходит при поступлении на их управл ю- го состо ни с выходов счетчика 7 щие входы одиночного импульса такто- номера отвода дл его состо ний с 1 до N с пр мого рьрсода дещифратора 13 нулевого состо ни снимаетс сигнал,It is possible to read information for the form of jt-6 frequencies passing through the output signal element for i-ro AND 9 in the presence of a resolution signal, a line retraction. This information is received from the inverse of the output of the zero state delayed relative to the state 13 for the current time, which is determined by the state of the counter 14 of the current write address, by the number of ticks calculated in the adder 19, the calculated cell address is fed to the address inputs of the operational storage device 1 through the register 16. Switch-2 reads-25 and its switching off is not recorded and write to the operational storage occurs. The parallel code from the output device 1 occurs in the switches of the switch 2 is transmitted depending on the state of the counter 7 of the tap number. When information arrives at: the inputs of the debristor 13 are null-, Q goes when they arrive at their control status from the outputs of the counter 7, the current inputs of a single pulse of the diversion clock number for its status from 1 to N from the direct signal of the zero 13 the state of the signal is removed,
запрещающий прохождение импульсов prohibiting the passage of pulses
тактовой частоты от делител 6 часто- во 1 следующего значени входного ты через элемент И 8, в результате сигнала. При состо нии счетчика 7 но- последний вырабатывает сигнал, устанавливающий оперативное запоминающее устройство 1 в режим считывани .The clock frequency from the divider 6 is the frequency in 1 of the next value of the input through the element AND 8, as a result of the signal. In the state of counter 7, the latter generates a signal that sets the random access memory 1 to read mode.
При нулевом состо нии счетчика 7 номера отвода с пр мого выхода дешифратора 13 нулевого состо ни поступает сигнал на элемент И 8, разрешающий прохождение через него одиночно- jc считывани и само считьшание из опе- го импульса тактовой частоты, на ративного запоминающего устройства врем присутстви которого оператив- 1 в буферные регистры 3,1-3.N повто- ное запоминающее устройство 1 уста- р етс N раз за один такт работы ли40In the zero state of the counter 7 of the outlet number from the direct output of the decoder 13 of the zero state, a signal arrives at the AND 8 element allowing the single readout jc to pass through it and the reading itself from the opti mal clock pulse whose memory is present operative 1 into the buffer registers 3.1-3.N the repeat storage device 1 is reset N times in one cycle of operation 40
состо ний счетчика 7 номера отвода с 1 до N.states of the counter 7 numbers of the tap from 1 to N.
Дл нулевого состо ни счетчика 7 номера отвода дешифратор 13 нулевого состо ни запрещает прохождение тактовых импульсов на управл ющий входFor the zero state of the counter 7 of the outlet number, the decoder 13 of the zero state prohibits the passage of clock pulses to the control input
формационные входы буферных регистров 3.1-3.N, запись в которых происвой частоты с выхода элемента И 8 при нулевом состо нии счетчика 7 номера отвода одновременно с записью в оперативное запоминающеес устройстмера с 1 до N буферные регистры 3.1- 3.N наход тс в режиме хранени информации . Входы буферных регистров 3.1-3,N представл ют собой отводы линии задержки, с которой снимают выходные сигналы.Formation inputs of the buffer registers 3.1-3.N, recording in which the frequency of the output of the element And 8 is zero when the counter 7 is in the zero state, simultaneously with the recording in the operational memory from 1 to N, the buffer registers 3.1 to 3.N are in the mode storage of information. The inputs of the buffer registers 3.1-3, N are the taps of the delay line from which the output signals are taken.
Операци по определению адресаAddress determination operations
новлено в режим записи и происходит запись входного сигнала в оперативное запоминающее устройство 1. При состо ни х счетчика 7 номера отвода от 1 до N вычитатель 15 последовательно во времени формирует N адресов считывани из оперативного запоминающего устройства 1 сигнала, записанного в него. Оперативное запоминающее устройство 1 в соответствии с вычисленными адресами вырабатываетThe recording signal is written to the random access memory 1. At the states of the 7 outgoing number from 1 to N, the subtractor 15 sequentially generates N read addresses from the random access memory 1 of the signal written to it. Random access memory 1 in accordance with the calculated addresses produces
0675306753
N сигналов, соответствующих сигналам на отводах на текущем такте работы линии задержки. Двоичное слово с выхода оперативного запоминающего устройства 1 поступает на коммутатор 2, необходимый дл повышени нагрузочной способности оперативного запоминающего устройства 1 и дл коммутации поступающих на его вход параллельных двоичных сигналов последовательно в буферные регистры 3.1 - 3.N. Коммутаци осуществл етс тактовыми импульсами управлени с выхода делител N signals corresponding to the signals on the taps at the current cycle of the delay line. The binary word from the output of the random access memory 1 is fed to the switch 2, which is necessary to increase the load capacity of the random access memory 1 and to switch the parallel binary signals arriving at its input sequentially into the buffer registers 3.1 - 3.N. Switching is performed by clock pulses of control from the output of the divider
10ten
6 частоты, проход щими через элемент И 9 при наличии сигнала разрещени , поступающего,с инверсного выхода дещифратора 13 нулевого состо ни дл коммутатора 2 и его переключени не происходит. Параллельный код с выхо- дов коммутатора 2 поступает на ин- ходит при поступлении на их управл ю- щие входы одиночного импульса такто- 6, the frequencies passing through the element AND 9 in the presence of the signal of the resolution coming from the inverse output of the decider 13 of the zero state for the switch 2 and its switching does not occur. The parallel code from the outputs of the switch 2 enters the input when the control inputs of a single clock pulse arrive at their control.
состо ний счетчика 7 номера отвода с 1 до N.states of the counter 7 numbers of the tap from 1 to N.
Дл нулевого состо ни счетчика 7 номера отвода дешифратор 13 нулевого состо ни запрещает прохождение тактовых импульсов на управл ющий входFor the zero state of the counter 7 of the outlet number, the decoder 13 of the zero state prohibits the passage of clock pulses to the control input
6 частоты, проход щими через элемент И 9 при наличии сигнала разрещени , поступающего,с инверсного выхода дещифратора 13 нулевого состо ни дл коммутатора 2 и его переключени не происходит. Параллельный код с выхо- дов коммутатора 2 поступает на ин- ходит при поступлении на их управл ю- щие входы одиночного импульса такто- 6, the frequencies passing through the element AND 9 in the presence of the signal of the resolution coming from the inverse output of the decider 13 of the zero state for the switch 2 and its switching does not occur. The parallel code from the outputs of the switch 2 enters the input when the control inputs of a single clock pulse arrive at their control.
формационные входы буферных регистров 3.1-3.N, запись в которых проис6 частоты, проход щими через элемент И 9 при наличии сигнала разрещени , поступающего,с инверсного выхода дещифратора 13 нулевого состо ни дл коммутатора 2 и его переключени не происходит. Параллельный код с выхо- дов коммутатора 2 поступает на ин- ходит при поступлении на их управл ю- щие входы одиночного импульса такто- the formation inputs of the buffer registers 3.1-3.N, recording in which the frequencies passing through the element 9, in the presence of the resolution signal, come, from the inverse output of the digester 13, the zero state for the switch 2 and its switching does not occur. The parallel code from the outputs of the switch 2 enters the input when the control inputs of a single clock pulse arrive at their control.
во 1 следующего значени входного сигнала. При состо нии счетчика 7 но- in 1 the next value of the input signal. When the state of the counter is 7 but
вой частоты с выхода элемента И 8 при нулевом состо нии счетчика 7 номера отвода одновременно с записью в оперативное запоминающеес устройство 1 следующего значени входного сигнала. При состо нии счетчика 7 но- the frequency of the output element And 8 in the zero state of the counter 7 of the number of the outlet simultaneously with the recording in the operational storage device 1 of the next value of the input signal. When the state of the counter is 7 but
считывани и само считьшание из опе- ративного запоминающего устройства 1 в буферные регистры 3,1-3.N повто- р етс N раз за один такт работы лиthe readout and the matching itself from the RAM 1 to the buffer registers 3.1–3. N is repeated N times in one cycle of operation.
мера с 1 до N буферные регистры 3.1- 3.N наход тс в режиме хранени информации . Входы буферных регистров 3.1-3,N представл ют собой отводы линии задержки, с которой снимают выходные сигналы.measure from 1 to N, the buffer registers 3.1-3. N are in the information storage mode. The inputs of the buffer registers 3.1-3, N are the taps of the delay line from which the output signals are taken.
Операци по определению адресаAddress determination operations
НИИ задержки. Длительность одного такта равна N периодам импульсов делител 6 частоты. N-й тактовый импульс, поступй на счетчик 7 отвода, переводит его из N-ro состо ни в нулевое, при этом формируетс импульс переполнени , поступающий на счетный вход счетчика 14 текущего адреса записи и перевод щий его в следующее положение (т+1). При новом положенииInstitute of Delay. The duration of one clock cycle is equal to N periods of the frequency divider 6 pulses. The N-th clock pulse arriving at the retraction counter 7 transfers it from the Nth state to zero, and an overflow pulse is generated that arrives at the counting input of the counter 14 of the current write address and takes it to the next position (t + 1) . Under the new position
счетчика 7 номера отвода в вычитате- ле 15 из кода, поступающего из счетчика 14, вычитаетс нулевой код, считанный с первого оперативного запоминающего устройства 17 (либо из второго оперативного запоминающего устройства 18) требуемого значени задержки. Б этом такте на выходе формировател 10 случайных времен задержек по вл етс нулевой код, вследствие чего информаци на Bfjxo- де сумматора остаетс нулевой„ Результат на выходе вычитател 15 вл етс адресом записи входного сигнала дл данного такта. Далее работа линии циклически повто етс М раз, т.е. до момента заполнени счетчика 14 текущего адреса записи, после чего М+1 импульс на входе счетчика 14 текущего адреса записи переводит его в нулевое состо ние и запись входного сигнала оп ть идет с О до М чеек пам тиcounter 7 of the tap number in subtractor 15, the zero code read from the first random access memory 17 (or from the second random access memory 18) of the required delay value is subtracted from the code received from the counter 14. In this cycle, a zero code appears at the output of the generator of 10 random delays, as a result of which the information on the totalizer remains zero. The result at the output of the subtractor 15 is the write address of the input signal for this cycle. Further, the operation of the line is repeated cyclically M times, i.e. until the counter 14 of the current write address is filled, after which the M + 1 pulse at the input of the counter 14 of the current write address brings it to the zero state and the input signal is written again from 0 to M memory cells
Во врем функционировани линии задержки к второму оперативному запоминающему устройству 18, наход щемус В третьем состо нии по выходу, осуществл етс пр мой доступ через второй мультиплексор 2 независимо от состо ни счетчика 7 номера от- вод . Это позвол ет производить произвольную перезапись кодов задержек во втором оперативном запоминающем устройстве 18 и сопр гать данную ли- нию задержки практически с любым устройством записи кодов задержек, в том числе и микропроцессорным„ Единственным условием вл етс то, чтобы общее врем перезаписи кодов задерже во второе оперативное запоминающее устройство 18 не превышало времени функционировани линии задержки с кодами задержек, записаиньми в первом оперативном запоминающем устройстве 17.During the operation of the delay line to the second random access memory 18, which is in the third output state, direct access is made through the second multiplexer 2, regardless of the state of the 7 offset number. This allows arbitrary rewriting of delay codes in the second random access memory 18 and matching this delay line with virtually any delay code recorder, including microprocessor deactivation. The only time it takes to rewrite the delay codes into the second the operational storage device 18 did not exceed the operation time of the delay line with delay codes recorded in the first operational storage device 17.
При изменении на входе управлени блока 4 управлени уровн напр жени с низкого на высокий первьй 11 и второй 2 мультиплексоры подключают первые свои входы к выходу, первое оперативное запоминающее устройство 17 переключаетс в режим записи с третьим состо нием по выходу, а второе оперативное запоминающее устройство 18 - в режим считывани кодов задержек по адресам, поступающим со счетчика 7 номера отвода через второй мультиплексор 12. Первое опеWhen the voltage level control unit 4 changes from low to high, the first 11 and second 2 multiplexers connect their first inputs to the output, the first random access memory 17 switches to the third state output recording mode, and the second random access memory 18 - in the mode of reading the delay codes to the addresses coming from the counter 7 of the outlet number through the second multiplexer 12. The first operation
ративное запоминающее устройство, таким образом, готово к перезаписи кодов задержек.The memory device is thus ready to overwrite the delay codes.
Емкость оперативного запоминаюпе- го устройства 1 с произвольной выборкой при параллельной к-разр дной записи входных данных выбираетс из следующих соображений:The capacity of the random access memory device 1 with a parallel to-bit recording of the input data is selected from the following considerations:
, i-T, i-t
где Мwhere is m
- количество чеек пам ти;- the number of memory cells;
требуема максимальна required maximum
задержка;delay;
- период тактовых импульсов на вьгходе делител частоты , равньй периоду следовани входной информации. Таким образом, диапазон изменени задержек на отводах линии лежит в пределах от Туц до . М с шагом дискретности Т, . Закон изменени задержки в указанном диапазоне определ етс средними значени ми коэффициентов , хран щихс в одном из двух оперативных запоминающих устройств блока управлени , и коэффициентами, формируемыми формирователем случайных времен задержки, и может быть выбран любым с точностью до . - the period of clock pulses at the start of the frequency divider, the same period of the following information. Thus, the range of variation of the delays at the line taps lies in the range from Tuc to. M with discrete step T,. The law of variation of the delay in the specified range is determined by the average values of the coefficients stored in one of the two operative memories of the control unit and the coefficients generated by the shaper of random delay times, and can be selected with any accuracy up to.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864162552A SU1406753A1 (en) | 1986-12-15 | 1986-12-15 | Programmable delay line |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864162552A SU1406753A1 (en) | 1986-12-15 | 1986-12-15 | Programmable delay line |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1406753A1 true SU1406753A1 (en) | 1988-06-30 |
Family
ID=21273332
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864162552A SU1406753A1 (en) | 1986-12-15 | 1986-12-15 | Programmable delay line |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1406753A1 (en) |
-
1986
- 1986-12-15 SU SU864162552A patent/SU1406753A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 1193789, кл. Н 03 К 5/153, 15.10.82. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5511033A (en) | Hidden self-refresh method and apparatus for synchronous dynamic random access memory | |
NL8202302A (en) | INFORMATION MEMORY DEVICE. | |
SU1406753A1 (en) | Programmable delay line | |
US4740924A (en) | Circuit arrangement comprising a matrix-shaped memory arrangement for variably adjustable time delay of digital signals | |
SU1193789A1 (en) | Programmable delay line | |
US4734888A (en) | Circuit arrangement comprising a matrix shaped memory arrangement for variably adjustable time delay of digital signals | |
SU1727213A1 (en) | Device for control over access to common communication channel | |
SU1275460A1 (en) | Device for simulating the queueing systems | |
SU1388951A1 (en) | Buffer storage device | |
SU1210212A1 (en) | Device for delaying pulses | |
SU1683015A1 (en) | Device for test check and diagnostics of digital modules | |
SU1275413A1 (en) | Device for generating codes with given weight | |
SU1027735A1 (en) | Device for automatic checking of lsi circuits | |
SU1603438A1 (en) | Stack storage | |
SU1010731A1 (en) | Counting device | |
SU1638793A1 (en) | Multichannel programmable pulse generator | |
SU1711205A1 (en) | Object image converter | |
SU1291988A1 (en) | Information input device | |
SU1432758A1 (en) | Device for monitoring repetition sequence of pulsed signals | |
SU1737483A1 (en) | Device for information receiving and transmitting | |
SU1695320A1 (en) | Device for simulating failures of systems | |
SU1149312A1 (en) | Device for checking integrated circuits of primary storage | |
SU1383326A1 (en) | Device for programmed delay of information | |
RU1827713C (en) | Delay device | |
SU1008739A1 (en) | Non-stationary random pulse process generator |