[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR890006029A - 시분할교환기의 클록신호 합성전송 방식 - Google Patents

시분할교환기의 클록신호 합성전송 방식 Download PDF

Info

Publication number
KR890006029A
KR890006029A KR870010539A KR870010539A KR890006029A KR 890006029 A KR890006029 A KR 890006029A KR 870010539 A KR870010539 A KR 870010539A KR 870010539 A KR870010539 A KR 870010539A KR 890006029 A KR890006029 A KR 890006029A
Authority
KR
South Korea
Prior art keywords
clock signal
circuit
signal
transmission
synthesized
Prior art date
Application number
KR870010539A
Other languages
English (en)
Other versions
KR900003668B1 (ko
Inventor
최병일
Original Assignee
강진구
삼성반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성반도체통신 주식회사 filed Critical 강진구
Priority to KR1019870010539A priority Critical patent/KR900003668B1/ko
Publication of KR890006029A publication Critical patent/KR890006029A/ko
Application granted granted Critical
Publication of KR900003668B1 publication Critical patent/KR900003668B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/26Devices for calling a subscriber
    • H04M1/30Devices which can set up and transmit only one digit at a time

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

내용 없음

Description

시분할교환기의 클록신호 합성전송 방식
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3 도는 본 발명에 다른 방식의 클록신호 합성전송 및 분리장치의 블록도.
제 4 도는 제 3 도의 각부 동작파형도.
제 5 도는 제 3 도중 합성회로, 분리회로 및 카운터회로의 일실시예를 도시한 상세도.

Claims (2)

  1. 시분할 전전자 교환기의 클록신호 전송회로에 있어서, 소정 기본클록신호를 출력하는 발진회로(11)와, 상기 발진회로(11)에서 출력되는 기본클록신호를 소정 분주하는 분주회로(12)와, 상기 발진회로(11) 및 분주회로(12)의 출력신호 논리상태에 대응하여 소정 동기신호를 출력하는 동기신호 발생회로(13)와, 상기 기본클록신호와 동기신호를 합성하여 소정의 합성전송 클록신호를 출력하는 합성회로(31)와, 상기 합성전송클록신호를 전송케이블에 출력하는 전송회로(14)와, 상기 전송회로(14)로 부터 전송된 합성전송 클록신호를 전송케이블로 부터 입력하는 수신회로(15)와, 상기 수신회로(15)의 출력인 합성전송 클록신호를 동기신호와 기본클록신호로 분리시켜 출력하는 분리회로(32)와, 상기 동기신호에 의해 리셋트됨과 동시에 상기 기본클록신호를 소정 분리하여 출력하는 카운터회로(33)를 구비하여, 상기 기본클록신호와 동기신호를 상기 합성회로(31)에서 합성하여 합성클록신호로써 단일 전송케이블을 통해 전송하고, 수신된 상기 합성클록신호를 상기 분리회로(32)에서 원래의 기본클록신호와 동기신호로 각각 복구하는 것을 특징으로 하는 시분할 전전자 교환기의 클록신호 합성전송 방식.
  2. 제 1 항에 있어서, 상기 분리회로(32)가 상기 합성클록 신호로 부터 동기신호를 복구하는 단안정 멀티바이브레이터(52)와 상기 합성클록신호를 소정 지연시켜 출력하는 지연(53)로 구성됨을 특징으로 하는 시분할 전전자교환기의 클록신호합성전송 방식.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870010539A 1987-09-23 1987-09-23 시분할교환기의 클록신호 합성전송 방식 KR900003668B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870010539A KR900003668B1 (ko) 1987-09-23 1987-09-23 시분할교환기의 클록신호 합성전송 방식

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870010539A KR900003668B1 (ko) 1987-09-23 1987-09-23 시분할교환기의 클록신호 합성전송 방식

Publications (2)

Publication Number Publication Date
KR890006029A true KR890006029A (ko) 1989-05-18
KR900003668B1 KR900003668B1 (ko) 1990-05-28

Family

ID=19264667

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870010539A KR900003668B1 (ko) 1987-09-23 1987-09-23 시분할교환기의 클록신호 합성전송 방식

Country Status (1)

Country Link
KR (1) KR900003668B1 (ko)

Also Published As

Publication number Publication date
KR900003668B1 (ko) 1990-05-28

Similar Documents

Publication Publication Date Title
KR940010037A (ko) 다중화 데이터 분리 장치
CA2055823A1 (en) Clock information transmitting device and clock information receiving device
KR890006029A (ko) 시분할교환기의 클록신호 합성전송 방식
KR100212152B1 (ko) 공중파 방송의 데이터 검출회로
KR910009005A (ko) 통신네트워크에 접속되는 단말장치
JPH0514337A (ja) デイジタル信号送受信回路
JP2570452B2 (ja) クロック生成回路
SU1681405A1 (ru) Устройство дл передачи телевизионных сигналов
KR860009330A (ko) 직렬데이터에 대한 클록동기회로
KR960016541A (ko) 주파수조절장치
KR970004925A (ko) 디지탈 교환기의 동기 클럭 제어회로
JPS6413820A (en) Decoder for manchester code
JP2000183729A (ja) クロック発生回路
JPS62200835A (ja) 同期伝送方式
KR19990024395A (ko) 맨체스터 신호 검출 및 동기용 클럭 복원 장치
SU634471A1 (ru) Устройство синхронизации
SU684758A1 (ru) Устройство синхронизации по циклам
KR930005399A (ko) 디지탈 데이타 동기 신호 검출회로
KR920009088A (ko) 디지틀 비디오 광 전송장치에서의 동기제어회로
KR910013783A (ko) 망동기 기준클럭 보드 어셈블리
JPS6462932A (en) Data transmission equipment
KR930022764A (ko) 전전자 교환기의 망동기 입력 기준 클럭 선택 및 분주회로
JPH036707B2 (ko)
KR900015450A (ko) 디지털 위상 동기회로
KR970024375A (ko) 디지탈 전전자 교환기의 동기장치(An apparatus for synchronizing system clock to network in a digital exchanger)

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070409

Year of fee payment: 18

EXPY Expiration of term