KR19990078078A - 액정표시장치 - Google Patents
액정표시장치 Download PDFInfo
- Publication number
- KR19990078078A KR19990078078A KR1019990009393A KR19990009393A KR19990078078A KR 19990078078 A KR19990078078 A KR 19990078078A KR 1019990009393 A KR1019990009393 A KR 1019990009393A KR 19990009393 A KR19990009393 A KR 19990009393A KR 19990078078 A KR19990078078 A KR 19990078078A
- Authority
- KR
- South Korea
- Prior art keywords
- time division
- liquid crystal
- signal
- crystal display
- time
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0876—Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
도트(dot) 반전(反轉)구동용의 범용(汎用) 드라이버 IC에의 시분할(時分割) 구동의 적용을 고려한 경우에, 도트 반전구동용 드라이버 IC의 출력신호의 극성(極性)이 홀수, 짝수마다 역(逆)극성이므로, 시분할 구동을 행하면 도트 반전구동을 할 수 없는 상태가 발생하는 경우가 있다.
도트 반전구동을 이용한 액정표시장치에 있어서, 드라이버 IC(14)의 출력핀 수의 삭감이 가능한 시분할 구동을 적용하는 경우에, 시분할수를 홀수, 바람직하게는 3의 n곱(n은 자연수)으로 설정하고, 드라이버 IC(14)로부터 출력되는 시계열의 신호(도트 반전신호)를 시분할 스위치(16)에 의해 시분할하여 신호라인(12-1, 12-2, 12-3, ……)에 공급함으로써 완전한 도트 반전구동을 실현한다.
Description
본 발명은 액정표시장치(LCD; Liquid Crystal Display)에 관한 것이고, 특히 시분할 구동을 사용하는 액티브매트릭스(active-matrix)형 액정표시장치에 관한 것이다.
퍼스널 컴퓨터나 워드 프로세서 등에 사용되고 있는 액정표시장치는 액티브매트릭스형이 주력으로 되어 있다. 이 액티브매트릭스형 액정표시장치는 응답속도나 화상품질의 면에서 우수하여, 근년의 컬러화에 최적의 표시장치로 되어 오고 있다. 이 종류의 표시장치에 있어서, 액정표시패널의 각 화소에는 트랜지스터 또는 다이오드 등의 비선형(非線型)의 소자가 사용되고 있다. 구체적으로는, 유리기판 등의 투명절연기판 상에 박막트랜지스터(TFT; thin film transistor)를 형성한 구조로 되어 있다.
또, 액티브매트릭스형 액정표시장치에서는 그 구동방법으로서, 인접하는 도트(화소)에 인가하는 전압의 극성을 반전시키는 이른바 도트 반전구동법이 화질 향상에 양호하다고 되어 있다. 그 이유는 다음과 같다. 즉, 인접하는 도트에 인가하는 전압을 역(逆)극성으로 함으로써, 신호라인과 게이트라인의 크로스(cross)용량에 기인하는 신호라인으로부터의 점프전위가 캔슬되게 된다. 이로써, 화소전위가 안정되게 입력되도록 되어, 액정 표시 시의 플리커(flicker)가 경감된다.
한펀, 도트 반전운동을 행하지 않는 경우에는, 게이트라인의 접지레벨이 변동하여 버리는 상태에서는, 박막트랜지스터의 게이트스위치가 오프 상태를 확정할 수 없게 되므로, 유지된 화소전위가 방전되어 버린다. 그러므로, 화소의 투과율이 저하되어, 화소의 콘트라스트를 취할 수 없게 된다. 또, 신호라인으로부터의 점프전위가 동일 극성으로 되므로, 1라인마다의 화소의 콘트라스트가 두드러지게 되어, 동일 계조의 표시를 행하였다고 해도, 라인마다 상이한 표시가 행해지도록 된다.
이들 문제점을 해소할 수 있으므로, 도트 반전구동법은 화질 향상을 도모하는 점에서, 액정표시장치에 유효한 구동법이다.
그런데, 액정표시패널을 구동하는 외부의 드라이버 IC의 출력과 액정표시패널의 신호라인과는 통상, 1대1의 대응관계에 있다. 즉, 드라이버 IC의 각 출력은 그대로 대응하는 신호라인에 주어진다. 이에 대하여, 드라이버 IC의 소형화를 도모하기 위해, 드라이버 IC의 출력핀(출력단자) 수의 삭감을 가능하게 하는 액정표시패널의 구동방법으로서, 이른바 시분할 구동법이 알려져 있다.
이 시분할 구동법은 복수개의 신호라인을 1단위(블록)로 하고, 이 1분할 블록 내의 복수개의 신호라인에 부여하는 신호를 시계열로 드라이버 IC로부터 출력하는 한편, 액정표시패널에는 복수개의 신호라인을 1단위로 하여 시분할 스위치를 배설하고, 이들 시분할 스위치로 드라이버 IC로부터 출력되는 시계열의 신호를 시분할하여 복수개의 신호라인에 차례로 부여하는 구동방법이다.
그러나, 도트 반전구동용의 범용(汎用) 드라이버 IC에의 시분할 구동의 적용을 고려한 경우에, 도트 반전구동용 드라이버 IC의 출력신호의 극성이 홀수, 짝수마다 역극성이므로, 시분할 구동을 행하면 도트 반전구동을 할 수 없는 상태가 발생하는 경우가 있다. 이러한 것에 대하여, 예를 들면 2 시분할 구동의 경우를 예로 채용하여 다음에 설명한다.
2 시분할 구동의 일예로서는, 도 17에 나타낸 바와 같이, R(적), G(녹), B(청)의 색에 관계없이, 차례로 인접하는 2개의 신호라인(71-1과 71-2, 71-3과 71-4, …)을 1단위(블록)로 하고, 이들 신호라인의 각각에 접속된 시분할 스위치(72-1과 72-2, 72-3과 72-4, …)로, 도시하지 않은 드라이버 IC로부터 출력라인(73-1, 73-2, …)을 통해 공급되는 시계열의 신호를 시분할하여 각 신호라인(71-1과 71-2, 71-3과 71-4, …)에 차례로 부여하는 구성이 고려된다.
이러한 구성의 2 시분할 구동의 경우에는, 드라이버 IC의 출력단자의 홀수, 짝수에서 극성이 반전된 신호전압이, 실제의 화소의 홀수 배열과 짝수 배열로 분배되고, 또한 각 라인마다 그 극성이 반전되므로, 신호전압의 기입 상태를 나타낸 도 18에서 명백한 바와 같이, 1라인의 인접화소에서의 인가전압의 극성 반전, 즉 도트반전을 전(全)화소 에리어에 걸쳐 달성할 수 없게 된다.
그리고, 도 18에 있어서, 가로 방향은 주사순, 세로 방향은 시분할 스위치의 동작순을 각각 나타내고, 또 H는 고접압, L은 저전압의 기입 상태를 각각 나타내고 있다.
또, 2 시분할 구동의 다는 예로서는, 도 19에 나타낸 바와 같이, R, G, B의 각 색마다 인접하는 2개의 신호라인(81-1과 81-4, 81-2와 81-5, 81-3과 81-6, …)을 1단위(블록)로 하고, 이들 신호라인의 각각에 접속된 시분할 스위치(82-1과 82-4, 82-2와 82-5, 82-3과 82-6, …)로, 도시하지 않은 드라이버 IC로부터 출력라인(83-1, 83-2, …)을 통해 공급되는 시계열의 신호를 시분할하여 각 신호라인(81-1과 81-4, 81-2와 81-5, 81-3과 81-6, …)에 차례로 부여하는 구성이 고려된다.
이러한 구성의 2 시분할 구동의 경우에는, 드라이버 IC의 출력단자의 홀수, 짝수에서 극성이 반전된 신호전압이, 실제의 화소의 홀수 배열과 짝수 배열로 분배되고, 또한 각 라인마다 그 극성이 반전되므로, 신호전압의 기입 상태를 나타낸 도 20에서 명백한 바와 같이, 1라인의 각 분할블록의 경계부분에서 도트 반전을 달성할 수 없게 된다. 그리고, 그 분할블록의 경계부분에서는 도트 반전의 정의로부터 벗어나므로, 화소전위의 요동이 발생하여 세로선으로 표시되어 버리게 된다.
그리고, 도 20에 있어서 가로 방향은 주사순, 세로 방향은 시분할 스위치의 동작순을 각각 나타내고, 또 H는 고전압, L은 저전압의 기입 상태를 각각 나타내고 있다.
즉, 분할수가 짝수의 상태에서는 도 18 및 도 20에 있어서, 분할블록 내에서 최초에 기입하는 신호전압 A의 극성은 최후에 기입하는 신호전압 B의 극성과 반대의 극성으로 된다. 그리고, 드라이버 IC로부터 공급되는 신호전압이 홀수도트와 짝수도트에서 역(逆)의 극성으로 되어 있으므로, 앞의 분할블록의 최후에 기입하는 신호전압 B1, B2, …와, 다음의 분할블록의 최초에 기입하는 신호전압 A2, A3, …과는 동일 극성으로 되어 버린다.
따라서, 2 시분할 구동의 전자의 예의 경우에는, 전화소 에리어에 걸쳐 도트 반전운동을 행할 수 없고, 또 후자의 예의 경우에는 분할블록의 경계부분에서 도트 반전운동을 행할 수 없다고 하는 상태가 발생하여, 화질의 저하를 초래하게 된다. 다만, 색신호의 로테이션을 행하면 극성을 반전하는 것은 가능하지만, 나중에도 설명하는 바와 같이, 데이터의 재배치를 위한 처리가 복잡하게 되어, 처리회로의 증대를 초래하게 된다.
본 발명은 상기 과제를 감안하여 이루어진 것이며, 그 목적으로 하는 바는, 화질의 저하를 초래하지 않고 시분할 구동의 실현을 가능하게 한 액정표시장치를 제공하는 것에 있다.
도 1은 본 발명에 관한 액티브매트릭스(active-matrix)형 액정표시장치에 있어서의 액정표시부의 배선도.
도 2는 화소의 회로구성도.
도 3은 드라이버 IC의 내부 구성의 일예를 나타낸 블록도.
도 4는 제1 실시형태에서의 3 시분할 구동(제1 예)의 경우에 있어서의 시분할 스위치의 접속 구성을 나타낸 구성도.
도 5는 3 시분할 구동(제1 예)의 경우의 신호전압의 각 화소에의 기입 상태를 나타낸 도면.
도 6은 3 시분할 구동(제1 예)의 경우의 각 신호의 타이밍 차트.
도7 은 박막트랜지스터의 일예를 나타낸 단면구조도이고, (A)는 보텀(botto
m)게이트 구조의 경우를, (B)는 톱(top)게이트 구조의 경우를 각각 나타냄.
도 8은 제1 실시형태에서의 3 시분할 구동(제2 예)의 경우에 있어서의 시분할 스위치의 접속 구성을 나타낸 구성도.
도 9는 3 시분할 구동(제2 예)의 경우의 신호전압의 각 화소에의 기입 상태를 나타낸 도면.
도 10은 3 시분할 구동(제2 예)의 경우의 각 신호의 타이밍 차트.
도 11은 제1 실시형태에서의 9 시분할 구동의 경우에 있어서의 시분할 스위치의 접속 구성을 나타낸 구성도.
도 12는 9 시분할 구동의 경우의 신호전압의 각 화소에의 기입 상태를 나타낸 도면.
도 13은 제1 실시형태에서의 5 시분할 구동의 경우에 있어서의 시분할 스위치의 접속 구성을 나타낸 구성도.
도 14는 5 시분할 구동의 경우의 신호전압의 각 화소에의 기입 상태를 나타낸 도면.
도 15는 본 발명의 제2 실시형태에 관한 액티브매트릭스형 액정표시장치를 나타낸 개략구성도.
도 16은 제2 실시형태에 관한 액티스매트릭스형 액정표시장치의 동작을 설명하기 위한 타이밍 차트.
도 17은 2 시분할 구동(제1 예)의 경우에 있어서의 시분할 스위치의 접속 구성을 나타낸 구성도.
도 18은 2 시분할 구동(제1 예)의 경우의 신호전압의 각 화소에의 기입 상태를 나타낸 도면.
도 19는 2 시분할 구동(제2 예)의 경우에 있어서의 시분할 스위치의 접속 구성을 나타낸 구성도.
도 20은 2 시분할 구동(제2 예)의 경우의 신호전압의 각 화소에의 기입 상태를 나타낸 도면.
<도면의 주요 부분에 대한 부호의 설명>
10, 60: 액정표시패널, 11-1∼11-3, 61m: 게이트라인, 12-1∼12-9, 51-1∼51-4, 61-1∼61-6, 62R, 62G, 62B: 신호라인, 13, 65: 수직구동회로, 14, 67: 드라이버 IC, 15-1∼15-6, 53-1, 53-2, 63-1∼63-3: 출력라인, 16, 16-1∼16-9: 시분할 스위치, 20: 화소, 21: 박막트랜지스터, 22: 부가용량, 23: 액정용량, 64: 공통전압 발생회로, 66R, 66G, 66B: 아날로그 스위치, 68: 스위치 제어회로.
상기 목적은복수의 행 게이트라인, 복수의 열 신호라인, 및 상기 복수의 행 게이트라인과 복수의 열 신호라인의 교차점에 2차원으로 배치되는 복수개의 화소를 포함하는 표시부와, 상기 표시부가 형성되는 투명 기판과, 대향 전극을 구비하며, 상기 투명 기판에 연결되고, 투명 기판과의 사이에 소정의 갭을 가지는 제2 투명 기판과, 상기 갭 내에 보유되어 있는 액정과, 소정의 시분할수(時分割數)에 대응하는 시계열(時系列)의 신호를 출력하는 드라이버회로와, 상기 드라이버회로로부터 출력되는 시계열의 신호를 시분할하여 상기 복수의 열 신호라인 중 대응하는 신호라인에 공급하는 시분할 스위치를 구비하고, 상기 시분할 스위치에 사용되는 시분할의 수가 홀수로 설정되는 본 발명의 액정표시장치의 제공을 통해 달성된다.
상기 구성의 액정표시장치에 있어서, 드라이버회로로부터는 시분할 구동을 실현하기 위해, 시분할수에 대응하는 시계열의 신호가 출력된다. 또, 이 시계열의 신호는 예를 들면 도트 반전구동의 경우에는, 교대로 극성이 상이한 신호(도트 반전신호)로 되어 있다. 그리고, 이 시계열의 신호를 시분할 스위치에서, 홀수의 시분할수로 시분할하여 대응하는 신호라인에 공급함으로써, 1라인의 인접화소에 대한 인가전압이 동일 극성으로 되지 않고, 전화소 에리어에 걸쳐 드트 반전구동이 행해진다.
다음에, 본 발명의 실시형태에 대하여 도면을 참조하여 상세히 설명한다. 도 1은 본 발명의 제1 실시형태에 관한 액티브매트릭스형 액정표시장치에 있어서의 액정표시부의 배선도이다.
이 제1 실시형태에 관한 액티브매트릭스형 액정표시장치는, 복수행분의 게이트라인(11-1, 11-2, 11-3, …)과 복수열분의 신호라인(12-1, 12-2, 12-3, …)이 액정의 표면에 매트릭스형으로 배선되고, 그 액정의 이면측에 백라이트가 배치된 구조로 되어 있다. 그리고, 게이트라인(11-1, 11-2, 11-3, …)과 신호라인(12-1, 12-2, 12-3, …)의 교차점이 화소로 되어, 액정표시패널(표시부)(10)을 형성하고 있다. 이 화소의 구성에 대하여는 후술한다.
복수행분의 게이트라인(11-1, 11-2, 11-3, …)의 각 일단은, 수직구동회로(
13)가 대응하는 행의 각 출력단에 각각 접속되어 있다. 수직구동회로(13)는 상기 액정표시패널과 동일한 기판(유리기판 등의 투명절연기판) 위에 배치되어 있고, 게이트라인(11-1, 11-2, 11-3, …)에 차례로 선택펄스를 부여하여 각 화소를 행 단위로 선택함으로써 수직주행을 행한다.
또, 신호라인(12-1, 12-2, 12-3, …)에, 화상데이터에 따른 신호전위를 부여하는 드라이버 IC(14)가 상기 액정표시패널(10)의 외부회로로서 배설되어 있다. 이 드라이버 IC(14)에는 예를 들면 8계조 이상으로 512색 이상의 표시를 가능하게 하는 디지털 화상데이터가 입력된다. 그리고, 드라이버 IC(14)로서는, 도트 반전구동용의 범용 IC가 사용된다. 이 드라이버 IC(14)는 도트 반전구동을 실현하기 위해, 홀수도트, 짝수도트마다 전위가 반전되는 신호전압을 출력한다.
드라이버 IC(14)는 또한, 시분할 구동을 실현하기 위해, 복수의 신호라인을 1단위로 하고, 이들 복수의 신호라인에 부여하는 신호를 시계열로 출력하는 구성으로 되어 있다. 이에 대응하여, 드라이버 IC(14)의 출력라인(15-1, 15-2, 15-3)과 신호라인(12-1, 12-2, 12-3, …)의 사이에는, 시분할 스위치(16)가 배설되어 있다. 드라이버 IC(14) 및 시분할 스위치(16)의 각 구성에 대하여는 후술한다.
도 2는 화소의 회로 구성도이다. 이 도에서 명백한 바와 같이, 각 화소(20)는 박막트랜지스터(21), 부가용량(22) 및 액정용량(23)으로 구성되어 있다. 박막트랜지스터(21)는 그 게이트전극이 게이트라인(…, 11m-1, 11m, 11m+1, …)에 접속되고, 그 소스전극이 신호라인(소스라인)(…, 12n-1, 12n, 12n+1, …)에 접속되어 있다.
이 화소 구성에 있어서, 액정용량(23)은 박막트랜지스터(21)로 형성되는 화소전극과, 이에 대응하여 형성되는 대향전극과의 사이에서 발생하는 용량을 의미한다. 그리고, 이 화소전극에 유지되는 전위는, “H”또는“L”의 전위로 기입된다. 여기에서, “H”는 고전압 기입 상태를 나타내고, “L”은 저전압 기입 상태를 나타낸다.
액정의 구동에 있어서는, 대향전극의 전위(코먼전위 VCOM)를 예를 들면 6V의 DC전위에 설정하고, 이에 대하여 신호전압을 고전압 H, 저전압 L에서 1필드 주기로 주기적으로 변동시킴으로써, 교류구동을 실현할 수 있다. 이 교류구동은, 액정분자의 분극작용을 감소할 수 있어, 액정분자의 대전(帶電) 또는 전극 표면에 존재하는 절연막의 대전을 방지하는 것이 가능하게 된다.
한편, 화소(20)에서는 박막트랜지스터(21)가 온 상태로 되면, 액정에서의 광의 투과율이 변화되는 동시에, 부가용량(22)이 충전된다. 이 충전에 의해, 박막트랜지스터(21)가 오프 상태로 되어도, 부가용량(22)의 충전전압에 의한 액정에서의 광투과율 상태가, 다음에 박막트랜지스터(21)가 온 상태로 되는 동안까지 유지된다. 이와 같은 방식에 의해, 액정표시패널(10)의 화상에서의 화질 향상이 도모되고 있다.
도 3은 드라이버 IC(14)의 내부 구성의 일예를 나타낸 블록도이다. 도 3에서 명백한 바와 같이, 드라이버 IC(14)는 수평 시프트레지스터회로(31), 샘플링 스위치군(群)(32), 레벨 시프터(33), 데이터래치회로(34) 및 디지털 아날로그 변환회로
(35)를 가지며, 본 예에서는 예를 들면 5비트의 디지털화상데이터 data 1∼data 5나 전원전압 Vdd, Vss를 수평 시프트레지스터회로(31)의 시프트 방향에서의 양측으로부터 거두어 들이는 구성으로 되어 있다.
상기 구성의 드라이버 IC(14)에 있어서, 수평 시프트레지스터회로(31)는 수평주사펄스를 차례로 출력함으로써 수평주사(열주사)를 행한다. 샘플링 스위치군(32)에서의 샘플링스위치의 각각은, 수평 시프트레지스터회로(31)로부터의 수평주사펄스에 응답하여, 입력되는 디지털화상데이터 data 1∼data 5를 차례로 샘플링한다.
레벨 시프터(33)는 샘플링 스위치군(32)에서 샘플링된 예를 들면 5V의 디지털데이터를 액정구동전압의 디지털데이터에 승압한다. 데이터래치회로(34)는 레벨 시프터(33)로 승압된 디지털데이터를 1수평주사 기간분 축적하는 메모리이다. 디지털 아날로그 변환회로(35)는 데이터래치회로(34)로부터 출력되는 1수평주사 기간분의 디지털데이터를 아날로그신호로 변환하여 출력한다.
여기에서, 이 드라이버 IC(14)로부터는 전술한 드트 반전구동을 실현하기 위해, 출력단자의 홀수(odd)와 짝수(even)에서 극성이 반전되고, 또한 1H(H는 수평주사기간)마다 극성이 반전되는 도트 반전신호가 출력된다. 또, 시분할 구동을 실현하기 위해, 액정표시패널(10)의 복수개의 신호라인을 1단위(블록)로 하고, 이들의 신호라인에 부여하는 신호를 시계열로 각 출력단자로부터 출력한다.
다음에, 도트 반전구동에 적용되는 본 발명의 제1 실시형태의 구체예에 대하여 설명한다.
도 4는 시분할 스위치(16)의 접속 구성의 제1예를 나타내는 구성도이고, 예를 들면 R, G, B에 대응하는 3 시분할 구동에의 적용예(제1 예)를 나타내고 있다. 이 적용예(제1 예)에 관한 3 시분할 구동의 경우에는, 드라이버 IC(14)의 각 출력단자로부터는, R, G, B의 각 색마다 인접하는, 즉 2화소 걸러 3화소분의 신호가 시계열로 출력라인(15-1, 15-2, 15-3, …)을 통해 출력된다.
구체적으로는, 도 6의 타이밍 차트에 나타낸 바와 같이, 드라이버 IC(14)의 신호출력으로서, odd 출력단자로부터 출력라인(15-1)에는 R1, R2, R3의 각 화소의 신호가, even 출력단자로부터 출력라인(15-2)에는 G1, G2, G3의 각 화소의 신호가, odd 출력단자로부터의 출력다인(15-3)에는 B1, B2, B3의 각 화소의 신호가, …라고 하는 상태로 출력된다.
이에 대하여, 출력라인(15-1)과 3개의 신호라인(12-1, 12-4, 12-7)의 사이에 시분할 스위치(16-1, 16-4, 16-7)가, 출력라인(15-2)과 3개의 신호라인(12-2, 12-5, 12-8)의 사이에 시분할 스위치(16-2, 16-5, 16-8)가, 출력라인(15-3)과 3개의 신호라인(12-3, 12-6, 12-9)의 사이에 시분할 스위치(16-3, 16-6, 16-9)가, …라고 하는 상태로 배설되어 있다.
이들 시분할 스위치(16-1, 16-4, 16-7, 16-2, 16-5, 16-8, 16-3, 16-6, 16-9, …)는 화소스위치(트랜지스터)나 수직구동회로(13)를 구성하는 트랜지스터 등과 함께, 예를 들면 도 7 (A)에 나타낸 보텀게이트 구조 또는 동 도 (B)에 나타낸 톱게이트 구조의 다결정 TFT(박막트랜지스터)에 의해 액정표시패널(10) 내에 형성된다.
도 7 (A)에 나타낸 보텀게이트 구조의 박막트랜지스터에서는, 유리기판(41)의 위에 게이트전극(42)이 형성되고, 그 위에 게이트절연막(43)을 통해 폴리실리콘(Poly-Si)층(44)이 형성되고, 다시 그 위에 층간 절연막(45)이 형성되어 있다. 또, 게이트전극(42) 측방의 게이트절연막(43) 위에는 N+확산층으로 이루어지는 소스영역(46) 및 드레인영역(47)이 형성되고, 이들의 영역(46, 47)에는 소스전극(48) 및 드레인전극(49)이 각각 접속되어 있다.
도 7 (B)에 나타낸 톱게이트 구조의 박막트랜지스터에서는, 유리기판(51)의 위에 폴리실리콘층(52)이 형성되고, 그 위에 게이트절연막(53)을 통해 게이트전극(54)이 형성되고, 다시 그 위에 층간 절연막(55)이 형성되어 있다. 또, 폴리실리콘층(52) 측방의 유리기판(51) 위에는, N+확산층으로 이루어지는 소스영역(56) 및 드레인영역(57)이 형성되고, 이들의 영역(56, 57)에는 소스전극(58) 및 드레인전극(59)이 각각 접속되어 있다.
이들 시분할 스위치(16-1, 16-4, 16-7, 16-2, 16-5, 16-8, 16-3, 16-6, 16-9, …)는 외부로부터 부여되는 게이트선택신호 s1, s2, s3(도 6의 타이밍 차트를 참조)에 응답하여 차례로 온 상태로 됨으로써, 드라이버 IC(14)로부터 출력라인(15
-1, 15-2, 15-3, …)에 출력되는 시계열의 신호를, 1수평주사 기간에 3 시분할하여 대응하는 신호라인에 공급한다.
이와 같이 하여, 예를 들면 8계조 이상으로 또한 512색 이상의 표시를 가능하게 하는 신호전위가, 드라이버 IC(14)로부터 출력라인(15-1, 15-2, 15-3, …) 및 시분할 스위치(16-1, 16-2, 16-3, …)를 통해 신호라인(12-1, 12-2, 12-3, …)에 입력된다. 이 경우, 외부의 드라이버 IC(14)로부터 출력되는 시계열의 신호는 R, G, B 각각 이 순번으로 시분할 스위치(16-1, 16-2, 16-3, …)에 공급된다.
이 때, 시분할수는 홀수, 특히 3의 n곱(n은 자연수), 즉 3의 배수가 바람직하다. 그 이유는 1화소가 R, G, B 3도트로 구성되어 있으므로, 외부의 드라이버 IC(14)로부터의 홀수, 짝수의 반전출력에 있어서, 화소의 R1, R2, R3 출력이 홀수출력과 짝수출력에 대응할 수 있기 때문이다. 당연한 일이지만, G1, G2, G3과 B1, B2, B3도 이에 준한다.
또, 전술한 것으로부터 명백한 바와 같이, 드라이버 IC(14)의 각 출력단자로부터 각 출력라인(15-1, 15-2, 15-3, …)에는 R, G, B의 각 신호가 동기한 형으로 출력되게 된다. 따라서, 외부의 드라이버 IC(14)로부터 출력되는 신호전위에 관해서는, 신호를 로테이션할 필요가 없고, 또 복잡한 데이터의 재배치를 검토하지 않고, 연속적으로 데이터의 재배치를 행할 수 있으므로, 데이터의 재배치를 위한 메모리 제어를 간편하게 할 수 있다.
여기에, 신호의 로테이션이란 R, G, B의 각 신호가 동기한 형으로 출력되는 것이 아니고, 어느 출력단자는 R에서 시작하여, G, B의 순번으로 되고, 다른 출력단자는 G에서 시작하여, B, R의 순번으로 되고, 또 다른 출력단자는 B에서 시작하여, R, G의 순번으로 되는 것을 말한다. 이것을 가능하게 하기 위해서는, 사전에 색신호 데이터를 드라이버 IC(14)에 거두어 들이기 전에 데이터의 재배치를 행하여, 버퍼 메모리에 축적시키는 처리가 필요하게 된다.
전술한 바와 같이, 드라이버 IC(14)의 출력단자의 홀수, 짝수에서 극성이 반전된 신호전압이, 실제의 화소의 홀수 배열과 짝수 배열로 분배되고, 또한 라인마다 그 극성이 반전하게 되지만, 3 시분할 구동의 경우에는, 시분할수가 홀수이므로, 도 5에서 명백한 바와 같이, 앞의 분할블록의 최후에 기입하는 신호전압(B1, B2, …)과, 다음의 분할블록의 최초에 기입하는 신호전압(A2, A3, …)과는 상이한 극성으로 된다. 즉, 전화소 에리어에 걸쳐 도트 반전구동이 행해진다.
그리고, 도 5는 도 4에 나타낸 3 시분할 구동의 경우의 신호전압의 각 화소에의 기입 상태를 나타내고 있다. 동 도면에 있어서, 가로 방향은 주사순, 세로 방향은 시분할 스위치의 동작순을 각각 나타내고, 또 H는 고전압, L은 저전압의 기입 상태를 각각 나타내고 있다.
도 8은 시분할 스위치(16)의 접속 구성의 제2 예를 나타낸 구성도이다. 예를 들면 R, G, B에 대응하는 3 시분할 구동에의 적용예(제2 예)를 나타내고 있다. 이 적용예(제2 예)에 관한 3 시분할 구동의 경우에는, 드라이버 IC(14)의 각 출력단자로부터는 R, G, B의 3화소분의 신호전위가 차례로 시계열로 출력라인(15-1, 15-2, 15-3, …)을 통해 출력된다.
구체적으로는, 도 10의 타이밍 차트에 나타낸 바와 같이, 드라이버 IC(14)의 신호출력으로서, odd 단자로부터 출력라인(15-1)에는 R1, G1, B1의 각 화소의 신호가, even 단자로부터 출력라인(15-2)에는 R2, G2, B2의 각 화소의 신호가, odd 단자로부터 출력라인(15-3)에는 R3, G3, B3의 각 화소의 신호가, …라고 하는 상태로 출력된다.
이에 대하여, 출력라인(15-1)과 3개의 신호라인(12-1, 12-2, 12-3)의 사이에 시분할 스위치(16-1, 16-2, 16-3)가, 출력라인(15-2)과 3개의 신호라인(12-4, 12-5, 12-6)의 사이에 시분할 스위치(16-4, 16-5, 16-6)가, 출력라인(15-3)과 3개의 신호라인(12-7, 12-8, 12-9)의 사이에 시분할 스위치(16-7, 16-8, 16-9)가, …라고 하는 상태로 배설되어 있다.
이들 시분할 스위치(16-1, 16-2, 16-3, 16-4, 16-5, 16-6, 16-7, 16-8, 16-9, …)도, 앞의 적용예의 겨우와 마찬가지로, 도 7 (A) 또는 (B)에 나타낸 게이트 구조의 다결정 TFT에 의해 액정표시패널(10) 내에 형성되고, 외부로부터 주어지는 게이트선택신호 s1, s2, s3(도 10의 타이밍 차트를 참조)에 응답하여 차례로 온 상태로 됨으로써, 드라이버 IC(14)로부터 출력라인(15-1, 15-2, 15-3, …)으로 출력되는 시계열의 신호를, 1수평주사 기간에 3 시분할하여 대응하는 신호라인에 공급한다.
전술한 3 시분할 구동의 경우에도, 시분할수가 홀수이므로, 도 9에서 명백한 바와 같이, 앞의 분할블록의 최후에 기입하는 신호전압(B1, B2, …)과, 다음의 분할블록의 최초에 기입하는 신호전압(A2, A3, …)는 상이한 극성으로 된다. 즉, 전화소 에리어에 걸쳐 도트 반전구동이 행해진다. 또, 도 10에서 명백한 바와 같이, R의 출력이 종료 후, G의 출력이 발생하고, 다시 B의 출력이 발생하므로, 앞의 적용예의 경우와 마찬가지로, 외부의 드라이버 IC(14)로부터 출력되는 신호전위에 관해서는, 신호를 로테이션할 필요가 없고, 또 복잡한 데이터의 재배치도 불필요하게 된다.
그리고, 도 9는 도 8에 나타낸 3 시분할 구동의 경우의 신호전압의 각 화소에의 기입 상태를 나타내고 있다. 동 도면에 있어서, 가로 방향은 주사순, 세로 방향은 시분할 스위치의 동작순을 각각 나타내고, 또 H는 고전압, L은 저전압의 기입 상태를 각각 나타내고 있다.
이상과 같이, 도트 반전구동을 이용한 액티브매트릭스형 액정표시장치에 있어서, 시분할 구동을 적용한 경우라도 완전한 도트 반전구동을 행할 수 있도록 했으므로, 금후 SXGA(super XGA)나 UXGA(ultra XGA)와 같이 표시화소가 증가하는 경향에 있는 표시방식에 대하여, 액정표시장치의 수평구동회로와, 그 출력 IC의 수를 증가시키지 않고, 반대로 수를 감소시킬 수 있다. 그리고, 도트 반전의 표시를 가능하게 한 상태에서, 양질의 화질을 안정되게 공급하면서, 액정표시모듈로서 콤팩트화가 도모되는 동시에, 염가의 액정표시패널로 컬러 표시의 다색화를 실현하는 것이 가능하게 된다.
이상 설명한 각 적용예에서는, 시분할수를 3으로 설정한 경우를 예로 채용하여 설명했지만, 3 시분할에 한정되는 것이 아니고, 9 시분할, 27 시분할과 같이, 3의 n곱(n은 자연수)으로 설정함으로써, 드라이버 IC(14)의 홀수단자, 짝수단자로부터 출력되는 반전신호가, 각각의 시분할 시에 화소 배열에 대응하는 반전신호에 동기할 수 있다.
도 11에 9 시분할 구동에 적용한 경우의 구성을, 도 12에 9 시분할 구동의 경우의 신호전압의 각 화소에의 기입 상태를 각각 나타낸다. 이 9 시분할 구동의 경우에도, 시분할수가 홀수이므로, 도 12에서 명백한 바와 같이, 앞의 분할블록의 최후에 기입하는 신호전압(B1, B2, …)과, 다음의 분할블록의 최초에 기입하는 신호전압(A2, A3, …)과는 상이한 극성으로 되어, 전화소 에리어에 걸쳐 도트 반전구동이 행해지는 것을 알 수 있다.
또, 시분할수를 3의 n곱으로 설정함으로써, R, G, B를 단위로 하여 각 화소의 신호를 취급할 수 있으므로, 신호처리가 간단해지기 때문에, 신호처리계에 있어서의 메모리의 데이터량을 적게 할 수 있다고 하는 이점도 있다. 다만, 본 발명은 3의 n곱의 시분할수에 한정되지 않고, 시분할수를 홀수로 설정함으로써, 도트 반전을 전화소 에리어에 걸쳐 실현할 수 있다.
도 13에 예를 들면 5 시분할 구동에 적용한 경우의 구성을, 도 14에 5 시분할 구동의 경우의 신호전압의 각 화소에의 기입 상태를 각각 나타냈다. 이 5 시분할 구동의 경우에도, 시분할수가 홀수이므로, 도 14에서 명백한 바와 같이, 앞의 분할블록의 최후에 기입하는 신호전압(B1, B2, …)과, 다음의 분할블록의 최초에 기입하는 신호전압(A2, A3, …)과는 상이한 극성으로 되어, 전화소 에리어에 걸쳐 도트 반전구동이 행해지는 것을 알 수 있다.
그리고, 전술한 제1 실시형태에 있어서는 도트 반전구동을 전제로 하고, 완전한 도트 반전구동을 실현하기 위해, 시분할수를 홀수, 특히 3의 n곱으로 설정한다고 했지만, 도트 반전구동에 한정되지 않고, 코먼(VCOM) 반전구동 또는 1H 반전구동에 있어서도, R, G, B에 대응하는 3 시분할 구동으로 함으로써, 화질의 저하를 초래하지 않고 시분할 구동을 실현할 수 있다고 하는 이점이 있다.
여기에서, 코먼(VCOM) 반전구동이란, 각 화소의 대향전극에 공통으로 인가하는 공통전압 VCOM를 1H마다 교류 반전시키는 구동법이다. 또, 1H 반전구동이란, 각 화소에 부여하는 화상데이터의 극성을 공통전압 VCOM에 대하여 1H마다 반전시키는 구동법이다.
다음에, 코먼(VCOM) 반전구동에 적용되는 본 발명의 제2 실시형태에 대하여 설명한다.
도 15는 본 발명의 제2 실시형태에 관한 액티브매트릭스형 컬러 액정표시장치를 나타낸 개략구성도이다. 이 제2 실시형태에 관한 액티브매트릭스형 액정표시장치의 구성은, 기본적으로는 제1 실시형태에 관한 액티브매트릭스형 액정표시장치의 구성과 동일하다.
컬러 액정표시패널(60)의 유효화면 영역에 있어서, 게이트라인(…, 61m, …)과 R, G, B의 신호라인(…, 62Rn, 62Gn, 62Bn, …)과의 교차점에 배치된 R, G, B의 3도트로부터 하나의 화소가 구성되어 있다. 이들 화소의 대향전극에는 Cs라인(…, 63m, …)을 통해 공통전압 발생회로(64)로부터, 예를 들면 1H마다 교류 반전하는 공통전압 VCOM이 인가된다. 이로써, 코먼(VCOM) 반전구동이 실현된다.
게이트라인(…, 61m, …)의 각 일단은 수직구동회로(65)가 대응하는 행의 각 출력단에 접속되어 있다. 수직구동회로(65)는 컬러 액정표시패널(60)과 동일한 기판(유리기판 등의 투명절연기판) 위에 배치되어 있으며, 게이트라인(…, 61m, …)에 차례로 선택펄스를 부여하여 각 화소를 행 단위로 선택함으로써 수직주사를 행한다.
컬러 액정표시패널(60)과 동일한 기판 위에는 또한, 신호라인(…, 62Rn, 62Gn, 62Bn, …)의 각각에 대응하여 아날로그 스위치(…, 66Rn, 66Gn, 66Bn, …)가 형성되어 있다. 이들 아날로그 스위치(…, 66Rn, 66Gn, 66Bn, …)도 제1 실시형태의 경우와 마찬가지로, 도 7 (A) 또는 (B)에 나타낸 게이트 구조의 다결정 TFT(박막트랜지스터)에 의해 형성된다.
그리고, 아날로그 스위치(…, 66Rn, 66Gn, 66Bn, …)의 각 일단은 신호라인(…, 62Rn, 62Gn, 62Bn, …)의 각각에 접속되고, 각 타단은 R, G, B를 1조로 하여, 각 조마다 공통으로 접속되어 있다. 즉, 아날로그 스위치(66Rn, 66Gn, 66Bn)가 조를 이루어 각 타단이 공통으로 접속되고, 아날로그 스위치(66Rn+1, 66Gn+1, 66Gn+1)가 조를 이루어 각 타단이 공통으로 접속되고, …라고 하는 상태로 각 타단이 각 조마다 공통으로 접속되어 있다.
이들 아날로그 스위치(…, 66Rn, 66Gn, 66Bn, …)는 각 조마다의 공통 접속점이 드라이버 IC(67)의 각 대응하는 출력단에 접속되고, 스위치 제어회로(68)로부터 출력되는 스위치 제어펄스(SL1, SL2, SL3)에 의해 R, G, B의 순으로 차례로 온(폐쇄)/오프(개방) 제어됨으로써, 드라이버 IC(67)의 각 출력을 R, G, B 3개의 신호라인(…, 62Rn, 62Gn, 62Bn, …)에 배분한다. 즉, 아날로그 스위치(66R, 66G, 66B)는 시분할 스위치로서 기능한다.
스위치 제어회로(68)에 대하여는, 드라이버 IC(67)와 함께 컬러 액정표시패널(60)의 기판과는 별개의 외부 기판 위에, 단결정(單結晶) 실리콘칩으로 작성하도록 해도 되고, 또 컬러 액정표시패널(60)과 동일 기판 위에 다결정 TFT로 작성하도록 해도 된다.
드라이버 IC(67)는 컬러 액정표시패널(60)의 각 수직 화소열의 3개의 신호라인(62R, 62G, 62B)에 대응하여 1조씩 배설된 회로 구성으로 되어 있다. 즉, 예를 들면, n열째의 회로 구성에 대하여 보면, 입력되는 화상 데이터를 샘플링하는 샘플링회로(671n), 이 샘플링회로(671n)로 샘플링된 화상데이터를 유지하는 메모리(672n), 이 메모리(672n)에 유지된 데이터를 디지털화하는 DA컨버터(673n) 및 출력회로(674n)로 구성되어 있다.
이 드라이버 IC(67)에 있어서, 샘플링회로(671n)는 도 3의 수평 시프트레지스터회로(31), 샘플링 스위치군(32) 및 레벨 시프터(33)에 상당하고, 메모리(672n)는 데이터래치회로(34)에 상당하고, DA컨버터(673n)는 디지털 아날로그 변환회로(3
5)에 상당한다. 그리고, 출력회로(674n)에 상당하는 회로 부분에 대하여는, 도 3에서는 생략되어 있다.
이와 같이, 아날로그 스위치(…, 62Rn, 62Gn, 62Bn,…)에 의한 3 시분할 구동을 사용함으로써, 드라이버 IC(67)로서는 3개의 신호라인(62R, 62G, 62B)에 대하여 1조의 샘플링회로(671), 메모리(672), DA컨버터(673) 및 출력회로(674)가 필요할 뿐이므로, 드라이버 IC(67)의 소면적화, 저코스트화 및 저소비 전력화가 가능하게 된다.
그리고, 이 드라이버 IC(67)는 입력되는 화상데이터를 1H(1수평주사 기간)마다 차례로 샘플링하여, 수직구동회로(65)에 의해 수직 선택된 행의 화소에 대하여 화상데이터를 기입한다. 그리고, 드라이버 IC(67)에 입력되는 화상데이터는 공통전압 VCOM에 대하여 1H마다 극성이 반전되고 있다. 이로써, 1H반전구동이 실현된다.
이 1H반전구동에 덧붙여, 전술한 바와 같이, 공통전압 발생회로(64)로부터는 1H마다 교류 반전되는 공통전압 VCOM이 발생됨으로써, 코먼반전구동이 실현된다. 이와 같이, 1H반전구동에 대하여 코먼반전구동을 병용함으로써, 공통전압 VCOM도 1H마다 극성이 반전되어, 교류반전구동으로 되므로, 드라이버 IC(67)의 전원전압을 내릴 수 있기 때문에, 저소비 전력화 및 저코스트화가 가능하게 된다.
다음에, 제2 실시형태에 관한 액티브매트릭스형 컬러 액정표시장치의 동작에 대하여, 도 16의 타이밍 차트를 사용하여 설명한다.
드라이버 IC(67)에 입력되는 화상데이터로서는, 1H 동안에 R, G, B의 각 데이터를 시리얼로 나란히 한 것이다. 이 화상데이터는 샘플링회로(671)에서 1H 동안에 3회, R, G, B의 3데이터에 대하여 샘플링되고(O(n)), 또한 메모리(672)에 유지되어(P(n)), DA컨버터(673) 및 출력회로(674)를 경유하여 출력되게 된다(Q(n)). 이들 신호는 1H 기간 내에서는 공통전압 VCOM에 대하여 동일 극성의 것이다.
드라이버 IC(67)의 출력(Q(n))은 1H마다 극성이 반전되는 데이터이고, 스위치 제어회로(68)로부터의 스위치 제어펄스(SL1, SL2, SL3)에 의한 아날로그 스위치(시분할 스위치)(66R, 66G, 66B)의 온(폐쇄)/오프(개방) 제어에 의해, 3개의 신호라인(62R, 62G, 62B)에 배분된다(3 시분할).
그 결과, 예를 들면 n열째를 예로 채용하면, R, G, B의 신호라인(62Rn, 62Gn, 62Bn)의 각 전위 CRn, CGn, CBn)는 도 16에 나타낸 바와 같이 변화하여, 신호라인(62Rn, 62Gn, 62Bn)에의 표시데이터의 기입이 행해진다. 신호라인(62Rn, 62Gn, 62Bn)에 기입된 표시데이터는 수직구동회로(65)에 의해 수직 주사되어, 선택펄스 Vg에 의해 수직 선택된 행의 화소에 기입된다.
그리고, 본 예에서는 공통전압 VCOM의 극성이 1H마다 반전되는 코먼(VCOM) 반전구동에 적용한 경우에 대하여 설명했지만, 공통전압 VCOM을 어느 DC전압에 고정함으로써 1H반전구동으로 되어, 이 1H반전구동에도 동일하게 적용 가능하다.
전술한 바와 같이, 코먼(VCOM)반전구동 또는 1H반전구동에 있어서, 시분할수를 R, G, B에 대응하는 3 시분할로 함으로써, 다음과 같은 작용 효과가 얻어진다.
즉, 스위치 제어회로(68)에 의한 스위치 제어펄스(SL1, SL2, SL3)로 신호라인(62R, 62G, 62B)에 기입된 전위는, 아날로그 스위치(66R, 66G, 66B)가 개방된 후의 하이임피던스 기간에, 액정표시패널(60) 내의 여러 가지의 용량 결합의 영향을 받아 시프트된다. 그리고, 최종적으로 화소에 기입되는 전위는 수직구동회로(65)로부터의 선택펄스 Vg가 하강하는 순간에 결정되게 된다.
따라서, 결과로서 수평 주사기간의 최초에 기입된 신호라인에 대응하는 화소의 전위와 최후에 기입된 신호라인에 대응하는 화소의 전위가 상이해져 버린다. 그러므로, 전술한 2 시분할 구동 등의 경우에는, 하나의 화소가 R, G, B 1조가 아니므로, 각 색마다의 신호라인의 전위 변동이 일정하지 않아, 세로 방향의 색 불균일(세로 줄) 등의 시각적인 문제의 발생 원인으로 된다.
이에 대하여, 본 실시형태와 같이, 시분할수를 R, G, B에 대응하는 3 시분할로 하고, 시간적으로 상이한 타이밍으로 신호라인에 기입하는 데이터를 R, G, B의 3개로 해 둠으로써, 각 색마다의 신호라인의 전위 변동이 거의 균일, 즉 R이라면 R, G라면 G, B라면 B로 변동되고, 이 전위차는 휘도차로서 나타나지 않으므로, 시각 상 미묘한 색조의 변화로서만 나타나게 되어, 실용 상의 시각적인 문제는 발생하지 않게 된다.
이상 설명한 바와 같이, 본 발명에 의하면 액티브매트릭스형 액정표시장치에 있어서, 드라이버 IC의 출력핀수의 삭감이 가능한 시분할 구동을 적용하는 경우에, 시분할수를 홀수로 설정함으로써, 1라인의 인접도트(화소)에 극성이 상이한 전압을 교대로 인가할 수 있으므로, 시분할 구동을 적용하는 경우라도 완전한 도트 반전구동을 행할 수 있기 때문에, 플리커를 저감할 수 있는 동시에, 각 라인마다의 액정의 콘트라스트차를 없애는 것이 가능하게 되고, 따라서 화질의 저하를 초래하지 않고 시분할 구동을 실현할 수 있다.
Claims (8)
- 복수의 행 게이트라인, 복수의 열 신호라인, 및 상기 복수의 행 게이트라인과 복수의 열 신호라인의 교차점에 2차원으로 배치되는 복수개의 화소를 포함하는 표시부와,상기 표시부가 형성되는 투명 기판과,대향 전극을 구비하며, 상기 투명 기판에 연결되고, 투명 기판과의 사이에 소정의 갭을 가지는 제2 투명 기판과,상기 갭 내에 보유되어 있는 액정과,소정의 시분할수(時分割數)에 대응하는 시계열(時系列)의 신호를 출력하는 드라이버회로와,상기 드라이버회로로부터 출력되는 시계열의 신호를 시분할하여 상기 복수의 열 신호라인 중 대응하는 신호라인에 공급하는 시분할 스위치를 구비하고,상기 시분할 스위치에 사용되는 시분할의 수가 홀수로 설정되는액정표시장치.
- 제1항에 있어서, 상기 시분할 스위치에 사용되는 시분할의 수는 3n(n은 자연수)인 액정표시장치.
- 제1항에 있어서, 상기 시분할 스위치에 사용되는 시분할의 수는 3의 n곱(n은 자연수)인 액정표시장치.
- 제1항에 있어서, R(적), G(녹), B(청)의 3도트로 1화소를 구성하는 경우, 상기 시분할 스위치에 사용되는 시분할의 수는, R, G, B에 대응하는 3인 액정표시장치.
- 제1항에 있어서, 상기 드라이버회로는 상기 표시부가 형성되는 투명기판의 외부에 배치된 드라이버 IC인 액정표시장치.
- 제1항에 있어서, 상기 드라이버회로는 출력단자 중 홀수번째와 짝수번째에서 역극성(逆極性)의 신호를 출력하는 액정표시장치.
- 제1항에 있어서, 상기 드라이버회로는 교대하는 1수평주사 기간마다 역극성의 신호를 출력하는 액정표시장치.
- 제7항에 있어서, 상기 대향전극에 인가되는 공통전압의 극성이 매 1수평주사 기간마다 반전되는 액정표시장치.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6962598 | 1998-03-19 | ||
JP98-69625 | 1998-03-19 | ||
JP98-241393 | 1998-08-27 | ||
JP10241393A JPH11327518A (ja) | 1998-03-19 | 1998-08-27 | 液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990078078A true KR19990078078A (ko) | 1999-10-25 |
KR100686312B1 KR100686312B1 (ko) | 2007-02-22 |
Family
ID=26410803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990009393A KR100686312B1 (ko) | 1998-03-19 | 1999-03-19 | 액정표시장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6424328B1 (ko) |
JP (1) | JPH11327518A (ko) |
KR (1) | KR100686312B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100613768B1 (ko) * | 2000-06-01 | 2006-08-18 | 비오이 하이디스 테크놀로지 주식회사 | 액정 표시 장치 |
KR100764047B1 (ko) * | 2001-01-05 | 2007-10-09 | 삼성전자주식회사 | 액정 디스플레이 장치 및 그 구동방법 |
KR100870489B1 (ko) * | 2002-06-29 | 2008-11-26 | 엘지디스플레이 주식회사 | 액정 표시 장치의 데이터 구동 장치 및 그 구동 방법 |
Families Citing this family (77)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001109435A (ja) * | 1999-10-05 | 2001-04-20 | Toshiba Corp | 表示装置 |
JP3309839B2 (ja) * | 1999-10-21 | 2002-07-29 | 日本電気株式会社 | 液晶表示装置 |
US6750835B2 (en) | 1999-12-27 | 2004-06-15 | Semiconductor Energy Laboratory Co., Ltd. | Image display device and driving method thereof |
TW582011B (en) | 2000-01-06 | 2004-04-01 | Toshiba Corp | Array substrate and method of inspecting the same |
JP4031897B2 (ja) * | 2000-02-29 | 2008-01-09 | 株式会社日立製作所 | 液晶表示装置 |
TW573290B (en) * | 2000-04-10 | 2004-01-21 | Sharp Kk | Driving method of image display apparatus, driving apparatus of image display apparatus, and image display apparatus |
US7088322B2 (en) | 2000-05-12 | 2006-08-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP2001343946A (ja) * | 2000-05-31 | 2001-12-14 | Alps Electric Co Ltd | 液晶表示装置およびその駆動方法 |
KR100367010B1 (ko) * | 2000-06-08 | 2003-01-09 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
GB0014074D0 (en) * | 2000-06-10 | 2000-08-02 | Koninkl Philips Electronics Nv | Active matrix array devices |
KR100338012B1 (ko) * | 2000-07-27 | 2002-05-24 | 윤종용 | 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법 |
JP4472155B2 (ja) | 2000-10-31 | 2010-06-02 | 富士通マイクロエレクトロニクス株式会社 | 液晶表示装置用データドライバ |
JP2002333870A (ja) * | 2000-10-31 | 2002-11-22 | Matsushita Electric Ind Co Ltd | 液晶表示装置、el表示装置及びその駆動方法、並びに副画素の表示パターン評価方法 |
US7088330B2 (en) * | 2000-12-25 | 2006-08-08 | Sharp Kabushiki Kaisha | Active matrix substrate, display device and method for driving the display device |
US6630921B2 (en) * | 2001-03-20 | 2003-10-07 | Koninklijke Philips Electronics N.V. | Column driving circuit and method for driving pixels in a column row matrix |
JP4562938B2 (ja) * | 2001-03-30 | 2010-10-13 | シャープ株式会社 | 液晶表示装置 |
JP2002297110A (ja) * | 2001-03-30 | 2002-10-11 | Sanyo Electric Co Ltd | アクティブマトリクス型液晶表示装置の駆動方法 |
JP2002350808A (ja) * | 2001-05-24 | 2002-12-04 | Sanyo Electric Co Ltd | 駆動回路および表示装置 |
CN100410786C (zh) * | 2001-10-03 | 2008-08-13 | 夏普株式会社 | 有源矩阵型显示装置及其数据线切换电路、开关部驱动电路、扫描线驱动电路 |
EP1300826A3 (en) * | 2001-10-03 | 2009-11-18 | Nec Corporation | Display device and semiconductor device |
TWI248056B (en) * | 2001-10-19 | 2006-01-21 | Sony Corp | Level converter circuits, display device and portable terminal device |
JP3819760B2 (ja) | 2001-11-08 | 2006-09-13 | 株式会社日立製作所 | 画像表示装置 |
US7006071B2 (en) * | 2001-12-25 | 2006-02-28 | Himax Technologies, Inc. | Driving device |
US7193593B2 (en) * | 2002-09-02 | 2007-03-20 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device and method of driving a liquid crystal display device |
JP2004094058A (ja) * | 2002-09-02 | 2004-03-25 | Semiconductor Energy Lab Co Ltd | 液晶表示装置および液晶表示装置の駆動方法 |
JP3977299B2 (ja) * | 2002-09-18 | 2007-09-19 | セイコーエプソン株式会社 | 電気光学装置、マトリクス基板、及び電子機器 |
KR100894644B1 (ko) * | 2002-12-03 | 2009-04-24 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
KR100889234B1 (ko) | 2002-12-16 | 2009-03-16 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
US20040125283A1 (en) * | 2002-12-30 | 2004-07-01 | Samson Huang | LCOS imaging device |
JP2004264476A (ja) * | 2003-02-28 | 2004-09-24 | Sharp Corp | 表示装置およびその駆動方法 |
US20040207591A1 (en) * | 2003-04-21 | 2004-10-21 | Toppoly Optoelectronics Corp. | Method and circuit for driving liquid crystal display |
JP2005141169A (ja) * | 2003-11-10 | 2005-06-02 | Nec Yamagata Ltd | 液晶表示装置及びその駆動方法 |
JP2005156962A (ja) * | 2003-11-26 | 2005-06-16 | Seiko Epson Corp | 電気光学装置、電気光学装置の駆動方法および電子機器 |
KR100649245B1 (ko) * | 2003-11-29 | 2006-11-24 | 삼성에스디아이 주식회사 | 역다중화 장치 및 이를 이용한 디스플레이 장치 |
JP4744075B2 (ja) | 2003-12-04 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 表示装置、その駆動回路およびその駆動方法 |
US8144100B2 (en) | 2003-12-17 | 2012-03-27 | Samsung Electronics Co., Ltd. | Shared buffer display panel drive methods and systems |
US8179345B2 (en) * | 2003-12-17 | 2012-05-15 | Samsung Electronics Co., Ltd. | Shared buffer display panel drive methods and systems |
JP4163611B2 (ja) | 2003-12-26 | 2008-10-08 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
JP2005234057A (ja) * | 2004-02-17 | 2005-09-02 | Sharp Corp | 画像表示装置 |
JP4694134B2 (ja) | 2004-03-09 | 2011-06-08 | 株式会社 日立ディスプレイズ | 表示装置 |
JP4692871B2 (ja) * | 2004-03-11 | 2011-06-01 | カシオ計算機株式会社 | 表示駆動装置及び表示装置 |
KR101126343B1 (ko) * | 2004-04-30 | 2012-03-23 | 엘지디스플레이 주식회사 | 일렉트로-루미네센스 표시장치 |
JP2005338421A (ja) * | 2004-05-27 | 2005-12-08 | Renesas Technology Corp | 液晶表示駆動装置および液晶表示システム |
JP2005345770A (ja) | 2004-06-03 | 2005-12-15 | Nec Electronics Corp | 液晶パネル駆動方法,及び液晶表示装置 |
KR100604900B1 (ko) | 2004-09-14 | 2006-07-28 | 삼성전자주식회사 | 평판 표시 장치의 시분할 구동 방법 및 소스 드라이버 |
US7800572B2 (en) * | 2004-10-25 | 2010-09-21 | Nec Electronics Corporation | Liquid crystal display for implmenting improved inversion driving technique |
JP2006154545A (ja) * | 2004-11-30 | 2006-06-15 | Sanyo Electric Co Ltd | 液晶表示装置 |
TWI297484B (en) * | 2005-04-01 | 2008-06-01 | Au Optronics Corp | Time division driven display and method for driving same |
JP4550696B2 (ja) | 2005-08-31 | 2010-09-22 | 株式会社東芝 | 液晶表示制御装置および液晶表示制御方法 |
TWI267808B (en) * | 2005-10-12 | 2006-12-01 | Au Optronics Corp | Liquid crystal display and driving method therefor |
JP4883989B2 (ja) * | 2005-11-21 | 2012-02-22 | ルネサスエレクトロニクス株式会社 | 液晶表示装置の動作方法、液晶表示装置、表示パネルドライバ、及び表示パネルの駆動方法 |
US7633495B2 (en) * | 2006-02-14 | 2009-12-15 | Tpo Displays Corp. | Driving circuit with low power consumption multiplexer and a display panel and an electronic device using the same |
JP4735328B2 (ja) * | 2006-02-28 | 2011-07-27 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
KR100784014B1 (ko) | 2006-04-17 | 2007-12-07 | 삼성에스디아이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
JP2007310234A (ja) | 2006-05-19 | 2007-11-29 | Nec Electronics Corp | データ線駆動回路、表示装置、及びデータ線駆動方法 |
JP2008046485A (ja) | 2006-08-18 | 2008-02-28 | Nec Electronics Corp | 表示装置、表示パネルの駆動装置、及び表示装置の駆動方法 |
JP5182781B2 (ja) * | 2006-10-26 | 2013-04-17 | ルネサスエレクトロニクス株式会社 | 表示装置及びデータドライバ |
US20080316188A1 (en) * | 2007-06-20 | 2008-12-25 | Tovis Co., Ltd. | Liquid crystal display comprising driving circuit unit |
JP2009015009A (ja) * | 2007-07-04 | 2009-01-22 | Funai Electric Co Ltd | 液晶表示装置 |
US8081178B2 (en) | 2007-07-10 | 2011-12-20 | Sony Corporation | Electro-optical device, driving circuit, and electronic apparatus |
US20090219233A1 (en) * | 2008-03-03 | 2009-09-03 | Park Yong-Sung | Organic light emitting display and method of driving the same |
JP5285934B2 (ja) * | 2008-03-11 | 2013-09-11 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
KR100962921B1 (ko) * | 2008-11-07 | 2010-06-10 | 삼성모바일디스플레이주식회사 | 유기전계발광표시장치 |
TWI406249B (zh) * | 2009-06-02 | 2013-08-21 | Sitronix Technology Corp | 液晶點反轉驅動電路 |
JP5482393B2 (ja) * | 2010-04-08 | 2014-05-07 | ソニー株式会社 | 表示装置、表示装置のレイアウト方法、及び、電子機器 |
JP2012256012A (ja) | 2010-09-15 | 2012-12-27 | Semiconductor Energy Lab Co Ltd | 表示装置 |
TWI433091B (zh) | 2010-11-26 | 2014-04-01 | Novatek Microelectronics Corp | 驅動裝置及顯示面板 |
US20130076720A1 (en) * | 2011-09-23 | 2013-03-28 | Ahmad Al-Dahle | Pixel guard lines and multi-gate line configuration |
US9047826B2 (en) * | 2012-03-14 | 2015-06-02 | Apple Inc. | Systems and methods for liquid crystal display column inversion using reordered image data |
US9047832B2 (en) * | 2012-03-14 | 2015-06-02 | Apple Inc. | Systems and methods for liquid crystal display column inversion using 2-column demultiplexers |
US9047838B2 (en) * | 2012-03-14 | 2015-06-02 | Apple Inc. | Systems and methods for liquid crystal display column inversion using 3-column demultiplexers |
KR102116554B1 (ko) * | 2013-11-13 | 2020-06-01 | 삼성디스플레이 주식회사 | 표시장치 및 그의 제어방법 |
CN103926717B (zh) * | 2013-12-31 | 2016-09-14 | 上海中航光电子有限公司 | 显示面板的检测电路、显示面板及其检测方法 |
KR101813147B1 (ko) | 2015-01-15 | 2017-12-29 | 한국전자통신연구원 | 홀로그래픽 표시 장치 및 그 구동 방법 |
US9904251B2 (en) * | 2015-01-15 | 2018-02-27 | Electronics And Telecommunications Research Institute | Holographic display apparatus and method of driving the same |
CN104952408B (zh) * | 2015-07-06 | 2018-11-23 | 深圳市华星光电技术有限公司 | 源极驱动模块以及液晶面板 |
CN105047122A (zh) * | 2015-09-08 | 2015-11-11 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH064048A (ja) * | 1992-06-18 | 1994-01-14 | Fujitsu General Ltd | ドットマトリックス型表示パネルの駆動回路 |
JPH06138851A (ja) * | 1992-10-30 | 1994-05-20 | Nec Corp | アクティブマトリクス液晶ディスプレイ |
US5781164A (en) * | 1992-11-04 | 1998-07-14 | Kopin Corporation | Matrix display systems |
TW356546B (en) * | 1993-08-10 | 1999-04-21 | Sharp Kk | An image display apparatus and a method for driving the same |
JP3715996B2 (ja) * | 1994-07-29 | 2005-11-16 | 株式会社日立製作所 | 液晶表示装置 |
JPH08234165A (ja) * | 1995-02-28 | 1996-09-13 | Sony Corp | 液晶表示装置 |
JP2937130B2 (ja) * | 1996-08-30 | 1999-08-23 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置 |
KR100242443B1 (ko) * | 1997-06-16 | 2000-02-01 | 윤종용 | 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치 |
GB2333174A (en) * | 1998-01-09 | 1999-07-14 | Sharp Kk | Data line driver for an active matrix display |
US6310592B1 (en) * | 1998-12-28 | 2001-10-30 | Samsung Electronics Co., Ltd. | Liquid crystal display having a dual bank data structure and a driving method thereof |
-
1998
- 1998-08-27 JP JP10241393A patent/JPH11327518A/ja active Pending
-
1999
- 1999-03-17 US US09/271,211 patent/US6424328B1/en not_active Expired - Lifetime
- 1999-03-19 KR KR1019990009393A patent/KR100686312B1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100613768B1 (ko) * | 2000-06-01 | 2006-08-18 | 비오이 하이디스 테크놀로지 주식회사 | 액정 표시 장치 |
KR100764047B1 (ko) * | 2001-01-05 | 2007-10-09 | 삼성전자주식회사 | 액정 디스플레이 장치 및 그 구동방법 |
KR100870489B1 (ko) * | 2002-06-29 | 2008-11-26 | 엘지디스플레이 주식회사 | 액정 표시 장치의 데이터 구동 장치 및 그 구동 방법 |
Also Published As
Publication number | Publication date |
---|---|
US6424328B1 (en) | 2002-07-23 |
JPH11327518A (ja) | 1999-11-26 |
KR100686312B1 (ko) | 2007-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100686312B1 (ko) | 액정표시장치 | |
KR100945581B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR101337256B1 (ko) | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 | |
KR100318152B1 (ko) | 디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이 | |
JP4168339B2 (ja) | 表示駆動装置及びその駆動制御方法並びに表示装置 | |
KR101282401B1 (ko) | 액정 표시 장치 | |
KR101026802B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR20070028744A (ko) | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 | |
JP2008089649A (ja) | 表示装置の駆動方法及び表示装置 | |
JP2001042287A (ja) | 液晶表示装置およびその駆動方法 | |
KR100322822B1 (ko) | 액정패널및액정표시장치 | |
US7777737B2 (en) | Active matrix type liquid crystal display device | |
JP2009251608A (ja) | 液晶ディスプレイモジュール及び液晶ディスプレイ駆動方法 | |
KR20120075166A (ko) | 액정표시장치 및 그의 구동 방법 | |
KR102562943B1 (ko) | 표시 장치 | |
JP4062766B2 (ja) | 電子機器および表示装置 | |
JP2000275611A (ja) | 液晶表示装置 | |
WO2001011598A1 (fr) | Dispositif d'affichage plat | |
US20050078075A1 (en) | Display apparatus, method and device of driving the same | |
KR100898789B1 (ko) | 액정표시장치의 구동방법 | |
KR20040107672A (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR20040087933A (ko) | 표시장치 | |
JP4458121B2 (ja) | 液晶表示装置 | |
KR101441389B1 (ko) | 액정표시장치 및 이의 구동방법 | |
KR20060096859A (ko) | 액정 표시 장치 및 그 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130208 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140207 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20150206 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160211 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170203 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |