[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR102519364B1 - 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 - Google Patents

게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR102519364B1
KR102519364B1 KR1020180031134A KR20180031134A KR102519364B1 KR 102519364 B1 KR102519364 B1 KR 102519364B1 KR 1020180031134 A KR1020180031134 A KR 1020180031134A KR 20180031134 A KR20180031134 A KR 20180031134A KR 102519364 B1 KR102519364 B1 KR 102519364B1
Authority
KR
South Korea
Prior art keywords
signal
initialization
voltage
electrode
switching element
Prior art date
Application number
KR1020180031134A
Other languages
English (en)
Other versions
KR20190109692A (ko
Inventor
박수형
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180031134A priority Critical patent/KR102519364B1/ko
Priority to US16/214,881 priority patent/US10692431B2/en
Publication of KR20190109692A publication Critical patent/KR20190109692A/ko
Application granted granted Critical
Publication of KR102519364B1 publication Critical patent/KR102519364B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

게이트 구동부는 복수의 스테이지들을 포함한다. 상기 스테이지들 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 생성한다.

Description

게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 {GATE DRIVER, DISPLAY APPARATUS INCLUDING THE SAME, METHOD OF DRIVING DISPLAY PANEL USING THE SAME}
본 발명은 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 관한 것으로, 유기 발광 표시 장치의 픽셀에 시간에 따라 가변하는 초기화 전압을 인가하는 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들, 복수의 에미션 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부, 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부, 상기 에미션 라인들에 에미션 신호를 제공하는 에미션 구동부 및 상기 게이트 구동부, 상기 데이터 구동부 및 상기 에미션 구동부를 제어하는 구동 제어부를 포함한다.
상기 표시 패널의 픽셀에는 데이터 전압 노드 및 유기 발광 소자의 애노드 전극을 초기화하기 위한 초기화 전압이 인가될 수 있다. 상기 초기화 전압은 DC 전압일 수 있다. 상기 초기화 전압의 레벨은 블랙 개선을 위해 낮은 값을 가져야 하는데, 이로 인해 상기 데이터 전압 노드의 레벨이 데이터 기입 구간에서 충분히 충전되지 못하는 문제가 있다.
본 발명의 목적은 표시 패널의 표시 품질을 향상시킬 수 있는 게이트 구동부를 제공하는 것이다.
본 발명의 다른 목적은 상기 게이트 구동부를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치를 이용한 표시 패널의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 게이트 구동부는 복수의 스테이지들을 포함한다. 상기 스테이지들 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 생성한다.
본 발명의 일 실시예에 있어서, 상기 초기화 신호는 상기 이전 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제1 초기화 전압을 가질 수 있다. 상기 현재 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제2 초기화 전압을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지는 제1 클럭 신호가 인가되는 제어 전극, 상기 이전 스테이지의 상기 스캔 신호가 인가되는 입력 전극 및 제1 컨트롤 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자, 제2 컨트롤 노드에 연결되는 제어 전극, 제1 게이트 전원 전압이 인가되는 입력 전극 및 제3 스위칭 소자의 입력 전극에 연결되는 출력 전극을 포함하는 제2 스위칭 소자, 제2 클럭 신호가 인가되는 제어 전극, 상기 제2 스위칭 소자의 상기 출력 전극에 연결되는 상기 입력 전극 및 상기 제1 컨트롤 노드에 연결되는 출력 전극을 포함하는 제3 스위칭 소자, 상기 제1 컨트롤 노드에 연결되는 제어 전극, 상기 제2 컨트롤 노드에 연결되는 입력 전극 및 상기 제1 컨트롤 노드에 연결되는 출력 전극을 포함하는 제4 스위칭 소자, 상기 제1 클럭 신호가 인가되는 제어 전극, 상기 제1 게이트 전원 전압과 다른 제2 게이트 전원 전압이 인가되는 입력 전극 및 상기 제2 컨트롤 노드에 연결되는 출력 전극을 포함하는 제5 스위칭 소자, 상기 제2 컨트롤 노드에 연결되는 제어 전극, 상기 제1 게이트 전원 전압이 인가되는 입력 전극 및 제1 출력 노드에 연결되는 출력 전극을 포함하는 제6 스위칭 소자 및 상기 제1 컨트롤 노드에 연결되는 제어 전극, 상기 제2 클럭 신호가 인가되는 입력 전극 및 상기 제1 출력 노드에 연결되는 출력 전극을 포함하는 제7 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지는 상기 이전 스테이지의 컨트롤 신호를 더 입력 받을 수 있다. 상기 이전 스테이지의 상기 컨트롤 신호는 상기 이전 스테이지의 제2 컨트롤 노드의 전압일 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지는 상기 이전 스테이지의 상기 스캔 신호가 인가되는 제어 전극, 상기 제1 초기화 전압이 인가되는 입력 전극 및 제2 출력 노드에 연결되는 출력 전극을 포함하는 제8 스위칭 소자, 상기 제2 클럭 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 인가되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제9 스위칭 소자 및 상기 이전 스테이지의 컨트롤 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 입력되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제10 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지는 상기 이전 스테이지의 상기 스캔 신호가 인가되는 제어 전극, 상기 제1 초기화 전압이 인가되는 입력 전극 및 제2 출력 노드에 연결되는 출력 전극을 포함하는 제8 스위칭 소자 및 상기 이전 스테이지의 컨트롤 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 입력되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제10 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지는 상기 이전 스테이지의 상기 스캔 신호가 인가되는 제어 전극, 상기 제1 초기화 전압이 인가되는 입력 전극 및 제2 출력 노드에 연결되는 출력 전극을 포함하는 제8 스위칭 소자 및 상기 제2 클럭 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 인가되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제9 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 초기화 전압은 픽셀의 유기 발광 소자의 캐소드 전극에 인가되는 로우 전원 전압 및 상기 유기 발광 소자의 쓰레스홀드 전압의 합보다 작거나 같을 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 초기화 전압은 상기 로우 전원 전압과 같은 레벨을 가질 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부 및 에미션 구동부를 포함한다. 상기 표시 패널은 영상을 표시한다. 상기 게이트 구동부는 복수의 스테이지들을 포함하고, 상기 스테이지 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 상기 표시 패널에 제공한다. 상기 데이터 구동부는 상기 표시 패널에 데이터 전압을 제공한다. 상기 에미션 구동부는 상기 표시 패널에 에미션 신호를 제공한다.
본 발명의 일 실시예에 있어서, 상기 초기화 신호는 상기 이전 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제1 초기화 전압을 가질 수 있다. 상기 현재 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제2 초기화 전압을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함하고, 상기 픽셀들은 각각 유기 발광 소자를 포함할 수 있다. 상기 픽셀들은 데이터 기입 게이트 신호, 데이터 초기화 게이트 신호, 유기 발광 소자 초기화 게이트 신호, 상기 데이터 전압 및 상기 에미션 신호를 입력 받아, 상기 데이터 전압의 레벨에 따라 상기 유기 발광 소자를 발광시켜 상기 영상을 표시할 수 있다.
본 발명의 일 실시예에 있어서, 상기 픽셀들 중 적어도 어느 하나는 제1 노드에 연결되는 제어 전극, 제2 노드에 연결되는 입력 전극 및 제3 노드에 연결되는 출력 전극을 포함하는 제1 픽셀 스위칭 소자, 상기 데이터 기입 게이트 신호가 인가되는 제어 전극, 상기 데이터 전압이 인가되는 입력 전극 및 상기 제2 노드에 연결되는 출력 전극을 포함하는 제2 픽셀 스위칭 소자, 상기 데이터 기입 게이트 신호가 인가되는 제어 전극, 상기 제1 노드에 연결되는 입력 전극 및 상기 제3 노드에 연결되는 출력 전극을 포함하는 제3 픽셀 스위칭 소자, 상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 상기 현재 스테이지의 상기 초기화 신호가 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제4 픽셀 스위칭 소자, 상기 에미션 신호가 인가되는 제어 전극, 하이 전원 전압이 인가되는 입력 전극 및 상기 제2 노드에 연결되는 출력 전극을 포함하는 제5 픽셀 스위칭 소자, 상기 에미션 신호가 인가되는 제어 전극, 상기 제3 노드에 연결되는 입력 전극 및 유기 발광 소자의 애노드 전극에 연결되는 출력 전극을 포함하는 제6 픽셀 스위칭 소자, 상기 유기 발광 소자 초기화 게이트 신호가 인가되는 제어 전극, 상기 현재 스테이지의 상기 초기화 신호가 인가되는 입력 전극 및 상기 유기 발광 소자의 상기 애노드 전극에 연결되는 출력 전극을 포함하는 제7 픽셀 스위칭 소자, 상기 하이 전원 전압이 인가되는 제1 전극 및 상기 제1 노드에 연결되는 제2 전극을 포함하는 스토리지 캐패시터 및 상기 애노드 전극 및 로우 전원 전압이 인가되는 캐소드 전극을 포함하는 상기 유기 발광 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 다음 스테이지의 스캔 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호일 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 복수의 스테이지 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 표시 패널에 제공하는 단계, 상기 표시 패널에 데이터 전압을 제공하는 단계 및 상기 표시 패널에 에미션 신호를 제공하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 초기화 신호는 상기 이전 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제1 초기화 전압을 가질 수 있다. 상기 현재 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제2 초기화 전압을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함하고, 상기 픽셀들은 각각 유기 발광 소자를 포함할 수 있다. 상기 픽셀들은 데이터 기입 게이트 신호, 데이터 초기화 게이트 신호, 유기 발광 소자 초기화 게이트 신호, 상기 데이터 전압 및 상기 에미션 신호를 입력 받아, 상기 데이터 전압의 레벨에 따라 상기 유기 발광 소자를 발광시켜 영상을 표시할 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 다음 스테이지의 스캔 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호일 수 있다. 상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호일 수 있다.
이와 같은 게이트 구동부, 상기 게이트 구동부를 포함하는 표시 장치 및 상기 표시 장치를 이용한 표시 패널의 구동 방법에 따르면, 시간에 따라 초기화 전압이 가변하여 유기 발광 표시 장치의 블랙 개선, 충전율 개선 및 쓰레스홀드 전압 개선을 수행할 수 있다.
따라서, 상기 표시 패널에 얼룩이 발생하는 것을 방지할 수 있고, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널의 픽셀을 나타내는 회로도이다.
도 3은 도 2의 픽셀에 인가되는 입력 신호들을 나타내는 타이밍도이다.
도 4는 도 2의 픽셀의 일부를 나타내는 회로도이다.
도 5는 도 4의 유기 발광 소자의 애노드 전극의 전압을 나타내는 타이밍도이다.
도 6은 도 1의 게이트 구동부의 복수의 스테이지들을 나타내는 블록도이다.
도 7은 도 6의 스테이지를 나타내는 회로도이다.
도 8은 도 7의 스테이지의 입력 신호, 출력 신호 및 컨트롤 신호를 나타내는 타이밍도이다.
도 9는 도 1의 게이트 구동부의 스테이지들에 인가되는 신호를 나타내는 타이밍도이다.
도 10은 도 8의 가변하는 초기화 전압 및 도 2의 제1 픽셀 스위칭 소자의 게이트 전압의 레벨을 나타내는 타이밍도이다.
도 11은 본 발명의 일 실시예에 따른 표시 장치의 게이트 구동부의 스테이지를 나타내는 회로도이다.
도 12는 본 발명의 일 실시예에 따른 표시 장치의 게이트 구동부의 스테이지를 나타내는 회로도이다.
도 13은 본 발명의 일 실시예에 따른 표시 장치의 표시 패널의 픽셀을 나타내는 회로도이다.
도 14는 도 13의 픽셀에 인가되는 입력 신호들을 나타내는 타이밍도이다.
도 15는 도 13의 표시 장치의 게이트 구동부의 복수의 스테이지들을 나타내는 블록도이다.
도 16의 도 13의 표시 장치에서 가변하는 초기화 전압 및 도 13의 제1 픽셀 스위칭 소자의 게이트 전압의 레벨을 나타내는 타이밍도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GWL, GIL, GBL), 복수의 데이터 라인들(DL), 복수의 에미션 라인들(EL) 및 상기 게이트 라인들(GWL, GIL, GBL), 상기 데이터 라인들(DL) 및 상기 에미션 라인들(EL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GWL, GIL, GBL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장되며, 상기 에미션 라인들(EL)은 상기 제1 방향(D1)으로 연장된다.
본 실시예에서, 상기 표시 패널(100)은 상기 픽셀들에 초기화 신호를 전달하는 초기화 라인들(VIL)을 더 포함할 수 있다. 상기 초기화 라인들(VIL)은 상기 제1 방향(D1)으로 연장될 수 있다.
상기 구동 제어부(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터(IMG)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 백색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 마젠타색(magenta) 영상 데이터, 황색(yellow) 영상 데이터 및 시안색(cyan) 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3), 제4 제어 신호(CONT4) 및 데이터 신호(DATA)를 생성한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 구동 제어부(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 에미션 구동부(600)의 동작을 제어하기 위한 상기 제4 제어 신호(CONT4)를 생성하여 상기 에미션 구동부(600)에 출력한다.
상기 게이트 구동부(300)는 상기 구동 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GWL, GIL, GBL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GWL, GIL, GBL)에 출력할 수 있다.
본 실시예에서, 상기 게이트 구동부(300)는 상기 구동 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 초기화 라인들(VIL)을 구동하기 위한 초기화 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 초기화 신호들을 상기 초기화 라인들(VIL)에 출력할 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
예를 들어, 상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 구동 제어부(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
상기 에미션 구동부(600)는 상기 구동 제어부(200)로부터 입력 받은 상기 제4 제어 신호(CONT4)에 응답하여 상기 에미션 라인들(EL)을 구동하기 위한 에미션 신호들을 생성한다. 상기 에미션 구동부(600)는 상기 에미션 신호들을 상기 에미션 라인들(EL)에 출력할 수 있다.
도 2는 도 1의 표시 패널(100)의 픽셀을 나타내는 회로도이다. 도 3은 도 2의 픽셀에 인가되는 입력 신호들을 나타내는 타이밍도이다.
도 1 내지 도 3을 참조하면, 상기 표시 패널(100)은 복수의 픽셀들을 포함하고, 상기 픽셀들은 각각 유기 발광 소자(OLED)를 포함한다.
상기 픽셀들은 데이터 기입 게이트 신호(GW), 데이터 초기화 게이트 신호(GI), 유기 발광 소자 초기화 게이트 신호(GB), 상기 데이터 전압(VDATA) 및 상기 에미션 신호(EM)를 입력 받아, 상기 데이터 전압(VDATA)의 레벨에 따라 상기 유기 발광 소자(OLED)를 발광시켜 상기 영상을 표시한다.
상기 픽셀들 중 적어도 하나는 제1 내지 제7 픽셀 스위칭 소자(T1 내지 T7), 스토리지 캐패시터(CST) 및 상기 유기 발광 소자(OLED)를 포함할 수 있다.
상기 제1 픽셀 스위칭 소자(T1)는 제1 노드(N1)에 연결되는 제어 전극, 제2 노드(N2)에 연결되는 입력 전극 및 제3 노드(N3)에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제1 픽셀 스위칭 소자(T1)는 P형 박막 트랜지스터일 수 있다. 상기 제1 픽셀 스위칭 소자(T1)의 제어 전극은 게이트 전극, 상기 제1 픽셀 스위칭 소자(T1)의 입력 전극은 소스 전극, 상기 제1 픽셀 스위칭 소자(T1)의 출력 전극은 드레인 전극일 수 있다.
상기 제2 픽셀 스위칭 소자(T2)는 상기 데이터 기입 게이트 신호(GW)가 인가되는 제어 전극, 상기 데이터 전압(VDATA)이 인가되는 입력 전극 및 상기 제2 노드(N2)에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제2 픽셀 스위칭 소자(T2)는 P형 박막 트랜지스터일 수 있다. 상기 제2 픽셀 스위칭 소자(T2)의 제어 전극은 게이트 전극, 상기 제2 픽셀 스위칭 소자(T2)의 입력 전극은 소스 전극, 상기 제2 픽셀 스위칭 소자(T2)의 출력 전극은 드레인 전극일 수 있다.
상기 제3 픽셀 스위칭 소자(T3)는 상기 데이터 기입 게이트 신호(GW)가 인가되는 제어 전극, 상기 제1 노드(N1)에 연결되는 입력 전극 및 상기 제3 노드(N3)에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제3 픽셀 스위칭 소자(T3)는 P형 박막 트랜지스터일 수 있다. 상기 제3 픽셀 스위칭 소자(T3)의 제어 전극은 게이트 전극, 상기 제3 픽셀 스위칭 소자(T3)의 입력 전극은 소스 전극, 상기 제3 픽셀 스위칭 소자(T3)의 출력 전극은 드레인 전극일 수 있다.
상기 제4 픽셀 스위칭 소자(T4)는 상기 데이터 초기화 게이트 신호(GI)가 인가되는 제어 전극, 상기 초기화 신호(VI)가 인가되는 입력 전극 및 상기 제1 노드(N1)에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제4 픽셀 스위칭 소자(T4)는 P형 박막 트랜지스터일 수 있다. 상기 제4 픽셀 스위칭 소자(T4)의 제어 전극은 게이트 전극, 상기 제4 픽셀 스위칭 소자(T4)의 입력 전극은 소스 전극, 상기 제4 픽셀 스위칭 소자(T4)의 출력 전극은 드레인 전극일 수 있다.
상기 제5 픽셀 스위칭 소자(T5)는 상기 에미션 신호(EM)가 인가되는 제어 전극, 하이 전원 전압(ELVDD)이 인가되는 입력 전극 및 상기 제2 노드(N2)에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제5 픽셀 스위칭 소자(T5)는 P형 박막 트랜지스터일 수 있다. 상기 제5 픽셀 스위칭 소자(T5)의 제어 전극은 게이트 전극, 상기 제5 픽셀 스위칭 소자(T5)의 입력 전극은 소스 전극, 상기 제5 픽셀 스위칭 소자(T5)의 출력 전극은 드레인 전극일 수 있다.
상기 제6 픽셀 스위칭 소자(T6)는 상기 에미션 신호(EM)가 인가되는 제어 전극, 상기 제3 노드(N3)에 연결되는 입력 전극 및 상기 유기 발광 소자(OLED)의 애노드 전극에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제6 픽셀 스위칭 소자(T6)는 P형 박막 트랜지스터일 수 있다. 상기 제6 픽셀 스위칭 소자(T6)의 제어 전극은 게이트 전극, 상기 제6 픽셀 스위칭 소자(T6)의 입력 전극은 소스 전극, 상기 제6 픽셀 스위칭 소자(T6)의 출력 전극은 드레인 전극일 수 있다.
상기 제7 픽셀 스위칭 소자(T7)는 상기 유기 발광 소자 초기화 게이트 신호(GB)가 인가되는 제어 전극, 상기 초기화 신호(VI)가 인가되는 입력 전극 및 상기 유기 발광 소자의 상기 애노드 전극에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제7 픽셀 스위칭 소자(T7)는 P형 박막 트랜지스터일 수 있다. 상기 제7 픽셀 스위칭 소자(T7)의 제어 전극은 게이트 전극, 상기 제7 픽셀 스위칭 소자(T7)의 입력 전극은 소스 전극, 상기 제7 픽셀 스위칭 소자(T7)의 출력 전극은 드레인 전극일 수 있다.
상기 스토리지 캐패시터(CST)는 상기 하이 전원 전압(ELVDD)이 인가되는 제1 전극 및 상기 제1 노드(N1)에 연결되는 제2 전극을 포함한다.
상기 유기 발광 소자(OLED)는 상기 애노드 전극 및 로우 전원 전압(ELVSS)이 인가되는 캐소드 전극을 포함한다.
도 3을 보면, 제1 구간(DU1) 동안 상기 데이터 초기화 게이트 신호(GI)에 의해 상기 제1 노드(N1) 및 상기 스토리지 캐패시터(CST)가 초기화 된다. 제2 구간(DU2) 동안 상기 데이터 기입 게이트 신호(GW)에 의해 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압(
Figure 112018026803675-pat00001
)이 보상되고, 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00002
)이 보상된 상기 데이터 전압(VDATA)이 상기 제1 노드(N1)에 기입된다. 제3 구간(DU3) 동안 상기 유기 발광 소자 초기화 게이트 신호(GB)에 의해 상기 유기 발광 소자(OLED)의 상기 애노드 전극이 초기화 된다. 제4 구간(DU4) 동안 상기 에미션 신호(EM)에 의해 상기 유기 발광 소자(OLED)가 발광하여 상기 표시 패널(100)은 영상을 표시한다.
상기 제1 구간(DU1)에 상기 데이터 초기화 게이트 신호(GI)가 활성화 레벨을 가질 수 있다. 예를 들어, 상기 데이터 초기화 게이트 신호(GI)의 상기 활성화 레벨은 로우 레벨일 수 있다. 상기 데이터 초기화 게이트 신호(GI)가 상기 활성화 레벨을 가질 때, 상기 제4 픽셀 스위칭 소자(T4)가 턴 온되어, 상기 초기화 신호(VI)가 상기 제1 노드(N1)에 인가될 수 있다. 현재 스테이지의 상기 데이터 초기화 게이트 신호(GI[N])는 이전 스테이지의 스캔 신호(SCAN[N-1])일 수 있다.
상기 제2 구간(DU2)에는 상기 데이터 기입 게이트 신호(GW)가 활성화 레벨을 가질 수 있다. 예를 들어, 상기 데이터 기입 게이트 신호(GW)의 상기 활성화 레벨은 로우 레벨일 수 있다. 상기 데이터 기입 게이트 신호(GW)가 상기 활성화 레벨을 가질 때, 상기 제2 픽셀 스위칭 소자(T2) 및 상기 제3 픽셀 스위칭 소자(T3)가 턴 온된다. 또한, 상기 초기화 신호(VI)에 의해 상기 제1 픽셀 스위칭 소자(T1)도 턴 온된다. 현재 스테이지의 상기 데이터 기입 게이트 신호(GW[N])는 현재 스테이지의 스캔 신호(SCAN[N])일 수 있다.
상기 턴 온된 제1 내지 제3 픽셀 스위칭 소자(T1, T2, T3)에 의해 형성된 경로를 따라, 상기 제1 노드(N1)에는 상기 데이터 전압(VDATA)에서 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압의 절대값(
Figure 112018026803675-pat00003
)만큼 뺀 전압이 설정된다.
상기 제3 구간(DU3)에는 상기 유기 발광 소자 초기화 게이트 신호(GB)가 활성화 레벨을 가질 수 있다. 예를 들어, 상기 유기 발광 소자 초기화 게이트 신호(GB)의 상기 활성화 레벨은 로우 레벨일 수 있다. 상기 유기 발광 소자 초기화 게이트 신호(GB)가 상기 활성화 레벨을 가질 때, 상기 제7 픽셀 스위칭 소자(T7)가 턴 온되어, 상기 초기화 신호(VI)가 상기 유기 발광 소자(OLED)의 애노드 전극에 인가될 수 있다. 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호(GB[N])는 다음 스테이지의 스캔 신호(SCAN[N+1])일 수 있다.
상기 제4 구간(DU4)에는 상기 에미션 신호(EM)가 활성화 레벨을 가질 수 있다. 예를 들어, 상기 에미션 신호(EM)의 상기 활성화 레벨은 로우 레벨일 수 있다. 상기 에미션 신호(EM)가 상기 활성화 레벨을 가질 때, 상기 제5 픽셀 스위칭 소자(T5) 및 상기 제6 픽셀 스위칭 소자(T6)가 턴 온된다. 또한, 상기 데이터 전압(VDATA)에 의해 상기 제1 픽셀 스위칭 소자(T1)도 턴 온된다.
구동 전류는 상기 제5 픽셀 스위칭 소자(T5), 상기 제1 픽셀 스위칭 소자(T1) 및 상기 제6 픽셀 스위칭 소자(T6) 순서로 흘러 상기 유기 발광 소자(OLED)를 구동할 수 있다. 상기 구동 전류의 세기는 상기 데이터 전압(VDATA)의 레벨에 의해 결정될 수 있다. 상기 유기 발광 소자(OLED)의 휘도는 상기 구동 전류의 세기에 의해 결정될 수 있다. 상기 제1 픽셀 스위칭 소자(T1)의 입력 전극으로부터 출력 전극에 형성되는 경로를 따라 흐르는 구동 전류(ISD)는 이하의 수식 1과 같이 나타낼 수 있다.
[수식 1]
Figure 112018026803675-pat00004
수식 1에서 u는 상기 제1 픽셀 스위칭 소자(T1)의 이동도이고, Cox는 상기 제1 픽셀 스위칭 소자(T1)의 단위 면적당 정전 용량이며, W/L은 상기 제1 픽셀 스위칭 소자(T1)의 폭과 길이의 비를 나타내고, VSG는 상기 제1 픽셀 스위칭 소자(T1)의 입력 전극(N1) 및 제어 전극(N2) 간의 전압을 의미하며,
Figure 112018026803675-pat00005
는 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압을 의미한다.
상기 제2 구간(DU2)에서 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00006
)의 보상이 이루어진 상기 제1 노드(N1)의 전압(VG)은 수식 2와 같이 나타낼 수 있다.
[수식 2]
Figure 112018026803675-pat00007
상기 제4 구간(DU4)에서 상기 유기 발광 소자(OLED)가 발광할 때, 구동 전압(VOV) 및 상기 구동 전류(ISD)는 아래 수식 3 및 4로 나타낼 수 있다. 수식 3에서 상기 VS는 상기 제2 노드(N2)의 전압이다.
[수식 3]
Figure 112018026803675-pat00008
[수식 4]
Figure 112018026803675-pat00009
상기 제2 구간(DU2)에서 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00010
)이 보상되므로, 상기 제4 구간(DU4)에서 상기 유기 발광 소자(OLED)가 발광할 때에는 상기 제1 픽셀 스위칭 소자(T1)의 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00011
) 성분과는 무관하게 상기 구동 전류(ISD)가 결정될 수 있다.
도 4는 도 2의 픽셀의 일부를 나타내는 회로도이다. 도 5는 도 4의 유기 발광 소자의 애노드 전극의 전압을 나타내는 타이밍도이다.
도 4 및 도 5를 참조하면, 상기 유기 발광 소자 초기화 게이트 신호(GB)가 활성화 상태를 갖는 상기 제3 구간(DU3)에서는 상기 초기화 신호(VI)가 상기 유기 발광 소자(OLED)의 상기 애노드 전극으로 인가된다. 상기 유기 발광 소자(OLED)의 상기 애노드 전극의 전압을 VA로 나타낼 수 있다.
상기 유기 발광 소자(OLED)의 초기화 이전에는 상기 유기 발광 소자(OLED)의 상기 애노드 전극의 전압(VA)은 이전 프레임의 데이터 전압(VDATA)에 의해 ELVSS+VEL의 레벨을 가질 수 있다. 여기서, VEL은 상기 유기 발광 소자(OLED)의 쓰레스홀드 전압을 의미한다. CEL은 상기 유기 발광 소자(OLED)의 병렬 캐패시턴스를 의미한다.
상기 유기 발광 소자(OLED)의 초기화 단계에서(DU3), 상기 유기 발광 소자(OLED)의 상기 애노드 전극의 전압(VA)은 상기 초기화 신호(VI)의 레벨을 가질 수 있다.
상기 유기 발광 소자(OLED)의 발광 단계에서(DU4), 상기 유기 발광 소자(OLED)의 상기 애노드 전극의 전압(VA)은 서서히 증가하게 된다(TA 부분).
상기 유기 발광 소자(OLED)의 초기화 단계에서(DU3), 상기 초기화 신호(VI)의 레벨이 충분히 낮아야 상기 유기 발광 소자(OLED)가 리키지 전류에 의해 턴 온되지 않는다. 이러한 의미에서, 상기 유기 발광 소자(OLED)의 초기화를 블랙 개선이라고도 한다.
상기 유기 발광 소자(OLED)의 초기화 단계에서(DU3), 상기 초기화 신호(VI)의 레벨은 상기 유기 발광 소자(OLED)의 캐소드 전극에 인가되는 로우 전원 전압(ELVSS) 및 상기 유기 발광 소자(OLED)의 쓰레스홀드 전압(VEL)의 합보다 작거나 같을 수 있다.
예를 들어, 상기 유기 발광 소자(OLED)의 초기화 단계에서(DU3), 상기 초기화 신호(VI)의 레벨은 상기 유기 발광 소자(OLED)의 상기 캐소드 전극에 인가되는 상기 로우 전원 전압(ELVSS)과 같은 레벨을 가질 수 있다.
반면, 상기 제1 노드(N1)의 전압(VG) 및 상기 스토리지 캐패시터(CST)를 초기화하는 상기 데이터 초기화 구간(DU1)에서 상기 초기화 신호(VI)의 레벨이 지나치게 낮은 경우, 상기 데이터 기입 구간(DU2) 동안에 상기 제1 노드(N1)에 기입되는 전압(
Figure 112018026803675-pat00012
)의 충전율이 부족하게 되고, 상기 제1 픽셀 스위칭 소자(T1)의 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00013
)이 충분히 보상되지 못하는 문제가 발생할 수 있다.
특히, 고휘도 발광을 위해 상기 로우 전원 전압(ELVSS)의 레벨을 낮출수록, 상기 제3 구간(DU3)에서의 상기 초기화 신호(VI)의 레벨이 낮아지므로, 상기 초기화 신호(VI)의 레벨을 상기 제1 구간(DU1)에도 적용할 경우, 상기 제2 구간(DU2)에서의 상기 데이터 전압(VDATA)의 충전율 부족 및 쓰레스홀드 전압(VG)의 보상 에러의 문제가 심화될 수 있다. 이러한 데이터 전압(VDATA)의 충전율 부족 및 쓰레스홀드 전압(VG)의 보상 에러가 발생하는 경우, 상기 표시 패널(100)에는 얼룩이 시인될 수 있다.
도 6은 도 1의 게이트 구동부(300)의 복수의 스테이지들을 나타내는 블록도이다.
도 1 내지 도 6을 참조하면, 상기 게이트 구동부(300)는 복수의 스테이지들(ST1 내지 ST4)을 포함한다. 도 6에서는 설명의 편의 상 4개의 스테이지만을 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 픽셀 행의 개수보다 같거나 많은 개수의 스테이지들을 포함할 수 있다.
상기 스테이지들(ST1 내지 ST4) 중 적어도 어느 하나는 클럭 신호(예컨대, CLK1, CLK2), 이전 스테이지의 스캔 신호(SCAN[N-1]), 제1 초기화 전압(VI(H)) 및 상기 제1 초기화 전압(VI(H))과 다른 제2 초기화 전압(VI(L))을 입력 받아 현재 스테이지의 스캔 신호(SCAN[N]) 및 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변하는 상기 현재 스테이지의 초기화 신호(VI[N])를 생성한다.
제1 스테이지(ST1)는 이전 스테이지의 스캔 신호를 대신하여 수직 개시 신호(FLM)를 수신할 수 있다.
상기 현재 스테이지는 상기 이전 스테이지의 컨트롤 신호(예컨대, Qb[N-1])를 더 입력 받을 수 있다.
상기 스테이지들(ST1 내지 ST4)은 각각 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)를 입력받을 수 있다. 예를 들어, 상기 제1 스테이지(ST1)의 제1 클럭 단자에는 상기 제1 클럭 신호(CLK1)가 인가되고, 제2 클럭 단자에는 상기 제2 클럭 신호(CLK2)가 인가될 수 있다. 반대로, 제2 스테이지(ST2)의 제1 클럭 단자에는 상기 제2 클럭 신호(CLK2)가 인가되고, 제2 클럭 단자에는 상기 제1 클럭 신호(CLK1)가 인가될 수 있다. 반대로, 제3 스테이지(ST3)의 제1 클럭 단자에는 상기 제1 클럭 신호(CLK1)가 인가되고, 제2 클럭 단자에는 상기 제2 클럭 신호(CLK2)가 인가될 수 있다. 반대로, 제4 스테이지(ST4)의 제1 클럭 단자에는 상기 제2 클럭 신호(CLK2)가 인가되고, 제2 클럭 단자에는 상기 제1 클럭 신호(CLK1)가 인가될 수 있다.
상기 제1 스테이지(ST1)의 스캔 신호는 상기 제2 스테이지의 데이터 초기화 게이트 신호(GI[1])이고, 상기 제2 스테이지(ST2)의 스캔 신호는 상기 제2 스테이지의 데이터 기입 게이트 신호(GW[1])이며, 상기 제3 스테이지(ST3)의 스캔 신호는 상기 제2 스테이지의 유기 발광 소자 초기화 게이트 신호(GB[1])일 수 있다.
상기 제2 스테이지(ST2)의 스캔 신호는 상기 제3 스테이지의 데이터 초기화 게이트 신호(GI[2])이고, 상기 제3 스테이지(ST3)의 스캔 신호는 상기 제3 스테이지의 데이터 기입 게이트 신호(GW[2])이며, 상기 제4 스테이지(ST4)의 스캔 신호는 상기 제3 스테이지의 유기 발광 소자 초기화 게이트 신호(GB[2])일 수 있다.
상기 제3 스테이지(ST3)의 스캔 신호는 상기 제4 스테이지의 데이터 초기화 게이트 신호(GI[3])이고, 상기 제4 스테이지(ST4)의 스캔 신호는 상기 제4 스테이지의 데이터 기입 게이트 신호(GW[3])이며, 제5 스테이지의 스캔 신호는 상기 제4 스테이지의 유기 발광 소자 초기화 게이트 신호(GB[3])일 수 있다.
도 7은 도 6의 스테이지를 나타내는 회로도이다. 도 8은 도 7의 스테이지의 입력 신호, 출력 신호 및 컨트롤 신호를 나타내는 타이밍도이다.
도 1 내지 도 8을 참조하면, 상기 스테이지 중 적어도 어느 하나는 제1 내지 제7 스위칭 소자(M1 내지 M7), 제1 캐패시터(C1) 및 제2 캐패시터(C2)를 포함한다.
상기 제1 스위칭 소자(M1)는 제1 클럭 신호(CLK1)가 인가되는 제어 전극, 상기 이전 스테이지의 상기 스캔 신호(SCAN[N-1])가 인가되는 입력 전극 및 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제1 스위칭 소자(M1)는 P형 박막 트랜지스터일 수 있다. 상기 제1 스위칭 소자(M1)의 제어 전극은 게이트 전극, 상기 제1 스위칭 소자(M1)의 입력 전극은 소스 전극, 상기 제1 스위칭 소자(M1)의 출력 전극은 드레인 전극일 수 있다.
상기 제2 스위칭 소자(M2)는 제2 컨트롤 노드(Qb[N])에 연결되는 제어 전극, 제1 게이트 전원 전압(VGH)이 인가되는 입력 전극 및 제3 스위칭 소자(M3)의 입력 전극에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제2 스위칭 소자(M2)는 P형 박막 트랜지스터일 수 있다. 상기 제2 스위칭 소자(M2)의 제어 전극은 게이트 전극, 상기 제2 스위칭 소자(M2)의 입력 전극은 소스 전극, 상기 제2 스위칭 소자(M2)의 출력 전극은 드레인 전극일 수 있다.
상기 제3 스위칭 소자(M3)는 상기 제2 클럭 신호(CLK2)가 인가되는 제어 전극, 상기 제2 스위칭 소자(M2)의 상기 출력 전극에 연결되는 상기 입력 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제3 스위칭 소자(M3)는 P형 박막 트랜지스터일 수 있다. 상기 제3 스위칭 소자(M3)의 제어 전극은 게이트 전극, 상기 제3 스위칭 소자(M3)의 입력 전극은 소스 전극, 상기 제3 스위칭 소자(M3)의 출력 전극은 드레인 전극일 수 있다.
상기 제4 스위칭 소자(M4)는 상기 제1 컨트롤 노드(Q[N])에 연결되는 제어 전극, 상기 제2 컨트롤 노드(Qb[N])에 연결되는 입력 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제4 스위칭 소자(M4)는 P형 박막 트랜지스터일 수 있다. 상기 제4 스위칭 소자(M4)의 제어 전극은 게이트 전극, 상기 제4 스위칭 소자(M4)의 입력 전극은 소스 전극, 상기 제4 스위칭 소자(M4)의 출력 전극은 드레인 전극일 수 있다.
상기 제5 스위칭 소자(M5)는 상기 제1 클럭 신호(CLK1)가 인가되는 제어 전극, 상기 제1 게이트 전원 전압(VGH)과 다른 제2 게이트 전원 전압(VGL)이 인가되는 입력 전극 및 상기 제2 컨트롤 노드(Qb[N])에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제5 스위칭 소자(M5)는 P형 박막 트랜지스터일 수 있다. 상기 제5 스위칭 소자(M5)의 제어 전극은 게이트 전극, 상기 제5 스위칭 소자(M5)의 입력 전극은 소스 전극, 상기 제5 스위칭 소자(M5)의 출력 전극은 드레인 전극일 수 있다.
상기 제6 스위칭 소자(M6)는 상기 제2 컨트롤 노드(Qb[N])에 연결되는 제어 전극, 상기 제1 게이트 전원 전압(VGH)이 인가되는 입력 전극 및 제1 출력 노드(SCAN[N])에 연결되는 출력 전극을 포함한다. 상기 제1 출력 노드(SCAN[N])는 현재 스테이지의 스캔 신호를 출력하는 노드일 수 있다.
예를 들어, 상기 제6 스위칭 소자(M6)는 P형 박막 트랜지스터일 수 있다. 상기 제6 스위칭 소자(M6)의 제어 전극은 게이트 전극, 상기 제6 스위칭 소자(M6)의 입력 전극은 소스 전극, 상기 제6 스위칭 소자(M6)의 출력 전극은 드레인 전극일 수 있다.
상기 제7 스위칭 소자(M7)는 상기 제1 컨트롤 노드(Q[N])에 연결되는 제어 전극, 상기 제2 클럭 신호(CLK2)가 인가되는 입력 전극 및 상기 제1 출력 노드(SCAN[N])에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제7 스위칭 소자(M7)는 P형 박막 트랜지스터일 수 있다. 상기 제7 스위칭 소자(M7)의 제어 전극은 게이트 전극, 상기 제7 스위칭 소자(M7)의 입력 전극은 소스 전극, 상기 제7 스위칭 소자(M7)의 출력 전극은 드레인 전극일 수 있다.
상기 제1 캐패시터(C1)는 상기 제1 출력 노드(SCAN[N])에 연결되는 제1 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 제2 전극을 포함한다.
상기 제2 캐패시터(C2)는 상기 제1 게이트 전원 전압(VGH)이 인가되는 제1 전극 및 상기 제2 컨트롤 노드(Qb[N])에 연결되는 제2 전극을 포함한다.
본 실시예에서, 상기 스테이지 중 적어도 어느 하나는 제8 스위칭 소자(M8), 제9 스위칭 소자(M9) 및 제10 스위칭 소자(M10)를 더 포함한다.
상기 제8 스위칭 소자(M8)는 상기 이전 스테이지의 상기 스캔 신호(SCAN[N-1])가 인가되는 제어 전극, 상기 제1 초기화 전압(VI(H))이 인가되는 입력 전극 및 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다. 상기 제2 출력 노드(VI[N])는 현재 스테이지의 초기화 신호(VI)를 출력하는 노드일 수 있다.
예를 들어, 상기 제8 스위칭 소자(M8)는 P형 박막 트랜지스터일 수 있다. 상기 제8 스위칭 소자(M8)의 제어 전극은 게이트 전극, 상기 제8 스위칭 소자(M8)의 입력 전극은 소스 전극, 상기 제8 스위칭 소자(M8)의 출력 전극은 드레인 전극일 수 있다.
상기 제9 스위칭 소자(M9)는 상기 제2 클럭 신호(CLK2)가 인가되는 제어 전극, 상기 제2 초기화 전압(VI(L))이 인가되는 입력 전극 및 상기 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다.
예를 들어, 상기 제9 스위칭 소자(M9)는 P형 박막 트랜지스터일 수 있다. 상기 제9 스위칭 소자(M9)의 제어 전극은 게이트 전극, 상기 제9 스위칭 소자(M9)의 입력 전극은 소스 전극, 상기 제9 스위칭 소자(M9)의 출력 전극은 드레인 전극일 수 있다.
상기 제10 스위칭 소자는 상기 이전 스테이지의 컨트롤 신호(Qb[N-1])가 인가되는 제어 전극, 상기 제2 초기화 전압(VI(L))이 입력되는 입력 전극 및 상기 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다.
상기 이전 스테이지의 상기 컨트롤 신호는 상기 이전 스테이지의 제2 컨트롤 노드의 전압(Qb[N-1])일 수 있다.
예를 들어, 상기 제10 스위칭 소자(M10)는 P형 박막 트랜지스터일 수 있다. 상기 제10 스위칭 소자(M10)의 제어 전극은 게이트 전극, 상기 제10 스위칭 소자(M10)의 입력 전극은 소스 전극, 상기 제10 스위칭 소자(M10)의 출력 전극은 드레인 전극일 수 있다.
도 8을 참조하면, 제1, 제3, 제5 구동 구간(TM1, TM3, TM5) 내에서 상기 제1 클럭 신호(CLK1)가 활성화 레벨을 가질 수 있다. 제2, 제4, 제6 구동 구간(TM2, TM4, TM6) 내에서 상기 제2 클럭 신호(CLK2)가 활성화 레벨을 가질 수 있다.
상기 제3 구동 구간(TM3)에서 상기 제1 클럭 신호(CLK1)에 의해 상기 제1 스위칭 소자(M1)가 턴 온되고, 상기 이전 스테이지의 스캔 신호(SCAN[N-1])가 활성화 레벨을 가지므로, 상기 제1 컨트롤 노드의 전압(Q[N])은 제1 로우 레벨을 가질 수 있다.
상기 제3 구동 구간(TM3)에서 상기 제2 컨트롤 노드의 전압(Qb[N])도 상기 제4 스위칭 소자(M4) 및 상기 제5 스위칭 소자(M5)에 의해 로우 레벨을 가질 수 있다.
상기 제4 구동 구간(TM4)에 상기 제1 컨트롤 노드의 전압(Q[N])은 상기 제3 스위칭 소자(M3) 및 상기 제1 캐패시터(C1)에 의해 차지 부스팅되어 제2 로우 레벨을 가질 수 있다.
상기 제4 구동 구간(TM4)에서 상기 제1 컨트롤 노드의 전압(Q[N])에 의해 상기 제7 스위칭 소자(M7)가 턴 온되며, 상기 제1 출력 노드(SCAN[N])는 상기 제2 클럭 신호(CLK2)의 펄스를 상기 현재 스테이지의 스캔 신호(SCAN[N])로 출력한다.
상기 제5 구동 구간(TM5)에서 상기 제1 컨트롤 노드의 전압(Q[N])은 다시 하이 레벨로 복귀하고, 상기 현재 스테이지의 스캔 신호(SCAN[N]) 역시 하이 레벨로 복귀한다.
이전 스테이지의 스캔 신호(SCAN[N-1])는 현재 스테이지의 스캔 신호(SCAN[N])에 비해 하나의 구동 구간만큼 빠른 파형을 갖는다. 다음 스테이지의 스캔 신호(SCAN[N+1])는 현재 스테이지의 스캔 신호(SCAN[N])에 비해 하나의 구동 구간만큼 느린 파형을 갖는다.
상기 제2 컨트롤 노드의 전압(Qb[N])은 상기 제3 구동 구간(TM3)의 말미의 상기 이전 스테이지의 스캔 신호(SCAN[N-1])의 라이징 에지에서 상기 제4 스위칭 소자(M4) 및 상기 제5 스위칭 소자(M5)에 의해 하이 레벨로 변할 수 있다.
상기 제2 컨트롤 노드의 전압(Qb[N])은 상기 제4 구동 구간(TM4) 동안 상기 하이 레벨을 유지하며, 상기 제5 구동 구간(TM5) 내의 상기 제1 클럭 신호(CK1)의 폴링 에지에서 상기 로우 레벨로 변할 수 있다.
이전 스테이지의 상기 제2 컨트롤 노드의 전압(Qb[N-1])는 현재 스테이지의 상기 제2 컨트롤 노드의 전압(Qb[N])에 비해 하나의 구동 구간만큼 빠른 파형을 갖는다.
본 실시예에서, 상기 초기화 신호(VI)는 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변한다. 상기 초기화 신호(VI)는 상기 제1 구동 구간(TM1) 및 상기 제2 구동 구간(TM2)에서 상기 제2 초기화 전압(VI(L))을 유지한다.
상기 제3 구동 구간(TM3)의 상기 이전 스테이지의 스캔 신호(SCAN[N-1])의 폴링 에지에서 상기 제8 스위칭 소자(M8)는 턴 온되며, 상기 초기화 신호(VI)는 상기 제2 초기화 전압(VI(L))으로부터 상기 제1 초기화 전압(VI(H))으로 증가한다.
상기 제4 구동 구간(TM4)의 상기 제2 클럭 신호(CLK2)의 폴링 에지에서 상기 제9 스위칭 소자(M9)는 턴 온되며, 상기 초기화 신호는 상기 제1 초기화 전압(VI(H))으로부터 상기 제2 초기화 전압(VI(L))으로 감소한다.
또한, 상기 제4 구동 구간(TM4)의 상기 이전 스테이지의 제2 컨트롤 노드의 전압(Qb[N-1])의 폴링 에지에서 상기 제10 스위칭 소자(M10)는 턴 온되며, 상기 초기화 신호(VI)는 상기 제1 초기화 전압(VI(H))으로부터 상기 제2 초기화 전압(VI(L))으로 감소한다.
도 9는 도 1의 게이트 구동부의 스테이지들에 인가되는 신호를 나타내는 타이밍도이다.
도 1 내지 도 9를 참조하면, 제1 데이터 초기화 게이트 신호(GI[1])는 상기 표시 패널(100)의 제1 데이터 초기화 게이트 라인을 통해 제1 행의 픽셀들에 인가되고, 제1 데이터 기입 게이트 신호(GW[1])는 상기 표시 패널(100)의 제1 데이터 기입 게이트 라인을 통해 상기 제1 행의 픽셀들에 인가되며, 제1 초기화 신호(VI[1])는 상기 표시 패널(100)의 제1 초기화 라인을 통해 상기 제1 행의 픽셀들에 인가된다.
상기 제1 초기화 신호(VI[1])는 상기 제1 데이터 초기화 게이트 신호(GI[1])의 폴링 에지에서 라이징될 수 있고, 상기 제1 데이터 기입 신호(GW[1])의 폴링 에지에서 폴링될 수 있다.
상기 제1 데이터 기입 게이트 신호(GW[1])가 활성화 레벨을 가질 때, 상기 표시 패널(100)의 상기 제1 행의 픽셀들에는 제1 계조 데이터 그룹(GR1)에 대응하는 데이터 전압 그룹이 출력될 수 있다.
제2 데이터 초기화 게이트 신호(GI[2])는 상기 표시 패널(100)의 제2 데이터 초기화 게이트 라인을 통해 제2 행의 픽셀들에 인가되고, 제2 데이터 기입 게이트 신호(GW[2])는 상기 표시 패널(100)의 제2 데이터 기입 게이트 라인을 통해 상기 제2 행의 픽셀들에 인가되며, 제2 초기화 신호(VI[2])는 상기 표시 패널(100)의 제2 초기화 라인을 통해 상기 제2 행의 픽셀들에 인가된다.
상기 제2 데이터 기입 게이트 신호(GW[2])가 활성화 레벨을 가질 때, 상기 표시 패널(100)의 상기 제2 행의 픽셀들에는 제2 계조 데이터 그룹(GR2)에 대응하는 데이터 전압 그룹이 출력될 수 있다.
제3 데이터 초기화 게이트 신호(GI[3])는 상기 표시 패널(100)의 제3 데이터 초기화 게이트 라인을 통해 제3 행의 픽셀들에 인가되고, 제3 데이터 기입 게이트 신호(GW[3])는 상기 표시 패널(100)의 제3 데이터 기입 게이트 라인을 통해 상기 제3 행의 픽셀들에 인가되며, 제3 초기화 신호(VI[3])는 상기 표시 패널(100)의 제3 초기화 라인을 통해 상기 제3 행의 픽셀들에 인가된다.
상기 제3 데이터 기입 게이트 신호(GW[3])가 활성화 레벨을 가질 때, 상기 표시 패널(100)의 상기 제3 행의 픽셀들에는 제3 계조 데이터 그룹(GR3)에 대응하는 데이터 전압 그룹이 출력될 수 있다.
제4 데이터 초기화 게이트 신호(GI[4])는 상기 표시 패널(100)의 제4 데이터 초기화 게이트 라인을 통해 제4 행의 픽셀들에 인가되고, 제4 데이터 기입 게이트 신호(GW[4])는 상기 표시 패널(100)의 제4 데이터 기입 게이트 라인을 통해 상기 제4 행의 픽셀들에 인가되며, 제4 초기화 신호(VI[4])는 상기 표시 패널(100)의 제4 초기화 라인을 통해 상기 제4 행의 픽셀들에 인가된다.
상기 제4 데이터 기입 게이트 신호(GW[4])가 활성화 레벨을 가질 때, 상기 표시 패널(100)의 상기 제4 행의 픽셀들에는 제4 계조 데이터 그룹(GR4)에 대응하는 데이터 전압 그룹이 출력될 수 있다.
도 10은 도 8의 가변하는 초기화 전압 및 도 2의 제1 픽셀 스위칭 소자의 게이트 전압의 레벨을 나타내는 타이밍도이다.
도 1 내지 도 10을 참조하면, 상기 데이터 전압(VDATA)은 일정한 값을 갖는 것으로 예시하였다. 상기 픽셀의 제1 노드(N1)에는 상기 데이터 전압(VDATA)에서 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압(
Figure 112018026803675-pat00014
)을 뺀 값(VDATA-
Figure 112018026803675-pat00015
)이 인가될 수 있다.
상기 제1 구간(DU1)의 이전에는 상기 제1 노드(N1)에는 이전 프레임의 데이터 전압에서 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압(
Figure 112018026803675-pat00016
)을 뺀 값이 유지되고 있다. 상기 제1 노드(N1)의 전압은 스토리지 캐패시터(CST)에 의해 값을 유지하므로 스토리지 전압(VCST)으로 부를 수 있다.
상기 제1 구간(DU1)에는 상기 데이터 초기화 게이트 신호(GI)에 의해 상기 제1 노드(N1) 및 상기 스토리지 캐패시터(CST)가 초기화 된다.
상기 제1 구간(DU1)에서 상기 초기화 신호(VI)는 하이 레벨을 가지며, 상기 제1 노드(N1) 및 상기 스토리지 캐패시터(CST)는 상기 초기화 신호(VI)의 하이 레벨에 의해 초기화 된다.
따라서, 상기 제2 구간(DU2)에서 상기 제1 노드(N1)에 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00017
)이 보상된 상기 데이터 전압(VDATA)이 기입될 때, 상기 제1 노드(N1)의 전압의 충전율이 개선될 수 있으며(TB 부분), 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00018
)의 보상 특성이 개선될 수 있다.
상기 제3 구간(DU3)에서 상기 유기 발광 소자 초기화 게이트 신호(GB)에 의해 상기 유기 발광 소자(OLED)의 상기 애노드 전극이 초기화 된다. 상기 제3 구간(DU3)에서 상기 초기화 신호(VI)는 로우 레벨을 가지므로, 상기 유기 발광 소자(OLED)의 상기 애노드 전극은 충분히 낮은 값으로 초기화될 수 있다. 따라서, 상기 유기 발광 소자(OLED)가 리키지 전류에 의해 턴 온되지 않아, 상기 유기 발광 소자(OLED)의 블랙 표시 특성이 개선될 수 있다.
본 실시예에 따르면, 시간에 따라 상기 초기화 전압(VI)이 가변하여 유기 발광 표시 장치의 블랙 개선, 충전율 개선 및 쓰레스홀드 전압 개선을 수행할 수 있다.
따라서, 상기 표시 패널(100)에 얼룩이 발생하는 것을 방지할 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 11은 본 발명의 일 실시예에 따른 표시 장치의 게이트 구동부(300)의 스테이지를 나타내는 회로도이다.
본 실시예에 따른 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법은 게이트 구동부의 스테이지의 구성을 제외하면, 도 1 내지 도 10의 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 6, 도 8 내지 도 11을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 게이트 구동부(300)는 복수의 스테이지들(ST1 내지 ST4)을 포함한다.
상기 스테이지들(ST1 내지 ST4) 중 적어도 어느 하나는 클럭 신호(예컨대, CLK1, CLK2), 이전 스테이지의 스캔 신호(SCAN[N-1]), 제1 초기화 전압(VI(H)) 및 상기 제1 초기화 전압(VI(H))과 다른 제2 초기화 전압(VI(L))을 입력 받아 현재 스테이지의 스캔 신호(SCAN[N]) 및 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변하는 상기 현재 스테이지의 초기화 신호(VI[N])를 생성한다.
상기 현재 스테이지는 상기 이전 스테이지의 컨트롤 신호(예컨대, Qb[N-1])를 더 입력 받을 수 있다.
상기 스테이지 중 적어도 어느 하나는 제1 내지 제7 스위칭 소자(M1 내지 M7), 제1 캐패시터(C1) 및 제2 캐패시터(C2)를 포함한다.
상기 제1 스위칭 소자(M1)는 제1 클럭 신호(CLK1)가 인가되는 제어 전극, 상기 이전 스테이지의 상기 스캔 신호(SCAN[N-1])가 인가되는 입력 전극 및 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
상기 제2 스위칭 소자(M2)는 제2 컨트롤 노드(Qb[N])에 연결되는 제어 전극, 제1 게이트 전원 전압(VGH)이 인가되는 입력 전극 및 제3 스위칭 소자(M3)의 입력 전극에 연결되는 출력 전극을 포함한다.
상기 제3 스위칭 소자(M3)는 상기 제2 클럭 신호(CLK2)가 인가되는 제어 전극, 상기 제2 스위칭 소자(M2)의 상기 출력 전극에 연결되는 상기 입력 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
상기 제4 스위칭 소자(M4)는 상기 제1 컨트롤 노드(Q[N])에 연결되는 제어 전극, 상기 제2 컨트롤 노드(Qb[N])에 연결되는 입력 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
상기 제5 스위칭 소자(M5)는 상기 제1 클럭 신호(CLK1)가 인가되는 제어 전극, 상기 제1 게이트 전원 전압(VGH)과 다른 제2 게이트 전원 전압(VGL)이 인가되는 입력 전극 및 상기 제2 컨트롤 노드(Qb[N])에 연결되는 출력 전극을 포함한다.
상기 제6 스위칭 소자(M6)는 상기 제2 컨트롤 노드(Qb[N])에 연결되는 제어 전극, 상기 제1 게이트 전원 전압(VGH)이 인가되는 입력 전극 및 제1 출력 노드(SCAN[N])에 연결되는 출력 전극을 포함한다. 상기 제1 출력 노드(SCAN[N])는 현재 스테이지의 스캔 신호를 출력하는 노드일 수 있다.
상기 제7 스위칭 소자(M7)는 상기 제1 컨트롤 노드(Q[N])에 연결되는 제어 전극, 상기 제2 클럭 신호(CLK2)가 인가되는 입력 전극 및 상기 제1 출력 노드(SCAN[N])에 연결되는 출력 전극을 포함한다.
상기 제1 캐패시터(C1)는 상기 제1 출력 노드(SCAN[N])에 연결되는 제1 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 제2 전극을 포함한다.
상기 제2 캐패시터(C2)는 상기 제1 게이트 전원 전압(VGH)이 인가되는 제1 전극 및 상기 제2 컨트롤 노드(Qb[N])에 연결되는 제2 전극을 포함한다.
본 실시예에서, 상기 스테이지 중 적어도 어느 하나는 제8 스위칭 소자(M8) 및 제10 스위칭 소자(M10)를 더 포함한다.
상기 제8 스위칭 소자(M8)는 상기 이전 스테이지의 상기 스캔 신호(SCAN[N-1])가 인가되는 제어 전극, 상기 제1 초기화 전압(VI(H))이 인가되는 입력 전극 및 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다. 상기 제2 출력 노드(VI[N])는 현재 스테이지의 초기화 신호(VI)를 출력하는 노드일 수 있다.
상기 제10 스위칭 소자는 상기 이전 스테이지의 컨트롤 신호(Qb[N-1])가 인가되는 제어 전극, 상기 제2 초기화 전압(VI(L))이 입력되는 입력 전극 및 상기 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다.
상기 이전 스테이지의 상기 컨트롤 신호는 상기 이전 스테이지의 제2 컨트롤 노드의 전압(Qb[N-1])일 수 있다.
본 실시예에서, 상기 초기화 신호(VI)는 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변한다. 상기 초기화 신호(VI)는 도 8의 제1 구동 구간(TM1) 및 제2 구동 구간(TM2)에서 상기 제2 초기화 전압(VI(L))을 유지한다.
도 8의 제3 구동 구간(TM3)의 상기 이전 스테이지의 스캔 신호(SCAN[N-1])의 폴링 에지에서 상기 제8 스위칭 소자(M8)는 턴 온되며, 상기 초기화 신호(VI)는 상기 제2 초기화 전압(VI(L))으로부터 상기 제1 초기화 전압(VI(H))으로 증가한다.
도 8의 제4 구동 구간(TM4)의 상기 이전 스테이지의 제2 컨트롤 노드의 전압(Qb[N-1])의 폴링 에지에서 상기 제10 스위칭 소자(M10)는 턴 온되며, 상기 초기화 신호(VI)는 상기 제1 초기화 전압(VI(H))으로부터 상기 제2 초기화 전압(VI(L))으로 감소한다.
본 실시예에 따르면, 시간에 따라 상기 초기화 전압(VI)이 가변하여 유기 발광 표시 장치의 블랙 개선, 충전율 개선 및 쓰레스홀드 전압 개선을 수행할 수 있다.
따라서, 상기 표시 패널(100)에 얼룩이 발생하는 것을 방지할 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 12는 본 발명의 일 실시예에 따른 표시 장치의 게이트 구동부(300)의 스테이지를 나타내는 회로도이다.
본 실시예에 따른 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법은 게이트 구동부의 스테이지의 구성을 제외하면, 도 1 내지 도 10의 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 6, 도 8 내지 도 10 및 도 12를 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 게이트 구동부(300)는 복수의 스테이지들(ST1 내지 ST4)을 포함한다.
상기 스테이지들(ST1 내지 ST4) 중 적어도 어느 하나는 클럭 신호(예컨대, CLK1, CLK2), 이전 스테이지의 스캔 신호(SCAN[N-1]), 제1 초기화 전압(VI(H)) 및 상기 제1 초기화 전압(VI(H))과 다른 제2 초기화 전압(VI(L))을 입력 받아 현재 스테이지의 스캔 신호(SCAN[N]) 및 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변하는 상기 현재 스테이지의 초기화 신호(VI[N])를 생성한다.
상기 스테이지 중 적어도 어느 하나는 제1 내지 제7 스위칭 소자(M1 내지 M7), 제1 캐패시터(C1) 및 제2 캐패시터(C2)를 포함한다.
상기 제1 스위칭 소자(M1)는 제1 클럭 신호(CLK1)가 인가되는 제어 전극, 상기 이전 스테이지의 상기 스캔 신호(SCAN[N-1])가 인가되는 입력 전극 및 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
상기 제2 스위칭 소자(M2)는 제2 컨트롤 노드(Qb[N])에 연결되는 제어 전극, 제1 게이트 전원 전압(VGH)이 인가되는 입력 전극 및 제3 스위칭 소자(M3)의 입력 전극에 연결되는 출력 전극을 포함한다.
상기 제3 스위칭 소자(M3)는 상기 제2 클럭 신호(CLK2)가 인가되는 제어 전극, 상기 제2 스위칭 소자(M2)의 상기 출력 전극에 연결되는 상기 입력 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
상기 제4 스위칭 소자(M4)는 상기 제1 컨트롤 노드(Q[N])에 연결되는 제어 전극, 상기 제2 컨트롤 노드(Qb[N])에 연결되는 입력 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 출력 전극을 포함한다.
상기 제5 스위칭 소자(M5)는 상기 제1 클럭 신호(CLK1)가 인가되는 제어 전극, 상기 제1 게이트 전원 전압(VGH)과 다른 제2 게이트 전원 전압(VGL)이 인가되는 입력 전극 및 상기 제2 컨트롤 노드(Qb[N])에 연결되는 출력 전극을 포함한다.
상기 제6 스위칭 소자(M6)는 상기 제2 컨트롤 노드(Qb[N])에 연결되는 제어 전극, 상기 제1 게이트 전원 전압(VGH)이 인가되는 입력 전극 및 제1 출력 노드(SCAN[N])에 연결되는 출력 전극을 포함한다. 상기 제1 출력 노드(SCAN[N])는 현재 스테이지의 스캔 신호를 출력하는 노드일 수 있다.
상기 제7 스위칭 소자(M7)는 상기 제1 컨트롤 노드(Q[N])에 연결되는 제어 전극, 상기 제2 클럭 신호(CLK2)가 인가되는 입력 전극 및 상기 제1 출력 노드(SCAN[N])에 연결되는 출력 전극을 포함한다.
상기 제1 캐패시터(C1)는 상기 제1 출력 노드(SCAN[N])에 연결되는 제1 전극 및 상기 제1 컨트롤 노드(Q[N])에 연결되는 제2 전극을 포함한다.
상기 제2 캐패시터(C2)는 상기 제1 게이트 전원 전압(VGH)이 인가되는 제1 전극 및 상기 제2 컨트롤 노드(Qb[N])에 연결되는 제2 전극을 포함한다.
본 실시예에서, 상기 스테이지 중 적어도 어느 하나는 제8 스위칭 소자(M8) 및 제9 스위칭 소자(M9)를 더 포함한다.
상기 제8 스위칭 소자(M8)는 상기 이전 스테이지의 상기 스캔 신호(SCAN[N-1])가 인가되는 제어 전극, 상기 제1 초기화 전압(VI(H))이 인가되는 입력 전극 및 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다. 상기 제2 출력 노드(VI[N])는 현재 스테이지의 초기화 신호(VI)를 출력하는 노드일 수 있다.
상기 제9 스위칭 소자(M9)는 상기 제2 클럭 신호(CLK2)가 인가되는 제어 전극, 상기 제2 초기화 전압(VI(L))이 인가되는 입력 전극 및 상기 제2 출력 노드(VI[N])에 연결되는 출력 전극을 포함한다.
본 실시예에서, 상기 초기화 신호(VI)는 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변한다. 상기 초기화 신호(VI)는 도 8의 제1 구동 구간(TM1) 및 제2 구동 구간(TM2)에서 상기 제2 초기화 전압(VI(L))을 유지한다.
도 8의 제3 구동 구간(TM3)의 상기 이전 스테이지의 스캔 신호(SCAN[N-1])의 폴링 에지에서 상기 제8 스위칭 소자(M8)는 턴 온되며, 상기 초기화 신호(VI)는 상기 제2 초기화 전압(VI(L))으로부터 상기 제1 초기화 전압(VI(H))으로 증가한다.
도 8의 제4 구동 구간(TM4)의 상기 제2 클럭 신호(CLK2)의 폴링 에지에서 상기 제9 스위칭 소자(M9)는 턴 온되며, 상기 초기화 신호는 상기 제1 초기화 전압(VI(H))으로부터 상기 제2 초기화 전압(VI(L))으로 감소한다.
본 실시예에 따르면, 시간에 따라 상기 초기화 전압(VI)이 가변하여 유기 발광 표시 장치의 블랙 개선, 충전율 개선 및 쓰레스홀드 전압 개선을 수행할 수 있다.
따라서, 상기 표시 패널(100)에 얼룩이 발생하는 것을 방지할 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 13은 본 발명의 일 실시예에 따른 표시 장치의 표시 패널(100)의 픽셀을 나타내는 회로도이다. 도 14는 도 13의 픽셀에 인가되는 입력 신호들을 나타내는 타이밍도이다.
본 실시예에 따른 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법은 유기 발광 소자의 초기화 타이밍을 제외하면, 도 1 내지 도 10의 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 13 및 도 14를 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 복수의 픽셀들을 포함하고, 상기 픽셀들은 각각 유기 발광 소자(OLED)를 포함한다.
상기 픽셀들은 데이터 기입 게이트 신호(GW), 데이터 초기화 게이트 신호(GI), 유기 발광 소자 초기화 게이트 신호(GB), 상기 데이터 전압(VDATA) 및 상기 에미션 신호(EM)를 입력 받아, 상기 데이터 전압(VDATA)의 레벨에 따라 상기 유기 발광 소자(OLED)를 발광시켜 상기 영상을 표시한다.
상기 픽셀들 중 적어도 하나는 제1 내지 제7 픽셀 스위칭 소자(T1 내지 T7), 스토리지 캐패시터(CST) 및 상기 유기 발광 소자(OLED)를 포함할 수 있다.
상기 제1 픽셀 스위칭 소자(T1)는 제1 노드(N1)에 연결되는 제어 전극, 제2 노드(N2)에 연결되는 입력 전극 및 제3 노드(N3)에 연결되는 출력 전극을 포함한다.
상기 제2 픽셀 스위칭 소자(T2)는 상기 데이터 기입 게이트 신호(GW)가 인가되는 제어 전극, 상기 데이터 전압(VDATA)이 인가되는 입력 전극 및 상기 제2 노드(N2)에 연결되는 출력 전극을 포함한다.
상기 제3 픽셀 스위칭 소자(T3)는 상기 데이터 기입 게이트 신호(GW)가 인가되는 제어 전극, 상기 제1 노드(N1)에 연결되는 입력 전극 및 상기 제3 노드(N3)에 연결되는 출력 전극을 포함한다.
상기 제4 픽셀 스위칭 소자(T4)는 상기 데이터 초기화 게이트 신호(GI)가 인가되는 제어 전극, 상기 초기화 신호(VI)가 인가되는 입력 전극 및 상기 제1 노드(N1)에 연결되는 출력 전극을 포함한다.
상기 제5 픽셀 스위칭 소자(T5)는 상기 에미션 신호(EM)가 인가되는 제어 전극, 하이 전원 전압(ELVDD)이 인가되는 입력 전극 및 상기 제2 노드(N2)에 연결되는 출력 전극을 포함한다.
상기 제6 픽셀 스위칭 소자(T6)는 상기 에미션 신호(EM)가 인가되는 제어 전극, 상기 제3 노드(N3)에 연결되는 입력 전극 및 상기 유기 발광 소자(OLED)의 애노드 전극에 연결되는 출력 전극을 포함한다.
상기 제7 픽셀 스위칭 소자(T7)는 상기 유기 발광 소자 초기화 게이트 신호(GB)가 인가되는 제어 전극, 상기 초기화 신호(VI)가 인가되는 입력 전극 및 상기 유기 발광 소자의 상기 애노드 전극에 연결되는 출력 전극을 포함한다.
본 실시예에서, 상기 유기 발광 소자 초기화 게이트 신호(GB)는 상기 데이터 기입 게이트 신호(GW)와 동일한 신호일 수 있다. 예를 들어, 상기 제7 픽셀 스위칭 소자(T7)의 상기 제어 전극은 상기 제2 픽셀 스위칭 소자(T2)의 상기 제어 전극과 연결될 수 있다.
상기 스토리지 캐패시터(CST)는 상기 하이 전원 전압(ELVDD)이 인가되는 제1 전극 및 상기 제1 노드(N1)에 연결되는 제2 전극을 포함한다.
도 14를 보면, 제1 구간(DU1) 동안 상기 데이터 초기화 게이트 신호(GI)에 의해 상기 제1 노드(N1) 및 상기 스토리지 캐패시터(CST)가 초기화 된다. 제2 구간(DU2) 동안 상기 데이터 기입 게이트 신호(GW/GB)에 의해 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압(
Figure 112018026803675-pat00019
)이 보상되고, 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00020
)이 보상된 상기 데이터 전압(VDATA)이 상기 제1 노드(N1)에 기입된다. 또한, 제2 구간(DU2) 동안 상기 유기 발광 소자 초기화 게이트 신호(GW/GB)에 의해 상기 유기 발광 소자(OLED)의 상기 애노드 전극이 초기화 된다. 제3 구간(DU3) 동안 상기 에미션 신호(EM)에 의해 상기 유기 발광 소자(OLED)가 발광하여 상기 표시 패널(100)은 영상을 표시한다.
도 15는 도 13의 표시 장치의 게이트 구동부(300)의 복수의 스테이지들을 나타내는 블록도이다.
도 1, 도 13 내지 도 15를 참조하면, 상기 게이트 구동부(300)는 복수의 스테이지들(ST1 내지 ST4)을 포함한다.
상기 스테이지들(ST1 내지 ST4) 중 적어도 어느 하나는 클럭 신호(예컨대, CLK1, CLK2), 이전 스테이지의 스캔 신호(SCAN[N-1]), 제1 초기화 전압(VI(H)) 및 상기 제1 초기화 전압(VI(H))과 다른 제2 초기화 전압(VI(L))을 입력 받아 현재 스테이지의 스캔 신호(SCAN[N]) 및 시간에 따라 상기 제1 초기화 전압(VI(H)) 및 상기 제2 초기화 전압(VI(L)) 사이에서 가변하는 상기 현재 스테이지의 초기화 신호(VI[N])를 생성한다.
제1 스테이지(ST1)는 이전 스테이지의 스캔 신호를 대신하여 수직 개시 신호(FLM)를 수신할 수 있다.
상기 현재 스테이지는 상기 이전 스테이지의 컨트롤 신호(예컨대, Qb[N-1])를 더 입력 받을 수 있다.
상기 제1 스테이지(ST1)의 스캔 신호는 상기 제2 스테이지의 데이터 초기화 게이트 신호(GI[1])이고, 상기 제2 스테이지(ST2)의 스캔 신호는 상기 제2 스테이지의 데이터 기입 게이트 신호(GW[1])일 수 있다.
상기 제2 스테이지(ST2)의 스캔 신호는 상기 제3 스테이지의 데이터 초기화 게이트 신호(GI[2])이고, 상기 제3 스테이지(ST3)의 스캔 신호는 상기 제3 스테이지의 데이터 기입 게이트 신호(GW[2])일 수 있다.
도 16의 도 13의 표시 장치에서 가변하는 초기화 전압 및 도 13의 제1 픽셀 스위칭 소자의 게이트 전압의 레벨을 나타내는 타이밍도이다.
도 1, 도 13 내지 도 16을 참조하면, 상기 데이터 전압(VDATA)은 일정한 값을 갖는 것으로 예시하였다. 상기 픽셀의 제1 노드(N1)에는 상기 데이터 전압(VDATA)에서 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압(
Figure 112018026803675-pat00021
)을 뺀 값(VDATA-
Figure 112018026803675-pat00022
)이 인가될 수 있다.
상기 제1 구간(DU1)의 이전에는 상기 제1 노드(N1)에는 이전 프레임의 데이터 전압에서 상기 제1 픽셀 스위칭 소자(T1)의 쓰레스홀드 전압(
Figure 112018026803675-pat00023
)을 뺀 값이 유지되고 있다. 상기 제1 노드(N1)의 전압은 스토리지 캐패시터(CST)에 의해 값을 유지하므로 스토리지 전압(VCST)으로 부를 수 있다.
상기 제1 구간(DU1)에는 상기 데이터 초기화 게이트 신호(GI)에 의해 상기 제1 노드(N1) 및 상기 스토리지 캐패시터(CST)가 초기화 된다.
상기 제1 구간(DU1)에서 상기 초기화 신호(VI)는 하이 레벨을 가지며, 상기 제1 노드(N1) 및 상기 스토리지 캐패시터(CST)는 상기 초기화 신호(VI)의 하이 레벨에 의해 초기화 된다.
따라서, 상기 제2 구간(DU2)에서 상기 제1 노드(N1)에 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00024
)이 보상된 상기 데이터 전압(VDATA)이 기입될 때, 상기 제1 노드(N1)의 전압의 충전율이 개선될 수 있으며(TB 부분), 상기 쓰레스홀드 전압(
Figure 112018026803675-pat00025
)의 보상 특성이 개선될 수 있다.
상기 제2 구간(DU2)에서 상기 유기 발광 소자 초기화 게이트 신호(GW/GB)에 의해 상기 유기 발광 소자(OLED)의 상기 애노드 전극이 초기화 된다. 상기 제2 구간(DU2)에서 상기 초기화 신호(VI)는 로우 레벨을 가지므로, 상기 유기 발광 소자(OLED)의 상기 애노드 전극은 충분히 낮은 값으로 초기화될 수 있다. 따라서, 상기 유기 발광 소자(OLED)가 리키지 전류에 의해 턴 온되지 않아, 상기 유기 발광 소자(OLED)의 블랙 표시 특성이 개선될 수 있다.
본 실시예에 따르면, 시간에 따라 상기 초기화 전압(VI)이 가변하여 유기 발광 표시 장치의 블랙 개선, 충전율 개선 및 쓰레스홀드 전압 개선을 수행할 수 있다.
따라서, 상기 표시 패널(100)에 얼룩이 발생하는 것을 방지할 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 게이트 구동부, 표시 장치 및 표시 패널의 구동 방법에 따르면, 시간에 따라 초기화 전압이 가변하여 유기 발광 표시 패널의 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 구동 제어부
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부 600: 에미션 구동부

Claims (20)

  1. 복수의 스테이지들을 포함하고,
    상기 스테이지들 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 생성하며,
    상기 초기화 신호는 표시 패널의 픽셀에 인가되고,
    상기 초기화 신호는 상기 이전 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제1 초기화 전압을 갖고,
    상기 현재 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제2 초기화 전압을 갖는 것을 특징으로 하는 게이트 구동부.
  2. 삭제
  3. 제1항에 있어서, 상기 현재 스테이지는
    제1 클럭 신호가 인가되는 제어 전극, 상기 이전 스테이지의 상기 스캔 신호가 인가되는 입력 전극 및 제1 컨트롤 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자;
    제2 컨트롤 노드에 연결되는 제어 전극, 제1 게이트 전원 전압이 인가되는 입력 전극 및 제3 스위칭 소자의 입력 전극에 연결되는 출력 전극을 포함하는 제2 스위칭 소자;
    제2 클럭 신호가 인가되는 제어 전극, 상기 제2 스위칭 소자의 상기 출력 전극에 연결되는 상기 입력 전극 및 상기 제1 컨트롤 노드에 연결되는 출력 전극을 포함하는 제3 스위칭 소자;
    상기 제1 컨트롤 노드에 연결되는 제어 전극, 상기 제2 컨트롤 노드에 연결되는 입력 전극 및 상기 제1 컨트롤 노드에 연결되는 출력 전극을 포함하는 제4 스위칭 소자;
    상기 제1 클럭 신호가 인가되는 제어 전극, 상기 제1 게이트 전원 전압과 다른 제2 게이트 전원 전압이 인가되는 입력 전극 및 상기 제2 컨트롤 노드에 연결되는 출력 전극을 포함하는 제5 스위칭 소자;
    상기 제2 컨트롤 노드에 연결되는 제어 전극, 상기 제1 게이트 전원 전압이 인가되는 입력 전극 및 제1 출력 노드에 연결되는 출력 전극을 포함하는 제6 스위칭 소자; 및
    상기 제1 컨트롤 노드에 연결되는 제어 전극, 상기 제2 클럭 신호가 인가되는 입력 전극 및 상기 제1 출력 노드에 연결되는 출력 전극을 포함하는 제7 스위칭 소자를 포함하는 것을 특징으로 하는 게이트 구동부.
  4. 제3항에 있어서, 상기 현재 스테이지는 상기 이전 스테이지의 컨트롤 신호를 더 입력 받고,
    상기 이전 스테이지의 상기 컨트롤 신호는 상기 이전 스테이지의 제2 컨트롤 노드의 전압인 것을 특징으로 하는 게이트 구동부.
  5. 제3항에 있어서, 상기 현재 스테이지는
    상기 이전 스테이지의 상기 스캔 신호가 인가되는 제어 전극, 상기 제1 초기화 전압이 인가되는 입력 전극 및 제2 출력 노드에 연결되는 출력 전극을 포함하는 제8 스위칭 소자;
    상기 제2 클럭 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 인가되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제9 스위칭 소자; 및
    상기 이전 스테이지의 컨트롤 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 입력되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제10 스위칭 소자를 더 포함하는 것을 특징으로 하는 게이트 구동부.
  6. 제3항에 있어서, 상기 현재 스테이지는
    상기 이전 스테이지의 상기 스캔 신호가 인가되는 제어 전극, 상기 제1 초기화 전압이 인가되는 입력 전극 및 제2 출력 노드에 연결되는 출력 전극을 포함하는 제8 스위칭 소자; 및
    상기 이전 스테이지의 컨트롤 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 입력되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제10 스위칭 소자를 더 포함하는 것을 특징으로 하는 게이트 구동부.
  7. 제3항에 있어서, 상기 현재 스테이지는
    상기 이전 스테이지의 상기 스캔 신호가 인가되는 제어 전극, 상기 제1 초기화 전압이 인가되는 입력 전극 및 제2 출력 노드에 연결되는 출력 전극을 포함하는 제8 스위칭 소자; 및
    상기 제2 클럭 신호가 인가되는 제어 전극, 상기 제2 초기화 전압이 인가되는 입력 전극 및 상기 제2 출력 노드에 연결되는 출력 전극을 포함하는 제9 스위칭 소자를 더 포함하는 것을 특징으로 하는 게이트 구동부.
  8. 복수의 스테이지들을 포함하고,
    상기 스테이지들 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 생성하며,
    상기 제2 초기화 전압은 픽셀의 유기 발광 소자의 캐소드 전극에 인가되는 로우 전원 전압 및 상기 유기 발광 소자의 쓰레스홀드 전압의 합보다 작거나 같은 것을 특징으로 하는 게이트 구동부.
  9. 제8항에 있어서, 상기 제2 초기화 전압은 상기 로우 전원 전압과 같은 레벨을 갖는 것을 특징으로 하는 게이트 구동부.
  10. 영상을 표시하는 표시 패널;
    복수의 스테이지들을 포함하고, 상기 스테이지 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 상기 표시 패널의 픽셀들에 제공하는 게이트 구동부;
    상기 표시 패널에 데이터 전압을 제공하는 데이터 구동부; 및
    상기 표시 패널에 에미션 신호를 제공하는 에미션 구동부를 포함하고,
    상기 초기화 신호는 상기 이전 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제1 초기화 전압을 갖고,
    상기 현재 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제2 초기화 전압을 갖는 것을 특징으로 하는 표시 장치.
  11. 삭제
  12. 제10항에 있어서, 상기 픽셀들은 각각 유기 발광 소자를 포함하며,
    상기 픽셀들은 데이터 기입 게이트 신호, 데이터 초기화 게이트 신호, 유기 발광 소자 초기화 게이트 신호, 상기 데이터 전압 및 상기 에미션 신호를 입력 받아, 상기 데이터 전압의 레벨에 따라 상기 유기 발광 소자를 발광시켜 상기 영상을 표시하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서, 상기 픽셀들 중 적어도 어느 하나는 제1 노드에 연결되는 제어 전극, 제2 노드에 연결되는 입력 전극 및 제3 노드에 연결되는 출력 전극을 포함하는 제1 픽셀 스위칭 소자;
    상기 데이터 기입 게이트 신호가 인가되는 제어 전극, 상기 데이터 전압이 인가되는 입력 전극 및 상기 제2 노드에 연결되는 출력 전극을 포함하는 제2 픽셀 스위칭 소자;
    상기 데이터 기입 게이트 신호가 인가되는 제어 전극, 상기 제1 노드에 연결되는 입력 전극 및 상기 제3 노드에 연결되는 출력 전극을 포함하는 제3 픽셀 스위칭 소자;
    상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 상기 현재 스테이지의 상기 초기화 신호가 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제4 픽셀 스위칭 소자;
    상기 에미션 신호가 인가되는 제어 전극, 하이 전원 전압이 인가되는 입력 전극 및 상기 제2 노드에 연결되는 출력 전극을 포함하는 제5 픽셀 스위칭 소자;
    상기 에미션 신호가 인가되는 제어 전극, 상기 제3 노드에 연결되는 입력 전극 및 유기 발광 소자의 애노드 전극에 연결되는 출력 전극을 포함하는 제6 픽셀 스위칭 소자;
    상기 유기 발광 소자 초기화 게이트 신호가 인가되는 제어 전극, 상기 현재 스테이지의 상기 초기화 신호가 인가되는 입력 전극 및 상기 유기 발광 소자의 상기 애노드 전극에 연결되는 출력 전극을 포함하는 제7 픽셀 스위칭 소자;
    상기 하이 전원 전압이 인가되는 제1 전극 및 상기 제1 노드에 연결되는 제2 전극을 포함하는 스토리지 캐패시터; 및
    상기 애노드 전극 및 로우 전원 전압이 인가되는 캐소드 전극을 포함하는 상기 유기 발광 소자를 포함하는 것을 특징으로 하는 표시 장치.
  14. 제12항에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호이고,
    상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호이며,
    상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 다음 스테이지의 스캔 신호인 것을 특징으로 하는 표시 장치.
  15. 제12항에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호이고,
    상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호이며,
    상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호인 것을 특징으로 하는 표시 장치.
  16. 복수의 스테이지 중 적어도 어느 하나는 클럭 신호, 이전 스테이지의 스캔 신호, 제1 초기화 전압 및 상기 제1 초기화 전압과 다른 제2 초기화 전압을 입력 받아 현재 스테이지의 스캔 신호 및 시간에 따라 상기 제1 초기화 전압 및 상기 제2 초기화 전압 사이에서 가변하는 상기 현재 스테이지의 초기화 신호를 표시 패널의 픽셀들에 제공하는 단계;
    상기 표시 패널에 데이터 전압을 제공하는 단계; 및
    상기 표시 패널에 에미션 신호를 제공하는 단계를 포함하고,
    상기 초기화 신호는 상기 이전 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제1 초기화 전압을 갖고,
    상기 현재 스테이지의 상기 스캔 신호가 활성화 레벨을 가질 때, 상기 제2 초기화 전압을 갖는 것을 특징으로 하는 표시 패널의 구동 방법.
  17. 삭제
  18. 제16항에 있어서, 상기 픽셀들은 각각 유기 발광 소자를 포함하며,
    상기 픽셀들은 데이터 기입 게이트 신호, 데이터 초기화 게이트 신호, 유기 발광 소자 초기화 게이트 신호, 상기 데이터 전압 및 상기 에미션 신호를 입력 받아, 상기 데이터 전압의 레벨에 따라 상기 유기 발광 소자를 발광시켜 영상을 표시하는 것을 특징으로 하는 표시 패널의 구동 방법.
  19. 제18항에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호이고,
    상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호이며,
    상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 다음 스테이지의 스캔 신호인 것을 특징으로 하는 표시 패널의 구동 방법.
  20. 제18항에 있어서, 상기 현재 스테이지의 상기 데이터 초기화 게이트 신호는 상기 이전 스테이지의 상기 스캔 신호이고,
    상기 현재 스테이지의 상기 데이터 기입 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호이며,
    상기 현재 스테이지의 상기 유기 발광 소자 초기화 게이트 신호는 상기 현재 스테이지의 상기 스캔 신호인 것을 특징으로 하는 표시 패널의 구동 방법.
KR1020180031134A 2018-03-16 2018-03-16 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 KR102519364B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020180031134A KR102519364B1 (ko) 2018-03-16 2018-03-16 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US16/214,881 US10692431B2 (en) 2018-03-16 2018-12-10 Gate driver, display apparatus having the same and method of driving display panel using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180031134A KR102519364B1 (ko) 2018-03-16 2018-03-16 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20190109692A KR20190109692A (ko) 2019-09-26
KR102519364B1 true KR102519364B1 (ko) 2023-04-10

Family

ID=67905900

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180031134A KR102519364B1 (ko) 2018-03-16 2018-03-16 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Country Status (2)

Country Link
US (1) US10692431B2 (ko)
KR (1) KR102519364B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111971738B (zh) * 2018-03-28 2022-12-27 夏普株式会社 显示装置及其驱动方法
KR20210145048A (ko) * 2020-05-22 2021-12-01 삼성디스플레이 주식회사 에미션 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 장치의 구동 방법
CN112669776B (zh) * 2021-01-22 2023-02-03 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
KR20230102051A (ko) 2021-12-29 2023-07-07 삼성디스플레이 주식회사 표시장치
KR20230110420A (ko) * 2022-01-14 2023-07-24 삼성디스플레이 주식회사 표시 장치
KR20230153566A (ko) * 2022-04-28 2023-11-07 삼성디스플레이 주식회사 픽셀 회로 및 이를 포함하는 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102072201B1 (ko) 2013-06-28 2020-02-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102278390B1 (ko) 2015-01-20 2021-07-19 삼성디스플레이 주식회사 구동 드라이버 및 이를 포함하는 표시 장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2189988B1 (en) * 2007-09-12 2012-12-12 Sharp Kabushiki Kaisha Shift register
KR20100053233A (ko) 2008-11-12 2010-05-20 엘지디스플레이 주식회사 유기전계 발광 디스플레이 장치 및 그 구동방법
KR101621329B1 (ko) 2009-09-30 2016-05-17 엘지디스플레이 주식회사 유기전계발광소자 및 그 구동방법
KR102090189B1 (ko) * 2013-11-04 2020-04-16 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102081993B1 (ko) 2013-11-06 2020-02-27 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102288351B1 (ko) * 2014-10-29 2021-08-11 삼성디스플레이 주식회사 표시장치 및 그 구동방법
JP6320632B2 (ja) * 2015-04-28 2018-05-09 シャープ株式会社 シフトレジスタ
KR102294133B1 (ko) * 2015-06-15 2021-08-27 삼성디스플레이 주식회사 유기발광 디스플레이 장치의 스캔 드라이버, 유기발광 디스플레이 장치 및 이를 포함하는 디스플레이 시스템

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102072201B1 (ko) 2013-06-28 2020-02-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102278390B1 (ko) 2015-01-20 2021-07-19 삼성디스플레이 주식회사 구동 드라이버 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US10692431B2 (en) 2020-06-23
KR20190109692A (ko) 2019-09-26
US20190287458A1 (en) 2019-09-19

Similar Documents

Publication Publication Date Title
US10629133B2 (en) Gate driving circuit and display device including the same
KR100592646B1 (ko) 발광 표시장치 및 그의 구동방법
KR102519364B1 (ko) 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR100931469B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR102527847B1 (ko) 표시 장치
JP5611312B2 (ja) 有機発光ダイオード表示装置及びその駆動方法
US8780102B2 (en) Pixel, display device, and driving method thereof
KR20200039071A (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20210073188A (ko) 화소 구동 회로를 포함한 전계발광 표시장치
US11217179B2 (en) Scan driver and display device including the same
US11610549B2 (en) Pixel driving circuit and driving method therefor, display panel and display device
KR20210075435A (ko) 화소 구동 회로를 포함한 전계발광 표시장치
KR100604057B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR20220075737A (ko) 전계발광 표시장치
US11158265B2 (en) Scan driver and display device including the same
KR20230060774A (ko) 전계발광 표시장치 및 이의 구동 방법
KR100707624B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
CN114078446A (zh) 栅极驱动器
KR101960054B1 (ko) 유기발광소자표시장치 및 그 구동방법
KR100595108B1 (ko) 화소와 발광 표시장치 및 그의 구동방법
KR100592645B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR101504938B1 (ko) 유기전계발광소자 및 그 구동방법
KR102710293B1 (ko) 전계발광 표시장치
KR102730993B1 (ko) 전계발광 표시장치
US11961474B2 (en) Display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant