KR101409736B1 - 제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 - Google Patents
제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 Download PDFInfo
- Publication number
- KR101409736B1 KR101409736B1 KR1020120098426A KR20120098426A KR101409736B1 KR 101409736 B1 KR101409736 B1 KR 101409736B1 KR 1020120098426 A KR1020120098426 A KR 1020120098426A KR 20120098426 A KR20120098426 A KR 20120098426A KR 101409736 B1 KR101409736 B1 KR 101409736B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- output
- current source
- gate
- level
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 40
- 239000003990 capacitor Substances 0.000 claims description 19
- 238000007599 discharging Methods 0.000 claims description 5
- 230000003071 parasitic effect Effects 0.000 description 18
- 230000014509 gene expression Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Dc-Dc Converters (AREA)
Abstract
Description
도 2는 도 1에 도시된 로우 드랍아웃 회로에 대한 일 실시예 구성을 나타낸 것이다.
도 3은 도 1에 도시된 로우 드랍아웃 회로에 대한 다른 일 실시예 구성을 나타낸 것이다.
도 4는 본 발명의 로우 드랍아웃 회로의 동작을 설명하기 위한 그래프를 나타낸 것이다.
도 5는 도 1에 도시된 로우 드랍아웃 회로에 대한 또 다른 일 실시예 구성을 나타낸 것이다.
도 6은 도 1에 도시된 로우 드랍아웃 회로에 대한 또 다른 일 실시예 구성을 나타낸 것이다.
도 7은 도 5에 도시된 램프 전압 생성부를 설명하기 위한 그래프를 나타낸 것이다.
도 8은 본 발명의 일 실시예에 따른 로우 드랍아웃 회로의 제어 방법에 대한 동작 흐름도를 나타낸 것이다.
도 9는 본 발명의 다른 일 실시예에 따른 로우 드랍아웃 회로의 제어 방법에 대한 동작 흐름도를 나타낸 것이다.
Claims (17)
- 미리 결정된 기준 전압과 출력 전압에 의해 결정되는 피드백 전압을 수신하고 이에 대응하는 제1 전압을 제공하는 증폭기;
입력 전원과 상기 출력 전압을 제공하는 출력 노드에 연결되는 패스 소자; 및
전류 소스를 포함하며, 상기 출력 전압의 레벨에 기초하여 상기 증폭기로부터 제공되는 상기 제1 전압과 상기 전류 소스를 이용하여 생성된 제2 전압 중 어느 하나를 상기 패스 소자의 게이트로 입력하는 스타트 업 제어부
를 포함하는 로우 드랍아웃 회로. - 제1항에 있어서,
상기 패스 소자는
n-타입 패스 트랜지스터인 것을 특징으로 하는 로우 드랍아웃 회로. - 제2항에 있어서,
상기 전류 소스는 미리 결정된 제3 전압과 연결되고,
상기 스타트 업 제어부는
상기 제1 전압과 상기 제2 전압 중 어느 하나를 상기 패스 소자의 게이트로 제공하는 선택부; 및
상기 출력 전압의 레벨을 감지하고, 상기 감지된 상기 출력 전압의 레벨과 미리 결정된 임계 전압을 비교하여 상기 출력 전압의 레벨이 상기 임계 전압 이상인 경우 상기 제1 전압이 상기 게이트로 제공되고 상기 출력 전압의 레벨이 상기 임계 전압보다 작은 경우 상기 제2 전압이 상기 게이트로 제공되도록 상기 선택부를 제어하는 선택 제어부
를 더 포함하는 것을 특징으로 하는 로우 드랍아웃 회로. - 제3항에 있어서,
상기 제3 전압은
램프 전압인 것을 특징으로 하는 로우 드랍아웃 회로. - 제2항에 있어서,
상기 전류 소스는 미리 결정된 제3 전압과 연결되고,
상기 스타트 업 제어부는
상기 전류 소스의 출력 전류를 이용하여 램프 전압을 생성하는 램프 전압 생성부;
상기 생성된 상기 램프 전압과 상기 제1 전압 중 어느 하나를 상기 패스 소자의 게이트로 제공하는 선택부; 및
상기 출력 전압의 레벨을 감지하고, 상기 감지된 상기 출력 전압의 레벨과 미리 결정된 임계 전압을 비교하여 상기 출력 전압의 레벨이 상기 임계 전압 이상인 경우 상기 제1 전압이 상기 게이트로 제공되고 상기 출력 전압의 레벨이 상기 임계 전압보다 작은 경우 상기 램프 전압이 상기 게이트로 제공되도록 상기 선택부를 제어하는 선택 제어부
를 더 포함하는 것을 특징으로 하는 로우 드랍아웃 회로. - 제5항에 있어서,
상기 램프 전압 생성부는
상기 전류 소스의 출력단과 접지에 연결되는 커패시터; 및
상기 전류 소스의 출력단과 접지에 연결되며, 상기 선택 제어부에 의한 제어에 의하여 상기 커패시터의 충전 전압을 방전시키는 방전 소자
를 포함하는 것을 특징으로 하는 로우 드랍아웃 회로. - 제2항에 있어서,
상기 전류 소스는 미리 결정된 제3 전압과 연결되고,
상기 증폭기는
연산 트랜스컨덕턴스 증폭기(OTA)이고,
상기 스타트 업 제어부는
상기 전류 소스의 출력 전류를 이용하여 램프 전압을 생성하는 램프 전압 생성부;
상기 램프 전압 생성부의 출력단, 상기 제3 전압, 상기 패스 소자의 게이트 각각에 게이트, 드레인, 소스가 연결되는 제1 스위칭 소자; 및
상기 출력 전압의 레벨을 감지하고, 상기 감지된 상기 출력 전압의 레벨과 미리 결정된 임계 전압을 비교하여 상기 램프 전압 생성부의 출력을 제어하는 출력 제어부
를 더 포함하는 것을 특징으로 하는 로우 드랍아웃 회로. - 제1항에 있어서,
상기 출력 노드와 상기 증폭기의 두 입력 단자들 중 어느 하나에 연결되고, 상기 피드백 전압을 상기 증폭기로 제공하는 피드백부
를 더 포함하는 것을 특징으로 하는 로우 드랍아웃 회로. - 제1항에 있어서,
상기 패스 소자는
p-타입 패스 트랜지스터인 것을 특징으로 하는 로우 드랍아웃 회로. - 제9항에 있어서,
상기 전류 소스는 일측이 접지에 연결되고,
상기 스타트 업 제어부는
상기 전류 소스의 다른 일측과 상기 증폭기의 출력단 중 어느 하나를 상기 패스 소자의 게이트와 연결하는 선택부; 및
상기 출력 전압의 레벨을 감지하고, 상기 감지된 상기 출력 전압의 레벨과 미리 결정된 임계 전압을 비교하여 상기 출력 전압의 레벨이 상기 임계 전압 이상인 경우 상기 증폭기의 출력단이 상기 게이트와 연결되고 상기 출력 전압의 레벨이 상기 임계 전압보다 작은 경우 상기 전류 소스의 다른 일측이 상기 게이트와 연결되도록 상기 선택부를 제어하는 선택 제어부
를 더 포함하는 로우 드랍아웃 회로. - 제1항에 있어서,
상기 스타트 업 제어부는
상기 출력 전압의 레벨이 미리 결정된 임계 전압 이상인 경우 상기 제1 전압을 상기 패스 소자의 게이트로 입력하고, 상기 전류 소스의 출력을 오프시키는 것을 특징으로 하는 로우 드랍아웃 회로.
- 미리 결정된 기준 전압과 출력 전압에 의하여 결정되는 피드백 전압을 입력받는 증폭기가 상기 입력된 전압에 대응하는 제1 전압을 제공하는 단계;
전류 소스를 이용하여 제2 전압을 생성하는 단계; 및
상기 출력 전압의 레벨에 기초하여 상기 제1 전압 및 상기 제2 전압 중 어느 하나를, 입력 전원과 상기 출력 전압을 제공하는 출력 노드 사이에 연결되는 패스 소자의 게이트로 선택적으로 입력하는 단계
를 포함하는 로우 드랍아웃 회로의 제어 방법. - 제12항에 있어서,
상기 패스 소자는 n-타입 트랜지스터이고,
상기 전류 소스를 이용하여 제2 전압을 생성하는 단계는
상기 전류 소스의 출력 전류를 이용하여 램프 전압을 상기 제2 전압으로서 생성하고,
상기 제1 전압 및 상기 제2 전압 중 어느 하나를 선택적으로 입력하는 단계는
상기 출력 전압의 레벨이 임계 전압 이상인 경우 상기 제1 전압을 상기 게이트로 입력하고, 상기 출력 전압의 레벨이 상기 임계 전압 미만인 경우 상기 제2 전압을 상기 게이트로 입력하는 것을 특징으로 하는 로우 드랍아웃 회로의 제어 방법. - 제12항에 있어서,
상기 패스 소자는 p-타입 트랜지스터이고,
상기 전류 소스를 이용하여 제2 전압을 생성하는 단계는
상기 전류 소스의 일측이 접지에 연결된 상태로 다른 일측이 상기 제2 전압을 생성하고,
상기 제1 전압 및 상기 제2 전압 중 어느 하나를 선택적으로 입력하는 단계는
상기 출력 전압의 레벨이 임계 전압 이상인 경우 상기 제1 전압을 상기 게이트로 입력하고, 상기 출력 전압의 레벨이 상기 임계 전압 미만인 경우 상기 제2 전압을 상기 게이트로 입력하는 것을 특징으로 하는 로우 드랍아웃 회로의 제어 방법. - 제12항에 있어서,
상기 전류 소스를 이용하여 제2 전압을 생성하는 단계는
상기 증폭기가 포함된 피드백 루프와 독립적으로 배치되는 상기 전류 소스를 이용하여 상기 제2 전압을 생성하는 것을 특징으로 하는 로우 드랍아웃 회로의 제어 방법.
- 미리 결정된 기준 전압과 출력 전압에 의하여 결정되는 피드백 전압을 입력받는 증폭기가 상기 입력된 전압에 대응하는 제1 전압[Vref]을 제공하는 단계;
입력 전원의 스타트-업 과정에서 전류 소스를 이용하여 제2 전압을 생성하는 단계;
상기 입력 전원의 스타트-업 과정에서는 상기 제2 전압을, 상기 입력 전원과 상기 출력 전압을 제공하는 출력 노드 사이에 연결되는 패스 소자의 게이트로 입력하는 단계; 및
상기 입력 전원의 스타트-업 과정을 지나 정상 동작에 진입한 후에는 상기 제1 전압을 상기 패스 소자의 게이트로 입력하는 단계
를 포함하는 로우 드랍아웃 회로의 제어 방법. - 제16항에 있어서,
상기 전류 소스를 이용하여 제2 전압을 생성하는 단계는
상기 증폭기가 포함된 피드백 루프와 독립적으로 배치되는 상기 전류 소스를 이용하여 상기 제2 전압을 생성하는 것을 특징으로 하는 로우 드랍아웃 회로의 제어 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120098426A KR101409736B1 (ko) | 2012-09-05 | 2012-09-05 | 제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 |
PCT/KR2013/006448 WO2014038785A1 (ko) | 2012-09-05 | 2013-07-18 | 제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 |
US14/593,856 US20150137781A1 (en) | 2012-09-05 | 2015-01-09 | Low dropout circuit capable of controlled startup and method of controlling same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120098426A KR101409736B1 (ko) | 2012-09-05 | 2012-09-05 | 제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140033578A KR20140033578A (ko) | 2014-03-19 |
KR101409736B1 true KR101409736B1 (ko) | 2014-06-20 |
Family
ID=50237361
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120098426A KR101409736B1 (ko) | 2012-09-05 | 2012-09-05 | 제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20150137781A1 (ko) |
KR (1) | KR101409736B1 (ko) |
WO (1) | WO2014038785A1 (ko) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105242734B (zh) * | 2014-07-08 | 2017-06-16 | 广州市力驰微电子科技有限公司 | 一种无外置电容的大功率ldo电路 |
CN105373178B (zh) | 2014-08-15 | 2018-02-02 | 深圳市中兴微电子技术有限公司 | 电路启动方法、控制电路及电压基准电路 |
US9342085B2 (en) * | 2014-10-13 | 2016-05-17 | Stmicroelectronics International N.V. | Circuit for regulating startup and operation voltage of an electronic device |
KR20160077544A (ko) | 2014-12-23 | 2016-07-04 | 에스케이하이닉스 주식회사 | 반도체장치 및 이를 포함하는 반도체시스템 |
US9471078B1 (en) | 2015-03-31 | 2016-10-18 | Qualcomm Incorporated | Ultra low power low drop-out regulators |
US9817415B2 (en) * | 2015-07-15 | 2017-11-14 | Qualcomm Incorporated | Wide voltage range low drop-out regulators |
JP6835599B2 (ja) * | 2017-01-13 | 2021-02-24 | ローム株式会社 | リニア電源 |
US10895884B2 (en) * | 2017-11-14 | 2021-01-19 | Semiconductor Components Industries, Llc | Low dropout (LDO) voltage regulator with soft-start circuit |
CN108616260B (zh) * | 2018-04-02 | 2022-05-10 | 广州慧智微电子股份有限公司 | 一种功率放大器的电源电路 |
CN109450417B (zh) * | 2018-09-26 | 2022-11-18 | 深圳芯智汇科技有限公司 | 一种用于ldo的启动过冲抑制电路 |
EP3821523B1 (en) * | 2018-10-12 | 2023-06-14 | Yangtze Memory Technologies Co., Ltd. | Ldo regulator using nmos transistor |
CN110187733B (zh) * | 2019-06-20 | 2024-03-12 | 江苏润石科技有限公司 | 能消除厄尔利现象的低压差线性稳压器 |
KR102699100B1 (ko) * | 2019-07-23 | 2024-08-23 | 매그나칩믹스드시그널 유한회사 | 저전압 강하 레귤레이터 및 그 구동방법 |
US11703897B2 (en) | 2020-03-05 | 2023-07-18 | Stmicroelectronics S.R.L. | LDO overshoot protection in a cascaded architecture |
JP7525782B2 (ja) | 2020-08-25 | 2024-07-31 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
CN114460994B (zh) * | 2020-11-09 | 2024-09-27 | 扬智科技股份有限公司 | 电压调整器 |
CN114460993B (zh) * | 2020-11-09 | 2024-10-25 | 扬智科技股份有限公司 | 电压调整器 |
TWI787681B (zh) * | 2020-11-30 | 2022-12-21 | 立積電子股份有限公司 | 電壓調節器 |
US11656643B2 (en) * | 2021-05-12 | 2023-05-23 | Nxp Usa, Inc. | Capless low dropout regulation |
CN113741607B (zh) * | 2021-08-12 | 2022-11-22 | 珠海亿智电子科技有限公司 | 一种利用低压器件实现耐高压的线性稳压器 |
CN113741608B (zh) * | 2021-08-30 | 2022-11-08 | 普冉半导体(上海)股份有限公司 | 线性稳压器电路 |
TWI796840B (zh) * | 2021-11-18 | 2023-03-21 | 新唐科技股份有限公司 | 過電流偵測電路及使用其的低壓差穩壓系統 |
CN114564063B (zh) * | 2022-03-14 | 2023-11-10 | 长鑫存储技术有限公司 | 稳压器及其控制方法 |
CN115756061A (zh) * | 2022-11-28 | 2023-03-07 | 四川和芯微电子股份有限公司 | 超低功耗带隙基准启动电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08286774A (ja) * | 1995-03-28 | 1996-11-01 | Sgs Thomson Microelectron Inc | 電流制限回路 |
US6046577A (en) * | 1997-01-02 | 2000-04-04 | Texas Instruments Incorporated | Low-dropout voltage regulator incorporating a current efficient transient response boost circuit |
JP2007323592A (ja) | 2006-06-05 | 2007-12-13 | Fuji Electric Device Technology Co Ltd | ソフトスタート回路及び半導体装置 |
US20110248688A1 (en) | 2010-04-13 | 2011-10-13 | Iacob Radu H | Programmable low-dropout regulator and methods therefor |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5861736A (en) * | 1994-12-01 | 1999-01-19 | Texas Instruments Incorporated | Circuit and method for regulating a voltage |
JPH11224131A (ja) * | 1998-02-04 | 1999-08-17 | Seiko Instruments Inc | ボルテージ・レギュレータ |
JP2005198439A (ja) * | 2004-01-08 | 2005-07-21 | Matsushita Electric Ind Co Ltd | Ldo出力ショート保護システム |
JP4502378B2 (ja) * | 2004-07-02 | 2010-07-14 | ローム株式会社 | Dc/dcコンバータ |
WO2007100328A1 (en) * | 2006-03-02 | 2007-09-07 | Semiconductor Components Industries, Llc | Method for regulating a voltage and circuit therefor |
JP5146009B2 (ja) * | 2008-02-28 | 2013-02-20 | 富士通セミコンダクター株式会社 | 電源供給装置および電源供給方法 |
TWI397793B (zh) * | 2008-04-11 | 2013-06-01 | System General Corp | 低壓降穩壓器 |
US8143872B2 (en) * | 2008-06-12 | 2012-03-27 | O2Micro, Inc | Power regulator |
US8773095B2 (en) * | 2009-12-29 | 2014-07-08 | Texas Instruments Incorporated | Startup circuit for an LDO |
US9030186B2 (en) * | 2012-07-12 | 2015-05-12 | Freescale Semiconductor, Inc. | Bandgap reference circuit and regulator circuit with common amplifier |
-
2012
- 2012-09-05 KR KR1020120098426A patent/KR101409736B1/ko active IP Right Grant
-
2013
- 2013-07-18 WO PCT/KR2013/006448 patent/WO2014038785A1/ko active Application Filing
-
2015
- 2015-01-09 US US14/593,856 patent/US20150137781A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08286774A (ja) * | 1995-03-28 | 1996-11-01 | Sgs Thomson Microelectron Inc | 電流制限回路 |
US6046577A (en) * | 1997-01-02 | 2000-04-04 | Texas Instruments Incorporated | Low-dropout voltage regulator incorporating a current efficient transient response boost circuit |
JP2007323592A (ja) | 2006-06-05 | 2007-12-13 | Fuji Electric Device Technology Co Ltd | ソフトスタート回路及び半導体装置 |
US20110248688A1 (en) | 2010-04-13 | 2011-10-13 | Iacob Radu H | Programmable low-dropout regulator and methods therefor |
Also Published As
Publication number | Publication date |
---|---|
US20150137781A1 (en) | 2015-05-21 |
KR20140033578A (ko) | 2014-03-19 |
WO2014038785A1 (ko) | 2014-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101409736B1 (ko) | 제어된 스타트 업이 가능한 로우 드랍아웃 회로 및 그 제어 방법 | |
US9261892B2 (en) | Low-dropout voltage regulator apparatus capable of adaptively adjusting current passing through output transistor to reduce transient response time and related method thereof | |
JP5014194B2 (ja) | ボルテージレギュレータ | |
EP0987615B1 (en) | Power circuit including inrush current limiter, and integrated circuit including the power circuit | |
US8018214B2 (en) | Regulator with soft-start using current source | |
JP5516320B2 (ja) | レギュレータ用半導体集積回路 | |
US9000742B2 (en) | Signal generating circuit | |
TWI662392B (zh) | 降低低電流穩壓器輸出端的負脈衝訊號的電路及其方法 | |
US8810219B2 (en) | Voltage regulator with transient response | |
US9214852B2 (en) | Precharge circuits and methods for DC-DC boost converters | |
JP5280176B2 (ja) | ボルテージレギュレータ | |
US20130049721A1 (en) | Linear Regulator and Control Circuit Thereof | |
US10416696B2 (en) | Low dropout voltage regulator | |
US11435768B2 (en) | N-channel input pair voltage regulator with soft start and current limitation circuitry | |
US9651958B2 (en) | Circuit for regulating startup and operation voltage of an electronic device | |
CN108021177B (zh) | 基于nmos的电压调节器 | |
US9929646B2 (en) | Charge pump circuit and step-down regulator circuit | |
US10763664B2 (en) | Driver and slew-rate-control circuit providing soft start after recovery from short | |
US11442480B2 (en) | Power supply circuit alternately switching between normal operation and sleep operation | |
TW201424224A (zh) | 軟啓動電路以及電壓供應器 | |
KR101558063B1 (ko) | 로우 드롭 출력 타입의 전압 레귤레이터 | |
JP2012133512A (ja) | スタートアップ回路及び基準電圧発生回路 | |
KR101316385B1 (ko) | 소프트 스타트 회로를 가지는 전압 레귤레이터 | |
TWM302193U (en) | Voltage ergulator capable of avoiding input voltage drop |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20120905 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20130923 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20140318 |
|
PG1501 | Laying open of application | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20140613 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20140613 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20170308 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20170308 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20180413 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20190311 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20190311 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20200309 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20200309 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20210310 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20220304 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20240305 Start annual number: 11 End annual number: 11 |