[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR100252857B1 - 반도체 소자의 제조방법 - Google Patents

반도체 소자의 제조방법 Download PDF

Info

Publication number
KR100252857B1
KR100252857B1 KR1019970072489A KR19970072489A KR100252857B1 KR 100252857 B1 KR100252857 B1 KR 100252857B1 KR 1019970072489 A KR1019970072489 A KR 1019970072489A KR 19970072489 A KR19970072489 A KR 19970072489A KR 100252857 B1 KR100252857 B1 KR 100252857B1
Authority
KR
South Korea
Prior art keywords
semiconductor substrate
trenches
semiconductor device
oxide film
manufacturing
Prior art date
Application number
KR1019970072489A
Other languages
English (en)
Other versions
KR19990052946A (ko
Inventor
이상호
Original Assignee
김영환
현대반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대반도체주식회사 filed Critical 김영환
Priority to KR1019970072489A priority Critical patent/KR100252857B1/ko
Publication of KR19990052946A publication Critical patent/KR19990052946A/ko
Application granted granted Critical
Publication of KR100252857B1 publication Critical patent/KR100252857B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32055Deposition of semiconductive layers, e.g. poly - or amorphous silicon layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

본 발명은 오퍼레이팅 스피드(Operating Speed)를 증가시키는데 적당한 반도체 소자의 제조방법에 관한 것으로서, 반도체 기판의 표면내에 소정깊이로 복수개의 트랜치를 형성하는 단계와, 상기 복수개의 트랜치 내부의 표면에만 절연막을 형성하는 단계와, 상기 절연막을 포함한 반도체 기판의 전면에 고농도 불순물이 도핑된 전도층을 형성하는 단계와, 상기 전도층을 선택적으로 식각하여 트랜치 내부에만 잔류시키는 단계와, 그리고 상기 전도층을 포함한 반도체 기판의 전면에 게이트 절연막 및 게이트 전극을 형성하는 단계를 포함하여 형성함을 특징으로 한다.

Description

반도체 소자의 제조방법
본 발명은 반도체 소자에 관한 것으로, 특히 오퍼레이팅 스피드(Operating Speed)를 증가시키는데 적당한 반도체 소자의 제조방법에 관한 것이다.
이하, 첨부된 도면을 참고하여 종래의 반도체 소자의 제조방법을 설명하면 다음과 같다.
도 1a 내지 도 1c는 종래의 반도체 소자의 제조방법을 나타낸 공정단면도이다.
도 1a에 도시한 바와같이 반도체 기판(11)상에 산화막(12)을 증착하고, 상기 산화막(12)상에 포토레지스트(Photo Resist)(13)를 도포한 후, 노광 및 현상공정으로 포토레지스트(Photo Resist)(13)를 일정한 간격을 갖도록 패터닝(Patterning)한다.
이어, 상기 패터닝된 포토레지스트(13)를 마스크로 이용하여 반도체 기판(11)의 전면에 고농도 n형 불순물 이온을 주입하여 불순물 이온주입층(14)을 형성한다.
도 1b에 도시한 바와같이 상기 포토레지스트(13)를 제거하고, 상기 불순물 이온주입층(14)이 형성된 반도체 기판(11)에 어닐(Anneal)공정을 실시하여 불순물을 확산시키어 소오스/드레인 불순물 영역에 해당하는 고농도 불순물 확산영역(BN+)(15)을 형성한다. 이때 상기 산화막(12)도 어닐공정에 의해 상기 고농도 불순물 확산영역(15)의 표면에 열산화막(16)이 형성된다.
도 1c에 도시한 바와같이 상기 반도체 기판(11)의 전면에 게이트 전극용 폴리 실리콘층을 형성한다.
이어, 사진 식각공정으로 상기 폴리 실리콘층을 선택적으로 식각하여 게이트 전극(17)을 형성한다.
그러나 상기와 같은 종래의 반도체 소자의 제조방법에 있어서 다음과 같은 문제점이 있었다.
첫째, 소오스/드레인 영역의 저항에 의한 억세스 타임 딜레이(Access Time Delay)의 증가로 인한 오퍼레이팅 스피드가 느려진다.
둘째, 열산화막의 형성에 의한 층간의 토폴리지(Topology)가 좋지 않다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로 억세스 타임 딜레이를 줄이고, 층간의 토폴리지를 개선하도록 한 반도체 소자의 제조방법을 제공하는데 그 목적이 있다.
도 1a 내지 도 1c는 종래의 반도체 소자의 제조방법을 나타낸 공정단면도
도 2a 내지 도 2d는 본 발명에 의한 반도체 소자의 제조방법을 나타낸 공정단면도
도면의 주요 부분에 대한 부호의 설명
21 : 반도체 기판 22 : 마스크 패턴층
23 : 트랜치 24 : 산화막
25 : 폴리 실리콘층 26 : 게이트 절연막
27 : 게이트 전극
상기와 같은 목적을 달성하기 위한 본 발명에 의한 반도체 소자의 제조방법은 반도체 기판의 표면내에 소정깊이로 복수개의 트랜치를 형성하는 단계와, 상기 복수개의 트랜치 내부의 표면에만 절연막을 형성하는 단계와, 상기 절연막을 포함한 반도체 기판의 전면에 고농도 불순물이 도핑된 전도층을 형성하는 단계와, 상기 전도층을 선택적으로 식각하여 트랜치 내부에만 잔류시키는 단계와, 그리고 상기 전도층을 포함한 반도체 기판의 전면에 게이트 절연막 및 게이트 전극을 형성하는 단계를 포함하여 형성함을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명에 의한 반도체 소자의 제조방법을 상세히 설명하면 다음과 같다.
도 2a 내지 도 2d는 본 발명에 의한 반도체 소자의 제조방법을 나타낸 공정단면도이다.
도 2a에 도시한 바와같이 반도체 기판(21)상에 포토레지스트 등을 이용한 마스크 패턴층(22)을 형성하고, 상기 마스크 패턴층(22)을 마스크로 이용하여 상기 반도체 기판(21)을 선택적으로 식각하여 표면으로부터 소정깊이로 복수개의 트랜치(Trench)(23)를 형성한다.
도 2b에 도시한 바와같이 상기 마스크 패턴층(22)을 제거하고, 상기 트랜치(23)를 포함한 반도체 기판(21)의 전면에 산화막(24)을 증착하고, 상기 산화막(24) 에치백(Etch Back)하여 상기 트랜치(24) 내부의 표면에만 잔류시킨다.
여기서 상기 산화막(24)은 이후 공정에서 고농도 n형 불순물이 도핑된 폴리 실리콘층을 증착할 때 디퓨전 베리어 층(Diffusion Barrier Layer)으로 사용되고, 트랜지스터의 채널영역이 형성되는 부분에는 잔류하지 않도록 한다.
이어, 상기 산화막(24)을 포함한 반도체 기판(21)의 전면에 고농도 n형 불순물이 도핑된 폴리 실리콘층(25)을 증착한다.
도 2c에 도시한 바와같이 상기 폴리 실리콘층(25)을 CMP(Chemical Mechanical Polishing)하여 상기 트랜치(23)내부에만 잔류시킨다.
도 2d에 도시한 바와같이 상기 반도체 기판(21)의 전면에 게이트 절연막(26) 및 게이트 전극용 폴리 실리콘층을 증착한 후 사진석판술 및 식각공정으로 선택적으로 제거하여 게이트 전극(27)을 형성한다.
여기서 상기 트랜치(23)내부에 형성된 고농도 n형 불순물 이온이 도핑된 폴리 실리콘층(25)은 트랜지스터의 소오스/드레인 영역이다.
이상에서 설명한 바와같이 본 발명에 의한 반도체 소자의 제조방법에 있어서 다음과 같은 효과가 있다.
첫째, 트랜지스터의 소오스/드레인에 해당하는 부분을 저항이 낮은 불순물 이온이 도핑된 폴리 실리콘을 이용함으로써 억세스 타임 딜레이(Access Time Delay)를 줄일 수 있기 때문에 오퍼레이팅 스피드를 빠르게 할 수 있다.
둘째, 불순물 이온이 도핑된 폴리 실리콘을 CMP공정으로 트랜치 내부에만 잔류시킴으로써 층간의 토폴리지를 개선할 수 있다.

Claims (3)

  1. 반도체 기판의 표면내에 소정깊이로 복수개의 트랜치를 형성하는 단계;
    상기 복수개의 트랜치 내부의 표면에만 절연막을 형성하는 단계;
    상기 절연막을 포함한 반도체 기판의 전면에 고농도 불순물이 도핑된 전도층을 형성하는 단계;
    상기 전도층을 선택적으로 식각하여 트랜치 내부에만 잔류시키는 단계; 그리고
    상기 전도층을 포함한 반도체 기판의 전면에 게이트 절연막 및 게이트 전극을 형성하는 단계를 포함하여 형성함을 특징으로 하는 반도체 소자의 제조방법.
  2. 제 1 항에 있어서,
    상기 전도층은 CMP공정으로 트랜치 내부에만 잔류시키는 것을 특징으로 하는 반도체 소자의 제조방법.
  3. 제 1 항에 있어서,
    상기 절연막은 고농도 불순물이 도핑된 전도층을 증착할 때 디퓨전 베리어 층으로 사용하는 것을 특징으로 하는 반도체 소자의 제조방법.
KR1019970072489A 1997-12-23 1997-12-23 반도체 소자의 제조방법 KR100252857B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970072489A KR100252857B1 (ko) 1997-12-23 1997-12-23 반도체 소자의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970072489A KR100252857B1 (ko) 1997-12-23 1997-12-23 반도체 소자의 제조방법

Publications (2)

Publication Number Publication Date
KR19990052946A KR19990052946A (ko) 1999-07-15
KR100252857B1 true KR100252857B1 (ko) 2000-04-15

Family

ID=19528306

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970072489A KR100252857B1 (ko) 1997-12-23 1997-12-23 반도체 소자의 제조방법

Country Status (1)

Country Link
KR (1) KR100252857B1 (ko)

Also Published As

Publication number Publication date
KR19990052946A (ko) 1999-07-15

Similar Documents

Publication Publication Date Title
US6008100A (en) Metal-oxide semiconductor field effect transistor device fabrication process
KR100592705B1 (ko) 자기 정렬 바이폴라 트랜지스터 형성 방법
KR100311498B1 (ko) 반도체 소자의 이중 게이트 형성방법
KR100273296B1 (ko) 모스 트랜지스터 제조방법
KR100252857B1 (ko) 반도체 소자의 제조방법
KR100873356B1 (ko) 고전압 트랜지스터의 제조방법
JPS60193371A (ja) 半導体装置の製造方法
KR100298874B1 (ko) 트랜지스터의형성방법
KR100929422B1 (ko) 반도체소자의 제조방법
KR100226739B1 (ko) 반도체 소자의 제조방법
KR0180135B1 (ko) 반도체 소자 제조방법
KR100215871B1 (ko) 반도체 소자의 제조방법
KR100325443B1 (ko) 모스트랜지스터제조방법
KR100381015B1 (ko) 반도체 소자의 제조 방법
KR100223935B1 (ko) 반도체소자 제조방법
KR100642442B1 (ko) 베리드 콘택 제조방법
KR100277892B1 (ko) 플래쉬 메모리 소자의 제조방법
KR100565752B1 (ko) 반도체 소자의 제조방법
KR940002777B1 (ko) Mos 트랜지스터 제조방법
KR100231479B1 (ko) 필드 트랜지스터의 제조방법
KR940000986B1 (ko) 스택형 cmos 제조방법
KR20020050371A (ko) 반도체 소자의 트랜지스터 제조 방법
KR20010066338A (ko) 반도체소자의 트랜지스터 형성방법
KR20040008496A (ko) 트랜지스터의 제조 방법
KR20000004543A (ko) 반도체소자의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080102

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee