KR0150106B1 - Monitoring circuit and method of wafer - Google Patents
Monitoring circuit and method of wafer Download PDFInfo
- Publication number
- KR0150106B1 KR0150106B1 KR1019950025864A KR19950025864A KR0150106B1 KR 0150106 B1 KR0150106 B1 KR 0150106B1 KR 1019950025864 A KR1019950025864 A KR 1019950025864A KR 19950025864 A KR19950025864 A KR 19950025864A KR 0150106 B1 KR0150106 B1 KR 0150106B1
- Authority
- KR
- South Korea
- Prior art keywords
- coprocessor
- random
- array
- mode
- image computer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Automation & Control Theory (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
본 발명은 웨이퍼 검증회로 및 검증방법에 관한 것으로서, 웨이퍼 검증장비에서 사용되는 어레이 모드 및 랜덤 모드를 동시에 실행할 수 있도록 하므로써, 어레이 모드만을 사용할 때의 문제점인 페리(Peri) 지역의 측정이 가능하게 되고, 또한 상기 랜덤 모드만을 사용할 때의 문제점인 측정할 수 있는 스캐닝 에리어가 해결되어 셀의 감도를 향상시킬 수 있도록 한 웨이퍼 검증회로 및 그 검증방법에 관한 것이다.The present invention relates to a wafer verification circuit and a verification method. Since the array mode and the random mode used in the wafer verification equipment can be executed at the same time, it becomes possible to measure a Peri region, which is a problem when only the array mode is used. The present invention also relates to a wafer verification circuit and a method for verifying the same, wherein the measurable scanning area, which is a problem when using only the random mode, is solved to improve cell sensitivity.
Description
첨부된 도면은 본 발명에 따른 웨이퍼 검증회로도.The accompanying drawings are a wafer verification circuit diagram according to the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 어레이 프로그램 셋업모드 2 : 어레이 이메지 컴퓨터1: Array Program Setup Mode 2: Array Image Computer
3 : 랜덤 이메지 컴퓨터 4 : 랜덤 프로그램 셋업모드3: random image computer 4: random program setup mode
5 : 코프로세서 인에이블단자 6 : 코프로세서5: coprocessor enable terminal 6: coprocessor
7 : 검증부 8 : 독출신호부7: verification unit 8: read signal unit
본 발명은 웨이퍼 검증회로(Wafer inspection) 및 검증방법(inspection method)에 관한것으로서, 특히 웨이퍼 검증장비에서 사용되는 어레이 모드(Array mode) 및 랜덤 모드(Random mode)를 동시에 실행할 수 있도록 한 웨이퍼 검증회로 및 그 검증방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a wafer inspection circuit and an inspection method, in particular, a wafer verification circuit capable of simultaneously executing an array mode and a random mode used in a wafer verification apparatus. And a verification method thereof.
일반적으로 웨이퍼 검증장비(KAL)의 스캐닝(Scanning) 방법은 어레이 모드 및 랜덤 모드로 구분되어 있다. 상기 어레이 모드는 스캐닝 에리어(Scanning area)내에 동일한 사이즈(Size)의 반복된 패턴(Pattern)이 있을 때에만 사용 가능한 모드(Mode)이다. 상기 랜덤 모드는 다이(Die)내에 한 개의 스캐닝 에리어를 잡아 측정하는 모드를 말한다. 그러나 종래의 웨이퍼 검증방법은 상기 두 가지 모드(어레이 모드 및 랜덤 모드)가 각각 독립적으로만 사용이 가능하다. 상기 어레이 모드만을 사용하게 될 때는 셀(Cell)외에 페리(Peri)지역의 측정이 불가능하게 된다. 상기 랜덤 모드만을 사용하게 될 때는 측정할 수 있는 스캐닝 에리어가 제한적이기 때문에 부담이 있고, 스캐닝 에리어를 넓게 가져가면 상대적으로 셀쪽의 감도가 저하되어 검증 효율이 저하되는 단점이 있다.In general, the scanning method of the wafer verification equipment KAL is divided into an array mode and a random mode. The array mode is a mode that can be used only when there are repeated patterns of the same size in the scanning area. The random mode refers to a mode in which one scanning area is caught and measured in a die. However, in the conventional wafer verification method, the two modes (array mode and random mode) may be used independently of each other. When only the array mode is used, it is impossible to measure a peri area in addition to the cell. When only the random mode is used, there is a burden because the scanning area that can be measured is limited, and if the scanning area is wider, the sensitivity of the cell is relatively lowered, which lowers the verification efficiency.
따라서 본 발명은 웨이퍼 검증장비에서 사용되는 어레이 모드 및 랜덤 모드를 동시에 실행할 수 있도록 하므로써 상기한 단점을 해소할 수 있는 웨이퍼 검증회로 및 검증방법을 제공하는데 그 목적이 있다.Accordingly, an object of the present invention is to provide a wafer verification circuit and a verification method that can solve the above-mentioned disadvantages by enabling simultaneous execution of the array mode and the random mode used in the wafer verification equipment.
상술한 목적을 달성하기 위한 본 발명은 프로그래밍을 시행하도록 하는 어레이 프로그램 셋업모드 및 랜덤 프로그램 셋업모드와, 코프로세서 인에이블단자의 출력신호를 각각 입력으로 하며, 상기 어레이 프로그램 셋업모드 및 랜덤 프로그램 셋업모드의 프로그래밍에 따라 웨이퍼 표면에 대한 각각의 정보를 저장하는 어레이 이메지 컴퓨터 및 랜덤 이메지 컴퓨터와, 상기 어레이 이메지 컴퓨터 및 랜덤 이메지 컴퓨터의 출력단자간에 접속되는 독출신호부과, 상기 어레이 이메지 컴퓨터 및 랜덤 이메지 컴퓨터의 데이터를 각각 입력으로 하며 상기 코프로세서 인에이블단자의 출력신호에따라 동작되는 코프로세서와, 상기 코프로세서의 출력 데이터를 입력으로 하는 검증부로 구성되는 것을 특징으로 한다.The present invention for achieving the above object is an array program setup mode and a random program setup mode for performing programming, and the output signal of the coprocessor enable terminal as input, respectively, the array program setup mode and random program setup mode An array image computer and a random image computer for storing respective information on the wafer surface according to the programming of the readout signal, a read signal unit connected between the output terminals of the array image computer and the random image computer, the array image computer and the random image computer And a coprocessor operated according to an output signal of the coprocessor enable terminal, and a verification unit configured to input output data of the coprocessor.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명하기로 한다.Hereinafter, with reference to the accompanying drawings will be described in detail the present invention.
첨부된 도면은 본 발명에 따른 웨이퍼 검증회로도로서, 프로그래밍(Programming)을 시행하도록 하는 어레이 프로그램 셋업모드(Array program setup mode; 1) 및 랜덤 프로그램 셋업모드(Random program setup mode; 4)와, 코프로세서 인에이블단자(Coprocessor enable terminal; 5)의 출력신호를 각각 입력으로 하며 상기 어레이 프로그램 셋업모드(1) 및 랜덤 프로그램 셋업모드(4)의 프로그래밍에 따라 웨이퍼 표면에 대한 각각의 정보를 저장하는 어레이 이메지 컴퓨터(Array image computer; 2) 및 랜덤 이메지 컴퓨터(Random image computer; 3)와, 상기 어레이 이메지 컴퓨터(2) 및 랜덤 이메지 컴퓨터(3)의 출력단자간에 접속되는 독출신호(Read signal)부(8)와, 상기 어레이 이메지 컴퓨터(2) 및 랜덤 이메지 컴퓨터(3)의 데이터를 각각 입력으로 하며 상기 코프로세서 인에블단자(5)의 출력신호에 따라 동작되는 코프로세서(Coprocessor; 6)와, 상기 코프로세서(6)의 출력 데이터를 입력으로 하는 검증부(Inspection station; 7)로 구성되는 웨이퍼 검증회로의 동작을 설명하면 다음과 같다.The accompanying drawings are a wafer verification circuit diagram according to the present invention, an array program setup mode (1) and a random program setup mode (4) and a coprocessor An array image for storing the respective information on the wafer surface according to the programming of the array program setup mode (1) and the random program setup mode (4) as inputs to the output signals of the coprocessor enable terminal (5). A read signal unit connected between an array image computer 2 and a random image computer 3 and output terminals of the array image computer 2 and the random image computer 3; 8) and data of the array image computer 2 and the random image computer 3 as inputs, respectively, in accordance with the output signal of the coprocessor enable terminal 5. Small co-processor which (Coprocessor; 6) and the nose verify that the output data as input to the processor 6 unit; when describing the operation of the verification circuit wafer consisting of (Inspection station 7) as follows.
어레이 모드 및 랜덤 모드는 각각의 개별모드로서 사용이 가능하게 된다. 예를 들어 어레이 모드가 동작될 때, 어레이 프로그램 셋업모드(1)에서 프로그래밍을 시행하면, 웨이퍼 표면에 대한 각각의 정보가 어레이 이메지 컴퓨터(2)로 저장된다. 이 때 독출(Read)을 시행하면 각각의 정보가 코프로세서(6)로 입력되게 된다. 이 때 랜덤 모드 쪽의 랜덤 이메지 컴퓨터(3)의 데이터는 독출신호부(8)의 인버터(G2)에 의해 독출신호가 반전된다. 그러므로 상기 랜덤 이메지 컴퓨터(3)의 데이터는 차단된다. 결국 상기 어레이 이메지 컴퓨터(2)의 데이터에 의해 코프로세서(6)가 동작되게 괸다. 반대로 랜덤 모드가 동작될 때는 어레이 모드 쪽의 어레이 이메지 컴퓨터(2)의 데이터는 상기 독출신호부(8)의 인버터(G1)에 의해 독출신호가 반전된다. 그러므로 상기 어레이 이메지 컴퓨터(2)의 데이터는 차단된다. 상기 독출신호부(8)의 출력신호는 서로 반대인 플립-플롭성의 신호로 출력되게 된다. 한편, 상기 어레이 모드 및 랜덤 모드를 동시에 사용하게 되면, 상기 코프로세서 인에이블단자(5)가 인에이블 되어 상기 코프로세서(6)를 직접 콘트롤하게 된다. 상기 코프로세서 인에이블단자(5)로부터 인에이블신호가 발생되면 상기 독출신호부(8)를 디스에이블(Disable) 시키게 된다. 상기 각각의 모드에서 프로그램된 데이터는 각각의 이메지 컴퓨터(2 및 3)에 저장되어 있다가 상기 코프로세서 인에이블단자(5)가 인에이블 되는 동시에 상기 코프로세서(6)로 입력되게 된다. 상기 코프로세서(6) 내에서는 상기 두 데이터를 조합하여 검증부(7)로 출력시키게 된다. 상기 검증부(7)에서는 하드웨어(Hardware)를 셋팅(Setting)하여 검증하게 된다. 즉, 상기 코프로세서 인에이블단자(5)의 출력신호에 따라 상기 어레이 모드 및 랜덤 모드를 동시에 사용할 수 있게 된다.Array mode and random mode can be used as each individual mode. For example, when the array mode is operated, when programming is performed in the array program setup mode 1, respective information about the wafer surface is stored in the array image computer 2. At this time, when reading is performed, each information is input to the coprocessor 6. At this time, the data of the random image computer 3 on the random mode side is inverted by the inverter G2 of the read signal section 8. Therefore, the data of the random image computer 3 is blocked. Eventually, the coprocessor 6 is operated by the data of the array image computer 2. On the contrary, when the random mode is operated, the data of the array image computer 2 on the side of the array mode is inverted by the inverter G1 of the read signal unit 8. Therefore, the data of the array image computer 2 is blocked. The output signal of the read signal section 8 is output as flip-flop signals opposite to each other. Meanwhile, when the array mode and the random mode are used at the same time, the coprocessor enable terminal 5 is enabled to directly control the coprocessor 6. When the enable signal is generated from the coprocessor enable terminal 5, the read signal unit 8 is disabled. The programmed data in each of these modes is stored in respective image computers 2 and 3, and then the coprocessor enable terminal 5 is enabled and simultaneously input into the coprocessor 6. In the coprocessor 6, the two data are combined and output to the verification unit 7. The verification unit 7 sets and verifies hardware. That is, the array mode and the random mode can be used simultaneously according to the output signal of the coprocessor enable terminal 5.
상술한 바와 같이 본 발명에 의하면 웨이퍼 검증장비에서 사용되는 어레이 모드 및 랜덤 모드를 동시에 실행할 수 있도록 하므로써, 어레이 모드만을 사용할 때의 문제점인 페리(Peri)지역의 측정이 가능하게 되고, 또한 상기 랜덤 모드만을 사용할 때의 문제점인 측정할 수 있는 스캐닝 에리어가 해결되어, 셀의 감도가 향상되어 검증 효율을 향상시키는데 탁월한 효과가 있다.As described above, according to the present invention, it is possible to simultaneously execute the array mode and the random mode used in the wafer verification equipment, thereby making it possible to measure a Peri region, which is a problem when only the array mode is used, and the random mode. The measurable scanning area, which is a problem when using only, is solved, and the sensitivity of the cell is improved, which is excellent in improving the verification efficiency.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950025864A KR0150106B1 (en) | 1995-08-22 | 1995-08-22 | Monitoring circuit and method of wafer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950025864A KR0150106B1 (en) | 1995-08-22 | 1995-08-22 | Monitoring circuit and method of wafer |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970013153A KR970013153A (en) | 1997-03-29 |
KR0150106B1 true KR0150106B1 (en) | 1998-12-01 |
Family
ID=19424025
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950025864A KR0150106B1 (en) | 1995-08-22 | 1995-08-22 | Monitoring circuit and method of wafer |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0150106B1 (en) |
-
1995
- 1995-08-22 KR KR1019950025864A patent/KR0150106B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970013153A (en) | 1997-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0378720B2 (en) | ||
KR0150106B1 (en) | Monitoring circuit and method of wafer | |
CN1254690C (en) | Input/output continuity test mode circuit | |
US7480785B2 (en) | Parallel processing device and parallel processing method | |
KR100277770B1 (en) | Sequence control circuit | |
US9646717B2 (en) | Memory device with internal measurement of functional parameters | |
JP3708493B2 (en) | Debug system, semiconductor integrated circuit, semiconductor integrated circuit debugging method, semiconductor integrated circuit debug program, and computer-readable recording medium recording the semiconductor integrated circuit debug program | |
JPH0612897A (en) | Test pattern generator for semiconductor memory | |
JPS5812610B2 (en) | Comprehensive data collection | |
CN110715792A (en) | Display panel, test method and tool thereof and display device | |
JP3014424B2 (en) | Test method for multiport memory | |
JPH04333252A (en) | Semiconductor logic integrated circuit | |
JPH1090358A (en) | Semiconductor integrated circuit, semiconductor device, and their testing method | |
JPH0731225B2 (en) | Semiconductor integrated circuit device | |
KR0177778B1 (en) | Test circuit & testing methdo of microcontroller | |
JPH05151017A (en) | Microcomputer | |
JP2864603B2 (en) | Inspection device for semiconductor storage device | |
JP2648528B2 (en) | LSI design method | |
JPH02290573A (en) | Semiconductor integrated circuit | |
JPS6224500A (en) | Semiconductor memory inspection device | |
JPH03269900A (en) | Semiconductor integrated circuit | |
JPH06148274A (en) | Integrated circuit | |
JPS59114837A (en) | Integrated circuit device including testing element | |
JPH02144642A (en) | Test circuit for memory | |
JPH02216565A (en) | Memory testing device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090526 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |