JP6779821B2 - メモリシステム及びデータの読み出し方法 - Google Patents
メモリシステム及びデータの読み出し方法 Download PDFInfo
- Publication number
- JP6779821B2 JP6779821B2 JP2017059222A JP2017059222A JP6779821B2 JP 6779821 B2 JP6779821 B2 JP 6779821B2 JP 2017059222 A JP2017059222 A JP 2017059222A JP 2017059222 A JP2017059222 A JP 2017059222A JP 6779821 B2 JP6779821 B2 JP 6779821B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- physical address
- address
- column
- controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/16—Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0207—Addressing or allocation; Relocation with multidimensional access, e.g. row/column, matrix
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1689—Synchronisation and timing concerns
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1032—Reliability improvement, data loss prevention, degraded operation etc
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7201—Logical to physical mapping or translation of blocks or pages
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7208—Multiple device management, e.g. distributing data over multiple flash devices
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Memory System (AREA)
- Read Only Memory (AREA)
Description
第1実施形態に係るメモリシステムについて説明する。以下では、半導体記憶装置としてNAND型フラッシュメモリを備えたメモリシステムを例に挙げて説明する。
1.1.1 メモリシステムの全体構成について
まず、本実施形態に係るメモリシステムの大まかな全体構成について、図1を用いて説明する。
引き続き、図1を用いてコントローラ200の構成の詳細について説明する。図1に示すようにコントローラ200は、ホストインターフェース回路210、内蔵メモリ(RAM)220、プロセッサ(CPU)230、バッファメモリ240、NANDインターフェース回路250、及びECC(Error Checking and Correcting)回路260を備えている。
1.1.3.1 全体構成について
次に、NAND型フラッシュメモリ100の構成について、図2を用いて説明する。図2はNAND型フラッシュメモリ100のブロック図である。
次に、上記メモリセルアレイ116の構成について、図3を用いて説明する。図3は、メモリセルアレイ116に含まれる複数のブロックのいずれかの回路図である。
次に、カラムの概念と、センスアンプモジュール118及びデータレジスタ119の構成について、図4を用いて説明する。図4は、センスアンプモジュール118及びデータレジスタ119のブロック図である。
次に、論理アドレスと物理アドレスの概念について図5を用いて説明する。図5は、論理アドレス空間とブロックBLKとの関係を示す概念図である。
次に、本実施形態に係るデータの読み出し動作について説明する。図6は、本実施形態に係るメモリシステム1におけるデータ読み出し時のホスト機器300、コントローラ200、及びNAND型フラッシュメモリ100の動作を示すフローチャートである。
本実施形態によれば、メモリシステムの動作信頼性を向上出来る。本効果につき、以下説明する。
次に、第2実施形態に係るメモリシステムについて説明する。本実施形態は、上記第1実施形態において、NAND型フラッシュメモリ100のデータレジスタ119の動作に関するものである。以下では、第1実施形態と異なる点についてのみ説明する。
本実施形態に係るデータの読み出し時におけるNAND型フラッシュメモリ100の動作につき、図11を用いて説明する。図11は読み出し時における、特にカラム系の動作に着目したフローチャートであり、第1実施形態の図6で説明したステップS14及びS15に相当する。
本実施形態に係るNAND型フラッシュメモリ100によれば、カラムアドレスCAは、最終アドレスに達した後、信号REn/REに同期して先頭アドレスに戻る。これにより、第1実施形態で説明した方法を適用した場合であっても、読み出し開始カラムを自由に設定出来る。
次に、第3実施形態に係るメモリシステムについて説明する。本実施形態は、コントローラ200において、不要なデータを破棄する一具体例に関するものである。以下では、第1及び第2実施形態と異なる点についてのみ説明する。
図13は、NAND型フラッシュメモリ100及びコントローラ200における、データ読み出し時の入出力系統のブロック構成を示している。
上記第1及び第2実施形態には、例えば本実施形態で説明した構成が適用出来る。なお、スイッチSW1を廃しても良い。
上記のように、本実施形態に係るメモリシステムは、半導体メモリ(100)と、コントローラ(200)とを備える。半導体メモリ(100)は、データを保持可能である。コントローラ(200)は、ホスト(300)から第1論理アドレスを受信し、第1論理アドレスに対応する第1物理アドレス(CA9 in 図8)と異なる第2物理アドレス(CA5 in 図8)を半導体メモリ(100)に発行して、該半導体メモリからデータを読み出す。
(1)読み出し動作では、メモリセルトランジスタMTが2ビットのデータを保持し、その閾値を電圧の低いものからEレベル、Aレベル、Bレベル、及びCレベルとすると、
Aレベルの読み出し動作に選択されたワード線に印加される電圧は、例えば0V〜0.55Vの間である。これに限定されることなく、0.1V〜0.24V、0.21V〜0.31V、0.31V〜0.4V、0.4V〜0.5V、0.5V〜0.55Vいずれかの間にしてもよい。
Bレベルの読み出し動作に選択されたワード線に印加される電圧は、例えば1.5V〜2.3Vの間である。これに限定されることなく、1.65V〜1.8V、1.8V〜1.95V、1.95V〜2.1V、2.1V〜2.3Vいずれかの間にしてもよい。
Cレベルの読み出し動作に選択されたワード線に印加される電圧は、例えば3.0V〜4.0Vの間である。これに限定されることなく、3.0V〜3.2V、32V〜3.4V、3.4V〜3.5V、3.5V〜3.6V、3.6V〜4.0Vいずれかの間にしてもよい。
読み出し動作の時間(tR)としては、例えば25μs〜38μs、38μs〜70μs、70μs〜80μsの間にしてもよい。
(2)書き込み動作は、プログラム動作とベリファイ動作を含む。書き込み動作では、
プログラム動作時に選択されたワード線に最初に印加される電圧は、例えば13.7V〜14.3Vの間である。これに限定されることなく、例えば13.7V〜14.0V、14.0V〜14.6Vいずれかの間としてもよい。
奇数番目のワード線を書き込む際の、選択されたワード線に最初に印加される電圧と、偶数番目のワード線を書き込む際の、選択されたワード線に最初に印加される電圧を変えてもよい。
プログラム動作をISPP方式(Incremental Step Pulse Program)としたとき、ステップアップの電圧として、例えば0.5V程度が挙げられる。
非選択のワード線に印加される電圧としては、例えば6.0V〜7.3Vの間としてもよい。この場合に限定されることなく、例えば7.3V〜8.4Vの間としてもよく、6.0V以下としてもよい。
非選択のワード線が奇数番目のワード線であるか、偶数番目のワード線であるかで、印加するパス電圧を変えてもよい。
(3)消去動作では、
半導体基板上部に形成され、かつ、上記メモリセルが上方に配置されたウェルに最初に印加する電圧は、例えば12V〜13.6Vの間である。この場合に限定されることなく、例えば13.6V〜14.8V、14.8V〜19.0V、19.0V〜19.8V、19.8V〜21Vの間であってもよい。
消去動作の時間(tErase)としては、例えば3000μs〜4000μs、4000μs〜5000μs、4000μs〜9000μsの間にしてもよい。
(4)メモリセルの構造は、下記のような構造であっても良い。すなわち、
半導体基板(シリコン基板)上に膜厚が4〜10nmのトンネル絶縁膜を介して配置された電荷蓄積層を有している。この電荷蓄積層は膜厚が2〜3nmのSiN、またはSiONなどの絶縁膜と膜厚が3〜8nmのポリシリコンとの積層構造にすることができる。また、ポリシリコンにはRuなどの金属が添加されていても良い。電荷蓄積層の上には絶縁膜を有している。この絶縁膜は、例えば、膜厚が3〜10nmの下層High−k膜と膜厚が3〜10nmの上層High−k膜に挟まれた膜厚が4〜10nmのシリコン酸化膜を有している。High−k膜はHfOなどが挙げられる。また、シリコン酸化膜の膜厚はHigh−k膜の膜厚よりも厚くすることができる。絶縁膜上には膜厚が3〜10nmの仕事関数調整用の材料を介して膜厚が30nm〜70nmの制御電極が形成されている。ここで仕事関数調整用の材料はTaOなどの金属酸化膜、TaNなどの金属窒化膜である。制御電極にはWなどを用いることができる。
また、メモリセル間にはエアギャップを形成することができる。
100…NAND型フラッシュメモリ、110…入出力回路、111…ロジック回路、112、113、119…レジスタ、114…シーケンサ、115…電圧発生回路、116…メモリセルアレイ、117…ロウデコーダ、118…センスアンプモジュール、120…カラムデコーダ、121…NANDストリング、200…コントローラ、210、250…インターフェース回路、220、240…メモリ、230…プロセッサ、260…ECC回路、300…ホスト機器
Claims (22)
- ロウ及びカラムに関連付けられた複数のメモリセルを含み、データを記憶可能な半導体メモリと、
ホストから第1論理アドレスを受信し、該第1論理アドレスに対応する第1物理アドレスとロウアドレスは同一でカラムアドレスが異なる第2物理アドレスを前記半導体メモリに発行して、前記半導体メモリから、前記第2物理アドレスのロウアドレスによって指定されるページのデータのうち、前記第2物理アドレスのカラムアドレスに対応するデータと前記第1物理アドレスのカラムアドレスに対応するデータとを少なくとも含む複数カラム分のデータを、前記第2物理アドレスのカラムアドレスに対応するデータが前記第1物理アドレスのカラムアドレスに対応するデータより先に読み出されるように読み出し、前記半導体メモリから読み出したデータのうち、前記第1物理アドレスに記憶されたデータを前記ホストに送信するコントローラと
を具備するメモリシステム。 - 前記第2物理アドレスは、前記第1物理アドレスに対してカラムアドレスをシフトさせたアドレスに対応する、請求項1記載のメモリシステム。
- 前記第1物理アドレスに記憶されているデータはクロックに同期して前記コントローラに送信され、
前記第1物理アドレスに対してカラムアドレスがシフトされる量は、前記第2物理アドレスから読み出したデータが前記半導体メモリから出力され始めてから、前記第1物理アドレスに記憶されているデータが前記半導体メモリから出力され始めるまでに、前記クロックの発振が安定するような時間に基づく、請求項2記載のメモリシステム。 - 前記半導体メモリは、ビットラインとワードラインを含み、
前記第2物理アドレスの前記ビットラインを指定する部分は、前記第1物理アドレスの前記ビットラインを指定する部分とは異なり、
前記第2物理アドレスの前記ワードラインを指定する部分は、前記第1物理アドレスの前記ワードラインを指定する部分と同一である、
請求項1記載のメモリシステム。 - 前記コントローラは前記第2物理アドレスから読み出したデータのうち、前記第1物理アドレスに記憶されているデータ以外のデータをダミーデータとして扱う、請求項1記載のメモリシステム。
- 前記コントローラは前記第2物理アドレスから読み出したデータのうち、前記第1物理アドレスに記憶されているデータ以外のデータを破棄する、請求項1記載のメモリシステム。
- 前記半導体メモリは、前記複数のメモリセルを含むメモリセルアレイを備え、前記メモリセルアレイからデータはページ単位で読み出され、
前記コントローラは、前記第1論理アドレスと前記第1物理アドレスとの関係を保持するテーブルを備え、該テーブルに基づいて前記受信した第1論理アドレスを前記第1物理アドレスに変換し、
前記第1物理アドレスで指定されるページと同一のページの先頭カラムから、当該ページの最終カラム側にnカラム分シフトさせたカラムが前記第1物理アドレスで指定されるカラムである場合、
前記第2物理アドレスは、前記第1物理アドレスで指定されるカラムを当該ページの前記先頭カラム側にmカラム分シフトさせたアドレスに対応し、
前記nは1以上の整数であり、
前記mは1以上前記n以下の整数である、
請求項2記載のメモリシステム。 - 前記第1物理アドレスで指定されるページと同一のページの前記先頭カラムから、当該ページの最終カラム側にkカラム分シフトさせたカラムが前記第1物理アドレスで指定されるカラムであり、前記kは0以上前記m未満の整数である場合、前記第2物理アドレスは、前記第1物理アドレスで指定されるカラムを当該ページ内の前記最終カラムから前記先頭カラム側に(m−k−1)カラム分シフトさせたアドレスに対応する、
請求項7記載のメモリシステム。 - 前記半導体メモリは、前記複数のメモリセルを含むメモリセルアレイを備え、前記コントローラから第1命令と前記第2物理アドレスとを受信すると、該メモリセルアレイからページ単位でデータを読み出し、
前記第1命令の後に第1クロックを前記コントローラから受信する度に、前記第2物理アドレスにおけるカラムアドレスから順番に、カラム単位で読み出しデータを前記コントローラへ転送し、
転送すべきデータに対応する前記カラムアドレスが最終カラムアドレスに達した後に更に前記第1クロックを受信した際には、先頭カラムアドレスに対応するデータを前記コントローラへ転送する、請求項1または2記載のメモリシステム。 - 前記半導体メモリは、第2クロックと共に、読み出しデータを前記コントローラへ送信し、
前記コントローラは、前記第2クロックと前記読み出しデータを受信する受信回路と、
前記受信回路から前記読み出しデータを受信するバッファ回路と
を備え、前記第1命令に対応する前記第2クロックの最初の複数サイクルに対応する前記読み出しデータは前記バッファ回路に転送されず、前記複数サイクル後の前記第2クロックに対応する前記読み出しデータが前記バッファ回路に転送される、請求項9記載のメモリシステム。 - 前記第2クロックの前記最初の複数サイクルは、前記第1物理アドレスと前記第2物理アドレスとの相違に対応する、請求項10記載のメモリシステム。
- 前記半導体メモリは、前記第1クロックに基づいて前記第2クロックを生成する、請求項10または11記載のメモリシステム。
- ロウ及びカラムに関連付けられた複数のメモリセルを含み、データを記憶可能な半導体メモリと、
ホスト機器と通信可能で、前記半導体メモリから前記データを読み出し可能なコントローラと
を具備し、前記コントローラは、前記ホスト機器から受信した第1論理アドレスに従って前記半導体メモリに第1データを書き込んだ後に、前記第1論理アドレスに従って読み出しをする際、前記第1論理アドレスに対応する第1物理アドレスとロウアドレスは同一でカラムアドレスが異なり、前記第1データを含む複数カラム分の第2データが記憶されている第2物理アドレスを前記半導体メモリに発行し、前記半導体メモリからは前記第2データが、前記第2物理アドレスのカラムアドレスに対応するデータが前記第1物理アドレスのカラムアドレスに対応するデータより先に読み出されるように読み出され、
前記コントローラは、前記第2データのうち、前記第1データを前記ホスト機器に送信する、メモリシステム。 - 前記第1データはクロックに同期して前記コントローラに送信され、
前記第1物理アドレスと前記第2物理アドレスの差は、前記第2データが前記半導体メモリから出力され始めてから、前記第1データが前記半導体メモリから出力され始めるまでに、前記クロックの発振が安定するような時間に基づく、請求項13記載のメモリシステム。 - 前記第2データは、第3データと、前記第3データに後続する前記第1データとを含み、
前記第1データ、前記第2データ、前記第3データは同一ページ上にある、請求項13記載のメモリシステム。 - 前記コントローラは前記第3データを有効データとして扱わない、請求項15記載のメモリシステム。
- 前記コントローラは、前記第3データを破棄する、請求項15記載のメモリシステム。
- 前記第1論理アドレスに従った書き込み動作は、前記第1物理アドレスに従って第1カラムで実行され、
前記第1論理アドレスに従った読み出し動作は、前記第2物理アドレスに従って第2カラムで実行される、請求項15乃至17のいずれか1項記載のメモリシステム。 - 前記半導体メモリは、前記複数のメモリセルを含むメモリセルアレイを備え、前記メモリセルアレイからデータはページ単位で読み出され、
前記コントローラは、前記第1論理アドレスと前記第1物理アドレスとの関係を保持するテーブルを備え、
前記書き込み動作時には、前記第1物理アドレスに対応する第1領域にデータを書き込むよう、前記半導体メモリに命令し、
前記読み出し動作時には、前記受信した第1論理アドレスを前記テーブルに基づいて前記第1物理アドレスに変換し、更にカラムアドレスが前記ページ内で先頭カラム側または最終カラム側にシフトするように、前記第1物理アドレスを前記第2物理アドレスに変換し、該第2物理アドレスに対応する第2領域からデータを読み出すよう、前記半導体メモリに命令し、
前記第2領域は前記第1領域を含み、前記第2領域からのデータの読み出しによって前記第1領域のデータが前記半導体メモリから読み出される、請求項18記載のメモリシステム。 - 前記半導体メモリは複数のチップを含み、同一のバスにより前記コントローラに接続される、請求項1乃至19いずれか1項記載のメモリシステム。
- ロウおよびカラムに関連付けられた複数のメモリセルを含む半導体メモリからのコントローラによるデータの読み出しの方法であって、
第1論理アドレスに対応する第1物理アドレスに記憶されているデータの読み出し動作において、前記第1物理アドレスとロウアドレスは同一でカラムアドレスが異なる第2物理アドレスによって指定されるページのデータのうち、前記第2物理アドレスのカラムアドレスに対応するデータと前記第1物理アドレスのカラムアドレスに対応するデータとを少なくとも含む複数カラム分のデータを、前記第2物理アドレスのカラムアドレスに対応するデータが前記第1物理アドレスのカラムアドレスに対応するデータより先に読み出されるように読み出し、前記第1物理アドレスに記憶されたデータをホストに送信する、
方法。 - ビットラインとワードラインに関連付けられた複数のメモリセルを含む半導体メモリからのコントローラによるデータの読み出し方法であって、
前記半導体メモリは、第1論理アドレスに対応する第1物理アドレスと、前記第1物理アドレスと同一のワードラインを指定し、異なるビットラインを指定する第2物理アドレスとを有し、
前記第1物理アドレスに応じたデータの読み出し動作において、前記第2物理アドレスの前記ワードラインによって指定されるページのデータのうち、前記第2物理アドレスによって指定されるビットラインに対応するデータと、前記第1物理アドレスによって指定されるビットラインに対応するデータとを少なくとも含む複数ビットラインに対応するデータを、前記第2物理アドレスによって指定されるビットラインに対応するデータが前記第1物理アドレスによって指定されるビットラインに対応するデータより先に読み出されるように読み出し、前記第1物理アドレスに記憶されたデータをホストに送信する、
方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017059222A JP6779821B2 (ja) | 2017-03-24 | 2017-03-24 | メモリシステム及びデータの読み出し方法 |
US15/693,410 US10236044B2 (en) | 2017-03-24 | 2017-08-31 | Memory system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017059222A JP6779821B2 (ja) | 2017-03-24 | 2017-03-24 | メモリシステム及びデータの読み出し方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018163440A JP2018163440A (ja) | 2018-10-18 |
JP6779821B2 true JP6779821B2 (ja) | 2020-11-04 |
Family
ID=63582837
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017059222A Active JP6779821B2 (ja) | 2017-03-24 | 2017-03-24 | メモリシステム及びデータの読み出し方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10236044B2 (ja) |
JP (1) | JP6779821B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10740188B2 (en) * | 2018-12-07 | 2020-08-11 | Winbond Electronics Corp. | Volatile memory device and method for efficient bulk data movement, backup operation in the volatile memory device |
JP2020123412A (ja) | 2019-01-30 | 2020-08-13 | キオクシア株式会社 | 半導体記憶装置 |
JPWO2021049033A1 (ja) * | 2019-09-13 | 2021-03-18 | ||
KR20210062499A (ko) * | 2019-11-21 | 2021-05-31 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그 동작 방법 |
US11487446B2 (en) * | 2020-12-03 | 2022-11-01 | Western Digital Technologies, Inc. | Overhead reduction in data transfer protocol for NAND memory |
JP7576449B2 (ja) | 2020-12-14 | 2024-10-31 | キオクシア株式会社 | メモリシステム |
US11586384B2 (en) | 2021-02-16 | 2023-02-21 | Western Digital Technologies, Inc. | Overhead reduction in data transfer protocol for data storage devices |
CN115843379A (zh) | 2021-07-21 | 2023-03-24 | 美光科技公司 | 用来改进顺序存储器命令性能的存储器命令聚合 |
CN113805817B (zh) * | 2021-10-09 | 2024-09-24 | 深圳百瑞互联技术有限公司 | 增强flash存储器随机读写能力的方法、装置、系统及介质 |
Family Cites Families (45)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7190617B1 (en) * | 1989-04-13 | 2007-03-13 | Sandisk Corporation | Flash EEprom system |
JPH0498342A (ja) * | 1990-08-09 | 1992-03-31 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6347051B2 (en) * | 1991-11-26 | 2002-02-12 | Hitachi, Ltd. | Storage device employing a flash memory |
US5943283A (en) * | 1997-12-05 | 1999-08-24 | Invox Technology | Address scrambling in a semiconductor memory |
JP3540777B2 (ja) * | 2001-06-21 | 2004-07-07 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US7259989B2 (en) * | 2004-09-03 | 2007-08-21 | Matsushita Electric Industrial Co., Ltd. | Non-volatile memory device |
JP2007133683A (ja) * | 2005-11-10 | 2007-05-31 | Sony Corp | メモリシステム |
US8135935B2 (en) * | 2007-03-20 | 2012-03-13 | Advanced Micro Devices, Inc. | ECC implementation in non-ECC components |
US7793036B2 (en) * | 2007-05-30 | 2010-09-07 | Intel Corporation | Method and arrangements for utilizing NAND memory |
JP2008299930A (ja) * | 2007-05-30 | 2008-12-11 | Mega Chips Corp | 半導体記憶装置 |
US7916536B2 (en) * | 2007-07-26 | 2011-03-29 | Micron Technology, Inc. | Programming based on controller performance requirements |
JP5365336B2 (ja) * | 2009-05-01 | 2013-12-11 | ソニー株式会社 | メモリ制御装置およびメモリ制御方法 |
KR20110031522A (ko) * | 2009-09-21 | 2011-03-29 | 삼성전자주식회사 | 메모리 장치, 이를 구비하는 메모리 시스템 및 이의 제어 방법 |
JP4703753B2 (ja) * | 2009-09-30 | 2011-06-15 | 株式会社東芝 | 情報処理装置、半導体記憶装置、及びプログラム |
JP2012234482A (ja) * | 2011-05-09 | 2012-11-29 | Canon Inc | 記憶制御装置及びその制御方法、並びにプログラム |
WO2013005355A1 (ja) * | 2011-07-01 | 2013-01-10 | パナソニック株式会社 | メモリアクセス制御装置、及び製造方法 |
JP2014534503A (ja) * | 2011-10-05 | 2014-12-18 | エルエスアイ コーポレーション | 不揮発性記憶のための自己ジャーナリングおよび階層的整合性 |
US9064590B2 (en) * | 2012-03-02 | 2015-06-23 | Kabushiki Kaisha Toshiba | Driving method of semiconductor storage device and semiconductor storage device |
US9214232B2 (en) * | 2012-07-26 | 2015-12-15 | Micron Technology, Inc. | Methods and apparatuses for calibrating data sampling points |
US8943283B2 (en) * | 2012-08-31 | 2015-01-27 | International Business Machines Corporation | Converting a first address mapping function for mapping addresses to storage locations to a second address mapping function |
US8996934B2 (en) * | 2012-09-29 | 2015-03-31 | Intel Corporation | Transaction-level testing of memory I/O and memory device |
JP6073495B2 (ja) * | 2013-10-25 | 2017-02-01 | 株式会社日立製作所 | 半導体装置 |
US9385054B2 (en) * | 2013-11-08 | 2016-07-05 | Semiconductor Energy Laboratory Co., Ltd. | Data processing device and manufacturing method thereof |
KR102067014B1 (ko) * | 2014-01-06 | 2020-02-11 | 삼성전자주식회사 | 어드레스 리매핑이 가능한 메모리 시스템 |
JP5751354B1 (ja) * | 2014-01-28 | 2015-07-22 | 日本電気株式会社 | メモリ制御装置、情報処理装置、メモリ制御方法、および、コンピュータ・プログラム |
JP2015184856A (ja) * | 2014-03-24 | 2015-10-22 | ソニー株式会社 | メモリコントローラ、記憶装置、情報処理システム、および、それらにおける制御方法。 |
WO2016004388A1 (en) * | 2014-07-03 | 2016-01-07 | Yale University | Circuitry for ferroelectric fet-based dynamic random access memory and non-volatile memory |
US9812200B2 (en) | 2014-07-08 | 2017-11-07 | Adesto Technologies Corporation | Concurrent read and write operations in a serial flash device |
US9966146B2 (en) * | 2014-08-13 | 2018-05-08 | Toshiba Memory Corporation | Memory system and method of controlling non-volatile memory |
US9431121B2 (en) * | 2014-10-24 | 2016-08-30 | Micron Technology, Inc. | Read voltage adjustment |
US9293224B1 (en) | 2014-12-15 | 2016-03-22 | Intel Corporation | Double data rate in parallel testing |
JP6360627B2 (ja) * | 2015-04-28 | 2018-07-18 | 株式会社日立製作所 | 不揮発性メモリの制御方法、制御装置、および半導体記憶装置 |
US10255191B2 (en) * | 2015-08-13 | 2019-04-09 | Advanced Micro Devices, Inc. | Logical memory address regions |
KR20170033643A (ko) * | 2015-09-17 | 2017-03-27 | 에스케이하이닉스 주식회사 | 반도체 시스템 및 그의 동작 방법 |
US11308053B2 (en) * | 2015-10-27 | 2022-04-19 | Teradata Us, Inc. | Buffered data-loading in column-partitioned database tables |
TWI601059B (zh) * | 2015-11-19 | 2017-10-01 | 慧榮科技股份有限公司 | 資料儲存裝置與資料儲存方法 |
KR20170075359A (ko) * | 2015-12-23 | 2017-07-03 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 콘트롤러의 동작 방법 |
US10229051B2 (en) * | 2015-12-30 | 2019-03-12 | Samsung Electronics Co., Ltd. | Storage device including nonvolatile memory device and controller, operating method of storage device, and method for accessing storage device |
US10929026B2 (en) * | 2016-02-23 | 2021-02-23 | Samsung Electronics Co., Ltd. | Multi-cell structure for non-volatile resistive memory |
US20170286311A1 (en) * | 2016-04-01 | 2017-10-05 | Dale J. Juenemann | Repetitive address indirection in a memory |
US9842059B2 (en) * | 2016-04-14 | 2017-12-12 | Western Digital Technologies, Inc. | Wear leveling in storage devices |
US10090044B2 (en) * | 2016-07-21 | 2018-10-02 | Sandisk Technologies Llc | System and method for burst programming directly to MLC memory |
US10747678B2 (en) * | 2016-10-27 | 2020-08-18 | Seagate Technology Llc | Storage tier with compressed forward map |
US10430085B2 (en) * | 2016-11-08 | 2019-10-01 | Micron Technology, Inc. | Memory operations on data |
US10649665B2 (en) * | 2016-11-08 | 2020-05-12 | Micron Technology, Inc. | Data relocation in hybrid memory |
-
2017
- 2017-03-24 JP JP2017059222A patent/JP6779821B2/ja active Active
- 2017-08-31 US US15/693,410 patent/US10236044B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US10236044B2 (en) | 2019-03-19 |
US20180277180A1 (en) | 2018-09-27 |
JP2018163440A (ja) | 2018-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6779821B2 (ja) | メモリシステム及びデータの読み出し方法 | |
US10303370B2 (en) | Flash memory system | |
US8200894B2 (en) | Solid state storage device controller with expansion mode | |
US10453524B2 (en) | NAND flash memory device performing continuous reading operation using NOR compatible command, address and control scheme | |
US9418017B2 (en) | Hot memory block table in a solid state storage device | |
KR100721062B1 (ko) | 멀티레벨 메모리 내의 일부 메모리 블록을 바이너리 메모리블록으로 이용하는 비휘발성 반도체 메모리 장치 | |
TWI618089B (zh) | Semiconductor memory device and memory system | |
JP6178909B1 (ja) | 不揮発性半導体記憶装置 | |
JP2003030993A (ja) | 半導体記憶装置 | |
TW202139011A (zh) | 半導體記憶裝置及記憶體系統 | |
US8279670B2 (en) | Non-volatile semiconductor storage device | |
TWI748070B (zh) | 解碼器和具有該解碼器的半導體裝置 | |
TWI764251B (zh) | 記憶體系統 | |
TW202324420A (zh) | 記憶體裝置、記憶體系統及其讀取操作方法 | |
JP2021039810A (ja) | メモリシステム | |
JP4521618B2 (ja) | 不揮発性メモリ装置 | |
US10606745B2 (en) | Memory system | |
JP7012174B1 (ja) | 半導体装置および連続読出し方法 | |
JP2021149548A (ja) | 記憶装置及び方法 | |
JP2009163652A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20170525 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20180831 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190319 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191223 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200128 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200327 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200915 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201014 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6779821 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |