[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP6624979B2 - ボルテージレギュレータ - Google Patents

ボルテージレギュレータ Download PDF

Info

Publication number
JP6624979B2
JP6624979B2 JP2016051497A JP2016051497A JP6624979B2 JP 6624979 B2 JP6624979 B2 JP 6624979B2 JP 2016051497 A JP2016051497 A JP 2016051497A JP 2016051497 A JP2016051497 A JP 2016051497A JP 6624979 B2 JP6624979 B2 JP 6624979B2
Authority
JP
Japan
Prior art keywords
voltage
current
transistor
pmos transistor
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2016051497A
Other languages
English (en)
Other versions
JP2017167753A (ja
Inventor
幸輔 高田
幸輔 高田
宇野 正幸
正幸 宇野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ablic Inc
Original Assignee
Ablic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ablic Inc filed Critical Ablic Inc
Priority to JP2016051497A priority Critical patent/JP6624979B2/ja
Priority to KR1020170031248A priority patent/KR20170107393A/ko
Priority to TW106108257A priority patent/TWI698731B/zh
Priority to US15/458,447 priority patent/US10007283B2/en
Priority to CN201710154125.3A priority patent/CN107193317B/zh
Publication of JP2017167753A publication Critical patent/JP2017167753A/ja
Application granted granted Critical
Publication of JP6624979B2 publication Critical patent/JP6624979B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • G05F1/569Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection
    • G05F1/573Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection with overcurrent detector
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/461Regulating voltage or current wherein the variable actually regulated by the final control device is dc using an operational amplifier as final control device
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Description

本発明は、ボルテージレギュレータに関し、特に、過電流保護機能を備えたボルテージレギュレータに関する。
図4に、従来のボルテージレギュレータ300の回路図を示す。
従来のボルテージレギュレータ300は、電源端子301と、接地端子302と、基準電圧源310と、誤差増幅回路311と、抵抗312、317、318、319と、NMOSトランジスタ316と、PMOSトランジスタ313、314、315と、出力端子320とを備えている。
PMOSトランジスタ315は、ソースが電源端子301に接続され、ドレインが出力端子320と抵抗318の一端に接続されている。抵抗318は、他端が抵抗319の一端と誤差増幅回路311の非反転入力端子に接続されている。抵抗319は、他端が接地端子302に接続されている。PMOSトランジスタ314は、ソースが電源端子301に接続され、ドレインが抵抗317の一端とNMOSトランジスタ316のゲートに接続されている。PMOSトランジスタ313は、ソースが電源端子301に接続され、ドレインがPMOSトランジスタ315のゲートとPMOSトランジスタ314のゲートと誤差増幅回路311の出力に接続されている。抵抗312は、一端が電源端子301に接続され、他端がPMOSトランジスタ313のゲートとNMOSトランジスタ316のドレインに接続されている。誤差増幅回路311は、反転入力端子が基準電圧源310の一端に接続されている。基準電圧源310は、他端が接地端子302に接続されている。NMOSトランジスタ316は、ソースが接地端子302に接続されている。
かかる従来のボルテージレギュレータ300においては、誤差増幅回路311とPMOSトランジスタ315と抵抗318、319から構成される負帰還回路によって、抵抗319の一端の電圧が基準電圧源の電圧VREFと等しくなるように動作する。
この状態から、出力端子320に接続される負荷(図示せず)への電流が増加すると、PMOSトランジスタ315のドレイン電流I1が増加し、PMOSトランジスタ315に対して所定のサイズ比で構成されるPMOSトランジスタ314のドレイン電流I2も増加する。電流I2は、抵抗317に供給されて抵抗317の一端に電圧Vxを生成する。電圧Vxが増加してNMOSトランジスタ316のしきい値を超えたところで、NMOSトランジスタ316はオンしてドレイン電流を発生する。NMOSトランジスタ316のドレイン電流が供給される抵抗312は、他端の電圧が降下してPMOSトランジスタ313をオンさせる。PMOSトランジスタ313のオンに伴ってPMOSトランジスタ315のゲート電圧が上昇し、そのドレイン電流I1が制限される。
ここで、抵抗317の抵抗値をR1、PMOSトランジスタ315、314のサイズ比をK、NMOSトランジスタ316のしきい値電圧を|VTHN|とすると、電流I1の制限電流I1mは、式(1)で表される。
Figure 0006624979
このように、従来のボルテージレギュレータ300には、過電流保護機能が設けられ、負荷が短絡した場合などに、出力電流を制限することを可能としている(例えば、特許文献1参照)。
特開2003―29856号公報
しかしながら、上記のような従来のボルテージレギュレータ300では、制限電流I1mのばらつきが大きいという課題があった。この原因は、式(1)が示すようにVTHNのばらつきが制限電流I1mに影響してしまうためである。
図5は、従来のボルテージレギュレータ300の出力電流IOUTに対する出力電圧VOUTの波形を示している。点線は、制限電流のばらつき範囲を示している。VTHNは、一般的にセンター値0.6Vに対して±0.1程度ばらつきを持つため、VTHNが制限電流I1mに与えるばらつきは±16.7%と、非常に大きなばらつきとなってしまう。
本発明は、以上のような課題を解決するためになされたものであり、制限電流のばらつきを抑制することが出来るボルテージレギュレータを提供するものである。
本発明のボルテージレギュレータは、出力電圧に基づく電圧と基準電圧とを比較して第1の電圧を出力する第1の差動増幅回路と、前記第1の出力電圧と第2の電圧とを比較して第3の電圧を出力する第2の差動増幅回路と、前記第3の電圧をゲートに受け、ドレインに前記出力電圧が生成される第1のトランジスタと、前記第1のトランジスタとゲートが共通接続され、前記第1のトランジスタに対して所定のサイズ比を有する第2のトランジスタと、一端が前記第2のトランジスタのドレインに接続され、前記一端に前記第2の電圧を生成する電圧生成部とを備えることを特徴とする。
本発明のボルテージレギュレータによれば、第1の差動増幅回路の出力電圧である第1の電圧が第1のトランジスタのドレイン電流の制限電流の基準値となり、第2のトランジスタと電圧生成部とにより生成される第2の電圧が第1のトランジスタのドレイン電流に比例した値となる。第2のトランジスタ及び電圧生成部と負帰還回路を構成する第2の差動増幅回路によってこれら第1及び第2の電圧が比較され、過電流保護が実現される。このとき、過電流と判断する基準となる制限電流のばらつきは、ほぼ基準電圧のみのばらつきによって決まるため、例えば、バンドギャップ電圧源等のばらつきの非常に小さい電圧源を用いて基準電圧を生成することにより、制限電流のばらつきを抑制することが可能となる。
本発明の第1の実施形態のボルテージレギュレータを示す回路図である。 図1のボルテージレギュレータの出力電流に対する出力電圧VOUTのの波形を示す図である。 本発明の第2の実施形態のボルテージレギュレータを示す回路図である。 従来のボルテージレギュレータの回路図である。 図4のボルテージレギュレータの出力電流に対する出力電圧VOUTのの波形を示す図である。
以下、本発明の実施形態について、図面を参照して説明する。
図1は、本発明の第1の実施形態のボルテージレギュレータ100の回路図である。
本実施形態のボルテージレギュレータ100は、電源端子101と、接地端子102と、第1の差動増幅回路127と、第2の差動増幅回路128と、電圧生成部129と、PMOSトランジスタ112、113と、基準電圧源114と、抵抗124、125と、出力端子126とを備える。
第1の差動増幅回路127は、PMOSトランジスタ115、116と、NMOSトランジスタ117、118と、電流源110とを備える。
第2の差動増幅回路128は、NMOSトランジスタ119、120と、電流源111と、抵抗121とを備える。
電圧生成部129は、PMOSトランジスタ123と、抵抗122とを備える。
PMOSトランジスタ113は、ソースが電源端子101に接続され、ドレインが出力端子126と抵抗125の一端に接続されている。PMOSトランジスタ112は、ソースが電源端子101に接続され、ドレインが電圧生成部129の一端(PMOSトランジスタ123のソース)とNMOSトランジスタ120のゲートに接続されている。電流源111は、一端が電源端子101に接続され、他端がNMOSトランジスタ119のドレインとPMOSトランジスタ112のゲートとPMOSトランジスタ113のゲートに接続されている。抵抗125は、他端が抵抗124の一端とPMOSトランジスタ116のゲートに接続されている。抵抗124は、他端が接地端子102に接続されている。PMOSトランジスタ123は、ゲートがドレインと抵抗122の一端に接続されている。抵抗122の他端(ドレインが電圧生成部129の他端)は、接地端子102に接続されている。NMOSトランジスタ120は、ドレインが電源端子101に接続され、ソースがNMOSトランジスタ119のソースと抵抗121の一端に接続されている。抵抗121は、他端が接地端子102に接続されている。電流源110は、一端が電源端子101に接続され、他端がPMOSトランジスタ115のソースとPMOSトランジスタ116のソースに接続されている。PMOSトランジスタ115は、ゲートが基準電圧源114の一端に接続され、ドレインがNMOSトランジスタ117のゲートとドレインに接続されている。基準電圧源114は他端が接地端子102に接続されている。PMOSトランジスタ116は、ドレインがNMOSトランジスタ119のゲートとNMOSトランジスタ118のドレインに接続されている。NMOSトランジスタ118は、ゲートがNMOSトランジスタ117のゲートに接続され、ソースが接地端子102に接続されている。NMOSトランジスタ117は、ソースが接地端子102に接続されている。
第1の差動増幅回路127は、PMOSトランジスタ115のゲートとPMOSトランジスタ116のゲートが入力であり、PMOSトランジスタ116のドレインが出力である。第2の差動増幅回路128は、NMOSトランジスタ119のゲートとNMOSトランジスタ120のゲートが入力であり、NMOSトランジスタ119のドレインが出力である。
ここでは説明のため、PMOSトランジスタ113のドレイン電流をI1とし、PMOSトランジスタ112のドレイン電流をI2とする。PMOSトランジスタ112は、PMOSトランジスタ113に対して所定のサイズ比を有し、レプリカ素子として動作する。また、出力端子126の電圧をVOUTとし、NMOSトランジスタ120のゲート電圧をVG2とし、NMOSトランジスタ119のゲート電圧をVG1とし、電流源110の他端の電圧をVS1とし、抵抗121の一端の電圧をVS2とし、基準電圧源114の一端の電圧をVREFとする。さらに、抵抗122の抵抗値をRとし、抵抗124の一端の電圧をVFBとし、電流源111の他端の電圧をVGATEとする。
次に、上記のように構成されたボルテージレギュレータ100の動作について説明する。
第1の状態として、出力端子126に供給される負荷電流が制限電流よりもはるかに小さい場合について説明する。
この場合、電流I1、及びPMOSトランジスタ113とPMOSトランジスタ112のサイズ比で決まる電流I2は、いずれも電流値が小さい。また、電流I2が電圧生成部129に供給されるため、電圧生成部129の一端に生成される電圧VG2も小さい値となっている。電圧VG2がNMOSトランジスタ120のしきい値を下回っているとすると、NMOSトランジスタ120はオフしている。
このような状況において、第1の差動増幅回路127は、電圧VREFと電圧VFBを比較し、その差分を増幅して電圧VG1を出力する。第2の差動増幅回路128は、NMOSトランジスタ120がオフしているため、NMOSトランジスタ119と抵抗121、電流源111によって電圧VG1を増幅し、電圧VGATEを出力する。PMOSトランジスタ113は、ゲートに電圧VGATEを受け、ドレイン電流I1を生成して出力端子126に接続される負荷(図示せず)に供給する。
抵抗125と抵抗124は、電圧VOUTを分圧して第1の差動増幅回路127に入力する。このようなループによって負帰還が作用し、電圧VREFと電圧VFBが等しくなるように動作する。
第2の状態として、第1の状態から負荷電流が上昇した場合について説明する。
出力端子126に接続される負荷(図示せず)の電流が増加すると、PMOSトランジスタ113の電流I1とPMOSトランジスタ112の電流I2が増加する。これにより、電圧VG2も増加するため、NMOSトランジスタ120がオンする。したがって、NMOSトランジスタ120のドレイン電流が抵抗121に供給され、電圧VS2が上昇する。
このとき、NMOSトランジスタ119は、ゲート―ソース間電圧が小さくなってオフするように思えるが、負帰還の作用によってオフにはならない。具体的には、負帰還の作用によって電圧VREFと電圧VFBが等しくなるように動作するため、電圧VS2が上昇した分は電圧VG1を上昇させて、結果的にNMOSトランジスタ119のゲート―ソース間には所定の電位差が確保される。つまり、負荷電流が増加して電圧VG2が増加しても所望の電圧VOUTが得られる。
第3の状態として、第2の状態から更に負荷電流が上昇して過電流保護機能が動作した場合について説明する。
出力端子126に接続される負荷(図示せず)の電流がさらに増加すると、第2の状態と同様のメカニズムで電圧VG1が上昇するが、電圧VG1の電圧値の上限は電圧VS1で制限される。電圧VS1は、電圧VREFとPMOSトランジスタ115のゲート―ソース間電圧の絶対値|VGSP1|の和で決まり、次式(2)で表される。
Figure 0006624979
そして、電圧VG2が電圧VS1と等しくなると、NMOSトランジスタ119のゲート―ソース間電圧は減少する。これにより、NMOSトランジスタ119のドレイン電流が減少すると、電圧VGATEが上昇してPMOSトランジスタ113のドレイン電流I1が制限される。ここで、PMOSトランジスタ123のゲート―ソース間電圧の絶対値を|VGSP2|とし、PMOSトランジスタ113、112のサイズ比をKとすると、このときの電圧VG2は、次式(3)で表される。
Figure 0006624979
上述のとおり、PMOSトランジスタ113のドレイン電流I1が制限された状態では、電圧VS1と電圧VG2が等しくなっており、さらに、|VGSP1|と|VGSP2|は実質的に等しいことから、式(2)及び(3)より、電流I1の制限電流I1mは、次式(4)となる。
Figure 0006624979
このようにして電流I1の制限電流I1mが決定され、過電流保護機能が動作する。ここで、式(4)から、制限電流I1mは、電圧VREFに比例することがわかる。
図2は、本実施形態のボルテージレギュレータ100の出力電流IOUTに対する出力電圧VOUTの波形を示している。点線は、制限電流I1mのばらつき範囲を示している。仮に基準電圧源114をバンドギャップ電圧源で構成したとすると、電圧VREFのばらつきは±3%程度となる。したがって、電圧VREFが制限電流I1mに与えるばらつきを±3%に抑えることが可能となる。
このように、本実施形態のボルテージレギュレータ100は、従来のボルテージレギュレータ300よりも制限電流I1mのばらつきを大幅に小さくすることが可能である。
次に、図3を参照して、本発明の第2の実施形態のボルテージレギュレータ200について説明する。
本実施形態のボルテージレギュレータ200は、第1の実施形態のボルテージレギュレータ100に対し、電圧生成部129の構成が異なっている。すなわち、図3に示すように、電圧生成部129は、一端がPMOSトランジスタ112のドレインに接続され、他端が他端が接地端子102に接続された抵抗122により構成されている。
その他の構成については、図1のボルテージレギュレータ100と同一であるため、同一の構成要素には同一の符号を付し、重複する説明は適宜省略する。
本実施形態のボルテージレギュレータ200の動作について説明する。構成の相違点と同様に、第1の実施形態のボルテージレギュレータ100との相違点について述べる。
相違点は、第3の状態における電圧VG2であり、式(3)と異なり、次式(5)となる。
Figure 0006624979
電圧VS1は、式(2)と同一であり、第3の状態においては電圧VS1と電圧VG2が等しいことから、式(2)及び(5)より、電流I1の制限電流I1mは、次式(6)となる。
Figure 0006624979
このようにして電流I1の制限電流I1mが決定され、過電流保護機能が動作する。ここで、式(6)から、本実施形態における制限電流I1mは、電圧VREFとPMOSトランジスタ115のゲート―ソース間電圧の絶対値|VGSP1|の和に比例することがわかる。
仮に基準電圧源114をバンドギャップ電圧源で構成したとすると、電圧VREFの電圧とばらつきは、1.2V±0.036Vであり、また、|VGSP1|が0.6V±0.1Vであるとすると、これらの和の電圧は1.8V±0.136Vとなる。したがって、この電圧VREFと|VGSP1|の和のばらつきが制限電流I1mに与えるばらつきを±7.6%に抑えることが可能となる。
このように、電圧生成部129を抵抗122のみで構成した場合でも、従来のボルテージレギュレータ300に対して、制限電流I1mのばらつきを大幅に抑制することが可能である。さらに、一般的に抵抗Rは負の温度係数を有することが多く、また、|VGSP1|も負の温度係数を有しているため、これらを相殺して温度特性を向上させることも可能である。
このように、本実施形態のボルテージレギュレータ200は、従来のボルテージレギュレータ300よりも制限電流のばらつきを小さくするとともに温度特性を向上させることが可能である。
以上、本発明の実施形態について説明したが、本発明は上記実施形態に限定されず、本発明の趣旨を逸脱しない範囲において種々の変更が可能であることは言うまでもない。
例えば、上記第1の実施形態においては、電圧生成部129をPMOSトランジスタ123と抵抗122の直列回路で構成し、PMOSトランジスタ123をPMOSトランジスタ112側に、抵抗122を接地端子102側に配置した例を説明したが、抵抗122をPMOSトランジスタ112側に、PMOSトランジスタ123を接地端子102側に配置しても構わない。
また、上記実施形態においては、ボルテージレギュレータをMOSトランジスタを用いた構成した例を説明したが、バイポーラトランジスタ等を用いてもよい。
また、上記実施形態において、PMOSトランジスタとNMOSトランジスタの極性を反転させた回路構成を用いることも可能である。
100、200、300 ボルテージレギュレータ
101 電源端子
102 接地端子
110、111 電流源
114 基準電圧源
126 出力端子
127 第1の差動増幅回路
128 第2の差動増幅回路
129 電圧生成部

Claims (3)

  1. 出力電圧に基づく電圧と基準電圧とを比較して第1の電圧を出力する第1の差動増幅回路と、
    前記第1の電圧と第2の電圧とを比較して第3の電圧を出力する第2の差動増幅回路と、
    前記第3の電圧をゲートに受け、ドレインに前記出力電圧が生成される第1のトランジスタと、
    前記第1のトランジスタとゲートが共通接続され、前記第1のトランジスタに対して所定のサイズ比を有する第2のトランジスタと、
    一端が前記第2のトランジスタのドレインに接続され、前記一端に前記第2の電圧を生成する電圧生成部とを備えることを特徴とするボルテージレギュレータ。
  2. 前記電圧生成部は、抵抗素子を有することを特徴とする請求項1に記載のボルテージレギュレータ。
  3. 前記電圧生成部は、前記抵抗素子と直列に接続され、ゲートとドレインが共通接続され、前記第1の差動増幅回路の差動対を構成するトランジスタと同一導電型の第3のトランジスタをさらに有することを特徴とする請求項2に記載のボルテージレギュレータ。
JP2016051497A 2016-03-15 2016-03-15 ボルテージレギュレータ Expired - Fee Related JP6624979B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2016051497A JP6624979B2 (ja) 2016-03-15 2016-03-15 ボルテージレギュレータ
KR1020170031248A KR20170107393A (ko) 2016-03-15 2017-03-13 볼티지 레귤레이터
TW106108257A TWI698731B (zh) 2016-03-15 2017-03-14 電壓調節器
US15/458,447 US10007283B2 (en) 2016-03-15 2017-03-14 Voltage regulator
CN201710154125.3A CN107193317B (zh) 2016-03-15 2017-03-15 稳压器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016051497A JP6624979B2 (ja) 2016-03-15 2016-03-15 ボルテージレギュレータ

Publications (2)

Publication Number Publication Date
JP2017167753A JP2017167753A (ja) 2017-09-21
JP6624979B2 true JP6624979B2 (ja) 2019-12-25

Family

ID=59847798

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016051497A Expired - Fee Related JP6624979B2 (ja) 2016-03-15 2016-03-15 ボルテージレギュレータ

Country Status (5)

Country Link
US (1) US10007283B2 (ja)
JP (1) JP6624979B2 (ja)
KR (1) KR20170107393A (ja)
CN (1) CN107193317B (ja)
TW (1) TWI698731B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109885122B (zh) * 2019-03-16 2023-09-26 珠海泰芯半导体有限公司 一种用于低电压低压差ldo的限流电路
JP2021087146A (ja) 2019-11-28 2021-06-03 キヤノン株式会社 サーバーシステム、制御方法およびプログラム
JP2023014597A (ja) * 2021-07-19 2023-01-31 ラピステクノロジー株式会社 半導体集積回路、半導体装置及び温度特性調整方法

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4574902B2 (ja) * 2001-07-13 2010-11-04 セイコーインスツル株式会社 ボルテージレギュレータ
JP3782726B2 (ja) * 2001-12-13 2006-06-07 株式会社リコー 過電流保護回路
CN1175331C (zh) * 2002-03-28 2004-11-10 华邦电子股份有限公司 具有双向电流的电压调节器
JP3983612B2 (ja) * 2002-07-08 2007-09-26 ローム株式会社 電流制限機能付き安定化電源装置
JP4421909B2 (ja) * 2004-01-28 2010-02-24 セイコーインスツル株式会社 ボルテージレギュレータ
JP4546320B2 (ja) * 2005-04-19 2010-09-15 株式会社リコー 定電圧電源回路及び定電圧電源回路の制御方法
JP4758731B2 (ja) * 2005-11-11 2011-08-31 ルネサスエレクトロニクス株式会社 定電圧電源回路
JP2007249523A (ja) * 2006-03-15 2007-09-27 Ricoh Co Ltd 定電圧回路
TW200744284A (en) * 2006-05-24 2007-12-01 Asustek Comp Inc Voltage regulating circuit with over-current protection
TWI333598B (en) * 2006-10-31 2010-11-21 Upi Semiconductor Corp A voltage regulator
JP2008276611A (ja) * 2007-05-01 2008-11-13 Nec Electronics Corp 過電流保護回路
US8174251B2 (en) * 2007-09-13 2012-05-08 Freescale Semiconductor, Inc. Series regulator with over current protection circuit
JP5078866B2 (ja) * 2008-12-24 2012-11-21 セイコーインスツル株式会社 ボルテージレギュレータ
CN101951151B (zh) * 2010-08-05 2013-01-02 复旦大学 一种双模的具有高轻负载效率的全集成高频降压电源
JP5670773B2 (ja) * 2011-02-01 2015-02-18 セイコーインスツル株式会社 ボルテージレギュレータ
TW201234156A (en) * 2011-02-09 2012-08-16 Richtek Technology Corp Method and circuit for adapter soft start current control in a low drop-out regulator
JP2012198624A (ja) * 2011-03-18 2012-10-18 Renesas Electronics Corp 過電流保護回路
EP2527946B1 (en) * 2011-04-13 2013-12-18 Dialog Semiconductor GmbH Current limitation for low dropout (LDO) voltage regulator
JP2013058093A (ja) * 2011-09-08 2013-03-28 Toshiba Corp 定電圧電源回路
JP5820990B2 (ja) * 2011-09-27 2015-11-24 パナソニックIpマネジメント株式会社 定電圧回路
JP5950591B2 (ja) * 2012-01-31 2016-07-13 エスアイアイ・セミコンダクタ株式会社 ボルテージレギュレータ
JP2013206142A (ja) * 2012-03-28 2013-10-07 Asahi Kasei Electronics Co Ltd 電源回路
CN102681582A (zh) * 2012-05-29 2012-09-19 昆山锐芯微电子有限公司 低压差线性稳压电路
US9041367B2 (en) * 2013-03-14 2015-05-26 Freescale Semiconductor, Inc. Voltage regulator with current limiter

Also Published As

Publication number Publication date
CN107193317B (zh) 2020-01-14
US20170269622A1 (en) 2017-09-21
US10007283B2 (en) 2018-06-26
TWI698731B (zh) 2020-07-11
CN107193317A (zh) 2017-09-22
JP2017167753A (ja) 2017-09-21
KR20170107393A (ko) 2017-09-25
TW201805753A (zh) 2018-02-16

Similar Documents

Publication Publication Date Title
JP6541250B2 (ja) 低ドロップアウト電圧レギュレータおよび方法
TWI447552B (zh) 具可調適米勒補償的電壓調節器
JP5594980B2 (ja) 非反転増幅回路及び半導体集積回路と非反転増幅回路の位相補償方法
US10541677B2 (en) Low output impedance, high speed and high voltage generator for use in driving a capacitive load
US8742819B2 (en) Current limiting circuitry and method for pass elements and output stages
KR102255543B1 (ko) 볼티지 레귤레이터
JP6632400B2 (ja) 電圧電流変換回路及びこれを備えたスイッチングレギュレータ
TWI780282B (zh) 過電流限制電路、過電流限制方法及電源電路
US20150055257A1 (en) Voltage regulator
JP6564691B2 (ja) 安定化電源回路
JP5631918B2 (ja) 過電流保護回路、および、電力供給装置
JP5544105B2 (ja) レギュレータ回路
JP6624979B2 (ja) ボルテージレギュレータ
CN109960309B (zh) 电流生成电路
CN109669501B (zh) 电压调节器
JP2018173868A (ja) 過電流保護回路及びボルテージレギュレータ
US9158318B2 (en) Power supply apparatus which suprresses output voltage variation
TW201821926A (zh) 穩壓器
JP2007199854A (ja) 定電流回路
JP6672067B2 (ja) 安定化電源回路
JP5410305B2 (ja) 電源回路
JP2018160305A (ja) 半導体装置
JP2013211681A (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180302

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190111

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191111

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191119

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191126

R150 Certificate of patent or registration of utility model

Ref document number: 6624979

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees