JP6436660B2 - 薄膜トランジスタ基板およびその製造方法 - Google Patents
薄膜トランジスタ基板およびその製造方法 Download PDFInfo
- Publication number
- JP6436660B2 JP6436660B2 JP2014139677A JP2014139677A JP6436660B2 JP 6436660 B2 JP6436660 B2 JP 6436660B2 JP 2014139677 A JP2014139677 A JP 2014139677A JP 2014139677 A JP2014139677 A JP 2014139677A JP 6436660 B2 JP6436660 B2 JP 6436660B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- electrode
- oxide
- source
- drain electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims description 365
- 238000004519 manufacturing process Methods 0.000 title claims description 96
- 239000010409 thin film Substances 0.000 title claims description 45
- 239000010408 film Substances 0.000 claims description 1278
- 238000000034 method Methods 0.000 claims description 171
- 230000001681 protective effect Effects 0.000 claims description 114
- 230000008569 process Effects 0.000 claims description 97
- 239000000463 material Substances 0.000 claims description 74
- 239000004065 semiconductor Substances 0.000 claims description 65
- 238000000206 photolithography Methods 0.000 claims description 55
- 229910045601 alloy Inorganic materials 0.000 claims description 49
- 239000000956 alloy Substances 0.000 claims description 49
- 238000004380 ashing Methods 0.000 claims description 36
- 229910052751 metal Inorganic materials 0.000 claims description 34
- 239000002184 metal Substances 0.000 claims description 34
- 238000007254 oxidation reaction Methods 0.000 claims description 32
- 239000004020 conductor Substances 0.000 claims description 31
- 230000003647 oxidation Effects 0.000 claims description 28
- 239000011159 matrix material Substances 0.000 claims description 27
- 239000012535 impurity Substances 0.000 claims description 20
- 238000000059 patterning Methods 0.000 claims description 17
- 239000002131 composite material Substances 0.000 claims description 10
- 230000001590 oxidative effect Effects 0.000 claims description 9
- 238000005530 etching Methods 0.000 description 97
- 239000007789 gas Substances 0.000 description 97
- 239000000243 solution Substances 0.000 description 86
- 239000000126 substance Substances 0.000 description 86
- 239000004973 liquid crystal related substance Substances 0.000 description 72
- 229910052759 nickel Inorganic materials 0.000 description 60
- 229920002120 photoresistant polymer Polymers 0.000 description 59
- 239000001301 oxygen Substances 0.000 description 42
- 229910052760 oxygen Inorganic materials 0.000 description 42
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 40
- MUBZPKHOEPUJKR-UHFFFAOYSA-N Oxalic acid Chemical compound OC(=O)C(O)=O MUBZPKHOEPUJKR-UHFFFAOYSA-N 0.000 description 36
- 230000015572 biosynthetic process Effects 0.000 description 35
- 150000001412 amines Chemical class 0.000 description 33
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 30
- 238000005229 chemical vapour deposition Methods 0.000 description 29
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 28
- 229910052782 aluminium Inorganic materials 0.000 description 25
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 23
- 230000002950 deficient Effects 0.000 description 18
- 238000001312 dry etching Methods 0.000 description 17
- 239000011521 glass Substances 0.000 description 17
- 229910018503 SF6 Inorganic materials 0.000 description 16
- 229910052581 Si3N4 Inorganic materials 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 16
- 239000008155 medical solution Substances 0.000 description 16
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 16
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 16
- 229910052814 silicon oxide Inorganic materials 0.000 description 16
- 125000006850 spacer group Chemical group 0.000 description 16
- 238000004544 sputter deposition Methods 0.000 description 16
- SFZCNBIFKDRMGX-UHFFFAOYSA-N sulfur hexafluoride Chemical compound FS(F)(F)(F)(F)F SFZCNBIFKDRMGX-UHFFFAOYSA-N 0.000 description 16
- 229960000909 sulfur hexafluoride Drugs 0.000 description 16
- 230000005684 electric field Effects 0.000 description 15
- 101100317365 Triticum aestivum PR4A gene Proteins 0.000 description 13
- 238000011161 development Methods 0.000 description 12
- 230000018109 developmental process Effects 0.000 description 12
- 235000006408 oxalic acid Nutrition 0.000 description 12
- -1 oxygen ion Chemical class 0.000 description 12
- 230000007797 corrosion Effects 0.000 description 11
- 238000005260 corrosion Methods 0.000 description 11
- 230000007812 deficiency Effects 0.000 description 10
- 229910003437 indium oxide Inorganic materials 0.000 description 10
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 10
- 239000000203 mixture Substances 0.000 description 10
- 238000002834 transmittance Methods 0.000 description 10
- 239000002253 acid Substances 0.000 description 9
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 9
- 230000009467 reduction Effects 0.000 description 9
- GQPLMRYTRLFLPF-UHFFFAOYSA-N Nitrous Oxide Chemical compound [O-][N+]#N GQPLMRYTRLFLPF-UHFFFAOYSA-N 0.000 description 8
- 101100317366 Triticum aestivum PR4B gene Proteins 0.000 description 8
- 238000004140 cleaning Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 239000007788 liquid Substances 0.000 description 8
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 8
- 239000011787 zinc oxide Substances 0.000 description 7
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 6
- 239000003513 alkali Substances 0.000 description 6
- 239000001257 hydrogen Substances 0.000 description 6
- 229910052739 hydrogen Inorganic materials 0.000 description 6
- 125000004435 hydrogen atom Chemical class [H]* 0.000 description 6
- 210000002858 crystal cell Anatomy 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- XYFCBTPGUUZFHI-UHFFFAOYSA-N Phosphine Chemical compound P XYFCBTPGUUZFHI-UHFFFAOYSA-N 0.000 description 4
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 4
- 239000004642 Polyimide Substances 0.000 description 4
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 4
- 229910052804 chromium Inorganic materials 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 238000007687 exposure technique Methods 0.000 description 4
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 4
- 229910052750 molybdenum Inorganic materials 0.000 description 4
- 229960001730 nitrous oxide Drugs 0.000 description 4
- 235000013842 nitrous oxide Nutrition 0.000 description 4
- 229920003986 novolac Polymers 0.000 description 4
- 229910052698 phosphorus Inorganic materials 0.000 description 4
- 239000011574 phosphorus Substances 0.000 description 4
- 238000009832 plasma treatment Methods 0.000 description 4
- 229920001721 polyimide Polymers 0.000 description 4
- 229920005989 resin Polymers 0.000 description 4
- 239000011347 resin Substances 0.000 description 4
- 229910000077 silane Inorganic materials 0.000 description 4
- 229910052719 titanium Inorganic materials 0.000 description 4
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 4
- 229910052786 argon Inorganic materials 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 229910052743 krypton Inorganic materials 0.000 description 3
- DNNSSWSSYDEUBZ-UHFFFAOYSA-N krypton atom Chemical compound [Kr] DNNSSWSSYDEUBZ-UHFFFAOYSA-N 0.000 description 3
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 description 2
- 229910000990 Ni alloy Inorganic materials 0.000 description 2
- ROOXNKNUYICQNP-UHFFFAOYSA-N ammonium persulfate Chemical compound [NH4+].[NH4+].[O-]S(=O)(=O)OOS([O-])(=O)=O ROOXNKNUYICQNP-UHFFFAOYSA-N 0.000 description 2
- 239000002585 base Substances 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000003574 free electron Substances 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- 239000011701 zinc Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 1
- 229910007717 ZnSnO Inorganic materials 0.000 description 1
- YBCVMFKXIKNREZ-UHFFFAOYSA-N acoh acetic acid Chemical compound CC(O)=O.CC(O)=O YBCVMFKXIKNREZ-UHFFFAOYSA-N 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 229910001870 ammonium persulfate Inorganic materials 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 150000001735 carboxylic acids Chemical class 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000011777 magnesium Substances 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- LFLZOWIFJOBEPN-UHFFFAOYSA-N nitrate, nitrate Chemical compound O[N+]([O-])=O.O[N+]([O-])=O LFLZOWIFJOBEPN-UHFFFAOYSA-N 0.000 description 1
- QVLTXCYWHPZMCA-UHFFFAOYSA-N po4-po4 Chemical compound OP(O)(O)=O.OP(O)(O)=O QVLTXCYWHPZMCA-UHFFFAOYSA-N 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052727 yttrium Inorganic materials 0.000 description 1
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical compound [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/13439—Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/34—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
- H01L21/44—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428
- H01L21/441—Deposition of conductive or insulating materials for electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/127—Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/1288—Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/24—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66969—Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134372—Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136231—Active matrix addressed cells for reducing the number of lithographic steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02551—Group 12/16 materials
- H01L21/02554—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02565—Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/02631—Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Manufacturing & Machinery (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Electrodes Of Semiconductors (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
- Geometry (AREA)
Description
<TFT基板の画素の構成>
まず、図1および図2を参照して、実施の形態1のTFT基板100の構成について説明する。なお、本発明はTFT基板に関するものであるが、特に画素の構成に特徴を有するので、以下においては画素の構成について説明する。図1は、実施の形態1に係るTFT基板100の画素の平面構成を示す図であり、図2は、図1におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板100は、透過型のTN方式の液晶表示装置に用いるものとして説明する。
以下、図3〜図10を用いて実施の形態1のTFT基板100の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図1および図2に相当し、図3〜図10においては、図1および図2に示した構成と同一の構成に対しては、同一の符号を付している。
図3〜図5を用いて製造方法の全体を説明する。まず、透明絶縁性基板1の表面を洗浄液または純水を用いて洗浄する。ここでは厚さ0.6mmのガラス基板を透明絶縁性基板1として用いた。洗浄された透明絶縁性基板1上に、ゲート電極2、ゲート配線2L、ゲート端子3、共通電極4および共通配線4Lの材料としての第1導電膜を形成する。本実施の形態では、第1導電膜として、金属のアルミニウム(Al)系合金膜、より具体的にはAlに3mol%のNiを添加した合金膜(Al−3mol%Ni膜)を用いた。
次に、図6〜図10を用いてハーフトーン露光の技術を用いた工程について説明する。図4までの工程終えた透明絶縁性基板1上全面に、図6に示す工程において、ソース電極7、ソース配線7L、ソース端子9およびドレイン電極10等の材料としての第2導電膜SL2を形成する。
<TFT基板の画素の構成>
まず、図11および図12を参照して、実施の形態2のTFT基板200の構成について説明する。図11は、実施の形態2に係るTFT基板200の画素の平面構成を示す図であり、図12は、図11におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板200は、透過型のTN方式の液晶表示装置に用いるものとして説明する。
以下、図13〜図21を用いて実施の形態2のTFT基板200の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図11および図12に相当し、図13〜図21においては、図11および図12に示した構成と同一の構成に対しては、同一の符号を付している。
図13および図14を用いて製造方法の全体を説明する。まず、透明絶縁性基板1の表面を洗浄液または純水を用いて洗浄する。ここでは厚さ0.6mmのガラス基板を透明絶縁性基板1として用いた。洗浄された透明絶縁性基板1上に、ゲート電極2、ゲート配線2L、ゲート端子3、共通電極4および共通配線4Lの材料としての第1導電膜を形成する。本実施の形態では、第1導電膜として、金属のアルミニウム(Al)系合金膜、より具体的にはAlに3mol%のNiを添加した合金膜(Al−3mol%Ni膜)を用いた。ここでは、厚さ200nmのAl−3mol%Ni膜を成膜して第1導電膜を形成した。なお、Al−3mol%Ni膜の形成方法は、実施の形態1において説明した通りである。
次に、図15〜図21を用いてハーフトーン露光の技術を用いた工程について説明する。図13までの工程終えた透明絶縁性基板1上全面に、ゲート絶縁膜5を成膜し、次に、ゲート絶縁膜5上全面に、酸化物透明膜6を成膜する。本実施の形態では、酸化物透明膜6として、InGaZnO系の酸化物透明膜6(InGaZnO膜)を50nmの厚さで成膜した。
<TFT基板の画素の構成>
まず、図22および図23を参照して、実施の形態3のTFT基板300の構成について説明する。図22は、実施の形態3に係るTFT基板300の画素の平面構成を示す図であり、図23は、図22におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板300は、透過型のFFS方式の液晶表示装置に用いるものとして説明する。
以下、図24〜図27を用いて実施の形態3のTFT基板300の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図22および図23に相当し、図24〜図27においては、図22および図23に示した構成と同一の構成に対しては、同一の符号を付している。
<TFT基板の画素の構成>
まず、図28および図29を参照して、実施の形態4のTFT基板400の構成について説明する。図28は、実施の形態4に係るTFT基板400の画素の平面構成を示す図であり、図29は、図28におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板400は、透過型のFFS方式の液晶表示装置に用いるものとして説明する。
以下、図30〜図32を用いて実施の形態4のTFT基板400の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図28および図29に相当し、図30〜図32においては、図28および図29に示した構成と同一の構成に対しては、同一の符号を付している。
<TFT基板の画素の構成>
まず、図1および図33を参照して、実施の形態5のTFT基板500の構成について説明する。実施の形態5に係るTFT基板500の画素の平面構成は、実施の形態1に係るTFT基板100と実質的に同じであるので、図1をTFT基板500の平面構成を示す図として共用し、重複する説明は省略する。図33は、図1におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板500は、透過型のTN方式の液晶表示装置に用いるものとして説明する。
以下、図34〜図41を用いて実施の形態5のTFT基板500の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図1および図33に相当し、図34〜図41においては、図1および図33に示した構成と同一の構成に対しては、同一の符号を付している。
図34〜図36を用いて製造方法の全体を説明する。まず、透明絶縁性基板1の表面を洗浄液または純水を用いて洗浄する。ここでは厚さ0.6mmのガラス基板を透明絶縁性基板1として用いた。洗浄された透明絶縁性基板1上に、ゲート電極2、ゲート配線2L、ゲート端子3、共通電極4および共通配線4Lの材料としての第1導電膜を形成する。本実施の形態では、第1導電膜として、金属のアルミニウム(Al)系合金膜、より具体的にはAlに3mol%のNiを添加した合金膜(Al−3mol%Ni膜)を用いた。なお、Al−3mol%Ni膜の形成方法は、実施の形態1において説明した通りである。
次に、図37〜図41を用いてハーフトーン露光の技術を用いた工程について説明する。図35までの工程終えた透明絶縁性基板1上全面に、図37に示すように、第2導電膜SL2として、金属のアルミニウム(Al)系合金膜、より具体的にはAlに3mol%のNiを添加した厚さ200nmのAl−3mol%Ni膜を成膜した。形成方法は先に説明したので省略する。
<TFT基板の画素の構成>
まず、図11および図42を参照して、実施の形態6のTFT基板600の構成について説明する。実施の形態6に係るTFT基板600の画素の平面構成は、実施の形態2に係るTFT基板200と実質的に同じであるので、図11をTFT基板600の平面構成を示す図として共用し、重複する説明は省略する。図42は、図11におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板600は、透過型のTN方式の液晶表示装置に用いるものとして説明する。
以下、図43〜図51を用いて実施の形態6のTFT基板600の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図11および図42に相当し、図43〜図51においては、図11および図42に示した構成と同一の構成に対しては、同一の符号を付している。
図43および図44を用いて製造方法の全体を説明する。まず、透明絶縁性基板1の表面を洗浄液または純水を用いて洗浄する。ここでは厚さ0.6mmのガラス基板を透明絶縁性基板1として用いた。洗浄された透明絶縁性基板1上に、ゲート電極2、ゲート配線2L、ゲート端子3、共通電極4および共通配線4Lの材料としての第1導電膜を形成する。本実施の形態では、第1導電膜として、金属のアルミニウム(Al)系合金膜、より具体的にはAlに3mol%のNiを添加した合金膜(Al−3mol%Ni膜)を用いた。なお、Al−3mol%Ni膜の形成方法は、実施の形態1において説明した通りである。
次に、図45〜図51を用いてハーフトーン露光の技術を用いた工程について説明する。図43までの工程を終えた透明絶縁性基板1上全面に、ゲート絶縁膜5を成膜し、次に、ゲート絶縁膜5上全面に、酸化物透明膜6を成膜する。本実施の形態では、酸化物透明膜6として、InGaZnO系の酸化物透明膜6(InGaZnO膜)を50nmの厚さで成膜した。このInGaZnO膜は、比抵抗値が0.1Ωm以下(InGaZnO系膜の材料特性からすると、比抵抗値の最小値は約1×10−6Ωm)の導電性膜となるように酸素欠損状態で形成した。なお、酸素欠損状態とする方法は先に説明した通りである。
<TFT基板の画素の構成>
まず、図22および図52を参照して、実施の形態7のTFT基板700の構成について説明する。実施の形態7に係るTFT基板700の画素の平面構成は、実施の形態3に係るTFT基板300と実質的に同じであるので、図22をTFT基板700の平面構成を示す図として共用し、重複する説明は省略する。図52は、図22におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板700は、透過型のFFS方式の液晶表示装置に用いるものとして説明する。
以下、図53〜図56を用いて実施の形態7のTFT基板700の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図22および図52に相当し、図53〜図56においては、図22および図52に示した構成と同一の構成に対しては、同一の符号を付している。
<TFT基板の画素の構成>
まず、図28および図57を参照して、実施の形態8のTFT基板800の構成について説明する。実施の形態8に係るTFT基板800の画素の平面構成は、実施の形態4に係るTFT基板400と実質的に同じであるので、図28をTFT基板800の平面構成を示す図として共用し、重複する説明は省略する。図57は、図28におけるX−X線での断面構成、Y−Y線での断面構成およびZ−Z線での断面構成を示す断面図である。なお、以下においてはTFT基板800は、透過型のFFS方式の液晶表示装置に用いるものとして説明する。
以下、図58〜図60を用いて実施の形態8のTFT基板800の製造方法について説明する。なお、最終工程を示す平面図および断面図は、それぞれ図28および図57に相当し、図58〜図60においては、図28および図57に示した構成と同一の構成に対しては、同一の符号を付している。
なお、以上の実施の形態1〜8においては、ゲート電極2、ゲート配線2L、ゲート端子3、共通電極4および共通配線4L等の材料としての第1導電膜を、アルミニウム(Al)系合金膜で形成するようにしたが、これに限るものではない。例えば、一般的な金属膜として公知のCr、Ti、Mo、Ta、Cuおよびこれらの合金を幅広く用いることができる。
Claims (20)
- 画素が複数マトリックス状に配列された薄膜トランジスタ基板であって、
前記画素のそれぞれは、
基板上に選択的に配設されたゲート電極および共通電極と、
前記ゲート電極および前記共通電極を覆うゲート絶縁膜と、
前記ゲート絶縁膜上に選択的に配設された酸化物透明膜と、
前記酸化物透明膜上に互いに離間して配設され、前記ゲート電極と重なりを有し、互いに共通する金属導電膜で構成されるソース電極およびドレイン電極と、
前記ドレイン電極に電気的に接続された光透過型の画素電極と、
前記ソース電極、前記ドレイン電極および前記画素電極を覆う保護絶縁膜と、を備え、
前記酸化物透明膜は、導体領域および半導体領域を有し、
前記導体領域は、
前記ソース電極および前記ドレイン電極の下部と、前記ドレイン電極の下部に連続し前記共通電極の一部上方まで延在して前記画素電極を構成する部分に設けられ、
前記半導体領域は、
前記ソース電極と前記ドレイン電極との間の領域の下層に対応する部分に設けられて薄膜トランジスタのチャネル領域を構成し、
前記保護絶縁膜は、前記チャネル領域と接して設けられ、
前記ソース電極および前記ドレイン電極は、前記酸化物透明膜の導体領域と電気的に接続される、薄膜トランジスタ基板。 - 画素が複数マトリックス状に配列された薄膜トランジスタ基板であって、
前記画素のそれぞれは、
基板上に選択的に配設されたゲート電極および共通電極と、
前記ゲート電極および前記共通電極を覆うゲート絶縁膜と、
前記ゲート絶縁膜上に選択的に配設された酸化物透明膜と、
前記酸化物透明膜上に互いに離間して配設され、前記ゲート電極と重なりを有し、互いに共通する金属導電膜で構成されるソース電極およびドレイン電極と、
前記ドレイン電極に電気的に接続された光透過型の画素電極と、
前記ソース電極、前記ドレイン電極および前記画素電極を覆う保護絶縁膜と、
前記画素電極に対向するように前記保護絶縁膜上に配設された対向電極と、を備え、
前記対向電極は、前記保護絶縁膜および前記ゲート絶縁膜を貫通するコンタクトホールを介して前記共通電極に電気的に接続され、
前記酸化物透明膜は、導体領域および半導体領域を有し、
前記導体領域は、
前記ソース電極および前記ドレイン電極の下部と、前記ドレイン電極の下部に連続し前記画素電極を構成する部分に設けられ、
前記半導体領域は、
前記ソース電極と前記ドレイン電極との間の領域の下層に対応する部分に設けられて薄膜トランジスタのチャネル領域を構成し、
前記保護絶縁膜は、前記チャネル領域と接して設けられ、
前記ソース電極および前記ドレイン電極は、前記酸化物透明膜の導体領域と電気的に接続される、薄膜トランジスタ基板。 - 前記酸化物透明膜は、
前記ソース電極から延在するソース配線の下部にも設けられ、
前記ソース配線は、前記酸化物透明膜と前記金属導電膜との積層膜で構成される、請求項1または請求項2記載の薄膜トランジスタ基板。 - 前記酸化物透明膜は、
前記ソース配線から延在するソース端子の下部にも設けられ、
前記ソース電極の下部より前記ソース端子の下部まで延在して設けられる、請求項3記載の薄膜トランジスタ基板。 - 前記酸化物透明膜は、
前記ソース配線の下部全体に設けられる、請求項3または請求項4記載の薄膜トランジスタ基板。 - 画素が複数マトリックス状に配列された薄膜トランジスタ基板であって、
前記画素のそれぞれは、
基板上に選択的に配設されたゲート電極および共通電極と、
前記ゲート電極および前記共通電極を覆うゲート絶縁膜と、
前記ゲート絶縁膜上に選択的に配設された酸化物透明膜と、
前記酸化物透明膜上に選択的に配設されたn型不純物を含むn型Si膜と、
前記n型Si膜を介して前記酸化物透明膜の上方に互いに離間して配設され、前記ゲート電極と重なりを有し、互いに共通する金属導電膜で構成されるソース電極およびドレイン電極と、
前記ドレイン電極に電気的に接続された光透過型の画素電極と、
前記ソース電極、前記ドレイン電極および前記画素電極を覆う保護絶縁膜と、を備え、
前記酸化物透明膜は、導体領域および半導体領域を有し、
前記導体領域は、
前記ソース電極および前記ドレイン電極の下方と、前記ドレイン電極の下方に連続し前記共通電極の一部上方まで延在して前記画素電極を構成する部分に設けられ、
前記半導体領域は、
前記ソース電極と前記ドレイン電極との間の領域の下層に対応する部分に設けられて薄膜トランジスタのチャネル領域を構成し、
前記保護絶縁膜は、前記チャネル領域と接して設けられ、
前記ソース電極および前記ドレイン電極は、前記酸化物透明膜の導体領域と前記n型Si膜を介して電気的に接続される、薄膜トランジスタ基板。 - 画素が複数マトリックス状に配列された薄膜トランジスタ基板であって、
前記画素のそれぞれは、
基板上に選択的に配設されたゲート電極および共通電極と、
前記ゲート電極および前記共通電極を覆うゲート絶縁膜と、
前記ゲート絶縁膜上に選択的に配設された酸化物透明膜と、
前記酸化物透明膜上に選択的に配設されたn型不純物を含むn型Si膜と、
前記n型Si膜を介して前記酸化物透明膜の上方に互いに離間して配設され、前記ゲート電極と重なりを有し、互いに共通する金属導電膜で構成されるソース電極およびドレイン電極と、
前記ドレイン電極に電気的に接続された光透過型の画素電極と、
前記ソース電極、前記ドレイン電極および前記画素電極を覆う保護絶縁膜と、
前記画素電極に対向するように前記保護絶縁膜上に配設された対向電極と、を備え、
前記対向電極は、前記保護絶縁膜および前記ゲート絶縁膜を貫通するコンタクトホールを介して前記共通電極に電気的に接続され、
前記酸化物透明膜は、導体領域および半導体領域を有し、
前記導体領域は、
前記ソース電極および前記ドレイン電極の下方と、前記ドレイン電極の下方に連続し前記画素電極を構成する部分に設けられ、
前記半導体領域は、
前記ソース電極と前記ドレイン電極との間の領域の下層に対応する部分に設けられて薄膜トランジスタのチャネル領域を構成し、
前記保護絶縁膜は、前記チャネル領域と接して設けられ、
前記ソース電極および前記ドレイン電極は、前記酸化物透明膜の導体領域と前記n型Si膜を介して電気的に接続される、薄膜トランジスタ基板。 - 前記酸化物透明膜は、
前記ソース電極から延在するソース配線の下部にも設けられ、
前記n型Si膜は、
前記ソース配線の下部に設けられる前記酸化物透明膜上にも設けられ、
前記ソース配線は、前記酸化物透明膜と前記金属導電膜と前記n型Si膜との積層膜で構成される、請求項6または請求項7記載の薄膜トランジスタ基板。 - 前記酸化物透明膜は、
前記ソース配線から延在するソース端子の下部にも設けられ、
前記ソース電極の下部より前記ソース端子の下部まで延在して設けられ、
前記n型Si膜は、
前記ソース端子の下部に設けられる前記酸化物透明膜上にも設けられ、
前記ソース電極の下部より前記ソース端子の下部まで延在して設けられる、請求項8記載の薄膜トランジスタ基板。 - 前記ソース配線または前記ソース端子の下部に設けられる前記酸化物透明膜は、前記導体領域として構成される、請求項4または請求項9記載の薄膜トランジスタ基板。
- 前記金属導電膜は、
Al系合金膜およびCu系合金膜の何れかで構成される、請求項1から請求項10の何れか1項に記載の薄膜トランジスタ基板。 - 画素が複数マトリックス状に配列された薄膜トランジスタ基板の製造方法であって、
(a)基板上にゲート電極および共通電極を選択的に形成する工程と、
(b)前記ゲート電極および前記共通電極を覆うようにゲート絶縁膜を形成する工程と、
(c)前記ゲート絶縁膜上に酸化物透明膜を選択的に形成する工程と、
(d)前記酸化物透明膜上に互いに離間するようにソース電極およびドレイン電極を形成すると共に、前記ドレイン電極に電気的に接続された光透過型の画素電極を形成し、かつ前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して半導体領域とし薄膜トランジスタのチャネル領域とする工程と、を備え、
前記工程(d)は、
1回の写真製版工程で形成した、複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを用いて前記ソース電極、前記ドレイン電極および前記画素電極を形成する工程を含む、薄膜トランジスタ基板の製造方法。 - 前記工程(d)は、
(d−1)前記酸化物透明膜上を含む前記基板の全面に導電膜を形成し、該導電膜上にハーフトーン露光により複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを形成する工程と、
(d−2)前記複数のレジストパターンを用いて、前記導電膜に対する1回目のパターニングを行い、前記チャネル領域に対応する部分の上部を含めて、前記複数のレジストパターンで覆われない前記導電膜を除去する工程と、
前記工程(d−2)の後、
(d−3)O2ガスプラズマを用いて前記複数のレジストパターンをアッシングして、前記複数のレジストパターンの膜厚を減じると共に、前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して前記半導体領域とする工程と、
(d−4)アッシング後の前記複数のレジストパターンを用いて、前記導電膜に対する2回目のパターニングを行い、前記ソース電極および前記ドレイン電極を形成すると共に、前記ドレイン電極の下部に連続する前記酸化物透明膜上の前記導電膜を除去して前記画素電極とする工程と、を含む、請求項12記載の薄膜トランジスタ基板の製造方法。 - 画素が複数マトリックス状に配列された薄膜トランジスタ基板の製造方法であって、
(a)基板上にゲート電極および共通電極を選択的に形成する工程と、
(b)前記ゲート電極および前記共通電極を覆うようにゲート絶縁膜を形成する工程と、
(c)前記ゲート絶縁膜上に酸化物透明膜を形成する工程と、
(d)前記酸化物透明膜上において互いに離間するソース電極およびドレイン電極を形成すると共に、前記酸化物透明膜をパターニングし、前記ドレイン電極に電気的に接続された光透過型の画素電極を形成し、かつ前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して半導体領域とし薄膜トランジスタのチャネル領域とする工程と、を備え、
前記工程(d)は、
1回の写真製版工程で形成した、複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを用いて前記ソース電極、前記ドレイン電極および前記画素電極を形成する工程を含む、薄膜トランジスタ基板の製造方法。 - 前記工程(d)は、
(d−1)前記酸化物透明膜上を含む前記基板の全面に導電膜を形成し、該導電膜上にハーフトーン露光により複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを形成する工程と、
(d−2)前記複数のレジストパターンを用いて、前記導電膜および前記酸化物透明膜に対するパターニングを行い、前記複数のレジストパターンで覆われない前記導電膜および前記酸化物透明膜を除去する工程と、
前記工程(d−2)の後、
(d−3)O2ガスプラズマを用いて前記複数のレジストパターンに対する1回目のアッシングを行い、前記複数のレジストパターンの膜厚を減じて、前記チャネル領域に対応する部分の上部の前記複合レジストパターンの最も膜厚の薄い部分を除去する工程と、
(d−4)前記1回目のアッシング後の前記複数のレジストパターンを用いて、前記導電膜に対するパターニングを行い、前記チャネル領域に対応する部分の上部の前記導電膜を除去する工程と、
(d−5)O2ガスプラズマを用いて前記複数のレジストパターンに対する2回目のアッシングを行い、前記複数のレジストパターンの膜厚をさらに減じると共に、前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して前記半導体領域とする工程と、
(d−6)前記2回目のアッシング後の前記複数のレジストパターンを用いて、前記導電膜に対するパターニングを行い、前記ソース電極および前記ドレイン電極を形成すると共に、前記ドレイン電極の下部に連続する前記酸化物透明膜上の前記導電膜を除去して前記画素電極とする工程と、を含む、請求項14記載の薄膜トランジスタ基板の製造方法。 - 前記工程(d−1)は、
前記ソース電極から延在するソース配線およびその下部の前記酸化物透明膜が残るように前記複数のレジストパターンを形成する、請求項15記載の薄膜トランジスタ基板の製造方法。 - 画素が複数マトリックス状に配列された薄膜トランジスタ基板の製造方法であって、
(a)基板上にゲート電極および共通電極を選択的に形成する工程と、
(b)前記ゲート電極および前記共通電極を覆うようにゲート絶縁膜を形成する工程と、
(c)前記ゲート絶縁膜上に酸化物透明膜とn型不純物を含むn型Si膜の積層膜を形成する工程と、
(d)前記n型Si膜上に互いに離間するようにソース電極およびドレイン電極を形成すると共に、前記ドレイン電極に電気的に接続された光透過型の画素電極を形成し、かつ前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して半導体領域とし薄膜トランジスタのチャネル領域とする工程と、を備え、
前記工程(d)は、
1回の写真製版工程で形成した、複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを用いて前記ソース電極、前記ドレイン電極および前記画素電極を形成する工程を含む、薄膜トランジスタ基板の製造方法。 - 前記工程(d)は、
(d−1)前記n型Si膜上を含む前記基板の全面に導電膜を形成し、該導電膜上にハーフトーン露光により複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを形成する工程と、
(d−2)前記複数のレジストパターンを用いて、前記導電膜、前記n型Si膜および前記酸化物透明膜に対するパターニングを行い、前記複数のレジストパターンで覆われない前記導電膜、前記n型Si膜および前記酸化物透明膜を除去する工程と、
前記工程(d−2)の後、
(d−3)O2ガスプラズマを用いて前記複数のレジストパターンに対する1回目のアッシングを行い、前記複数のレジストパターンの膜厚を減じて、前記チャネル領域に対応する部分の上部の前記複合レジストパターンの最も膜厚の薄い部分を除去する工程と、
(d−4)前記1回目のアッシング後の前記複数のレジストパターンを用いて、前記導電膜および前記n型Si膜に対するパターニングを行い、前記チャネル領域に対応する部分の上部の前記導電膜および前記n型Si膜を除去する工程と、
(d−5)O2ガスプラズマを用いて前記複数のレジストパターンに対する2回目のアッシングを行い、前記複数のレジストパターンの膜厚をさらに減じると共に、前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して前記半導体領域とする工程と、
(d−6)前記2回目のアッシング後の前記複数のレジストパターンを用いて、前記導電膜および前記n型Si膜に対するパターニングを行い、前記ソース電極および前記ドレイン電極を形成すると共に、前記ドレイン電極の下部に連続する前記酸化物透明膜上の前記導電膜および前記n型Si膜を除去して前記画素電極とする工程と、を含む、請求項17記載の薄膜トランジスタ基板の製造方法。 - 前記工程(d−1)は、
前記ソース電極から延在するソース配線およびその下部の前記n型Si膜および前記酸化物透明膜が残るように前記複数のレジストパターンを形成する、請求項18記載の薄膜トランジスタ基板の製造方法。 - 前記工程(c)は、
前記酸化物透明膜と前記n型Si膜の積層膜を選択的に形成する工程を含み、
前記工程(d)は、
(d−1)前記n型Si膜上を含む前記基板の全面に導電膜を形成し、該導電膜上にハーフトーン露光により複数の異なる膜厚を備えた複合レジストパターンを含む複数のレジストパターンを形成する工程と、
(d−2)前記複数のレジストパターンを用いて、前記導電膜および前記n型Si膜に対する1回目のパターニングを行い、前記チャネル領域に対応する部分の上部を含めて、前記複数のレジストパターンで覆われない前記導電膜および前記n型Si膜を除去する工程と、
前記工程(d−2)の後、
(d−3)O2ガスプラズマを用いて前記複数のレジストパターンをアッシングして、前記複数のレジストパターンの膜厚を減じると共に、前記ソース電極と前記ドレイン電極との間の領域の下層に対応する前記酸化物透明膜の部分を酸化処理して前記半導体領域とする工程と、
(d−4)アッシング後の前記複数のレジストパターンを用いて、前記導電膜および前記n型Si膜に対する2回目のパターニングを行い、前記ソース電極および前記ドレイン電極を形成すると共に、前記ドレイン電極の下部に連続する前記酸化物透明膜上の前記導電膜および前記n型Si膜を除去して前記画素電極とする工程と、を含む、請求項17記載の薄膜トランジスタ基板の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014139677A JP6436660B2 (ja) | 2014-07-07 | 2014-07-07 | 薄膜トランジスタ基板およびその製造方法 |
US14/755,984 US9543329B2 (en) | 2014-07-07 | 2015-06-30 | Thin film transistor substrate and method for manufacturing the same |
US15/254,636 US10050059B2 (en) | 2014-07-07 | 2016-09-01 | Thin film transistor substrate and method for manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014139677A JP6436660B2 (ja) | 2014-07-07 | 2014-07-07 | 薄膜トランジスタ基板およびその製造方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016018036A JP2016018036A (ja) | 2016-02-01 |
JP2016018036A5 JP2016018036A5 (ja) | 2017-08-17 |
JP6436660B2 true JP6436660B2 (ja) | 2018-12-12 |
Family
ID=55017568
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014139677A Active JP6436660B2 (ja) | 2014-07-07 | 2014-07-07 | 薄膜トランジスタ基板およびその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US9543329B2 (ja) |
JP (1) | JP6436660B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6394325B2 (ja) * | 2014-11-26 | 2018-09-26 | 富士通株式会社 | ネットワーク制御方法,通信装置,および通信システム |
US9653488B2 (en) * | 2015-01-14 | 2017-05-16 | Hannstar Display (Nanjing) Corporation | Semiconductor device and manufacturing method thereof |
US20200194572A1 (en) * | 2016-11-23 | 2020-06-18 | Shenzhen Royole Technologies Co., Ltd. | ARRAY SUBSTRATE AND METHOD FOR MANUFACTURING ARRAY SUBSTRATE (As Amended) |
KR20180078018A (ko) * | 2016-12-29 | 2018-07-09 | 엘지디스플레이 주식회사 | 전계 발광 표시 장치 및 그 제조 방법 |
CN108054140B (zh) * | 2017-12-06 | 2020-11-06 | 深圳市华星光电技术有限公司 | Ffs模式阵列基板的制造方法 |
JP2019117342A (ja) * | 2017-12-27 | 2019-07-18 | シャープ株式会社 | アクティブマトリックス基板、アクティブマトリックス基板の製造方法および液晶表示装置 |
CN109494231B (zh) * | 2018-11-14 | 2020-10-30 | 昆山龙腾光电股份有限公司 | 薄膜晶体管阵列基板及其制作方法、以及液晶显示面板 |
JP7284613B2 (ja) * | 2019-03-29 | 2023-05-31 | シャープ株式会社 | アクティブマトリクス基板およびその製造方法 |
CN110600424B (zh) * | 2019-08-20 | 2023-08-01 | 武汉华星光电技术有限公司 | 阵列基板的制备方法及阵列基板 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08201851A (ja) * | 1995-01-31 | 1996-08-09 | Sharp Corp | アクティブマトリクス基板 |
JP3208658B2 (ja) | 1997-03-27 | 2001-09-17 | 株式会社アドバンスト・ディスプレイ | 電気光学素子の製法 |
US6449026B1 (en) | 1999-06-25 | 2002-09-10 | Hyundai Display Technology Inc. | Fringe field switching liquid crystal display and method for manufacturing the same |
US6838696B2 (en) | 2000-03-15 | 2005-01-04 | Advanced Display Inc. | Liquid crystal display |
JP2001339072A (ja) | 2000-03-15 | 2001-12-07 | Advanced Display Inc | 液晶表示装置 |
WO2003040441A1 (en) | 2001-11-05 | 2003-05-15 | Japan Science And Technology Agency | Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
JP4483235B2 (ja) | 2003-09-01 | 2010-06-16 | カシオ計算機株式会社 | トランジスタアレイ基板の製造方法及びトランジスタアレイ基板 |
JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
JP4404881B2 (ja) | 2006-08-09 | 2010-01-27 | 日本電気株式会社 | 薄膜トランジスタアレイ、その製造方法及び液晶表示装置 |
JP2008072011A (ja) | 2006-09-15 | 2008-03-27 | Toppan Printing Co Ltd | 薄膜トランジスタの製造方法 |
KR100759086B1 (ko) * | 2007-02-23 | 2007-09-19 | 실리콘 디스플레이 (주) | 국부 산화를 이용한 박막 트랜지스터 제조 방법 및 투명박막 트랜지스터 |
TWI549198B (zh) * | 2008-12-26 | 2016-09-11 | 半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
JP2011029373A (ja) | 2009-07-24 | 2011-02-10 | Sharp Corp | 薄膜トランジスタ基板及びその製造方法 |
CN102473362B (zh) | 2009-07-24 | 2013-06-05 | 夏普株式会社 | 薄膜晶体管基板的制造方法 |
KR101746198B1 (ko) * | 2009-09-04 | 2017-06-12 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시장치 및 전자기기 |
JP5352391B2 (ja) * | 2009-09-14 | 2013-11-27 | 株式会社ジャパンディスプレイ | 表示装置 |
KR20210043743A (ko) * | 2009-12-04 | 2021-04-21 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
KR20190000365A (ko) * | 2010-02-26 | 2019-01-02 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치를 제작하기 위한 방법 |
WO2012008080A1 (ja) * | 2010-07-14 | 2012-01-19 | シャープ株式会社 | 薄膜トランジスタ基板 |
US8883556B2 (en) * | 2010-12-28 | 2014-11-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
WO2012090799A1 (en) * | 2010-12-28 | 2012-07-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
WO2012117439A1 (ja) * | 2011-02-28 | 2012-09-07 | パナソニック株式会社 | 薄膜半導体装置及びその製造方法 |
US8900914B2 (en) * | 2011-06-06 | 2014-12-02 | Sharp Kabushiki Kaisha | TFT substrate and method for manufacturing same |
JP2013051328A (ja) * | 2011-08-31 | 2013-03-14 | Japan Display Central Co Ltd | アクティブマトリックス型表示素子およびその製造方法 |
US9048265B2 (en) * | 2012-05-31 | 2015-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device comprising oxide semiconductor layer |
JP5979781B2 (ja) * | 2012-06-07 | 2016-08-31 | パナソニック液晶ディスプレイ株式会社 | 表示装置及び表示装置の製造方法 |
CN102790012A (zh) * | 2012-07-20 | 2012-11-21 | 京东方科技集团股份有限公司 | 阵列基板的制造方法及阵列基板、显示装置 |
CN104685635B (zh) * | 2012-10-01 | 2017-05-17 | 夏普株式会社 | 半导体装置 |
-
2014
- 2014-07-07 JP JP2014139677A patent/JP6436660B2/ja active Active
-
2015
- 2015-06-30 US US14/755,984 patent/US9543329B2/en active Active
-
2016
- 2016-09-01 US US15/254,636 patent/US10050059B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2016018036A (ja) | 2016-02-01 |
US20160372501A1 (en) | 2016-12-22 |
US9543329B2 (en) | 2017-01-10 |
US20160005770A1 (en) | 2016-01-07 |
US10050059B2 (en) | 2018-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6436660B2 (ja) | 薄膜トランジスタ基板およびその製造方法 | |
CN107636841B (zh) | 有源矩阵基板及其制造方法和使用有源矩阵基板的显示装置 | |
JP6230253B2 (ja) | Tftアレイ基板およびその製造方法 | |
US9461077B2 (en) | Active matrix substrate and method for manufacturing the same | |
JP6238712B2 (ja) | 薄膜トランジスタ基板およびその製造方法 | |
JP6903503B2 (ja) | 薄膜トランジスタ基板、液晶表示装置および薄膜トランジスタ基板の製造方法 | |
JP5717546B2 (ja) | 薄膜トランジスタ基板およびその製造方法 | |
US10128270B2 (en) | Active matrix substrate and manufacturing method of the same | |
US9876039B2 (en) | Thin-film transistor substrate, thin-film transistor substrate manufacturing method, and liquid crystal display | |
JP6501514B2 (ja) | 薄膜トランジスタ基板およびその製造方法 | |
US9786694B2 (en) | Display device and manufacturing method thereof | |
JP6025595B2 (ja) | 薄膜トランジスタの製造方法 | |
JP6478819B2 (ja) | 薄膜トランジスタ基板およびその製造方法 | |
WO2018189943A1 (ja) | 薄膜トランジスタ基板及びその製造方法 | |
JP6584157B2 (ja) | 薄膜トランジスタ、薄膜トランジスタ基板、液晶表示装置及び薄膜トランジスタの製造方法 | |
JP2019102652A (ja) | 薄膜トランジスタ基板および薄膜トランジスタ基板の製造方法 | |
JP2016111034A (ja) | 薄膜トランジスタ基板およびその製造方法と液晶表示装置 | |
JP6120794B2 (ja) | 薄膜トランジスタ基板およびその製造方法 | |
JP6395974B1 (ja) | 薄膜トランジスタ基板及びその製造方法 | |
WO2018150620A1 (ja) | 薄膜トランジスタ、薄膜トランジスタ基板、液晶表示装置、及び、薄膜トランジスタ基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170705 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170705 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180320 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180322 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180510 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181016 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181113 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6436660 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |