JP6003420B2 - 回路システムおよび半導体装置 - Google Patents
回路システムおよび半導体装置 Download PDFInfo
- Publication number
- JP6003420B2 JP6003420B2 JP2012196355A JP2012196355A JP6003420B2 JP 6003420 B2 JP6003420 B2 JP 6003420B2 JP 2012196355 A JP2012196355 A JP 2012196355A JP 2012196355 A JP2012196355 A JP 2012196355A JP 6003420 B2 JP6003420 B2 JP 6003420B2
- Authority
- JP
- Japan
- Prior art keywords
- power
- circuit
- power supply
- memory
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
- Semiconductor Integrated Circuits (AREA)
- Memory System (AREA)
Description
第1実施形態の回路システムは、複数のメモリブロック11A−11Dと、電源スイッチユニット12と、論理回路(プロセッサ)21と、動作電源供給回路22と、基板電源供給回路23と、制御回路24と、クロック回路25と、温度センサ26と、を有する。
第2実施形態の回路システムは、2個の論理回路(プロセッサ)21Aおよび21Bと、論理回路(プロセッサ)21Aおよび21Bに対応して2個の電源スイッチ12Eおよび12Fと、を有することが、第1実施形態の回路システムと異なる。言い換えれば、第2実施形態の回路システムは、第2実施形態の回路システムにおいて、マルチプロセッサ構成とし、各プロセッサに対する動作電源の供給制御を可能にしたものである。プロセッサ21Aおよび21Bは、高負荷状態の時には、両方に動作電源が供給されて動作状態となり、高い処理能力で処理を実行するが、低負荷状態の時には、一方にのみ動作電源が供給されて動作状態となり、比較的に低い処理能力で処理を実行する。また、両方のプロセッサへの動作電源の供給を停止して、メモリブロックの一部または全部で記憶したデータを保持するような状態を取り得るようにしてもよい。
第3実施形態の回路システムは、第2実施形態の回路システムと類似の構成を有するが、電源スイッチ12Eおよび12Fを設けずに、ゲーティッドクロックバッファ13Aおよび13Bを設けたことが異なる。ゲーティッドクロックバッファ13Aおよび13Bは、論理回路(プロセッサ)21Aおよび21Bに対応して設けられ、クロック回路25からプロセッサ21Aおよび21BへのクロックCKの供給/遮断を制御する。
11 メモリユニット
11A−11D メモリブロック
12 電源スイッチユニット
12A−12F 電源スイッチ
13A、13B ゲーティッドクロックバッファ
21、21A、21B 論理回路(プロセッサ)
22 動作電源供給回路
23 基板電源供給回路
24 制御回路
25 クロック回路
26 温度センサ
Claims (10)
- 複数のメモリブロックと、
動作電源および基板電源を前記複数のメモリブロックへ供給する電源回路と、
前記電源回路から前記複数のメモリブロックのそれぞれへ前記動作電源を供給するか否かを個別に制御する複数のメモリ動作電源スイッチと、
前記電源回路および前記複数のメモリ動作電源スイッチを制御する制御回路と、を備え、
前記制御回路は、前記複数のメモリ動作電源スイッチの供給/遮断状態に応じて、前記動作電源および基板電源が供給されるメモリブロックに対して前記電源回路が供給する前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする回路システム。 - 前記複数のメモリブロックは、共通のデータバスに接続されていることを特徴とする請求項1記載の回路システム。
- 前記回路システム内の各部が同期して動作するクロックを供給するクロック回路を備えることを特徴とする請求項2記載の回路システム。
- 前記共通のデータバスを介して前記複数のメモリブロックに接続される少なくとも1つの論理回路ブロックと、
前記電源回路から前記少なくとも1つの論理回路ブロックへ前記動作電源を供給するか否かを個別に制御する複数の論理動作電源スイッチと、を備え、
前記電源回路は、前記少なくとも1つの論理回路ブロックに前記基板電源を供給し、
前記制御回路は、前記複数のメモリ動作電源スイッチおよび前記少なくとも1つの論理動作電源スイッチの供給/遮断の状態に応じて、前記動作電源および基板電源が供給されるメモリブロックと論理回路ブロックとに対して前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする請求項3記載の回路システム。 - 前記共通のデータバスを介して前記複数のメモリブロックに接続される少なくとも1つの論理回路ブロックと、
前記クロック回路から前記少なくとも1つの論理回路ブロックのそれぞれへ前記クロックを供給するか否かを個別に制御する少なくとも1つのクロックスイッチと、を備え、
前記制御回路は、前記クロック回路および前記少なくとも1つのクロックスイッチを制御し、
前記制御回路は、前記複数のメモリ動作電源スイッチおよび前記少なくとも1つのクロックスイッチの供給/遮断の状態に応じて、前記動作電源および基板電源が供給されるメモリブロックと論理回路ブロックとに対して前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする請求項3記載の回路システム。 - 前記回路システムの温度を検出する温度センサを備え、
前記制御回路は、前記複数のメモリ動作電源スイッチの供給/遮断状態および前記温度センサの検出した温度に応じて、前記電源回路が供給する前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする請求項1から3のいずれか1項記載の回路システム。 - 前記回路システムの温度を検出する温度センサを備え、
前記制御回路は、前記複数のメモリ動作電源スイッチおよび前記少なくとも1つのクロックスイッチの供給/遮断状態、および前記温度センサの検出した温度に応じて、前記電源回路が供給する前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする請求項4または5記載の回路システム。 - 前記制御回路は、前記複数のメモリ動作電源スイッチの供給/遮断状態および前記クロック回路の供給するクロックの周波数に応じて、前記電源回路が供給する前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする請求項3記載の回路システム。
- 前記制御回路は、前記複数のメモリ動作電源スイッチおよび前記少なくとも1つのクロックスイッチの供給/遮断状態、前記温度センサの検出した温度および前記クロック回路の供給するクロックの周波数に応じて、前記電源回路が供給する前記動作電源の電圧および前記基板電源の電圧を変化させることを特徴とする請求項7記載の回路システム。
- 請求項1から9のいずれか1項に記載の回路システムを含む半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012196355A JP6003420B2 (ja) | 2012-09-06 | 2012-09-06 | 回路システムおよび半導体装置 |
US13/939,344 US9310878B2 (en) | 2012-09-06 | 2013-07-11 | Power gated and voltage biased memory circuit for reducing power |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012196355A JP6003420B2 (ja) | 2012-09-06 | 2012-09-06 | 回路システムおよび半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014052801A JP2014052801A (ja) | 2014-03-20 |
JP6003420B2 true JP6003420B2 (ja) | 2016-10-05 |
Family
ID=50189167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012196355A Expired - Fee Related JP6003420B2 (ja) | 2012-09-06 | 2012-09-06 | 回路システムおよび半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9310878B2 (ja) |
JP (1) | JP6003420B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9704593B2 (en) | 2014-10-30 | 2017-07-11 | Kabushiki Kaisha Toshiba | Data storage device including nonvolatile memory in which on/off state of power source voltage is controlled |
KR102581808B1 (ko) | 2014-12-18 | 2023-09-21 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치, 센서 장치, 및 전자 기기 |
US10447461B2 (en) * | 2015-12-01 | 2019-10-15 | Infineon Technologies Austria Ag | Accessing data via different clocks |
JP2018019152A (ja) * | 2016-07-26 | 2018-02-01 | ルネサスエレクトロニクス株式会社 | 電源制御コントローラ、半導体装置及び半導体システム |
KR102652805B1 (ko) | 2018-03-12 | 2024-04-01 | 에스케이하이닉스 주식회사 | 파워 게이팅 회로 및 그 제어 시스템 |
US10955905B2 (en) * | 2018-04-11 | 2021-03-23 | North Sea Investment Company Ltd. | Apparatus for true power shedding via switchable electrical connections |
JP7109973B2 (ja) * | 2018-04-13 | 2022-08-01 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR102663815B1 (ko) * | 2018-06-01 | 2024-05-07 | 삼성전자주식회사 | 컴퓨팅 장치 및 이의 동작 방법 |
US20240192758A1 (en) * | 2021-04-28 | 2024-06-13 | Tohoku University | Computation processing device |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04329663A (ja) | 1991-04-30 | 1992-11-18 | Kawasaki Steel Corp | 半導体記憶装置 |
US5504909A (en) * | 1994-01-21 | 1996-04-02 | Electronics Products Company | Power management apparatus collocated on the same integrated circuit as the functional unit that it manages |
JPH08329674A (ja) * | 1995-06-02 | 1996-12-13 | Hitachi Ltd | 半導体装置 |
JPH09212416A (ja) * | 1995-11-30 | 1997-08-15 | Toshiba Corp | 計算機システムおよび計算機システムの電力管理方法 |
US5901103A (en) * | 1997-04-07 | 1999-05-04 | Motorola, Inc. | Integrated circuit having standby control for memory and method thereof |
JP2000149561A (ja) | 1998-11-12 | 2000-05-30 | Hitachi Ltd | 半導体集積回路装置 |
JP2000214966A (ja) * | 1999-01-20 | 2000-08-04 | Ricoh Co Ltd | 携帯型情報処理装置 |
JP3367519B2 (ja) * | 1999-12-03 | 2003-01-14 | 日本電気株式会社 | 半導体記憶装置及びそのテスト方法 |
JP2002041445A (ja) * | 2000-05-19 | 2002-02-08 | Matsushita Electric Ind Co Ltd | 高性能dmaコントローラ |
JP2002026803A (ja) * | 2000-07-12 | 2002-01-25 | Fujitsu Ltd | 携帯無線端末装置 |
JP2003132683A (ja) * | 2001-10-23 | 2003-05-09 | Hitachi Ltd | 半導体装置 |
US6934865B2 (en) * | 2002-07-09 | 2005-08-23 | University Of Massachusetts | Controlling a processor resource based on a compile-time prediction of number of instructions-per-cycle that will be executed across plural cycles by the processor |
JP2005303458A (ja) * | 2004-04-07 | 2005-10-27 | Sharp Corp | 通信装置、バッファメモリ管理方法、電子機器、通信端末、バッファメモリ管理プログラム、および記録媒体 |
WO2006073176A1 (ja) | 2005-01-06 | 2006-07-13 | Nec Corporation | 半導体集積回路装置 |
JP2008004249A (ja) * | 2006-05-24 | 2008-01-10 | Renesas Technology Corp | 半導体集積回路装置 |
US20080120514A1 (en) * | 2006-11-10 | 2008-05-22 | Yehea Ismail | Thermal management of on-chip caches through power density minimization |
US20080197914A1 (en) | 2007-02-15 | 2008-08-21 | Daniel Shimizu | Dynamic leakage control using selective back-biasing |
US8004920B2 (en) * | 2007-05-29 | 2011-08-23 | Micron Technology, Inc. | Power saving memory apparatus, systems, and methods |
TWI345690B (en) * | 2007-10-05 | 2011-07-21 | Ind Tech Res Inst | System on a chip and power gating circuit thereof |
US20100073068A1 (en) * | 2008-09-22 | 2010-03-25 | Hanwoo Cho | Functional block level thermal control |
JP2010108381A (ja) * | 2008-10-31 | 2010-05-13 | Fujitsu Ltd | 集積回路、集積回路の制御方法および半導体デバイス |
US7760009B2 (en) * | 2008-12-04 | 2010-07-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Power-down circuit with self-biased compensation circuit |
JP5505195B2 (ja) * | 2010-08-20 | 2014-05-28 | 富士通株式会社 | メモリの制御装置、及び制御方法 |
JP2012089182A (ja) * | 2010-10-15 | 2012-05-10 | Panasonic Corp | 半導体記憶装置 |
US9377830B2 (en) * | 2011-12-30 | 2016-06-28 | Samsung Electronics Co., Ltd. | Data processing device with power management unit and portable device having the same |
-
2012
- 2012-09-06 JP JP2012196355A patent/JP6003420B2/ja not_active Expired - Fee Related
-
2013
- 2013-07-11 US US13/939,344 patent/US9310878B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20140068305A1 (en) | 2014-03-06 |
JP2014052801A (ja) | 2014-03-20 |
US9310878B2 (en) | 2016-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6003420B2 (ja) | 回路システムおよび半導体装置 | |
US7622955B2 (en) | Power savings with a level-shifting boundary isolation flip-flop (LSIFF) and a clock controlled data retention scheme | |
US8769332B2 (en) | Regional clock gating and dithering | |
EP3644505B1 (en) | Electronic circuit providing different hysteresis in two operation modes | |
US11005459B1 (en) | Efficient retention flop utilizing different voltage domain | |
JP2010519612A (ja) | 選択的なバックバイアスを使用する動的リーク制御回路 | |
JP2008098774A (ja) | 半導体集積回路装置 | |
JP2005157620A (ja) | 半導体集積回路 | |
JP2004500717A (ja) | 種々の動作モードを具備する集積回路およびそのための方法 | |
JPH11353877A (ja) | 同期式dram半導体装置 | |
US7649385B2 (en) | Logic with state retentive sleep mode | |
JP2007536771A (ja) | 低漏出のデータ保持回路 | |
TWI533113B (zh) | 用於電子系統之接續供電之競爭防止 | |
US9000834B2 (en) | Digital power gating with global voltage shift | |
KR20230021242A (ko) | 저전력 리텐션 플립 플롭 | |
US20190089337A1 (en) | Flop Circuit with Integrated Clock Gating Circuit | |
US20170287534A1 (en) | Sub-threshold enabled flash memory system | |
US20060061383A1 (en) | On-chip power regulator for ultra low leakage current | |
KR20230010470A (ko) | 저전력 리텐션 플립플롭 | |
US7525371B2 (en) | Multi-threshold CMOS system and methods for controlling respective blocks | |
JP2006048304A (ja) | マイクロコンピュータ | |
JP2006222952A (ja) | マルチ−しきいcmosシステム及び複数個のブロックを制御する方法 | |
JP7490786B2 (ja) | 制御回路及び半導体メモリ | |
KR20190063879A (ko) | 반도체 장치 | |
JP5574461B2 (ja) | 半導体集積回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150512 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160413 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160524 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160809 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160822 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6003420 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |