[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5525778B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP5525778B2
JP5525778B2 JP2009180311A JP2009180311A JP5525778B2 JP 5525778 B2 JP5525778 B2 JP 5525778B2 JP 2009180311 A JP2009180311 A JP 2009180311A JP 2009180311 A JP2009180311 A JP 2009180311A JP 5525778 B2 JP5525778 B2 JP 5525778B2
Authority
JP
Japan
Prior art keywords
layer
thin film
film transistor
wiring
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009180311A
Other languages
English (en)
Other versions
JP2010062543A (ja
JP2010062543A5 (ja
Inventor
舜平 山崎
秀和 宮入
健吾 秋元
康次郎 白石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2009180311A priority Critical patent/JP5525778B2/ja
Publication of JP2010062543A publication Critical patent/JP2010062543A/ja
Publication of JP2010062543A5 publication Critical patent/JP2010062543A5/ja
Application granted granted Critical
Publication of JP5525778B2 publication Critical patent/JP5525778B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO

Landscapes

  • Power Engineering (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

チャネル形成領域に酸化物半導体膜を用いた薄膜トランジスタ(以下、TFTという)で構成された回路を有する半導体装置およびその作製方法に関する。例えば、液晶表示パネルに代表される電気光学装置や有機発光素子を有する発光表示装置を部品として搭載した電子機器に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
近年、マトリクス状に配置された表示画素毎にTFTからなるスイッチング素子を設けたアクティブマトリクス型の表示装置(液晶表示装置や発光表示装置や電気泳動式表示装置)が盛んに開発されている。アクティブマトリクス型の表示装置は、画素(又は1ドット)毎にスイッチング素子が設けられており、単純マトリクス方式に比べて画素密度が増えた場合に低電圧駆動できるので有利である。
また、チャネル形成領域に酸化物半導体膜を用いて薄膜トランジスタ(TFT)などを作製し、電子デバイスや光デバイスに応用する技術が注目されている。例えば、酸化物半導体膜として酸化亜鉛(ZnO)を用いるTFTや、InGaO(ZnO)を用いるTFTが挙げられる。これらの酸化物半導体膜を用いたTFTを、透光性を有する基板上に形成し、画像表示装置のスイッチング素子などに用いる技術が特許文献1および特許文献2で開示されている。
特開2007−123861号公報 特開2007−96055号公報
チャネル形成領域に酸化物半導体膜を用いる薄膜トランジスタには、動作速度が速く、製造工程が比較的簡単であり、十分な信頼性が求められている。
薄膜トランジスタを形成するにあたり、ソース電極およびドレイン電極は、低抵抗な金属材料を用いる。特に、大面積の表示を行う表示装置を製造する際、配線の抵抗による信号の遅延問題が顕著になってくる。従って、配線や電極の材料としては、電気抵抗値の低い金属材料を用いることが望ましい。電気抵抗値の低い金属材料からなるソース電極およびドレイン電極と、酸化物半導体膜とが直接接する薄膜トランジスタ構造とすると、コンタクト抵抗が高くなる恐れがある。コンタクト抵抗が高くなる原因は、ソース電極およびドレイン電極と、酸化物半導体膜との接触面でショットキー接合が形成されることが要因の一つと考えられる。
加えて、ソース電極およびドレイン電極と、酸化物半導体膜とが直接接する部分には容量が形成され、周波数特性(f特性と呼ばれる)が低くなり、薄膜トランジスタの高速動作を妨げる恐れがある。
本発明の一態様は、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)を含む酸化物半導体膜を用いる薄膜トランジスタにおいて、ソース電極またはドレイン電極のコンタクト抵抗を低減した薄膜トランジスタおよびその作製方法を提供することを課題の一つとする。
また、In、Ga、およびZnを含む酸化物半導体膜を用いる薄膜トランジスタの動作特性や信頼性を向上させることも課題の一つとする。
また、In、Ga、およびZnを含む酸化物半導体膜を用いる薄膜トランジスタの電気特性のバラツキを低減することも課題の一つとする。特に、液晶表示装置においては、個々の素子間でのバラツキが大きい場合、そのTFT特性のバラツキに起因する表示むらが発生する恐れがある。
また、発光素子を有する表示装置においても、画素電極に一定の電流が流れるように配置されたTFT(駆動回路または画素に配置される発光素子に電流を供給するTFT)のオン電流(Ion)のバラツキが大きい場合、表示画面において輝度のバラツキが生じる恐れがある。
本発明の一態様は、半導体層としてIn、Ga、およびZnを含む酸化物半導体膜を用い、半導体層とソース電極層およびドレイン電極層との間にバッファ層が設けられた逆スタガ型(ボトムゲート構造)の薄膜トランジスタを含むことを要旨とする。
本明細書において、In、Ga、およびZnを含む酸化物半導体膜を用いて形成された半導体層を「IGZO半導体層」とも記す。
ソース電極層とIGZO半導体層とはオーミック性のコンタクトが必要であり、さらに、そのコンタクト抵抗は極力低減することが望まれる。同様に、ドレイン電極層とIGZO半導体層とはオーミック性のコンタクトが必要であり、さらに、そのコンタクト抵抗は極力低減することが望まれる。
そこで、ソース電極層およびドレイン電極層とIGZO半導体層との間に、IGZO半導体層よりもキャリア濃度の高いバッファ層を意図的に設けることによってオーミック性のコンタクトを形成する。
バッファ層としては、n型の導電型を有する金属酸化物を用いる。金属酸化物として、例えば酸化チタン、酸化モリブデン、酸化亜鉛、酸化インジウム、酸化タングステン、酸化マグネシウム、酸化カルシウム、酸化錫等を用いることができる。バッファ層にはn型またはp型の導電型を付与する不純物を含ませてもよい。不純物元素としては、インジウム、ガリウム、アルミニウム、亜鉛、錫などを用いることができる。
バッファ層のキャリア濃度はIGZO半導体層よりも高く導電性に優るため、ソース電極もしくはドレイン電極と半導体層が直接接合する場合に比べ、接触抵抗を低減することがきる。
バッファ層は、ドレイン領域またはソース領域とも呼ぶことができる。
薄膜トランジスタの電気特性のバラツキを低減するためには、IGZO半導体層はアモルファス状態であることが好ましい。
本明細書で開示する半導体装置の一形態は、ゲート電極層と、該ゲート電極層上にゲート絶縁層と、該ゲート絶縁層上にソース電極層およびドレイン電極層と、ソース電極層およびドレイン電極層上にn型の導電型を有するバッファ層と、該バッファ層上に半導体層とを含む薄膜トランジスタを有し、ゲート電極層と重なる半導体層の一部は、ゲート絶縁層上に接し、且つ、ソース電極層とドレイン電極層の間に設けられ、半導体層はインジウム、ガリウム、および亜鉛を含む酸化物半導体層であり、バッファ層はn型の導電型を有する金属酸化物を含み、半導体層とソース電極層およびドレイン電極層とはバッファ層を介して電気的に接続する。
本発明の一態様は、上記課題の少なくとも一つを解決する。
上記構成において、さらに、半導体層とバッファ層との間にキャリア濃度が半導体層より高く、バッファ層より低い第2のバッファ層を設けてもよい。第2のバッファ層はn層として機能する。
上記構成においてバッファ層がチタンを含むことが好ましい。また、ソース電極層およびドレイン電極層にチタン膜を用いることが好ましい。例えば、チタン膜、アルミニウム膜、チタン膜の積層を用いると低抵抗であり、かつアルミニウム膜にヒロックが発生しにくい。
また、ソース電極層の側面と、該側面と対向するドレイン電極層の側面は、バッファ層で覆われている。従って、薄膜トランジスタのチャネル長Lは、ソース電極層を覆う第1のバッファ層と、ドレイン電極層を覆う第2のバッファ層の間隔に相当する。
また、上記構造を実現するための発明の構成は、基板上にゲート電極層を形成し、該ゲート電極層上にゲート絶縁層を形成し、該ゲート絶縁層上にソース電極層およびドレイン電極層を形成し、ソース電極層およびドレイン電極層上にn型の導電型を有するバッファ層を形成し、該バッファ層上に半導体層を形成し、該半導体層はインジウム、ガリウム、および亜鉛を含む酸化物半導体層を用いて形成し、バッファ層は、n型の導電型を有する金属酸化物を用いて形成し、バッファ層のキャリア濃度は、半導体層のキャリア濃度より高く、半導体層とソース電極層およびドレイン電極層とはバッファ層を介して電気的に接続することを特徴とする半導体装置の作製方法である。
なお、上記作製方法において、半導体層の一部は、ゲート電極層と重なるゲート絶縁層上に接し、且つ、ソース電極層とドレイン電極層の間に形成する。
半導体層、n型の導電型を有するバッファ層、ソース電極層およびドレイン電極層はスパッタ法(スパッタリング法)で形成すればよい。ゲート絶縁層および半導体層は酸素雰囲気下(又は酸素90%以上、希ガス(アルゴン)10%以下)で、n型の導電型を有するバッファ層は希ガス(アルゴン)雰囲気下で成膜することが好ましい。
スパッタ法にはスパッタ用電源に高周波電源を用いるRFスパッタ法と、DCスパッタ法があり、さらにパルス的にバイアスを与えるパルスDCスパッタ法もある。RFスパッタ法は主に絶縁膜を成膜する場合に用いられ、DCスパッタ法は主に金属膜を成膜する場合に用いられる。
また、材料の異なるターゲットを複数設置できる多元スパッタ装置もある。多元スパッタ装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種類の材料を同時に放電させて成膜することもできる。
また、チャンバー内部に磁石機構を備えたマグネトロンスパッタ法を用いるスパッタ装置や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRスパッタ法を用いるスパッタ装置がある。
また、スパッタ法を用いる成膜方法として、成膜中にターゲット物質とスパッタガス成分とを化学反応させてそれらの化合物薄膜を形成するリアクティブスパッタ法や、成膜中に基板にも電圧をかけるバイアススパッタ法もある。
これら各種のスパッタ法を用いて半導体層、n型の導電型を有するバッファ層、ソース電極層およびドレイン電極層を形成する。
光電流が少なく、寄生容量が小さく、オンオフ比の高い薄膜トランジスタを得ることができ、良好な動特性を有する薄膜トランジスタを作製できる。よって、電気特性が高く信頼性のよい薄膜トランジスタを有する半導体装置を提供することができる。
本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置の作製方法を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 半導体装置のブロック図の一形態を説明する図。 信号線駆動回路の構成の一形態を説明する図。 信号線駆動回路の動作の一形態を説明するタイミングチャート。 信号線駆動回路の動作の一形態を説明するタイミングチャート。 シフトレジスタの構成の一形態を説明する図。 図10に示すフリップフロップの接続構成を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 図14に示す半導体装置の等価回路を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 本発明の一形態である半導体装置を説明する図。 電子ペーパーの使用形態を説明する図。 電子書籍の一形態を示す図。 テレビジョン装置およびデジタルフォトフレームの一形態を示す図。 遊技機の一形態を示す図。 携帯電話機の一形態を示す図。
本発明の実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。
(実施の形態1)
本実施の形態では、薄膜トランジスタおよびその作製工程について、図1および図2を用いて説明する。
本実施の形態のボトムゲート構造の薄膜トランジスタ171a、171bを図1および図2に示す。図1(A)は平面図であり、図1(B)は図1(A)における線A1−A2の断面図である。
図1において、基板100上に、ゲート電極層101、ゲート絶縁層102、ソース電極層又はドレイン電極層105a、105b、n型の導電型を有するバッファ層104a、104b、および半導体層103を有する薄膜トランジスタ171aが設けられている。
半導体層103としてIn、Ga、およびZnを含む酸化物半導体膜を用い、ソース電極層又はドレイン電極層105a、105bとIGZO半導体層である半導体層103との間に、半導体層103よりもキャリア濃度の高いバッファ層104a、104bを意図的に設けることによってオーミック性のコンタクトを形成する。
バッファ層104a、104bとしては、n型の導電型を有する金属酸化物を用いる。金属酸化物として、例えば酸化チタン、酸化モリブデン、酸化亜鉛、酸化インジウム、酸化タングステン、酸化マグネシウム、酸化カルシウム、酸化錫等を用いることができる。特に酸化チタンが好適である。バッファ層104a、104bにn型またはp型の導電型を付与する不純物元素を含ませてもよい。不純物元素としては、インジウム、ガリウム、アルミニウム、亜鉛、錫などを用いることができる。
また半導体層とバッファ層との間に、n層として機能するバッファ層よりキャリア濃度が低く半導体層よりキャリア濃度が高い第2のバッファ層を設ける場合は、第2のバッファ層のキャリア濃度を、半導体層とバッファ層のキャリア濃度の間の濃度範囲とすればよい。
バッファ層104a、104bは、n層として機能し、ドレイン領域またはソース領域とも呼ぶことができる。
図1(A)および図1(B)の薄膜トランジスタ171aの作製方法を図3(A)乃至(E)を用いて説明する。
基板100上にゲート電極層101、ゲート絶縁層102、導電膜117を形成する(図3(A)参照。)。基板100は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、若しくはアルミノシリケートガラスなど、フュージョン法やフロート法で作製される無アルカリガラス基板、セラミック基板の他、本作製工程の処理温度に耐えうる耐熱性を有するプラスチック基板等を用いることができる。また、ステンレス合金などの金属基板の表面に絶縁膜を設けた基板を適用しても良い。基板100の大きさは、320mm×400mm、370mm×470mm、550mm×650mm、600mm×720mm、680mm×880mm、730mm×920mm、1000mm×1200mm、1100mm×1250mm、1150mm×1300mm、1500mm×1800mm、1900mm×2200mm、2160mm×2460mm、2400mm×2800mm、又は2850mm×3050mm等を用いることができる。
また基板100上に下地膜として絶縁膜を形成してもよい。下地膜としては、CVD法やスパッタ法等を用いて、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜の単層、又は積層で形成すればよい。
ゲート電極層101は、チタン、モリブデン、クロム、タンタル、タングステン、アルミニウムなどの金属材料またはその合金材料を用いて形成する。ゲート電極層101は、スパッタ法や真空蒸着法で基板100上に導電膜を形成し、当該導電膜上にフォトリソグラフィ技術またはインクジェット法によりマスクを形成し、当該マスクを用いて導電膜をエッチングすることで、形成することができる。また、銀、金、銅などの導電性ナノペーストを用いてインクジェット法により吐出し焼成して、ゲート電極層101を形成することができる。なお、ゲート電極層101の密着性向上と基板や下地膜への拡散を防ぐバリアメタルとして、上記金属材料の窒化物膜を、基板100およびゲート電極層101の間に設けてもよい。また、ゲート電極層101は単層構造としても積層構造としてもよく、例えば基板100側からモリブデン膜とアルミニウム膜との積層、モリブデン膜とアルミニウムとネオジムとの合金膜との積層、チタン膜とアルミニウム膜との積層、チタン膜、アルミニウム膜およびチタン膜との積層などを用いることができる。
なお、ゲート電極層101上には半導体膜や配線を形成するので、端部をテーパーを有する形状にエッチングすることで、段差形状による配線等の段切れを防ぐことができる。
ゲート絶縁層102は、CVD法やスパッタ法等を用いて、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜で形成することができる。図2に示す薄膜トランジスタ171bはゲート絶縁層102を積層する例である。
ゲート絶縁層102として、窒化珪素膜または窒化酸化珪素膜と、酸化珪素膜または酸化窒化珪素膜との順に積層して形成することができる。なお、ゲート絶縁層を2層とせず、基板側から窒化珪素膜または窒化酸化珪素膜と、酸化珪素膜または酸化窒化珪素膜と、窒化珪素膜または窒化酸化珪素膜との順に3層積層して形成することができる。また、ゲート絶縁層を、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜の単層で形成することができる。
また、ゲート絶縁層102は酸素雰囲気下(又は酸素90%以上、希ガス(アルゴン、又はヘリウムなど)10%以下)で成膜することが好ましい。
また、ゲート絶縁層102として、プラズマCVD法によりゲート電極層101上に窒化珪素膜を形成し、窒化珪素膜上にスパッタ法により酸化珪素膜を積層してもよい。プラズマCVD法によりゲート電極層101上に窒化珪素膜と酸化珪素膜を順に積層し、酸化珪素膜上にさらにスパッタ法により酸化珪素膜を積層してもよい。
本明細書において、酸化窒化珪素膜とは、その組成として、窒素よりも酸素の含有量が多いものであって、ラザフォード後方散乱法(RBS:Rutherford Backscattering Spectrometry)および水素前方散乱法(HFS:Hydrogen Forward Scattering)を用いて測定した場合に、濃度範囲として酸素が50〜70原子%、窒素が0.5〜15原子%、Siが25〜35原子%、水素が0.1〜10原子%の範囲で含まれるものをいう。また、窒化酸化珪素膜とは、その組成として、酸素よりも窒素の含有量が多いものであって、RBSおよびHFSを用いて測定した場合に、濃度範囲として酸素が5〜30原子%、窒素が20〜55原子%、Siが25〜35原子%、水素が10〜30原子%の範囲で含まれるものをいう。但し、酸化窒化珪素膜または窒化酸化珪素膜を構成する原子の合計を100原子%としたとき、窒素、酸素、Siおよび水素の含有比率が上記の範囲内に含まれるものとする。
また、ゲート絶縁層102として、アルミニウム、イットリウム、又はハフニウムの酸化物、窒化物、酸化窒化物、又は窒化酸化物の一種又はそれらの化合物を少なくとも2種以上含む化合物を用いることもできる。
また、ゲート絶縁層102に、塩素、フッ素などのハロゲン元素を含ませてもよい。ゲート絶縁層102中のハロゲン元素の濃度は、濃度ピークにおいて1×1015atoms/cm以上1×1020atoms/cm以下とすればよい。
導電膜117は、アルミニウム、若しくは銅、シリコン、チタン、ネオジム、スカンジウム、モリブデンなどの耐熱性向上元素若しくはヒロック防止元素が添加されたアルミニウム合金の単層または積層で形成することが好ましい。また、後の工程で形成されるn型の導電型を有するバッファ層と接する側の膜を、チタン、タンタル、モリブデン、タングステン、またはこれらの元素の窒化物で形成し、その上にアルミニウムまたはアルミニウム合金を形成した積層構造としても良い。更には、アルミニウムまたはアルミニウム合金の上面および下面を、チタン、タンタル、モリブデン、タングステン、またはこれらの元素の窒化物で挟んだ積層構造としてもよい。ここでは、導電膜117として、チタン膜、アルミニウム膜、およびチタン膜の積層導電膜を用いる。
チタン膜、アルミニウム膜、チタン膜の積層を用いると低抵抗であり、かつアルミニウム膜にヒロックが発生しにくい。
また、特に、バッファ層104a、104bに接する層がチタン膜であることが好適である。
導電膜117は、スパッタ法や真空蒸着法で形成する。また、導電膜117は、銀、金、銅などの導電性ナノペーストを用いてスクリーン印刷法、インクジェット法等を用いて吐出し焼成して形成しても良い。
次に導電膜117上にマスク118を形成し、マスク118を用いてエッチングにより導電膜117を加工し、ソース電極層又はドレイン電極層105a、105bを形成する(図3(B)参照。)。
次いで、マスク118を除去し、ソース電極層又はドレイン電極層105a、105b上にn型の導電型を有する金属酸化物を含む膜を形成する。例えば、スパッタリング法又はパルスレーザー蒸着法(PLD法)により成膜することができる。ここで、ソース電極層又はドレイン電極層105a、105bの上面および側面は、n型の導電型を有する金属酸化物を含む膜で覆われ、n型の導電型を有する金属酸化物を含む膜は、ソース電極層又はドレイン電極層105a、105bを保護することができる。
次いで、n型の導電型を有する金属酸化物を含む膜上にマスク116を形成し、マスク116を用いてエッチングによりn型の導電型を有する金属酸化物を含む膜を加工し、金属酸化物を含む層115a、115bを形成する(図3(C)参照。)。例えば、酸化チタンのエッチング方法の一例として、ウェットエッチング法を挙げることができる。希釈したフッ酸、希塩酸又は希硫酸もしくは、アンモニア水と過酸化水素水と純水を1:1:5の体積比で混合した溶液をエッチャントに用いることができる。
図3(C)では、ソース電極層又はドレイン電極層105a、105bを保護するために、n型の導電型を有する金属酸化物を含む膜でソース電極層又はドレイン電極層105a、105bを覆うパターン形状としている。ただし、図3(C)に示すパターン形状に限定されず、ソース電極層又はドレイン電極層105a、105bにおいて、少なくともゲート電極に近い側の側面はn型の導電型を有する金属酸化物を含む膜で覆う必要があるが、ゲート電極に遠い側の側面は特に覆わなくともよい。ソース電極層又はドレイン電極層105a、105bにおいて、ゲート電極に近い側の側面がn型の導電型を有す金属酸化物を含む膜で覆われていない場合、側面がチャネルを形成するIGZO膜と直接接することとなり、ショットキー接合が形成され、コンタクト抵抗が高くなる恐れがある。
また、n型の導電型を有する金属酸化物を含む膜を加工するエッチングにより形成された金属酸化物を含む層115a、115bの間隔が、薄膜トランジスタのチャネル長となる。金属酸化物を含む層115a、115bの間隔が一定であり、且つその間隔がゲート電極上方に位置していれば位置ずれが生じてもほぼ同じ電気特性を得ることができるため、薄膜トランジスタのバラツキを低減することができる。また、金属酸化物を含む層115a、115bの間隔をエッチング条件によって自由に決定することができる。従来の薄膜トランジスタはソース電極層とドレイン電極層の間隔がチャネル長となるが、導電率の高い金属膜やヒロックが生じやすい金属膜を用いるため、狭い間隔とするとショートする恐れがあった。
次いで、マスク116を除去して、金属酸化物を含む層115a、115b上に半導体膜111を形成する(図3(D)参照。)。
半導体膜111としては、In、Ga、およびZnを含む酸化物半導体膜を形成する。例えば、半導体膜111として、スパッタ法を用いて、In、Ga、およびZnを含む酸化物半導体膜を膜厚50nmで形成すればよい。半導体膜111は酸素雰囲気下(又は酸素90%以上、希ガス(アルゴン、又はヘリウムなど)10%以下)で成膜することが好ましい。
半導体膜111などの酸化物半導体膜のスパッタ法以外の他の成膜方法としては、パルスレーザー蒸着法(PLD法)および電子ビーム蒸着法などの気相法を用いることができる。気相法の中でも、材料系の組成を制御しやすい点では、PLD法が、量産性の点からは、上述したようにスパッタ法が適している。
半導体膜111の具体的な成膜条件例としては、直径8インチのIn、Ga、およびZnを含む酸化物半導体ターゲットを用いて、基板とターゲットの間との距離を170mm、圧力0.4Pa、直流(DC)電源0.5kW、アルゴン又は酸素雰囲気下で成膜することができる。また、パルス直流(DC)電源を用いると、ごみが軽減でき、膜厚分布も均一となるために好ましい。
次に半導体膜111を加工するためのマスク113を形成する(図3(E)参照。)。マスク113を用いて半導体膜111をエッチングすることで、半導体層103を形成することができる。なお、半導体膜111などのIGZO半導体膜のエッチングには、クエン酸やシュウ酸などの有機酸をエッチャントに用いることができる。例えば、50nmの半導体膜111はITO07N(関東化学社製)を使い150秒でエッチング加工できる。
また、同じマスク113を用いてエッチングしてバッファ層104a、104bを形成する。このため、図1に示すように、半導体層103の端部と、バッファ層104a、104bの端部はほぼ一致する形状となる。例えば、バッファ層として酸化チタンを用いた場合、希釈したフッ酸、塩酸又は硫酸もしくは、アンモニア水と過酸化水素水と純水を1:1:5の体積比で混合した溶液をエッチャントに用いることができる。
また、半導体層103の端部をテーパーを有する形状にエッチングすることで、段差形状による配線の段切れを防ぐことができる。
この後、マスク113を除去する。以上の工程により、薄膜トランジスタ171aを形成することができる。なお、薄膜トランジスタ171aのチャネル長Lは、金属酸化物を含む層115a、115bの間隔(バッファ層104a、104bの間隔)に相当する。従って、金属酸化物を含む層115a、115bの間隔を変えずに、ソース電極層又はドレイン電極層105a、105bの間隔を広くすることができる。ソース電極層又はドレイン電極層105a、105bの間隔を広くすることにより、ヒロックが発生してソース電極層とドレイン電極層の間で短絡が生じることを防止することができる。また、ソース電極層又はドレイン電極層105a、105bの間隔を広くすることにより、ゲート電極と重なる面積を縮小してゲート電極との寄生容量を低減することができるため、良好な動特性、例えば高い周波数特性(f特性と呼ばれる)を有する薄膜トランジスタを実現できる。
さらに、薄膜トランジスタ171a上に保護膜として絶縁膜を形成してもよい。保護膜としてはゲート絶縁層と同様に形成することができる。なお、保護膜は、大気中に浮遊する有機物や金属物、水蒸気などの汚染不純物の侵入を防ぐためのものであり、緻密な膜が好ましい。例えば、薄膜トランジスタ171a上に保護膜として酸化珪素膜と窒化珪素膜との積層を形成すればよい。
また、半導体層103などの酸化物半導体膜は成膜後に加熱処理を行うことが好ましい。加熱処理は成膜後であればどの工程で行ってもよいが、成膜直後、保護膜の形成後などで行うことができる。また、他の加熱処理と兼ねて行ってもよい。また加熱温度は300℃以上400℃以下、好ましくは350℃とすればよい。加熱処理は半導体層103とバッファ層104a、104bと別工程で複数回行ってもよい。半導体層103に加熱処理を行うことにより、薄膜トランジスタの特性が向上する。具体的には、オン電流が大きくなり、トランジスタ特性のバラツキが減少する。
また、図2に示す薄膜トランジスタ171bの作製工程を図3を用いて説明する。なお、図2に示す薄膜トランジスタ171bの作製工程は、図1(B)の薄膜トランジスタ171aと作製工程が一部異なるだけであるので、その部分を以下に説明する。
図2においては、図1(B)とは、ゲート絶縁層102が2層である点と、バッファ層の端部の位置が半導体層の端部の位置と異なっている点が相違点である。
図3(E)に示すマスク113を用いてエッチングする際、半導体層103のみを選択的にエッチングし、金属酸化物を含む層115a、115bを残存させると図2に示す薄膜トランジスタ171bを得ることができる。図2においては、金属酸化物を含む層115a、115bがバッファ層として機能する。また、薄膜トランジスタ171b上にさらに層間絶縁膜を形成して、層間絶縁膜上に配線を形成する場合、コンタクトホールの底面に金属酸化物を含む層115a、115bが残存した状態であっても、配線とソース電極層およびドレイン電極層と電気的に良好な接続を行うことができる。
バッファ層(金属酸化物を含む層)を設けない、ゲート電極層、ゲート絶縁層、ソース電極層およびドレイン電極層、半導体層(In、Ga、およびZnを含む酸化物半導体層)という積層構造であると、ゲート電極層とソース電極層又はドレイン電極層との距離が近くなり、間に生じる寄生容量が増加してしまう。さらに、この寄生容量の増加は、半導体層の薄膜化によってより顕著になる。本実施の形態では、n型の導電型を有する金属酸化物を含む層というようなキャリア濃度が高いバッファ層を設ける、ゲート電極層、ゲート絶縁層、ソース電極層およびドレイン電極層、バッファ層、半導体層という積層構造を有する薄膜トランジスタとしているため、半導体層の膜厚が薄膜であっても寄生容量を抑制することができる。
本実施の形態によって、光電流が少なく、寄生容量が小さく、オンオフ比の高い薄膜トランジスタを得ることができ、良好な動特性を有する薄膜トランジスタを作製できる。よって、電気特性が高く信頼性のよい薄膜トランジスタを有する半導体装置を提供することができる。
(実施の形態2)
本実施の形態は、マルチゲート構造の薄膜トランジスタである。従って、他は実施の形態1と同様に行うことができ、実施の形態1と同一部分又は同様な機能を有する部分、および工程の繰り返しの説明は省略する。
本実施の形態では、半導体装置に用いられる薄膜トランジスタについて、図4(A)(B)および図5(A)(B)を用いて説明する。
図4(A)は、薄膜トランジスタを示す平面図であり、図4(B)は、図4(A)における線E1−E2の薄膜トランジスタ172aを示す断面図に相当する。
図4(A)(B)に示すように、基板150上に、ゲート電極層151a、151b、ゲート絶縁層152、ソース電極層又はドレイン電極層155a、155b、バッファ層154a、154b、154c、半導体層のチャネル形成領域153a、153bを含むマルチゲート構造の薄膜トランジスタ172aが設けられている。なお、マルチゲート構造の薄膜トランジスタ172aにおいて、第1のチャネル長L1は、バッファ層154a、154cの間隔に相当し、第2のチャネル長L2は、バッファ層154b、154cの間隔に相当する。
半導体層のチャネル形成領域153a、153bは、In、Ga、およびZnを含む酸化物半導体層であり、バッファ層154a、154b、154cはn型の導電型を有する金属酸化物を含む層である。ソース領域又はドレイン領域として機能するバッファ層154a、154bは、半導体層のチャネル形成領域153a、153bよりキャリア濃度が高い。
半導体層のチャネル形成領域153aと半導体層のチャネル形成領域153bとは、電気的に接続している。また、半導体層のチャネル形成領域153aはバッファ層154aを介してソース電極層又はドレイン電極層155aと、半導体層のチャネル形成領域153bはバッファ層154bを介してソース電極層又はドレイン電極層155bと電気的に接続している。
図5に他の構成のマルチゲート構造の薄膜トランジスタ172bを示す。図5(A)は、薄膜トランジスタ172bを示す平面図であり、図5(B)は、図5(A)における線F1−F2の薄膜トランジスタ172bを示す断面図に相当する。図5の薄膜トランジスタ172bにおいては、半導体層が複数に分かれており、ソース電極層又はドレイン電極層155a、155bと同工程で形成される配線層156が設けられ、半導体層153cと半導体層153dとはバッファ層154c、154dを介して配線層156によって電気的に接続されている。
なお、マルチゲート構造の薄膜トランジスタ172bにおいて、第1のチャネル長L1は、バッファ層154a、154cの間隔に相当し、第2のチャネル長L2は、バッファ層154b、154dの間隔に相当する。
このように、本発明の一形態であるマルチゲート構造の薄膜トランジスタにおいては、各ゲート電極層上に形成される半導体層は連続して設けられてもよいし、バッファ層および配線層などを介して複数の半導体層が電気的に接続して設けられてもよい。
本発明の一形態であるマルチゲート構造の薄膜トランジスタは、オフ電流が少なく、そのような薄膜トランジスタを含む半導体装置は高い電気特性および高信頼性を付与することができる。
本実施の形態では、マルチゲート構造としてゲート電極層が2つのダブルゲート構造を示したが、より多くのゲート電極層を有するトリプルゲート構造などにも適用することができる。
本実施の形態は他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態3)
本実施の形態では、半導体装置の一形態である表示装置において、同一基板上に少なくとも駆動回路の一部と、画素部に配置する薄膜トランジスタを作製する例について以下に説明する。
画素部に配置する薄膜トランジスタは、実施の形態1または実施の形態2に従って形成する。また、実施の形態1または実施の形態2に示す薄膜トランジスタはnチャネル型TFTであるため、駆動回路のうち、nチャネル型TFTで構成することができる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成する。
本発明の一形態であるアクティブマトリクス型液晶表示装置のブロック図の一形態を図6(A)に示す。図6(A)に示す表示装置は、基板5300上に表示素子を備えた画素を複数有する画素部5301と、各画素を選択する走査線駆動回路5302と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5303とを有する。
画素部5301は、信号線駆動回路5303から列方向に伸張して配置された複数の信号線S1〜Sm(図示せず。)により信号線駆動回路5303と接続され、走査線駆動回路5302から行方向に伸張して配置された複数の走査線G1〜Gn(図示せず。)により走査線駆動回路5302と接続され、信号線S1〜Sm並びに走査線G1〜Gnに対応してマトリクス状に配置された複数の画素(図示せず。)を有する。そして、各画素は、信号線Sj(信号線S1〜Smのうちいずれか一)、走査線Gi(走査線G1〜Gnのうちいずれか一)と接続される。
また、実施の形態1または実施の形態2のいずれか一に示す薄膜トランジスタは、nチャネル型TFTであり、nチャネル型TFTで構成する信号線駆動回路について図7を用いて説明する。
図7に示す信号線駆動回路は、ドライバIC5601、スイッチ群5602−1〜5602−M、第1の配線5611、第2の配線5612、第3の配線5613および配線5621−1〜5621−Mを有する。
スイッチ群5602−1〜5602−Mそれぞれは、第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cを有する。
ドライバIC5601は第1の配線5611、第2の配線5612、第3の配線5613および配線5621−1〜5621−Mに接続される。そして、スイッチ群5602−1〜5602−Mそれぞれは、第1の配線5611、第2の配線5612、第3の配線5613およびスイッチ群5602−1〜5602−Mそれぞれに対応した配線5621−1〜5621−Mに接続される。そして、配線5621−1〜5621−Mそれぞれは、第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cを介して、3つの信号線に接続される。例えば、J列目の配線5621−J(配線5621−1〜配線5621−Mのうちいずれか一)は、スイッチ群5602−Jが有する第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cを介して、信号線Sj−1、信号線Sj、信号線Sj+1に接続される。
なお、第1の配線5611、第2の配線5612、第3の配線5613には、それぞれ信号が入力される。
なお、ドライバIC5601は、単結晶基板上に形成されていることが望ましい。さらに、スイッチ群5602−1〜5602−Mは、画素部と同一基板上に形成されていることが望ましい。したがって、ドライバIC5601とスイッチ群5602−1〜5602−MとはFPCなどを介して接続するとよい。
次に、図7に示した信号線駆動回路の動作について、図8のタイミングチャートを参照して説明する。なお、図8のタイミングチャートは、i行目の走査線Giが選択されている場合のタイミングチャートを示している。さらに、i行目の走査線Giの選択期間は、第1のサブ選択期間T1、第2のサブ選択期間T2および第3のサブ選択期間T3に分割されている。さらに、図7の信号線駆動回路は、他の行の走査線が選択されている場合でも図8と同様の動作をする。
なお、図8のタイミングチャートは、J列目の配線5621−Jが第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cを介して、信号線Sj−1、信号線Sj、信号線Sj+1に接続される場合について示している。
なお、図8のタイミングチャートは、i行目の走査線Giが選択されるタイミング、第1の薄膜トランジスタ5603aのオン・オフのタイミング5703a、第2の薄膜トランジスタ5603bのオン・オフのタイミング5703b、第3の薄膜トランジスタ5603cのオン・オフのタイミング5703cおよびJ列目の配線5621−Jに入力される信号5721−Jを示している。
なお、配線5621−1〜配線5621−Mには第1のサブ選択期間T1、第2のサブ選択期間T2および第3のサブ選択期間T3において、それぞれ別のビデオ信号が入力される。例えば、第1のサブ選択期間T1において配線5621−Jに入力されるビデオ信号は信号線Sj−1に入力され、第2のサブ選択期間T2において配線5621−Jに入力されるビデオ信号は信号線Sjに入力され、第3のサブ選択期間T3において配線5621−Jに入力されるビデオ信号は信号線Sj+1に入力される。さらに、第1のサブ選択期間T1、第2のサブ選択期間T2および第3のサブ選択期間T3において、配線5621−Jに入力されるビデオ信号をそれぞれData−j−1、Data−j、Data−j+1とする。
図8に示すように、第1のサブ選択期間T1において第1の薄膜トランジスタ5603aがオンし、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cがオフする。このとき、配線5621−Jに入力されるData−j−1が、第1の薄膜トランジスタ5603aを介して信号線Sj−1に入力される。第2のサブ選択期間T2では、第2の薄膜トランジスタ5603bがオンし、第1の薄膜トランジスタ5603aおよび第3の薄膜トランジスタ5603cがオフする。このとき、配線5621−Jに入力されるData−jが、第2の薄膜トランジスタ5603bを介して信号線Sjに入力される。第3のサブ選択期間T3では、第3の薄膜トランジスタ5603cがオンし、第1の薄膜トランジスタ5603aおよび第2の薄膜トランジスタ5603bがオフする。このとき、配線5621−Jに入力されるData−j+1が、第3の薄膜トランジスタ5603cを介して信号線Sj+1に入力される。
以上のことから、図7の信号線駆動回路は、1ゲート選択期間を3つに分割することで、1ゲート選択期間中に1つの配線5621から3つの信号線にビデオ信号を入力することができる。したがって、図7の信号線駆動回路は、ドライバIC5601が形成される基板と、画素部が形成されている基板との接続数を信号線の数に比べて約1/3にすることができる。接続数が約1/3になることによって、図7の信号線駆動回路は、信頼性、歩留まりなどを向上できる。
なお、図7のように、1ゲート選択期間を複数のサブ選択期間に分割し、複数のサブ選択期間それぞれにおいて、ある1つの配線から複数の信号線それぞれにビデオ信号を入力することができれば、薄膜トランジスタの配置や数、駆動方法などは限定されない。
例えば、3つ以上のサブ選択期間それぞれにおいて1つの配線から3つ以上の信号線それぞれにビデオ信号を入力する場合は、薄膜トランジスタおよび薄膜トランジスタを制御するための配線を追加すればよい。ただし、1ゲート選択期間を4つ以上のサブ選択期間に分割すると、1つのサブ選択期間が短くなる。したがって、1ゲート選択期間は、2つ又は3つのサブ選択期間に分割されることが望ましい。
別の例として、図9のタイミングチャートに示すように、1つの選択期間をプリチャージ期間Tp、第1のサブ選択期間T1、第2のサブ選択期間T2、第3のサブ選択期間T3に分割してもよい。さらに、図9のタイミングチャートは、i行目の走査線Giが選択されるタイミング、第1の薄膜トランジスタ5603aのオン・オフのタイミング5803a、第2の薄膜トランジスタ5603bのオン・オフのタイミング5803b、第3の薄膜トランジスタ5603cのオン・オフのタイミング5803cおよびJ列目の配線5621−Jに入力される信号5821−Jを示している。図9に示すように、プリチャージ期間Tpにおいて第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cがオンする。このとき、配線5621−Jに入力されるプリチャージ電圧Vpが第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cを介してそれぞれ信号線Sj−1、信号線Sj、信号線Sj+1に入力される。第1のサブ選択期間T1において第1の薄膜トランジスタ5603aがオンし、第2の薄膜トランジスタ5603bおよび第3の薄膜トランジスタ5603cがオフする。このとき、配線5621−Jに入力されるData−j−1が、第1の薄膜トランジスタ5603aを介して信号線Sj−1に入力される。第2のサブ選択期間T2では、第2の薄膜トランジスタ5603bがオンし、第1の薄膜トランジスタ5603aおよび第3の薄膜トランジスタ5603cがオフする。このとき、配線5621−Jに入力されるData−jが、第2の薄膜トランジスタ5603bを介して信号線Sjに入力される。第3のサブ選択期間T3では、第3の薄膜トランジスタ5603cがオンし、第1の薄膜トランジスタ5603aおよび第2の薄膜トランジスタ5603bがオフする。このとき、配線5621−Jに入力されるData−j+1が、第3の薄膜トランジスタ5603cを介して信号線Sj+1に入力される。
以上のことから、図9のタイミングチャートを適用した図7の信号線駆動回路は、サブ選択期間の前にプリチャージ期間を設けることによって、信号線をプリチャージできるため、画素へのビデオ信号の書き込みを高速に行うことができる。なお、図9において、図8と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能を有する部分の詳細な説明は省略する。
また、走査線駆動回路の構成について説明する。走査線駆動回路は、シフトレジスタ、バッファを有している。また場合によってはレベルシフタを有していても良い。走査線駆動回路において、シフトレジスタにクロック信号(CLK)およびスタートパルス信号(SP)が入力されることによって、選択信号が生成される。生成された選択信号はバッファにおいて緩衝増幅され、対応する走査線に供給される。走査線には、1ライン分の画素のトランジスタのゲート電極が接続されている。そして、1ライン分の画素のトランジスタを一斉にONにしなくてはならないので、バッファは大きな電流を流すことが可能なものが用いられる。
走査線駆動回路の一部に用いるシフトレジスタの一形態について図10および図11を用いて説明する。
図10にシフトレジスタの回路構成を示す。図10に示すシフトレジスタは、複数のフリップフロップ5701−i(フリップフロップ5701−1〜5701−nのうちいずれか一)で構成される。また、第1のクロック信号、第2のクロック信号、スタートパルス信号、リセット信号が入力されて動作する。
図10のシフトレジスタの接続関係について説明する。図10のシフトレジスタは、i段目のフリップフロップ5701−i(フリップフロップ5701−1〜5701−nのうちいずれか一)は、図11に示した第1の配線5501が第7の配線5717−i−1に接続され、図11に示した第2の配線5502が第7の配線5717−i+1に接続され、図11に示した第3の配線5503が第7の配線5717−iに接続され、図11に示した第6の配線5506が第5の配線5715に接続される。
また、図11に示した第4の配線5504が奇数段目のフリップフロップでは第2の配線5712に接続され、偶数段目のフリップフロップでは第3の配線5713に接続され、図11に示した第5の配線5505が第4の配線5714に接続される。
ただし、1段目のフリップフロップ5701−1の図11に示す第1の配線5501は第1の配線5711に接続され、n段目のフリップフロップ5701−nの図11に示す第2の配線5502は第6の配線5716に接続される。
なお、第1の配線5711、第2の配線5712、第3の配線5713、第6の配線5716を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んでもよい。さらに、第4の配線5714、第5の配線5715を、それぞれ第1の電源線、第2の電源線と呼んでもよい。
次に、図10に示すフリップフロップの詳細について、図11に示す。図11に示すフリップフロップは、第1の薄膜トランジスタ5571、第2の薄膜トランジスタ5572、第3の薄膜トランジスタ5573、第4の薄膜トランジスタ5574、第5の薄膜トランジスタ5575、第6の薄膜トランジスタ5576、第7の薄膜トランジスタ5577および第8の薄膜トランジスタ5578を有する。なお、第1の薄膜トランジスタ5571、第2の薄膜トランジスタ5572、第3の薄膜トランジスタ5573、第4の薄膜トランジスタ5574、第5の薄膜トランジスタ5575、第6の薄膜トランジスタ5576、第7の薄膜トランジスタ5577および第8の薄膜トランジスタ5578は、nチャネル型トランジスタであり、ゲート・ソース間電圧(Vgs)がしきい値電圧(Vth)を上回ったとき導通状態になるものとする。
次に、図11に示すフリップフロップの接続構成について、以下に示す。
第1の薄膜トランジスタ5571の第1の電極(ソース電極またはドレイン電極の一方)が第4の配線5504に接続され、第1の薄膜トランジスタ5571の第2の電極(ソース電極またはドレイン電極の他方)が第3の配線5503に接続される。
第2の薄膜トランジスタ5572の第1の電極が第6の配線5506に接続され、第2の薄膜トランジスタ5572第2の電極が第3の配線5503に接続される。
第3の薄膜トランジスタ5573の第1の電極が第5の配線5505に接続され、第3の薄膜トランジスタ5573の第2の電極が第2の薄膜トランジスタ5572のゲート電極に接続され、第3の薄膜トランジスタ5573のゲート電極が第5の配線5505に接続される。
第4の薄膜トランジスタ5574の第1の電極が第6の配線5506に接続され、第4の薄膜トランジスタ5574の第2の電極が第2の薄膜トランジスタ5572のゲート電極に接続され、第4の薄膜トランジスタ5574のゲート電極が第1の薄膜トランジスタ5571のゲート電極に接続される。
第5の薄膜トランジスタ5575の第1の電極が第5の配線5505に接続され、第5の薄膜トランジスタ5575の第2の電極が第1の薄膜トランジスタ5571のゲート電極に接続され、第5の薄膜トランジスタ5575のゲート電極が第1の配線5501に接続される。
第6の薄膜トランジスタ5576の第1の電極が第6の配線5506に接続され、第6の薄膜トランジスタ5576の第2の電極が第1の薄膜トランジスタ5571のゲート電極に接続され、第6の薄膜トランジスタ5576のゲート電極が第2の薄膜トランジスタ5572のゲート電極に接続される。
第7の薄膜トランジスタ5577の第1の電極が第6の配線5506に接続され、第7の薄膜トランジスタ5577の第2の電極が第1の薄膜トランジスタ5571のゲート電極に接続され、第7の薄膜トランジスタ5577のゲート電極が第2の配線5502に接続される。第8の薄膜トランジスタ5578の第1の電極が第6の配線5506に接続され、第8の薄膜トランジスタ5578の第2の電極が第2の薄膜トランジスタ5572のゲート電極に接続され、第8の薄膜トランジスタ5578のゲート電極が第1の配線5501に接続される。
なお、第1の薄膜トランジスタ5571のゲート電極、第4の薄膜トランジスタ5574のゲート電極、第5の薄膜トランジスタ5575の第2の電極、第6の薄膜トランジスタ5576の第2の電極および第7の薄膜トランジスタ5577の第2の電極の接続箇所をノード5543とする。さらに、第2の薄膜トランジスタ5572のゲート電極、第3の薄膜トランジスタ5573の第2の電極、第4の薄膜トランジスタ5574の第2の電極、第6の薄膜トランジスタ5576のゲート電極および第8の薄膜トランジスタ5578の第2の電極の接続箇所をノード5544とする。
なお、第1の配線5501、第2の配線5502、第3の配線5503および第4の配線5504を、それぞれ第1の信号線、第2の信号、第3の信号線、第4の信号線と呼んでもよい。さらに、第5の配線5505を第1の電源線、第6の配線5506を第2の電源線と呼んでもよい。
また、信号線駆動回路および走査線駆動回路を実施の形態1または実施の形態2に示すnチャネル型TFTのみで作製することも可能である。実施の形態1または実施の形態2に示すnチャネル型TFTはトランジスタの移動度が大きいため、駆動回路の駆動周波数を高くすることが可能となる。また、実施の形態1または実施の形態2に示すnチャネル型TFTはn型の導電型を有する金属酸化物を含むバッファ層により寄生容量が低減されるため、周波数特性(f特性と呼ばれる)が高い。例えば、実施の形態1または実施の形態2に示すnチャネル型TFTを用いた走査線駆動回路は、高速に動作させることが出来るため、フレーム周波数を高くすること、または、黒画面挿入を実現することなども実現することが出来る。
さらに、走査線駆動回路のトランジスタのチャネル幅を大きくすることや、複数の走査線駆動回路を配置することなどによって、さらに高いフレーム周波数を実現することが出来る。複数の走査線駆動回路を配置する場合は、偶数行の走査線を駆動する為の走査線駆動回路を片側に配置し、奇数行の走査線を駆動するための走査線駆動回路をその反対側に配置することにより、フレーム周波数を高くすることを実現することが出来る。
また、本発明の一形態であるアクティブマトリクス型発光表示装置を作製する場合、少なくとも一つの画素に複数の薄膜トランジスタを配置するため、走査線駆動回路を複数配置することが好ましい。アクティブマトリクス型発光表示装置のブロック図の一形態を図6(B)に示す。
図6(B)に示す発光表示装置は、基板5400上に表示素子を備えた画素を複数有する画素部5401と、各画素を選択する第1の走査線駆動回路5402および第2の走査線駆動回路5404と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5403とを有する。
図6(B)に示す発光表示装置の画素に入力されるビデオ信号をデジタル形式とする場合、画素はトランジスタのオンとオフの切り替えによって、発光もしくは非発光の状態となる。よって、面積階調法または時間階調法を用いて階調の表示を行うことができる。面積階調法は、1画素を複数の副画素に分割し、各副画素を独立にビデオ信号に基づいて駆動させることによって、階調表示を行う駆動法である。また時間階調法は、画素が発光する期間を制御することによって、階調表示を行う駆動法である。
発光素子は、液晶素子などに比べて応答速度が高いので、液晶素子よりも時間階調法に適している。具体的に時間階調法で表示を行なう場合、1フレーム期間を複数のサブフレーム期間に分割する。そしてビデオ信号に従い、各サブフレーム期間において画素の発光素子を発光または非発光の状態にする。複数のサブフレーム期間に分割することによって、1フレーム期間中に画素が実際に発光する期間のトータルの長さを、ビデオ信号により制御することができ、階調を表示することができる。
なお、図6(B)に示す発光表示装置では、一つの画素にスイッチング用TFTと、電流制御用TFTとの2つを配置する場合、スイッチング用TFTのゲート配線である第1の走査線に入力される信号を第1の走査線駆動回路5402で生成し、電流制御用TFTのゲート配線である第2の走査線に入力される信号を第2の走査線駆動回路5404で生成している例を示しているが、第1の走査線に入力される信号と、第2の走査線に入力される信号とを、共に1つの走査線駆動回路で生成するようにしても良い。また、例えば、スイッチング素子が有する各トランジスタの数によって、スイッチング素子の動作を制御するのに用いられる第1の走査線が、各画素に複数設けられることもあり得る。この場合、複数の第1の走査線に入力される信号を、全て1つの走査線駆動回路で生成しても良いし、複数の各走査線駆動回路で生成しても良い。
また、発光表示装置においても、駆動回路のうち、nチャネル型TFTで構成することができる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成することができる。また、信号線駆動回路および走査線駆動回路を実施の形態1または実施の形態2に示すnチャネル型TFTのみで作製することも可能である。
また、上述した駆動回路は、液晶表示装置や発光表示装置に限らず、スイッチング素子と電気的に接続する素子を利用して電子インクを駆動させる電子ペーパーに用いてもよい。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利点を有している。
電気泳動ディスプレイは、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合において移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)とする。
このように、電気泳動ディスプレイは、誘電定数の高い物質が高い電界領域に移動する、いわゆる誘電泳動的効果を利用したディスプレイである。電気泳動ディスプレイは、液晶表示装置には必要な偏光板、対向基板も必要なく、厚さや重さが半減する。
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、この電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
また、アクティブマトリクス基板上に適宜、二つの電極の間に挟まれるように上記マイクロカプセルを複数配置すればアクティブマトリクス型の表示装置が完成し、マイクロカプセルに電界を印加すれば表示を行うことができる。例えば、実施の形態1または実施の形態2の薄膜トランジスタによって得られるアクティブマトリクス基板を用いることができる。
なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレクトロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料を用いればよい。
以上の工程により、半導体装置として信頼性の高い表示装置を作製することができる。
本実施の形態は、実施の形態1または実施の形態2に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態4)
実施の一形態として、薄膜トランジスタを作製し、該薄膜トランジスタを画素部、さらには駆動回路に用いて表示機能を有する半導体装置(表示装置ともいう)を作製することができる。また、薄膜トランジスタを駆動回路の一部または全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成することができる。
表示装置は表示素子を含む。表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(発光表示素子ともいう)を用いることができる。発光素子は、電流または電圧によって輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro Luminescence)、有機EL等が含まれる。また、電子インクなど、電気的作用によりコントラストが変化する表示媒体も適用することができる。
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラを含むIC等を実装した状態にあるモジュールとを含む。さらに本発明の一形態は、該表示装置を作製する過程における、表示素子が完成する前の素子基板に関し、該素子基板は、電流または電圧を表示素子に供給するための手段を複数の各画素に備える。素子基板は、具体的には、表示素子の画素電極のみが形成された状態であっても良いし、画素電極となる導電膜を成膜した後であって、エッチングして画素電極を形成する前の状態であっても良いし、あらゆる形態があてはまる。
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光源(照明装置含む)を指す。また、コネクター、例えばFPC(Flexible printed circuit)もしくはTAB(Tape Automated Bonding)テープもしくはTCP(Tape Carrier Package)が取り付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回路)が直接実装されたモジュールも全て表示装置に含むものとする。
本実施の形態では、本発明の一形態として液晶表示装置を示す。
図12(A)(B)に、本発明の一形態を適用したアクティブマトリクス型の液晶表示装置を示す。図12(A)は液晶表示装置の平面図であり、図12(B)は図12(A)における線V−Xの断面図である。なお、図12(A)は、基板200上に形成された薄膜トランジスタ201および電極層255の平面図を示している。半導体装置に用いられる薄膜トランジスタ201としては、実施の形態2で示す薄膜トランジスタと同様に作製でき、IGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する信頼性の高い薄膜トランジスタである。また、実施の形態1で示す薄膜トランジスタも本実施の薄膜トランジスタ201として適用することもできる。
図12(A)の本実施の一形態の液晶表示装置は、ソース配線層202、マルチゲート構造の逆スタガ型の薄膜トランジスタ201、ゲート配線層203、容量配線層204を含む。
また、図12(B)において、本実施の形態の液晶表示装置は、マルチゲート構造の薄膜トランジスタ201、絶縁層211、絶縁層212、絶縁層213、および表示素子に用いる電極層255、配向膜として機能する絶縁層261、偏光板268が設けられた基板200と、配向膜として機能する絶縁層263、表示素子に用いる電極層265、カラーフィルタとして機能する着色層264、偏光板267が設けられた基板266とが液晶層262を挟持して対向しており、液晶表示素子260を有している。
また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層262に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が10μs〜100μsと短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。
なお図12は透過型液晶表示装置であるが、本実施の形態は、反射型液晶表示装置でも半透過型液晶表示装置でも適用できる。
また、図12の液晶表示装置では、基板266の外側(視認側)に偏光板267を設け、内側に着色層264、表示素子に用いる電極層265という順に設ける例を示すが、偏光板267は基板266の内側に設けてもよい。また、偏光板と着色層の積層構造も図12に限定されず、偏光板および着色層の材料や作製工程条件によって適宜設定すればよい。また、ブラックマトリクスとして機能する遮光膜を設けてもよい。
また、本実施の形態では、薄膜トランジスタの表面凹凸を低減するため、および薄膜トランジスタの信頼性を向上させるため、実施の形態2で得られた薄膜トランジスタを保護膜や平坦化絶縁膜として機能する絶縁層(絶縁層211、絶縁層212、絶縁層213)で覆う構成となっている。なお、保護膜は、大気中に浮遊する有機物や金属物、水蒸気などの汚染不純物の侵入を防ぐためのものであり、緻密な膜が好ましい。保護膜は、CVD法、またはスパッタ法等を用いて、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素膜の単層、又は積層で形成すればよい。また、保護膜として、プロセスガスに有機シランガスと酸素を用いて、プラズマCVD法で酸化珪素膜を形成してもよい。
有機シランとは、珪酸エチル(TEOS:化学式Si(OC)、テトラメチルシラン(TMS:化学式Si(CH)、テトラメチルシクロテトラシロキサン(TMCTS)、オクタメチルシクロテトラシロキサン(OMCTS)、ヘキサメチルジシラザン(HMDS)、トリエトキシシラン(SiH(OC)、またはトリスジメチルアミノシラン(SiH(N(CH)などの化合物である。
保護膜の一層目として絶縁層211を形成する。絶縁層211は、アルミニウム膜のヒロック防止に効果がある。ここでは、絶縁層211として、プラズマCVD法を用いて酸化珪素膜を形成する。酸化珪素膜の成膜用プロセスガスには、TEOS、およびOを用い、その流量比は、TEOS/O=15/750である。成膜工程の基板温度は300℃である。
また、保護膜の二層目として絶縁層212を形成する。ここでは、絶縁層212として、プラズマCVD法を用いて窒化珪素膜を形成する。窒化珪素膜の成膜用プロセスガスには、SiH、N、NHおよびHを用いる。保護膜の一層として窒化珪素膜を用いると、ナトリウム等の可動イオンが半導体領域中に侵入して、TFTの電気特性を変化させることを抑制することができる。
また、保護膜を形成した後に、IGZO半導体層のアニール(300℃〜400℃)を行ってもよい。
また、平坦化絶縁膜として絶縁層213を形成する。絶縁層213としては、ポリイミド、アクリル、ベンゾシクロブテン、ポリアミド、エポキシ等の、耐熱性を有する有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いることができる。シロキサン系樹脂は、置換基に水素の他、フッ素、アルキル基、またはアリール基のうち少なくとも1種を有していてもよい。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁層213を形成してもよい。
なおシロキサン系樹脂とは、シロキサン系材料を出発材料として形成されたSi−O−Si結合を含む樹脂に相当する。シロキサン系樹脂は、置換基に水素の他、フッ素、アルキル基、または芳香族炭化水素のうち、少なくとも1種を有していてもよい。
絶縁層213の形成には、その材料に応じて、CVD法、スパッタ法、SOG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコーター等を用いることができる。絶縁層213を材料液を用いて形成する場合、ベークする工程で同時に、IGZO半導体層のアニール(300℃〜400℃)を行ってもよい。絶縁層213の焼成工程とIGZO半導体層のアニールを兼ねることで効率よく半導体装置を作製することが可能となる。
画素電極層として機能する電極層255、265は、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する導電性材料を用いることができる。
また、電極層255、265として、導電性高分子(導電性ポリマーともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率が70%以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗率が0.1Ω・cm以下であることが好ましい。
導電性高分子としては、いわゆるπ電子共役系導電性高分子が用いることができる。例えば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンまたはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
以上の工程により、半導体装置として信頼性の高い液晶表示装置を作製することができる。
本実施の形態は、実施の形態1乃至3のいずれか一に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態5)
本実施の形態では、半導体装置の一形態として電子ペーパーを示す。
図13は、本発明の一形態として、アクティブマトリクス型の電子ペーパーを示す。半導体装置に用いられる薄膜トランジスタ581としては、実施の形態2で示す薄膜トランジスタと同様に作製でき、IGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する信頼性の高い薄膜トランジスタである。また、実施の形態1で示す薄膜トランジスタも本実施の薄膜トランジスタ581として適用することもできる。
図13の電子ペーパーは、ツイストボール表示方式を用いた表示装置である。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用いる電極層である第1の電極層および第2の電極層の間に配置し、第1の電極層および第2の電極層に電位差を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
薄膜トランジスタ581はマルチゲート構造の逆スタガ型の薄膜トランジスタであり、ソース電極層又はドレイン電極層によって第1の電極層587と、絶縁層585に形成する開口で接しており電気的に接続している。第1の電極層587と第2の電極層588との間には黒色領域590aおよび白色領域590bを有し、周りに液体で満たされているキャビティ594を含む球形粒子589が設けられており、球形粒子589の周囲は樹脂等の充填材595で充填されている(図13参照。)。
また、ツイストボールの代わりに、電気泳動素子を用いることも可能である。透明な液体と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径10μm〜200μm程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との間に設けられるマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与えられると、白い微粒子と、黒い微粒子が逆の方向に移動し、白または黒を表示することができる。この原理を応用した表示素子が電気泳動表示素子であり、一般的に電子ペーパーとよばれている。電気泳動表示素子は、液晶表示素子に比べて反射率が高いため、補助ライトは不要であり、また消費電力が小さく、薄暗い場所でも表示部を認識することが可能である。また、表示部に電源が供給されない場合であっても、一度表示した像を保持することが可能であるため、電波発信源から表示機能付き半導体装置(単に表示装置、又は表示装置を具備する半導体装置ともいう)を遠ざけた場合であっても、表示された像を保存しておくことが可能となる。
以上の工程により、半導体装置として信頼性の高い電子ペーパーを作製することができる。
本実施の形態は、実施の形態1乃至3のいずれか一に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態6)
本実施の形態では、半導体装置の一形態として発光表示装置を示す。
表示装置の有する表示素子としては、ここではエレクトロルミネッセンスを利用する発光素子を用いて示す。エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機EL素子と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャリア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような発光素子は、電流励起型の発光素子と呼ばれる。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−アクセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明する。
図14(A)(B)は、半導体装置の一形態としてアクティブマトリクス型の発光表示装置を示す。図14(A)は発光表示装置の平面図であり、図14(B)は図14(A)における線Y−Zの断面図である。なお、図14(A)は、基板300上に形成された薄膜トランジスタ301、302および第1の電極層320の平面図を示している。また、図15に、図14に示す発光表示装置の等価回路を示す。
半導体装置に用いられる薄膜トランジスタ301、302としては、実施の形態1および実施の形態2で示す薄膜トランジスタと同様に作製でき、IGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する信頼性の高い薄膜トランジスタである。
図14(A)および図15に示す本実施の形態の発光表示装置は、マルチゲート構造の薄膜トランジスタ301、薄膜トランジスタ302、発光素子303、容量素子304、ソース配線層305、ゲート配線層306、電源線307を含む。薄膜トランジスタ301、302はnチャネル型薄膜トランジスタである。
また、図14(B)において、本実施の形態の発光表示装置は、薄膜トランジスタ302、絶縁層311、絶縁層312、絶縁層313、隔壁321、および発光素子303に用いる第1の電極層320、電界発光層322、第2の電極層323を有している。
絶縁層313は、アクリル、ポリイミド、ポリアミドなどの有機樹脂、またはシロキサンを用いて形成することが好ましい。
本実施の形態では画素の薄膜トランジスタ302がn型であるので、画素電極層である第1の電極層320は陰極となる。具体的には、陰極を形成するために、仕事関数が小さい材料、例えば、Ca、Al、MgAg、AlLi等を用いることができる。
隔壁321は、有機樹脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。特に感光性の材料を用い、第1の電極層320上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層322は、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。
電界発光層322を覆うように、陽極となる第2の電極層323を形成する。第2の電極層323は、実施の形態4に画素電極層として列挙した透光性を有する導電性材料を用いた透光性導電膜で形成することができる。上記透光性導電膜の他に、窒化チタン膜またはチタン膜を用いても良い。第1の電極層320と電界発光層322と第2の電極層323とが重なり合うことで、発光素子303が形成されている。この後、発光素子303に酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層323および隔壁321上に保護膜を形成してもよい。保護膜としては、窒化珪素膜、窒化酸化珪素膜、DLC膜等を形成することができる。
さらに、実際には、図14(B)まで完成したら、さらに外気に曝されないように気密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィルム等)やカバー材でパッケージング(封入)することが好ましい。
次に、発光素子の構成について、図16を用いて説明する。ここでは、駆動用TFTがn型の場合を例に挙げて、画素の断面構造について説明する。図16(A)(B)(C)の半導体装置に用いられる駆動用TFTであるTFT7001、7011、7021は、実施の形態1で示す薄膜トランジスタと同様に作製でき、IGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する信頼性の高い薄膜トランジスタである。また、実施の形態2で示す薄膜トランジスタをTFT7001、7011、7021として適用することもできる。
発光素子は発光を取り出すために少なくとも陽極又は陰極の一方が透明であればよい。そして、基板上に薄膜トランジスタおよび発光素子を形成し、基板とは逆側の面から発光を取り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側および基板とは反対側の面から発光を取り出す両面射出構造の発光素子があり、本実施の形態の画素構成はどの射出構造の発光素子にも適用することができる。
上面射出構造の発光素子について図16(A)を用いて説明する。
図16(A)に、駆動用TFTであるTFT7001がn型で、発光素子7002から発せられる光が陽極7005側に抜ける場合の、画素の断面図を示す。図16(A)では、発光素子7002の陰極7003と駆動用TFTであるTFT7001が電気的に接続されており、陰極7003上に発光層7004、陽極7005が順に積層されている。陰極7003は仕事関数が小さく、なおかつ光を反射する導電膜であれば様々の材料を用いることができる。例えば、Ca、Al、MgAg、AlLi等が望ましい。そして発光層7004は、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。複数の層で構成されている場合、陰極7003上に電子注入層、電子輸送層、発光層、ホール輸送層、ホール注入層の順に積層する。なおこれらの層を全て設ける必要はない。陽極7005は光を透過する透光性を有する導電性材料を用いて形成し、例えば酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する導電性導電膜を用いても良い。
陰極7003および陽極7005で発光層7004を挟んでいる領域が発光素子7002に相当する。図16(A)に示した画素の場合、発光素子7002から発せられる光は、矢印で示すように陽極7005側に射出する。
次に、下面射出構造の発光素子について図16(B)を用いて説明する。駆動用TFT7011がn型で、発光素子7012から発せられる光が陰極7013側に射出する場合の、画素の断面図を示す。図16(B)では、駆動用TFT7011と電気的に接続された透光性を有する導電膜7017上に、発光素子7012の陰極7013が成膜されており、陰極7013上に発光層7014、陽極7015が順に積層されている。なお、陽極7015が透光性を有する場合、陽極上を覆うように、光を反射または遮蔽するための遮蔽膜7016が成膜されていてもよい。陰極7013は、図16(A)の場合と同様に、仕事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は、光を透過する程度(好ましくは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するアルミニウム膜を、陰極7013として用いることができる。そして発光層7014は、図16(A)と同様に、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。陽極7015は光を透過する必要はないが、図16(A)と同様に、透光性を有する導電性材料を用いて形成することができる。そして遮蔽膜7016は、例えば光を反射する金属等を用いることができるが、金属膜に限定されない。例えば黒の顔料を添加した樹脂等を用いることもできる。
陰極7013および陽極7015で、発光層7014を挟んでいる領域が発光素子7012に相当する。図16(B)に示した画素の場合、発光素子7012から発せられる光は、矢印で示すように陰極7013側に射出する。
次に、両面射出構造の発光素子について、図16(C)を用いて説明する。図16(C)では、駆動用TFT7021と電気的に接続された透光性を有する導電膜7027上に、発光素子7022の陰極7023が成膜されており、陰極7023上に発光層7024、陽極7025が順に積層されている。陰極7023は、図16(A)の場合と同様に、仕事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は、光を透過する程度とする。例えば20nmの膜厚を有するAlを、陰極7023として用いることができる。そして発光層7024は、図16(A)と同様に、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。陽極7025は、図16(A)と同様に、光を透過する透光性を有する導電性材料を用いて形成することができる。
陰極7023と、発光層7024と、陽極7025とが重なっている部分が発光素子7022に相当する。図16(C)に示した画素の場合、発光素子7022から発せられる光は、矢印で示すように陽極7025側と陰極7023側の両方に射出する。
なお、ここでは、発光素子として有機EL素子について述べたが、発光素子として無機EL素子を設けることも可能である。
なお本実施の形態では、発光素子の駆動を制御する薄膜トランジスタ(駆動用TFT)と発光素子が電気的に接続されている例を示したが、駆動用TFTと発光素子との間に電流制御用TFTが接続されている構成であってもよい。
なお本実施の形態で示す半導体装置は、図16に示した構成に限定されるものではなく、適宜変形が可能である。
以上の工程により、半導体装置として信頼性の高い発光表示装置を作製することができる。
本実施の形態は、実施の形態1乃至3のいずれか一に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態7)
本実施の形態では、半導体装置の一形態である表示パネルの構成について、以下に示す。本実施の形態では、表示素子として液晶素子を有する液晶表示装置の一形態である液晶表示パネル(液晶パネルともいう)、表示素子として発光素子を有する半導体装置の一形態である発光表示パネル(発光パネルともいう)について説明する。
まず、半導体装置の一形態に相当する発光表示パネルの外観および断面について、図17を用いて説明する。図17(A)は、第1の基板上に形成されたIGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する信頼性の高い薄膜トランジスタおよび発光素子を、第2の基板との間にシール材によって封止した、パネルの上面図であり、図17(B)は、図17(A)のH−Iにおける断面図に相当する。
第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4503b、および走査線駆動回路4504a、4504bを囲むようにして、シール材4505が設けられている。また画素部4502、信号線駆動回路4503a、4503b、および走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よって画素部4502、信号線駆動回路4503a、4503b、および走査線駆動回路4504a、4504bは、第1の基板4501とシール材4505と第2の基板4506とによって、充填材4507と共に密封されている。
また第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4503b、および走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有しており、図17(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。
薄膜トランジスタ4509、4510は、IGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する薄膜トランジスタに相当し、実施の形態1、又は実施の形態2に示す薄膜トランジスタを適用することができる。本実施の形態において、薄膜トランジスタ4509、4510はnチャネル型薄膜トランジスタである。
また4511は発光素子に相当し、発光素子4511が有する画素電極である第1の電極層4517は、薄膜トランジスタ4510のソース電極層またはドレイン電極層と電気的に接続されている。なお発光素子4511の構成は、本実施の形態に示した構成に限定されない。発光素子4511から取り出す光の方向などに合わせて、発光素子4511の構成は適宜変えることができる。
また、信号線駆動回路4503a、4503b、走査線駆動回路4504a、4504b、または画素部4502に与えられる各種信号および電位は、FPC4518a、4518bから供給されている。
本実施の形態では、接続端子4515が、第2の電極層4512と同じ導電膜から形成され、配線4516は、発光素子4511が有する第1の電極層4517と同じ導電膜から形成されている。
接続端子4515は、FPC4518aが有する端子と、異方性導電膜4519を介して電気的に接続されている。
発光素子4511からの光の取り出し方向に位置する基板には、第2の基板は透光性でなければならない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリルフィルムのような透光性を有する材料を用いる。
また、充填材4507としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、ポリイミド、エポキシ樹脂、シリコン樹脂、PVB(ポリビニルブチラル)またはEVA(エチレンビニルアセテート)を用いることができる。本実施の形態は充填材として窒素を用いた。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよい。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
信号線駆動回路4503a、4503b、および走査線駆動回路4504a、4504bは、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回路のみ、或いは一部のみを別途形成して実装しても良く、本実施の形態は図17の構成に限定されない。
次に、本発明の一形態に相当する液晶表示パネルの外観および断面について、図18を用いて説明する。図18は、第1の基板4001上に形成されたIGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する信頼性の高い薄膜トランジスタ4010、4011、および液晶素子4013を、第2の基板4006との間にシール材4005によって封止した、パネルの上面図であり、図18(B)は、図18(A1)(A2)のM−Nにおける断面図に相当する。
第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG方法、ワイヤボンディング方法、或いはTAB方法などを用いることができる。図18(A1)は、COG方法により信号線駆動回路4003を実装する例であり、図18(A2)は、TAB方法により信号線駆動回路4003を実装する例である。
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、薄膜トランジスタを複数有しており、図18(B)では、画素部4002に含まれる薄膜トランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011とを例示している。
薄膜トランジスタ4010、4011は、IGZO半導体層およびn型の導電型を有する金属酸化物を含むバッファ層を有する薄膜トランジスタに相当し、実施の形態1、または実施の形態2に示す薄膜トランジスタを適用することができる。本実施の形態において、薄膜トランジスタ4010、4011はnチャネル型薄膜トランジスタである。
また、液晶素子4013が有する画素電極層4030は、薄膜トランジスタ4010と電気的に接続されている。そして液晶素子4013の対向電極層4031は第2の基板4006上に形成されている。画素電極層4030と対向電極層4031と液晶層4008とが重なっている部分が、液晶素子4013に相当する。なお、画素電極層4030、対向電極層4031はそれぞれ配向膜として機能する絶縁層4032、4033が設けられ、絶縁層4032、4033を介して液晶層4008を挟持している。
なお、第1の基板4001、第2の基板4006としては、ガラス、金属(代表的にはステンレス)、セラミックス、プラスチックを用いることができる。プラスチックとしては、FRP(Fiberglass−Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、ポリエステルフィルム、またはアクリル樹脂フィルムを用いることができる。また、アルミニウムホイルをPVFフィルムやポリエステルフィルムで挟んだ構造のシートを用いることもできる。
また4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御するために設けられている。なお球状のスペーサを用いていても良い。
また別途形成された信号線駆動回路4003と、走査線駆動回路4004または画素部4002に与えられる各種信号および電位は、FPC4018から供給されている。
本実施の形態では、接続端子4015が、液晶素子4013が有する画素電極層4030と同じ導電膜から形成され、配線4016は、薄膜トランジスタ4010、4011のゲート電極層と同じ導電膜で形成されている。
接続端子4015は、FPC4018が有する端子と、異方性導電膜4019を介して電気的に接続されている。
また図18においては、信号線駆動回路4003を別途形成し、第1の基板4001に実装している例を示しているが、本実施の形態はこの構成に限定されない。走査線駆動回路を別途形成して実装しても良いし、信号線駆動回路の一部または走査線駆動回路の一部のみを別途形成して実装しても良い。
図19は、上記実施の形態を適用して作製されるTFT基板2600を用いて液晶表示モジュールを構成する一形態を示している。
図19は液晶表示モジュールの一形態であり、TFT基板2600と対向基板2601がシール材2602により固着され、その間にTFT等を含む画素部2603、液晶層を含む表示素子2604、着色層2605が設けられ表示領域を形成している。着色層2605はカラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応した着色層が各画素に対応して設けられている。TFT基板2600と対向基板2601の外側には偏光板2606、偏光板2607、拡散板2613が配設されている。光源は冷陰極管2610と反射板2611により構成され、回路基板2612は、フレキシブル配線基板2609によりTFT基板2600の配線回路部2608と接続され、コントロール回路や電源回路などの外部回路が組みこまれている。また偏光板と、液晶層との間に位相差板を有した状態で積層してもよい。
液晶表示モジュールには、TN(Twisted Nematic)モード、IPS(In−Plane−Switching)モード、FFS(Fringe Field Switching)モード、MVA(Multi−domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optical Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)などを用いることができる。
以上の工程により、半導体装置として信頼性の高い表示パネルを作製することができる。
本実施の形態は、実施の形態1乃至6のいずれか一に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態8)
本発明の一形態である半導体装置は、電子ペーパーとして適用することができる。電子ペーパーは、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である。例えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り物の車内広告、クレジットカード等の各種カードにおける表示等に適用することができる。ここでは、電子ペーパーを用いた電子機器の一形態を図20、図21に示す。
図20(A)は、電子ペーパーで作られたポスター2631を示している。広告媒体が紙の印刷物である場合には、広告の交換は人手によって行われるが、上記実施の形態を適用した電子ペーパーを用いれば短時間で広告の表示を変えることができる。また、表示も崩れることなく安定した画像が得られる。なお、ポスターは無線で情報を送受信できる構成としてもよい。
また、図20(B)は、電車などの乗り物の車内広告2632を示している。広告媒体が紙の印刷物である場合には、広告の交換は人手によって行われるが、上記実施の形態を適用した電子ペーパーを用いれば人手を多くかけることなく短時間で広告の表示を変えることができる。また表示も崩れることなく安定した画像が得られる。なお、車内広告2632は無線で情報を送受信できる構成としてもよい。
また、図21は、電子書籍2700の一形態を示している。例えば、電子書籍2700は、筐体2701および筐体2703の2つの筐体で構成されている。筐体2701および筐体2703は、軸部2711により一体とされており、該軸部2711を軸として開閉動作を行うことができる。このような構成により、紙の書籍のような動作を行うことが可能となる。
筐体2701には表示部2705が組み込まれ、筐体2703には表示部2707が組み込まれている。表示部2705および表示部2707は、続き画面を表示する構成としてもよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とすることで、例えば右側の表示部(図21では表示部2705)に文章を表示し、左側の表示部(図21では表示部2707)に画像を表示することができる。
また、図21では、筐体2701に操作部などを備えた例を示している。例えば、筐体2701において、電源2721、操作キー2723、スピーカ2725などを備えている。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキーボードやポインティングディバイスなどを備える構成としてもよい。また、筐体の裏面や側面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成としてもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成としてもよい。
また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすることも可能である。
本実施の形態は、実施の形態1乃至3のいずれか一、または実施の形態5に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態9)
実施の形態1乃至8に係る半導体装置は、さまざまな電子機器(遊技機も含む)に適用することができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが挙げられる。
図22(A)は、テレビジョン装置9600の一形態を示している。テレビジョン装置9600は、筐体9601に表示部9603が組み込まれている。表示部9603により、映像を表示することが可能である。また、ここでは、スタンド9605により筐体9601を支持した構成を示している。
テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモコン操作機9610により行うことができる。リモコン操作機9610が備える操作キー9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示される映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機により一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線による通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
図22(B)は、デジタルフォトフレーム9700の一形態を示している。例えば、デジタルフォトフレーム9700は、筐体9701に表示部9703が組み込まれている。表示部9703は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影した画像データを表示させることで、通常の写真立てと同様に機能させることができる。
なお、デジタルフォトフレーム9700は、操作部、外部接続用端子(USB端子、USBケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレームの記録媒体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して画像データを取り込み、取り込んだ画像データを表示部9703に表示させることができる。
また、デジタルフォトフレーム9700は、無線で情報を送受信出来る構成としてもよい。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
図23(A)は携帯型遊技機であり、筐体9881と筐体9891の2つの筐体で構成されており、連結部9893により、開閉可能に連結されている。筐体9881には表示部9882が組み込まれ、筐体9891には表示部9883が組み込まれている。また、図23(A)に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部9886、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ9888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備えている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも上記実施の形態に係る半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構成とすることができる。図23(A)に示す携帯型遊技機は、記録媒体に記録されているプログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通信を行って情報を共有する機能を有する。なお、図23(A)に示す携帯型遊技機が有する機能はこれに限定されず、様々な機能を有することができる。
図23(B)は大型遊技機であるスロットマシン9900の一形態を示している。スロットマシン9900は、筐体9901に表示部9903が組み込まれている。また、スロットマシン9900は、その他、スタートレバーやストップスイッチなどの操作手段、コイン投入口、スピーカなどを備えている。もちろん、スロットマシン9900の構成は上述のものに限定されず、少なくとも上記実施の形態に係る半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構成とすることができる。
図24は、携帯電話機1000の一形態を示している。携帯電話機1000は、筐体1001に組み込まれた表示部1002の他、操作ボタン1003、外部接続ポート1004、スピーカ1005、マイク1006などを備えている。
図24に示す携帯電話機1000は、表示部1002を指などで触れることで、情報を入力ことができる。また、電話を掛ける、或いはメールを打つなどの操作は、表示部1002を指などで触れることにより行うことができる。
表示部1002の画面は主として3つのモードがある。第1は、画像の表示を主とする表示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表示モードと入力モードの2つのモードが混合した表示+入力モードである。
例えば、電話を掛ける、或いはメールを作成する場合は、表示部1002を文字の入力を主とする文字入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合、表示部1002の画面のほとんどにキーボードまたは番号ボタンを表示させることが好ましい。
また、携帯電話機1000内部に、ジャイロ、加速度センサ等の傾きを検出するセンサを有する検出装置を設けることで、携帯電話機1000の向き(縦か横か)を判断して、表示部1002の画面表示を自動的に切り替えるようにすることができる。
また、画面モードの切り替えは、表示部1002を触れること、又は筐体1001の操作ボタン1003の操作により行われる。また、表示部1002に表示される画像の種類によって切り替えるようにすることもできる。例えば、表示部に表示する画像信号が動画のデータであれば表示モード、テキストデータであれば入力モードに切り替える。
また、入力モードにおいて、表示部1002の光センサで検出される信号を検知し、表示部1002のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モードから表示モードに切り替えるように制御してもよい。
表示部1002は、イメージセンサとして機能させることもできる。例えば、表示部1002に掌や指を触れることで、掌紋、指紋等を撮像することで、本人認証を行うことができる。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシング用光源を用いれば、指静脈、掌静脈などを撮像することもできる。
100 基板
101 ゲート電極層
102 ゲート絶縁層
103 半導体層
111 半導体膜
113 マスク
116 マスク
117 導電膜
118 マスク
150 基板
152 ゲート絶縁層
156 配線層
200 基板
201 薄膜トランジスタ
202 ソース配線層
203 ゲート配線層
204 容量配線層
211 絶縁層
212 絶縁層
213 絶縁層
255 電極層
260 液晶表示素子
261 絶縁層
262 液晶層
263 絶縁層
264 着色層
265 電極層
266 基板
267 偏光板
268 偏光板
300 基板
301 薄膜トランジスタ
302 薄膜トランジスタ
303 発光素子
304 容量素子
305 ソース配線層
306 ゲート配線層
307 電源線
311 絶縁層
312 絶縁層
313 絶縁層
320 第1の電極層
321 隔壁
322 電界発光層
323 第2の電極層
581 薄膜トランジスタ
585 絶縁層
587 第1の電極層
588 第2の電極層
589 球形粒子
594 キャビティ
595 充填材
1000 携帯電話機
1001 筐体
1002 表示部
1003 操作ボタン
1004 外部接続ポート
1005 スピーカ
1006 マイク
104a バッファ層
104b バッファ層
105a ソース電極層又はドレイン電極層
105b ソース電極層又はドレイン電極層
115a 金属酸化物を含む層
115b 金属酸化物を含む層
151a ゲート電極層
151b ゲート電極層
153a チャネル形成領域
153b チャネル形成領域
153c 半導体層
153d 半導体層
154a バッファ層
154b バッファ層
154c バッファ層
154d バッファ層
155a ソース電極層又はドレイン電極層
155b ソース電極層又はドレイン電極層
171a 薄膜トランジスタ
171b 薄膜トランジスタ
172a 薄膜トランジスタ
172b 薄膜トランジスタ
2600 TFT基板
2601 対向基板
2602 シール材
2603 画素部
2604 表示素子
2605 着色層
2606 偏光板
2607 偏光板
2608 配線回路部
2609 フレキシブル配線基板
2610 冷陰極管
2611 反射板
2612 回路基板
2613 拡散板
2631 ポスター
2632 車内広告
2700 電子書籍
2701 筐体
2703 筐体
2705 表示部
2707 表示部
2711 軸部
2721 電源
2723 操作キー
2725 スピーカ
4001 第1の基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 第2の基板
4008 液晶層
4010 薄膜トランジスタ
4011 薄膜トランジスタ
4013 液晶素子
4015 接続端子
4016 配線
4018 FPC
4019 異方性導電膜
4030 画素電極層
4031 対向電極層
4032 絶縁層
4033 絶縁層
4501 第1の基板
4502 画素部
4505 シール材
4506 第2の基板
4507 充填材
4509 薄膜トランジスタ
4510 薄膜トランジスタ
4511 発光素子
4512 第2の電極層
4515 接続端子
4516 配線
4517 第1の電極層
4519 異方性導電膜
5300 基板
5301 画素部
5302 走査線駆動回路
5303 信号線駆動回路
5400 基板
5401 画素部
5402 第1の走査線駆動回路
5403 信号線駆動回路
5404 第2の走査線駆動回路
5501 第1の配線
5502 第2の配線
5503 第3の配線
5504 第4の配線
5505 第5の配線
5506 第6の配線
5543 ノード
5544 ノード
5571 第1の薄膜トランジスタ
5572 第2の薄膜トランジスタ
5573 第3の薄膜トランジスタ
5574 第4の薄膜トランジスタ
5575 第5の薄膜トランジスタ
5576 第6の薄膜トランジスタ
5577 第7の薄膜トランジスタ
5578 第8の薄膜トランジスタ
5601 ドライバIC
5602 スイッチ群
5611 第1の配線
5612 第2の配線
5613 第3の配線
5621 配線
5701 フリップフロップ
5711 第1の配線
5712 第2の配線
5713 第3の配線
5714 第4の配線
5715 第5の配線
5716 第6の配線
5717 第7の配線
5721 信号
5821 信号
590a 黒色領域
590b 白色領域
7001 TFT
7002 発光素子
7003 陰極
7004 発光層
7005 陽極
7011 駆動用TFT
7012 発光素子
7013 陰極
7014 発光層
7015 陽極
7016 遮蔽膜
7017 導電膜
7021 駆動用TFT
7022 発光素子
7023 陰極
7024 発光層
7025 陽極
7027 導電膜
9600 テレビジョン装置
9601 筐体
9603 表示部
9605 スタンド
9607 表示部
9609 操作キー
9610 リモコン操作機
9700 デジタルフォトフレーム
9701 筐体
9703 表示部
9881 筐体
9882 表示部
9883 表示部
9884 スピーカ部
9885 操作キー
9886 記録媒体挿入部
9887 接続端子
9888 センサ
9889 マイクロフォン
9890 LEDランプ
9891 筐体
9893 連結部
9900 スロットマシン
9901 筐体
9903 表示部
4503a 信号線駆動回路
4504a 走査線駆動回路
4518a FPC
4518b FPC
5603a 第1の薄膜トランジスタ
5603b 第2の薄膜トランジスタ
5603c 第3の薄膜トランジスタ
5703a タイミング
5703b タイミング
5703c タイミング
5803a タイミング
5803b タイミング
5803c タイミング

Claims (4)

  1. 第1の導電層を有し、
    前記第1の導電層上に絶縁層を有し、
    前記絶縁層上に第2の導電層を有し、
    前記絶縁層上に第3の導電層を有し、
    前記第2の導電層の上面及び両側面を覆う第1の酸化チタン層を有し、
    前記第3の導電層の上面及び両側面を覆う第2の酸化チタン層を有し、
    前記第1の酸化チタン層上、前記第2の酸化チタン層上、及び前記第1の酸化チタン層と前記第2の酸化チタン層の間の前記絶縁層上に、インジウムとガリウムと亜鉛と酸素とを含む半導体層を有し、
    前記半導体層の第1の端部は、前記第2の導電層上面及び前記第1の酸化チタン層上面と重なり、
    前記半導体層の第2の端部は、前記第3の導電層上面及び前記第2の酸化チタン層上面と重なることを特徴とする半導体装置。
  2. 請求項1において、前記第2の導電層と前記第3の導電層との間隔は、前記第1の層と前記第2の層との間隔よりも広いことを特徴とする半導体装置。
  3. 請求項1又は請求項2において、前記第1の層及び前記第2の層は、インジウム、ガリウム、アルミニウム、亜鉛、錫のいずれかを含むことを特徴とする半導体装置。
  4. 請求項1乃至3のいずれか一項において、前記第1の層と前記半導体層との間に、前記第1の層よりもキャリア濃度が低く前記半導体層よりもキャリア濃度が高い第3の層を有し、
    前記第2の層と前記半導体層との間に、前記第2の層よりもキャリア濃度が低く前記半導体層よりもキャリア濃度が高い第4の層を有することを特徴とする半導体装置。
JP2009180311A 2008-08-08 2009-08-03 半導体装置 Expired - Fee Related JP5525778B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009180311A JP5525778B2 (ja) 2008-08-08 2009-08-03 半導体装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008205968 2008-08-08
JP2008205968 2008-08-08
JP2009180311A JP5525778B2 (ja) 2008-08-08 2009-08-03 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2014082519A Division JP5960187B2 (ja) 2008-08-08 2014-04-14 半導体装置の作製方法

Publications (3)

Publication Number Publication Date
JP2010062543A JP2010062543A (ja) 2010-03-18
JP2010062543A5 JP2010062543A5 (ja) 2012-08-16
JP5525778B2 true JP5525778B2 (ja) 2014-06-18

Family

ID=41652042

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2009180311A Expired - Fee Related JP5525778B2 (ja) 2008-08-08 2009-08-03 半導体装置
JP2014082519A Expired - Fee Related JP5960187B2 (ja) 2008-08-08 2014-04-14 半導体装置の作製方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2014082519A Expired - Fee Related JP5960187B2 (ja) 2008-08-08 2014-04-14 半導体装置の作製方法

Country Status (3)

Country Link
US (2) US8030663B2 (ja)
JP (2) JP5525778B2 (ja)
TW (2) TWI472033B (ja)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI476921B (zh) 2008-07-31 2015-03-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP5608347B2 (ja) * 2008-08-08 2014-10-15 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
JP5525778B2 (ja) * 2008-08-08 2014-06-18 株式会社半導体エネルギー研究所 半導体装置
JP5480554B2 (ja) * 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
WO2010046997A1 (ja) * 2008-10-24 2010-04-29 株式会社アドバンテスト 電子デバイスおよび製造方法
TW202115917A (zh) 2008-11-07 2021-04-16 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
TWI487104B (zh) 2008-11-07 2015-06-01 Semiconductor Energy Lab 半導體裝置和其製造方法
US8441007B2 (en) 2008-12-25 2013-05-14 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
WO2011004723A1 (en) 2009-07-10 2011-01-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method the same
CN104992980B (zh) 2009-10-16 2018-11-20 株式会社半导体能源研究所 逻辑电路和半导体器件
JP2011138934A (ja) * 2009-12-28 2011-07-14 Sony Corp 薄膜トランジスタ、表示装置および電子機器
JP2012124446A (ja) 2010-04-07 2012-06-28 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
JP2012033854A (ja) 2010-04-20 2012-02-16 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
TWI406415B (zh) * 2010-05-12 2013-08-21 Prime View Int Co Ltd 薄膜電晶體陣列基板及其製造方法
KR102354354B1 (ko) 2010-07-02 2022-01-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
JP5676945B2 (ja) * 2010-07-08 2015-02-25 キヤノン株式会社 電子装置、電子装置の素子分離方法、電子装置の製造方法、及び電子装置を備えた表示装置
JP5718072B2 (ja) 2010-07-30 2015-05-13 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
JP2012094853A (ja) * 2010-09-30 2012-05-17 Kobe Steel Ltd 配線構造
US9040983B2 (en) * 2010-10-29 2015-05-26 Industrial Technology Research Institute Passivation layer structure of semiconductor device and method for forming the same
US8569754B2 (en) 2010-11-05 2013-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101457833B1 (ko) * 2010-12-03 2014-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101425064B1 (ko) * 2011-06-09 2014-08-01 엘지디스플레이 주식회사 산화물 박막 트랜지스터 및 그 제조방법
US9279179B2 (en) * 2012-02-06 2016-03-08 Taiwan Semiconductor Manufacturing Co., Ltd. Multi coil target design
KR20130117558A (ko) 2012-04-18 2013-10-28 삼성디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 표시판 및 박막 트랜지스터 표시판 제조 방법
TWI477867B (zh) * 2012-07-16 2015-03-21 E Ink Holdings Inc 畫素結構及其製造方法
US9853164B2 (en) 2012-10-03 2017-12-26 Sharp Kabushiki Kaisha Semiconductor device and display device
WO2014054563A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 半導体装置及び表示装置
US9412590B1 (en) 2015-08-31 2016-08-09 United Microelectronics Corp. Manufacturing method of oxide semiconductor device
KR102343573B1 (ko) * 2017-05-26 2021-12-28 삼성디스플레이 주식회사 플렉서블 디스플레이 장치
US20210375710A1 (en) * 2018-11-22 2021-12-02 Mitsui Chemicals, Inc. Semiconductor element intermediate, and method of producing semiconductor element intermediate

Family Cites Families (108)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69107101T2 (de) * 1990-02-06 1995-05-24 Semiconductor Energy Lab Verfahren zum Herstellen eines Oxydfilms.
WO1997006554A2 (en) * 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
US5847410A (en) 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
JP3625598B2 (ja) * 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH10256554A (ja) * 1997-03-13 1998-09-25 Toshiba Corp 薄膜トランジスタ及びその製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) * 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) * 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) * 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) * 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) * 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
WO2003040441A1 (en) * 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) * 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) * 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) * 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) * 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) * 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) * 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) * 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
JP4112527B2 (ja) * 2003-07-14 2008-07-02 株式会社半導体エネルギー研究所 システムオンパネル型の発光装置の作製方法
US7262463B2 (en) * 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
KR101078483B1 (ko) 2004-03-12 2011-10-31 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 Lcd 또는 유기 el 디스플레이의 스위칭 소자
US7282782B2 (en) * 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) * 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) * 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) * 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) * 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) * 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
CA2585071A1 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7453065B2 (en) * 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
KR100939998B1 (ko) * 2004-11-10 2010-02-03 캐논 가부시끼가이샤 비정질 산화물 및 전계 효과 트랜지스터
US7829444B2 (en) * 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7863611B2 (en) * 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
EP1810335B1 (en) * 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7791072B2 (en) * 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7579224B2 (en) * 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI412138B (zh) * 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI445178B (zh) * 2005-01-28 2014-07-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) * 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) * 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) * 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) * 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) * 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) * 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) * 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) * 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) * 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4850457B2 (ja) * 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) * 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) * 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP2007073705A (ja) * 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) * 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101667544B (zh) * 2005-11-15 2012-09-05 株式会社半导体能源研究所 半导体器件及其制造方法
JP5089139B2 (ja) * 2005-11-15 2012-12-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2007150156A (ja) * 2005-11-30 2007-06-14 Toppan Printing Co Ltd トランジスタおよびその製造方法
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) * 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) * 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
JP5015472B2 (ja) * 2006-02-15 2012-08-29 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
US7977169B2 (en) * 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR20070101595A (ko) * 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
KR100785038B1 (ko) * 2006-04-17 2007-12-12 삼성전자주식회사 비정질 ZnO계 TFT
KR101206033B1 (ko) * 2006-04-18 2012-11-28 삼성전자주식회사 ZnO 반도체 박막의 제조방법 및 이를 이용한박막트랜지스터 및 그 제조방법
JP5312728B2 (ja) * 2006-04-28 2013-10-09 凸版印刷株式会社 表示装置およびその製造方法
US20070252928A1 (en) * 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) * 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) * 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) * 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) * 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) * 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) * 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) * 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) * 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) * 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) * 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100858088B1 (ko) * 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
KR100851215B1 (ko) * 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) * 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) * 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) * 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) * 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) * 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
JP2009194351A (ja) * 2007-04-27 2009-08-27 Canon Inc 薄膜トランジスタおよびその製造方法
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) * 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
TWI476921B (zh) * 2008-07-31 2015-03-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP5525778B2 (ja) * 2008-08-08 2014-06-18 株式会社半導体エネルギー研究所 半導体装置
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) * 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置

Also Published As

Publication number Publication date
TWI480952B (zh) 2015-04-11
TWI472033B (zh) 2015-02-01
TW201246384A (en) 2012-11-16
JP5960187B2 (ja) 2016-08-02
US8030663B2 (en) 2011-10-04
JP2010062543A (ja) 2010-03-18
TW201021208A (en) 2010-06-01
US8481363B2 (en) 2013-07-09
US20100032666A1 (en) 2010-02-11
JP2014168081A (ja) 2014-09-11
US20120058599A1 (en) 2012-03-08

Similar Documents

Publication Publication Date Title
JP6683778B2 (ja) 表示装置
JP5525778B2 (ja) 半導体装置
JP6882405B2 (ja) 半導体装置
JP6856711B2 (ja) 半導体装置
TWI550859B (zh) 半導體裝置和其製造方法
JP5484853B2 (ja) 半導体装置の作製方法
JP5419580B2 (ja) 半導体装置の作製方法
TWI502703B (zh) 顯示裝置及其製造方法
TWI632658B (zh) 顯示裝置
JP5530701B2 (ja) トランジスタ
JP2010093238A (ja) 半導体装置及び半導体装置の作製方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120629

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120629

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140107

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140307

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140401

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140414

R150 Certificate of patent or registration of utility model

Ref document number: 5525778

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees