[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5467484B2 - 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置 - Google Patents

表示駆動装置及びその駆動制御方法並びにそれを備える表示装置 Download PDF

Info

Publication number
JP5467484B2
JP5467484B2 JP2007172317A JP2007172317A JP5467484B2 JP 5467484 B2 JP5467484 B2 JP 5467484B2 JP 2007172317 A JP2007172317 A JP 2007172317A JP 2007172317 A JP2007172317 A JP 2007172317A JP 5467484 B2 JP5467484 B2 JP 5467484B2
Authority
JP
Japan
Prior art keywords
current
display
data
gradation
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007172317A
Other languages
English (en)
Other versions
JP2009009039A (ja
Inventor
剛 尾崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2007172317A priority Critical patent/JP5467484B2/ja
Priority to US12/146,625 priority patent/US20090002405A1/en
Priority to KR1020097005471A priority patent/KR101178981B1/ko
Priority to TW097124012A priority patent/TWI411997B/zh
Priority to CN200880000765.8A priority patent/CN101548311B/zh
Priority to PCT/JP2008/062120 priority patent/WO2009005138A1/en
Publication of JP2009009039A publication Critical patent/JP2009009039A/ja
Priority to HK10103170.4A priority patent/HK1136686A1/xx
Application granted granted Critical
Publication of JP5467484B2 publication Critical patent/JP5467484B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Description

本発明は、表示駆動装置及びその駆動制御方法並びにそれを備える表示装置に関し、特に、所定の電流値を有する電流を供給することにより所望の輝度階調で発光する電流制御型の発光素子を備えた表示画素を駆動する表示駆動装置及びその駆動制御方法、並びに該表示駆動装置を備えて該表示画素が複数配列してなる表示パネルを表示駆動する表示装置に関する。
従来、有機エレクトロルミネッセンス素子(以下、「有機EL素子」と略記する)や発光ダイオード(LED)等のように、供給される駆動電流の電流値に応じて所定の輝度階調で発光動作する電流制御型の発光素子を備えた表示画素を、基板上に2次元配列した表示パネルを具備する発光素子型のディスプレイ(表示装置)が知られている。
特に、アクティブマトリックス型の駆動方式を適用した発光素子型のディスプレイにおいては、近年普及が著しい液晶表示装置(LCD)に比較して、表示応答速度が速く、視野角依存性も小さく、また、高輝度・高コントラスト化、表示画質の高精細化等が可能であるとともに、発光素子型の表示画素から構成されるため、液晶表示装置のようにバックライトを必要としないので一層の薄型軽量化が可能である、という極めて優位な特徴を有しており、次世代のディスプレイとして研究開発が盛んに行われている。
このような発光素子型ディスプレイにおいては、上述した電流制御型の発光素子を発光制御するための駆動制御機構や制御方法が種々提案されている。例えば表示パネルを構成する各表示画素ごとに、上記発光素子に加えて、該発光素子を発光制御するための複数の薄膜トランジスタ(スイッチング手段)からなる駆動回路(画素駆動回路)を備えたものが知られている。
駆動回路を備えた表示画素が配列された表示パネルの駆動制御方法としては、例えば特許文献1等に記載されているように、各表示画素(駆動回路)に表示データに応じた電圧値を指定した階調電圧を印加し、該電圧値に応じて発光素子(有機EL素子)に流す発光駆動電流を制御して所定の輝度階調で発光動作させる電圧指定方式(又は、電圧プログラム方式)や、各表示画素(駆動回路)に表示データに応じた電流値を指定した階調電流(プログラム電流)を供給し、該電流値に応じて保持される電圧に基づいて、発光素子(有機EL素子)に流す発光駆動電流を制御して所定の輝度階調で発光動作させる電流指定方式(又は、電流プログラム方式)等が知られている。
上記の駆動制御方法のうち、電圧指定方式に適用される駆動回路においては、表示画素の選択機能や発光駆動機能を担うスイッチング素子の素子特性(薄膜トランジスタのチャネル抵抗等)が、外部環境(周囲の温度等)や使用時間等に依存してバラツキや変動(劣化)を生じた場合、発光駆動電流が変動して長期間にわたり安定的に所望の発光特性(所定の輝度階調での表示)を実現することができないという問題や、表示パネルの高精細化を図るために、各表示画素を微細化すると、スイッチング素子の動作特性(薄膜トランジスタのソース−ドレイン間電流等)のバラツキが大きくなるため、適正な階調制御が行えなくなり、各表示画素の発光特性にバラツキが生じて表示画質の劣化を招くという問題を有している。
一方、電流指定方式に適用される駆動回路においては、各表示画素に供給される表示データに応じた階調電流の電流レベルを電圧レベルに変換する電流/電圧変換用のスイッチング素子と、発光素子に所定の電流値の発光駆動電流を供給する発光駆動用のスイッチング素子と、を備えた構成を有し、電流/電圧変換用のスイッチング素子により変換された電圧レベルに基づいて、発光駆動用のスイッチング素子により発光駆動電流の電流値を設定するように制御されるので、各スイッチング素子(薄膜トランジスタ)の動作特性のバラツキを低減して、表示画質の劣化を抑制することができるという利点を有している。
なお、電流指定方式に適用される駆動回路(画素駆動回路)の例については、後述する発明の実施形態において詳しく説明する。
特開2002−156923号公報(第4〜第5頁、図2、図7)
しかしながら、上述したような電流指定方式の駆動制御方法を適用した表示装置において、各表示画素の駆動回路に設けられるスイッチング手段の動作特性が劣化すると(具体的には、発光素子に直列に接続されて発光駆動電流を供給する薄膜トランジスタのしきい値電圧の変動が大きくなると)、駆動回路から発光素子に供給される発光駆動電流が減少する。
ここで、電流指定方式の駆動制御方法において、各表示画素に表示データ(階調電流)を書き込む動作は、データラインに寄生する配線容量や表示画素に設けられた保持容量(後述するキャパシタ)等を所定の電圧まで充電することに相当する。そのため、特に階調電流の電流値が小さく設定される低階調領域における書込動作の際には、所定の書込時間内に表示データを十分に書き込むことができなくなる書込不足が発生しやすくなるうえ、上述したスイッチング手段の動作特性の劣化に起因して発光駆動電流の電流値がさらに減少して、表示データに応じた適切な輝度階調で発光動作することができなくなって、表示画質の劣化を招くという問題を有している。
このような問題は、例えば、表示パネルの大型化や高精細化等により、走査ライン数が増加して各走査ラインの選択期間(すなわち、各表示画素への書込時間)が相対的に短く設定された場合や、データラインの配線長を長く設計し、該データラインに接続される表示画素の数を多くした場合等に顕著となる。なお、トランジスタのしきい値電圧の変動と発光駆動電流の減少との関係については、後述する本発明の実施形態において具体的な検証結果を示して説明する。
そこで、本発明は、上述した問題点に鑑み、電流指定方式の駆動制御方法を適用した表示装置において、各表示画素の駆動回路に設けられるスイッチング手段の動作特性が劣化した場合であっても、表示データに応じた発光駆動電流を発光素子に供給し、適正な輝度階調で発光素子を発光動作させて、表示画質の改善を図ることができる表示駆動装置及びその駆動制御方法並びにそれを備える表示装置を提供することを目的とする。
請求項1記載の発明は、データラインに接続された表示画素を駆動する表示駆動装置において、前記表示画素は、一端が基準電位に設定された発光素子と、電流路の一端が前記発光素子の他端に接続され、該電流路の他端が、電源電圧が印加される電源電圧ラインに接続されて、前記発光素子に供給する電流を制御する発光駆動素子と、を有し、前記データラインに所定のリセット電圧を印加して、少なくとも前記データラインの配線容量及び前記表示画素に残留する電荷を放電して初期化するリセット手段と、前記初期化が行われた前記表示画素に対し、表示データの輝度階調値に応じた信号極性及び電流値を有する階調電流を生成して、前記データラインを介して前記表示画素に供給する階調電流供給手段と、を有し、前記リセット手段が前記データラインに前記リセット電圧を印加するとき、及び、前記階調電流供給手段が前記データラインを介して前記階調電流を前記表示画素に供給するとき、前記電源電圧は、前記基準電位と同じか、それより低い第1の電位に設定され、前記発光素子を発光動作させるとき、前記電源電圧は、前記基準電位より高い第2の電位に設定され、前記リセット電圧は、前記発光駆動素子の前記電流路の前記一端側に印加され、前記基準電位より低い電位で、前記基準電位との電位差の絶対値が前記発光駆動素子のしきい値電圧より大きい電位に設定され、前記階調電流供給手段は、前記データラインに接続されたデータ用電流源とオフセット用電流源とを有し、前記データ用電流源は、前記表示データの前記輝度階調値に応じた電流値を有し、前記表示画素から前記データラインに引き込む方向に流れるデータ電流を生成し、前記オフセット用電流源は前記データラインから前記表示画素に流し込む方向に流れるオフセット電流を生成し、前記データ電流と前記オフセット電流とを合成した電流を前記階調電流として前記表示画素に供給することを特徴とする。
請求項2記載の発明は、表示データに応じた画像情報を表示する表示装置において、互いに直交するように配設された複数の走査ライン及び複数のデータラインの各交点近傍に発光素子を有する複数の表示画素が2次元配列され、前記各表示画素は、一端が基準電位に設定された発光素子と、電流路の一端が前記発光素子の他端に接続され、該電流路の他端が、電源電圧が印加される電源電圧ラインに接続されて、前記発光素子に供給する電流を制御する発光駆動素子と、を有する表示パネルと、前記各データラインに所定のリセット電圧を印加して、少なくとも前記各データラインの配線容量及び前記表示画素に残留する電荷を放電して初期化するリセット手段と、前記初期化が行われた前記表示画素に対し、前記表示データの輝度階調値に応じた信号極性及び電流値を有する階調電流を生成して、前記各データラインを介して前記表示画素に供給する階調電流供給手段と、を有し、前記リセット手段が前記データラインに前記リセット電圧を印加するとき、及び、前記階調電流供給手段が前記データラインを介して前記階調電流を前記表示画素に供給するとき、前記電源電圧は、前記基準電位と同じか、それより低い第1の電位に設定され、前記発光素子を発光動作させるとき、前記電源電圧は、前記基準電位より高い第2の電位に設定され、前記リセット電圧は、前記発光駆動素子の前記電流路の前記一端側に印加され、前記基準電位より低い電位で、前記基準電位との電位差の絶対値が前記発光駆動素子のしきい値電圧より大きい電位に設定され、前記階調電流供給手段は、前記各データラインに接続された複数のデータ用電流源と複数のオフセット用電流源とを有し、前記各データ用電流源は、前記表示データの前記輝度階調値に応じた電流値を有し、前記表示画素から前記各データラインに引き込む方向に流れるデータ電流を生成し、前記各オフセット用電流源は前記各データラインから前記表示画素に流し込む方向に流れるオフセット電流を生成し、前記データ電流と前記オフセット電流とを合成した電流を前記階調電流として前記表示画素に供給することを特徴とする。
請求項記載の発明は、請求項記載の表示装置において、前記表示装置は、更に、前記複数の走査ラインの各々に走査信号を順次印加して、前記走査ラインに接続された前記表示画素を順次選択状態に設定する走査駆動手段を備え、前記リセット手段は、前記各データラインを介して、前記選択状態に設定された前記表示画素に対して前記リセット電圧を印加し、前記階調電流供給手段は、前記各データラインを介して、前記選択状態に設定され、前記リセット電圧が印加された前記表示画素に対して前記階調電流を供給することを特徴とする。
請求項記載の発明は、請求項2又は3に記載の表示装置において、前記表示画素は、前記階調電流に基づく電荷を電圧成分として保持する保持容量を有し前記発光駆動素子 は、前記保持容量に保持された前記電圧成分に基づいて、前記発光素子を発光動作させる発光駆動電流を前記発光素子に流すことを特徴とする。
請求項5記載の発明は、請求項乃至のいずれかに記載の表示装置において、前記発光素子は、有機エレクトロルミネッセント素子であることを特徴とする。
請求項6記載の発明は、データラインに接続された表示画素を駆動する表示駆動装置の駆動制御方法において、前記表示画素は、一端が基準電位に設定された発光素子と、電流路の一端が前記発光素子の他端に接続され、該電流路の他端が、電源電圧が印加される電源電圧ラインに接続されて、前記発光素子に供給する電流を制御する発光駆動素子と、を有し、前記データラインに所定のリセット電圧を印加して、少なくとも前記データラインの配線容量及び前記表示画素に残留する電荷を放電して初期化する初期化ステップと、前記初期化が行われた後、表示データの輝度階調値に応じた信号極性及び電流値を有する階調電流を生成して、前記データラインを介して前記表示画素に供給する階調電流供給ステップと、前記発光素子を、前記階調電流に応じて保持容量に保持された電圧成分に基づいて、前記発光素子を発光動作させる発光動作ステップと、を含み、前記初期化ステップ及び前記階調電流供給ステップは、前記電源電圧を、前記基準電位と同じか、それより低い第1の電位に設定し、前記発光動作ステップは、前記電源電圧を前記基準電位より高い第2の電位に設定し、前記初期化ステップは、前記リセット電圧を前記発光駆動素子の前記電流路の前記一端側に印加し、前記リセット電圧を、前記基準電位より低い電位で、前記基準電位との電位差の絶対値が前記発光駆動素子のしきい値電圧より大きい電位に設定し、前記階調電流供給ステップは、前記表示データの前記輝度階調値に応じた電流値を有し、前記表示画素から前記データラインに引き込む方向に流れるデータ電流と、前記データラインから前記表示画素に流し込む方向に流れるオフセット電流と、を生成し、前記データ電流と前記オフセット電流とを合成した電流を前記階調電流として前記表示画素に供給することを特徴とする。
本発明に係る表示装置及び表示装置並びにその駆動制御方法によれば、電流指定方式の駆動制御方法を適用した表示装置において、各表示画素の駆動回路に設けられるスイッチング手段の動作特性が劣化した場合であっても、表示データに応じた発光駆動電流を発光素子に供給し、適正な輝度階調で発光素子を発光動作させて、表示画質の改善を図ることができる。
以下、本発明に係る表示駆動装置及びその駆動制御方法並びにそれを備える表示装置について、実施の形態を示して詳しく説明する。
<表示装置>
まず、本発明に係る表示装置の全体構成について説明する。
図1は、本発明に係る表示装置の全体構成を示す概略ブロック図であり、図2は、本発明に係る表示装置の一実施形態を示す要部概略構成図である。
図1、図2に示すように、本実施形態に係る表示装置100は、概略、相互に直交するように配設された複数の走査ラインSLと複数のデータラインDLとの各交点近傍に、例えば、後述する画素駆動回路(上述した背景技術に示した駆動回路に相当する)及び電流制御型の発光素子からなる複数の表示画素EMが2次元配列(例えば、n行×m列からなるマトリクス状に配列;n、mは正の整数)された表示パネル110と、該表示パネル110の走査ラインSLに接続され、各走査ラインSLに所定のタイミングで走査信号Vselを印加することにより、行ごとの表示画素EMを選択状態に設定する走査ドライバ(走査駆動手段)120と、表示パネル110のデータラインDLに接続され、後述する表示信号生成回路160から供給される表示データを取り込んで、所定のタイミングで各データラインDLへ該表示データに応じた階調電流Ipixを供給するデータドライバ(信号駆動手段)130と、データラインDLに接続され、上記データドライバ130からの階調電流Ipixの供給に先立つ所定のタイミングで、リセット電圧Vrstを、各データラインDLを介して各表示画素EMに印加するリセット回路(リセット手段)140と、表示信号生成回路160から供給されるタイミング信号に基づいて、少なくとも、走査ドライバ120及びデータドライバ130の各動作状態を制御する走査制御信号及びデータ制御信号を生成して出力するシステムコントローラ150と、例えば、表示装置100の外部から供給される映像信号に基づいて、表示データ(輝度階調値)を生成して上記データドライバ130に供給するとともに、該表示データに基づいて表示パネル110に所定の画像情報を表示するためのタイミング信号(システムクロック等)を抽出、又は、生成して上記システムコントローラ150に供給する表示信号生成回路160と、を備えて構成されている。
以下、上記各構成について具体的に説明する。
(表示パネル110)
図2に示した表示パネル110は、後述するように、走査ドライバ120から各走査ラインSLに走査信号Vselを印加するタイミングに基づいて、リセット回路140から各データラインDLに所定のリセット電圧Vrstを印加して、各データラインに寄生する配線容量及び各表示画素の保持容量(後述するキャパシタ)に保持された(残留する)電荷を放電して初期化するリセット動作と、データドライバ130から各データラインDLに供給される階調電流Ipixに応じた電圧成分を各表示画素の保持容量に保持させる(書き込む)電流書込動作と、該電圧成分に基づく発光駆動電流を発光素子に供給して所定の輝度階調で発光させる発光動作と、を選択的に実行するように制御される。
また、本実施形態に適用される表示画素EM(図5参照)は、選択レベル(例えば、ハイレベル)の走査信号Vselが印加されることにより設定される選択状態(選択期間)において、階調電流Ipixが供給されて表示データが書き込まれる(電流書込動作)とともに、発光素子への発光駆動電流の供給が遮断されて非発光状態となり、一方、非選択レベル(例えば、ローレベル)の走査信号Vselが印加されることにより設定される非選択状態(非選択期間)において、上記電流書込動作により書き込まれた階調電流Ipixに基づく発光駆動電流が発光素子に供給されて、該発光素子が所定の輝度階調で発光する発光動作状態となるように制御される。なお、本実施形態に係る表示パネルに適用される表示画素EM(画素駆動回路)の具体回路例や回路動作については、詳しく後述する。
(走査ドライバ120)
走査ドライバ120は、システムコントローラ150から供給される走査制御信号に基づいて、上記各走査ラインSLに選択レベル(例えば、ハイレベル)の走査信号Vselを順次印加することにより、各行の表示画素EMを選択状態に設定し、当該選択状態に設定される期間(選択期間)中に、データドライバ130により各データラインDLを介して供給される表示データに基づく階調電流Ipixを、各表示画素EMに書き込むように制御する。
走査ドライバ120は、例えば図2に示すように、後述するシステムコントローラ150から走査制御信号として供給される走査クロック信号SCK及び走査スタート信号SSTに基づいて、各行の走査ラインSLに対応するシフト信号を順次出力するシフトレジスタ回路121と、該シフトレジスタ回路121から出力されるシフト信号を所定の信号レベル(ハイレベル)に変換して、システムコントローラ150から走査制御信号として供給される出力制御信号SOEに基づいて、各走査ラインSLに走査信号Vselとして出力する出力回路部122と、を備えた構成を適用することができる。
(データドライバ130)
図3は、本実施形態に係る表示装置に適用可能なデータドライバの構成例を示す概略ブロック図であり、図4は、本実施形態に係るデータドライバに適用可能な電圧電流変換・電流供給回路の一例を示す概略構成図である。
データドライバ130は、システムコントローラ150から供給されるデータ制御信号に基づいて、後述する表示信号生成回路160から供給されるデジタル信号からなる1行分ごとの表示データを所定のタイミングで順次取り込んで保持し、該表示データの輝度階調値に対応する電流値を有する階調電流Ipixを生成して、上記各走査ラインSLごとに設定される選択期間内に各データラインDLに一斉に供給する。
ここで、データドライバ130は、例えば図3(a)に示すように、システムコントローラ150から供給されるデータ制御信号(シフトクロック信号CLK、サンプリングスタート信号STR)に基づいて、順次シフト信号を出力するシフトレジスタ回路131と、該シフト信号の入力タイミングに基づいて、表示信号生成回路160から供給される1行分の表示データD0〜Dmを順次取り込むデータレジスタ回路132と、データ制御信号(データラッチ信号STB)に基づいて、データレジスタ回路132により取り込まれた1行分の表示データD0〜Dmを保持するデータラッチ回路133と、図示を省略した電源供給手段から供給される階調基準電圧V0〜Vpに基づいて、上記保持された表示データD0〜Dmを所定のアナログ信号電圧(階調電圧Vpix)に変換するデジタル−アナログ変換器(D/Aコンバ−タ)134と、アナログ信号電圧に変換された表示データに対応する階調電流Ipixを生成し、システムコントローラ150から供給されるデータ制御信号(出力イネ−ブル信号OE)に基づくタイミングで、各データラインDLを介して、該階調電流Ipixを各表示画素EMに一斉に出力する電圧電流変換・電流供給回路135と、を備えた構成を適用することができる。
特に、本実施形態に係る電圧電流変換・電流供給回路135は、例えば図4(a)に示すように、一端側に出力端子OUT(出力接点Nout)が接続され、他端側に低電圧源Vssが接続され、上記D/Aコンバータ134によりアナログ信号電圧(階調電圧Vpix)に変換された表示データに応じた電流値を有するデータ電流を流すデータ用電流源IAsと、一端側に高電圧源Vddが接続され、他端側に出力端子OUT(出力接点Nout)が接続され、所定の電流値を有するオフセット電流を流すオフセット用電流源IBsと、を備えている。
ここで、データ用電流源IAsは、出力端子OUT(出力接点Nout)側から低電圧源Vss方向に上記データ電流を流すように設定され、オフセット用電流源IBsは、高電圧源Vdd側から出力端子OUT(出力接点Nout)方向に上記電流を流すように設定されている。また、オフセット用電流源IBsは、例えば図4(b)に示すように、電流路(ソース−ドレイン)の一端側が高電圧源Vddに接続され、他端側が出力端子OUT(出力接点Nout)に接続されたpチャネル型の電界効果型トランジスタ(FET)を適用することができる。出力端子OUT(出力接点Nout)は、システムコントローラ150から供給されるデータ制御信号(出力イネ−ブル信号OE)に基づいてオン、オフ動作するスイッチ手段(図示を省略:例えばトランジスタスイッチ等)を介してデータラインDLに接続されている。
そして、このような電圧電流変換・電流供給回路135が、各データラインDLごとに設けられていることにより、表示データの輝度階調に対応して設定された階調電圧Vpixの電圧値に応じてデータ用電流源IAsにより生成されたデータ電流値から、オフセット用電流源IBsにより生成される所定のオフセット電流値が減算され、表示データの輝度階調(階調電圧)に応じて、低階調領域ではデータ電流値よりもオフセット電流値の方が大きくなり、出力端子OUT側からデータラインDL方向に押し込むように流れる(流し込む)正極性の電流値を有する階調電流Ipixが生成され(後述する電流ソース方式)、一方、中、高階調領域ではオフセット電流値よりもデータ電流値の方が大きくなり、データラインDL側から出力端子OUT方向に引き抜く(引き込む)ように流れる負極性の電流値を有する階調電流Ipixが生成される(後述する電流シンク方式)。すなわち、データラインDLに供給される階調電流Ipixは、表示画素EMに書き込まれる表示データに含まれる輝度階調値に応じて負極性又は正極性を有する電流値に切り換え設定される。
(リセット回路140)
リセット回路140は、リセット制御信号RSTに基づいて、上記データドライバ130から各データラインDLに、表示データに基づく階調電流Ipixが供給されるタイミング(電流書込動作)に先立つ所定のタイミングで、各データラインDLを介して選択状態に設定された表示画素EMにリセット電圧Vrstを印加して、各データラインDLに寄生する配線容量に残留する電荷、及び、各表示画素EMに設けられた保持容量(後述するキャパシタ)に蓄積された電荷を放電させて初期状態に設定(初期化)するように制御する。
リセット回路140は、例えば、表示パネル110に配設された各データラインDLごとに、リセット電圧Vrstの電圧源に一端側が接続され、リセット制御信号RSTに基づいて、一斉にオン/オフ動作を行うことにより、リセット電圧Vrstを各データラインDLに印加する複数のスイッチング素子が設けられた構成を適用することができ、具体的には、図2に示すように、電流路(ソース−ドレイン)の一端にリセット電圧Vrstが共通に印加され、他端が各データラインDLに接続され、制御端子(ゲート)にリセット制御信号RSTが共通に印加されたトランジスタスイッチSWrstを良好に適用することができる。
ここで、各データラインDLを介して各表示画素EMにリセット電圧Vrstを印加して蓄積電荷の放電を制御するリセット制御信号RSTは、後述するように(図8参照)、各行の表示画素EMの書込動作期間において、表示データに応じた階調電流Ipixの供給タイミング(電流書込動作)に先立って、各データラインDLを介してリセット電圧Vrstを印加して、データラインDLの配線容量に残留する電荷、及び、選択状態に設定された行の表示画素EMの保持容量(キャパシタ)に蓄積された電荷を放電するものであればよいので、走査信号Vselの印加タイミングに関連することから、例えば、走査ドライバ120において走査制御信号に基づいて生成、出力するものであってもよいし、システムコントローラ150により生成して、直接リセット回路140に出力するものであってもよい。
また、リセット電圧Vrstは、少なくとも各データラインDLの配線容量に残留する電荷、及び、各表示画素EMの保持容量に蓄積された電荷を良好に放電することができる程度に、相対的に低い電圧であればよいが、本実施形態においては、各表示画素EMに設けられる発光素子(例えば、有機EL素子)のカソード端子側の電圧よりも低電圧、すなわち、例えばカソード端子側の電圧が接地電圧(0V)の場合、絶対値が当該0Vよりも大きく、接地電圧より低い負極性の電圧値(例えば−5V;絶対値は5V)になるように設定される。詳しくは後述する。
なお、本実施形態においては、図2に示したように、リセット回路140をデータドライバ130とは別個の構成とした場合について示したが、図3(b)に示すように、例えば図3(a)に示したデータドライバ130の出力段(電圧電流変換・電流供給回路135の後段)に、図2と同等の回路構成を有するリセット回路136を設けて、これらを一のデータドライバ130として構成し(この場合、図2に示したリセット回路140は省略される)、さらに一のドライバチップに内蔵するものであってもよいし、表示パネル110を構成するパネル基板上に表示画素EMや各種配線と一体的に形成するものであってもよい。
(システムコントローラ150)
システムコントローラ150は、少なくとも、上述した走査ドライバ120及びデータドライバ130に対して、動作状態を制御する走査制御信号及びデータ制御信号を出力することにより、各ドライバを所定のタイミングで動作させて走査信号Vsel及び階調電流Ipixを生成して表示パネル110に出力させ、表示信号生成回路160により生成された表示データを各表示画素EMに書き込んで発光動作させ、所定の画像情報を表示させる制御を行う。
(表示信号生成回路160)
表示信号生成回路160は、例えば、表示装置100の外部から供給される映像信号から輝度階調信号成分を抽出し、表示パネル110の1行分ごとに表示データ(輝度階調値)としてデータドライバ130に供給する。ここで、上記映像信号が、例えば、テレビ放送信号(コンポジット映像信号)のように、画像情報の表示タイミングを規定するタイミング信号成分を含む場合には、表示信号生成回路160は、上記輝度階調信号成分を抽出する機能のほか、タイミング信号成分を抽出してシステムコントローラ150に供給する機能を有するものであってもよい。この場合においては、上記システムコントローラ150は、表示信号生成回路160から供給されるタイミング信号に基づいて、走査ドライバ120やデータドライバ130に対して供給する走査制御信号及びデータ制御信号を生成する。
<表示画素の具体例>
次に、上述した表示パネルに配列される表示画素の具体的な回路例について、図面を参照して説明する。
図5は、本実施形態に係る表示装置に適用可能な表示画素(画素駆動回路、発光素子)の具体例を示す回路構成図である。
図5に示すように、本実施形態に適用可能な表示画素EMは、概略、上述した走査ドライバ120から印加される走査信号Vselに基づいて表示画素EMを選択状態に設定し、該選択状態においてデータドライバ130から供給される階調電流Ipixを取り込み電圧成分として保持し、該階調電流Ipixに応じた発光駆動電流を発光素子に流す画素駆動回路DCと、該画素駆動回路DCから供給される発光駆動電流に基づいて、所定の輝度階調で発光動作する有機EL素子OLED等の電流制御型の発光素子と、を有して構成されている。
画素駆動回路DCは、具体的には、例えば図5に示すように、ゲート端子が走査ラインSLに、ドレイン端子が電源電圧ラインVL(電源電圧Vsc)に、ソース端子が接点N11に各々接続されたトランジスタTr11と、ゲート端子が走査ラインSLに、ソース端子がデータラインDLに、ドレイン端子が接点N12に各々接続されたトランジスタTr12と、ゲート端子が接点N11に、ドレイン端子が電源電圧ラインVLに、ソース端子が接点N12に各々接続されたトランジスタ(発光駆動素子)Tr13と、接点N11及び接点N12間(トランジスタTr13のゲート−ソース間)に接続されたキャパシタ(保持容量)Csと、を備えた構成を有している。
ここで、本実施形態に係る画素駆動回路DCに適用されるトランジスタTr11〜Tr13については、特に限定するものではないが、例えば全てnチャネル型の電界効果型トランジスタ(薄膜トランジスタ)により構成することにより、nチャネル型アモルファスシリコン薄膜トランジスタを適用することができる。この場合、すでに確立されたアモルファスシリコン製造技術を適用して、動作特性(電子移動度等)の安定した画素駆動回路を比較的簡易なプロセスで製造することができる。また、キャパシタCsはトランジスタTr13のゲート−ソース間に形成される寄生容量であってもよいし、該寄生容量に加えて該ゲート−ソース間に容量素子を接続したものであってもよい。
有機EL素子OLEDは、アノード端子が上記画素駆動回路DCの接点N12に接続され、カソード端子が所定の低電位の基準電圧Vcath(例えば、接地電圧Vgnd)に接続されている。また、電源電圧ラインVLに印加される電源電圧Vscは、表示画素EMの選択、非選択状態(厳密には、電流書込動作及び発光動作)に応じて、上記基準電圧Vcathよりも低電位又は高電位の電圧が印加される。詳しくは以下の基本動作において説明する。
図6は、本実施形態に係る画素駆動回路を適用した表示画素の基本動作を示すタイミングチャ−トである。図6においては、表示パネル110に2次元配列(n行×m列からなるマトリクス状に配列)された表示画素EMのうち、i行j列目の表示画素EMに着目して動作を説明する。図7は、本実施形態に係る画素駆動回路の動作状態を示す概念図である。
上述したような画素駆動回路DCにおける発光素子(有機EL素子OLED)の発光駆動制御は、例えば、図6に示すように、一走査期間Tscを1サイクルとして、該一走査期間Tsc内に、走査ラインSLに接続された表示画素EMを選択して表示データに対応する階調電流Ipixを書き込み、電圧成分として保持させる電流書込動作期間Tprgと、該電流書込動作期間Tprgに書き込み、保持された電圧成分に基づいて、上記表示データに応じた発光駆動電流を有機EL素子OLEDに供給して、所定の輝度階調で発光動作させる発光動作期間(非選択期間)Temと、を含むように設定することにより実行される(Tsc≧Tprg+Tem)。ここで、各行の表示画素EMが接続された各走査ラインSLごとに設定される電流書込動作期間Tprgは、相互に時間的な重なりが生じないように設定される。
なお、本実施形態においては、後述するように(図8参照)各行の表示画素EMを選択状態に設定した書込動作期間(選択期間)Twrt中に、所定のリセット電圧Vrstを各データラインDLを介して表示画素EMに印加する電圧リセット動作(電圧リセット動作期間Trst)を実行した後、上記の階調電流Ipixを書き込む電流書込動作(電流書込動作期間Tprg)が実行される。したがって、電流書込動作(電流プログラミング動作)は後述する書込動作期間Twrtよりも短い時間で実行される。
(電流書込動作期間)
表示画素EMの電流書込動作期間Tprgにおいては、図6に示すように、まず、走査ドライバ120から特定の走査ラインSLに対して、ハイレベルの走査信号Vselが印加されて当該行の表示画素EMが選択状態に設定されるとともに、当該行の表示画素EMの電源電圧ラインVLにローレベルの電源電圧Vsc(≦基準電圧Vcath)が印加される。また、このタイミングに同期して、データドライバ130から当該行の表示データに対応する電流値を有する階調電流Ipixが各データラインDLに供給される。
なお、本実施形態においては、後述するように各データラインDLに供給される階調電流Ipixは、各表示画素に書き込まれる表示データに含まれる輝度階調値に応じて負極性又は正極性を有する電流値に設定される。負極性の電流値に設定された場合には、表示画素EMからデータラインDLを介してデータドライバ130方向に階調電流Ipixが引き抜かれる(引き込む)ように流れ、一方、正極性の電流値に設定された場合には、データドライバ130からデータラインDLを介して表示画素EM方向に階調電流Ipixが押し込まれる(流し込む)ように流れる。以下の説明では、表示画素EMの基本動作として負極性の電流値を設定して表示画素EMからデータラインDLを介してデータドライバ130方向に階調電流Ipixを引き込む場合について説明する。
ハイレベルの走査信号Vselが印加されることにより、画素駆動回路DCを構成するトランジスタTr11及びTr12がオン動作して、ローレベルの電源電圧Vscが接点N11(すなわち、トランジスタTr13のゲート端子及びキャパシタCsの一端)に印加されるとともに、データラインDL方向に階調電流Ipixを引き込む動作が行われることにより、ローレベルの電源電圧Vscよりもさらに低電位の電圧レベルが接点N12(すなわち、トランジスタTr13のソース端子及びキャパシタCsの他端)に印加される。
このように、接点N11及びN12間(トランジスタTr13のゲート−ソース間)に電位差が生じることにより、トランジスタTr13がオン動作して、図7(a)に示すように、電源電圧ラインVLからトランジスタTr13、接点N12、トランジスタTr12、データラインDLを介して、データドライバ130に階調電流Ipixの電流値に対応する書込電流Iaが流れる。
このとき、キャパシタCsには、上記書込電流Iaが流れることにより接点N11及びN12間(トランジスタのTr13のゲート−ソース間)に生じた電位差に対応する電荷が蓄積され、電圧成分として保持される(充電される)。また、電源電圧ラインVLには、低電位の基準電圧Vcath(接地電圧Vgnd)以下の電圧レベルを有する電源電圧Vscが印加され、さらに、書込電流Iaが接点N12からデータラインDL方向に流れるように制御されていることから、有機EL素子OLEDのアノード端子(接点N12)に印加される電位はカソード端子の電位(基準電圧Vcath)よりも低くなり、有機EL素子OLEDには電流が流れず発光動作は行われない。
(発光動作期間)
次いで、電流書込動作期間Tprg終了後の発光動作期間Temにおいては、図6に示すように、走査ドライバ120から特定の走査ラインSLに対して、ローレベルの走査信号Vselが印加されて当該行の表示画素EMが非選択状態に設定されるとともに、当該行の表示画素EMの電源電圧ラインVLにハイレベルの電源電圧Vsc(>基準電圧Vcath)が印加される。また、このタイミングに同期して、データドライバ130による階調電流Ipixの引き込み動作が停止される。
これにより、画素駆動回路DCを構成するトランジスタTr11及びTr12がオフ動作して、接点N11(すなわち、トランジスタTr13のゲート端子及びキャパシタCsの一端)への電源電圧Vscの印加が遮断されるとともに、接点N12(すなわち、トランジスタTr13のソース端子及びキャパシタCsの他端)へのデータドライバ130による階調電流Ipixの引き込み動作に起因する電圧レベルの印加が遮断されるので、キャパシタCsは、上述した電流書込動作期間Tprgにおいて蓄積された電荷を保持する。
このように、キャパシタCsが電流書込動作時の充電電圧を保持することにより、接点N11及びN12間(トランジスタのTr13のゲート−ソース間)の電位差が保持されることになり、トランジスタTr13はオン状態を維持する。また、電源電圧ラインVLには、基準電圧Vcathよりも高電位の電圧レベルを有する電源電圧Vscが印加されるので、有機EL素子OLEDのアノード端子(接点N12)に印加される電位はカソード端子側の電位(基準電圧Vcath)よりも高くなる。
したがって、図7(b)に示すように、電源電圧ラインVLからトランジスタTr13、接点N12を介して、有機EL素子OLEDに順バイアス方向に所定の発光駆動電流Ibが流れ、有機EL素子OLEDが発光する。ここで、キャパシタCsにより蓄積された電荷に基づく電位差(充電電圧)は、トランジスタTr13において階調電流Ipixに対応する書込電流Iaを流す場合の電位差に相当するので、有機EL素子OLEDに供給される発光駆動電流Ibは、上記書込電流Iaと略同等の電流値を有することになる。これにより、電流書込動作期間Tprg後の発光動作期間Temにおいては、電流書込動作期間Tprgに書き込まれた表示データ(階調電流Ipix)に対応する電圧成分に基づいて、トランジスタTr13を介して、発光駆動電流Ibが継続的に供給されることになり、有機EL素子OLEDは表示データに対応する輝度階調で発光する動作を継続する。
そして、上述した一連の動作を、表示パネル110を構成する全ての走査ラインSLについて順次繰り返し実行することにより、表示パネル1画面分の表示データが書き込まれて、所定の輝度階調で発光し、所望の画像情報が表示される。
なお、本実施形態に係る画素駆動回路DCにおいて電源電圧ラインVLに所定の電源電圧Vscを印加する構成としては、例えば図1に示した表示装置100の構成に加え、表示パネル110の各走査ラインSLに並行に配設された複数の電源電圧ラインVLに接続された電源ドライバを備え、システムコントローラ150から供給される電源制御信号に基づいて、走査ドライバ120から出力される走査信号Vselに同期するタイミング(図6参照)で、走査ドライバ120により走査信号Vselが印加される行(選択状態に設定される表示画素EM)の電源電圧ラインVLに、電源ドライバから所定の電圧値を有する電源電圧Vscを印加するようにした構成を良好に適用することができる。
また、上述した表示画素EMにおいては、画素駆動回路DCとして3個のトランジスタTr11〜Tr13を備えた回路構成を示したが、本発明はこの実施形態に限定されるものではなく、3個以上のトランジスタを備えた回路構成を有するものであってもよい。また、発光素子として有機EL素子を適用した構成を示したが、本発明はこの実施形態に限定されるものではなく、例えば発光ダイオード等の他の電流制御型の発光素子であってもよい。
<表示装置の駆動制御方法>
次に、本実施形態に係る表示装置における駆動制御方法について説明する。
図8は、本実施形態に係る表示装置の駆動制御方法の一例を示すタイミングチャ−トである。
上述したような構成を有する表示装置100における駆動制御方法は、例えば、図8に示すように、一走査期間Tscを1サイクルとして、該一走査期間Tsc内に、各行の表示画素EMを選択状態に設定し、データラインDLに寄生する配線容量に残留する電荷及び各表示画素EMに設けられたキャパシタ(保持容量)Csに蓄積された電荷を放電して、初期状態に設定する電圧リセット動作(電圧リセット動作期間Trst)、及び、当該リセット動作後に、表示データに応じた信号極性及び電流値を有する階調電流Ipixを供給して所定の電圧成分を各表示画素EMのキャパシタCsに充電する電流書込動作(電流プログラミング動作;電流書込動作期間Tprg)を実行する書込動作期間(選択期間)Twrtと、当該書込動作期間Twrt後に、各行の表示画素EMを非選択状態に設定して、上記キャパシタCsに充電された電圧成分に基づいて発光駆動電流Ibを生成して、表示データに対応した輝度階調で有機EL素子OLEDを発光動作させる発光動作期間(非選択期間)Temと、を含むように設定される(Tsc≧Twrt+Tem=Trst+Tprg+Tem)。
そして、このような一連の駆動動作が、各行ごとに順次実行されるとともに、各行における選択期間である書込動作期間Twrt(電圧リセット動作期間Trst及び電流書込動作期間Tprg)が、各行間で相互に時間的な重なりが生じないように設定される。
すなわち、本実施形態に係る駆動制御方法においては、書込動作期間Twrt内に上述した表示画素EMの基本動作(図6参照)における電流書込動作(電流書込動作期間Tprg)が実行され、かつ、書込動作期間Twrt内の当該電流書込動作に先立つタイミングで、電圧リセット動作(電圧リセット動作期間Trst)が実行される。
以下、各動作について具体的に説明する。
(電圧リセット動作)
まず、電圧リセット動作期間Trstにおいては、図8に示すように、走査ドライバ120から各走査ラインSLにハイレベルの走査信号Vselを順次印加して各行の表示画素EMを選択状態に設定した後、又は、当該選択状態への切り換えタイミングと同時に、例えばシステムコントローラ150からハイレベルのリセット制御信号RSTがリセット回路140に供給されて電圧リセット動作が実行される。
これにより、各表示画素EMを構成する画素駆動回路DC(図5参照)に設けられたトランジスタTr12がオン動作するとともに、リセット回路140に設けられた各トランジスタスイッチSWrstがオン動作することにより、リセット回路140(トランジスタスイッチSWrst)からデータラインDLを介して画素駆動回路DCのキャパシタCsの他端側(接点N12)に、有機EL素子OLEDのカソード側の基準電圧Vcath(例えば0V)よりも低電位のリセット電圧Vrst(例えば−5V)が印加されて、各データラインDLの配線容量に残留する電荷及び各表示画素EMのキャパシタCsに蓄積されていた電荷が放電されて初期状態に設定される。
(電流書込動作)
次いで、電圧リセット動作期間Trst終了後の電流書込動作期間Tprgにおいては、図8、及び、上述した画素駆動回路DCの基本動作(図6、図7参照)に示したように、走査ドライバ120から各走査ラインSLにハイレベルの走査信号Vselを継続して印加して各行の表示画素EMを選択状態に保持した状態で、電源電圧ラインVLに低電位の電源電圧Vscを印加するとともに、データドライバ130から各データラインDLを介して、表示データに対応する信号極性及び電流値を有する階調電流Ipixを各表示画素EMに供給することにより、画素駆動回路DCに設けられたキャパシタCsに階調電流Ipix(≒書込電流Ia)に基づく電圧成分を保持させる(充電する)。
ここで、本実施形態においては、データドライバ130から各データラインDLを介して各表示画素EMに供給される階調電流Ipixは、上述したように、表示データの輝度階調値に応じて正極性又は負極性の電流値を有するように設定される。詳しくは後述するが、概略、表示データ(輝度階調値)が低階調領域においてはデータドライバ130により正極性の電流値を有するように設定して、データドライバ130からデータラインDLを介して選択状態に設定された表示画素EMに階調電流Ipixを流し込むように供給され(以下、「電流ソース方式」と記し、このような階調電流Ipixを「ソース電流」と記す)、一方、表示データ(輝度階調値)が中、高階調領域においてはデータドライバ130により負極性の電流値を有するように設定して、選択状態に設定された表示画素EMからデータラインDLを介してデータドライバ130に階調電流Ipixを引き込むように供給される(以下、「電流シンク方式」と記し、このような階調電流Ipixを「シンク電流」と記す)。
(発光動作)
次いで、電流書込動作期間Tprg終了後(すなわち書込動作期間Twrt終了後)の発光動作期間Temにおいては、図8、及び、上述した画素駆動回路DCの基本動作(図6、図7参照)に示したように、走査ドライバ120から電流書込動作期間Tprgが終了した各走査ラインSLにローレベルの走査信号Vselが印加されて表示画素EMを非選択状態に設定するとともに、電源電圧ラインVLに高電位の電源電圧Vscを印加することにより、キャパシタCsに保持された電圧成分に基づく発光駆動電流Ibを有機EL素子OLEDに供給して表示データに応じた輝度階調で発光動作させる。
<作用効果の検証>
次に、上述した表示駆動装置及び表示装置並びにその駆動制御方法における作用効果について詳しく検証する。ここでは、まず、本実施形態に係る表示装置の比較例(以下、「比較対象」と記す)を示してその動作特性を検証した後、本実施形態の作用効果を説明する。
図9は、本実施形態に係る作用効果を説明するための、比較対象となる表示装置における階調電流(シンク電流)と発光駆動電流との関係を示す特性図であり、図10は、本実施形態に係る表示装置における階調電流(シンク電流、ソース電流)と発光駆動電流との関係を示す特性図である。図9、図10においては、電圧リセット動作期間Trstを10μsec、電流書込動作期間Tprgを55μsecとし、また、リセット電圧Vrstとして負極性の電圧(−5V)と0Vを印加した場合のシミュレーション実験の結果を示す。
上述したように、本実施形態に係る表示装置においては、最初に一定のリセット電圧Vrstを各データラインDLに印加して該データラインDLの配線容量に残留する電荷や各表示画素EM(画素駆動回路DC)のキャパシタCsに保持された電荷を放電するリセット動作(初期化動作)を実行し、その後、表示データに応じた信号極性及び電流値を有する階調電流Ipixを各データラインDLに供給して各表示画素EMのキャパシタCsに当該階調電流Ipixに応じた電圧成分を保持させる書込動作を実行するように制御される。
ここで、本実施形態に係る表示装置の書込動作において、表示データ(輝度階調値)に応じた階調電流Ipixとして負極性の電流値を有する電流のみをデータラインDLを介して各表示画素EMに供給し、該階調電流Ipixに応じた書込電流Ia(シンク電流)を表示画素EMからデータラインDLを介してデータドライバ130に引き込む電流シンク方式のみを適用して、階調電流Ipixに応じた電圧成分を各表示画素EMに保持させる(書き込む)場合を、本実施形態の比較例(比較対象)とする。
電流シンク方式のみを適用して表示データを書き込む場合において、データドライバ130から供給される階調電流(具体的にはデータドライバ130に引き込まれるシンク電流)Ipixと、各表示画素EMの画素駆動回路DCから有機EL素子OLEDに流れる発光駆動電流Ibとの関係について検証すると、図9に示すように、階調電流Ipixの電流値が比較的大きい中、高階調領域においては、データドライバ130からデータラインDLに供給される階調電流(シンク電流)Ipixの電流値に応じて、画素駆動回路DCから有機EL素子OLEDに供給される発光駆動電流(画素発光時電流)Ibは略線形的に増加する傾向を示す。
この階調電流Ipixと発光駆動電流Ibとの関係について詳しく検証すると、電圧リセット動作において、リセット電圧Vrstとして一般的に適用される0Vに設定した場合、図9中に細い点線(Vrst=0V シンク電流(Vth=1V))で示すように、階調電流Ipixの電流値を0μAに設定すると、発光駆動電流Ibを0μAに設定することができるが、階調電流Ipixが微小な電流値(具体的には0μAの近傍)となる低階調領域においては発光駆動電流Ibが略0μAに近似した状態となって、階調電流Ipixに対する発光駆動電流Ibの線形性が失われてしまうため、シミュレーション実験の条件として設定した電流書込動作期間Tprg(=55μsec)では、階調電流Ipixに応じた電圧成分を十分保持させることができないという問題を有している。
また、各表示画素EMの画素駆動回路DCに設けられ、有機EL素子OLEDに発光駆動電流Ibを供給するための発光駆動用のトランジスタTr13のしきい値電圧Vthに変動(Vthシフト)が生じると(例えばしきい値電圧Vthが1Vから3Vに変化した場合)、図9中に細い点線(Vrst=0V シンク電流(Vth=1V))及び太い点線(Vrst=0V シンク電流(Vth=3V))で示すように、低階調領域における発光駆動電流Ibの変化が顕著になり、有機EL素子OLEDの輝度変化が増大して表示データに応じた適切な輝度階調で発光動作ができなくなるという問題を有していた。
一方、電圧リセット動作において、リセット電圧Vrstを絶対値が0Vよりも大きくなる電圧値、好ましくは電源電圧ラインVL及び接点N12間(トランジスタTr13のドレイン−ソース間)の電位差の絶対値がトランジスタTr13のしきい値電圧Vthの絶対値より大きい値となる電圧値(例えば−5V;絶対値は5V)に設定した場合においては、図9中に細い実線(Vrst=−5V シンク電流(Vth=1V))及び太い実線(Vrst=−5V シンク電流(Vth=3V))で示すように、階調電流(シンク電流)Ipixに対する発光駆動電流Ibの特性は,階調電流Ipixが比較的大きい中、高階調領域では、上述したリセット電圧Vrstを0Vに設定した場合と同様に良好な線形性を示すが、階調電流Ipixを0μAに設定した場合であっても発光駆動電流Ibを完全に0μAに設定することができず、微小な電流が有機EL素子OLEDに流れてしまう。この場合、輝度階調の基準となる黒表示レベルが浮いてしまい(明るい方に変動してしまい)、コントラスト比が低下するため、表示品位が著しく低下してしまうという問題を有していた。
そこで、本発明においては、上述した実施形態に示したように、まず、絶対値が0Vよりも大きいリセット電圧VrstをデータラインDLに印加することにより、該データラインDLの配線容量に残留する電荷や各表示画素EM(画素駆動回路DC)のキャパシタCsに保持された電荷を放電する電圧リセット動作を実行し、その後、表示データに応じた信号極性(正極性又は負極性)及び電流値を有する階調電流Ipixを、各データラインDLを介して表示画素EMに供給することにより、各表示画素EMのキャパシタCsに当該階調電流Ipixに応じた電圧成分を保持させる電流書込動作を実行する。
ここで、本実施形態に係る表示装置の書込動作においては、データドライバ130から出力される階調電流Ipixが表示データ(輝度階調値)に応じて信号極性が切り換え設定され、低階調領域では正極性の電流値を有する階調電流(ソース電流)IpixをデータラインDLに供給して、該階調電流Ipixに応じた書込電流Iaをデータドライバ130からデータラインDLを介して表示画素EM(画素駆動回路DC)に流し込む電流ソース方式が適用され、また、中、高階調領域では負極性の電流値を有する階調電流(シンク電流)IpixをデータラインDLに供給して、該階調電流Ipixに応じた書込電流Iaを表示画素EM(画素駆動回路DC)からデータラインDLを介してデータドライバ130に引き込む電流シンク方式が適用される。
このような駆動制御方法を適用した場合の階調電流Ipixと発光駆動電流Ibの関係は、電圧リセット動作において、リセット電圧Vrstとして絶対値が0Vよりも大きくなる電圧値、好ましくは電源電圧ラインVL及び接点N12間(トランジスタTr13のドレイン−ソース間)の電位差の絶対値がトランジスタTr13のしきい値電圧Vthの絶対値より大きい値となる電圧値(例えば−5V;絶対値は5V)に設定し、さらに、電流書込動作において、表示データに基づく輝度階調が低い領域(階調電流Ipixが微小な電流値となる低階調領域)では、図10中に細い実線(Vrst=−5V シンク+ソース電流(Vth=1V))で示すように、データドライバ130からデータラインDLに正極性の微小な電流値(図10に示す特性図においては負の電流値となる)を有する階調電流(ソース電流)Ipixを供給して、データドライバ130からデータラインDLを介して表示画素EMに当該階調電流Ipixを流し込むことにより、シミュレーション実験の条件として設定した電流書込動作期間Tprg(=55μsec)内に、階調電流Ipixに応じた電圧成分を十分に保持させて(書き込んで)、発光動作において、画素駆動回路DCから有機EL素子OLEDに供給される発光駆動電流Ibを階調電流Ipixに応じた微小な電流値に設定(すなわち、画素駆動回路DCから有機EL素子OLEDへの発光駆動電流の供給を遮断)することができるとともに、0階調となる階調電流Ipixに対して発光駆動電流Ibを0μAに設定して、階調電流Ipixに対する発光駆動電流Ibの線形性を良好に実現することができるので、黒表示レベル(0階調での表示状態)や低階調表示レベルを適切に設定することができ、良好なコントラストで画像情報を表示することができる。
なお、上述したシミュレーション実験の条件においては、0.5μAの電流値(図10においては−0.5μAとなる)を有する階調電流Ipixをデータドライバ130からデータラインDLを介して表示画素EMに流し込むことにより、0階調に対応した電圧成分を表示画素EMに書き込むことができ、黒表示レベルを適切に設定することができた。
また、階調電流Ipixの電流値が比較的大きい中、高階調領域では、上述した比較対象と同様に、負極性の電流値(図10においては正の電流値となる)を有する階調電流(シンク電流)Ipixを供給して、表示画素EMからデータラインDLを介してデータドライバ130に当該階調電流Ipixを引き込むことにより、当該階調電流(シンク電流)Ipixの電流値に応じて略線形性を有する発光駆動電流Ibを有機EL素子OLEDに供給することができる。
したがって、データドライバ130から表示画素EMに供給される階調電流Ipixを、表示データ(輝度階調値)に応じた信号極性(正極性又は負極性)及び電流値を有するように設定(すなわち、図10において階調電流Ipixを0μA以下の負の電流領域にまで拡張)することにより、表示データに応じた電圧成分を表示画素EMに十分保持させて、適切な輝度階調で画像情報を表示することができる。
さらに、各表示画素EMの画素駆動回路DCに設けられる発光駆動用のトランジスタTr13のしきい値電圧Vthに変動(Vthシフト)が生じた場合(例えばしきい値電圧Vthが1Vから3Vに変化した場合)であっても、図10中に細い実線(Vrst=−5V シンク+ソース電流(Vth=1V))及び太い実線(Vrst=−5V シンク+ソース電流(Vth=3V))で示すように、低階調領域における発光駆動電流Ibの変化が減少して、有機EL素子OLEDの輝度変化が抑制されて表示データに応じた適切な輝度階調で発光動作することができる。
次いで、上述した本実施形態の作用効果について、さらに詳しく検証する。
図11は、電圧リセット動作においてデータライン及び表示画素に印加される電圧値と表示画素に供給した階調電流の書込比率(書込電流比率)との関係を示す特性図であり、図12は、電流書込動作において階調電流の信号極性の切り替え設定の有無と有機EL素子に供給される発光駆動電流の劣化の度合い(初期時と劣化時の発光駆動電流の比)との関係を示す特性図である。図13は、本実施形態に係る表示装置における書込動作時の電圧変化を示すタイミングチャートである。
上述したような本実施形態に係る駆動制御方法において、データドライバ130から供給される階調電流(初期電流値)Ipixに対する、実際に表示画素EMへの書込みに寄与する電流成分の比率(書込電流比率)について検証すると、図11に示すように、リセット電圧Vrstの絶対値が高いほど(図ではリセット電圧Vrstが低いほど)低階調領域における書込電流比率が改善して”1”に近似するように変化することが判明した。
具体的には、図11に示すように、リセット電圧Vrstを0Vやその近傍の電圧値(例えば−3V)に設定した場合に比較して、より低い電圧値(絶対値がより高い電圧値;例えば−7Vや−10V)に設定した場合の方が、略全ての階調領域(階調電流の略全域)において書込電流比率を”1”に近似させることができ、階調電流(初期電流)Ipixに応じた電圧成分を良好に保持させることができる。
また、本実施形態において、階調電流Ipixに対する発光駆動電流Ibの劣化の度合いについて検証すると、図12に示すように、電流シンク方式のみを適用して階調電流Ipixを供給する場合に比較して、電流シンク方式と電流ソース方式を表示データの輝度階調に応じて切り換え設定する場合の方が、低階調領域における発光駆動電流Ibの劣化の度合いが抑制されることが判明した。ここで、発光駆動電流Ibの劣化の度合いとは、画素駆動回路DCに設けられる発光駆動用のトランジスタTr13のしきい値電圧Vthの変動(Vthシフト)が生じていない初期状態における発光駆動電流Ibsに対する、上記しきい値電圧Vthの変動が生じた後の劣化状態における発光駆動電流Ibeの比(Ibe/Ibs)であって、劣化状態における発光駆動電流Ibの減少の度合いをいう。なお、本実施形態においては、トランジスタTr13の初期状態におけるしきい値電圧Vthを1Vとし、劣化状態(しきい値電圧Vthの変動後;Vthシフト後)におけるしきい値電圧Vthを3Vとして、シミュレーション実験を行った結果を図12に示した。
具体的には、図12中に細い実線で示すように、電流シンク方式のみを適用して電流書込動作を実行した場合にあっては、階調電流Ipixの電流値が微小となる低階調領域において、しきい値電圧Vthの変動に起因する発光駆動電流Ibの劣化の度合いが0近傍となって有機EL素子OLEDに表示データ(階調電流Ipix)に応じた発光駆動電流Ib(=Ibe)がほとんど流れないのに対して、図12中に太い実線で示すように、電流シンク方式と電流ソース方式を併用して階調電流Ipixの信号極性を切り換え設定する場合にあっては、階調電流Ipixが微小となる低階調領域においても、発光駆動電流Ibの劣化の度合いが概ね0.6以上を示し、有機EL素子OLEDにほぼ表示データ(階調電流Ipix)に応じた発光駆動電流Ib(=Ibe)を流すことができる。
このように、絶対値が0よりも大きい電圧値を有するリセット電圧Vrstを用いた電圧リセット動作を実行した後、電流シンク方式と電流ソース方式を併用して表示データの輝度階調に応じて階調電流Ipixの信号極性を切り換え設定する電流書込動作を実行することにより、書込動作における書込電流比率の向上や、発光駆動用のトランジスタTr13のしきい値電圧Vthの変動に伴う発光駆動電流Ibの経時的な劣化(減少)を抑制することができ、所定の電流書込動作期間Tprg内に階調電流Ipixに応じた所定の電圧成分を良好かつ十分に保持させる(書き込む)ことができるとともに、表示データに応じた適切な輝度階調で有機EL素子OLEDを発光動作させることができる。
したがって、本実施形態に係る駆動制御方法における書込動作においては、図13(a)に示すように、リセット電圧Vrstを0Vに設定した場合(図中では「0Vリセット」と表記)には、発光駆動用のトランジスタTr13のしきい値電圧Vthが変動して、例えばしきい値電圧Vthが1Vから3Vに変化した場合、電圧リセット動作時にトランジスタTr13のドレイン−ソース間に印加される電圧がしきい値電圧Vthより小さいためトランジスタTr13のドレイン−ソース間に電流が流れ難く、電圧リセット動作期間内にリセット動作が十分に行えず、その後の電流書込動作における電圧成分の保持動作に比較的時間がかかる。
これに対し、図13(b)に示すように、リセット電圧Vrstをより低電圧(絶対値が0Vよりも大きい電圧値で、電源電圧ラインVL及び接点N12間(トランジスタTr13のドレイン−ソース間)の電位差の絶対値がトランジスタTr13のしきい値電圧Vthの絶対値に近い値、あるいはそれより大きい値となる電圧値;例えば−5V)に設定した場合(図中では「大電圧リセット」と表記)とする場合、電圧リセット動作時にトランジスタTr13のドレイン−ソース間に印加される電位差の絶対値がしきい値電圧Vthの絶対値に近い値、あるいはそれより大きい値になるためトランジスタTr13のドレイン−ソース間に電流が流れ易く、電圧リセット動作期間内にリセット動作を十分に行うことができる。
これにより、その後の電流書込動作において、表示画素EM(画素駆動回路DCのキャパシタCs)に保持される電圧成分(保持電圧)を、低いリセット電圧(−5V)から黒表示レベルVpやその近傍の低階調表示レベルVqに迅速に収束させることができ(経過時間Ta1<Tb1、Ta2<Tb2)、所定の電流書込動作期間Tprg(本実施形態では55μsec)内に迅速かつ良好に表示データに応じた電圧成分を保持させる(書き込む)ことができる。
なお、上述した作用効果の検証においては、特定の実験条件におけるシミュレーション結果を示したが、本願発明者は他の実験条件においても同様の傾向を示す結果が得られることを確認している。
本発明に係る表示装置の全体構成を示す概略ブロック図である。 本発明に係る表示装置の一実施形態を示す要部概略構成図である。 本実施形態に係る表示装置に適用可能なデータドライバの一例を示す概略ブロック図である。 本実施形態に係るデータドライバに適用可能な電圧電流変換・電流供給回路の一例を示す概略構成図である。 本実施形態に係る表示装置に適用可能な表示画素(画素駆動回路、発光素子)の具体例を示す回路構成図である。 本実施形態に係る画素駆動回路を適用した表示画素の基本動作を示すタイミングチャ−トである。 本実施形態に係る画素駆動回路の動作状態を示す概念図である。 本実施形態に係る表示装置の駆動制御方法の一例を示すタイミングチャ−トである。 本実施形態に係る作用効果を説明するための、比較対象となる表示装置における階調電流(シンク電流)と発光駆動電流との関係を示す特性図である。 本実施形態に係る表示装置における階調電流(シンク電流、ソース電流)と発光駆動電流との関係を示す特性図である。 電圧リセット動作においてデータライン及び表示画素に印加される電圧値と表示画素に供給した階調電流の書込比率(書込電流比率)との関係を示す特性図である。 電流書込動作において階調電流の信号極性の切り替え設定の有無と有機EL素子に供給される発光駆動電流の劣化の度合い(初期時と劣化時の発光駆動電流の比)との関係を示す特性図である。 本実施形態に係る表示装置における書込動作時の電圧変化を示すタイミングチャートである。
符号の説明
100 表示装置
110 表示パネル
120 走査ドライバ
130 データドライバ
140 リセット回路
150 システムコントローラ
160 表示信号生成回路
SL 走査ライン
DL データライン
EM 表示画素
DC 画素駆動回路
OLED 有機EL素子

Claims (6)

  1. データラインに接続された表示画素を駆動する表示駆動装置において、
    前記表示画素は、一端が基準電位に設定された発光素子と、電流路の一端が前記発光素子の他端に接続され、該電流路の他端が、電源電圧が印加される電源電圧ラインに接続されて、前記発光素子に供給する電流を制御する発光駆動素子と、を有し、
    前記データラインに所定のリセット電圧を印加して、少なくとも前記データラインの配線容量及び前記表示画素に残留する電荷を放電して初期化するリセット手段と、
    前記初期化が行われた前記表示画素に対し、表示データの輝度階調値に応じた信号極性及び電流値を有する階調電流を生成して、前記データラインを介して前記表示画素に供給する階調電流供給手段と、
    を有し、
    前記リセット手段が前記データラインに前記リセット電圧を印加するとき、及び、前記階調電流供給手段が前記データラインを介して前記階調電流を前記表示画素に供給するとき、前記電源電圧は、前記基準電位と同じか、それより低い第1の電位に設定され、前記発光素子を発光動作させるとき、前記電源電圧は、前記基準電位より高い第2の電位に設定され、
    前記リセット電圧は、前記発光駆動素子の前記電流路の前記一端側に印加され、前記基準電位より低い電位で、前記基準電位との電位差の絶対値が前記発光駆動素子のしきい値電圧より大きい電位に設定され、
    前記階調電流供給手段は、前記データラインに接続されたデータ用電流源とオフセット用電流源とを有し、前記データ用電流源は、前記表示データの前記輝度階調値に応じた電流値を有し、前記表示画素から前記データラインに引き込む方向に流れるデータ電流を生成し、前記オフセット用電流源は前記データラインから前記表示画素に流し込む方向に流れるオフセット電流を生成し、前記データ電流と前記オフセット電流とを合成した電流を前記階調電流として前記表示画素に供給することを特徴とする表示駆動装置。
  2. 表示データに応じた画像情報を表示する表示装置において、
    互いに直交するように配設された複数の走査ライン及び複数のデータラインの各交点近傍に発光素子を有する複数の表示画素が2次元配列され、前記各表示画素は、一端が基準電位に設定された発光素子と、電流路の一端が前記発光素子の他端に接続され、該電流路の他端が、電源電圧が印加される電源電圧ラインに接続されて、前記発光素子に供給する電流を制御する発光駆動素子と、を有する表示パネルと、
    前記各データラインに所定のリセット電圧を印加して、少なくとも前記各データラインの配線容量及び前記表示画素に残留する電荷を放電して初期化するリセット手段と、
    前記初期化が行われた前記表示画素に対し、前記表示データの輝度階調値に応じた信号極性及び電流値を有する階調電流を生成して、前記各データラインを介して前記表示画素に供給する階調電流供給手段と、
    を有し、
    前記リセット手段が前記データラインに前記リセット電圧を印加するとき、及び、前記階調電流供給手段が前記データラインを介して前記階調電流を前記表示画素に供給するとき、前記電源電圧は、前記基準電位と同じか、それより低い第1の電位に設定され、前記発光素子を発光動作させるとき、前記電源電圧は、前記基準電位より高い第2の電位に設定され、
    前記リセット電圧は、前記発光駆動素子の前記電流路の前記一端側に印加され、前記基準電位より低い電位で、前記基準電位との電位差の絶対値が前記発光駆動素子のしきい値電圧より大きい電位に設定され、
    前記階調電流供給手段は、前記各データラインに接続された複数のデータ用電流源と複数のオフセット用電流源とを有し、前記各データ用電流源は、前記表示データの前記輝度階調値に応じた電流値を有し、前記表示画素から前記各データラインに引き込む方向に流れるデータ電流を生成し、前記各オフセット用電流源は前記各データラインから前記表示画素に流し込む方向に流れるオフセット電流を生成し、前記データ電流と前記オフセット電流とを合成した電流を前記階調電流として前記表示画素に供給することを特徴とする表示装置。
  3. 前記表示装置は、更に、前記複数の走査ラインの各々に走査信号を順次印加して、前記走査ラインに接続された前記表示画素を順次選択状態に設定する走査駆動手段を備え、
    前記リセット手段は、前記各データラインを介して、前記選択状態に設定された前記表示画素に対して前記リセット電圧を印加し、
    前記階調電流供給手段は、前記各データラインを介して、前記選択状態に設定され、前記リセット電圧が印加された前記表示画素に対して前記階調電流を供給することを特徴とする請求項2記載の表示装置。
  4. 前記表示画素は、前記階調電流に基づく電荷を電圧成分として保持する保持容量を有し、前記発光駆動素子は、前記保持容量に保持された前記電圧成分に基づいて、前記発光素子を発光動作させる発光駆動電流を前記発光素子に流すことを特徴とする請求項2又は3に記載の表示装置。
  5. 前記発光素子は、有機エレクトロルミネッセント素子であることを特徴とする請求項2乃至4のいずれかに記載の表示装置。
  6. データラインに接続された表示画素を駆動する表示駆動装置の駆動制御方法において、
    前記表示画素は、一端が基準電位に設定された発光素子と、電流路の一端が前記発光素子の他端に接続され、該電流路の他端が、電源電圧が印加される電源電圧ラインに接続されて、前記発光素子に供給する電流を制御する発光駆動素子と、を有し、
    前記データラインに所定のリセット電圧を印加して、少なくとも前記データラインの配線容量及び前記表示画素に残留する電荷を放電して初期化する初期化ステップと、
    前記初期化が行われた後、表示データの輝度階調値に応じた信号極性及び電流値を有する階調電流を生成して、前記データラインを介して前記表示画素に供給する階調電流供給ステップと、
    前記発光素子を、前記階調電流に応じて保持容量に保持された電圧成分に基づいて、前記発光素子を発光動作させる発光動作ステップと、
    を含み、
    前記初期化ステップ及び前記階調電流供給ステップは、前記電源電圧を、前記基準電位と同じか、それより低い第1の電位に設定し、
    前記発光動作ステップは、前記電源電圧を前記基準電位より高い第2の電位に設定し、
    前記初期化ステップは、前記リセット電圧を前記発光駆動素子の前記電流路の前記一端側に印加し、前記リセット電圧を、前記基準電位より低い電位で、前記基準電位との電位差の絶対値が前記発光駆動素子のしきい値電圧より大きい電位に設定し、
    前記階調電流供給ステップは、前記表示データの前記輝度階調値に応じた電流値を有し、前記表示画素から前記データラインに引き込む方向に流れるデータ電流と、前記データラインから前記表示画素に流し込む方向に流れるオフセット電流と、を生成し、前記データ電流と前記オフセット電流とを合成した電流を前記階調電流として前記表示画素に供給することを特徴とする表示駆動装置の駆動制御方法。
JP2007172317A 2007-06-29 2007-06-29 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置 Expired - Fee Related JP5467484B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2007172317A JP5467484B2 (ja) 2007-06-29 2007-06-29 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置
US12/146,625 US20090002405A1 (en) 2007-06-29 2008-06-26 Display drive apparatus, display apparatus and drive control method thereof
TW097124012A TWI411997B (zh) 2007-06-29 2008-06-27 顯示驅動裝置、顯示裝置及其驅動控制方法
CN200880000765.8A CN101548311B (zh) 2007-06-29 2008-06-27 显示驱动装置、显示装置及其驱动控制方法
KR1020097005471A KR101178981B1 (ko) 2007-06-29 2008-06-27 표시 구동 장치, 표시 장치 및 그 구동 제어 방법
PCT/JP2008/062120 WO2009005138A1 (en) 2007-06-29 2008-06-27 Display drive apparatus, display apparatus and drive control method thereof
HK10103170.4A HK1136686A1 (en) 2007-06-29 2010-03-26 Display drive apparatus, display apparatus and drive control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007172317A JP5467484B2 (ja) 2007-06-29 2007-06-29 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置

Publications (2)

Publication Number Publication Date
JP2009009039A JP2009009039A (ja) 2009-01-15
JP5467484B2 true JP5467484B2 (ja) 2014-04-09

Family

ID=39828944

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007172317A Expired - Fee Related JP5467484B2 (ja) 2007-06-29 2007-06-29 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置

Country Status (7)

Country Link
US (1) US20090002405A1 (ja)
JP (1) JP5467484B2 (ja)
KR (1) KR101178981B1 (ja)
CN (1) CN101548311B (ja)
HK (1) HK1136686A1 (ja)
TW (1) TWI411997B (ja)
WO (1) WO2009005138A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI428056B (zh) 2010-05-21 2014-02-21 Au Optronics Corp 使用於電流驅動元件的驅動電路以及發光裝置
JP5659591B2 (ja) * 2010-07-15 2015-01-28 オムロンヘルスケア株式会社 体脂肪測定装置
KR101813192B1 (ko) * 2011-05-31 2017-12-29 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시장치, 및 그 구동방법
TWI466091B (zh) 2012-02-15 2014-12-21 Innocom Tech Shenzhen Co Ltd 顯示面板、畫素驅動電路與驅動畫素方法
CN103217313B (zh) * 2013-03-25 2015-10-14 万华普曼生物工程有限公司 一种粪便采集检测装置及基于该装置检测粪便的方法
JP6300534B2 (ja) * 2014-01-17 2018-03-28 株式会社ジャパンディスプレイ 表示装置
CN104978923B (zh) * 2014-04-08 2018-01-05 昆山工研院新型平板显示技术中心有限公司 有机发光显示器扫描驱动方法
KR102460302B1 (ko) * 2015-12-31 2022-10-27 엘지디스플레이 주식회사 유기발광소자 표시장치 및 이의 구동방법
CN105654906B (zh) * 2016-01-26 2018-08-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板以及显示装置
US10102792B2 (en) * 2016-03-30 2018-10-16 Novatek Microelectronics Corp. Driving circuit of display panel and display apparatus using the same
WO2019163402A1 (ja) * 2018-02-20 2019-08-29 ソニーセミコンダクタソリューションズ株式会社 画素回路、表示装置、画素回路の駆動方法および電子機器
KR20220012546A (ko) * 2020-07-23 2022-02-04 주식회사 엘엑스세미콘 디스플레이 구동 장치

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7379039B2 (en) * 1999-07-14 2008-05-27 Sony Corporation Current drive circuit and display device using same pixel circuit, and drive method
US20010052887A1 (en) * 2000-04-11 2001-12-20 Yusuke Tsutsui Method and circuit for driving display device
JP3972359B2 (ja) * 2002-06-07 2007-09-05 カシオ計算機株式会社 表示装置
JP4610843B2 (ja) * 2002-06-20 2011-01-12 カシオ計算機株式会社 表示装置及び表示装置の駆動方法
JP4074995B2 (ja) * 2003-06-16 2008-04-16 カシオ計算機株式会社 電流駆動回路及びその制御方法並びに該電流駆動回路を備えた表示装置
JP4720070B2 (ja) * 2003-06-02 2011-07-13 セイコーエプソン株式会社 電気光学装置、その駆動回路及び駆動方法、並びに電子機器
TWI265471B (en) * 2003-06-06 2006-11-01 Rohm Co Ltd Organic EL panel drive circuit and organic EL display device using the same drive circuit
JP4203656B2 (ja) * 2004-01-16 2009-01-07 カシオ計算機株式会社 表示装置及び表示パネルの駆動方法
KR101076424B1 (ko) * 2004-03-31 2011-10-25 엘지디스플레이 주식회사 일렉트로 루미네센스 패널의 프리차지 방법 및 장치
KR20060047359A (ko) * 2004-06-09 2006-05-18 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP2006003752A (ja) * 2004-06-18 2006-01-05 Casio Comput Co Ltd 表示装置及びその駆動制御方法
JP2006011251A (ja) * 2004-06-29 2006-01-12 Seiko Epson Corp 電気光学装置、その駆動方法および電子機器
KR100581810B1 (ko) * 2004-08-25 2006-05-23 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
JP2006284914A (ja) * 2005-03-31 2006-10-19 Toshiba Matsushita Display Technology Co Ltd 表示装置及びその駆動方法
JP5200539B2 (ja) * 2005-09-27 2013-06-05 カシオ計算機株式会社 表示装置及び表示装置の駆動方法
JP2007241012A (ja) * 2006-03-10 2007-09-20 Casio Comput Co Ltd 表示装置及びその駆動制御方法

Also Published As

Publication number Publication date
CN101548311A (zh) 2009-09-30
TW200915269A (en) 2009-04-01
US20090002405A1 (en) 2009-01-01
KR20090086197A (ko) 2009-08-11
KR101178981B1 (ko) 2012-08-31
HK1136686A1 (en) 2010-07-02
WO2009005138A1 (en) 2009-01-08
TWI411997B (zh) 2013-10-11
JP2009009039A (ja) 2009-01-15
CN101548311B (zh) 2014-06-04

Similar Documents

Publication Publication Date Title
JP5467484B2 (ja) 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置
US7791568B2 (en) Display device and its driving method
JP5240534B2 (ja) 表示装置及びその駆動制御方法
JP4798342B2 (ja) 表示駆動装置及びその駆動制御方法、並びに、表示装置及びその駆動制御方法
JP3925435B2 (ja) 発光駆動回路及び表示装置並びにその駆動制御方法
JP4314638B2 (ja) 表示装置及びその駆動制御方法
TWI330817B (en) Display drive apparatus, display apparatus and drive control method thereof
JP2006003752A (ja) 表示装置及びその駆動制御方法
JP2004287345A (ja) 表示駆動装置及び表示装置並びにその駆動制御方法
JP2006208966A (ja) 表示装置およびその駆動方法
JP5110341B2 (ja) 表示装置及びその表示駆動方法
JP4852866B2 (ja) 表示装置及びその駆動制御方法
JP4111128B2 (ja) 表示駆動装置及び表示装置並びにその駆動制御方法
JP4952886B2 (ja) 表示装置及びその駆動制御方法
JP2007241012A (ja) 表示装置及びその駆動制御方法
JP2006330138A (ja) 表示装置及びその表示駆動方法
JP4400438B2 (ja) 発光駆動回路及びその駆動制御方法、並びに、表示装置及びその表示駆動方法
JP4400443B2 (ja) 発光駆動回路及びその駆動制御方法、並びに、表示装置及びその表示駆動方法
JP4743485B2 (ja) 表示装置及びその表示駆動方法
JP3915907B2 (ja) 発光駆動回路及び表示装置並びにその駆動制御方法
JP5182382B2 (ja) 表示装置
JP3915906B2 (ja) 電流駆動装置及びその駆動制御方法並びに電流駆動装置を用いた表示装置
JP2006177988A (ja) 発光駆動回路及びその駆動制御方法、並びに、表示装置及びその表示駆動方法
JP5182383B2 (ja) 表示装置
JP2006084509A (ja) 表示駆動装置及び表示装置並びにその駆動制御方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080714

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101130

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110128

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120206

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120405

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130306

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130426

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140106

R150 Certificate of patent or registration of utility model

Ref document number: 5467484

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140119

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees