[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP4981216B2 - 光電変換装置及び撮像装置 - Google Patents

光電変換装置及び撮像装置 Download PDF

Info

Publication number
JP4981216B2
JP4981216B2 JP2001152386A JP2001152386A JP4981216B2 JP 4981216 B2 JP4981216 B2 JP 4981216B2 JP 2001152386 A JP2001152386 A JP 2001152386A JP 2001152386 A JP2001152386 A JP 2001152386A JP 4981216 B2 JP4981216 B2 JP 4981216B2
Authority
JP
Japan
Prior art keywords
region
insulating film
photoelectric conversion
conversion device
element isolation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001152386A
Other languages
English (en)
Other versions
JP2002353430A (ja
Inventor
彰 沖田
敏 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2001152386A priority Critical patent/JP4981216B2/ja
Publication of JP2002353430A publication Critical patent/JP2002353430A/ja
Application granted granted Critical
Publication of JP4981216B2 publication Critical patent/JP4981216B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)
  • Light Receiving Elements (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は光電変換装置、およびそれを用いた増幅型固体撮像装置、システムに関するものでありディジタルカメラ、ビデオカメラ、複写機、ファクシミリなどの撮像装置およびシステムに関する。
【0002】
【従来の技術】
光電変換素子を含む固体撮像素子を1次元あるいは2次元に配列したイメージセンサはディジタルカメラ、ビデオカメラ、複写機、ファクシミリなどに数多く搭載されている。固体撮像素子には例えばCCD撮像素子や増幅型固体撮像素子がある。
【0003】
これらの撮像素子は多画素化の傾向に有り、1画素の面積の縮小にともないフォトダイオード面積もまた減少していく傾向にある。特にMOS型固体撮像素子では単位画素内に少なくともフォトダイオードとフォトダイオードに蓄積された信号電荷を読み出す為のMOSトランジスタを有している。
【0004】
図11は、従来の単位画素のフォトダイオードの断面構造を示したものである。図11に示されるように、P型シリコン基板200とともにフォトダイオードを構成するN型半導体からなるN型領域203は素子分離のLOCOS(Local Oxidization of Silicon)酸化膜201に対して自己整合的に作られており、フォトダイオードの面積に相当するN型領域203の面積を限界まで大きくする構造になっている。また、LOCOS酸化膜201の下には予めP型チャネルストップ層202が形成されている。
【0005】
しかしながら、LOCOS酸化膜201に対して自己整合的にフォトダイオードのN型領域203を形成した場合は、LOCOS酸化膜201形成時に生じるストレスによる欠陥領域20がフォトダイオードの空乏層内に取り込まれることにより、大きなリーク電流が発生する。
【0006】
図12は、別のフォトダイオードの断面構造を示したものであり、LOCOS酸化膜201の下には予めP型チャネルストップ層202を形成している。この従来例では、フォトダイオードを構成するN型領域203をLOCOS酸化膜201端から離すことで、欠陥領域20からフォトダイオードの空乏層205が欠陥領域20に接しにくい構造としている。
【0007】
しかしながら、空乏層205から欠陥領域20までの距離Lが必要であるほかに、LOCOS酸化膜201に対して自己整合的にN型領域203の形成を行うことができなくなるためアライメントマージンL’が別途必要となり、フォトダイオードの実質的な受光領域の面積が減る。従って画素の微細化が進むにつれてこの(L+L’)の占める割合は大きくなり、フォトダイオードの開口率を低減することとなる。
【0008】
一方、図13に示す別のフォトダイオードの断面構造は、LOCOS酸化膜201端に新たにチャネルストップ層202より不純物濃度の高いP++層204を形成してリーク電流を減少させる構造をとっている。しかしながら、P++層204を形成する工程が増えるばかりでなく、P++層204は欠陥領域20を完全に覆う必要があるため、フォトダイオードに占めるP++層204の面積が大きくなり感度が低下する。さらには、N型層203とP++層204との接合部では耐圧が低下してしまう。
【0009】
また、LOCOS酸化膜201の形成時に形成されるバーズビークがフォトダイオードの開口率を向上できない原因になっている。
【0010】
一方、14の(a)は特開昭55−154784に記載されているPINフォトダイオードの断面構造を示している。図14の(b)は図14の(a)における空乏層の拡がりを拡大して示している。具体的には、N型高抵抗基板205に、イオン注入によりリンを全面に打込み低抵抗層206を形成し、次に、受光部のP+層208をボロン拡散により、低抵抗層206と同等かわずかに深く形成する。そして、次にN+型チャンネルストッパー207の形成と、受光効率をあげるための窒化膜による無反射コーティング膜212を形成する。211は酸化膜である。また、図14の(a)の素子に逆バイアスを印加した時の空乏層の拡がりが図14の(b)における209と210である。
【0011】
しかしながら、複数のフォトダイオードを集積化することに関する記載はない。
【0012】
【発明が解決しようとする課題】
光電変換装置、およびそれを用いた増幅型個体撮像装置において、単位画素における光電効果によって発生した信号電荷以外のノイズ、すなわちリーク電流はできるだけ小さいことが望ましい。さらには、隣接画素間もできるだけ小さいことが望ましいので、隣接画素間を狭くしても十分な素子分離の実現が求められる。さらに、画素においてはその感度を下げないことは勿論のことである。
【0013】
前記素子分離用絶縁膜にLOCOS酸化膜を用いた場合には、LOCOS酸化膜により生じるストレスによる欠陥領域がフォトダイオードの空乏層内に取り込まれることにより、リーク電流が発生していた。さらに、LOCOS酸化膜のバーズビークにより、フォトダイオードの開口率を向上できない。
【0014】
本発明は上述の問題に鑑みて発明されたもので、その目的は、リーク電流の低減と、フォトダイオードの開口率を向上させることができる光電変換装置を提供することにある。
【0015】
【課題を解決するための手段】
上記課題を解決するための第1の観点は、第1導電型の半導体からなる領域を有する隣接する一対のフォトダイオードの間に設けられた第2導電型の半導体からなるチャネルストップ層と、前記チャネルストップ層の上に設けられた素子分離用絶縁膜と、前記フォトダイオードの表面に設けられ前記素子分離用絶縁膜より薄い絶縁膜と、を有する光電変換装置において、前記フォトダイオードと前記絶縁膜との界面と、前記チャネルストップ層と前記素子分離用絶縁膜との界面が、同一レベルの平面上にあり、前記第1導電型の半導体領域と前記チャネルストップ層とが互いに接していることを特徴とする。
【0016】
上記課題を解決するための第2の観点は、第1導電型の半導体からなる領域を有するフォトダイオードと第1導電型の半導体からなるソース・ドレイン領域を有するMOSトランジスタとを備えた画素が共通の半導体基体上に複数配列された光電変換装置において、前記フォトダイオードと前記MOSトランジスタとの間に形成された第2導電型の半導体からなるチャネルストップ層と、前記チャネルストップ層の上に設けられた素子分離用絶縁膜と、を有する素子分離構造を備えており、前記チャネルストップ層と前記素子分離用絶縁膜との界面と、前記フォトダイオードの表面に設けられ前記素子分離用絶縁膜より薄い絶縁膜と前記フォトダイオードとの界面とが、同一レベルの平面上にあることを特徴とする。
【0017】
上記課題を解決するための第3の観点は、第1導電型の半導体からなる領域を有するフォトダイオードを備えた画素が複数配列された撮像領域と、前記画素を駆動するための駆動回路と前記画素からの信号を読み出すための読み出し回路とが形成された周辺回路領域と、が共通の半導体基体上に設けられた光電変換装置において、前記撮像領域の素子分離構造は、素子間に形成された第2導電型の半導体からなるチャネルストップ層と、前記チャネルストップ層の上に設けられた素子分離用絶縁膜と、を有し、前記チャネルストップ層と前記素子分離用絶縁膜との界面と、前記フォトダイオードの表面に設けられ前記素子分離用絶縁膜より薄い絶縁膜と前記フォトダイオードとの界面とが、同一レベルの平面上にある構造であり、前記周辺回路領域の素子分離構造は、素子間に形成された第2のチャネルストップ層と、前記チャネルストップ層の上に設けられ、前記素子分離用絶縁膜の底面より深い底面を有する第2の素子分離用絶縁膜と、を有する構造であることを特徴とする。
また、上記課題を解決するための第4の観点は、フォトダイオードが複数配列された第1の領域と、周辺回路が設けられた第2の領域と、が共通の半導体基体に設けられた光電変換装置において、前記フォトダイオードの上には前記半導体基体に接する第1絶縁膜が設けられており、前記フォトダイオードは、第1導電型の第1半導体領域と、前記第1半導体領域の下に位置する第2導電型の第2半導体領域とを有し、前記第1半導体領域と前記第1絶縁膜との間に第2導電型の第3半導体領域が設けられており、前記第1の領域には、前記第2半導体領域よりも濃度が濃い第2導電型の第4半導体領域と、前記第4半導体領域の上に設けられた、前記第1絶縁膜よりも厚い素子分離用の第2絶縁膜と、を含む第1の素子分離構造が配されており、前記第1の領域において、前記第3半導体領域と前記第4半導体領域とが、同一レベルの平面内で互いに連続しており、前記第2の領域には、前記第2絶縁膜の底面より深い底面を有する素子分離用の第3絶縁膜を含む、第2の素子分離構造が配されていることを特徴とする。
また、上記課題を解決するための第5の観点は、第1導電型の半導体領域を有するフォトダイオードおよび第1導電型のMOSトランジスタを備えた画素が配された第1の領域と、周辺回路が配された第2の領域と、が共通の半導体基体に設けられた光電変換装置において、前記第1の領域には、前記半導体基体内の第2導電型の半導体領域と、前記半導体基体に対して前記第2導電型の半導体領域の上方向に突出した第1の素子分離用絶縁膜と、を含み、前記第2導電型の半導体領域の幅が前記第1の素子分離用絶縁膜の幅以上である第1の素子分離構造が設けられており、前記第2の領域には、前記第1の素子分離用絶縁膜の底面より深い底面を有する第2の素子分離用絶縁膜を含む第2の素子分離構造が配されていることを特徴とする。
【0018】
【発明の実施の形態】
(実施形態1)
図1は、本発明の実施形態1の光電変換装置の1画素の構成を示す模式図である。図1の(b)は本実施形態の光電変換装置の平面構造を示しており、図1の(a)は図1の(b)のQ−Q’における断面構造を示している。また、図1は1画素のみを示しているが、実際の光電変換装置は、このような構造の画素が1次元又は2次元状に多数隣接して配置されている。図1において、101はP型基板、102は第1導電型の半導体からなる領域を有するフォトダイオードとしてのN型半導体からなるN型領域、105は隣接する一対のフォトダイオード間に設けられた第2導電型の半導体からなるチャネルストップ層としてのP型基板101よりも濃いP+型のチャネルストップ層、103はチャネルストップ層105の上に設けられたメサ型にパターニングされた素子分離用絶縁膜、104はN型領域102の表面に設けられた素子分離用絶縁膜103より薄い絶縁膜である。
【0019】
このフォトダイオード構造を形成するためには、始めに、後に隣接する一対のフォトダイオードの間に設けられたことになるP+型のチャネルストップ層105を、P型基板101の表面付近にイオン注入により形成する。次に、CVD法によって堆積した酸化膜を異方性エッチングによりメサ型にパターニングして素子分離用絶縁膜103をチャネルストップ層105の上に形成する。次に、N型領域102がP型基板101の表面付近に、素子分離用絶縁膜103に対して自己整合的にイオン注入される。さらにN型領域102の表面に熱酸化法によって素子分離用絶縁膜103より薄い絶縁膜104を形成する。以上の手順により、N型領域102と絶縁膜104との界面と、チャネルストップ層105と素子分離用絶縁膜103との界面が同一レベルの平面上に形成できる。よって、LOCOS構造のような凹凸を形成しないことで、LOCOS酸化膜形成時にできる欠陥領域がフォトダイオードの空乏層内に取り込まれることで流れるリーク電流と、LOCOS酸化膜のバーズビークがフォトダイオードの開口率を下げていた問題を改善した。
【0020】
さらに、本発明では、チャネルストップ層105がN型領域102と必ず互いに接するように工夫されている。そのためには、チャネルストップ層105の上に素子分離用絶縁膜103を形成する際に、チャネルストップ層105の端部が、CVD法で堆積された酸化膜を異方性エッチングしてできた素子分離用絶縁膜103の端部よりも界面方向に沿って長さAだけ外側に形成されるようにする素子分離用絶縁膜103を形成する。さらに、その素子分離用絶縁膜103に対してN型領域102は自己整合的にイオン注入で形成するので、チャネルストップ層105の端部は素子分離用絶縁膜103の端部よりも長さAだけN型領域102の受光面内方に形成され、その重なった領域が重なり幅Aとなる。
【0021】
このことに関して図2を用いてさらに詳しく述べる。
【0022】
図2は、図1の光電変換装置における重なり幅Aを有しない光電変換装置の模式図である。図2の(a)はチャネルストップ層105が素子分離用絶縁膜103の直下に形成された構造を示しており、図2の(b)は図2の(a)の素子分離用絶縁膜103を形成する際にアライメントのズレが生じた構造を示している。
【0023】
N型領域102表面におけるリーク電流は、空乏層が絶縁膜104、または素子分離用絶縁膜103に接している幅に依存するので、できるだけその幅は狭い方が良い。理想的には図2の(a)のようにチャネルストップ層105の端部とN型領域102の端部とが一致している状態である。この時、界面付近における空乏層の拡がりは最も狭くなり、流れるリーク電流も小さくなる。しかしながらこのような構造を再現性良く形成することはきわめて難しい。実際には図2の(b)に示すように、チャネルストップ層105と素子分離用絶縁膜103を形成するときに、アライメントのズレが生じるなどのプロセス的な要因で、図2の(b)の領域Xが形成される。領域Xでは空乏層の幅の拡がりを充分に小さくできないので、チャネルストップ層105がN型領域102に接していない時よりも若干大きなリーク電流が流れてしまう。一方で、空乏層が絶縁膜104又は、素子分離用絶縁膜103に接しないようにするためには、P+型のチャネルストップ層105をN型領域102の表面を覆うように配置することでも可能であるが、この方法だとN型領域102の表面付近における感度が低下してしまう。また、同様にP+型のチャネルストップ層105とN型領域102とが受光面内方に重なれば重なるほど、N型領域102の感度は低下する。そこで、チャネルストップ層105とN型領域102とが受光面内方に重なって形成された領域の界面方向に沿った重なり幅Aは、界面方向に沿って薄い程よく、さらにアライメントのズレなどが生じても、互いに離れてしまい領域Xを形成しないことが望まれる。したがって、重なり幅Aとしては、素子分離用絶縁膜103とチャネルストップ層105の間のアライメントズレ、あるいは加工寸法の変動が生じた場合でもチャネルストップ層105とN型領域102とが必ず接するような値が求められる。また、その重なり幅Aの値は望ましくは、リーク電流の抑制とアライメント誤差と開口率とのバランスを考慮し0.05μm〜0.3μmとすることが良い。
【0024】
また、本実施形態では、チャネルストップ層105とN型領域102との重なり幅Aの導電型はチャネルストップ層105と同一の導電型で表示されているが、例えば、N型領域102の濃度がチャネルストップ層105に比べて濃度が充分に濃ければ、重なり幅Aの導電型はN型領域102と同一の導電型となる。その場合は、チャネルストップ層105の端部はN型領域102の端部と一致することになる。
【0025】
また、以後本明細書で述べる界面方向とはN型領域102と絶縁膜104との界面を含む平面のことである。
【0026】
(実施形態2)
図3は、本発明の実施形態2の光電変換装置における1画素の構成を示す模式図である。図3の(b)は本実施形態の光電変換装置の平面構造を示しており、図3の(a)は図3の(b)のR−R’における断面構造を示している。より効果的にリーク電流を低減するために、図1の構成の中にP+型のチャネルストップ層105と同じ導電型で、且つ、絶縁膜104とN型領域102との界面からの深さがチャネルストップ層105よりも浅くなるようにP+層106をN型領域102の表面全域にイオン注入により形成した光電変換装置である。この方法によりN型領域102はP型導電型の半導体で完全に囲まれたことになる。
【0027】
また、図3は1画素のみを示しているが、実際の光電変換装置は、このような構造の画素が1次元又は2次元状に多数隣接して配置されている。
【0028】
このフォトダイオード構造は、P+層106を、実施形態1のフォトダイオードを形成する中で、N型領域102がP型基板101の表面付近に素子分離用絶縁膜103に対して自己整合的にイオン注入によって形成された後に、同じく素子分離用絶縁膜103に対して自己整合的にイオン注入することで形成できる。
【0029】
本実施形態では、実施形態1における効果に加えて、さらにP+層106を形成したことで、P型基板101とN型領域102とで形成されたフォトダイオードの空乏層が絶縁膜104に接することが無くなり、リーク電流が発生しなくなった。
【0030】
また、本実施形態は、実施形態1と同様に、チャネルストップ層105とN型領域102とが重なり幅Aで重なる領域を有する構造である。
【0031】
このことに関して図4を用いてさらに詳しく説明する。
【0032】
図4は、図3の光電変換装置における重なり幅Aを有しない光電変換装置の模式図である。図4の(a)はチャネルストップ層105が素子分離用絶縁膜103の直下に形成された構造を示しており、図4の(b)は図4の(a)の素子分離用絶縁膜103を形成する際にアライメントのズレが生じた構造を示している。
【0033】
図4の(a)のようにチャネルストップ層105の端部とN型領域102の端部とが一致している状態が、最もN型領域102における感度を低下させず理想的であるが、このような構造を再現性良く形成することはきわめて難しい。実際には図4の(b)に示すように、チャネルストップ層105と素子分離用絶縁膜103を形成するときに、アライメントのズレが生じるなどのプロセス的な要因で、図4の(b)の領域Xが形成される。その結果、リーク電流が流れてしまうこととなる。一方、P+型のチャネルストップ層105とN型領域102との重なり幅Aが大きければ大きいほど、フォトダイオードの感度は低下するので、重なり幅Aは界面方向に沿って薄い程よい。したがって、重なり幅Aは、素子分離用絶縁膜103とチャネルストップ層105を形成する際のアライメントのズレ、あるいは加工寸法の変動が生じた場合でもN型領域102とチャネルストップ層105とが必ず接するような値が求められる。また、その重なり幅Aの値は望ましくは、リーク電流の抑制とアライメント誤差と開口率とのバランスを考慮し0.05μm〜0.3μmとすることが良い。
【0034】
また、本実施形態では、N型領域102とチャネルストップ層105との重なり幅Aの導電型はチャネルストップ層105と同一の導電型で表示されているが、例えば、N型領域102の濃度がチャネルストップ層105に比べて濃度が充分に濃ければ、重なり幅Aの導電型はN型領域102と同一の導電型となる。その場合は、チャネルストップ層105の端部はN型領域102の端部と一致することになる。
【0035】
(実施形態3)
図5は、本発明の実施形態3による光電変換装置を示す模式図であり、詳しくはフォトダイオードとソース・ドレイン領域を有するMOSトランジスタとを備えた画素が共通の半導体基体上に複数配列された光電変換装置における単位画素領域の一部を示している。図5の(b)は単位画素領域の一部の平面構造を示しており、図5の(a)は図5の(b)のB−B’間における断面構造を示している。一方、図5の(c)、(d)、(e)は図5の(b)のT−T’の断面における領域Yの断面構造を示している。
【0036】
本実施形態は、光電変換装置において、リーク電流や、開口率の問題から、フォトダイオードとMOSトランジスタとの間の素子分離用絶縁膜にはLOCOSを用いない分離方法で形成し、画素内における複数のMOSトランジスタ間の素子分離用絶縁膜にはLOCOS酸化膜401を形成するものである。
【0037】
本実施形態は、第1導電型の半導体からなる領域を有するフォトダイオードとしてN型半導体からなるN型領域102と、フォトダイオードと隣接するMOSトランジスタとを素子分離するためにメサ型にパターニングされた素子分離用絶縁膜103とP+型のチャネルストップ層105と、N型領域102の表面付近にチャネルストップ層105よりも浅く形成されたP+層106と、N型領域102の表面に素子分離用絶縁膜103より薄い絶縁膜104と、第1導電型の半導体からなるソース・ドレイン領域を有するMOSトランジスタとして転送MOSトランジスタ302と増幅MOSトランジスタ303と、複数のMOSトランジスタ間に設けられた第2導電型の半導体からなる第2のチャネルストップ層としてチャネルストップ層402と、第2チャネルストップ層の上に設けられ素子分離用絶縁膜103よりも深い底面を有する第2の素子分離用絶縁膜としてLOCOS酸化膜401と、増幅MOSトランジスタで増幅された信号電荷を出力する信号線307で構成されている。また、本実施形態では、複数のMOSトランジスタとして転送MOSトランジスタ及び増幅MOSトランジスタを用いたが、リセットMOSトランジスタなどのように、ソース・ドレイン領域を有するMOSトランジスタを有するものであってもよい。
【0038】
N型領域102で光電変換された信号電荷はゲート線304への転送信号の印加によって転送MOSトランジスタ302のドレイン領域309に転送され、増幅MOSトランジスタ303のゲート部305の電位を変化させる。増幅MOSトランジスタ303のドレイン領域306は動作するのに適当な電圧が供給されており、ゲート部305の電圧に応じた出力がソース領域310に接続された信号線307に出力される構成となっている。
【0039】
本実施形態では、素子分離用絶縁膜103とチャネルストップ層105との界面と、N型領域102表面のP+層106と絶縁膜14との界面は同一レベルの平面にある。
【0040】
さらに、本実施形態では、転送MOSトランジスタ302と増幅MOSトランジスタ303との間の素子分離構造にLOCOS酸化膜401とチャネルストップ層402とを配置した事を特徴としており、すなわちチャネルストップ層402と増幅MOSトランジスタ303のソース領域306とドレイン領域310の間のチャネル領域とは離れた構造となる。その結果、増幅MOSトランジスタ303のチャネル領域のチャネル幅は最大にできることから、駆動能力も最大となる。
【0041】
しかしながら、単位画素領域内においてLOCOS酸化膜401と素子分離用絶縁膜103とを併用すると図5の(b)における領域Yで問題が生じる。領域Yとは素子分離用絶縁膜103とLOCOS酸化膜401とのつなぎ目の領域である。
【0042】
図5の(c)のように、領域Yにおいてアライメントのズレが完全にない場合でも微妙な凹部分にゲート線304を形成する配線用のポリシリコンが残り易くなり配線の短絡を生じる可能性がある。
【0043】
また、図5の(d)のように、領域Yにおいてアライメントのズレにより素子分離用絶縁膜103とLOCOS酸化膜401とが離れて形成された場合、その隙間にゲート線304を走らせてしまうと余計なMOSトランジスタを形成し誤作動を誘発する可能性や、面積的に無駄が多い構成となる。
【0044】
また、図5(e)のように、領域YにおいてLOCOS酸化膜401と素子分離用絶縁膜103とが重なり合って形成された場合、ゲート線304のような配線を走らせる時に凹凸が大きくなるため、細かい配線の形成が困難となる。
【0045】
よって、単位画素領域内において素子分離用絶縁膜103とLOCOS酸化膜401とを併用することは好ましくない。
【0046】
また、本実施形態では、N型領域102で光電変換されている間ゲート線304に負電圧を印加することで、ゲート線304の下のP型基盤を比較的濃いP型にすることで空乏層が絶縁膜104と接しないことから、リーク電流は発生しない。
【0047】
また、増幅MOSトランジスタ303でリーク電流を考慮に入れなくて良いのは、増幅MOSトランジスタのゲート部305に電圧がかかる瞬間は一瞬(受光領域で電荷をためる事に比べて)であるため、リーク電流の影響が少ないからである。
【0048】
(実施形態4)
図6は、本発明の実施形態4による光電変換装置を示す図であり、詳しくはフォトダイオードとソース・ドレイン領域を有するMOSトランジスタとを備えた画素が共通の半導体基体上に複数配列された光電変換装置における単位画素領域の一部を示している。図6の(b)は単位画素領域の一部の平面構造を示しており、図6の(a)は図6の(b)のD−D’間における断面構造を示しており、また、図6の(c)は図6の(b)のE−E’間における断面構造を示している。
【0049】
図5との相違点は、実施形態3の問題に備えて、複数MOSトランジスタ間の素子分離構造に、すなわち転送MOSトランジスタ302と増幅MOSトランジスタ303との素子分離構造に素子分離用絶縁膜103と第2導電型の半導体からなるチャネルストップ層としてP+型のチャネルストップ層308とを配置したことである。
【0050】
図6の(c)は、N型領域102と増幅MOSトランジスタ303のソース領域310とを素子分離するために素子分離用絶縁膜103とチャネルストップ層308と配置した構成を示している。N型領域102表面のP+層106と絶縁膜104との界面と、素子分離用絶縁膜103とチャネルストップ層308との界面が同一レベルの平面上になるように形成している。従来はフォトダイオードと隣接するMOSトランジスタとの間の素子分離用絶縁膜にはLOCOS酸化膜が用いられてきたが、本実施形態の構成にすることでリーク電流が低減されるとともに、フォトダイオードの開口率を向上できる。また、図6においては、チャネルストップ層105と同じ導電型の薄いP+層106をN型領域102表面に形成した構造を示しているが、P+層106は無くてもよい。
【0051】
また、N型領域102と増幅MOSトランジスタ303との間の電気的な耐圧は、N型領域102と増幅MOSトランジスタ303との距離により決まる。N型領域102及びドレイン領域309、ソース領域310は共に素子分離用絶縁膜103に対して自己整合的に形成することができるため、仮にチャネルストップ層105及び308と素子分離用絶縁膜103間にアライメントのズレが生じても素子間の距離は変化しないため安定した素子分離耐圧が得られ、精度の良い微細な加工が可能となる。
【0052】
一方、図6の(a)では転送MOSトランジスタ302と増幅MOSトランジスタ303とを素子分離するために素子分離用絶縁膜103とチャネルストップ層308とを配置した構造を示している。本実施形態では、ソース・ドレイン領域を有するMOSトランジスタソース領域とチャネルストップ層308と重なり幅、或いはドレイン領域とチャネルストップ層308と重なり幅、或いはソース領域とドイン領域との間のチャネル領域とチャネルストップ層308との重なり幅は、チャネルストップ層105とN型領域102との重なり幅よりも小さくても良い。さらには、重なり幅がなく離れて形成されていても良い。
【0053】
それは、図6の(a)において、転送MOSトランジスタ302と増幅MOSトランジスタ303とを素子分離する際に、チャネルストップ層308の端部が素子分離用絶縁膜103の端部よりも界面方向に沿って外側に形成されていると、増幅MOSトランジスタ303のゲート部305に電圧が印加された際に反転するチャネル領域が狭くなる。すなわちチャネル幅が狭くなることで増幅MOSトランジスタ303の駆動能力が低減することとなる。
【0054】
また、チャネルストップ層308の端部が界面方向に沿って素子分離用絶縁膜103よりも内側に形成されていると、チャネルストップ層308と増幅MOSトランジスタ303のソース領域との、或いはドレイン領域との、或いは前記ソース領域と前記ドメイン領域との間のチャネル領域との重なり幅はなく、離れた構成となる。結果、増幅MOSトランジスタ303のチャネル幅は最大となるので駆動能力も最大となる。
【0055】
よって、増幅MOSトランジスタ303の駆動能力を低減しないためにはチャネルストップ層308と増幅MOSトランジスタ303との重なり幅は小さい、もしくは離れた構成が望ましい。
【0056】
また、本実施形態では、N型領域102で光電変換されている間ゲート線304に負電圧を印加することで、ゲート線304の下のP型基盤を比較的濃いP型にすることで空乏層が絶縁膜104と接しないことから、リーク電流は発生しない。
また、増幅MOSトランジスタ303でリーク電流を考慮に入れなくて良いのは、増幅MOSトランジスタのゲート部305に電圧がかかる瞬間は一瞬(受光領域で電荷をためる事に比べて)であるため、リーク電流の影響が少ないからである。
【0057】
(実施形態5)
図7は、本発明の実施形態5による光電変換装置を示す図である。本図はフォトダイオードを備えた画素が複数配列された撮像領域と、前記画素を駆動するための駆動回路と前記画素からの信号を読み出すための読み出し回路とが形成された周辺回路領域と、が共通の半導体基体上に設けられた光電変換装置を概念的に示したものである.図7の(b)は本実施形態の光電変換装置の平面構造を示しており、図7の(a)は図7(b)のC−C’における断面構造の中で配置されているの素子分離用絶縁膜を示している。
【0058】
本実施形態の光電変換装置のセンサチップ基板501は、フォトダイオードを有する画素が複数配列された撮像領域502と、センサを駆動するための周辺回路の領域503〜506とから構成されている。さらに詳しく述べると、503はセンサを順次駆動する垂直シフトレジスタ、504は水平シフトレジスタ、505は、必要に応じて設けられるタイミングジェネレータ、506は、必要に応じて設けられるA/D変換器である。実際に駆動する際にはその他にアンプ等も必要であるが本概念図では特に図示していない。また、本実施例は光電変換装置のセンサチップの一例を示したもので、センサチップ内の構成はこの限りでない。
【0059】
本実施例では図7の(a)に示したように、撮像領域502ではすべて素子分離用絶縁膜103を用いて素子分離し、それ以外の周辺領域は、LOCOS酸化膜401により素子分離することを特徴としている。
【0060】
それは、撮像領域502は、フォトダイオードに流れ込むリーク電流および開口率を考慮して、フォトダイオードと隣接する素子間の間の素子分離には、ストレスによる欠陥領域やバーズビークを形成しない素子分離用絶縁膜103を配置するが望ましい。さらには、実施形態3のように単位画素領域内においてLOCOS酸化膜401と素子分離用絶縁膜103とを併用する時の問題から、撮像領域内において素子間を素子分離するにはすべて素子分離用絶縁膜103を形成することが望ましい。一方、LOCOS酸化膜401は、各素子を自己整合的に形成できるので、微細化に関して素子分離用絶縁膜103よりも優れているため、リーク電流の影響も少なく、開口率の問題も無い周辺回路領域503〜506ではLOCOS酸化膜401を素子間の間に形成することが望ましい。
【0061】
このことにより周辺回路の分離性能、集積性が向上する一方、画素のリーク電流が低減されたS/Nの高い光電変換装置が実現できた。
【0062】
また一方で、撮像領域502、周辺回路領域503〜506をすべて素子分離用絶縁膜103で各素子間を分離すれば、LOCOS酸化膜401と両方を併用する時に比べて工程が少なくなるので、コスト面ではメリットがある。
【0063】
図8は、本発明に用いられる光電変換装置の回路構成図である。図8では、単位画素はフォトダイオード31と、転送MOSトランジスタ32と、増幅MOSトランジスタ33と、増幅MOSトランジスタ33のゲート電極をリセットするリセットMOSトランジスタ34と、フォトダイオードを選択する選択MOSトランジスタ35と、で構成されている。図8では、タイミングジェネレータ505やA/D変換器506は省略されている。図8では、単位画素が3×4個配列された回路を示しているが、本発明はその画素数、及び単位画素の回路構成はこれに限定されず、この発明の要旨を変えない範囲において、種々変形実施可能なことは勿論である。
【0064】
図9は、本発明の撮像装置として、前述した各実施形態の光電変換装置を用いた撮像装置のシステムの構成図である。撮像装置は、レンズのプロテクトとメインスイッチを兼ねるバリア1、被写体の光学像を固体撮像素子4に結像させるレンズ2、レンズ2を通った光量を可変するための絞り3、レンズ2で結像された被写体を画像信号として取り込むための固体撮像素子4(上記の各実施形態で説明した光電変換装置に相当する)、固体撮像素子4から出力される画像信号に各種の補正、クランプ等の処理を行う撮像信号処理回路5、固体撮像素子4より出力される画像信号のアナログ−ディジタル変換を行うA/D変換器6、A/D変換器6より出力された画像データに各種の補正を行ったりデータを圧縮する信号処理部7、固体撮像素子4及び撮像信号処理回路5及びA/D変換器6及び信号処理部7に各種タイミング信号を出力するタイミング発生部8で構成される。なお、5〜8の各回路は固体撮像素子4と同一チップ上に形成しても良い。また、各種演算とスチルビデオカメラ全体を制御する全体制御・演算部9、画像データを一時的に記憶するためのメモリ部10、記録媒体に記録又は読み出しを行うための記録媒体制御インターフェース部11、画像データの記録又は読み出しを行うための半導体メモリ等の着脱可能な記録媒体12、外部コンピュータ等と通信するための外部インターフェース(I/F)部13で固体撮像システムは構成される。
【0065】
次に、図9の動作について説明する。バリア1がオープンされるとメイン電源がオンされ、次にコントロール系の電源がオンし、さらに、A/D変換器6などの撮像系回路の電源がオンされる。それから、露光量を制御するために、全体制御・演算部9は絞り3を開放にし、固体撮像素子4から出力された信号は、撮像信号処理回路5をスルーしてA/D変換器6へ出力される。A/D変換器6は、その信号をA/D変換して、信号処理部7に出力する。信号処理部7は、そのデータを基に露出の演算を全体制御・演算部9で行う。
【0066】
この測光を行った結果により明るさを判断し、その結果に応じて全体制御・演算部9は絞りを制御する。次に、固体撮像素子4から出力された信号をもとに、高周波成分を取り出し被写体までの距離の演算を全体制御・演算部9で行う。その後、レンズ2を駆動して合焦か否かを判断し、合焦していないと判断したときは、再びレンズ2を駆動し測距を行う。
【0067】
そして、合焦が確認された後に本露光が始まる。露光が終了すると、固体撮像素子4から出力された画像信号は、撮像信号処理回路5において補正等がされ、さらにA/D変換器6でA/D変換され、信号処理部7を通り全体制御・演算9によりメモリ部10に蓄積される。その後、メモリ部10に蓄積されたデータは、全体制御・演算部9の制御により記録媒体制御I/F部を通り半導体メモリ等の着脱可能な記録媒体12に記録される。また外部I/F部13を通り直接コンピュータ等に入力して画像の加工を行ってもよい。
【0068】
次に、本発明に用いられるメサ型の素子分離領域の形成方法の一例について説明する。図10は、メサ型にパターニングされた素子分離用絶縁膜103と、重なり幅Aを有してチャネルストップ層105とN型領域102とが接する構造の形成方法を説明するための模式的断面図である。
【0069】
シリコンからなるP型基板101上に熱酸化膜602を形成した後、既存のフォトリソグラフィー技術によりレジストパターン603を形成し、そこに選択的にチャネルストップ層105を、イオン注入技術により形成する(図10の(a))。
【0070】
上記レジストパターン603を剥離した後、減圧CVD法によりCVD酸化膜605を堆積させる。これに、またリソグラフィー技術によって新たにレジストパターン606を形成する。このリソグラフィー工程は、先程のチャネルストップ層105を形成するためのリソグラフィー工程とは異なる工程であり、これら2層間の整合精度には有限のアライメントのズレZが存在する(図10の(b))。
【0071】
次に、選択的にCVD酸化膜605を反応性イオンエッチング装置を用いて異方性エッチングを行い、CVD酸化膜からなる素子分離用絶縁膜103を形成する。この際、異方性エッチングといえども、残した素子分離用絶縁膜103の側壁に、適度なテーパー角が付くように条件を定めれば、後の膜形成およびエッチング工程での素子分離用絶縁膜103側壁におけるエッチング残渣等を回避できる。また、このエッチングの際に、素子分離用絶縁膜103を残さない領域の熱酸化膜602は完全にエッチングされる。この後、レジストパターン606を剥離する(図10の(c))。
【0072】
さらに、素子領域に閾値コントロールのためのイオン注入を行うために、熱酸化により犠牲酸化膜608を形成してから、イオン注入を行う。この工程は同時に素子分離用絶縁膜103のデンシファイ工程を兼ねている。デンシファイ工程とは、CVDフィールド酸化膜である素子分離用絶縁膜103を密な膜にするために熱を加えることである(図10の(d))。
【0073】
続いて、犠牲酸化膜608を、HF溶液を用いたウェットエッチング法により剥離する。このとき素子分離用絶縁膜103の寸法は幅、高さともに縮小する。この後、熱酸化により素子分離用絶縁膜103より薄い熱酸化膜である絶縁膜104を形成する(図10の(e))。前記素子分離用絶縁膜103とチャネルストップ層105との間のアライメントのズレZがあっても、素子分離用絶縁膜103の端部が、チャネルストップ層105の端部よりも、界面方向に沿って長さAだけ短く形成されるように、レジストパターン606の位置と寸法が定められている。
【0074】
しかる後、絶縁膜104を介して、P型基板101上の素子領域内に選択的にMOSトランジスタのゲート電極となるゲート線304やドレイン領域309、およびN型領域102を形成する(図10の(f))。
【0075】
上記半導体装置の製造方法によれば、素子分離用絶縁膜103とチャネルストップ層105との間にアライメントのズレZが存在しても、素子分離用絶縁膜103の下に常にチャネルストップ層105が形成されるとともに、N型領域102とチャネルストップ層105とは必ず重なり幅Aを有して接する構造となる。
【0076】
また、上記半導体装置の製造方法によれば、素子分離用絶縁膜103とチャネルストップ層105との界面と、N型領域102と絶縁膜104との界面が、同一レベルの平面上に形成されることとなる。
【0077】
また、ここでいう同一レベルの平面とは、素子分離用絶縁膜103の下界面がLOCOS酸化膜のように極端に下方向に突出しない構造であり、実際にはN型領域102と絶縁膜104との界面は、製造工程におけるエッチング作用により若干、素子分離用絶縁膜103の下界面よりも深く形成されることもあるが、これも同一レベルの平面という範疇に含む。具体的な数値としては、素子分離用絶縁膜103の下界面と絶縁膜104の下界面との深さの差が16.7nm程度であれば同一レベルの平面とする。本数値は現状どの程度N型領域102と絶縁膜104との界面が下がるかを考慮した値である。
【0078】
【発明の効果】
以上述べたようにこの発明によれば、フォトダイオードのリーク電流を低減できるとともに、フォトダイオードの開口率を向上した光電変換装置及び固体撮像装置を提供することができる。
【図面の簡単な説明】
【図1】本発明の光電変換装置の断面図及び平面図
【図2】素子分離用絶縁膜とチャネルストップ層との内包関係を示した断面図
【図3】本発明の光電変換装置の別実施形態の断面図及び平面図
【図4】素子分離用絶縁膜とチャネルストップ層との内包関係を示した断面図
【図5】本発明の光電変換装置の別実施形態の断面図及び平面図
【図6】本発明の光電変換装置の別実施形態の断面図及び平面図
【図7】本発明の光電変換装置の別実施形態の断面図及び平面図
【図8】本発明の光電変換装置を用いたの回路構成図
【図9】本発明の光電変換装置を用いた固体撮像システムの構成図
【図10】本発明の光電変換装置の構成手順
【図11】従来の増幅型MOSセンサにおける単位セル内のフォトダイオードの断面構造
【図12】従来の増幅型MOSセンサにおける単位セル内のフォトダイオードの断面構造
【図13】従来の増幅型MOSセンサにおける単位セル内のフォトダイオードの断面構造
【図14】従来のPINフォトダイオード
【符号の説明】
1 バリア
2 レンズ
3 絞り
4 固体撮像素子
5 撮像信号処理回路
6 A/D変換器
7 信号処理部
8 タイミング発生部
9 全体制御・演算部
10 メモリ部
11 記録媒体制御インターフェース(I/F)部
12 記録媒体
13 外部インターフェース(I/F)部
20 欠陥領域
31 フォトダイオード
32 転送MOSトランジスタ
33 増幅MOSトランジスタ
34 リセットMOSトランジスタ
35 選択MOSトランジスタ
101 P型基板
102 N型領域
103 素子分離用絶縁膜
104 絶縁膜
105 チャネルストップ層
106 薄いP+層
200 P型シリコン基板
201 LOCOS酸化膜
202 チャネルストップ層
203 N型領域
204 P++層
205 N型高抵抗基板
206 表面の低抵抗層
207 N+型チャンネルストッパー
208 受光部のP+層
209 表面付近の空乏層の拡がり
210 受光部分の拡がり
211 熱酸化膜
212 受光部の無反射コーティング膜
302 転送MOSトランジスタ
303 増幅MOSトランジスタ
304 ゲート線
305 増幅MOSトランジスタのゲート部
306 増幅MOSトランジスタのドレイン領域
307 信号線
308 チャネルストップ層
309 転送MOSトランジスタのドレイン領域
310 増幅MOSトランジスタのソース領域
401 LOCOS酸化膜
402 LOCOS酸化膜下のチャネルストップ層
501 センサチップ基板
502 画素部分を構成する領域
503 垂直シフトレジスタ
504 水平シフトレジスタ
505 タイミングジェネレータ
506 A/D変換装置
602 熱酸化膜
603 レジストパターン
605 CVD酸化膜
606 レジストパターン
608 犠牲酸化膜

Claims (22)

  1. フォトダイオードが複数配列された第1の領域と、周辺回路が設けられた第2の領域と、が共通の半導体基体に設けられた光電変換装置において、
    前記フォトダイオードの上には前記半導体基体に接する第1絶縁膜が設けられており、
    前記フォトダイオードは、第1導電型の第1半導体領域と、前記第1半導体領域の下に位置する第2導電型の第2半導体領域とを有し、前記第1半導体領域と前記第1絶縁膜との間に第2導電型の第3半導体領域が設けられており、
    前記第1の領域には、前記第2半導体領域よりも濃度が濃い第2導電型の第4半導体領域と、前記第4半導体領域の上に設けられた、前記第1絶縁膜よりも厚い素子分離用の第2絶縁膜と、を含む第1の素子分離構造が配されており、
    前記第1の領域において、前記第3半導体領域と前記第4半導体領域とが、同一レベルの平面内で互いに連続しており、
    前記第2の領域には、前記第2絶縁膜の底面より深い底面を有する素子分離用の第3絶縁膜を含む、第2の素子分離構造が配されていることを特徴とする光電変換装置。
  2. 前記第3半導体領域は前記第4半導体領域よりも厚みが薄い請求項1に記載の光電変換装置。
  3. 前記第1半導体領域と前記第4半導体領域とが互いに接している請求項1または2に記載の光電変換装置。
  4. 前記第1半導体領域と前記第4半導体領域とが互いに重なるように形成されている請求項1乃至3のいずれか一項に記載の光電変換装置。
  5. 前記第4半導体領域が、前記第2絶縁膜の下から前記第1絶縁膜と前記第1半導体領域との間に延在している請求項1乃至4のいずれか一項に記載の光電変換装置。
  6. 前記第2絶縁膜は、メサ型である請求項1乃至5のいずれか一項に記載の光電変換装置。
  7. 前記第1の領域には、前記フォトダイオードおよび複数のMOSトランジスタを備えた画素が複数配列されている請求項1乃至6のいずれか一項に記載の光電変換装置。
  8. 前記画素は、前記第1絶縁膜の上から前記第2絶縁膜の上に延在して前記第1絶縁膜および前記第2絶縁膜に接する、ポリシリコンからなるゲート線を有する請求項7に記載の光電変換装置。
  9. 前記前記第1の素子分離構造は、前記複数の画素の互いに隣接する画素間に設けられている請求項7または8に記載の光電変換装置。
  10. 前記画素の前記複数のMOSトランジスタは、第1導電型の第1のMOSトランジスタと、第1導電型の第2のMOSトランジスタと、を含み、
    前記第1の素子分離構造は、前記第1のMOSトランジスタと前記第2のMOSトランジスタとの間に設けられており、前記第4半導体領域が、前記第2のMOSトランジスタのソース領域、ドレイン領域およびチャネル領域の少なくともいずれかに接している請求項7乃至9のいずれか一項に記載の光電変換装置。
  11. 前記画素の前記複数のMOSトランジスタは、第1導電型の第1のMOSトランジスタと、第1導電型の第2のMOSトランジスタと、を含み、
    前記第1の素子分離構造は、前記フォトダイオードに隣接して設けられており、前記第1のMOSトランジスタと前記第2のMOSトランジスタとの間には、前記第2の素子分離構造が設けられている請求項7乃至9のいずれか一項に記載の光電変換装置。
  12. 前記第1のMOSトランジスタは、前記第1半導体領域の信号電荷を転送する転送トランジスタであり、前記第2のMOSトランジスタは、前記信号電荷に基づく信号を増幅する増幅MOSトランジスタ、前記増幅MOSトランジスタのゲートの電位をリセットするリセットMOSトランジスタ、および前記画素を選択する選択MOSトランジスタのうち、少なくともいずれかである請求項10または11に記載の光電変換装置。
  13. 前記第1絶縁膜は熱酸化法により形成された酸化シリコン膜である請求項1乃至12のいずれか一項に記載の光電変換装置。
  14. 前記第3絶縁膜は、選択酸化法により形成された酸化シリコン膜である請求項1乃至13のいずれか一項に記載の光電変換装置。
  15. 第1導電型の半導体領域を有するフォトダイオードおよび第1導電型のMOSトランジスタを備えた画素が配された第1の領域と、周辺回路が配された第2の領域と、が共通の半導体基体に設けられた光電変換装置において、
    前記第1の領域には、前記半導体基体内の第2導電型の半導体領域と、前記半導体基体に対して前記第2導電型の半導体領域の上方向に突出した第1の素子分離用絶縁膜と、を含み、前記第2導電型の半導体領域の幅が前記第1の素子分離用絶縁膜の幅以上である第1の素子分離構造が設けられており、
    前記第2の領域には、前記第1の素子分離用絶縁膜の底面より深い底面を有する第2の素子分離用絶縁膜を含む第2の素子分離構造が配されていることを特徴とする光電変換装置。
  16. 前記MOSトランジスタのゲート電極が、前記第1の素子分離用絶縁膜の上に延在して、前記第1の素子分離用絶縁膜に接している請求項15に記載の光電変換装置。
  17. 前記第2絶縁膜はCVD法により形成された酸化シリコン膜である請求項1乃至14のいずれか一項に記載の光電変換装置、または、
    前記第1の素子分離用絶縁膜はCVD法により形成された酸化シリコン膜である請求項15または16に記載の光電変換装置。
  18. 前記第2絶縁膜と前記第4半導体領域との間には熱酸化法により形成された酸化シリコン膜が設けられている請求項1乃至14のいずれか一項に記載の光電変換装置、または、
    前記第1の素子分離用絶縁膜と前記第2導電型の半導体領域との間には熱酸化法により形成された酸化シリコン膜が設けられている請求項15または16に記載の光電変換装置。
  19. 前記第1導電型はN型であり、前記第2導電型はP型である請求項1乃至18のいずれか一項に記載の光電変換装置。
  20. 前記周辺回路は、前記複数の画素を駆動するための駆動回路と、前記複数の画素からの信号を読みだすための読み出し回路と、を含む請求項1乃至19のいずれか一項に記載の光電変換装置。
  21. 前記周辺回路は、A/D変換器を含む請求項1乃至20のいずれか一項に記載の光電変換装置。
  22. 請求項1乃至21のいずれか一項に記載の光電変換装置と、前記光電変換装置から出力された信号を処理する処理部と、を有することを特徴とする撮像装置。
JP2001152386A 2001-05-22 2001-05-22 光電変換装置及び撮像装置 Expired - Fee Related JP4981216B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001152386A JP4981216B2 (ja) 2001-05-22 2001-05-22 光電変換装置及び撮像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001152386A JP4981216B2 (ja) 2001-05-22 2001-05-22 光電変換装置及び撮像装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2011247699A Division JP2012094874A (ja) 2011-11-11 2011-11-11 光電変換装置および半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2002353430A JP2002353430A (ja) 2002-12-06
JP4981216B2 true JP4981216B2 (ja) 2012-07-18

Family

ID=18997071

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001152386A Expired - Fee Related JP4981216B2 (ja) 2001-05-22 2001-05-22 光電変換装置及び撮像装置

Country Status (1)

Country Link
JP (1) JP4981216B2 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4514188B2 (ja) 2003-11-10 2010-07-28 キヤノン株式会社 光電変換装置及び撮像装置
KR100538069B1 (ko) * 2003-12-16 2005-12-20 매그나칩 반도체 유한회사 암신호 감소를 위한 이미지센서의 소자분리 방법
US7115439B2 (en) * 2004-01-16 2006-10-03 Eastman Kodak Company High photosensitivity CMOS image sensor pixel architecture
JP4298685B2 (ja) 2004-09-02 2009-07-22 キヤノン株式会社 シフトレジスタ、及び同シフトレジスタを用いた固体撮像装置、カメラ
JP4742661B2 (ja) * 2005-04-25 2011-08-10 ソニー株式会社 固体撮像素子の製造方法
JP5326937B2 (ja) * 2009-08-26 2013-10-30 ソニー株式会社 Cmos固体撮像素子の駆動方法
JP5115563B2 (ja) * 2010-01-07 2013-01-09 ソニー株式会社 固体撮像素子の製造方法
JP5388939B2 (ja) * 2010-04-27 2014-01-15 キヤノン株式会社 固体撮像素子
JP2012094874A (ja) * 2011-11-11 2012-05-17 Canon Inc 光電変換装置および半導体装置の製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS608672B2 (ja) * 1982-02-15 1985-03-05 株式会社日立製作所 固体撮像装置
JP3024595B2 (ja) * 1997-07-04 2000-03-21 日本電気株式会社 固体撮像装置およびその製造方法
JP3403061B2 (ja) * 1998-03-31 2003-05-06 株式会社東芝 固体撮像装置

Also Published As

Publication number Publication date
JP2002353430A (ja) 2002-12-06

Similar Documents

Publication Publication Date Title
US7402450B2 (en) Solid-state image pickup device
JP4514188B2 (ja) 光電変換装置及び撮像装置
JP3766734B2 (ja) 固体撮像素子
US10249659B2 (en) Solid-state image pickup device
US6774453B2 (en) Semiconductor device, image pickup device using the same, and photoelectric conversion device
JP3584196B2 (ja) 受光素子及びそれを有する光電変換装置
JP5188441B2 (ja) 光電変換装置及び撮像システム
JP5487798B2 (ja) 固体撮像装置、電子機器および固体撮像装置の製造方法
US7372491B2 (en) CMOS image sensor
JP4981216B2 (ja) 光電変換装置及び撮像装置
JP4241527B2 (ja) 光電変換素子
JP6727897B2 (ja) 固体撮像装置、固体撮像装置の製造方法、および撮像システム
US20070069259A1 (en) CMOS image sensor and method of manufacturing the same
US9029182B2 (en) Method of manufacturing solid-state image sensor
JP2002353431A (ja) 光電変換装置及びその製造方法
JPH02278874A (ja) 固体撮像素子及びその製造方法
JP2012094874A (ja) 光電変換装置および半導体装置の製造方法
JP2005317639A (ja) 光電変換装置及びその製造方法
JP4863517B2 (ja) 光電変換装置及びカメラ
JPH05145056A (ja) 固体撮像素子
US20070161144A1 (en) Method for Manufacturing CMOS Image Sensor
JP5513055B2 (ja) 固体撮像素子の製造方法
JP2005251945A (ja) 固体撮像装置とその製造方法および固体撮像装置を用いたカメラ
JPH03101164A (ja) 固体撮像素子及びその製造方法
JP2007149758A (ja) 固体撮像素子およびその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080522

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100201

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20100630

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110202

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110913

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111111

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20111220

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120321

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120328

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120417

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120420

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150427

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees