JP4746832B2 - パターン形成方法 - Google Patents
パターン形成方法 Download PDFInfo
- Publication number
- JP4746832B2 JP4746832B2 JP2003321918A JP2003321918A JP4746832B2 JP 4746832 B2 JP4746832 B2 JP 4746832B2 JP 2003321918 A JP2003321918 A JP 2003321918A JP 2003321918 A JP2003321918 A JP 2003321918A JP 4746832 B2 JP4746832 B2 JP 4746832B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- electrode
- resist
- resist mask
- conductive film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Electrodes Of Semiconductors (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Thin Film Transistor (AREA)
Description
生産性が増大し、液晶表示装置の製造コストが大幅に低減する。
2 下層電極
3 絶縁膜
4,42,63,97 第1部分
5,5a,43,43a,64,64a,98,98a 第2部分
6,44,50,50a,62,75,75a,96 レジストマスク
7,51 第1開口
8,8a,52 第2開口
9,26,28,29,76,77,78,99 コンタクト孔
10 金属膜
11 上層電極
22,65,92 ゲート電極
23,67,94 半導体層
24,25,72,73,103,104 ソース・ドレイン電極
27,80,102 ゲート端子電極
30,81 透明電極配線
31,82,109 透明画素電極
32,66,93 ゲート絶縁膜
33 アモルファスシリコン膜
34 n+ アモルファスシリコン膜
35,101 金属導電膜
36 レジスト膜
37 遮光部
38 半透光部
39 透光部
40 フォトマスク
41 露光照射光
45,68,95 n+ アモルファスシリコン層
46,69,79 金属導電層
47,48,70,71,105,106 オーミック層
49,74,107 パッシベーション膜
53,79,100 透明電極膜
108 開口部
Claims (19)
- 基板上にパターンを形成する方法であって、前記基板上に電極を構成する膜を形成する工程と、前記基板及び前記電極を構成する膜上に第一の絶縁膜を形成する工程と、パターンを構成する少なくとも1つの半導体膜、オーミックコンタクト用半導体膜、及び第一の導電性膜を前記第一の絶縁膜上に形成する工程と、膜厚が異なる複数の領域を有する第1のレジストマスクをエッチングマスクにして、前記少なくとも1つの第一の導電性膜をエッチング加工する工程と、前記第1のレジストマスクの膜厚の薄い領域を除去して残った膜厚の厚い領域をエッチングマスクにして前記少なくとも1つの第一の導電性膜の一部とオーミックコンタクト用半導体膜の一部をエッチング加工する工程と、前記第1のレジストマスクを除去する工程と、前記加工された少なくとも1つの第一の導電性膜を被覆して第2の絶縁膜を成膜する工程と、膜厚が異なる複数の領域を有し膜厚の薄い領域を第1部分とし、膜厚の厚い領域を第2部分とした第2のレジストマスクを前記第2の絶縁膜上に形成する工程と、前記第2のレジストマスクにより少なくとも前記第2の絶縁膜を反応性イオンエッチングのドライエッチングで加工し、少なくとも前記電極と加工された前記第一の導電性膜に接続するコンタクト孔を形成するとともに前記反応性イオンエッチングのドライエッチングのプラズマの中のイオンにより前記第2のレジストマスクの前記第2の部分の表面を硬化および改質する工程と、前記第2のレジストマスクの前記第1部分を除去して膜厚の厚い前記第2部分のみを残す工程において、前記第1部分を、ハロゲン化合物ガスと酸素ガスとをプラズマ励起した活性種によるドライエッチングで、前記第2部分の断面形状が逆テーパになるようにする工程と、前記コンタクト孔を介し、下層の前記電極と上層の前記加工された第一の導電性膜をそれぞれ接続する第二の導電性膜を形成する工程とを有することを特徴とするパターン形成方法。
- 前記第二の導電性膜を加工する工程において前記第2のレジストマスクのリフトオフによりパターニングする工程を、更に含む請求項1に記載のパターン形成方法。
- 前記少なくとも1つの第二の導電性膜は、金属膜及び透明膜のうち少なくともいずれか一つを含む請求項1又は2に記載のパターン形成方法。
- 前記少なくとも1つの第二の導電性膜は、画素電極からなる請求項3に記載のパターン形成方法。
- 前記第1のレジストマスクの少なくともいずれか一方の膜厚の薄い部分の除去は、ハロゲン化合物ガスと酸素ガスをプラズマ励起した活性種によるドライエッチングで行う請求項1乃至4のいずれか1つに記載のパターン形成方法。
- フォトリソグラフィ工程の露光において互いに異なるマスクパターンを有する2種以上のフォトマスクを用いてレジスト膜の所定の領域に連続露光照射した後、現像を行い前記第1及び第2のレジストマスクの少なくとも1つを形成する請求項1乃至5のいずれか1つに記載のパターン形成方法。
- 前記第1及び第2のレジストマスクの少なくとも1つは、二層構造のレジスト膜を加工して形成される請求項1乃至6のいずれか1つに記載のパターン形成方法。
- 前記レジスト膜が、2層構造の場合において、下層レジスト膜を、前記第1及び第2のレジストマスクの少なくとも1つの膜厚の薄い領域になるように形成し、上層レジスト膜を、前記第1及び第2のレジストマスクの少なくとも1つの膜厚の厚い領域になるように形成する請求項7に記載のパターン形成方法。
- 前記第1及び第2のレジストマスクの少なくとも1つは、感光性有機膜で構成される請求項1乃至8のいずれか1つに記載のパターン形成方法。
- 第2の絶縁膜は、パッシベーション膜を含む請求項1乃至9のいずれか1つに記載のパターン形成方法。
- 前記電極は、ゲート電極を含む請求項1乃至10のいずれか1つに記載のパターン形成方法。
- 前記ゲート電極は、該ゲート電極から延在する配線を更に含む請求項11記載のパターン形成方法。
- 前記加工された少なくとも1つの第一の導電性膜は、ソース・ドレイン電極を構成する請求項1乃至12のいずれか1つに記載のパターン形成方法。
- 前記ソース・ドレイン電極は、該ソース・ドレイン電極から延在する配線を更に含む請求項13記載のパターン形成方法。
- 前記画素電極は、該画素電極から延在する配線を更に含む請求項4に記載のパターン形成方法。
- 前記電極はゲート電極からなり、前記加工した少なくとも1つの第二の導電性膜が、前記ゲート電極に接続される請求項1乃至15のいずれか1つに記載のパターン形成方法。
- 前記少なくとも1つの第一の導電性膜はソース・ドレイン電極からなり、前記加工した少なくとも1つの第二の導電性膜が、前記ソース・ドレイン電極に接続される請求項2乃至15のいずれか1つに記載のパターン形成方法。
- 前記電極はゲート電極からなり、前記少なくとも1つの第一の導電性膜はソース・ドレイン電極からなり、前記ゲート電極から延在するゲート配線と、前記ソース・ドレイン電極から延在するソース・ドレイン配線とは、互いに立体交差するよう形成される請求項1乃至17のいずれか1つに記載のパターン形成方法。
- 前記ゲート配線と前記ソース・ドレイン配線の一方が引出し部を含むことで互いに立体交差するよう形成される請求項18に記載のパターン形成方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003321918A JP4746832B2 (ja) | 2003-09-12 | 2003-09-12 | パターン形成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003321918A JP4746832B2 (ja) | 2003-09-12 | 2003-09-12 | パターン形成方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000201175A Division JP3507771B2 (ja) | 2000-07-03 | 2000-07-03 | パターン形成方法及び薄膜トランジスタの製造方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006263631A Division JP2007059926A (ja) | 2006-09-27 | 2006-09-27 | パターン形成方法及び薄膜トランジスタの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004104134A JP2004104134A (ja) | 2004-04-02 |
JP4746832B2 true JP4746832B2 (ja) | 2011-08-10 |
Family
ID=32290743
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003321918A Expired - Fee Related JP4746832B2 (ja) | 2003-09-12 | 2003-09-12 | パターン形成方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4746832B2 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101086478B1 (ko) * | 2004-05-27 | 2011-11-25 | 엘지디스플레이 주식회사 | 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법 |
JP2006041115A (ja) * | 2004-07-26 | 2006-02-09 | Seiko Epson Corp | 半導体装置及びその製造方法、集積回路、電気光学装置、電子機器 |
JP5342731B2 (ja) * | 2005-03-25 | 2013-11-13 | エーユー オプトロニクス コーポレイション | 液晶表示装置とその製造方法 |
TWI261360B (en) | 2005-08-17 | 2006-09-01 | Au Optronics Corp | A method of manufacturing a thin film transistor matrix substrate |
US7576394B2 (en) * | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
JP2009122244A (ja) | 2007-11-13 | 2009-06-04 | Mitsubishi Electric Corp | 薄膜トランジスタアレイ基板の製造方法、及び表示装置 |
JP5401831B2 (ja) | 2008-04-15 | 2014-01-29 | 株式会社リコー | 表示装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5893270A (ja) * | 1981-11-30 | 1983-06-02 | Toshiba Corp | 半導体装置の製造方法 |
JPH03161938A (ja) * | 1989-11-20 | 1991-07-11 | Seiko Instr Inc | 薄膜トランジスタの製造方法 |
JPH03278432A (ja) * | 1990-03-28 | 1991-12-10 | Kawasaki Steel Corp | 半導体装置の配線形成方法 |
JPH0513384A (ja) * | 1991-07-02 | 1993-01-22 | Sharp Corp | 微細パターンの形成方法 |
JPH0729846A (ja) * | 1993-07-15 | 1995-01-31 | Honda Motor Co Ltd | 半導体装置の電極形成方法 |
JP2780681B2 (ja) * | 1995-08-11 | 1998-07-30 | 日本電気株式会社 | アクティブマトリクス液晶表示パネル及びその製造方法 |
JP3410617B2 (ja) * | 1996-11-29 | 2003-05-26 | シャープ株式会社 | 薄膜のパターニング方法 |
JP4111569B2 (ja) * | 1997-08-22 | 2008-07-02 | エルジー.フィリップス エルシーデー カンパニー,リミテッド | 薄膜トランジスタ型液晶表示装置およびその製造方法 |
JPH11150103A (ja) * | 1997-11-19 | 1999-06-02 | Matsushita Electric Ind Co Ltd | コンタクトホールの形成方法 |
JP3190878B2 (ja) * | 1998-04-27 | 2001-07-23 | 鹿児島日本電気株式会社 | 薄膜トランジスタの製造方法 |
US6255130B1 (en) * | 1998-11-19 | 2001-07-03 | Samsung Electronics Co., Ltd. | Thin film transistor array panel and a method for manufacturing the same |
JP3507771B2 (ja) * | 2000-07-03 | 2004-03-15 | 鹿児島日本電気株式会社 | パターン形成方法及び薄膜トランジスタの製造方法 |
-
2003
- 2003-09-12 JP JP2003321918A patent/JP4746832B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004104134A (ja) | 2004-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3507771B2 (ja) | パターン形成方法及び薄膜トランジスタの製造方法 | |
JP5593047B2 (ja) | 液晶表示装置のアレイ基板の製造方法 | |
KR100333274B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR100842753B1 (ko) | 스페이서를 이용한 반도체소자의 패턴 형성방법 | |
JP2002026333A (ja) | アクティブマトリクス基板の製造方法 | |
JP2002141512A (ja) | 薄膜のパターニング方法およびそれを用いたtftアレイ基板およびその製造方法 | |
US7968389B2 (en) | Fabrication methods of thin film transistor substrates | |
CN109509707A (zh) | 显示面板、阵列基板、薄膜晶体管及其制造方法 | |
US8178374B2 (en) | Thin film patterning method and method for manufacturing a liquid crystal display device | |
JP4746832B2 (ja) | パターン形成方法 | |
WO2018006446A1 (zh) | 薄膜晶体管阵列基板及其制造方法 | |
CN109037241B (zh) | Ltps阵列基板及其制造方法、显示面板 | |
KR100623982B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법 | |
CN113782493A (zh) | 阵列基板的制备方法及阵列基板 | |
US6746887B1 (en) | Method of preventing a data pad of an array substrate from overetching | |
JP2007059926A (ja) | パターン形成方法及び薄膜トランジスタの製造方法 | |
JP2008022028A (ja) | 薄膜トランジスタの製造方法 | |
JP2008047932A (ja) | 薄膜トランジスタの製造方法 | |
JP3528388B2 (ja) | トランジスタアレイの製造方法 | |
CN112335048A (zh) | 晶体管阵列 | |
US20060128140A1 (en) | Method of forming a contact hole in a semiconductor device | |
CN112310120B (zh) | 显示面板及显示面板的制备方法 | |
US7238556B2 (en) | Thin film transistor structure and method of manufacturing the same | |
JP3141855B2 (ja) | 半導体装置の製造方法 | |
KR100806887B1 (ko) | 반사형 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20070414 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070711 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070910 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071212 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080212 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080326 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080425 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20080603 |
|
A912 | Removal of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20080627 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101228 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110404 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110516 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140520 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140520 Year of fee payment: 3 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140520 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |