JP4345725B2 - 表示装置及び電子機器 - Google Patents
表示装置及び電子機器 Download PDFInfo
- Publication number
- JP4345725B2 JP4345725B2 JP2005232440A JP2005232440A JP4345725B2 JP 4345725 B2 JP4345725 B2 JP 4345725B2 JP 2005232440 A JP2005232440 A JP 2005232440A JP 2005232440 A JP2005232440 A JP 2005232440A JP 4345725 B2 JP4345725 B2 JP 4345725B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- data line
- display
- ram
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000758 substrate Substances 0.000 claims description 8
- 210000004027 cell Anatomy 0.000 description 200
- 238000010586 diagram Methods 0.000 description 21
- 239000002184 metal Substances 0.000 description 20
- 210000002287 horizontal cell Anatomy 0.000 description 15
- 238000003491 array Methods 0.000 description 11
- 230000004048 modification Effects 0.000 description 9
- 238000012986 modification Methods 0.000 description 9
- 238000000034 method Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 230000000052 comparative effect Effects 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 230000009467 reduction Effects 0.000 description 5
- 230000004044 response Effects 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 101100492681 Arabidopsis thaliana ATE1 gene Proteins 0.000 description 2
- 101710148027 Ribulose bisphosphate carboxylase/oxygenase activase 1, chloroplastic Proteins 0.000 description 2
- 101150106940 SCY2 gene Proteins 0.000 description 2
- 101100223955 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DLS1 gene Proteins 0.000 description 2
- 101100401578 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) MIC12 gene Proteins 0.000 description 2
- 101100545229 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) ZDS2 gene Proteins 0.000 description 2
- 101100113084 Schizosaccharomyces pombe (strain 972 / ATCC 24843) mcs2 gene Proteins 0.000 description 2
- 101100167209 Ustilago maydis (strain 521 / FGSC 9021) CHS8 gene Proteins 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000005401 electroluminescence Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 101710201629 Ribulose bisphosphate carboxylase/oxygenase activase 2, chloroplastic Proteins 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000011218 segmentation Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
図1(A)は、表示ドライバ20(広義には集積回路装置)が実装された表示パネル10を示す。本実施形態では、表示ドライバ20や、表示ドライバ20が実装された表示パネル10を小型電子機器(図示せず)に搭載することができる。小型電子機器には例えば携帯電話、PDA、表示パネルを有するデジタル音楽プレーヤー等がある。表示パネル10は例えばガラス基板上に複数の表示画素が形成される。その表示画素に対応して、Y方向に伸びる複数のデータ線(図示せず)及びX方向に伸びる走査線(図示せず)が表示パネル10に形成される。本実施形態の表示パネル10に形成される表示画素は液晶素子であるが、これに限定されず、EL(Electro-Luminescence)素子等の発光素子であってもよい。また、表示画素はトランジスタ等を伴うアクティブ型であっても、トランジスタ等を伴わないパッシブ型であっても良い。例えば、表示領域12にアクティブ型が適用された場合、液晶画素はアモルファスTFTであっても良いし、低温ポリシリコンTFTであっても良い。
2.1.データ線ドライバの構成
図6(A)は、データ線ドライバ100を示す図である。データ線ドライバ100は出力回路104、DAC120及びラッチ回路130を含む。DAC120はラッチ回路130にラッチされているデータに基づいて階調電圧を出力回路104に供給する。ラッチ回路130には、例えばRAM200から供給されたデータが格納される。例えば階調度がGビットに設定されている場合には、各ラッチ回路130にはGビットのデータが格納される。階調電圧は、階調度に応じて複数種類生成され、階調電圧発生回路500からデータ線ドライバ100に供給される。例えば、データ線ドライバ100に供給された複数の階調電圧は各DAC120に供給される。各DAC120はラッチ回路130にラッチされているGビットのデータに基づいて、階調電圧発生回路500から供給された複数種類の階調電圧から対応する階調電圧を選択し、出力回路104に出力する。
図8に本実施形態に係る比較例の表示ドライバ24を示す。この表示ドライバ24は、表示ドライバ24の一辺DLLが表示パネル10の表示領域12側の一辺PL1と対向するように実装される。表示ドライバ24には、Y方向の長さよりもX方向の長さの方が長く設定されているRAM205及びデータ線ドライバ105が設けられている。RAM205及びデータ線ドライバ105のX方向の長さは、表示パネル10のピクセル数PXが増加するに従って、長くなる。RAM205には複数のワード線WL及びビット線BLが設けられている。RAM205のワード線WLはX方向に沿って延在形成され、ビット線BLはY方向に沿って延在形成されている。即ち、ワード線WLはビット線BLよりも非常に長く形成される。また、ビット線BLはY方向に沿って延在形成されているため、表示パネル10のデータ線と平行であり、表示パネル10の一辺PL1と直交する。
図4に示すRAM200のY方向の長さRYは、Y方向に配列されるメモリセルMCの数だけでなく、データドライバ線100のY方向の長さにも依存する場合がある。
図13は、1ピクセルを構成する各サブピクセルのうち、一例としてR用サブピクセルについてRAM200とデータ線ドライバ100の関係を説明するための図である。
3.1.メモリセルの構成
各メモリセルMCは例えばSRAM(Static-Random-Access-Memory)で構成することができる。図17(A)にメモリセルMCの回路の一例を示す。また、図17(B)及び図17(C)にメモリセルMCのレイアウトの一例を示す。
図21(A)に示すようにセンスアンプ211のY方向の長さSAY3は、縦型のメモリセルMCの長さMCYよりも十分に大きい。このため、ワード線WLを選択する際に、一つのセンスアンプ211に対して1ビット分のメモリセルMCを対応させるレイアウトでは、効率が悪い。
次に図22に示す縦型メモリセルが配列されたRAM200の動作を説明する。このRAM200に対する読み出しの制御方法は例えば2つあり、まずその一つを図24(A)、図24(B)のタイミングチャートを用いて説明する。
図20は、図17(B)の横型セルを用いて構成された2つのRAM200内に設けられた2つのメモリセルアレイ200A,200Bとその周辺回路を示している。
図28に本実施形態に係る変形例を示す。例えば図11(A)では、データ線ドライバ100A及び100BがX方向に分割されている。そして、各データ線ドライバ100A、100Bにはそれぞれ、カラー表示の場合、R用サブピクセルのデータ線駆動セル、G用サブピクセルのデータ線駆動セル、B用サブピクセルのデータ線駆動セルが設けられている。
上述のように本実施形態では、集積回路装置内で表示メモリを90°回転させることで、集積回路装置内での回路の配置を柔軟に行え、効率の良いレイアウトが可能となった。これに加えて、表示メモリをワード線方向でブロック分割して複数のRAMブロックを設けることで、集積回路装置内にて、表示メモリのワード線方向の寸法を短縮でき、集積回路装置のスリム化が図れる。さらに加えて、1H期間に複数回の読み出しをRAM200に対して行う。そのため、上述されたように、1ワード線あたりのメモリセルMCの数を少なくすることや、データ線ドライバ100の分割化が可能となる。例えば1H期間の読み出し回数を調整することで1ワード線に対応するメモリセルMCの配列数を調整できるので、RAM200のX方向の長さRX及びY方向の長さRYを適宜に調整することができる。また、1H期間の読み出し回数を調整することでデータ線ドライバ100の分割数も変更できる。
100 データ線ドライバブロック、200 RAMブロック、
240,250 データ読み出し制御回路、BL ビット線、DL データ線、
IL 集積回路装置の一辺、MC メモリセル、WL ワード線
Claims (11)
- 複数の走査線及び複数のデータ線を含む表示パネルと、前記表示パネルに表示される少なくとも1画面分のデータを格納する表示メモリを含む集積回路装置と、を有する表示装置において、
前記表示パネルでは、前記複数のデータ線の各一端が、前記複数の走査線と交差する表示領域を超えて、かつ、前記表示領域内にて前記複数のデータ線が延びる方向に向けて引き出された配線領域まで延在され、前記集積回路装置は前記配線領域を介して前記複数のデータ線と接続され、
前記表示メモリは、複数のワード線と、複数のビット線と、複数のメモリセルと、を含み、
前記集積回路装置は、前記表示パネルの前記複数の走査線と平行な第1方向に沿った長辺を有し、前記配線領域は、前記第1方向を長手方向とする領域に配置され、前記表示メモリの前記複数のビット線は、前記第1の方向に延びていることを特徴とする表示装置。 - 請求項1において、
前記表示メモリは複数のRAMブロックを含み、前記集積回路装置内にて前記複数のRAMブロックの各々が前記第1の方向に沿って配置されていることを特徴とする表示装置。 - 請求項2において、
前記集積回路装置は、前記複数のRAMから読み出されたデータに基づいて、前記表示パネルに設けられた前記複数のデータ線を駆動する複数のデータ線ドライバブロックをさらに有することを特徴とする表示装置。 - 請求項3において、
前記複数のRAMブロックにそれぞれ設けられた複数のデータ読み出し制御回路を有し、前記複数のデータ読み出し制御回路は、前記表示パネルを水平走査駆動する一水平走査期間に、前記複数のデータ線に対応する画素のデータを前記複数のRAMブロックよりN(Nは2以上の整数)回に分けて読み出し制御することを特徴とする表示装置。 - 請求項4または5において、
前記集積回路装置の前記長辺に沿って、前記複数のデータ線と等しい数の複数のパッドが設けられ、前記複数のパッドの配列ピッチが前記複数のデータ線の配列ピッチと等しいことを特徴とする表示装置。 - 請求項1または2において、
前記集積回路装置は、前記表示メモリから読み出されたデータに基づいて、前記表示パネルに設けられた前記複数のデータ線を駆動するデータ線ドライバを含み、
前記表示メモリは、複数のRAMブロックを含み、
前記複数のRAMブロックの各々は、ワード線制御回路を有するデータ読み出し回路を含み、
前記ワード線制御回路は、ワード線制御信号に基づいてワード線の選択を行い、
前記複数のデータ線を前記データ線ドライバが駆動する際には、前記複数のRAMブロックの各々の前記ワード線制御回路に、同一の前記ワード線制御信号が供給されることを特徴とする表示装置。 - 請求項2において、
前記集積回路装置は、前記表示メモリから読み出されたデータに基づいて、前記表示パネルに設けられた前記複数のデータ線を駆動するデータ線ドライバを含み、
前記データ線ドライバは、複数のデータ線ドライバブロックを含み、
前記複数のデータ線ドライバブロックは、データ線制御信号に基づいてデータ線を駆動し、
前記複数のデータ線を前記データ線ドライバが駆動する際には、前記複数のデータ線ドライバブロックの各々に、同一の前記データ線制御信号が供給されることを特徴とする表示装置。 - 請求項1乃至8のいずれかにおいて、
前記複数のワード線は、前記表示パネルに設けられた前記複数のデータ線が延びる方向と平行になるように形成されていることを特徴とする表示装置。 - 請求項1乃至9のいずれかに記載の表示装置を含むことを特徴とする電子機器。
- 請求項10において、
前記集積回路装置は、前記表示パネルを形成する基板に実装されていることを特徴とする電子機器。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005232440A JP4345725B2 (ja) | 2005-06-30 | 2005-08-10 | 表示装置及び電子機器 |
US11/270,546 US20070001968A1 (en) | 2005-06-30 | 2005-11-10 | Display device and electronic instrument |
KR1020060057352A KR100804895B1 (ko) | 2005-06-30 | 2006-06-26 | 표시 장치 및 전자 기기 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005192682 | 2005-06-30 | ||
JP2005232440A JP4345725B2 (ja) | 2005-06-30 | 2005-08-10 | 表示装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007041484A JP2007041484A (ja) | 2007-02-15 |
JP4345725B2 true JP4345725B2 (ja) | 2009-10-14 |
Family
ID=37588835
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005232440A Expired - Fee Related JP4345725B2 (ja) | 2005-06-30 | 2005-08-10 | 表示装置及び電子機器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20070001968A1 (ja) |
JP (1) | JP4345725B2 (ja) |
KR (1) | KR100804895B1 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4552776B2 (ja) * | 2005-06-30 | 2010-09-29 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4661401B2 (ja) * | 2005-06-30 | 2011-03-30 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US7561478B2 (en) * | 2005-06-30 | 2009-07-14 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP2007012869A (ja) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corp | 集積回路装置及び電子機器 |
US7567479B2 (en) * | 2005-06-30 | 2009-07-28 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7564734B2 (en) * | 2005-06-30 | 2009-07-21 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7411804B2 (en) * | 2005-06-30 | 2008-08-12 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP2007012925A (ja) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corp | 集積回路装置及び電子機器 |
US20070001975A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7411861B2 (en) | 2005-06-30 | 2008-08-12 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4158788B2 (ja) | 2005-06-30 | 2008-10-01 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4830371B2 (ja) * | 2005-06-30 | 2011-12-07 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4661400B2 (ja) * | 2005-06-30 | 2011-03-30 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US20070001970A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7593270B2 (en) * | 2005-06-30 | 2009-09-22 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7764278B2 (en) * | 2005-06-30 | 2010-07-27 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4586739B2 (ja) * | 2006-02-10 | 2010-11-24 | セイコーエプソン株式会社 | 半導体集積回路及び電子機器 |
JP4492694B2 (ja) * | 2007-12-20 | 2010-06-30 | セイコーエプソン株式会社 | 集積回路装置、電気光学装置及び電子機器 |
Family Cites Families (101)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4566038A (en) * | 1981-10-26 | 1986-01-21 | Excellon Industries | Scan line generator |
US4648077A (en) * | 1985-01-22 | 1987-03-03 | Texas Instruments Incorporated | Video serial accessed memory with midline load |
US5233420A (en) * | 1985-04-10 | 1993-08-03 | The United States Of America As Represented By The Secretary Of The Navy | Solid state time base corrector (TBC) |
DE3776798D1 (de) * | 1987-11-23 | 1992-03-26 | Philips Nv | Schnell arbeitender statischer ram-speicher mit grosser kapazitaet. |
US5659514A (en) * | 1991-06-12 | 1997-08-19 | Hazani; Emanuel | Memory cell and current mirror circuit |
KR0141495B1 (ko) * | 1988-11-01 | 1998-07-15 | 미다 가쓰시게 | 반도체 기억장치 및 그 결함구제방법 |
US5212652A (en) * | 1989-08-15 | 1993-05-18 | Advanced Micro Devices, Inc. | Programmable gate array with improved interconnect structure |
US5652723A (en) * | 1991-04-18 | 1997-07-29 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device |
JP2717738B2 (ja) * | 1991-06-20 | 1998-02-25 | 三菱電機株式会社 | 半導体記憶装置 |
US5325338A (en) * | 1991-09-04 | 1994-06-28 | Advanced Micro Devices, Inc. | Dual port memory, such as used in color lookup tables for video systems |
JP3582082B2 (ja) * | 1992-07-07 | 2004-10-27 | セイコーエプソン株式会社 | マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置 |
TW235363B (ja) * | 1993-01-25 | 1994-12-01 | Hitachi Seisakusyo Kk | |
US5877897A (en) * | 1993-02-26 | 1999-03-02 | Donnelly Corporation | Automatic rearview mirror, vehicle lighting control and vehicle interior monitoring system using a photosensor array |
JPH07211062A (ja) * | 1994-01-10 | 1995-08-11 | Mitsubishi Electric Corp | 半導体記憶装置 |
US5739803A (en) * | 1994-01-24 | 1998-04-14 | Arithmos, Inc. | Electronic system for driving liquid crystal displays |
US5592407A (en) * | 1994-02-25 | 1997-01-07 | Kawasaki Steel Corporation | Associative memory |
JPH07319436A (ja) * | 1994-03-31 | 1995-12-08 | Mitsubishi Electric Corp | 半導体集積回路装置およびそれを用いた画像データ処理システム |
JPH07281636A (ja) * | 1994-04-07 | 1995-10-27 | Asahi Glass Co Ltd | 液晶表示装置に用いられる駆動装置ならびに列電極駆動用半導体集積回路および行電極駆動用半導体集積回路 |
US5544306A (en) * | 1994-05-03 | 1996-08-06 | Sun Microsystems, Inc. | Flexible dram access in a frame buffer memory and system |
JPH0869696A (ja) * | 1994-08-31 | 1996-03-12 | Toshiba Corp | 半導体記憶装置 |
US5490114A (en) * | 1994-12-22 | 1996-02-06 | International Business Machines Corporation | High performance extended data out |
JPH08194679A (ja) * | 1995-01-19 | 1996-07-30 | Texas Instr Japan Ltd | ディジタル信号処理方法及び装置並びにメモリセル読出し方法 |
US6225990B1 (en) * | 1996-03-29 | 2001-05-01 | Seiko Epson Corporation | Method of driving display apparatus, display apparatus, and electronic apparatus using the same |
US5950219A (en) * | 1996-05-02 | 1999-09-07 | Cirrus Logic, Inc. | Memory banks with pipelined addressing and priority acknowledging and systems and methods using the same |
US5909125A (en) * | 1996-12-24 | 1999-06-01 | Xilinx, Inc. | FPGA using RAM control signal lines as routing or logic resources after configuration |
US6034541A (en) * | 1997-04-07 | 2000-03-07 | Lattice Semiconductor Corporation | In-system programmable interconnect circuit |
WO1998054727A2 (en) * | 1997-05-30 | 1998-12-03 | Micron Technology, Inc. | 256 Meg DYNAMIC RANDOM ACCESS MEMORY |
GB2335126B (en) * | 1998-03-06 | 2002-05-29 | Advanced Risc Mach Ltd | Image data processing apparatus and a method |
JPH11274424A (ja) * | 1998-03-23 | 1999-10-08 | Matsushita Electric Ind Co Ltd | 半導体装置 |
US6339417B1 (en) * | 1998-05-15 | 2002-01-15 | Inviso, Inc. | Display system having multiple memory elements per pixel |
US6229336B1 (en) * | 1998-05-21 | 2001-05-08 | Lattice Semiconductor Corporation | Programmable integrated circuit device with slew control and skew control |
US6246386B1 (en) * | 1998-06-18 | 2001-06-12 | Agilent Technologies, Inc. | Integrated micro-display system |
JP2001067868A (ja) * | 1999-08-31 | 2001-03-16 | Mitsubishi Electric Corp | 半導体記憶装置 |
CN1199144C (zh) * | 1999-10-18 | 2005-04-27 | 精工爱普生株式会社 | 显示装置 |
JP4058888B2 (ja) * | 1999-11-29 | 2008-03-12 | セイコーエプソン株式会社 | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 |
JP3659139B2 (ja) * | 1999-11-29 | 2005-06-15 | セイコーエプソン株式会社 | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 |
US6731538B2 (en) * | 2000-03-10 | 2004-05-04 | Kabushiki Kaisha Toshiba | Semiconductor memory device including page latch circuit |
AU2001255806A1 (en) * | 2000-03-14 | 2001-09-24 | Sony Electronics Inc. | A method and device for forming a semantic description |
TW556144B (en) * | 2000-03-30 | 2003-10-01 | Seiko Epson Corp | Display device |
US6559508B1 (en) * | 2000-09-18 | 2003-05-06 | Vanguard International Semiconductor Corporation | ESD protection device for open drain I/O pad in integrated circuits with merged layout structure |
JP2002319298A (ja) * | 2001-02-14 | 2002-10-31 | Mitsubishi Electric Corp | 半導体集積回路装置 |
JP3687550B2 (ja) * | 2001-02-19 | 2005-08-24 | セイコーエプソン株式会社 | 表示ドライバ、それを用いた表示ユニット及び電子機器 |
JP3687581B2 (ja) * | 2001-08-31 | 2005-08-24 | セイコーエプソン株式会社 | 液晶パネル、その製造方法および電子機器 |
US7106319B2 (en) * | 2001-09-14 | 2006-09-12 | Seiko Epson Corporation | Power supply circuit, voltage conversion circuit, semiconductor device, display device, display panel, and electronic equipment |
KR100908793B1 (ko) * | 2001-09-28 | 2009-07-22 | 소니 가부시끼 가이샤 | 표시 메모리, 드라이버 회로, 디스플레이 및 휴대 정보 장치 |
JP3749473B2 (ja) * | 2001-11-29 | 2006-03-01 | 株式会社日立製作所 | 表示装置 |
JP4127510B2 (ja) * | 2002-03-06 | 2008-07-30 | 株式会社ルネサステクノロジ | 表示制御装置および電子機器 |
JP3758039B2 (ja) * | 2002-06-10 | 2006-03-22 | セイコーエプソン株式会社 | 駆動回路及び電気光学装置 |
JP2004040042A (ja) * | 2002-07-08 | 2004-02-05 | Fujitsu Ltd | 半導体記憶装置 |
TW548824B (en) * | 2002-09-16 | 2003-08-21 | Taiwan Semiconductor Mfg | Electrostatic discharge protection circuit having high substrate triggering efficiency and the related MOS transistor structure thereof |
JP4794801B2 (ja) * | 2002-10-03 | 2011-10-19 | ルネサスエレクトロニクス株式会社 | 携帯型電子機器の表示装置 |
WO2004040581A1 (ja) * | 2002-10-15 | 2004-05-13 | Sony Corporation | メモリ装置、動きベクトルの検出装置および検出方法 |
JP4543307B2 (ja) | 2002-10-15 | 2010-09-15 | ソニー株式会社 | メモリ装置、および動きベクトルの検出装置 |
JP4055572B2 (ja) * | 2002-12-24 | 2008-03-05 | セイコーエプソン株式会社 | 表示システム及び表示コントローラ |
TW200411897A (en) * | 2002-12-30 | 2004-07-01 | Winbond Electronics Corp | Robust ESD protection structures |
JP2004259318A (ja) * | 2003-02-24 | 2004-09-16 | Renesas Technology Corp | 同期型半導体記憶装置 |
TWI224300B (en) * | 2003-03-07 | 2004-11-21 | Au Optronics Corp | Data driver and related method used in a display device for saving space |
JP4220828B2 (ja) * | 2003-04-25 | 2009-02-04 | パナソニック株式会社 | 低域ろ波回路、フィードバックシステムおよび半導体集積回路 |
KR100538883B1 (ko) * | 2003-04-29 | 2005-12-23 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
JP3816907B2 (ja) * | 2003-07-04 | 2006-08-30 | Necエレクトロニクス株式会社 | 表示データの記憶装置 |
JP2005063548A (ja) * | 2003-08-11 | 2005-03-10 | Semiconductor Energy Lab Co Ltd | メモリ及びその駆動方法 |
JP4055679B2 (ja) * | 2003-08-25 | 2008-03-05 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の駆動方法及び電子機器 |
KR100532463B1 (ko) * | 2003-08-27 | 2005-12-01 | 삼성전자주식회사 | 정전기 보호 소자와 파워 클램프로 구성된 입출력 정전기방전 보호 셀을 구비하는 집적 회로 장치 |
JP4703955B2 (ja) * | 2003-09-10 | 2011-06-15 | 株式会社 日立ディスプレイズ | 表示装置 |
JP4601279B2 (ja) * | 2003-10-02 | 2010-12-22 | ルネサスエレクトロニクス株式会社 | コントローラドライバ,及びその動作方法 |
JP4744074B2 (ja) * | 2003-12-01 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 表示メモリ回路および表示コントローラ |
JP4744075B2 (ja) * | 2003-12-04 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 表示装置、その駆動回路およびその駆動方法 |
US7038484B2 (en) * | 2004-08-06 | 2006-05-02 | Toshiba Matsushita Display Technology Co., Ltd. | Display device |
KR101056373B1 (ko) * | 2004-09-07 | 2011-08-11 | 삼성전자주식회사 | 액정 표시 장치의 아날로그 구동 전압 및 공통 전극 전압발생 장치 및 액정 표시 장치의 아날로그 구동 전압 및공통 전극 전압 제어 방법 |
US7787779B2 (en) * | 2005-05-06 | 2010-08-31 | Purdue Research Foundation | Photonic time-domain electromagnetic signal generator and system using the same |
US7593270B2 (en) * | 2005-06-30 | 2009-09-22 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4661401B2 (ja) * | 2005-06-30 | 2011-03-30 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4010334B2 (ja) * | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4552776B2 (ja) * | 2005-06-30 | 2010-09-29 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4010332B2 (ja) * | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4010335B2 (ja) * | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4661400B2 (ja) * | 2005-06-30 | 2011-03-30 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4830371B2 (ja) * | 2005-06-30 | 2011-12-07 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4151688B2 (ja) * | 2005-06-30 | 2008-09-17 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US7764278B2 (en) * | 2005-06-30 | 2010-07-27 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7755587B2 (en) * | 2005-06-30 | 2010-07-13 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US20070001974A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7411804B2 (en) * | 2005-06-30 | 2008-08-12 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7564734B2 (en) * | 2005-06-30 | 2009-07-21 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP2007012925A (ja) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corp | 集積回路装置及び電子機器 |
KR100828792B1 (ko) * | 2005-06-30 | 2008-05-09 | 세이코 엡슨 가부시키가이샤 | 집적 회로 장치 및 전자 기기 |
US7561478B2 (en) * | 2005-06-30 | 2009-07-14 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4010336B2 (ja) * | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US20070001975A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7567479B2 (en) * | 2005-06-30 | 2009-07-28 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4158788B2 (ja) * | 2005-06-30 | 2008-10-01 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4010333B2 (ja) * | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US20070001970A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US20070016700A1 (en) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
KR100850614B1 (ko) * | 2005-06-30 | 2008-08-05 | 세이코 엡슨 가부시키가이샤 | 집적 회로 장치 및 전자 기기 |
US7411861B2 (en) * | 2005-06-30 | 2008-08-12 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP2007012869A (ja) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corp | 集積回路装置及び電子機器 |
JP4186970B2 (ja) * | 2005-06-30 | 2008-11-26 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US20070001984A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
KR100826695B1 (ko) * | 2005-06-30 | 2008-04-30 | 세이코 엡슨 가부시키가이샤 | 집적 회로 장치 및 전자 기기 |
JP4613761B2 (ja) * | 2005-09-09 | 2011-01-19 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
-
2005
- 2005-08-10 JP JP2005232440A patent/JP4345725B2/ja not_active Expired - Fee Related
- 2005-11-10 US US11/270,546 patent/US20070001968A1/en not_active Abandoned
-
2006
- 2006-06-26 KR KR1020060057352A patent/KR100804895B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
JP2007041484A (ja) | 2007-02-15 |
US20070001968A1 (en) | 2007-01-04 |
KR100804895B1 (ko) | 2008-02-20 |
KR20070003583A (ko) | 2007-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI476893B (zh) | 積體電路裝置及電子機器 | |
JP4661400B2 (ja) | 集積回路装置及び電子機器 | |
US7782694B2 (en) | Integrated circuit device and electronic instrument | |
KR100804895B1 (ko) | 표시 장치 및 전자 기기 | |
KR100850614B1 (ko) | 집적 회로 장치 및 전자 기기 | |
US7411861B2 (en) | Integrated circuit device and electronic instrument | |
JP4661401B2 (ja) | 集積回路装置及び電子機器 | |
JP4552776B2 (ja) | 集積回路装置及び電子機器 | |
JP4158788B2 (ja) | 集積回路装置及び電子機器 | |
US7593270B2 (en) | Integrated circuit device and electronic instrument | |
JP4830371B2 (ja) | 集積回路装置及び電子機器 | |
JP2007012925A (ja) | 集積回路装置及び電子機器 | |
US20070001970A1 (en) | Integrated circuit device and electronic instrument | |
JP4158812B2 (ja) | 集積回路装置及び電子機器 | |
JP4158813B2 (ja) | 集積回路装置及び電子機器 | |
JP4127291B2 (ja) | 集積回路装置及び電子機器 | |
JP2007242223A (ja) | 集積回路装置及び電子機器 | |
JP2007241215A (ja) | 集積回路装置及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071017 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20071017 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20080109 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080122 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080321 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080624 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080825 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080924 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081121 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20081201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090331 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090528 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090623 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090706 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4345725 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120724 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120724 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130724 Year of fee payment: 4 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |