JP4127510B2 - 表示制御装置および電子機器 - Google Patents
表示制御装置および電子機器 Download PDFInfo
- Publication number
- JP4127510B2 JP4127510B2 JP2003029376A JP2003029376A JP4127510B2 JP 4127510 B2 JP4127510 B2 JP 4127510B2 JP 2003029376 A JP2003029376 A JP 2003029376A JP 2003029376 A JP2003029376 A JP 2003029376A JP 4127510 B2 JP4127510 B2 JP 4127510B2
- Authority
- JP
- Japan
- Prior art keywords
- display
- data
- display data
- output
- liquid crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0428—Gradation resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/12—Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/14—Solving problems related to the presentation of information to be displayed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2077—Display of intermediate tones by a combination of two or more gradation control methods
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Controls And Circuits For Display Device (AREA)
Description
【発明の属する技術分野】
この発明は、液晶パネルのような表示装置を駆動する表示駆動制御装置に適用して有用な技術に関し、例えば携帯電話機など小型の情報端末の表示パネルの表示駆動制御装置に利用して特に有用な技術に関する。
【0002】
【従来の技術】
近年、携帯電話機やPDA(パーソナル・デジタル・アシスタンツ)などの携帯用電子機器の表示装置としては、一般に複数の表示画素がマトリックス状に2次元配列されたドットマトリックス型液晶パネルが用いられており、機器内部にはこの液晶パネルの表示制御を行なう半導体集積回路化された液晶表示制御装置(液晶コントローラ)や液晶パネルを駆動するドライバもしくはドライバを内蔵した液晶表示駆動制御装置(液晶コントローラドライバIC)が搭載されている。
【0003】
かかる携帯用電子機器に設けられている液晶パネルを表示駆動する液晶コントローラドライバICは、携帯端末に搭載されるという性質上、チップ面積が小さく消費電力の低いものが求められる。従来、携帯電話機などの小型の液晶パネルを有するシステムに用いられる液晶コントローラドライバは、一般に、表示パネルの1画面分の表示データ量より大きな容量を有する表示メモリを内蔵し、表示データを一旦この表示メモリに蓄えた後、1水平ライン毎に読み出して階調電圧に変換し表示パネルへ出力するように構成されている。
なお、表示メモリを内蔵した液晶コントローラドライバに関する発明としては、例えば特許文献1に開示されている発明がある。
【0004】
【特許文献1】
特開平9−281933号公報
【0005】
【発明が解決しようとする課題】
ところで、近年、携帯電話機においては、その表示パネルの表示サイズや表示色の数などはますます増加する傾向にある。従って、液晶コントローラドライバをこれまでと同様の構造で液晶パネルに対応させると、内蔵される表示メモリの容量は膨大な量となるため、液晶コントローラドライバのチップ面積や消費電力は著しく増加し、またコストも高騰してしまう。
【0006】
また、従来、PDA(パーソナル・デジタル・アシスタンツ)などの携帯情報端末に設けられている液晶パネルは携帯電話機の液晶パネルよりも画面サイズが大きいので、液晶コントローラドライバに1画面分の表示画像データを記憶することができるような大容量の表示メモリを内蔵させることは困難であった。そのため、外付けのフレームバッファと呼ばれる外付けのメモリに画像データを格納しておいて、マイクロプロセッサがその都度フレームバッファから画像データを読み出して液晶コントローラドライバへ転送する方式が一般的であった。
【0007】
この発明の目的は、表示サイズや色数が比較的大きな表示パネルの駆動を適宜に行うことが可能であり、且つ、チップ面積の削減、消費電力やコストの低減が図れる表示駆動制御装置を提供することにある。
この発明の他の目的は、PDAのような比較的サイズの大きな表示パネルを有する電子機器小型化に好適な表示駆動制御装置を提供することにある。
この発明の前記ならびにそのほかの目的と新規な特徴については、本明細書の記述および添附図面から明らかになるであろう。
【0008】
【課題を解決するための手段】
本願において開示される発明のうち代表的なものの概要を説明すれば、下記のとおりである。
すなわち、内部表示メモリの容量を駆動対象の表示パネルの1画面分のデータ量よりも小さく構成するとともに、表示データの送り方として、外部から入力された表示データを一旦表示メモリに蓄えた後に出力ドライバ側に送って駆動信号を出力する方式と、表示メモリを介さずに直接出力ドライバ側に送って駆動信号を出力する方式との両方を可能とし、さらに、これら両方の方式を時分割で実行することを可能としたものである。
【0009】
このような手段によれば、例えば、変化の少ない画像表示の際には表示メモリを使用し、動画のように変化の多い画像表示の際には表示メモリを介さずに表示データを転送するなど、表示内容に適した表示メモリの使い分けが可能となる。その結果、表示メモリの容量を必要以上に大きくする必要がなくなり、これを内蔵する液晶コントローラドライバICのチップサイズを低減することができる。
【0010】
また、本発明は、1画素のデータのビット数が異なる場合にもビット数に応じた表示駆動を行なえるように階調電圧生成回路を構成するとともに、表示データのビット変換回路等を設けたものである。これにより、1画素のデータのビット数が減ることにより表示可能な色数は減少するものの、フルカラー表示では1画面分の表示データを格納できない内部表示メモリに1画面分の表示データを格納するようなことが可能になる。また、このとき階調電圧生成回路を構成するバッファアンプのうち不要な電圧用のアンプの動作を停止させるようにする。これにより、消費電力を減らすことができる。
【0011】
【発明の実施の形態】
以下、本発明の好適な実施例を図面に基づいて説明する。
図1は、本発明の表示駆動制御装置の実施例である液晶コントローラドライバの概略構成を示すブロック図である。
この実施例の液晶コントローラドライバ100は、特に制限されるものでないが、公知の半導体製造技術によって単結晶シリコンのような一つの半導体チップ上に形成される。
【0012】
図1において、10はチップ外部のベースバンドプロセッサ115やアプリケーションプロセッサ116のような装置と接続され信号の送受信を行う入力インターフェース、20は表示データを格納するSRAMなどからなる表示RAMである。
【0013】
入力インターフェース10は、ベースバンドプロセッサ115やアプリケーションプロセッサ116から入力された表示データをラッチするライトデータラッチ回路11や、各種コマンドや表示データの送り先を示すコードなどが設定されるコマンドレジスタ12、表示RAM20の表示データに基づく画面上での表示の位置が設定されるアロケーションレジスタ13などを有する。
【0014】
15は表示データの書込み先を選択する選択手段としてのセレクタ、21は表示データが格納される表示RAM20の水平方向のデータ書きこみアドレスを生成するXアドレスカウンタ、22は生成されたXアドレスをデコードするXアドレスデコーダ、23は表示RAM20の垂直方向のデータ書きこみアドレスを生成するYアドレスカウンタ、24はアロケーションレジスタ13の設定値に基づき表示RAM20のデータ読出しタイミングを制御する表示アクセス制御回路、25はこの表示アクセス制御回路の制御を受けてYアドレスカウンタ23からのアドレス値をシフトしたり間引いたりするアドレス制御回路、26はこのYアドレスをデコードするYアドレスデコーダである。上記表示アクセス制御回路24とアドレス制御回路25とにより表示位置制御手段が構成されている。
【0015】
さらに、30はベースバンドプロセッサ115からの表示データの入力タイミングや表示RAM20からの表示データの出力タイミングなどを同期させるタイミング制御回路、31は表示RAM20から読み出された表示データまたは入力インターフェース10から直接送られた表示データのうち何れかのデータを選択するデータセレクタ、32はデータセレクタ31により選択されたデータをラッチ回路33のどのアドレスへラッチするか選択するラッチアドレスセレクタ、33および34は液晶パネル140の1水平ライン分の表示データが保持される第1ラッチ回路および第2ラッチ回路、36は表示データに応じて選択される階調電圧を生成する階調電圧生成回路、35はラッチされた表示データに対応した階調電圧を選択する階調選択回路、37は液晶パネル140の垂直電極(TFT液晶パネルの場合はソース線もしくはデータ線と呼ばれる)を駆動する出力ドライバとしての駆動回路である。これらのうち、上記データセレクタ31とラッチアドレスセレクタ32とによりデータ供給手段が構成されている。
【0016】
本実施例の液晶コントローラドライバ100は、外部から入力された表示データまたは表示RAM20から読み出された表示データに基づいて液晶パネル140のデータ線駆動信号を1水平ライン分ずつ順次生成し出力するとともに、それに同期して、図示しないコモンドライバ(TFT液晶パネルの場合はゲートドライバとも呼ばれる)が液晶パネル140のコモン線(ゲート線)を、例えば上端から下端に向かって順次選択していくことを繰り返すことで、画像の表示を行う。コモンドライバは、液晶コントローラドライバ100と同一のチップ上に形成されていてもよいし、別個の半導体集積回路として構成されていてもよい。
【0017】
この実施例の液晶コントローラドライバ100においては、液晶パネル140を駆動するために用いられる表示データはベースバンドプロセッサ115から送られてくるが、この表示データを一旦表示RAM20に蓄えた後にラッチ回路33に読み出す動作と、入力インターフェース10から表示RAM20を介さずに直接ラッチ回路33に転送する動作とが可能に構成されている。
【0018】
表示データを表示RAM20に書き込むか、それともラッチ回路33に供給するかの選択は、コマンドレジスタ12の設定値に基づきセレクタ15が切り換わることで行われる。また、コマンドレジスタ12の設定はベースバンドプロセッサ115により行うことができる。表示RAM20への静止画像のような表示データの書込みはベースバンドプロセッサ115により行い、高速データ転送を必要とする動画像のような表示データのラッチ回路33への転送はアプリケーションプロセッサ116により行うようにすることができる。
【0019】
図2は、実施例の液晶コントローラドライバの表示メモリの容量と液晶パネルの表示領域との関係を説明する図である。
表示RAM20は、そのデータ容量が液晶パネル140の1画面分の表示データ量すなわち(全画素数×1画素当りのビット数)よりも少なく、例えば1画面の1/2のデータを記憶可能な容量を有するように構成されている。そのため、表示RAM20の各アドレスに対応づけられた表示領域は、図3に示すように、液晶パネル140の表示領域の一部の領域(以下、固定表示領域と称する)142とされる。
【0020】
ただし、この表示RAM20に対応づけられる表示領域142は固定されたものではなく、アロケーションレジスタ13の設定値により様々な配置を取ることが出来る。対応づけることのできる表示領域の形は、図2(b)のように、矩形領域や横に長い長方形、縦に長い長方形の領域など種々に変形可能である。また、アロケーションレジスタ13に複数のアドレスを設定可能にすることにより1つのまとまった領域や複数に分断された領域など、種々に設定可能である。
【0021】
このような対応付けは、アロケーションレジスタ13の設定値に基づき、液晶パネル140の水平ラインの表示データの読出しタイミングに合わせた表示RAM20のYアドレスのデータの読み出しと云ったYアドレス方向の制御と、その際に、ラッチ回路33のどの位置に表示RAM20から読み出された表示データを格納するかと云ったXアドレス方向の制御とにより実現される。前者の制御は表示アクセス制御回路24とアドレス制御回路25とにより行われ、後者の制御は表示アクセス制御回路24とラッチアドレスセレクタ32およびデータセレクタ31により行われる。
【0022】
本実施例では、上記表示RAM20の表示データに基づく表示(以下、固定表示と称する)と表示RAM20を介さない直接書込み表示とを混在して動作させることができるようにされている。この機能を利用して、図3の固定表示領域142の周りの領域に直接書込みにより転送した画像データを表示させることができる。
【0023】
次に、固定表示と直接書込み表示が混在している場合の動作について、図4〜図6を参照しながら説明する。なお、本明細書で固定表示とは、常に固定されている表示のことではなく、あくまでも表示RAM20の表示データに基づく表示のことを意味している。
【0024】
図4(a)〜(d)は、上記固定表示領域142の一部に直接書込み表示が存在している場合の表示動作の説明図である。なお、表示RAM20の表示データに基づく表示を行なう固定表示領域142は、後述のように1画素を示すビット数を減らした場合には液晶パネル140全体に拡大させることができる。図4においては、固定表示領域142が液晶パネル140の画面全体である場合を表している。1画素が何ビットで構成されているかは、コントロールレジスタ12内にビット数指定レジスタもしくは既にあるレジスタの空きフィールドにビット数指定フィールドを設けて、ベースバンドプロセッサ115等が予めそのレジスタを設定しておくことにより指定できるように構成することができる。
【0025】
図4(a),(b)ではベースバンドプロセッサ115からの静止画データがドライバ内の表示RAM20に書き込まれ、そのデータが表示RAM20から読み出されて液晶パネル140に表示される様子を示している。図4(c),(d)では、アプリケーションプロセッサ116から転送された直接書込みデータ(動画像データ)または既に表示RAM20に書き込まれている画像データのいずれかを、セレクタ31で選択して液晶パネル140に表示する様子を示している。
【0026】
かかる表示を行なう際には、アプリケーションプロセッサ116からタイミング制御回路30へ水平方向(ライン方向)の表示有効期間を示すイネーブル信号EN(H)と垂直方向の表示有効期間を示すイネーブル信号EN(V)とが出力され、タイミング制御回路30がこれらのイネーブル信号が有効レベル(ハイレベル)を示している間だけ表示アクセス制御回路24を介してデータセレクタ31をセレクタ15側へ切り替えるとともに、ラッチ回路33に対してデータの取り込みを許可する制御信号をラッチアドレスセレクタ回路32へ出力して、ラッチ回路33が許可された期間だけアプリケーションプロセッサ116からの直接表示データをラッチするように制御され、それ以外は表示RAM20から読み出された表示データをラッチするように制御される。
【0027】
一方、図5および図6には、図3のように、固定表示領域142の外側に直接書込み表示が存在している場合の表示データの転送のタイミングが示されている。このうち、図5は図3の(A)の範囲のように直接書込みのみの表示のときのラッチ回路33,34への表示データのラッチ動作を示すタイムチャート、図6は図3の(B)の範囲のように固定表示と直接書込み表示とが混在しているときのラッチ回路33,34への表示データのラッチ動作を示すタイムチャートである。図5,図6において、ラッチクロック▲1▼は外部から供給されるドットクロックDOTCLKに同期したクロック信号、ラッチクロック▲2▼は外部から供給される水平同期信号HSYNCに同期したクロック信号である。
【0028】
図5に示すように、直接書込みのみの表示のときは、1水平期間中に表示パネルの1ライン分の表示データがラッチクロック▲1▼に同期して順次第1ラッチ回路33に取り込まれ、第1ラッチ回路33に格納された1水平ライン分の表示データは1水平期間毎に1個のラッチクロック▲2▼に同期して第2ラッチ回路34に一度に移される。そして、第2ラッチ回路34にラッチされた表示データが駆動回路37へ転送されてセグメント駆動信号が生成されて出力される。ラッチクロック▲1▼,▲2▼はタイミング制御回路30から供給される。
【0029】
なお、図5の直接書込みのみ表示の場合には、コントロールレジスタ12の設定値に基づいてセレクタ15が外部からの表示データをセレクタ31側へ伝達するように、またデータセレクタ31が外部からの表示データを選択する側に切り替えがなされ、表示データはセレクタ15および31を介して順次ラッチ回路33に書き込まれていく。
【0030】
一方、図6に示すように直接書込み表示と固定表示とが混在する期間の場合には、先ず図5の場合と同様に表示タイミングに同期して外部から表示データが転送されてラッチ回路33に書き込まれていくとともに、アロケーションレジスタ13に設定された1水平ライン上の固定表示位置に来たときに、表示アクセス制御回路24の制御によりデータセレクタ31の選択パスが切り換えられて、内蔵RAM20の表示データがラッチ回路33の固定表示位置に対応するアドレスにラッチされるようになっている。
【0031】
なお、内蔵RAM20への表示データの書込みは、直接書込み表示が行われていない期間に行ったり、直接書込み表示が行われている期間であってもその垂直帰線期間内に行うことができる。
【0032】
以上のように、この実施例の液晶コントローラドライバ100によれば、表示RAM20の表示データを用いた固定表示と、表示RAM20を介さない直接書込み表示との両方を混在させた表示駆動が可能であるため、液晶パネル140の画面サイズすなわち1画面分の表示データ量が大きくなっても、表示RAM20の容量は適宜小さくすることが出来る。
【0033】
図8には、実施例の液晶コントローラドライバ100における表示RAM20内の表示データと液晶パネルの表示画面との対応付けのその他の例を示す。
表示RAM20と画面との対応付けの方法は、図2で示したように画面の一部を対応づけると云った方法だけでなく、液晶パネル140の1画素の階調数を下げることで、表示RAM20の表示データを液晶パネルの全画素に対応づけることも可能である。例えば、図7に示すように、液晶パネル140が1画素当たり16(4ビット)階調の表示が可能であり、この16階調表示を標準モードとしたときに、1画素当たり4(2ビット)階調で表示する低階調モードを設けることで、表示RAM20の容量が標準モードの1画面分の表示データ量の半分である場合にも、低階調モードに切り替えることにより表示RAM20に格納されている表示データを液晶パネル140の全画素に対応づけることが出来る。
【0034】
但し、このような低階調モードを設ける場合には、表示RAM20から読み出した表示データをラッチ回路33へ書き込む際に、4ビットのリードデータを上位2ビットと下位2ビットに分け、これらの2ビットを例えば各々下位2ビットがマスクされた隣接する2つの4ビットラッチの上位2ビットにそれぞれ書き込むようにして、4ビットデータの書込みから2ビットデータの書込みに切り換える構成が必要となる。
【0035】
図7には、1画素が標準で4ビットの場合を示したが、同様にして1画素が18ビットで構成されている表示データに基づく階調表示が可能な液晶パネルを駆動可能な前記実施例の液晶コントローラドライバにおいては、表示RAM20の1画素当たりのデータのビット数を変える事によって、例えば図8の▲1▼〜▲5▼のように表示パネル140の表示領域と表示RAM20内の表示データとの関係を変えることができる。
【0036】
図8▲1▼は1画素が18ビットで表される標準モード、図8▲2▼は1画素が16ビットで表される準高階調モード、図8▲3▼は1画素が12ビットで表される中間階調モード、図8▲4▼は1画素が8ビットで表される中間階調モード、図8▲5▼は1画素が3ビットで表される低階調モードである。図8▲5▼の低階調モードを選択することにより、図8▲6▼に示すように、表示RAM20に2画面分の画像データを記憶させることができる。図8より、1画素あたりの色数が少なくなるにしたがって、対応する表示領域が拡大することが分かる。
【0037】
図9に、フルカラー表示を行う場合に液晶パネルの1画面の表示データの半分のデータを記憶可能な容量を有する表示RAM20の構成の仕方と該表示RAM20からラッチ回路130(図1では表示RAM20内にある)へのデータの読出し方法並びに1画素当たりの画像データのビット数が切り替わった場合のラッチ回路130へのデータの読出し方法を示す。
【0038】
図9において、垂直期間に合わせたRAM構成とは、例えば垂直方向の画素数が320ドットで水平方向の画素数が240ドットで1画素あたり16ビットすなわち約6万5千色のカラー表示が可能な液晶パネルに表示するデータを記憶する表示RAM20のメモリ行の数を液晶パネルの垂直方向の画素数に合わせて320本とすることを意味する。また、水平期間に合わせたRAM構成とは、同様に縦横320×240ドットの液晶パネルに表示するデータを記憶する表示RAM20のメモリ列の数を液晶パネルの水平方向の画素数に合わせて240本とすることを意味する。
【0039】
一方、表示RAM20から読み出されたデータを保持するラッチ回路130は、いずれの場合にも液晶パネルの水平方向の全画素の画像データを保持可能な240×16ビットであるとする。この場合、垂直期間に合わせたRAM構成では表示RAM20から読み出された表示データは、図9(A)のように奇数行の120画素分をラッチ回路130の片側半分に格納し、偶数行の120画素分をラッチ回路の残りの半分に格納し、240画素揃ったところでデータセレクタ31へ出力させるようにすればよい。
【0040】
また、水平期間に合わせたRAM構成では表示RAM20から読み出された表示データは、図9(B)のように一行分(240画素)ごとにラッチ回路130に格納し、データセレクタ31へ出力させるようにすればよい。
【0041】
上記のような縦横320×240ドットで6万5千色のカラー表示が可能な液晶パネルを駆動可能な液晶コントローラドライバを用いて縦横320×240ドットで256色(8ビット階調)のカラー表示が可能な液晶パネルを駆動する場合、垂直期間に合わせたRAM構成では、表示RAM20の各行に液晶パネルの1ライン分の240画素×8ビット(ただし外部からの書き込みデータは16ビット単位)の表示データが格納される。従って、この場合には、図9(C)のように表示RAM20から1行分ずつ表示データを読み出し、それをラッチ回路に一括保持させてからデータセレクタ31へ出力させるようにすればよい。
【0042】
また、水平期間に合わせたRAM構成では、表示RAM20の各行に液晶パネルの2ライン分の480画素×8ビットの表示データが格納される。従って、この場合には、図9(D)のように表示RAM20から読み出された一行分の表示データの半分(240画素)を第1ラッチ回路に格納し、その後それを第2ラッチへ転送して残りの半分のデータを第1ラッチ回路に読み出してから順次データセレクタ31へ出力させるようにすればよい。
【0043】
このように、液晶パネルのサイズと階調表示に必要な1画素当たりのビット数に応じて表示RAM20の構成とラッチ回路のビット長とを決定することにより、チップコストを最小にするような最適なレイアウトを選択できるようにすることができる。
【0044】
次に、上記実施例の液晶コントローラドライバにおける階調電圧生成回路36の構成例について、図13を用いて説明する。
この実施例の階調電圧生成回路36は、例えば図13のように電源電圧端子Vcc−Vss間に接続されたラダー抵抗361と、該ラダー抵抗361で抵抗分割された任意の電圧をインピーダンス変換して出力する複数のバッファアンプBFF0〜BFF63とからなり、最大64段階の階調電圧V63〜V0を生成して出力できるように構成されている。ラダー抵抗361は、使用する液晶パネルのγ特性を補正するような階調電圧V63〜V0を発生することができるように抵抗比が設定、もしくはγ特性を補正するのに必要な階調電圧が取り出せるようにバッファアンプBFF0〜BFF63の入力端子が接続されるノードが決定されている。
【0045】
また、この実施例の階調電圧生成回路36には、コントロールレジスタ12内のビット数指定レジスタに設定された画素ビット数をデコードするデコーダ362が設けられているとともに、バッファアンプBFF0〜BFF63にそれぞれ電源スイッチSW0〜SW63が設けられており、上記デコーダ362の出力により指定画素ビット数に応じてバッファアンプBFF0〜BFF63のうち有効化されるものを切り替えることができるように構成されている。すなわち、例えば指定画素ビット数が6ビットのときはすべてのアンプを活性化させ、指定画素ビット数が6ビットから5ビットになった場合には64個のバッファアンプBFF0〜BFF63のうち半分の32個をオフさせ、指定画素ビット数が4ビットになった場合には64個のバッファアンプBFF0〜BFF63のうち3/4の48個をオフさせることができる。これにより、階調電圧生成回路36の消費電力を大幅に減らすことができる。
【0046】
さらに、上記階調電圧生成回路36は、例えば画素ビット数が5ビットに減ったときはバッファアンプBFF0〜BFF63を一つおきに有効化させ、画素ビット数が4ビットのときバッファアンプを3つおきに有効化させるというようにすることにより出力される電圧を間引くとともに、画素ビット数が減った場合にも最大階調電圧V63と最小階調電圧V0は出力させるように構成されている。このようにV63とV0を出力させることにより、背景色に白色または黒色のいずれを用いた場合にもコントラストが低下するおそれがなくなる。ただしこの場合には、最大階調電圧V63と最小階調電圧V0のほぼ中間では間引きの間隔が他よりも少し広くなる。
【0047】
一方、階調選択回路35は、RGBそれぞれに対応して最大6ビットの画像データに基づいて前記階調電圧生成回路36からの階調電圧V63〜V0のいずれかを選択するセレクタ351,352,353から構成されている。さらに、この実施例では、第2ラッチ回路34と階調選択回路35との間に画素データのビットの並びを入れ替えることにより、上記のように生成する階調電圧を減らすのに応じて生成されなくなった電圧を選択させないようにするためのビット変換回路391,392,393が設けられている。
【0048】
このビット変換回路391〜393は、1画素がRGBそれぞれ6ビットで構成されている場合にはラッチ回路34のデータをそのまま伝達し、1画素がRGBそれぞれ5ビット(例えばB5,B4,B3,B2,B1)で構成されている場合には、無効である最下位ビットB0に最上位ビットB5を入れてB5,B4,B3,B2,B1,B5なるデータに変換する。
【0049】
これにより、最大電圧V63と最小電圧V0を出力しかつオフ状態になったバッファアンプの出力を選択させないようにすることができる。なお、本実施例では最大階調電圧V63と最小階調電圧V0を出力させることによって、V63とV0の中間で間引きの間隔が他よりも少し広くなっているが、V63とV0の中間の階調電圧を間引かずに残しかつこの電圧が選択されるようにビット変換回路39を構成するようにしてもよい。
【0050】
また、本実施例では1画素がRGBそれぞれ5ビットで構成されている場合のビットの入れ替え方法を説明したが、1画素がRGBそれぞれ4ビットや3ビットで構成されている場合にも同様の考え方で、階調電圧V63〜V0の中から所定の間隔でとびとびに電圧を選択するとともに、最大階調電圧V63と最小階調電圧V0は出力させるようにRGBコードのビット入れ替えを行うとよい。
【0051】
また、ラダー抵抗361とバッファアンプBFF0〜BFF63との間にラダー抵抗361が抵抗分割された電圧を選択するセレクタを、またコントロールレジスタ12内には液晶パネルのγ特性を設定するためのレジスタを設け、該レジスタの設定値に応じて各セレクタを切り替えて所望のレベルの電圧を出力させることにより、使用する液晶パネルに応じてそのγ特性を補正するような階調電圧を出力できるように構成しても良い。
【0052】
さらに、実施例では階調電圧生成回路36で64段階の階調電圧V63〜V0を生成しているが、64段階の階調電圧を生成する代わりに32段階の階調電圧V31〜V0を生成させ、生成された32段階の階調電圧V31〜V0を用いて階調選択回路35においていずれか隣接する2つの電圧(例えばV21とV22)を例えば2フレームのうち,1フレーム目にV21,2フレーム目にV22と交互に表示させることで、実効的に中間の電圧(V21+V22)/2が液晶に印加されることにより、実質的に64段階の階調表示を行うことも可能である。
【0053】
次に上記実施例の液晶コントローラドライバを応用したシステムについて説明する。図10には、上記実施例の液晶コントローラドライバを採用した携帯電話システムの回路構成の一例を示す。
同図において、100は前述の液晶コントローラドライバ、110は無線信号の送受信と無線信号およびベースバンド信号間の変換とを行う高周波用RFユニット、115は音声信号や送受信信号に係る信号処理やシステム全体の制御等を行なうシステム制御装置としてのベースバンドプロセッサ、116はMPEG方式等に従った動画処理等のマルチメディア処理機能や解像度調整機能、ジャバ高速処理機能等を有するアプリケーションプロセッサ、117は着信音出力や受話音声の信号処理を行う音声処理ユニット、118は住所録データなどユーザの設定データが格納される不揮発性メモリ、119は液晶パネルの1画面分の静止画データを格納するフレームバッファとして使用されたり動画再生時の表示データのバッファメモリなどとして使用されるSRAM(Static Random Access Memory)で、これらの回路はプリント配線基板などからなるシステムボード150に搭載される。
【0054】
ベースバンドプロセッサ115は、自己宛ての受信データを識別して音声データを取り出したり送信データを無線送信用のフォーマットに変換したりするDSP(Digital Signal Processor)121、ユーザの操作内容に基づくシステム制御や送受信データのデータ処理および表示制御などを行うMCU(マイクロコントローラユニット)120などからなる。アプリケーションプロセッサ116は、システム全体の性能に合わせて搭載されることがあるLSIであり、MPEG(Moving Picture Experts Group)データの符号化・復号処理を行うコーデック回路123や,ジャバ言語の処理回路などからなる。また、これを省略したシステムも可能である。140は液晶コントローラドライバ100によって表示駆動されるカラー液晶パネルであり、液晶コントローラドライバ100として前記実施例の液晶コントローラドライバを使用したシステムでは、液晶パネル140として1画面の表示データ量が液晶コントローラドライバ内蔵の表示RAM20の容量よりも大きいサイズのものを使用して全画面表示を行なわせるようにすることができる。
【0055】
なお、液晶コントローラドライバ100と高周波用RFユニット110とベースバンドプロセッサ115とアプリケーションプロセッサ116とメモリ118およびSRAM119は、ボード上に形成されたシステムバスS−BUSにより互いにデータ転送可能に接続される。前記実施例の液晶コントローラドライバを使用したシステムでは、あまり表示が変化しない画像に関してはベースバンドプロセッサ115が液晶コントローラドライバ100内の表示RAM20に画像データを書き込んでおくことにより、従来のように毎回メモリ119から画像データを読み出して液晶コントローラドライバ100へ転送しなくても表示を行わせることが可能であり、これによってベースバンドプロセッサ115の負担を軽減することができる。
【0056】
また、前記実施例の液晶コントローラドライバを使用したこの携帯電話システムは、液晶パネル140に通話相手の電話番号や名前などの固定表示の他、受信した動画データをデコーダ回路123で復号して一旦SRAM119に蓄えた後、表示タイミングに合わせてベースバンドプロセッサ115が該復号データを液晶コントローラドライバ100に送ることで、内蔵の表示RAM20を介さない直接書込み表示により動画再生が可能である。
【0057】
図11には、図10の携帯電話システムにおける液晶パネル140への表示画像の例を示す。
上記携帯電話システムによれば、図11(a)に示すように、上記直接書込み表示による動画表示V1と、表示RAM20の表示データに基づく固定表示V2、V3とを混在して表示出力することが出来る。また、固定表示V2、V3の位置もベースバンドプロセッサ115によるアロケーションレジスタ13の設定値により、図11(b)に示すように適宜の位置に変化させることが出来る。
【0058】
このように、表示RAM20の表示データに基づく固定表示方式を、電源マーク、アンテナマークおよび日時情報の表示など、変化の少ない表示に用いる一方、直接書込みの表示方式を動画再生など頻繁に変化する表示に用いることで、変化の少ない表示データについては同じ表示データを何度も液晶コントローラドライバに転送する処理が省けるとともに、頻繁に変化する表示データについては表示RAM20への迂回が省けるなど、表示内容に適した処理方式の使い分けが可能であり、この表示内容に適した処理により消費電力の低減を図ることが出来る。
【0059】
以上、内蔵RAMのデータと外部からの直接データを選択して表示させる方法を説明してきたが、この方式を利用した応用例として透過表示の方法を図12に示す。透過表示機能とは指定した色をパネル上に表示させたり表示させないようにする機能をいう。構成として、色情報を保持するレジスタ(透過用レジスタ165)と、外部から入力されるデータを保持するラッチ回路(ライトデータラッチ11)と、上記レジスタの出力とラッチ回路の出力を比較する回路(コンペア回路166)とを有する。コンペア回路166の出力により、パネルに表示される色の種類が制御される。色情報は赤R・緑G・青Bの成分に分けて各数ビットのデータとして保持される。
【0060】
図12(a)は、ライトデータラッチ11のデータがコンペア回路166を経由せず、直接データセレクタ31に出力されるモードでの状態を示す。図12(b)は、ライトデータラッチ11のデータがコンペア回路166を経由し、色情報を保持したレジスタ165との比較により透過制御回路167で特定の色が出力されない(透過される)モードの状態を示す。図12(a)と(b)のモードはチップ外からの制御信号により切り替えるか、あるいは色情報レジスタの値により切り替える構成としてもよい。
【0061】
図12(a)においては(透過表示を行わないモードにおいて)は、ライトデータラッチ11の出力はコンペア回路166を経由することなく、データセレクタ31に直接出力され、内部RAM20の出力データと重ねてパネル140に表示されるデータセレクタ31の出力タイミングはアクセス制御回路24により制御される。図12(b)では、出力させない任意の表示色(白)が透過用レジスタ165に設定されている。透過用レジスタ165の出力とライトデータラッチ11の出力はコンペア回路166に入力される。
【0062】
入力された出力の値はコンペア回路166により比較され、一致・不一致の結果が透過制御回路167に出力される。この透過制御回路167により指定色(例えば白)が透過される(出力されない)ことを示す信号が生成され、その結果がアクセス制御回路24に送られる。パネル140に表示されるデータセレクタ31の出力タイミングはこのアクセス制御回路24により制御され、データセレクタ31で内部RAM20からの読み出しデータと重ねられる。これにより、レジスタ165に入力された色情報がパネル上では透過して、背景の青データがパネル上に写る。尚、透過用レジスタ165に変えて透過させたくない色の情報を非透過用レジスタに設定し、ライトデータラッチ11の出力と一致した色のみを出力させる方式を用いてもよい。比較する対象を減らす構成とした方が有利となる。
【0063】
以上の方法により、図12(b)のように直接書込みデータで矩形領域にある特定の図形(図では円)を、切り抜いてパネル140に表示させるようなことができる。
【0064】
以上本発明者によってなされた発明を実施例に基づき具体的に説明したが、本発明は上記実施例に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば、実施例では表示RAM(表示メモリ)20をマーク表示や日時表示など変化の少ない表示データを格納するものとして説明したが、例えば、表示メモリを背景色など同一色で塗りつぶす部分の表示データ(色データ)のみ格納して、該表示メモリのデータにより背景表示を行い、その他の部分の表示を表示メモリを介さない直接書込みによる表示とするように構成しても良い。
【0065】
また、表示データを入力インターフェースから表示メモリへ送るか表示メモリを介さずに出力ドライバ側へ送るかを選択する手段としてセレクタ15を例示したが、例えば表示RAM20の書込みコマンドのオン/オフとデータセレクタ31の切り換えにより上記選択手段としての機能を実現できるなど、その構成は種々に変形可能である。また、入力インターフェースに表示データの入力ポートを2つ設け、一方を表示メモリ側、他方を表示メモリを介さずに出力ドライバ側に接続する構成としても良い。
【0066】
以上の説明では主として本発明者によってなされた発明をその背景となった利用分野である携帯電話システムの液晶コントローラドライバについて説明したがこの発明はそれに限定されるものでなく、小型携帯型の電子機器の表示パネルを駆動する表示駆動制御装置に広く利用することができる。
【0067】
【発明の効果】
本願において開示される発明のうち代表的なものによって得られる効果を簡単に説明すれば下記のとおりである。
すなわち、本発明に従うと、表示パネルの表示サイズや色数が増加しても、表示メモリの容量を適宜小さくすることが出来るので、それにより、チップサイズやコストの削減ならびに消費電力の低減が図れるという効果がある。この効果は特に小型携帯型の電子機器に採用する場合に有用である。
【0068】
また、変化の少ない表示と動画のように頻繁に変化する表示との両方が混在された表示を行う場合に、表示メモリを介した表示データの転送方式と、表示メモリを介さない転送方式の2種類の方式を表示内容に応じて使い分けることが可能であるので、それにより無駄な転送処理が省けて消費電力の低減を図れるという効果がある。また、上記効果に付随して透過表示を実現することが可能となるという効果がある。
【図面の簡単な説明】
【図1】本発明の実施例の液晶コントローラドライバの概略構成を示すブロック図である。
【図2】実施例の液晶コントローラドライバの表示メモリの容量と液晶パネルの表示領域の関係を説明する図である。
【図3】表示メモリのデータに基づく固定表示と表示メモリを介さない直接書込み表示とが混合された表示例を示す図である。
【図4】表示メモリのデータに基づく固定表示と表示メモリを介さない直接書込み表示とが混合された場合の表示動作を示す図である。
【図5】図3の水平期間(A)における表示データの転送動作を説明するタイムチャートである。
【図6】図3の水平期間(B)における表示データの転送動作を説明するタイムチャートである。
【図7】表示メモリのその他の使用例を説明する図である。
【図8】1画素の階調数を変えた場合の表示メモリの具体的な使用例を示す図である。
【図9】表示メモリから第1ラッチ回路への表示データの転送方式について表示メモリのアレイ構成と画素の階調数とを変えた場合のそれぞれの例を説明する図である。
【図10】実施例の液晶コントローラドライバを採用した携帯電話システムの構成例を示すブロック図である。
【図11】図10の携帯電話システムにおける表示例を示す画像図である。
【図12】透過制御を可能とする液晶コントローラドライバの主要構成とその動作例を説明する図である。
【図13】階調電圧生成回路の構成例を示すブロック図である。
【符号の説明】
10 入力インターフェース
13 アロケーションレジスタ
15 セレクタ
20 表示RAM(表示メモリ)
23 Yアドレスカウンタ
24 表示アクセス制御回路
25 アドレス制御回路
26 Yアドレスデコーダ
30 タイミング制御回路
31 データセレクタ
32 ラッチアドレスセレクタ
33 第1ラッチ回路
34 第2ラッチ回路
35 階調電圧選択回路
36 階調電圧生成回路
37 駆動回路
110 高周波用RFユニット
115 BBP(ベースバンドプロセッサ)
116 APP(アプリケーションプロセッサ)
117 音声処理ユニット
120 MCU(マイクロコントローラユニット)
140 液晶パネル
BFF0〜BFF63 バッファアンプ
Claims (6)
- 第1表示データと第2表示データとを含む表示データが外部から供給される入力インターフェイス回路と、
上記入力インターフェイス回路に結合され、第1出力と第2出力とを有する第1選択手段と、
上記第1選択手段に結合され、第1表示データが上記第1選択手段の上記第1出力に供給され、上記第2表示データが上記第1選択手段の上記第2出力に供給されるように、上記第1選択手段を制御する第1レジスタ手段と、
上記第1選択手段の上記第1出力に結合され、上記第1選択手段の上記第1出力から供給される上記第1表示データを格納する表示メモリと、
上記第1選択手段の上記第2出力及び上記表示メモリの出力に結合される第2選択手段と、
上記第2選択手段の出力に結合され、表示パネルの1水平ラインに対応するデータを格納するラッチ手段と、
上記ラッチ手段に結合され、上記第1又は第2表示データに基づいた階調電圧の駆動信号を出力する出力ドライバと、
上記表示メモリに格納された上記第1表示データの上記表示パネル上での表示位置を設定する設定値が格納される第2レジスタ手段と、
上記第2レジスタ手段に結合され、上記表示メモリから読み出された上記第1表示データと上記第1選択手段から供給された上記第2表示データとが上記ラッチ手段に格納される様に、上記第2レジスタ手段の上記設定値に従って上記第2選択手段と上記ラッチ手段とを制御する表示位置設定手段と、を有して半導体基板上に形成され、
上記第1レジスタ手段は、上記第1表示データの1画素のビット数を指定するビット数指定部を含み、
上記表示メモリの記憶容量は、上記第1表示データの1画素のビット数により表現される階調数が、第1階調数より多い階調数の第2階調数の場合、上記表示パネルの1表示画面のための表示データのデータ量より少ないことを特徴とする表示制御装置。 - 上記第1乃至第2レジスタ手段は、上記表示制御装置の外部から設定値が書き込まれる請求項1に記載の表示制御装置。
- 上記表示位置設定手段は、
上記第2レジスタ手段の上記設定値にしたがって上記表示メモリからの上記第1表示データの読み出しタイミングを制御する表示アクセス制御回路と、
上記ラッチ手段に結合され、上記第1表示データの書き込まれた上記ラッチ手段のアドレスを選択するラッチアドレスセレクタと、を含む請求項1に記載の表示制御装置。 - 上記第1表示データは静止画データであり、上記第2表示データは動画データである請求項1に記載の表示制御装置。
- 上記請求項1乃至4のいずれかに記載の表示制御装置と、
上記表示制御装置によって駆動される表示装置と、
上記表示メモリに書き込まれるべき上記第1表示データと上記第1乃至第2レジスタ手段の設定値とを供給可能なシステム制御装置と、を有する電子機器。 - 上記システム制御装置は、
上記第1表示データを供給するベースバンドプロセッサと、
上記第2表示データを供給するアプリケーションプロセッサと、を含む請求項5に記載の電子機器。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003029376A JP4127510B2 (ja) | 2002-03-06 | 2003-02-06 | 表示制御装置および電子機器 |
TW092103700A TWI261802B (en) | 2002-03-06 | 2003-02-21 | Display driver control device and electronic equipment with display device |
KR1020030011334A KR100924190B1 (ko) | 2002-03-06 | 2003-02-24 | 표시구동 제어장치 및 표시장치를 구비한 전자기기 |
US10/372,911 US7145541B2 (en) | 2002-03-06 | 2003-02-26 | Display driver control circuit and electronic equipment with display device |
US11/585,141 US20070035503A1 (en) | 2002-03-06 | 2006-10-24 | Display driver control circuit and electronic equipment with display device |
KR1020080016060A KR20080025103A (ko) | 2002-03-06 | 2008-02-22 | 표시구동 제어장치 및 표시장치를 구비한 전자기기 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002-60340 | 2002-03-06 | ||
JP2002060340 | 2002-03-06 | ||
JP2003029376A JP4127510B2 (ja) | 2002-03-06 | 2003-02-06 | 表示制御装置および電子機器 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007031532A Division JP2007188096A (ja) | 2002-03-06 | 2007-02-13 | 表示駆動制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003330433A JP2003330433A (ja) | 2003-11-19 |
JP4127510B2 true JP4127510B2 (ja) | 2008-07-30 |
Family
ID=27790983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003029376A Expired - Lifetime JP4127510B2 (ja) | 2002-03-06 | 2003-02-06 | 表示制御装置および電子機器 |
Country Status (4)
Country | Link |
---|---|
US (2) | US7145541B2 (ja) |
JP (1) | JP4127510B2 (ja) |
KR (2) | KR100924190B1 (ja) |
TW (1) | TWI261802B (ja) |
Families Citing this family (64)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4516280B2 (ja) | 2003-03-10 | 2010-08-04 | ルネサスエレクトロニクス株式会社 | 表示装置の駆動回路 |
TWI246674B (en) | 2003-03-25 | 2006-01-01 | Seiko Epson Corp | Display drive device, optoelectronic device and electronic machine, and drive setup method of display drive device |
US7289093B2 (en) * | 2003-10-29 | 2007-10-30 | Victor Company Of Japan, Limited | Liquid crystal display |
JP4964421B2 (ja) * | 2004-02-25 | 2012-06-27 | 株式会社ジャパンディスプレイイースト | 表示装置 |
JP4807938B2 (ja) * | 2004-05-14 | 2011-11-02 | ルネサスエレクトロニクス株式会社 | コントローラドライバ及び表示装置 |
JP2005338421A (ja) * | 2004-05-27 | 2005-12-08 | Renesas Technology Corp | 液晶表示駆動装置および液晶表示システム |
US20060066596A1 (en) * | 2004-09-27 | 2006-03-30 | Sampsell Jeffrey B | System and method of transmitting video data |
US7920135B2 (en) | 2004-09-27 | 2011-04-05 | Qualcomm Mems Technologies, Inc. | Method and system for driving a bi-stable display |
TW200614066A (en) * | 2004-10-29 | 2006-05-01 | Hon Hai Prec Ind Co Ltd | Method for automatically modifying the refresh rate |
KR20060054811A (ko) * | 2004-11-16 | 2006-05-23 | 삼성전자주식회사 | 표시장치용 구동칩과, 이를 갖는 표시장치 |
TWI293446B (en) * | 2004-11-30 | 2008-02-11 | Himax Tech Ltd | Power saving flat display and method thereof |
FR2882185A1 (fr) * | 2005-02-14 | 2006-08-18 | St Microelectronics Sa | Procede et dispositif de traitement d'image |
US20060209080A1 (en) * | 2005-03-18 | 2006-09-21 | Telefonaktiebolaget L M Ericsson (Publ) | Memory management for mobile terminals with limited amounts of graphics memory |
JP2006301166A (ja) * | 2005-04-19 | 2006-11-02 | Hitachi Displays Ltd | 表示装置及びその駆動方法 |
US7755587B2 (en) | 2005-06-30 | 2010-07-13 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4830371B2 (ja) | 2005-06-30 | 2011-12-07 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP2007242223A (ja) * | 2005-06-30 | 2007-09-20 | Seiko Epson Corp | 集積回路装置及び電子機器 |
JP4186970B2 (ja) | 2005-06-30 | 2008-11-26 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4151688B2 (ja) * | 2005-06-30 | 2008-09-17 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US20070016700A1 (en) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4661401B2 (ja) * | 2005-06-30 | 2011-03-30 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4158788B2 (ja) * | 2005-06-30 | 2008-10-01 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US7764278B2 (en) | 2005-06-30 | 2010-07-27 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US20070001974A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US20070001975A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP2007012869A (ja) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corp | 集積回路装置及び電子機器 |
KR100826695B1 (ko) * | 2005-06-30 | 2008-04-30 | 세이코 엡슨 가부시키가이샤 | 집적 회로 장치 및 전자 기기 |
JP4010335B2 (ja) | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
KR100850614B1 (ko) * | 2005-06-30 | 2008-08-05 | 세이코 엡슨 가부시키가이샤 | 집적 회로 장치 및 전자 기기 |
US20070001970A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7567479B2 (en) | 2005-06-30 | 2009-07-28 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4010336B2 (ja) | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4345725B2 (ja) * | 2005-06-30 | 2009-10-14 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
US7411861B2 (en) | 2005-06-30 | 2008-08-12 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4552776B2 (ja) * | 2005-06-30 | 2010-09-29 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
US20070001984A1 (en) * | 2005-06-30 | 2007-01-04 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
KR100828792B1 (ko) | 2005-06-30 | 2008-05-09 | 세이코 엡슨 가부시키가이샤 | 집적 회로 장치 및 전자 기기 |
US7411804B2 (en) | 2005-06-30 | 2008-08-12 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4661400B2 (ja) | 2005-06-30 | 2011-03-30 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4010334B2 (ja) * | 2005-06-30 | 2007-11-21 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP2007012925A (ja) * | 2005-06-30 | 2007-01-18 | Seiko Epson Corp | 集積回路装置及び電子機器 |
US7593270B2 (en) * | 2005-06-30 | 2009-09-22 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7561478B2 (en) * | 2005-06-30 | 2009-07-14 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
US7564734B2 (en) * | 2005-06-30 | 2009-07-21 | Seiko Epson Corporation | Integrated circuit device and electronic instrument |
JP4665677B2 (ja) | 2005-09-09 | 2011-04-06 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP4586739B2 (ja) | 2006-02-10 | 2010-11-24 | セイコーエプソン株式会社 | 半導体集積回路及び電子機器 |
JP4422699B2 (ja) | 2006-05-17 | 2010-02-24 | 株式会社ルネサステクノロジ | 表示装置用駆動回路および駆動方法 |
US8114774B2 (en) * | 2006-06-19 | 2012-02-14 | Nxp B.V. | Semiconductor device, and semiconductor device obtained by such a method |
KR101250787B1 (ko) * | 2006-06-30 | 2013-04-08 | 엘지디스플레이 주식회사 | 데이터 구동 ic 내에 레지스터 방식의 감마전압발생기를구비한 액정표시장치 |
JP5108362B2 (ja) * | 2007-04-20 | 2012-12-26 | パナソニック株式会社 | 画像制御装置 |
US8035359B2 (en) * | 2007-05-07 | 2011-10-11 | Analogix Semiconductor, Inc. | Apparatus and method for recovery of wasted power from differential drivers |
US9041241B2 (en) | 2007-05-07 | 2015-05-26 | Analogix Semiconductor, Inc. | Systems and methods for powering a charging circuit of a communications interface |
US8063504B2 (en) | 2007-05-07 | 2011-11-22 | Analogix Semiconductor, Inc. | Systems and methods for powering circuits for a communications interface |
US8175555B2 (en) | 2007-05-07 | 2012-05-08 | Analogix Semiconductor, Inc. | Apparatus and method for termination powered differential interface periphery |
US20080303836A1 (en) * | 2007-06-01 | 2008-12-11 | National Semiconductor Corporation | Video display driver with partial memory control |
JP2010044237A (ja) * | 2008-08-13 | 2010-02-25 | Oki Semiconductor Co Ltd | 表示パネルの駆動装置 |
US9286851B2 (en) * | 2011-08-16 | 2016-03-15 | Himax Technologies Limited | Display panel driving device and driving method for saving electrical energy thereof |
US9019249B2 (en) * | 2011-08-16 | 2015-04-28 | Himax Technologies Limited | Display panel driving device and driving method thereof for saving electrical energy |
DE102012107954A1 (de) * | 2011-09-02 | 2013-03-07 | Samsung Electronics Co. Ltd. | Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host |
KR101885331B1 (ko) * | 2011-10-04 | 2018-08-07 | 삼성전자 주식회사 | 디스플레이 드라이버의 동작 방법과 상기 디스플레이 드라이버를 포함하는 시스템 |
JP6146852B2 (ja) * | 2012-10-30 | 2017-06-14 | シナプティクス・ジャパン合同会社 | 表示制御装置及びデータ処理システム |
CN105122346B (zh) * | 2013-12-31 | 2017-12-01 | 华为终端(东莞)有限公司 | 一种显示刷新方法和终端 |
JP2016099935A (ja) * | 2014-11-26 | 2016-05-30 | 株式会社ジャパンディスプレイ | データ通信装置、データ通信システム |
JP6524749B2 (ja) * | 2015-03-27 | 2019-06-05 | セイコーエプソン株式会社 | 記憶装置、表示ドライバー、電気光学装置及び電子機器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6488587A (en) * | 1987-09-30 | 1989-04-03 | Nec Corp | Display controller |
JPH09281933A (ja) * | 1996-04-17 | 1997-10-31 | Hitachi Ltd | データドライバ及びこれを用いた液晶表示装置,情報処理装置 |
JPH10326084A (ja) * | 1997-05-23 | 1998-12-08 | Sony Corp | 表示装置 |
US6529249B2 (en) * | 1998-03-13 | 2003-03-04 | Oak Technology | Video processor using shared memory space |
JP3578141B2 (ja) * | 2001-02-22 | 2004-10-20 | セイコーエプソン株式会社 | 表示ドライバ、表示ユニット及び電子機器 |
-
2003
- 2003-02-06 JP JP2003029376A patent/JP4127510B2/ja not_active Expired - Lifetime
- 2003-02-21 TW TW092103700A patent/TWI261802B/zh not_active IP Right Cessation
- 2003-02-24 KR KR1020030011334A patent/KR100924190B1/ko active IP Right Grant
- 2003-02-26 US US10/372,911 patent/US7145541B2/en not_active Expired - Lifetime
-
2006
- 2006-10-24 US US11/585,141 patent/US20070035503A1/en not_active Abandoned
-
2008
- 2008-02-22 KR KR1020080016060A patent/KR20080025103A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
KR20080025103A (ko) | 2008-03-19 |
US20030169244A1 (en) | 2003-09-11 |
TWI261802B (en) | 2006-09-11 |
JP2003330433A (ja) | 2003-11-19 |
US7145541B2 (en) | 2006-12-05 |
KR20030074153A (ko) | 2003-09-19 |
US20070035503A1 (en) | 2007-02-15 |
TW200304114A (en) | 2003-09-16 |
KR100924190B1 (ko) | 2009-10-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4127510B2 (ja) | 表示制御装置および電子機器 | |
TWI375938B (ja) | ||
JP3659139B2 (ja) | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 | |
US7142221B2 (en) | Display drive control device and electric device including display device | |
US8421791B2 (en) | Liquid crystal display device | |
JP3578141B2 (ja) | 表示ドライバ、表示ユニット及び電子機器 | |
KR100621507B1 (ko) | 표시 장치 구동 디바이스 | |
KR100621506B1 (ko) | 표시 장치 | |
JP5100312B2 (ja) | 液晶表示装置及びlcdドライバ | |
JP2004157526A (ja) | コントローラ・ドライバ、表示装置及び表示方法 | |
JP3491471B2 (ja) | 駆動装置及び電子機器 | |
JP2006133551A (ja) | カラー表示装置及びその駆動回路 | |
US20030160748A1 (en) | Display control circuit, semiconductor device, and portable device | |
JP2007188096A (ja) | 表示駆動制御装置 | |
JP2009080494A (ja) | 携帯通信端末 | |
JP3703731B2 (ja) | 表示制御装置、表示装置、および携帯電話機 | |
JP2018136579A (ja) | 携帯情報装置 | |
JP3944748B2 (ja) | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20041122 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20061206 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20061214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070213 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20070427 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070717 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070918 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080310 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080507 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080508 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110523 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4127510 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110523 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110523 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120523 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120523 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130523 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140523 Year of fee payment: 6 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |