JP4082507B2 - 位相同期回路 - Google Patents
位相同期回路 Download PDFInfo
- Publication number
- JP4082507B2 JP4082507B2 JP2003277931A JP2003277931A JP4082507B2 JP 4082507 B2 JP4082507 B2 JP 4082507B2 JP 2003277931 A JP2003277931 A JP 2003277931A JP 2003277931 A JP2003277931 A JP 2003277931A JP 4082507 B2 JP4082507 B2 JP 4082507B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- clock signal
- delay time
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000000630 rising effect Effects 0.000 claims description 12
- 230000003111 delayed effect Effects 0.000 claims description 6
- 238000013459 approach Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D13/00—Circuits for comparing the phase or frequency of two mutually-independent oscillations
- H03D13/003—Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means
- H03D13/004—Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means the logic means delivering pulses at more than one terminal, e.g. up and down pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
S.Lo et al.,"A 1.8V/3.5mA 1.1GHz/300MHz CMOS Dual PLL Frequency Synthesizer IC for RF Communications",Proc.IEEE 1998 Custom Integrated Circuits Conference
(数3)において、UPはUP信号の電圧値を示し、DNはDN信号の電圧値を示す。VX0と比較される(UP+DN)は、UP信号の電圧値(デジタル値)とDN信号の電圧値(デジタル値)とをアナログ値として加算したものを示す(VX、VX0がアナログ信号を示すため)。NOTバー(UP+DN)はNORゲートの論理演算を示すアナログ値であり、V X0 に加算されるときは通常の足し算をすることになる。
k:比例定数、
C:コンデンサ45c、45dの容量
RMOS:可変抵抗45の抵抗値
βMOS:MOSトランジスタ45a、45bのコンダクタンスパラメータ(定数)
VX:ノードXの電圧
Vth:MOSトランジスタ45a、45bのしきい値電圧
なお、基準クロック信号REFの位相よりクロック信号CLKの位相が遅延時間Tpに相当する位相差Δφだけ進んでいる場合にも、位相比較器11は、基準クロック信号REFの位相よりクロック信号CLKの位相が遅延時間Tpに相当する位相差Δφだけ遅れている場合と同様にしてUP信号とDN信号とを生成する。すなわち、位相比較器11は、基準クロック信号REFの立ち上がりエッジに応答してUP信号がローレベルからハイレベルに変化し、かつ、リセット信号Rに応答してUP信号がハイレベルからローレベルに変化するようにUP信号を生成し、クロック信号CKLの立ち上がりエッジに応答してDN信号がローレベルからハイレベルに変化し、かつ、リセット信号Rに応答してDN信号がハイレベルからローレベルに変化するようにDN信号を生成する。
Φon:VCO14の出力上のノイズ
In:入力ノイズ
F(s)/s:ループフィルタ13の伝達関数
Kν:VCO14のゲイン
Kp=dIo/dΔφ
N:分周比
(数5)においてω→0(s=jω)とすると、(数5)は(数6)に示されるように変形される。
11 位相比較器
12 チャージポンプ回路
13 ループフィルタ
14 VCO
15 1/N分周器
Claims (6)
- 基準クロック信号REFとクロック信号CLKとを受け取り、該基準クロック信号REFの位相と該クロック信号CLKの位相とを比較することにより、該基準クロック信号REFと該クロック信号CLKとの位相差Δφに応じた位相差信号を出力する位相比較器と、
前記位相差信号に応じた出力電流Ioを出力するチャージポンプ回路と、
前記出力電流Ioを出力電圧に変換するループフィルタと、
前記出力電圧I o に応じた周波数foを有する信号をクロック信号CLK’として出力する電圧制御発振器と、
前記クロック信号CLK’の周波数foをN(Nは任意の自然数)で除算することによって得られる周波数fo/Nを有する信号をクロック信号CLKとして前記位相比較器に供給する1/N分周器と
を備えた位相同期回路であって、
前記位相比較器と前記チャージポンプ回路とは、Io−Δφ特性において、Kp2>Kp1を満たすように構成されており、
ここで、Kp1は、|Δφ|>Δφoの場合における傾きKpを示し、Kp2は、|Δφ|≦Δφoの場合における傾きKpを示し、傾きKpは、Kp=dIo/dΔφによって定義されており、Δφoは、所定の位相誤差を示す定数であり、
前記位相比較器は、前記位相差信号としてUP信号とDN信号とを前記チャージポンプ回路に出力し、
前記位相比較器は、
前記位相差Δφに相当する遅延時間T p と、該遅延時間T p が小さくなるにつれて該遅延時間T p よりも大きくなるか等しいように可変の遅延時間T d とを決定する手段と、
前記基準クロック信号REFの位相より前記クロック信号CLKの位相が遅れている場合には、前記位相差Δφに相当する遅延時間T p と前記可変の遅延時間T d との和に等しいパルス幅を有するUP信号を生成する手段と、
前記基準クロック信号REFの位相より前記クロック信号CLKの位相が進んでいる場合には、前記位相差Δφに相当する遅延時間T p と前記可変の遅延時間T d との和に等しいパルス幅を有するDN信号を生成する手段と
を含む、位相同期回路。 - 前記UP信号を生成する手段は、
前記基準クロック信号REFを受け取り、該基準クロック信号REFの立ち上がりエッジに応答して前記UP信号を立ち上げ、リセット信号Rに応答して前記UP信号を立ち下げる第1のフリップフロップを含み、
前記DN信号を生成する手段は、
前記クロック信号CLKを受け取り、該クロック信号CLKの立ち上がりエッジに応答して前記DN信号を立ち上げ、リセット信号Rに応答して前記DN信号を立ち下げる第2のフリップフロップを含み、
前記可変の遅延時間T d を決定する手段は、前記第1のフリップフロップと前記第2のフリップフロップとに入力されるリセット信号Rの遅延時間を可変に調整可能な可変遅延回路を含む、請求項1に記載の位相同期回路。 - 前記可変遅延回路は、
前記リセット信号を遅延させるように動作する可変抵抗と、
前記UP信号のパルス幅と前記DN信号のパルス幅とに応じて前記可変抵抗の値を制御する可変抵抗制御部と
を含む、請求項2に記載の位相同期回路。 - 前記可変抵抗は、前記UP信号および前記DN信号のそれぞれが入力される一対のMOSトランジスタを含み、
前記可変抵抗制御部は、前記各MOSトランジスタのチャンネル抵抗の値を制御することにより、前記可変抵抗の値を制御する、請求項3に記載の位相同期回路。 - 前記可変抵抗制御部は、前記UP信号および前記DN信号がそれぞれ入力されるNORゲートと、該NORゲートの出力が与えられる第1インバータと、該第1インバータの出力が与えられる第2インバータとを備え、該第1インバータおよび該第2インバータの出力が前記各MOSトランジスタのゲートに与えられる請求項4に記載の位相同期回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003277931A JP4082507B2 (ja) | 2003-07-22 | 2003-07-22 | 位相同期回路 |
US10/895,080 US7002382B2 (en) | 2003-07-22 | 2004-07-21 | Phase locked loop circuit |
TW093121765A TWI314397B (en) | 2003-07-22 | 2004-07-21 | Phase locked loop circuit |
CN200410054517.5A CN1578150B (zh) | 2003-07-22 | 2004-07-22 | 相位同步电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003277931A JP4082507B2 (ja) | 2003-07-22 | 2003-07-22 | 位相同期回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005045562A JP2005045562A (ja) | 2005-02-17 |
JP4082507B2 true JP4082507B2 (ja) | 2008-04-30 |
Family
ID=34074677
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003277931A Expired - Fee Related JP4082507B2 (ja) | 2003-07-22 | 2003-07-22 | 位相同期回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7002382B2 (ja) |
JP (1) | JP4082507B2 (ja) |
CN (1) | CN1578150B (ja) |
TW (1) | TWI314397B (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7978013B2 (en) * | 2005-12-27 | 2011-07-12 | Panasonic Corporation | Phase synchronizing circuit |
CN102931978B (zh) * | 2011-08-09 | 2016-05-11 | 晨星软件研发(深圳)有限公司 | 相位调整装置以及其相关的时钟脉冲产生器以及调整相位的方法 |
EP3276538B1 (en) * | 2016-07-25 | 2020-01-01 | STMicroelectronics International N.V. | Carrier signal generation circuit for a radio-frequency identification transponder device and method for generating a carrier signal |
WO2019137889A1 (en) * | 2018-01-12 | 2019-07-18 | Koninklijke Philips N.V. | System and method for clock recovery in wireless communications |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0685664A (ja) | 1992-09-03 | 1994-03-25 | Nec Ic Microcomput Syst Ltd | チャージポンプ回路 |
JPH08307258A (ja) | 1995-05-08 | 1996-11-22 | Hitachi Denshi Ltd | 周波数シンセサイザ |
US6049233A (en) * | 1998-03-17 | 2000-04-11 | Motorola, Inc. | Phase detection apparatus |
JP2000349626A (ja) | 1999-06-03 | 2000-12-15 | Mitsubishi Electric Corp | 半導体装置 |
US6300838B1 (en) * | 1999-12-22 | 2001-10-09 | International Business Machines Corporation | Method and apparatus for derivative controlled phase locked loop systems |
-
2003
- 2003-07-22 JP JP2003277931A patent/JP4082507B2/ja not_active Expired - Fee Related
-
2004
- 2004-07-21 US US10/895,080 patent/US7002382B2/en not_active Expired - Fee Related
- 2004-07-21 TW TW093121765A patent/TWI314397B/zh not_active IP Right Cessation
- 2004-07-22 CN CN200410054517.5A patent/CN1578150B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
TWI314397B (en) | 2009-09-01 |
US20050017773A1 (en) | 2005-01-27 |
US7002382B2 (en) | 2006-02-21 |
JP2005045562A (ja) | 2005-02-17 |
TW200509539A (en) | 2005-03-01 |
CN1578150A (zh) | 2005-02-09 |
CN1578150B (zh) | 2010-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100806117B1 (ko) | 전압제어 발진기, 이를 구비한 위상동기루프 회로, 및위상동기루프 회로의 제어방법 | |
US7696799B2 (en) | Delay cell of voltage controlled delay line using digital and analog control scheme | |
EP1639709B1 (en) | Start up circuit for delay locked loop | |
US8232822B2 (en) | Charge pump and phase-detecting apparatus, phase-locked loop and delay-locked loop using the same | |
US6624706B2 (en) | Automatic bias adjustment circuit for use in PLL circuit | |
US7920000B2 (en) | PLL circuit and method of controlling the same | |
US7271619B2 (en) | Charge pump circuit reducing noise and charge error and PLL circuit using the same | |
US6157691A (en) | Fully integrated phase-locked loop with resistor-less loop filer | |
KR101208565B1 (ko) | 높은 개시 이득과 함께 위상 노이즈 및 지터를 줄일 수 있는 전압 제어 발진기 및 그 방법 | |
EP1811669A1 (en) | Phase locked loop architecture with partial cascode | |
JP2008113434A (ja) | チャージポンプがない位相固定ループ回路及びこれを含む集積回路 | |
JP4082507B2 (ja) | 位相同期回路 | |
KR20120012386A (ko) | 락 검출 회로 및 이를 포함하는 위상 동기 루프 | |
US7830184B2 (en) | Frequency multiplier | |
US7301413B2 (en) | Voltage controlled oscillator and PLL circuit | |
US7659785B2 (en) | Voltage controlled oscillator and PLL having the same | |
US8373465B1 (en) | Electronic device and method for phase locked loop | |
EP1538754A1 (en) | Frequency and phase correction in a phase-locked loop | |
JP4635914B2 (ja) | Pll回路 | |
JP2006211376A (ja) | Pll回路及びそのプログラム | |
JP2004235688A (ja) | 半導体集積回路 | |
JP4479435B2 (ja) | Pll回路 | |
JP2001203570A (ja) | Pll回路及び半導体集積回路 | |
JP2006270225A (ja) | クロックジェネレータ | |
KR20000022898A (ko) | Pll회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050810 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071026 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071030 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080206 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080206 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110222 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120222 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120222 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130222 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |