[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP4081868B2 - Manufacturing method of micro device - Google Patents

Manufacturing method of micro device Download PDF

Info

Publication number
JP4081868B2
JP4081868B2 JP22589698A JP22589698A JP4081868B2 JP 4081868 B2 JP4081868 B2 JP 4081868B2 JP 22589698 A JP22589698 A JP 22589698A JP 22589698 A JP22589698 A JP 22589698A JP 4081868 B2 JP4081868 B2 JP 4081868B2
Authority
JP
Japan
Prior art keywords
sacrificial layer
forming
etching
groove
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP22589698A
Other languages
Japanese (ja)
Other versions
JP2000058866A (en
Inventor
靖和 岩崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissan Motor Co Ltd
Original Assignee
Nissan Motor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissan Motor Co Ltd filed Critical Nissan Motor Co Ltd
Priority to JP22589698A priority Critical patent/JP4081868B2/en
Publication of JP2000058866A publication Critical patent/JP2000058866A/en
Application granted granted Critical
Publication of JP4081868B2 publication Critical patent/JP4081868B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Micromachines (AREA)
  • Pressure Sensors (AREA)
  • Drying Of Semiconductors (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、半導体基板のごとき基板材料の上に機械的な微小構造を形成する方法に関し、詳しくは犠牲エッチング工程によって除去される犠牲層の形成方法に関する。
【0002】
【従来の技術】
従来の微小装置の製造方法を、加速度センサを例として、図13、図14に従って簡単に説明する。
図13は加速度センサの製造方法の各工程を示す断面図である。
まず、図13(A)では、シリコン基板100の主面に、酸化膜101を熱酸化の手法により成膜し、その上に窒化ケイ素膜102を減圧CVD(化学気相成長法)の手法により成膜する。
次に、(B)では、上記構造体の主面に、酸化膜103を常圧CVDの手法により成膜した後、該酸化膜103を貫通し、上記窒化ケイ素膜102に達する開口部104を、フォトエッチング、ドライエッチングならびにレジスト除去の手法により形成する。
次に、(C)では、上記構造体の主面に多結晶シリコン膜105を減圧CVDの手法により成膜し、フォトエッチング、ドライエッチングならびにレジスト除去の手法により前記多結晶シリコン膜105をパターニングする。
次に、(D)では、メタルマスクを用いた真空蒸着の手法により、上記構造体の主面の一部に、電極106を形成する。電極106の材料は、後続の工程で行なわれる長時間の犠牲エッチングに耐えられるように、耐フッ酸性の金属材料である金を使用する。
次に、(E)では、(D)の構造体をフッ酸を含むエッチング液に浸漬し、上記酸化膜103を犠牲エッチングすることにより、シリコン基板100の主面に微小間隙112をもって自立する構造体110が得られる。なお、多結晶シリコン膜105において酸化膜103の開口部104を充填した部位は、自立する構造体110のアンカー部111となる。
【0003】
次に、図14(A)は、図13の工程で形成された加速度センサの平面図、(B)は(A)のA−Aは断面図である。なお、図14(B)は図13(E)と同じ構造を示す。なお、間隙112は例えば数μm〜数10μm程度、構造体110の一辺の長さは例えば数100μm〜1mm程度である。
図14(A)において、120は重り、121はエッチングホール、122は重り120に設けられた櫛歯電極、123は固定極の櫛歯電極、124は重り120とアンカー部111を接続する梁である。
【0004】
上記エッチングホール121は次の理由によって設けられたものである。すなわち、酸化膜103を犠牲エッチングする際、酸化膜103のエッチング速度が遅いため、重り120直下のように大面積の部分を周辺からアンダーエッチングによって除去するには長時間を要する。そのため、アンダーエッチング量を低減するために、重り120のような大面積の部位には多数のエッチングホール121を設け、その部分からもエッチングを行なうようにしたものである。
【0005】
【発明が解決しようとする課題】
上記のように、従来の微小装置の製造方法においては、熱酸化膜をフッ酸系エッチング液により犠牲エッチングする手法となっていたため、犠牲エッチング時間に長時間を必要とするという問題があった。
また、犠牲エッチング時間を短くするためにエッチングホールを多数形成する必要があるので、その分だけ重りが軽くなってしまい、加速度センサの感度の向上が難しいという問題もあった。
また、長時間の犠牲エッチングに耐えられるように、金などの耐フッ酸性の金属を使用しなければならないが、金などは深い不純物準位を形成する不純物であるため、IC製造プロセスとの整合性が悪いという問題があった。
また、長時間の犠牲エッチングの際に、回路部を保護する適当な方法がないため、回路を同時に同一基板に形成することが困難であり、従ってチップコストの低減が難しい、という問題があった。
上記のような種々の問題は、すべて、犠牲層を犠牲エッチングするのに長時間を要することに起因している。
【0006】
本発明は、上記のごとき従来技術の問題点を解決するためになされたものであり、犠牲層を速やかにエッチング除去することのできる微小装置の製造方法を提供することを目的とする。
【0007】
【課題を解決するための手段】
上記の目的を達成するため、本発明においては、特許請求範囲に記載するような構成をとる。すなわち、本発明においては、速やかにエッチングされる犠牲層を形成することにより、エッチング時間を短縮したものである。具体的には、請求項1においては、犠牲層の内部にトンネルを形成する工程を設けることにより、犠牲エッチング時にはトンネルを経由してエッチング液が速やかに犠牲層内部に進入し、従って速やかに犠牲層が犠牲エッチングされる。なお、上記のトンネルとは、全通した孔状の構造に限らず、犠牲層がスポンジ状に堆積された状態(いわゆる「す」が入った状態)であってもよい。上記の構成は、例えば後記第1の実施の形態(図1、図2)に相当する。
【0008】
次に、請求項に記載の発明は、第2の犠牲層の主面を平坦化する工程を付加したものである。この構成は、例えば後記第2の実施の形態(図3、図4)に相当する。
【0009】
次に、請求項に記載の発明は、第2の犠牲層の面(例えば後記図7では下面)に、支持基板を接合する工程を付加したものである。この構成は、例えば後記第4の実施の形態(図7、図8)に相当する。
【0010】
また、請求項に記載のように、請求項1乃至請求項における犠牲層の内部のトンネルは、犠牲エッチングにより除去される領域の一部に形成されている。
【0011】
次に、請求項、請求項に記載の発明においては、トンネルを形成するための溝を、犠牲層ではなく、犠牲層の直下に設けた構造膜(犠牲エッチング時に除去されない膜)または基板自体に設けるように構成したものである。上記請求項1〜請求項の構造では、トンネルを形成するための溝を、一層目の犠牲層に形成しているため、トンネルの断面積を大きくするためには、一層目の犠牲層の厚さを厚くする必要がある。しかし、実際には犠牲層となる膜(例えば酸化膜)の応力の問題やクラックの問題などから、あまり厚くすることは難しい。そのため請求項、請求項の発明では、犠牲層以外の構造膜や基板に溝を形成しているため、溝の深さを大きくでき、したがってトンネルの断面積を容易に大きくすることができる。なお、上記のトンネルとは、全通した孔状の構造に限らず、犠牲層がスポンジ状に堆積された状態(いわゆる「す」が入った状態)であってもよい。
【0012】
また、上記構造膜は、犠牲エッチングの際に或る程度の選択比を有して除去されずに残存する物であればよいので、窒化膜等に限らず例えばアルミ等の配線材料や多結晶シリコンなどを利用することもできる。
また、構造膜に溝を設ける構成は、例えば後記第5の実施の形態(図9、図10)に相当し、基板自体に溝を設ける構成は、例えば後記第6の実施の形態(図11、図12)に相当する。
【0013】
た、請求項は前記請求項に相当し、請求項、請求項は前記請求項に相当する。
【0014】
また、請求項10は、トンネルの平面形状パターンと、形成される構造体の平面形状パターンとに相関を持たせたものである。例えば実施の形態の末尾の部分で説明するように、トンネルをストライプ状に形成した場合、その凸凹が構造体を構成する膜に転写されるため、波形トタン板状に形成され、従って力学的強度を制御することが出来る。例えば構造体の梁の方向と同一方向になるようにすれば、梁のばね強度を強く出来、梁の方向と直角方向になるようにすれば、ばね強度を弱くできる。ばね強度を弱くすることによって、構造体の内部応力を緩和することも出来る。
【0015】
【発明の効果】
本発明においては、速やかに犠牲層をエッチングにより除去することが出来る、という効果が得られる。そのため、エッチングホールを設ける必要がなく、例えば加速度センサにおいては、同一感度であればより小さく、同一サイズであればより高感度のセンサを実現できる。また、金などの材料を使用する必要がなくなり、メタルマスクやリフトオフといった一般製造プロセス以外の要素プロセスを必要とせず、かつ重金属汚染の心配もないため、IC製造プロセスとの整合性が高くなり、回路部分も同一チップに混在させることが容易であり、しかも標準工程以外の設備投資を抑制することが出来る。また、回路を同一チップに形成することにより、デバイスコストを低減できることはもちろん、センサデバイスにおいてはS/N(信号ノイズ比)を向上させ、より高感度で、よりインテリジェントなセンサを実現することが出来る。また犠牲エッチングプロセスに要する時間が極端に短くなるため、量産性の向上ができ、プロセスコストならびにデバイスコストを低減できる、という効果が得られる。
【0016】
また、請求項1乃至請求項に記載の発明においては、回路を形成した領域の直上に自立する構造体を形成することが可能であり、したがって、集積度を向上することができ、コストを低減することが出来る。また熱分離構造を有する赤外線センサにあっては、開口率を向上させる事が可能であり、したがって感度を向上させることができる。
【0017】
また、請求項乃至請求項に記載の発明においては、トンネルを形成するための溝を深く形成できるため、断面積の大きなトンネルが形成でき、したがってエッチング液を効率良く導くことが可能であり、犠牲エッチング時間をさらに短縮することができる。
【0018】
また、請求項10に記載の発明においては、トンネルの形状に応じた凸凹が構造体を構成する膜に転写されるため、その平面形状パターンを変えることによって力学的強度を制御することが出来る。
【0019】
【発明の実施の形態】
(第1の実施の形態)
図1および図2は本発明の第1の実施の形態を示す図であり、図1は製造工程を示す断面図、図2は図1の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図である。
【0020】
まず、図1に基づいて製造工程を説明する。
(A)では、シリコン基板200の主面に、酸化膜201を熱酸化の手法により成膜し、その上に窒化ケイ素膜202を減圧CVDの手法により成膜する。
【0021】
(B)では、上記構造体の主面に、酸化膜203を常圧CVDの手法により成膜した後、該酸化膜203を貫通し、上記窒化ケイ素膜202に達する溝204を、ドライエッチングの手法により形成する。
【0022】
(C)では、上記構造体の主面に酸化膜205を常圧CVDの手法により成膜する。この常圧CVDのような被覆性(カバレッジ)の悪い成膜方法を用いることにより、上記溝204の内部は完全には充填されず、トンネル206が形成される。なお、上記のトンネル206は完全に導通して孔状になっているものに限らず、酸化膜205がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
【0023】
また、本実施の形態では、酸化膜205を形成する方法として常圧CVDを用いた場合を例示したが、被覆性の悪い成膜方法であれば、他の方法でもよい。被覆性の悪い成膜方法としては上記の常圧CVDが代表的であるが、スパッタなどでもよい。また、酸化膜205は犠牲層となるが、犠牲層の材料としては酸化膜に限らず、アルミニウム等の配線材料や多結晶シリコン等でも用いることが出来る。
【0024】
(D)では、上記構造体の酸化膜203ならびに酸化膜205を貫通し、上記窒化ケイ素膜202に達する開口部207を、ドライエッチングの手法により形成する。
【0025】
(E)では、上記構造体の主面に多結晶シリコン膜208を減圧CVDの手法により成膜し、パターニングする。
【0026】
(F)では、上記構造体の主面に、アルミ膜をスパッタ蒸着の手法により成膜し、ドライエッチングの手法によりアルミ電極209を形成する。本実施の形態では、従来例のようなメタルマスクを用いた真空蒸着の手法ではなく、標準的なIC製造プロセスとなっている。
【0027】
(G)では、(F)に記載の構造体を、アルミに対する腐食性の小さなPAD開口液に浸漬し、上記酸化膜203ならびに酸化膜205を犠牲エッチングすることにより、シリコン基板200の主面に微小間隙210をもって自立する構造体211を形成する。なお、多結晶シリコン膜208において、開口部207を充填した部位は、自立する構造体211のアンカー部212となる。
【0028】
この犠牲エッチング工程において、酸化膜205にはトンネル206(孔または「す」)が形成されているので、その部分を通って速やかにエッチング液が侵入する。そのため面積の広い部位の下の部分でも極めて急速に犠牲エッチングが行なわれる。
【0029】
図2に示す平面図および断面図において、230は重り、231は重り230に設けられた櫛歯電極、232は固定極の櫛歯電極、233は重り230とアンカー部212を接続する梁である。重り230直下の酸化膜203ならびに酸化膜205のアンダーエッチングは、トンネル206から速やかにエッチング液が進入し、極めて速やかに達成される。したがって従来例のようなエッチングホールは設けていない。また240はトンネル206のパターンが多結晶シリコン膜208に転写された凸部である。なお、間隙210は例えば数μm〜数10μm程度、構造体211の一辺の長さは例えば数100μm〜1mm程度である。
【0030】
図2の構造を加速度センサに適用した場合は、図の上下方向への加速度の印加によって生じる重り230の変位を、可動部の櫛歯電極231と固定部の櫛歯電極232との間の静電容量の変化として検出することにより、加速度を検出するように構成する。
【0031】
また、振動型の角速度センサも同様の構造体で実現可能である。すなわち、櫛歯電極231と櫛歯電極232との間に交流電圧を印加することよって重り230を振動させる。そして図2(A)のA−A軸回りの角速度を受けた際のコリオリ力による重り230のシリコン基板200方向への変位を、重り230とシリコン基板200との間の静電容量の変化として検出することにより、角速度を検出することが出来る。
【0032】
また、図2の構造を赤外線センサの熱分離構造に利用することもできる。例えば自立した構造体(重り230)の上に熱電対の温接点を、他の部分に冷接点を形成し、温接点の部分に赤外線が照射するように形成すれば、構造体下部に空間が形成されているため、構造体から周囲の構造へ熱が拡散するのを抑制し、感度を向上させることが出来る。
【0033】
なお、第1の実施の形態の構造においては、トンネル206のパターンが多結晶シリコン膜208に転写されることによって凸部240が自動的に形成されるが、この凸部240は、自立する構造体(重り230)が支持基板と接触する際の接触面積を低減する作用を有するので、自立する構造体が対向する支持基板表面に固着してしまう傾向を低減する効果が得られる。
【0034】
(第2の実施の形態)
図3および図4は本発明の第2の実施の形態を示す図であり、図3は製造工程を示す断面図、図4は図3の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図である。
【0035】
まず、図3に基づいて製造工程を説明する。
(A)では、シリコン基板300の主面に、酸化膜301を熱酸化の手法により成膜し、その上に窒化ケイ素膜302を減圧CVDの手法により成膜する。
【0036】
(B)では、上記構造体の主面に、酸化膜303を常圧CVDの手法により成膜した後、該酸化膜303を貫通し、上記窒化ケイ素膜302に達する溝304を、ドライエッチングの手法により形成する。
【0037】
(C)では、上記構造体の主面に酸化膜305を常圧CVDの手法により成膜する。この際、上記溝304の内部は完全には充填されず、トンネル306が形成される。なお、上記のトンネル306は完全に導通して孔状になっているものに限らず、酸化膜305がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
【0038】
(D)では、上記構造体の主面に、SOG(スピンオンガラス)膜350を成膜し、酸化膜305の主面を平坦化する。
【0039】
(E)では、上記構造体の上記酸化膜303、酸化膜305およびSOG膜350を貫通し、上記窒化ケイ素膜302に達する開口部307を、ドライエッチングの手法により形成する。
【0040】
(F)では、上記構造体の主面に多結晶シリコン膜308を減圧CVDの手法により成膜し、パターニングする。
【0041】
(G)では、上記構造体の主面に、アルミ膜をスパッタ蒸着の手法により成膜し、ドライエッチングの手法によりアルミ電極309を形成する。本実施の形態では、従来例のようなメタルマスクを用いた真空蒸着の手法ではなく、標準的なIC製造プロセスとなっている。
【0042】
(H)では、(G)に記載の構造体を、アルミに対する腐食性の小さなPAD開口液に浸漬し、上記酸化膜303、酸化膜305ならびにSOG膜350を犠牲エッチングすることにより、シリコン基板300の主面に僅かな間隙310をもって自立する構造体311が得られる。多結晶シリコン膜308において開口部307を充填した部位は自立する構造体311のアンカー部312となる。
【0043】
この犠牲エッチング工程において、酸化膜305にはトンネル306(孔または「す」)が形成されているので、その部分を通って速やかにエッチング液が侵入する。そのため面積の広い部位の下の部分でも極めて急速に犠牲エッチングが行なわれる。
【0044】
上記各工程(A)〜(H)のうち、(D)以外の工程は前記図1に示した各工程に下記のように対応する。すなわち、図3(A)は図1(A)に、(B)は(B)に、(C)は(C)に、(E)は(D)に、(F)は(E)に、(G)は(F)に、(H)は(G)に、それぞれ対応する。すなわち、第2の実施の形態は、第1の実施の形態における工程に、図3(D)の工程を付加したものである。この工程を追加したことにより、図3(H)に示すように、自立する構造体311の上面および下面(基板に対向する面)は滑らかな平面となり、図1(G)に示すような凸部240は生じない。
【0045】
図4に示す平面図および断面図において、330は重り、331は重り330に設けられた櫛歯電極、332は固定極の櫛歯電極、333は重り330とアンカー部312を接続する梁である。重り330直下の酸化膜303ならびに酸化膜305のアンダーエッチングは、トンネル306から速やかにエッチング液が進入し、極めて速やかに達成される。したがって従来例のようなエッチングホールは設けていない。
【0046】
なお、図3および図4の構造を加速度センサ、角速度センサ、赤外線センサ等に利用できることは、前記第1の実施の形態と同様である。
【0047】
第2の実施の形態の構造では、自立する構造体(重り330)の両面が平坦となるので、構造体に外力が印加された際の応力集中が起こりにくく、破壊される傾向を減ずることができる。
【0048】
(第3の実施の形態)
図5および図6は第3の実施の形態の製造工程を示す断面図である。
まず、図5において、
(A)では、シリコン基板400の主面に、酸化膜401を熱酸化の手法により成膜し、その上に窒化ケイ素膜402を減圧CVDの手法により成膜する。
【0049】
(B)では、上記構造体の主面に、酸化膜403を常圧CVDの手法により成膜した後、該酸化膜403を貫通し、上記窒化ケイ素膜402に達する溝404を、ドライエッチングの手法により形成する。
【0050】
(C)では、上記構造体の主面に酸化膜405を常圧CVDの手法により成膜する。この際、上記溝404の内部は完全には充填されず、トンネル406が形成される。なお、上記のトンネル406は完全に導通して孔状になっているものに限らず、酸化膜405がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
上記の酸化膜403ならびに酸化膜405が、自立する構造体直下の犠牲層となる。
【0051】
(D)では、上記構造体の上記酸化膜403ならび酸化膜405を貫通し、上記窒化ケイ素膜402に達する開口部407を、ドライエッチングの手法により形成する。
【0052】
(E)では、上記構造体の主面に多結晶シリコン膜408を減圧CVDの手法により成膜し、パターニングする。
これまでの工程は、前記第1の実施の形態における図1(A)〜(E)の工程にそれぞれ対応する。
【0053】
(F)では、上記構造体の主面に、酸化膜470を常圧CVDの手法により成膜した後、該酸化膜470を貫通し、上記多結晶シリコン膜408あるいは上記酸化膜405に達する溝471を、ドライエッチングの手法により形成する。
【0054】
続いて図6に基づいて説明する。
(G)では、上記図5(F)の構造体の主面に酸化膜472を常圧CVDの手法により成膜する。上記溝471の内部は完全には充填されず、トンネル473が形成される。なお、上記のトンネル473は完全に導通して孔状になっているものに限らず、酸化膜472がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
上記酸化膜470ならびに酸化膜472が、下記のマイクロシェル(微小構造の蓋)を自立構造とするための犠牲層となる。
【0055】
(H)では、酸化膜470ならびに酸化膜472を貫通し、多結晶シリコン膜408に達する開口部480を、ドライエッチングの手法により形成する。
【0056】
(I)では、上記構造体の主面に多結晶シリコン膜490を減圧CVDの手法により成膜し、パターニングする。開口部481の側壁が酸化膜470ならびに酸化膜472の開口部482となっている。
【0057】
(J)では、上記構造体を、アルミに対する腐食性の小さなPAD開口液に浸漬し、上記開口部482より、上記酸化膜472、酸化膜470、酸化膜405、ならびに酸化膜403を犠牲エッチングする。これにより、シリコン基板400の主面に僅かな間隙410をもって自立する構造体411と、該構造体411と僅かな間隙460をもって自立するマイクロシェル461が得られる。
【0058】
この犠牲エッチング工程において、酸化膜470にはトンネル406(孔または「す」)が形成され、酸化膜472にはトンネル473が形成されているので、その部分を通って速やかにエッチング液が侵入する。そのため面積の広い部位の下の部分でも極めて急速に犠牲エッチングが行なわれる。
【0059】
(K)では、上記構造体の主面に、メタルマスクを用いた真空蒸着の手法により、真空中でアルミ電極409を形成すると、マイクロシェル461で隔離された真空のキャビティ462が得られる。
【0060】
上記第3の実施の形態では、自立する構造体411を真空のキャビティ462内に形成した構造が一度に形成される。したがってこの構造を前記と同様の加速度センサ、角速度センサ、赤外線センサ等に利用した場合に、感度と安定性を向上させることが出来る。
【0061】
(第4の実施の形態)
図7および図8は本発明の第4の実施の形態を示す図であり、図7は製造工程を示す断面図、図8は図7の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図である。
まず、図7に基づいて製造工程を説明する。
(A)では、第1のシリコン基板500の主面(図では下面)に、酸化膜501を熱酸化の手法により成膜した後、ドライエッチングの手法により、溝502を形成する。
【0062】
(B)では、上記構造体の主面(図では下面)に、酸化膜503をCVDの手法により成膜する。この際、上記溝502は完全には充填されず、トンネル504が形成される。なお、上記のトンネル504は完全に導通して孔状になっているものに限らず、酸化膜503がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
上記酸化膜501ならびに酸化膜503が、犠牲層エッチングの際の犠牲層となる。
【0063】
(C)では、上記構造体の主面(図では下面)に、減圧CVDの手法により多結晶シリコン膜505を成膜し、該多結晶シリコン膜505の主面を研削ならびにCMP(化学機械研摩)の手法により鏡面ポリッシュする。
【0064】
(D)では、上記構造体の主面(図では下面)と、第2のシリコン基板506の主面とを重ね合わせ、酸素雰囲気中で熱処理することによって直接接合する。その後、上記第1のシリコン基板500を研削ならびに研摩し、所望の厚さのSOI(silicon on insulator)層507を得る。
【0065】
(E)では、上記構造体の主面のSOI層507を貫通し、犠牲層である酸化膜501ならびに酸化膜503に達する開口部508をドライエッチングの手法により形成する。
【0066】
(F)では、上記構造体の主面に、アルミ膜をスパッタ蒸着の手法により成膜し、ドライエッチングの手法によりアルミ電極509を形成する。本実施の形態では、従来例のようなメタルマスクを用いた真空蒸着の手法ではなく、標準的なIC製造プロセスとなっている。。
【0067】
(G)では、(F)の構造体を、アルミに対する腐食性の小さなPAD開口液に浸漬し、上記酸化膜503ならびに酸化膜505を犠牲エッチングする。犠牲層内部にトンネルを有する領域の酸化膜は速やかに犠牲エッチングされ、第2のシリコン基板506の主面に僅かな間隙510をもって自立する構造体511が得られる。また、SOI層507直下の酸化膜は残存し、自立する構造体511のアンカー部512が得られる。
【0068】
これまで説明した第1〜第3の実施の形態では、自立する構造体は多結晶シリコンから構成されていたが、本実施の形態では、SOI層すなわち単結晶シリコンで構成される。
【0069】
図8に示す平面図および断面図において、530は重り、531は重り530に設けられた櫛歯電極、532は固定極の櫛歯電極、533は重り530とアンカー部512を接続する梁である。513は自立する構造体511が対向する基板表面と接触する際の接触面積を低減する凸部であり、本実施の形態では、犠牲層内部にトンネルを形成した位置に自動的に形成される。
【0070】
なお、加速度センサ、角速度センサ、赤外線センサ等への適用に関しては、前記第1の実施の形態と同様である。
【0071】
上記第4の実施の形態の構造では、自立する構造体が平坦で、かつ単結晶から構成されるため、構造体に外力が印加された際の応力集中が起こりにくく、また粒界破壊や粒界侵食などを受けず、したがって破壊される傾向を減ずることができる。
【0072】
以上の第1〜第4の実施の形態の説明においては、具体的な例を用いて説明してきたが、これらの数値や文言、あるいは図に限定される訳ではなく、種々の微小装置の製造方法に適用可能である。以下、説明する。
【0073】
まず、第1〜第4の実施の形態において、犠牲層内部にトンネルを形成するための溝の平面パタンは、ドット状、ストライプ状あるいはメッシュ状など、いかなるパターンであってもよく、また断面形状が酸化膜を貫通していなくても良いし、さらに下地の構造膜あるいは支持基板内部に達していても良い。
【0074】
また、構造体材料/犠牲層材料/犠牲エッチング液の組み合わせを、多結晶あるいは単結晶シリコン/酸化膜/PAD開口液の組み合わせを例に説明してきたが、これらに限定される訳ではなく、例えばガラス/アルミ/塩酸など他の材料の組み合わせにおいても本発明は適用可能である。また、湿式の犠牲エッチングを例に説明してきたが、これに限定される訳ではなく、乾式の犠牲エッチングであっても良い。
【0075】
また、成膜手法として、CVDや熱酸化、あるいは真空蒸着などの具体的手法を例に説明してきたがこれらに限定される訳ではなく、それぞれ他の成膜手法を用いて良い。
また、回路については記載していないが、同一基板に回路を形成してもよい。この場合、犠牲エッチングの際に、保護膜たとえばプラズマ窒化ケイ素膜で回路部を保護する構造とすれば良い。場合によっては、レジストで保護する構造としても良い。
また、重り部のような大面積の部位にエッチングホールを設けない例を説明したが、もちろん有っても良い。
【0076】
次に、第1〜第3の実施の形態において、窒化ケイ素膜202、302、402は電極間の電気的絶縁のために設けたものであり、他の絶縁材料でも良い。場合によっては無くても良い。
また、酸化膜201、301ならびに401は、窒化ケイ素膜202、302、402の応力緩和層として設けたものであり、場合によっては無くても良い。
【0077】
次に、第1、第2および第4の実施の形態において、犠牲層に達する開口部を形成した後、電極を形成する工程順を例に説明してきたが、逆に電極を形成してから犠牲層に達する開口部を形成しても良い。特に自立する構造体の膜厚が厚い場合には、後者の方が望ましい。
【0078】
次に、第1および第3の実施の形態において、犠牲層内部のトンネルをストライプ状に形成した場合、その凸凹が構造体を構成する膜に転写されるため、波形トタン板状に形成され、従って力学的強度を制御することが出来る。例えば梁の方向と同一方向になるようにすれば、梁のばね強度を強く出来、梁の方向と直角方向になるようにすれば、ばね強度を弱くできる。ばね強度を弱くすることによって、構造体の内部応力を緩和することも出来る。
【0079】
次に、第2の実施の形態において、SOG膜350を形成することによって犠牲層の表面の平坦化を行ったが、CMP(化学機械研摩)の手法により、平坦化してもよい。
【0080】
次に、第4の実施の形態において、マイクロシェルを構成する部材と真空を保持するプラグとしてのアルミ電極との間に、電気的絶縁のための絶縁膜を設けても良い。またマイクロシェルの開口部をアルミ電極で真空封止する例を説明したが、他の成膜方法でも良いし、場合によっては機械的圧着でも良い。
【0081】
(第5の実施の形態)
図9および図10は本発明の第5の実施の形態を示す図であり、図9は製造工程を示す断面図、図10は図9の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図である。なお、前記第1〜第4の実施の形態では、犠牲層自体に溝を設け、その溝内にトンネルを形成する構成を説明したが、第5および第6の実施の形態においては、犠牲層直下の基板自体或いは基板上に設けた構造膜(犠牲エッチング時に除去されない)に溝を設け、その部分にトンネルを設ける構成を説明する。
【0082】
まず、図9に基づいて製造工程を説明する。
(A)では、シリコン基板600の主面に、酸化膜601を熱酸化の手法により成膜し、その上に窒化ケイ素膜602を減圧CVDの手法により成膜する。
【0083】
(B)では、上記構造体の主面に、窒化ケイ素膜603をプラズマCVDの手法により成膜した後、該窒化ケイ素膜603を貫通し、上記窒化ケイ素膜602に達する溝604を、ドライエッチングの手法により形成する。
【0084】
(C)では、上記構造体の主面に酸化膜605を常圧CVDの手法により成膜する。この際、上記溝604の内部は完全には充填されず、トンネル606が形成される。なお、上記のトンネル606は完全に導通して孔状になっているものに限らず、酸化膜605がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
【0085】
(D)では、上記構造体の上記窒化ケイ素膜603ならびに酸化膜605を貫通し、上記窒化ケイ素膜602に達する開口部607を、ドライエッチングの手法により形成する。
【0086】
(E)では、上記構造体の主面に多結晶シリコン膜608を減圧CVDの手法により成膜し、パターニングする。
【0087】
(F)では、上記構造体の主面に、アルミ膜をスパッタ蒸着の手法により成膜し、ドライエッチングの手法によりアルミ電極609を形成する。本実施の形態では、従来例のようなメタルマスクを用いた真空蒸着の手法ではなく、標準的なIC製造プロセスとなっている。
【0088】
(G)では、(F)に記載の構造体を、アルミに対する腐食性の小さなPAD開口液に浸漬し、上記酸化膜605を犠牲エッチングすることにより、シリコン基板600の主面に僅かな間隙610をもって自立する構造体611が得られる。多結晶シリコン膜608の開口部607を充填する部位は自立する構造体611のアンカー部612となる。
【0089】
図10に示す平面図および断面図において、630は重り、631は重り630に設けられた櫛歯電極、632は固定極の櫛歯電極、633は重り630とアンカー部612を接続する梁である。重り630直下の酸化膜605のアンダーエッチングは、トンネル606から速やかにエッチング液が進入し、極めて速やかに達成される。従って本実施の形態においてはエッチングホールを設けていない。また、640はトンネル606のパターンが多結晶シリコン膜608に転写された凸部である。
【0090】
上記のように第5の実施の形態においては、犠牲層となる酸化膜605に溝を設けるのではなく、その直下の窒化ケイ素膜603に設けた溝604内にトンネル606を設けるように構成している。したがって窒化ケイ素膜603の溝以外の部分は犠牲エッチング後も残存することになる。
【0091】
前記第1〜第4の実施の形態では、トンネルを形成するための溝を、一層目の犠牲層に形成しているため、トンネルの断面積を大きくするためには、一層目の犠牲層の厚さを厚くする必要がある。しかし、実際には犠牲層となる酸化膜の応力の問題やクラックの問題などから、あまり厚くすることは難しい。そのため本実施の形態では、非犠牲層である構造膜(窒化ケイ素膜603)に溝を形成しているため、溝の深さを大きくでき、したがってトンネルの断面積を容易に大きくすることができる。
【0092】
また、窒化ケイ素膜603は犠牲エッチングで除去しないので、除去する犠牲層の量を低減でき、それによって犠牲エッチング時間をより短縮できる。
【0093】
その他の作用効果や応用例については前記第1の実施の形態と同様である。
また、前記第2〜第4の実施の形態と本実施の形態とを組み合わせることもできる。
【0094】
(第6の実施の形態)
図11および図12は本発明の第6の実施の形態を示す図であり、図11は製造工程を示す断面図、図12は図11の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図である。
【0095】
まず、図11に基づいて製造工程を説明する。
(A)では、シリコン基板700の主面に、酸化膜701を熱酸化の手法により成膜した後、ドライエッチングの手法により該酸化膜701をパターニングし、開口部702を形成する。
【0096】
(B)では、上記構造体の上記酸化膜701をマスクとし、上記開口部702よりシリコン基板700を、ドライエッチングの手法によりトレンチエッチングして溝703を形成し、その後、フッ酸によるエッチングにより酸化膜701を除去する。
【0097】
(C)では、上記構造体の主面に窒化ケイ素膜704を減圧CVDの手法により成膜する。
【0098】
(D)では、上記構造体の主面に、酸化膜705を常圧CVDの手法により成膜する。この際、上記溝703の内部は完全には充填されず、トンネル706が形成される。なお、上記のトンネル706は完全に導通して孔状になっているものに限らず、酸化膜705がスポンジ状に堆積されている状態、いわゆる「す」が入った状態になっていてもよい。
【0099】
(E)では、上記構造体の上記酸化膜705を貫通し、上記窒化ケイ素膜704に達する開口部707を、ドライエッチングの手法により形成する。
【0100】
(F)では、上記構造体の主面に多結晶シリコン膜708を減圧CVDの手法により成膜し、パターニングする。
【0101】
(G)では、上記構造体の主面に、アルミ膜をスパッタ蒸着の手法により成膜し、ドライエッチングの手法によりアルミ電極709を形成する。
【0102】
(H)では、上記の構造体を、アルミに対する腐食性の小さなPAD開口液に浸漬して上記酸化膜705を犠牲エッチングすることにより、シリコン基板700の主面に僅かな間隙710をもって自立する構造体711が得られる。なお、多結晶シリコン膜708の開口部707を充填する部位は自立する構造体711のアンカー部712となる。
【0103】
図12に示す平面図および断面図において、730は重り、731は重り730に設けられた櫛歯電極、732は固定極の櫛歯電極、733は重り730とアンカー部712を接続する梁である。重り730直下の酸化膜705のアンダーエッチングは、トンネル706から速やかにエッチング液が進入し、極めて速やかに達成される。従って本実施の形態においても前記第1の実施の形態と同様にエッチングホールを設けていない。
【0104】
上記のように第6の実施の形態においては、シリコン基板700自体に溝を形成している。そのためトンネルを形成するための溝を深く形成できるので、断面積の大きなトンネルが形成でき、したがってエッチング液を効率良く導くことが可能であり、犠牲エッチング時間をさらに短縮することができる。
【0105】
その他の作用効果や応用例については前記第1の実施の形態と同様である。
また、前記第2〜第4の実施の形態と本実施の形態とを組み合わせることもできる。
【0106】
以上の第5、第6の実施の形態の説明においては、具体的な例を用いて説明してきたが、これらの数値や文言、あるいは図に限定される訳ではなく、種々の微小装置の製造方法に適用可能である。以下、説明する。
【0107】
第5、第6の実施の形態において、犠牲層直下にトンネルを形成するための、犠牲層直下の構造膜ないしは基板に形成する溝の平面パターンは、ドット状、ストライプ状あるいはメッシュ状など、いかなるパターンであってもよく、また断面形状が前記構造膜を貫通していなくても良いし、さらに下地の構造膜あるいは支持基板内部に達していても良い。
【0108】
また、犠牲層直下のトンネルをストライプ状に形成した場合、その凸凹が構造体を構成する膜に転写されるため、波形トタン板状に形成され、従って力学的強度を制御することが出来る。例えば梁の方向と同一方向になるようにすれば、梁のばね強度を強く出来、梁の方向と直角方向になるようにすれば、ばね強度を弱くできる。ばね強度を弱くすることによって、構造体の内部応力を緩和することも出来る。
【0109】
また、構造体材料/犠牲層材料/犠牲エッチング液の組み合わせを、多結晶あるいは単結晶シリコン/酸化膜/PAD開口液の組み合わせを例に説明してきたが、これらに限定される訳ではなく、例えばガラス/アルミ/塩酸など他の材料の組み合わせにおいても本発明は適用可能である。また、湿式の犠牲エッチングを例に説明してきたが、これに限定される訳ではなく、乾式の犠牲エッチングであっても良い。
【0110】
また、成膜手法として、CVDや熱酸化、あるいは真空蒸着などの具体的手法を例に説明してきたがこれらに限定される訳ではなく、それぞれ他の成膜手法を用いて良い。
また、窒化ケイ素膜602、704は電極間の電気的絶縁のために設けたもので、他の絶縁材料でも良い。場合によっては、無くても良い。
【0111】
また、犠牲層に達する開口部を形成した後、電極を形成する工程順を例に説明してきたが、逆に電極を形成してから犠牲層に達する開口部を形成しても良い。特に自立する構造体の膜厚が厚い場合には、後者の方が望ましい。
【0112】
また、回路については記載されていないが、同一基板に回路を形成してもよい。この場合、犠牲エッチングの際に、保護膜たとえばプラズマ窒化ケイ素膜で回路部を保護する構造とすれば良い。場合によっては、レジストで保護する構造としても良い。
また、重り部のような大面積の部位にエッチングホールを設けない例を説明したが、もちろん有っても良い。
【0113】
第5の実施の形態において、酸化膜601は、窒化ケイ素膜602の応力緩和層として設けたもので、場合によっては無くても良い。
【0114】
第6の実施の形態において、窒化ケイ素膜704とシリコン基板700との間に応力緩和層として、酸化膜を形成しても良い。
【0115】
犠牲層直下にトンネルを形成するための溝を形成する、犠牲層直下の構造膜ないしは基板として、第5の実施の形態ではプラズマ窒化ケイ素膜、第6の実施の形態ではシリコン基板を例に説明したが、これらに限定される訳ではなく、犠牲エッチングの際に或る程度の選択比を有しており、従って除去されずに残存する物であればなんでも良く、例えばアルミ等の配線材料や多結晶シリコンなどを利用することもできる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態における製造工程を示す断面図。
【図2】図1の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図。
【図3】本発明の第2の実施の形態における製造工程を示す断面図。
【図4】図3の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図。
【図5】本発明の第3の実施の形態における製造工程の一部を示す断面図。
【図6】本発明の第3の実施の形態における製造工程の他の一部を示す断面図。
【図7】本発明の第4の実施の形態における製造工程を示す断面図。
【図8】図7の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図。
【図9】本発明の第5の実施の形態における製造工程を示す断面図。
【図10】図9の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図。
【図11】本発明の第6の実施の形態における製造工程を示す断面図。
【図12】図11の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図。
【図13】従来技術における製造工程を示す断面図。
【図14】図13の工程によって形成された微小装置の構造を示す図であり、(A)は平面図、(B)は(A)のA−A断面図。
【符号の説明】
100…シリコン基板 101…酸化膜 102…窒化ケイ素膜
103…酸化膜 104…開口部 105…多結晶シリコン膜
106…電極 110…構造体 111…アンカー部
112…間隙 120…重り 121…エッチングホール
122…重り120に設けられた櫛歯電極 123…固定極の櫛歯電極
124…梁
200…シリコン基板 201…酸化膜 202…窒化ケイ素膜
203…酸化膜 204…溝 205…酸化膜
206…トンネル 207…開口部 208…多結晶シリコン膜
209…アルミ電極 210…間隙 211…構造体
212…アンカー部 230…重り
231…重り230に設けられた櫛歯電極 232…固定極の櫛歯電極
233…梁
300…シリコン基板 301…酸化膜 302…窒化ケイ素膜
303…酸化膜 304…溝 305…酸化膜
306…トンネル 307…開口部 308…多結晶シリコン膜
309…アルミ電極 310…間隙 311…構造体
312…アンカー部 330…重り
331…重り330に設けられた櫛歯電極 332…固定極の櫛歯電極
333…梁 350…SOG(スピンオンガラス)膜
400…シリコン基板 401…酸化膜 402…窒化ケイ素膜
403…酸化膜 404…溝 405…酸化膜
406…トンネル 407…開口部 408…多結晶シリコン膜
410…間隙 411…構造体 460…間隙
461…マイクロシェル 462…キャビティ 470…酸化膜
471…溝 472…酸化膜 473…トンネル
480…開口部 481…開口部 482…開口部
490…多結晶シリコン膜
500…第1のシリコン基板 501…酸化膜
502…溝 503…酸化膜 504…トンネル
505…多結晶シリコン膜 506…第2のシリコン基板
507…SOI層 508…開口部 509…アルミ電極
510…間隙 511…構造体 512…アンカー部
513…凸部 530…重り
531…重り530に設けられた櫛歯電極 532…固定極の櫛歯電極
533…梁
600…シリコン基板 601…酸化膜 602…窒化ケイ素膜
603…窒化ケイ素膜 604…溝 605…酸化膜
606…トンネル 607…開口部 608…多結晶シリコン膜
609…アルミ電極 610…間隙 611…構造体
612…アンカー部 630…重り
631…重り630に設けられた櫛歯電極 632…固定極の櫛歯電極
633…梁 640…凸部
700…シリコン基板 701…酸化膜 702…開口部
703…溝 704…窒化ケイ素膜
705…酸化膜 706…トンネル 707…開口部
708…多結晶シリコン膜 709…アルミ電極 710…間隙
711…構造体 712…アンカー部 730…重り
731…重り730に設けられた櫛歯電極 732…固定極の櫛歯電極
733…梁
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a method for forming a mechanical microstructure on a substrate material such as a semiconductor substrate, and more particularly to a method for forming a sacrificial layer removed by a sacrificial etching process.
[0002]
[Prior art]
A conventional method for manufacturing a micro device will be briefly described with reference to FIGS. 13 and 14, taking an acceleration sensor as an example.
FIG. 13 is a cross-sectional view showing each step of the acceleration sensor manufacturing method.
First, in FIG. 13A, an oxide film 101 is formed on a main surface of a silicon substrate 100 by a thermal oxidation technique, and a silicon nitride film 102 is formed thereon by a low pressure CVD (chemical vapor deposition) technique. Form a film.
Next, in (B), after the oxide film 103 is formed on the main surface of the structure by the atmospheric pressure CVD method, the opening 104 that penetrates the oxide film 103 and reaches the silicon nitride film 102 is formed. , Photoetching, dry etching and resist removal.
Next, in (C), a polycrystalline silicon film 105 is formed on the main surface of the structure by low pressure CVD, and the polycrystalline silicon film 105 is patterned by photoetching, dry etching and resist removal. .
Next, in (D), the electrode 106 is formed on a part of the main surface of the structure by a vacuum deposition method using a metal mask. The electrode 106 is made of gold, which is a metal material that is resistant to hydrofluoric acid, so that it can withstand a long-time sacrificial etching performed in a subsequent process.
Next, in (E), the structure of (D) is immersed in an etching solution containing hydrofluoric acid, and the oxide film 103 is sacrifice-etched so that the main surface of the silicon substrate 100 is self-supported with a minute gap 112. A body 110 is obtained. Note that the portion of the polycrystalline silicon film 105 that fills the opening 104 of the oxide film 103 becomes the anchor portion 111 of the self-standing structure 110.
[0003]
14A is a plan view of the acceleration sensor formed in the step of FIG. 13, and FIG. 14B is a cross-sectional view taken along line AA in FIG. Note that FIG. 14B shows the same structure as FIG. The gap 112 is, for example, about several μm to several tens of μm, and the length of one side of the structure 110 is, for example, about several hundred μm to 1 mm.
In FIG. 14A, 120 is a weight, 121 is an etching hole, 122 is a comb electrode provided on the weight 120, 123 is a comb electrode of a fixed pole, and 124 is a beam connecting the weight 120 and the anchor portion 111. is there.
[0004]
The etching hole 121 is provided for the following reason. That is, when the oxide film 103 is sacrifice-etched, the etching speed of the oxide film 103 is slow, and thus it takes a long time to remove a large area portion from the periphery by under-etching just below the weight 120. Therefore, in order to reduce the amount of under etching, a large number of etching holes 121 are provided in a large area such as the weight 120, and etching is also performed from that portion.
[0005]
[Problems to be solved by the invention]
As described above, the conventional method for manufacturing a microdevice has a problem that a sacrificial etching time is required because the thermal oxide film is sacrificed with a hydrofluoric acid-based etching solution.
Further, since it is necessary to form a large number of etching holes in order to shorten the sacrificial etching time, there is a problem that the weight is reduced by that much, and it is difficult to improve the sensitivity of the acceleration sensor.
In addition, a hydrofluoric acid resistant metal such as gold must be used so that it can withstand sacrificial etching for a long time. However, since gold is an impurity that forms a deep impurity level, it is consistent with the IC manufacturing process. There was a problem that the nature was bad.
Further, since there is no appropriate method for protecting the circuit portion during long-time sacrificial etching, it is difficult to simultaneously form circuits on the same substrate, and thus it is difficult to reduce the chip cost. .
The various problems as described above are all due to the fact that it takes a long time to sacrifice-etch the sacrifice layer.
[0006]
The present invention has been made to solve the problems of the prior art as described above, and an object of the present invention is to provide a method for manufacturing a microdevice capable of quickly removing a sacrificial layer by etching.
[0007]
[Means for Solving the Problems]
In order to achieve the above object, the present invention adopts a configuration as described in the claims. That is, in the present invention, the etching time is shortened by forming a sacrificial layer that is etched quickly. Specifically, in claim 1, by providing a step of forming a tunnel inside the sacrificial layer, at the time of sacrificial etching, the etchant quickly enters the sacrificial layer through the tunnel, and thus the sacrificial layer is quickly sacrificed. The layer is sacrificial etched. Note that the above tunnel is not limited to a hole-like structure. Sacrifice The sacrificial layer may be deposited in a sponge shape (a state in which so-called “su” is contained). The above configuration corresponds to, for example, a first embodiment (FIGS. 1 and 2) described later.
[0008]
Next, the claim 2 In the invention described in (1), a step of planarizing the main surface of the second sacrificial layer is added. This configuration corresponds to, for example, a second embodiment (FIGS. 3 and 4) described later.
[0009]
Next, the claim 3 In the invention described in (1), a step of bonding the support substrate is added to the surface of the second sacrificial layer (for example, the lower surface in FIG. 7 described later). This configuration corresponds to, for example, a fourth embodiment (FIGS. 7 and 8) described later.
[0010]
Claims 4 Claims 1 to 3 The tunnel inside the sacrificial layer is formed in a part of the region removed by sacrificial etching.
[0011]
Next, the claim 5 , Claims 6 In the invention described in (1), the groove for forming the tunnel is provided not in the sacrificial layer but in the structural film (film that is not removed during the sacrificial etching) provided immediately below the sacrificial layer or the substrate itself. . Claims 1 to above 4 In this structure, since the trench for forming the tunnel is formed in the first sacrificial layer, it is necessary to increase the thickness of the first sacrificial layer in order to increase the cross-sectional area of the tunnel. . However, in practice, it is difficult to make the film too thick due to the problem of stress of the film (for example, oxide film) serving as the sacrificial layer and the problem of cracks. Therefore claims 5 , Claims 6 In this invention, since the grooves are formed in the structural film and the substrate other than the sacrificial layer, the depth of the grooves can be increased, and thus the cross-sectional area of the tunnel can be easily increased. Note that the above tunnel is not limited to a hole-like structure. Sacrifice The sacrificial layer may be deposited in a sponge shape (a state in which so-called “su” is contained).
[0012]
Further, the structure film is not limited to a nitride film or the like, for example, a wiring material such as aluminum or polycrystalline, as long as the structure film has a certain selectivity at the time of sacrificial etching and remains without being removed. Silicon or the like can also be used.
Further, the structure in which the groove is provided in the structural film corresponds to, for example, a fifth embodiment (FIGS. 9 and 10) described later, and the structure in which the groove is provided in the substrate itself is, for example, a sixth embodiment (see FIG. 11). Corresponds to FIG.
[0013]
Ma Claim 7 Is the claim 2 And claims 8 , Claims 9 Is the claim 3 It corresponds to.
[0014]
Claims 10 Is a correlation between the planar shape pattern of the tunnel and the planar shape pattern of the structure to be formed. For example, as described in the last part of the embodiment, when the tunnel is formed in a stripe shape, the unevenness is transferred to the film constituting the structure, so that it is formed in a corrugated tin plate shape, and thus the mechanical strength. Can be controlled. For example, if the direction is the same as the direction of the beam of the structure, the spring strength of the beam can be increased, and if the direction is perpendicular to the direction of the beam, the spring strength can be decreased. By reducing the spring strength, the internal stress of the structure can be relaxed.
[0015]
【The invention's effect】
In the present invention, there is an effect that the sacrificial layer can be quickly removed by etching. Therefore, there is no need to provide an etching hole. For example, in an acceleration sensor, a sensor with a smaller sensitivity can be realized with the same sensitivity, and a sensor with a higher sensitivity can be realized with the same size. In addition, there is no need to use materials such as gold, no element processes other than general manufacturing processes such as metal masks and lift-off are required, and there is no risk of heavy metal contamination. It is easy to mix circuit portions on the same chip, and capital investment other than standard processes can be suppressed. In addition, the device cost can be reduced by forming the circuit on the same chip, and in addition, the S / N (signal-to-noise ratio) can be improved in the sensor device, and a more sensitive and more intelligent sensor can be realized. I can do it. Further, since the time required for the sacrificial etching process is extremely shortened, it is possible to improve the mass productivity and to reduce the process cost and the device cost.
[0016]
Claims 1 to 4 In the invention described in (1), it is possible to form a self-supporting structure directly above a region where a circuit is formed. Therefore, the degree of integration can be improved and the cost can be reduced. In addition, in an infrared sensor having a thermal separation structure, it is possible to improve the aperture ratio, and therefore the sensitivity can be improved.
[0017]
Claims 5 To claims 9 In the invention described in (1), since a groove for forming a tunnel can be formed deeply, a tunnel having a large cross-sectional area can be formed, and therefore an etching solution can be guided efficiently, and the sacrificial etching time can be further shortened. Can do.
[0018]
Claims 10 In the invention described in (1), the unevenness corresponding to the shape of the tunnel is transferred to the film constituting the structure, so that the mechanical strength can be controlled by changing the planar shape pattern.
[0019]
DETAILED DESCRIPTION OF THE INVENTION
(First embodiment)
1 and 2 are views showing a first embodiment of the present invention. FIG. 1 is a sectional view showing a manufacturing process. FIG. 2 is a view showing a structure of a micro device formed by the process of FIG. Yes, (A) is a plan view, and (B) is an AA cross-sectional view of (A).
[0020]
First, a manufacturing process is demonstrated based on FIG.
In (A), an oxide film 201 is formed on the main surface of the silicon substrate 200 by a thermal oxidation method, and a silicon nitride film 202 is formed thereon by a low pressure CVD method.
[0021]
In (B), after the oxide film 203 is formed on the main surface of the structure by the atmospheric pressure CVD method, the groove 204 that penetrates the oxide film 203 and reaches the silicon nitride film 202 is formed by dry etching. Form by technique.
[0022]
In (C), an oxide film 205 is formed on the main surface of the structure by the atmospheric pressure CVD method. By using a film forming method with poor coverage (coverage) such as atmospheric pressure CVD, the inside of the groove 204 is not completely filled, and a tunnel 206 is formed. The above-described tunnel 206 is not limited to a completely conductive hole, but may be in a state where the oxide film 205 is deposited in a sponge shape, that is, in a state where so-called “soot” is contained. .
[0023]
Further, in this embodiment, the case where atmospheric pressure CVD is used as the method for forming the oxide film 205 is exemplified, but other methods may be used as long as the film formation method has poor coverage. The above-mentioned atmospheric pressure CVD is a typical film forming method with poor coverage, but sputtering may be used. Although the oxide film 205 is a sacrificial layer, the material of the sacrificial layer is not limited to the oxide film, and a wiring material such as aluminum, polycrystalline silicon, or the like can also be used.
[0024]
In (D), an opening 207 that penetrates the oxide film 203 and the oxide film 205 of the structure and reaches the silicon nitride film 202 is formed by a dry etching technique.
[0025]
In (E), a polycrystalline silicon film 208 is formed on the main surface of the structure by a low pressure CVD method and patterned.
[0026]
In (F), an aluminum film is formed on the main surface of the structure by a sputter deposition technique, and an aluminum electrode 209 is formed by a dry etching technique. In this embodiment, a standard IC manufacturing process is used instead of a vacuum deposition method using a metal mask as in the conventional example.
[0027]
In (G), the structure described in (F) is immersed in a PAD opening solution that is less corrosive to aluminum, and the oxide film 203 and the oxide film 205 are sacrifice-etched to form the main surface of the silicon substrate 200. A self-supporting structure 211 is formed with a minute gap 210. Note that, in the polycrystalline silicon film 208, the portion filled with the opening 207 becomes an anchor portion 212 of the self-standing structure 211.
[0028]
In this sacrificial etching step, since the tunnel 206 (hole or “su”) is formed in the oxide film 205, the etching solution quickly enters through that portion. For this reason, sacrificial etching is performed very rapidly even in a portion under a large area.
[0029]
In the plan view and the cross-sectional view shown in FIG. 2, 230 is a weight, 231 is a comb-teeth electrode provided on the weight 230, 232 is a comb-teeth electrode of a fixed pole, and 233 is a beam connecting the weight 230 and the anchor portion 212. . Under-etching of the oxide film 203 and the oxide film 205 immediately below the weight 230 is achieved very rapidly as the etchant quickly enters from the tunnel 206. Therefore, the etching hole as in the conventional example is not provided. Reference numeral 240 denotes a convex portion in which the pattern of the tunnel 206 is transferred to the polycrystalline silicon film 208. The gap 210 is, for example, about several μm to several tens of μm, and the length of one side of the structure 211 is, for example, about several hundred μm to 1 mm.
[0030]
When the structure of FIG. 2 is applied to an acceleration sensor, the displacement of the weight 230 caused by the application of the acceleration in the vertical direction in the figure is caused by static electricity between the comb-shaped electrode 231 of the movable portion and the comb-shaped electrode 232 of the fixed portion. An acceleration is detected by detecting it as a change in electric capacity.
[0031]
A vibration-type angular velocity sensor can also be realized with a similar structure. That is, the weight 230 is vibrated by applying an AC voltage between the comb electrode 231 and the comb electrode 232. Then, the displacement of the weight 230 in the direction of the silicon substrate 200 due to the Coriolis force when the angular velocity about the AA axis in FIG. 2A is received as the change in the capacitance between the weight 230 and the silicon substrate 200. By detecting, the angular velocity can be detected.
[0032]
Moreover, the structure of FIG. 2 can also be utilized for the thermal separation structure of an infrared sensor. For example, if a hot junction of a thermocouple is formed on a self-supporting structure (weight 230), a cold junction is formed on the other part, and infrared rays are irradiated on the part of the hot junction, a space is formed below the structure. Since it is formed, heat can be prevented from diffusing from the structure to the surrounding structure, and the sensitivity can be improved.
[0033]
In the structure of the first embodiment, the convex portion 240 is automatically formed by transferring the pattern of the tunnel 206 to the polycrystalline silicon film 208. The convex portion 240 has a self-supporting structure. Since it has the effect | action which reduces the contact area at the time of a body (weight 230) contacting with a support substrate, the effect which reduces the tendency for the self-supporting structure to adhere to the support substrate surface which opposes is acquired.
[0034]
(Second Embodiment)
3 and 4 are views showing a second embodiment of the present invention, FIG. 3 is a cross-sectional view showing a manufacturing process, and FIG. 4 is a view showing a structure of a micro device formed by the process of FIG. Yes, (A) is a plan view, and (B) is an AA cross-sectional view of (A).
[0035]
First, a manufacturing process is demonstrated based on FIG.
In (A), an oxide film 301 is formed on the main surface of the silicon substrate 300 by a thermal oxidation method, and a silicon nitride film 302 is formed thereon by a low pressure CVD method.
[0036]
In (B), after the oxide film 303 is formed on the main surface of the structure by the atmospheric pressure CVD method, the groove 304 that penetrates the oxide film 303 and reaches the silicon nitride film 302 is formed by dry etching. Form by technique.
[0037]
In (C), an oxide film 305 is formed on the main surface of the structure by a normal pressure CVD method. At this time, the inside of the groove 304 is not completely filled, and a tunnel 306 is formed. The tunnel 306 described above is not limited to a completely conductive hole, but may be in a state where the oxide film 305 is deposited in a sponge shape, that is, in a state where so-called “soot” is contained. .
[0038]
In (D), an SOG (spin-on-glass) film 350 is formed on the main surface of the structure, and the main surface of the oxide film 305 is planarized.
[0039]
In (E), an opening 307 that penetrates the oxide film 303, oxide film 305, and SOG film 350 of the structure and reaches the silicon nitride film 302 is formed by a dry etching technique.
[0040]
In (F), a polycrystalline silicon film 308 is formed on the main surface of the structure by a low pressure CVD method and patterned.
[0041]
In (G), an aluminum film is formed on the main surface of the structure by a sputtering deposition technique, and an aluminum electrode 309 is formed by a dry etching technique. In this embodiment, a standard IC manufacturing process is used instead of a vacuum deposition method using a metal mask as in the conventional example.
[0042]
In (H), the structure described in (G) is immersed in a PAD opening solution that is less corrosive to aluminum, and the oxide film 303, the oxide film 305, and the SOG film 350 are sacrificial etched, thereby forming the silicon substrate 300. Thus, a structure 311 that is self-supporting with a slight gap 310 on the main surface is obtained. The portion of the polycrystalline silicon film 308 that fills the opening 307 becomes the anchor portion 312 of the self-supporting structure 311.
[0043]
In this sacrificial etching step, a tunnel 306 (hole or “su”) is formed in the oxide film 305, so that the etchant quickly enters through that portion. For this reason, sacrificial etching is performed very rapidly even in a portion under a large area.
[0044]
Among the steps (A) to (H), steps other than (D) correspond to the steps shown in FIG. 1 as follows. That is, FIG. 3 (A) is in FIG. 1 (A), (B) is in (B), (C) is in (C), (E) is in (D), and (F) is in (E). , (G) corresponds to (F), and (H) corresponds to (G). That is, in the second embodiment, the process of FIG. 3D is added to the process in the first embodiment. By adding this step, as shown in FIG. 3H, the upper surface and the lower surface of the self-standing structure 311 (surfaces facing the substrate) become smooth and convex as shown in FIG. The part 240 does not occur.
[0045]
In the plan view and the cross-sectional view shown in FIG. 4, 330 is a weight, 331 is a comb-teeth electrode provided on the weight 330, 332 is a comb-teeth electrode of a fixed pole, and 333 is a beam connecting the weight 330 and the anchor portion 312. . Under-etching of the oxide film 303 and the oxide film 305 immediately below the weight 330 is achieved very rapidly as the etching solution quickly enters from the tunnel 306. Therefore, the etching hole as in the conventional example is not provided.
[0046]
Note that the structure of FIGS. 3 and 4 can be used for an acceleration sensor, an angular velocity sensor, an infrared sensor, or the like, as in the first embodiment.
[0047]
In the structure of the second embodiment, since both surfaces of the self-supporting structure (weight 330) are flat, stress concentration is less likely to occur when an external force is applied to the structure, and the tendency to breakage may be reduced. it can.
[0048]
(Third embodiment)
5 and 6 are cross-sectional views showing the manufacturing process of the third embodiment.
First, in FIG.
In (A), an oxide film 401 is formed on the main surface of the silicon substrate 400 by a thermal oxidation method, and a silicon nitride film 402 is formed thereon by a low pressure CVD method.
[0049]
In (B), after forming an oxide film 403 on the main surface of the structure by the atmospheric pressure CVD method, a trench 404 penetrating the oxide film 403 and reaching the silicon nitride film 402 is formed by dry etching. Form by technique.
[0050]
In (C), an oxide film 405 is formed on the main surface of the structure by a normal pressure CVD method. At this time, the inside of the groove 404 is not completely filled, and a tunnel 406 is formed. The above-described tunnel 406 is not limited to a completely conductive hole, but may be in a state where the oxide film 405 is deposited in a sponge shape, that is, in a state where so-called “soot” is contained. .
The oxide film 403 and the oxide film 405 serve as a sacrificial layer directly below the self-standing structure.
[0051]
In (D), an opening 407 that penetrates the oxide film 403 and the oxide film 405 of the structure and reaches the silicon nitride film 402 is formed by a dry etching technique.
[0052]
In (E), a polycrystalline silicon film 408 is formed on the main surface of the structure by a low pressure CVD method and patterned.
The steps so far correspond to the steps of FIGS. 1A to 1E in the first embodiment, respectively.
[0053]
In (F), an oxide film 470 is formed on the main surface of the structure by the atmospheric pressure CVD method, and then penetrates through the oxide film 470 to reach the polycrystalline silicon film 408 or the oxide film 405. 471 is formed by a dry etching technique.
[0054]
Next, description will be made based on FIG.
In FIG. 5G, an oxide film 472 is formed on the main surface of the structure shown in FIG. The inside of the groove 471 is not completely filled, and a tunnel 473 is formed. Note that the tunnel 473 is not limited to a completely conductive hole, but may be in a state where an oxide film 472 is deposited in a sponge shape, that is, in a state where so-called “soot” is contained. .
The oxide film 470 and the oxide film 472 serve as a sacrificial layer for making the following microshell (microstructure lid) a self-supporting structure.
[0055]
In (H), an opening 480 that penetrates the oxide film 470 and the oxide film 472 and reaches the polycrystalline silicon film 408 is formed by a dry etching technique.
[0056]
In (I), a polycrystalline silicon film 490 is formed on the main surface of the structure by a low pressure CVD method and patterned. The sidewall of the opening 481 serves as the opening 482 of the oxide film 470 and the oxide film 472.
[0057]
In (J), the structure is immersed in a PAD opening solution that is less corrosive to aluminum, and the oxide film 472, the oxide film 470, the oxide film 405, and the oxide film 403 are sacrifice-etched from the opening 482. . As a result, a structure body 411 that is self-supporting with a slight gap 410 on the main surface of the silicon substrate 400 and a microshell 461 that is self-supporting with a small gap 460 with respect to the structure body 411 are obtained.
[0058]
In this sacrificial etching step, a tunnel 406 (hole or “su”) is formed in the oxide film 470 and a tunnel 473 is formed in the oxide film 472, so that the etching solution quickly enters through that portion. . For this reason, sacrificial etching is performed very rapidly even in a portion under a large area.
[0059]
In (K), when an aluminum electrode 409 is formed in a vacuum on the main surface of the structure by a vacuum deposition method using a metal mask, a vacuum cavity 462 isolated by a microshell 461 is obtained.
[0060]
In the third embodiment, a structure in which the self-standing structure 411 is formed in the vacuum cavity 462 is formed at a time. Therefore, when this structure is used for an acceleration sensor, an angular velocity sensor, an infrared sensor or the like similar to the above, sensitivity and stability can be improved.
[0061]
(Fourth embodiment)
7 and 8 are views showing a fourth embodiment of the present invention. FIG. 7 is a sectional view showing a manufacturing process. FIG. 8 is a view showing a structure of a micro device formed by the process of FIG. Yes, (A) is a plan view, and (B) is an AA cross-sectional view of (A).
First, a manufacturing process is demonstrated based on FIG.
In (A), after forming an oxide film 501 on the main surface (lower surface in the figure) of the first silicon substrate 500 by a thermal oxidation method, a groove 502 is formed by a dry etching method.
[0062]
In (B), an oxide film 503 is formed on the main surface (lower surface in the drawing) of the structure by a CVD method. At this time, the groove 502 is not completely filled, and a tunnel 504 is formed. The tunnel 504 is not limited to a completely conductive hole, but may be in a state where the oxide film 503 is deposited in a sponge shape, that is, in a state where so-called “soot” is contained. .
The oxide film 501 and the oxide film 503 serve as a sacrificial layer in the sacrificial layer etching.
[0063]
In (C), a polycrystalline silicon film 505 is formed on the main surface (lower surface in the figure) of the structure by a low pressure CVD method, and the main surface of the polycrystalline silicon film 505 is ground and subjected to CMP (chemical mechanical polishing). ).
[0064]
In (D), the main surface (lower surface in the figure) of the structure and the main surface of the second silicon substrate 506 are overlapped and directly bonded by heat treatment in an oxygen atmosphere. Thereafter, the first silicon substrate 500 is ground and polished to obtain an SOI (silicon on insulator) layer 507 having a desired thickness.
[0065]
In (E), an opening 508 that penetrates the SOI layer 507 on the main surface of the structure and reaches the sacrificial oxide film 501 and the oxide film 503 is formed by a dry etching technique.
[0066]
In (F), an aluminum film is formed on the main surface of the structure by a sputtering deposition technique, and an aluminum electrode 509 is formed by a dry etching technique. In this embodiment, a standard IC manufacturing process is used instead of a vacuum deposition method using a metal mask as in the conventional example. .
[0067]
In (G), the structure of (F) is immersed in a PAD opening solution that is less corrosive to aluminum, and the oxide film 503 and the oxide film 505 are sacrifice-etched. The oxide film in the region having a tunnel inside the sacrificial layer is quickly sacrificial etched to obtain a structure 511 that is self-supporting with a slight gap 510 on the main surface of the second silicon substrate 506. Further, the oxide film immediately below the SOI layer 507 remains, and the anchor portion 512 of the self-standing structure 511 is obtained.
[0068]
In the first to third embodiments described so far, the self-supporting structure is made of polycrystalline silicon, but in this embodiment, it is made of an SOI layer, that is, single crystal silicon.
[0069]
In the plan view and the cross-sectional view shown in FIG. 8, 530 is a weight, 531 is a comb-tooth electrode provided on the weight 530, 532 is a comb-tooth electrode of a fixed pole, 533 is a beam connecting the weight 530 and the anchor portion 512. . Reference numeral 513 denotes a convex portion that reduces the contact area when the self-supporting structure 511 contacts the opposing substrate surface, and is automatically formed at a position where a tunnel is formed inside the sacrificial layer in this embodiment.
[0070]
Note that application to an acceleration sensor, an angular velocity sensor, an infrared sensor, and the like is the same as that in the first embodiment.
[0071]
In the structure of the fourth embodiment, since the self-supporting structure is flat and is made of a single crystal, stress concentration is difficult to occur when an external force is applied to the structure. It is not subject to field erosion and therefore can reduce its tendency to be destroyed.
[0072]
In the above description of the first to fourth embodiments, specific examples have been used for explanation. However, the present invention is not limited to these numerical values, words, or drawings, and various micro devices can be manufactured. Applicable to the method. This will be described below.
[0073]
First, in the first to fourth embodiments, the planar pattern of the groove for forming a tunnel inside the sacrificial layer may be any pattern such as a dot shape, a stripe shape, or a mesh shape, and a cross-sectional shape. May not penetrate the oxide film, and may reach the underlying structure film or the inside of the support substrate.
[0074]
In addition, the combination of the structure material / sacrificial layer material / sacrificial etchant has been described as an example of a combination of polycrystalline or single crystal silicon / oxide film / PAD opening liquid, but is not limited to these, for example, The present invention can also be applied to combinations of other materials such as glass / aluminum / hydrochloric acid. Further, although wet sacrificial etching has been described as an example, the present invention is not limited to this, and dry sacrificial etching may be used.
[0075]
In addition, as a film formation method, a specific method such as CVD, thermal oxidation, or vacuum deposition has been described as an example. However, the present invention is not limited thereto, and other film formation methods may be used.
Although no circuit is described, the circuit may be formed on the same substrate. In this case, the circuit portion may be protected with a protective film such as a plasma silicon nitride film during the sacrificial etching. In some cases, a structure protected by a resist may be used.
Moreover, although the example which does not provide an etching hole in the site | part of a large area like a weight part was demonstrated, of course, it may exist.
[0076]
Next, in the first to third embodiments, the silicon nitride films 202, 302, and 402 are provided for electrical insulation between the electrodes, and other insulating materials may be used. In some cases, it may be omitted.
The oxide films 201, 301, and 401 are provided as stress relaxation layers of the silicon nitride films 202, 302, and 402, and may be omitted depending on circumstances.
[0077]
Next, in the first, second, and fourth embodiments, the order of steps for forming the electrode after forming the opening reaching the sacrificial layer has been described as an example. An opening reaching the sacrificial layer may be formed. In particular, when the thickness of the self-supporting structure is thick, the latter is preferable.
[0078]
Next, in the first and third embodiments, when the tunnel inside the sacrificial layer is formed in a stripe shape, since the unevenness is transferred to the film constituting the structure, it is formed in a corrugated tin plate shape, Therefore, the mechanical strength can be controlled. For example, if the direction is the same as the direction of the beam, the spring strength of the beam can be increased, and if the direction is perpendicular to the direction of the beam, the spring strength can be decreased. By reducing the spring strength, the internal stress of the structure can be relaxed.
[0079]
Next, in the second embodiment, the surface of the sacrificial layer is planarized by forming the SOG film 350, but may be planarized by a CMP (chemical mechanical polishing) technique.
[0080]
Next, in the fourth embodiment, an insulating film for electrical insulation may be provided between a member constituting the microshell and an aluminum electrode as a plug for holding a vacuum. In addition, although an example in which the opening of the microshell is vacuum sealed with an aluminum electrode has been described, other film forming methods may be used, and mechanical pressure bonding may be used in some cases.
[0081]
(Fifth embodiment)
FIG. 9 and FIG. 10 are views showing a fifth embodiment of the present invention, FIG. 9 is a sectional view showing a manufacturing process, and FIG. 10 is a view showing a structure of a micro device formed by the process of FIG. Yes, (A) is a plan view, and (B) is an AA cross-sectional view of (A). In the first to fourth embodiments, the sacrificial layer itself is provided with a groove and a tunnel is formed in the groove. However, in the fifth and sixth embodiments, the sacrificial layer is provided. A description will be given of a structure in which a groove is provided in a substrate directly below or a structure film (not removed during sacrificial etching) provided on the substrate and a tunnel is provided in that portion.
[0082]
First, a manufacturing process is demonstrated based on FIG.
In (A), an oxide film 601 is formed on the main surface of the silicon substrate 600 by a thermal oxidation technique, and a silicon nitride film 602 is formed thereon by a low pressure CVD technique.
[0083]
In (B), after the silicon nitride film 603 is formed on the main surface of the structure by a plasma CVD method, the groove 604 that penetrates the silicon nitride film 603 and reaches the silicon nitride film 602 is dry-etched. It is formed by the method of.
[0084]
In (C), an oxide film 605 is formed on the main surface of the structure by an atmospheric pressure CVD method. At this time, the inside of the groove 604 is not completely filled, and a tunnel 606 is formed. Note that the tunnel 606 is not limited to a completely conductive hole, but may be in a state where the oxide film 605 is deposited in a sponge shape, that is, in a state where so-called “soot” is contained. .
[0085]
In (D), an opening 607 that penetrates the silicon nitride film 603 and the oxide film 605 of the structure and reaches the silicon nitride film 602 is formed by a dry etching technique.
[0086]
In (E), a polycrystalline silicon film 608 is formed on the main surface of the structure by a low pressure CVD method and patterned.
[0087]
In (F), an aluminum film is formed on the main surface of the structure by a sputter deposition technique, and an aluminum electrode 609 is formed by a dry etching technique. In this embodiment, a standard IC manufacturing process is used instead of a vacuum deposition method using a metal mask as in the conventional example.
[0088]
In (G), the structure described in (F) is dipped in a PAD opening solution that is less corrosive to aluminum, and the oxide film 605 is sacrifice-etched to form a slight gap 610 on the main surface of the silicon substrate 600. A self-supporting structure 611 is obtained. A portion filling the opening 607 of the polycrystalline silicon film 608 becomes an anchor portion 612 of the self-standing structure 611.
[0089]
In the plan view and the cross-sectional view shown in FIG. 10, 630 is a weight, 631 is a comb electrode provided on the weight 630, 632 is a comb electrode of a fixed pole, and 633 is a beam connecting the weight 630 and the anchor portion 612. . Under-etching of the oxide film 605 directly under the weight 630 is achieved very rapidly with the etching solution quickly entering from the tunnel 606. Therefore, no etching hole is provided in this embodiment. Reference numeral 640 denotes a convex portion in which the pattern of the tunnel 606 is transferred to the polycrystalline silicon film 608.
[0090]
As described above, the fifth embodiment is configured such that the tunnel 606 is provided in the groove 604 provided in the silicon nitride film 603 immediately below the oxide film 605 serving as the sacrificial layer, instead of providing the groove. ing. Accordingly, portions other than the groove of the silicon nitride film 603 remain after the sacrificial etching.
[0091]
In the first to fourth embodiments, since the trench for forming the tunnel is formed in the first sacrificial layer, in order to increase the cross-sectional area of the tunnel, It is necessary to increase the thickness. However, in practice, it is difficult to make the thickness too thick due to the stress problem of the oxide film that becomes the sacrificial layer and the crack problem. Therefore, in this embodiment, since the groove is formed in the structure film (silicon nitride film 603) which is a non-sacrificial layer, the depth of the groove can be increased, and thus the cross-sectional area of the tunnel can be easily increased. .
[0092]
Further, since the silicon nitride film 603 is not removed by sacrificial etching, the amount of the sacrificial layer to be removed can be reduced, thereby further shortening the sacrificial etching time.
[0093]
Other operational effects and application examples are the same as those in the first embodiment.
Further, the second to fourth embodiments and this embodiment can be combined.
[0094]
(Sixth embodiment)
11 and 12 are views showing a sixth embodiment of the present invention. FIG. 11 is a sectional view showing a manufacturing process. FIG. 12 is a view showing a structure of a micro device formed by the process of FIG. Yes, (A) is a plan view, and (B) is an AA cross-sectional view of (A).
[0095]
First, a manufacturing process is demonstrated based on FIG.
In (A), after an oxide film 701 is formed on the main surface of the silicon substrate 700 by a thermal oxidation method, the oxide film 701 is patterned by a dry etching method to form an opening 702.
[0096]
In (B), using the oxide film 701 of the structure as a mask, the silicon substrate 700 is trench-etched from the opening 702 by a dry etching technique to form a groove 703, and then oxidized by etching with hydrofluoric acid. The film 701 is removed.
[0097]
In (C), a silicon nitride film 704 is formed on the main surface of the structure by a low pressure CVD method.
[0098]
In (D), an oxide film 705 is formed on the main surface of the structure by a normal pressure CVD method. At this time, the inside of the groove 703 is not completely filled, and a tunnel 706 is formed. The tunnel 706 is not limited to a completely conductive hole, but may be in a state where the oxide film 705 is deposited in a sponge shape, that is, a so-called “soot” is contained. .
[0099]
In (E), an opening 707 that penetrates the oxide film 705 of the structure and reaches the silicon nitride film 704 is formed by a dry etching technique.
[0100]
In (F), a polycrystalline silicon film 708 is formed on the main surface of the structure by a low pressure CVD method and patterned.
[0101]
In (G), an aluminum film is formed on the main surface of the structure by a sputtering deposition technique, and an aluminum electrode 709 is formed by a dry etching technique.
[0102]
In (H), the above structure is immersed in a PAD opening solution that is less corrosive to aluminum, and the oxide film 705 is sacrificial etched so that the main surface of the silicon substrate 700 is self-supported with a slight gap 710. A body 711 is obtained. Note that a portion that fills the opening 707 of the polycrystalline silicon film 708 becomes an anchor portion 712 of the self-standing structure 711.
[0103]
In the plan view and the cross-sectional view shown in FIG. 12, 730 is a weight, 731 is a comb electrode provided on the weight 730, 732 is a comb electrode of a fixed pole, and 733 is a beam connecting the weight 730 and the anchor portion 712. . Under-etching of the oxide film 705 directly under the weight 730 is achieved very rapidly as the etching solution quickly enters from the tunnel 706. Therefore, in the present embodiment, no etching hole is provided as in the first embodiment.
[0104]
As described above, in the sixth embodiment, a groove is formed in the silicon substrate 700 itself. Therefore, since a groove for forming a tunnel can be formed deeply, a tunnel having a large cross-sectional area can be formed. Therefore, the etching solution can be guided efficiently, and the sacrificial etching time can be further shortened.
[0105]
Other operational effects and application examples are the same as those in the first embodiment.
Further, the second to fourth embodiments and this embodiment can be combined.
[0106]
In the above description of the fifth and sixth embodiments, specific examples have been described. However, the present invention is not limited to these numerical values, wordings, or drawings, and various micro devices can be manufactured. Applicable to the method. This will be described below.
[0107]
In the fifth and sixth embodiments, the planar pattern of the grooves formed in the structure film or substrate immediately below the sacrificial layer for forming a tunnel immediately below the sacrificial layer may be any dot shape, stripe shape, mesh shape, or the like. It may be a pattern, and the cross-sectional shape may not penetrate the structural film, and may reach the underlying structural film or the inside of the support substrate.
[0108]
Further, when the tunnel directly under the sacrificial layer is formed in a stripe shape, the unevenness is transferred to the film constituting the structure, so that it is formed in a corrugated tin plate shape, and therefore the mechanical strength can be controlled. For example, if the direction is the same as the direction of the beam, the spring strength of the beam can be increased, and if the direction is perpendicular to the direction of the beam, the spring strength can be decreased. By reducing the spring strength, the internal stress of the structure can be relaxed.
[0109]
In addition, the combination of the structure material / sacrificial layer material / sacrificial etchant has been described as an example of a combination of polycrystalline or single crystal silicon / oxide film / PAD opening liquid, but is not limited to these, for example, The present invention can also be applied to combinations of other materials such as glass / aluminum / hydrochloric acid. Further, although wet sacrificial etching has been described as an example, the present invention is not limited to this, and dry sacrificial etching may be used.
[0110]
In addition, as a film formation method, a specific method such as CVD, thermal oxidation, or vacuum deposition has been described as an example. However, the present invention is not limited thereto, and other film formation methods may be used.
The silicon nitride films 602 and 704 are provided for electrical insulation between the electrodes, and other insulating materials may be used. In some cases, it may be omitted.
[0111]
Further, the order of the steps of forming the electrode after forming the opening reaching the sacrificial layer has been described as an example, but conversely, the opening reaching the sacrificial layer may be formed after forming the electrode. In particular, when the thickness of the self-supporting structure is thick, the latter is preferable.
[0112]
Further, although no circuit is described, the circuit may be formed on the same substrate. In this case, the circuit portion may be protected with a protective film such as a plasma silicon nitride film during the sacrificial etching. In some cases, a structure protected by a resist may be used.
Moreover, although the example which does not provide an etching hole in the site | part of a large area like a weight part was demonstrated, of course, it may exist.
[0113]
In the fifth embodiment, the oxide film 601 is provided as a stress relaxation layer of the silicon nitride film 602 and may be omitted in some cases.
[0114]
In the sixth embodiment, an oxide film may be formed as a stress relaxation layer between the silicon nitride film 704 and the silicon substrate 700.
[0115]
As a structural film or substrate immediately below the sacrificial layer in which a trench for forming a tunnel is formed immediately below the sacrificial layer, a plasma silicon nitride film is used as an example in the fifth embodiment, and a silicon substrate is used as an example in the sixth embodiment. However, the present invention is not limited to these, and any material that has a certain selection ratio at the time of sacrificial etching and therefore remains without being removed may be used. For example, a wiring material such as aluminum or the like Polycrystalline silicon or the like can also be used.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view showing a manufacturing process in a first embodiment of the present invention.
2A and 2B are diagrams illustrating a structure of a micro device formed by the process of FIG. 1, in which FIG. 2A is a plan view, and FIG. 2B is a cross-sectional view taken along line AA in FIG.
FIG. 3 is a sectional view showing a manufacturing process in the second embodiment of the present invention.
4A and 4B are diagrams illustrating a structure of a micro device formed by the process of FIG. 3, in which FIG. 4A is a plan view, and FIG. 4B is a cross-sectional view taken along line AA in FIG.
FIG. 5 is a cross-sectional view showing a part of the manufacturing process in the third embodiment of the present invention.
FIG. 6 is a cross-sectional view showing another part of the manufacturing process in the third embodiment of the present invention.
FIG. 7 is a sectional view showing a manufacturing process in the fourth embodiment of the present invention.
8A and 8B are diagrams illustrating a structure of a micro device formed by the process of FIG. 7, in which FIG. 8A is a plan view and FIG. 8B is a cross-sectional view taken along line AA in FIG.
FIG. 9 is a sectional view showing a manufacturing process in the fifth embodiment of the invention.
10A and 10B are diagrams illustrating a structure of a micro device formed by the process of FIG. 9, in which FIG. 10A is a plan view, and FIG. 10B is a cross-sectional view taken along line AA in FIG.
FIG. 11 is a sectional view showing a manufacturing process in the sixth embodiment of the invention.
12A and 12B are diagrams illustrating a structure of a micro device formed by the process of FIG. 11, in which FIG. 12A is a plan view, and FIG. 12B is a cross-sectional view taken along line AA in FIG.
FIG. 13 is a cross-sectional view showing a manufacturing process in the prior art.
14A and 14B are diagrams illustrating a structure of a micro device formed by the process of FIG. 13, in which FIG. 14A is a plan view, and FIG. 14B is a cross-sectional view taken along line AA in FIG.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 100 ... Silicon substrate 101 ... Oxide film 102 ... Silicon nitride film
DESCRIPTION OF SYMBOLS 103 ... Oxide film 104 ... Opening part 105 ... Polycrystalline silicon film
106 ... Electrode 110 ... Structure 111 ... Anchor part
112 ... Gap 120 ... Weight 121 ... Etching hole
122 ... Comb electrode provided on weight 120 123 ... Comb electrode of fixed pole
124 ... Beam
DESCRIPTION OF SYMBOLS 200 ... Silicon substrate 201 ... Oxide film 202 ... Silicon nitride film
203 ... oxide film 204 ... groove 205 ... oxide film
206 ... Tunnel 207 ... Opening 208 ... Polycrystalline silicon film
209 ... Aluminum electrode 210 ... Gap 211 ... Structure
212 ... Anchor 230 ... Weight
231 ... Comb electrode provided on the weight 230 232 ... Comb electrode of a fixed pole
233 ... Beam
300 ... Silicon substrate 301 ... Oxide film 302 ... Silicon nitride film
303 ... oxide film 304 ... groove 305 ... oxide film
306 ... Tunnel 307 ... Opening 308 ... Polycrystalline silicon film
309 ... Aluminum electrode 310 ... Gap 311 ... Structure
312 ... Anchor 330 ... Weight
331: Comb electrode provided on weight 330 332: Comb electrode of fixed pole
333 ... Beam 350 ... SOG (spin-on-glass) film
400 ... Silicon substrate 401 ... Oxide film 402 ... Silicon nitride film
403 ... Oxide film 404 ... Groove 405 ... Oxide film
406 ... Tunnel 407 ... Opening 408 ... Polycrystalline silicon film
410 ... Gap 411 ... Structure 460 ... Gap
461 ... Microshell 462 ... Cavity 470 ... Oxide film
471 ... Groove 472 ... Oxide film 473 ... Tunnel
480 ... opening 481 ... opening 482 ... opening
490 ... polycrystalline silicon film
500 ... first silicon substrate 501 ... oxide film
502 ... groove 503 ... oxide film 504 ... tunnel
505 ... Polycrystalline silicon film 506 ... Second silicon substrate
507 ... SOI layer 508 ... Opening 509 ... Aluminum electrode
510 ... Gap 511 ... Structure 512 ... Anchor part
513 ... convex part 530 ... weight
531 ... Comb electrode provided on the weight 530 532 ... Comb electrode of a fixed pole
533 ... Beam
600 ... Silicon substrate 601 ... Oxide film 602 ... Silicon nitride film
603 ... Silicon nitride film 604 ... Groove 605 ... Oxide film
606 ... Tunnel 607 ... Opening 608 ... Polycrystalline silicon film
609 ... Aluminum electrode 610 ... Gap 611 ... Structure
612 ... Anchor 630 ... Weight
631 ... Comb electrode provided on weight 630 632 ... Comb electrode of fixed pole
633 ... Beam 640 ... Projection
700 ... Silicon substrate 701 ... Oxide film 702 ... Opening
703 ... Groove 704 ... Silicon nitride film
705 ... Oxide film 706 ... Tunnel 707 ... Opening
708 ... polycrystalline silicon film 709 ... aluminum electrode 710 ... gap
711 ... Structure 712 ... Anchor portion 730 ... Weight
731 ... Comb electrode provided on the weight 730 732 ... Comb electrode of a fixed pole
733 ... Beam

Claims (10)

基板の主面に第1の犠牲層を成膜する工程と、
前記第1の犠牲層に溝を形成する工程と、
前記溝内部を含む前記第1の犠牲層上に第2の犠牲層を成膜し孔の状態または犠牲層自身がスポンジ状に堆積された状態に形成され、エッチング時にエッチング液を犠牲層内部に浸透させるためのトンネルが前記溝内部に形成された前記第2の犠牲層を形成する工程と、
前記第2の犠牲層上に構造体を形成する工程と、
前記第1の犠牲層および前記第2の犠牲層をエッチングし、前記構造体の下部に空洞領域を形成する工程と、
を有することを特徴とする微小装置の製造方法。
Forming a first sacrificial layer on the main surface of the substrate;
Forming a groove in the first sacrificial layer;
The second sacrificial layer is deposited on the first sacrificial layer including the inside of the groove, condition or sacrificial layer itself hole is formed in a state of being deposited on the sponge, the internal sacrificial layer etchant during etching a step of tunnels for the penetration to form the second sacrificial layer formed inside the groove, the
Forming a structure on the second sacrificial layer;
Etching the first sacrificial layer and the second sacrificial layer to form a cavity region under the structure;
A method for manufacturing a microdevice, comprising:
請求項1に記載の微小装置の製造方法であって、
前記構造体を形成する工程の前に、前記第2の犠牲層の主面を平坦化する工程を有することを特徴とする微小装置の製造方法。
A method of manufacturing a microdevice according to claim 1,
A method of manufacturing a microdevice, comprising a step of planarizing a main surface of the second sacrificial layer before the step of forming the structure.
構造体となる基板の裏面に第1の犠牲層を成膜する工程と、
前記第1の犠牲層に溝を形成する工程と、
前記溝内部を含む前記第1の犠牲層上に第2の犠牲層を成膜し孔の状態または犠牲層自身がスポンジ状に堆積された状態に形成され、エッチング時にエッチング液を犠牲層内部に浸透させるためのトンネルが前記溝内部に形成された前記第2の犠牲層を形成する工程と、
前記第2の犠牲層の面に支持基板を接合する工程と、
前記第1の犠牲層および前記第2の犠牲層をエッチングし、前記構造体と前記支持基板との間に空洞領域を形成する工程と、
を有することを特徴とする微小装置の製造方法。
Forming a first sacrificial layer on the back surface of the substrate to be a structure;
Forming a groove in the first sacrificial layer;
The second sacrificial layer is deposited on the first sacrificial layer including the inside of the groove, condition or sacrificial layer itself hole is formed in a state of being deposited on the sponge, the internal sacrificial layer etchant during etching a step of tunnels for the penetration to form the second sacrificial layer formed inside the groove, the
Bonding a support substrate to the surface of the second sacrificial layer;
Etching the first sacrificial layer and the second sacrificial layer to form a cavity region between the structure and the support substrate ;
A method for manufacturing a microdevice, comprising:
前記第2の犠牲層の内部のトンネルが、前記エッチングにより除去される領域の一部に形成されていることを特徴とする請求項1乃至請求項3の何れかに記載の微小装置の製造方法。  4. The method for manufacturing a microdevice according to claim 1, wherein a tunnel inside the second sacrificial layer is formed in a part of a region to be removed by the etching. . 基板主面に溝を形成する工程と、
前記溝内部を含む前記基板主面上に犠牲層を成膜し孔の状態または犠牲層自身がスポンジ状に堆積された状態に形成され、エッチング時にエッチング液を犠牲層内部に浸透させるためのトンネルが前記溝内部に形成された前記犠牲層を形成する工程と、
前記犠牲層上に構造体を形成する工程と、
前記犠牲層をエッチングし、前記構造体の下部に空洞領域を形成する工程と、
を有することを特徴とする微小装置の製造方法。
Forming a groove on the main surface of the substrate;
A sacrificial layer is formed on the main surface of the substrate including the inside of the groove, and is formed in a state of holes or a state where the sacrificial layer itself is deposited in a sponge shape, so that an etching solution can penetrate into the sacrificial layer during etching. Forming the sacrificial layer in which a tunnel is formed within the trench ;
Forming a structure on the sacrificial layer;
Etching the sacrificial layer to form a cavity region below the structure;
A method for manufacturing a microdevice, comprising:
基板主面に犠牲層のエッチング時に除去されない構造膜を形成する工程と、
前記構造膜にエッチングによって溝を形成する工程と、
前記溝内部を含む前記構造膜上に犠牲層を成膜し孔の状態または犠牲層自身がスポンジ状に堆積された状態に形成され、エッチング時にエッチング液を犠牲層内部に浸透させるためのトンネルが前記溝内部に形成された前記犠牲層を形成する工程と、
前記犠牲層上に構造体を形成する工程と、
前記犠牲層をエッチングし、前記構造体の下部に空洞領域を形成する工程と、
を有することを特徴とする微小装置の製造方法。
Forming a structural film that is not removed during etching of the sacrificial layer on the main surface of the substrate;
Forming a groove in the structure film by etching;
A tunnel for forming a sacrificial layer on the structural film including the inside of the groove and forming a hole or a sacrificial layer deposited in a sponge shape so that an etching solution can penetrate into the sacrificial layer during etching. Forming the sacrificial layer formed inside the groove ;
Forming a structure on the sacrificial layer;
Etching the sacrificial layer to form a cavity region below the structure;
A method for manufacturing a microdevice, comprising:
請求項5または請求項6に記載の微小装置の製造方法であって、
前記構造体を形成する工程の前に、前記犠牲層の主面を平坦化する工程を有することを特徴とする微小装置の製造方法。
A method of manufacturing a microdevice according to claim 5 or 6,
A method of manufacturing a microdevice, comprising a step of planarizing a main surface of the sacrificial layer before the step of forming the structure.
構造体となる基板の裏面に溝を形成する工程と、
前記溝内部を含む基板裏面上に犠牲層を成膜し孔の状態または犠牲層自身がスポンジ状に堆積された状態に形成され、エッチング時にエッチング液を犠牲層内部に浸透させるためのトンネルが前記溝内部に形成された前記犠牲層を形成する工程と、
前記犠牲層の面に支持基板を接合する工程と、
前記犠牲層をエッチングし、前記構造体と前記支持基板との間に空洞領域を形成する工程と、
を有することを特徴とする微小装置の製造方法。
Forming a groove on the back surface of the substrate to be a structure;
Forming a sacrificial layer on the substrate rear surface including the inside the grooves, the state or sacrificial layer itself hole is formed in a state of being deposited on the sponge, the tunnel for impregnating the etchant within the sacrificial layer during etching Forming the sacrificial layer formed in the groove ;
Bonding a support substrate to the surface of the sacrificial layer;
Etching the sacrificial layer to form a cavity region between the structure and the support substrate ;
A method for manufacturing a microdevice, comprising:
構造体となる基板の裏面に犠牲層のエッチング時に除去されない構造膜を成膜する工程と、
前記構造膜にエッチングによって溝を形成する工程と、
前記溝内部を含む前記構造膜上に犠牲層を成膜し孔の状態または犠牲層自身がスポンジ状に堆積された状態に形成され、エッチング時にエッチング液を犠牲層内部に浸透させるためのトンネルが前記溝内部に形成された前記犠牲層を形成する工程と、
前記犠牲層の面に支持基板を接合する工程と、
前記犠牲層をエッチングし、前記構造体と前記支持基板との間に空洞領域を形成する工程と、
を有することを特徴とする微小装置の製造方法。
Forming a structure film that is not removed when the sacrificial layer is etched on the back surface of the substrate to be a structure;
Forming a groove in the structure film by etching;
A tunnel for forming a sacrificial layer on the structural film including the inside of the groove and forming a hole or a sacrificial layer deposited in a sponge shape so that an etching solution can penetrate into the sacrificial layer during etching. Forming the sacrificial layer formed inside the groove ;
Bonding a support substrate to the surface of the sacrificial layer;
Etching the sacrificial layer to form a cavity region between the structure and the support substrate ;
A method for manufacturing a microdevice, comprising:
前記溝が形成される第1の犠牲層上または前記基板主面上または前記構造膜上または基板裏面上における前記トンネルの平面形状パターンを、形成される構造体の平面形状パターンに応じて設定することにより、前記構造体の力学的強度を制御することを特徴とする請求項1乃至請求項9の何れかに記載の微小装置の製造方法。A planar shape pattern of the tunnel on the first sacrificial layer in which the groove is formed, the main surface of the substrate, the structural film, or the back surface of the tunnel is set according to the planar shape pattern of the structure to be formed. The method of manufacturing a micro device according to claim 1, wherein the mechanical strength of the structure is controlled.
JP22589698A 1998-08-10 1998-08-10 Manufacturing method of micro device Expired - Fee Related JP4081868B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22589698A JP4081868B2 (en) 1998-08-10 1998-08-10 Manufacturing method of micro device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22589698A JP4081868B2 (en) 1998-08-10 1998-08-10 Manufacturing method of micro device

Publications (2)

Publication Number Publication Date
JP2000058866A JP2000058866A (en) 2000-02-25
JP4081868B2 true JP4081868B2 (en) 2008-04-30

Family

ID=16836589

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22589698A Expired - Fee Related JP4081868B2 (en) 1998-08-10 1998-08-10 Manufacturing method of micro device

Country Status (1)

Country Link
JP (1) JP4081868B2 (en)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4791766B2 (en) * 2005-05-30 2011-10-12 株式会社東芝 Semiconductor device using MEMS technology
US7528529B2 (en) 2005-10-17 2009-05-05 Semiconductor Energy Laboratory Co., Ltd. Micro electro mechanical system, semiconductor device, and manufacturing method thereof
US8043950B2 (en) 2005-10-26 2011-10-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP5276785B2 (en) * 2005-10-26 2013-08-28 株式会社半導体エネルギー研究所 Semiconductor device
JP4857718B2 (en) * 2005-11-09 2012-01-18 ソニー株式会社 Micromachine mixed electronic circuit device and method for manufacturing micromachine mixed electronic circuit device
FR2925888A1 (en) * 2007-12-27 2009-07-03 Commissariat Energie Atomique DEVICE WITH PRE-FREEZED STRUCTURE
JP5973792B2 (en) * 2012-05-31 2016-08-23 新日本無線株式会社 Manufacturing method of MEMS element
JP6269113B2 (en) * 2014-02-03 2018-01-31 セイコーエプソン株式会社 MEMS device and manufacturing method thereof
JP2015145037A (en) * 2014-02-03 2015-08-13 セイコーエプソン株式会社 Mems element and method for manufacturing the same
JP2015145036A (en) * 2014-02-03 2015-08-13 セイコーエプソン株式会社 Mems element and method for manufacturing the same
DE102015102300A1 (en) * 2015-02-18 2016-08-18 Osram Opto Semiconductors Gmbh Method for producing an electronic component

Also Published As

Publication number Publication date
JP2000058866A (en) 2000-02-25

Similar Documents

Publication Publication Date Title
JP4603740B2 (en) Precision mechanical structural element and manufacturing method thereof
JP5316479B2 (en) Manufacturing method of semiconductor dynamic quantity sensor and semiconductor dynamic quantity sensor
US6428713B1 (en) MEMS sensor structure and microfabrication process therefor
US9458009B2 (en) Semiconductor devices and methods of forming thereof
JPH05304303A (en) Acceleration sensor and manufacture thereof
JP2006205352A (en) Method for manufacturing mems structure
US20130020718A1 (en) MEMS Devices and Methods of Forming Same
JP4081868B2 (en) Manufacturing method of micro device
JP2014517912A (en) Electrodes defined by out-of-plane spacers
EP1433199B1 (en) Method for forming a cavity structure in an soi substrate and cavity structure formed in an soi substrate
JP3638290B2 (en) Semiconductor dynamic sensor
JP2000155030A (en) Manufacture of angular velocity sensor
KR20140091574A (en) Method of forming wide trenches using a sacrificial silicon slab
CN112512958B (en) Method for manufacturing etch stop layer and MEMS sensor including etch stop layer
JP4032476B2 (en) Manufacturing method of micro device
JPH0472190B2 (en)
JPH11186567A (en) Manufacture of semiconductor mechanical quantity sensor
JP4122572B2 (en) Manufacturing method of semiconductor dynamic quantity sensor
JP2003156509A (en) Semiconductor accelerometer and method of manufacturing the same
JP3725059B2 (en) Semiconductor dynamic quantity sensor
JP3725078B2 (en) Manufacturing method of semiconductor dynamic quantity sensor
JP2003101034A (en) Piezo-resistance device and method of manufacturing the same
JP3424550B2 (en) Method of manufacturing semiconductor dynamic quantity sensor
JP3580285B2 (en) Manufacturing method of semiconductor dynamic quantity sensor
JPH1151966A (en) Semiconductor acceleration sensor and manufacture thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050126

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070424

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070622

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20070622

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071120

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071218

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080122

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080204

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110222

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees