JP2870242B2 - Competitive synchronization protection circuit - Google Patents
Competitive synchronization protection circuitInfo
- Publication number
- JP2870242B2 JP2870242B2 JP3222385A JP22238591A JP2870242B2 JP 2870242 B2 JP2870242 B2 JP 2870242B2 JP 3222385 A JP3222385 A JP 3222385A JP 22238591 A JP22238591 A JP 22238591A JP 2870242 B2 JP2870242 B2 JP 2870242B2
- Authority
- JP
- Japan
- Prior art keywords
- counter
- protection
- pulse
- circuit
- synchronization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明はディジタル伝送装置用の
競合形同期保護回路に関し、特にディジタル伝送方式に
おけるフレーム同期を行う競合形同期保護回路に関する
ものである。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a contention-type synchronization protection circuit for a digital transmission apparatus, and more particularly to a contention-type synchronization protection circuit for performing frame synchronization in a digital transmission system.
【0002】[0002]
【従来の技術】従来のこの種競合形同期保護回路は、図
2に示すように、不一致パルスaをカウントアップする
前方保護カウンタ3と、一致パルスbをカウントアップ
する前方保護カウンタ9及び後方保護カウンタ10の3
つの保護カウンタにより構成されている。2. Description of the Related Art As shown in FIG. 2, a conventional synchronous protection circuit of this kind comprises a front protection counter 3 for counting up a mismatch pulse a, a front protection counter 9 for counting up a match pulse b, and a rear protection counter. Counter 10-3
It consists of two protection counters.
【0003】この場合、前方保護カウンタ3は不一致パ
ルスaによる同期外れ用とし、前方保護カウンタ9及び
後方保護カウンタ10は一致パルスbによる同期用とし
て使用される。そして、前方保護カウンタ3の出力信号
はSR形フリップフロップ(FF)7のリセット信号と
して入力され、後方保護カウンタ10の出力信号はその
フリップフロップ7のセット信号として入力されてお
り、このフリップフロップ7よりハンティングパルスc
を出力することにより、ディジタル伝送のフレーム同期
方式において同期外れが同期検出回路(図示せず)で検
出されたとき、フレーム同期引込み動作を行うものとな
っている。なお、図2中1及び2は同期検出回路から各
々の不一致パルスa,一致パルスbが入力される入力端
子であり、6はORゲート、8はハンティングパルス出
力端子、11はANDゲートである。In this case, the forward protection counter 3 is used for synchronization loss due to the non-coincidence pulse a, and the front protection counter 9 and the rear protection counter 10 are used for synchronization using the coincidence pulse b. The output signal of the front protection counter 3 is input as a reset signal of the SR flip-flop (FF) 7, and the output signal of the rear protection counter 10 is input as a set signal of the flip-flop 7. More hunting pulse c
Is output, a frame synchronization pull-in operation is performed when an out-of-synchronization is detected by a synchronization detection circuit (not shown) in the frame synchronization method of digital transmission. In FIG. 2, reference numerals 1 and 2 denote input terminals to which the non-coincidence pulse a and the coincidence pulse b are input from the synchronization detection circuit, 6 denotes an OR gate, 8 denotes a hunting pulse output terminal, and 11 denotes an AND gate.
【0004】[0004]
【発明が解決しようとする課題】上述した従来の競合形
同期保護回路では、3つのカウンタ回路を有している
が、LSI設計においてカウンタ回路の実現には多くの
セル数を必要とし、LSIの集積度に対し制限を与える
とともに、回路規模を増加させるという欠点があった。Although the above-mentioned conventional synchronous protection circuit has three counter circuits, the realization of the counter circuit in LSI design requires a large number of cells. There are drawbacks that limit the degree of integration and increase the circuit scale.
【0005】[0005]
【課題を解決するための手段】前述の課題を解決するた
め、本発明はつぎの手段により構成するものとなってい
る。すなわち、前述の競合形同期保護回路において、同
期検出回路からの一致パルス信号と不一致パルス信号を
入力とし、その一致パルスによる前方/後方保護カウン
タと、不一致パルスによる前方保護カウンタと、一致パ
ルスによる前方/後方保護カウンタをハンティングパル
スを利用して前方保護用または後方保護用としてのカウ
ンタに用途を切り換えるセレクタ回路を備えたものであ
る。To solve the above-mentioned problems, the present invention is constituted by the following means. That is, in the above-mentioned competitive synchronization protection circuit, the coincidence pulse signal and the non-coincidence pulse signal from the synchronization detection circuit are input, and the front / rear protection counter by the coincidence pulse, the front protection counter by the non-coincidence pulse, and the front protection counter by the coincidence pulse. And a selector circuit for switching the use of the rear / back protection counter to a counter for front protection or rear protection using a hunting pulse.
【0006】[0006]
【作用】したがって、フレーム同期中の前方/後方保護
カウンタをハンティングパルスを利用しセレクタ回路に
て切り換えて使い分けることができる。Therefore, the front / rear protection counter during frame synchronization can be selectively used by switching with a selector circuit using a hunting pulse.
【0007】[0007]
【実施例】次に本発明について図面を参照して説明す
る。図1は本発明による競合形同期保護回路の一実施例
を示すブロック図である。この実施例において図2に示
した従来例のものと異なる点は、不一致パルスaによる
前方保護カウンタ3と、一致パルスbによる前方/後方
保護カウンタ4を設け、これら両カウンタ3,4からの
出力を受けてSR形フリップフロップ(FF)7より作
成されるハンティングパルスcを利用することにより、
前方/後方保護カウンタ4を、セレクタ回路5にて前方
用,後方用に切り換えるように構成したことである。な
お、図中同一符号は同一または相当部分を示している。DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, the present invention will be described with reference to the drawings. FIG. 1 is a block diagram showing one embodiment of a contention-type synchronization protection circuit according to the present invention. This embodiment is different from the conventional example shown in FIG. 2 in that a front protection counter 3 using a mismatch pulse a and a front / rear protection counter 4 using a match pulse b are provided. By using the hunting pulse c generated by the SR type flip-flop (FF) 7
The front / rear protection counter 4 is configured to be switched between forward and rear by a selector circuit 5. The same reference numerals in the drawings indicate the same or corresponding parts.
【0008】このように構成された同期保護回路におい
て、不一致パルス入力端子1に不一致パルスaが入力す
ると、前方保護カウンタ3はカウントアップされ、定め
られた値になるとリセット信号を出力する。また、同様
に一致パルス入力端子2に一致パルスbが入力すると、
前方/後方保護カウンタ4はカウントアップされ、定め
られた値になるとセット信号を出力する。そしてこれら
の出力信号はSR形フリップフロップ(FF)7に入力
されるとともに、ORゲート6からはリセット信号とし
て前方保護カウンタ3と前方/後方保護カウンタ4に入
力される。In the synchronous protection circuit configured as described above, when a mismatch pulse a is input to the mismatch pulse input terminal 1, the front protection counter 3 counts up and outputs a reset signal when it reaches a predetermined value. Similarly, when the coincidence pulse b is input to the coincidence pulse input terminal 2,
The front / rear protection counter 4 counts up and outputs a set signal when it reaches a predetermined value. These output signals are input to an SR-type flip-flop (FF) 7 and also input from the OR gate 6 to the front protection counter 3 and the front / rear protection counter 4 as reset signals.
【0009】これにより、SR形フリップフロップ7か
らはハンティングパルスcが出力されてセレクタ回路5
に入力される。従って、セレクタ回路5はハンティング
パルス有(同期外れ)の時、前方/後方保護カウンタ4
を前方保護カウンタにし、ハンティングパルス無(同期
中)の時、後方保護カウンタに切り換えることができ
る。As a result, the hunting pulse c is output from the SR flip-flop 7 and the selector circuit 5
Is input to Accordingly, when the hunting pulse is present (out of synchronization), the selector circuit 5 outputs the forward / backward protection counter 4.
Can be switched to a rear protection counter when there is no hunting pulse (during synchronization).
【0010】[0010]
【発明の効果】以上説明したように本発明は、フレーム
同期中の前方/後方保護カウンタをハンティングパルス
を利用しセレクタにて切り換えて使い分けることによ
り、従来例のものに比べてカウンタ回路を削減できるの
で、競合形同期保護回路の回路規模を縮小でき、LSI
の高集積度化が図れる効果がある。As described above, according to the present invention, the counter circuit can be reduced as compared with the conventional example by selectively using the forward / backward protection counter during frame synchronization by switching with a selector using a hunting pulse. Therefore, the circuit size of the competitive synchronization protection circuit can be reduced, and the LSI
This has the effect of increasing the degree of integration.
【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.
【図2】従来技術の一例を示すブロック図である。FIG. 2 is a block diagram illustrating an example of a conventional technique.
1 不一致パルス入力端子 2 一致パルス入力端子 3 前方保護カウンタ 4 前方/後方保護カウンタ 5 セレクタ回路 6 ORゲート 7 SR形フリップフロップ(FF) 8 ハンティングパルス出力端子 DESCRIPTION OF SYMBOLS 1 Unmatched pulse input terminal 2 Matched pulse input terminal 3 Forward protection counter 4 Forward / backward protection counter 5 Selector circuit 6 OR gate 7 SR type flip-flop (FF) 8 Hunting pulse output terminal
Claims (1)
期を行う競合形同期保護回路において、 同期検出回路からの一致パルス信号と不一致パルス信号
を入力とし、その一致パルスをカウントアップする前方
/後方保護カウンタと、前記不一致パルスをカウントア
ップする前方保護カウンタと、これら前方/後方保護カ
ウンタ,前方保護カウンタからの両出力信号よりハンテ
ィングパルスを作成するハンティングパルス作成手段
と、前方/後方保護カウンタを前記ハンティングパルス
を利用して前方保護用または後方保護用としてのカウン
タに用途を切り換えるセレクタ回路を備えたことを特徴
とする競合形同期保護回路。1. A contention type synchronous protection circuit for performing frame synchronization in a digital transmission system, comprising: a coincidence pulse signal and a non-coincidence pulse signal from a synchronization detection circuit as inputs; A forward protection counter for counting up the non-coincidence pulse, hunting pulse generating means for generating a hunting pulse from the output signals from the front / rear protection counter and the front protection counter, and a hunting pulse for the front / rear protection counter And a selector circuit for switching the application to a counter for forward protection or a counter for backward protection.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3222385A JP2870242B2 (en) | 1991-08-08 | 1991-08-08 | Competitive synchronization protection circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3222385A JP2870242B2 (en) | 1991-08-08 | 1991-08-08 | Competitive synchronization protection circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0548596A JPH0548596A (en) | 1993-02-26 |
JP2870242B2 true JP2870242B2 (en) | 1999-03-17 |
Family
ID=16781533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3222385A Expired - Lifetime JP2870242B2 (en) | 1991-08-08 | 1991-08-08 | Competitive synchronization protection circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2870242B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9083156B2 (en) * | 2013-02-15 | 2015-07-14 | Federal-Mogul Ignition Company | Electrode core material for spark plugs |
-
1991
- 1991-08-08 JP JP3222385A patent/JP2870242B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0548596A (en) | 1993-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4119910A (en) | Method and apparatus for detecting whether phase difference between two signals is constant | |
JP2870242B2 (en) | Competitive synchronization protection circuit | |
JP3320469B2 (en) | Data processing circuit layout | |
JPS62245833A (en) | Protecting stage number switching circuit | |
JP2625249B2 (en) | Frame detection circuit | |
US3108226A (en) | Electrical pulse-counting devices | |
JP2712465B2 (en) | Clock selection circuit | |
JP2586712B2 (en) | Asynchronous signal selection circuit | |
JPH01261939A (en) | Multiframe synchronizing device | |
JPS63116537A (en) | Synchronization protecting circuit | |
JP2580641B2 (en) | Block synchronization circuit | |
JP2973882B2 (en) | Frame synchronization protection circuit | |
JPH05207006A (en) | Frame synchronizing counter | |
JP2702324B2 (en) | Frame synchronization detection circuit | |
JPH01213074A (en) | Synchronous clamp circuit | |
JPS6076808A (en) | Clock shaping circuit | |
JPS62216446A (en) | Frame synchronism protecting system | |
JPH01228337A (en) | Frame synchronism protecting circuit | |
JPH0548597A (en) | Frame synchronizer | |
JPH04343188A (en) | Arithmetic result switching system in control system | |
JPH01286620A (en) | N-ary counter circuit | |
JPH0333962A (en) | Serial interface circuit | |
JPS62213337A (en) | Frame synchronizing protection system | |
JPH0568030A (en) | Synchronizing circuit | |
JPH01206741A (en) | Parallel synchronizing channel switching circuit |