JP2022508985A - シフトレジスタ、ゲート駆動回路、表示装置および駆動方法 - Google Patents
シフトレジスタ、ゲート駆動回路、表示装置および駆動方法 Download PDFInfo
- Publication number
- JP2022508985A JP2022508985A JP2020561729A JP2020561729A JP2022508985A JP 2022508985 A JP2022508985 A JP 2022508985A JP 2020561729 A JP2020561729 A JP 2020561729A JP 2020561729 A JP2020561729 A JP 2020561729A JP 2022508985 A JP2022508985 A JP 2022508985A
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- pull
- control
- output
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 18
- 230000004044 response Effects 0.000 claims abstract description 19
- 238000001514 detection method Methods 0.000 claims description 285
- 230000002265 prevention Effects 0.000 claims description 58
- 239000003990 capacitor Substances 0.000 claims description 11
- 101100102583 Schizosaccharomyces pombe (strain 972 / ATCC 24843) vgl1 gene Proteins 0.000 description 31
- 102100023478 Transcription cofactor vestigial-like protein 1 Human genes 0.000 description 31
- 101100102598 Mus musculus Vgll2 gene Proteins 0.000 description 9
- 102100023477 Transcription cofactor vestigial-like protein 2 Human genes 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 230000009471 action Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 101100116382 Xenopus laevis ddx4 gene Proteins 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Logic Circuits (AREA)
- Shift Register Type Memory (AREA)
- Control Of El Displays (AREA)
Abstract
Description
本開示は、2018年11月29日に中国知識産権局に提出された中国特許出願No. 201811442460.4の優先権を主張し、当該特許出願のすべての内容を参照により本願に援用する。
狭額縁の表示装置は市場のトレンドであり、シフトレジスタの構造が複雑になりすぎると狭額縁の表示装置の実現に不利となる。
111 検出制御サブ回路
112 検出入力サブ回路
113 第1の記憶サブ回路
113 検出メモリ回路
114 検出リセットサブ回路
120 第2の入力回路
130 出力回路
131 カスケード出力サブ回路
132 走査信号出力サブ回路
140 プルダウン制御回路
141 入力サブ回路
142 入力サブ回路
143 制御サブ回路
150 第2のリセット回路
160 第1のリセット回路
Claims (26)
- 複数の信号入力端子、複数の入力制御端子、プルアップ制御端子に接続された複数の信号入力回路と、
複数のリセット制御端子、第1の電源端子、前記プルアップ制御端子に接続された複数のリセット回路と、
前記プルアップ制御端子、プルダウン制御端子、出力電源端子、出力クロック信号端子、出力信号端子に接続され、前記プルアップ制御端子箇所の電圧によって前記プルダウン制御端子の電圧を確定し、前記プルアップ制御端子の電圧に応じて、前記出力クロック信号端子から提供される信号を前記信号出力端子により出力し、前記プルダウン制御端子の電圧に応じて、前記出力電源端子から提供される信号を前記信号出力端子により出力するように配置される制御及び出力回路と、を含み、
前記シフトレジスタの動作サイクルは、時間的に重ならない複数の段階に分割され、各前記段階は少なくとも第1のサブ段階と第2のサブ段階を含み、
前記複数の信号入力回路は、前記複数の入力制御端子において相応する1つの信号に応じて、前記複数の段階における異なる段階の第1のサブ段階で、前記複数の信号入力端子において相応する1つから提供される信号を前記プルアップ制御端子へ印加するようにそれぞれ配置され、
前記複数のリセット回路は、前記複数のリセット制御端子において相応する1つの信号に応じて、前記複数の段階における異なる段階の第2のサブ段階で、前記第1の電源端子から提供される第1の電源信号を前記プルアップ制御端子へ印加するようにそれぞれ配置される
シフトレジスタ。 - 前記制御及び出力回路は、
前記プルアップ制御端子、前記プルダウン制御端子、前記第1の電源端子、プルダウン制御クロック端子に接続され、プルアップ制御端子箇所の電圧によって、第1の電源端子とプルダウン制御クロック端子のうちの一方から提供される信号をプルダウン制御端子へ印加するプルダウン制御回路と、
前記信号出力端子、前記出力電源端子、前記出力クロック信号端子、前記プルアップ制御端子、前記プルダウン制御端子に接続され、プルアップ制御端子の電圧に基づいて、出力クロック信号端子から提供される信号を信号出力端子により出力し、プルダウン制御端子の電圧に応じて、前記出力電源端子から提供される信号を前記信号出力端子により出力するように配置される出力回路と、を含む
請求項1に記載のシフトレジスタ。 - 前記シフトレジスタの動作サイクルは検出段階と表示段階に分割され、前記複数の信号入力回路は第1の入力回路と第2の入力回路を含み、前記複数の信号入力端子は第1の入力端子と第2の入力端子を含み、前記信号出力端子はカスケード出力端子と走査信号出力端子を含み、
前記第1の入力回路は、前記カスケード出力端子、検出トリガ端子、前記第1の入力端子、前記プルアップ制御端子に接続され、前記カスケード出力端子と前記検出トリガ端子が有効レベルを受信したことに応じて、前記検出段階の第1のサブ段階で、前記第1の入力端子から提供される信号を前記プルアップ制御端子へ印加するように配置され、
前記第2の入力回路は、表示トリガ端子、前記第2の入力端子、前記プルアップ制御端子に接続され、前記表示トリガ端子が有効レベルを受信したことに応じて、前記表示段階の第1のサブ段階で、前記第2の入力端子から提供される信号を前記プルアップ制御端子へ印加するように配置される
請求項2に記載のシフトレジスタ。 - 前記複数のリセット回路は第1のリセット回路と第2のリセット回路を含み、前記複数のリセット制御端子は第1のリセット制御端子と第2のリセット制御端子を含み、
前記第1のリセット回路は、前記第1のリセット制御端子、前記第1の電源端子、前記プルアップ制御端子に接続され、前記第1のリセット制御端子の電圧に応じて、前記検出段階の第2のサブ段階で、前記第1の電源信号を前記プルアップ制御端子に提供するように配置され、
前記第2のリセット回路は、前記第2のリセット制御端子、前記第1の電源端子、前記プルアップ制御端子に接続され、前記第2のリセット制御端子の電圧に応じて、前記表示段階の第2のサブ段階で、前記第1の電源信号を前記プルアップ制御端子に提供するように配置される
請求項3に記載のシフトレジスタ。 - 前記第1の入力回路は、
前記カスケード出力端子、前記検出トリガ端子、検出制御ノードに接続され、前記カスケード出力端子と前記検出トリガ端子のうちの一方が有効レベルを受信したことに応じて、前記カスケード出力端子と前記検出トリガ端子のうちの他方から提供される信号を前記検出制御ノードへ印加するように配置される検出制御サブ回路と、
前記検出制御ノード、前記第1の入力端子、前記プルアップ制御端子に接続され、前記検出制御ノードの有効レベルに応じて、前記第1の入力端子から提供される信号を前記プルアップ制御端子へ印加するように配置される検出入力サブ回路と、
前記検出制御ノード、前記第1の電源端子に接続され、前記検出制御ノード箇所の電圧を記憶するように配置される検出メモリサブ回路と、を含む
請求項4に記載のシフトレジスタ。 - 前記第1の入力回路は、
前記検出制御ノード、検出リセット端子、前記第1の電源端子に接続され、前記検出リセット端子の電圧に応じて、前記第1の電源信号を前記検出制御ノードに提供するように配置される検出リセットサブ回路をさらに含む
請求項5に記載のシフトレジスタ。 - 前記検出制御サブ回路は、制御電極が前記検出トリガ端子に接続され、第1の電極が前記カスケード出力端子に接続され、第2の電極が前記検出制御ノードに接続される検出制御トランジスタを含む
請求項5または6に記載のシフトレジスタ。 - 前記検出制御サブ回路は、制御電極が前記カスケード出力端子に接続され、第1の電極が前記検出トリガ端子に接続され、第2の電極が前記検出制御ノードに接続される検出制御トランジスタを含む
請求項5または6に記載のシフトレジスタ。 - 前記検出入力サブ回路は検出入力トランジスタとスイッチングトランジスタを含み、
前記検出入力トランジスタの制御電極が前記検出制御ノードに接続され、前記検出入力トランジスタの第1の電極が前記第1の入力端子に接続され、前記検出入力トランジスタの第2の電極が前記スイッチングトランジスタの第1の電極に接続され、
前記スイッチングトランジスタの制御電極が前記第1の入力端子に接続され、第2の電極が前記プルアップ制御端子に接続される
請求項5から8のいずれか1項に記載のシフトレジスタ。 - 前記検出入力サブ回路は、検出入力トランジスタ、スイッチングトランジスタ、検出リーク防止トランジスタを含み、
前記検出入力トランジスタの制御電極が前記検出制御ノードに接続され、前記検出入力トランジスタの第1の電極が前記第1の入力端子に接続され、前記検出入力トランジスタの第2の電極が前記スイッチングトランジスタの第1の電極に接続され、
前記スイッチングトランジスタの制御電極が検出クロック端子に接続され、第2の電極が前記検出リーク防止トランジスタの第1の電極に接続され、
前記検出リーク防止トランジスタの制御電極が前記検出クロック端子に接続され、前記第1の電極が中間リーク防止ノードに接続され、第2の電極が前記プルアップ制御端子に接続される
請求項5から8のいずれか1項に記載のシフトレジスタ。 - 前記検出リセットサブ回路は、制御電極が前記検出リセット端子に接続され、第1の電極が前記検出制御ノードに接続され、第2の電極が前記第1の電源端子に接続される検出リセットトランジスタを含む
請求項6に記載のシフトレジスタ。 - 前記プルダウン制御回路は、
前記プルダウン制御クロック端子とプルダウン制御端子に接続され、前記プルダウン制御クロック端子から提供される信号を前記プルアップ制御端子へ印加するように配置される少なくとも1つのプルダウン制御入力サブ回路と、
前記プルアップ制御端子、前記プルダウン制御端子、前記第1の電源端子に接続され、前記プルアップ制御端子箇所の電圧に基づいて、前記プルダウン制御端子の電圧を、前記第1の電源端子と前記プルダウン制御クロック端子のうちの一方から提供される電圧と確定するように配置される制御サブ回路と、を含む
請求項4から11のいずれか1項に記載のシフトレジスタ。 - 前記制御サブ回路は第1のプルダウン制御トランジスタと第2のプルダウン制御トランジスタを含み、
前記第1のプルダウン制御トランジスタの制御電極が前記プルアップ制御端子に接続され、第1の電極が前記プルダウン制御端子に接続され、第2の電極が前記第1の電源端子に接続され、
前記第2のプルダウン制御トランジスタの制御電極が前記プルダウン制御端子に接続され、第1の電極が前記プルアップ制御端子に接続され、第2の電極が前記第1の電源端子に接続される
請求項12に記載のシフトレジスタ。 - 前記制御サブ回路は、第1のプルダウン制御トランジスタ、第2のプルダウン制御トランジスタ、プルダウン制御リーク防止トランジスタを含み、
前記第1のプルダウン制御トランジスタの制御電極が前記プルアップ制御端子に接続され、第1の電極が前記プルダウン制御端子に接続され、第2の電極が前記第1の電源端子に接続され、
前記第2のプルダウン制御トランジスタの制御電極が前記プルダウン制御端子に接続され、第1の電極が前記プルアップ制御端子に接続され、第2の電極が前記プルダウン制御リーク防止トランジスタの第1の電極に接続され、
前記プルダウン制御リーク防止トランジスタの制御電極が前記プルダウン制御端子に接続され、前記プルダウン制御リーク防止トランジスタの第2の電極が前記第1の電源端子に接続される
請求項12に記載のシフトレジスタ。 - 前記プルダウン制御クロック端子は複数のプルダウン制御クロック端子を含み、前記複数のプルダウン制御クロック端子により異なる時間帯に有効信号を提供し、
前記プルダウン制御回路は複数の前記プルダウン制御入力サブ回路を含み、各前記プルダウン制御入力サブ回路が前記複数のプルダウン制御クロック端子のうちの1つと前記プルダウン制御端子に接続され、当該プルダウン制御クロック端子が有効信号を受信したことに応じて、当該プルダウン制御クロック端子から提供される信号を前記プルダウン制御端子へ印加するように配置される
請求項12から14のいずれか1項に記載のシフトレジスタ。 - 各前記プルダウン制御入力サブ回路はプルダウン制御入力トランジスタを含み、
前記プルダウン制御入力トランジスタの制御電極と第1の電極が前記複数のプルダウン制御クロック端子のうちの1つに接続され、第2の電極が前記プルダウン制御端子に接続される
請求項15に記載のシフトレジスタ。 - 前記出力電源端子は第2の電源端子と前記第1の電源端子を含み、
前記出力回路は、
前記カスケード出力端子、前記出力クロック信号端子、前記プルアップ制御端子、前記プルダウン制御端子、前記第1の電源端子に接続され、前記プルアップ制御端子の電圧に応じて、前記出力クロック信号端子から提供される信号を前記カスケード出力端子により出力し、前記プルダウン制御端子の電圧に応じて、前記第1の電源端子から提供される信号を前記カスケード出力端子により出力するように配置されるカスケード出力サブ回路と、
前記走査信号出力端子、前記出力クロック信号端子、前記プルアップ制御端子、前記プルダウン制御端子、前記第2の電源端子に接続され、前記プルアップ制御端子の電圧に応じて、前記出力クロック信号端子から提供される信号を前記走査信号出力端子により出力し、前記プルダウン制御端子の電圧に応じて、前記第2の電源端子から提供される信号を前記走査信号出力端子により出力するように配置される少なくとも1つの走査信号出力サブ回路と、を含む
請求項4から16のいずれか1項に記載のシフトレジスタ。 - 前記カスケード出力サブ回路は、カスケード出力プルアップランジスタ、カスケード出力プルダウントランジスタ、プルアップ制御キャパシタを含み、
前記カスケード出力プルアップランジスタの制御電極がプルアップ制御端子に接続され、第1の電極が前記出力クロック信号端子に接続され、第2の電極が前記カスケード出力端子に接続され、
前記カスケード出力プルダウントランジスタの制御電極がプルダウン制御端子に接続され、第1の電極が前記第1の電源端子に接続され、第2の電極が前記カスケード出力端子に接続され、
前記プルアップ制御キャパシタの第1の電極が前記プルアップ制御端子に接続され、第2の電極が前記カスケード出力端子に接続される
請求項17に記載のシフトレジスタ。 - 前記走査信号出力サブ回路は走査出力プルアップトランジスタと走査出力プルダウントランジスタを含み、
前記走査出力プルアップトランジスタの制御電極がプルアップ制御端子に接続され、第1の電極が前記出力クロック信号端子に接続され、第2の電極が前記走査信号出力端子に接続され、
前記走査出力プルダウントランジスタの制御電極がプルダウン制御端子に接続され、第1の電極が前記第2の電源端子に接続され、第2の電極が前記走査信号出力端子に接続される
請求項17または18に記載のシフトレジスタ。 - 前記第1のリセット回路は、制御電極が第1のリセット制御端子に接続され、第1の電極がプルアップ制御端子に接続され、第2の電極が第1の電源端子に接続される第1のリセットトランジスタを含み、
前記第2のリセット回路は、制御電極が第2のリセット制御端子に接続され、第1の電極がプルアップ制御端子に接続され、第2の電極が第1の電源端子に接続される第2のリセットトランジスタを含む
請求項4に記載のシフトレジスタ。 - 前記第1のリセット回路は、制御電極が第1のリセット制御端子に接続され、第1の電極がプルアップ制御端子に接続され、第2の電極が第1の電源端子に接続される第1のリセットトランジスタを含み、
前記第2のリセット回路は、制御電極が第2のリセット制御端子に接続され、第1の電極がプルアップ制御端子に接続され、第2の電極が前記リセットリーク防止トランジスタの第1の電極に接続される第2のリセットトランジスタと、制御電極が前記第2のリセット制御端子に接続され、第1の電極が中間リーク防止ノードに接続され、第2の電極が第1の電源端子に接続されるリセットリーク防止トランジスタと、を含む
請求項4に記載のシフトレジスタ。 - 制御電極が前記プルアップ制御端子に接続され、第1の電極が第3の電源端子または前記プルアップ制御端子に電気的に接続され、第2の電極が前記中間リーク防止ノードに接続される中間リーク防止トランジスタをさらに含む
請求項10または21に記載のシフトレジスタ。 - カスケードの多段シフトレジスタを含み、前記シフトレジスタは請求項1から22のいずれか1項に記載のシフトレジスタである
ゲート駆動回路。 - カスケードの多段シフトレジスタを含み、前記シフトレジスタは請求項4から21のいずれか1項に記載のシフトレジスタであるゲート駆動回路であって、
前記多段シフトレジスタにおいて、
第4n+1段シフトレジスタのカスケード出力端子が第4n+3段シフトレジスタの表示トリガ端子に接続され、第4n+1段シフトレジスタの出力クロック信号端子が、第1の出力クロック信号を提供するための第1の出力クロック信号線に接続され、第4n+1段シフトレジスタの第2のリセット制御端子が第4n+4段シフトレジスタのカスケード出力端子に接続され、
第4n+2段シフトレジスタのカスケード出力端子が第4n+4段シフトレジスタの表示トリガ端子に接続され、第4n+2段シフトレジスタの出力クロック信号端子が、第2の出力クロック信号を提供するための第2の出力クロック信号線に接続され、第4n+2段シフトレジスタの第2のリセット制御端子が第4n+5段シフトレジスタのカスケード出力端子に接続され、
第4n+3段シフトレジスタのカスケード出力端子が第4n+5段シフトレジスタの表示トリガ端子に接続され、第4n+3段シフトレジスタの出力クロック信号端子が、第3の出力クロック信号を提供するための第3の出力クロック信号線に接続され、第4n+3段シフトレジスタの第2のリセット制御端子が第4n+6段シフトレジスタのカスケード出力端子に接続され、
第4n+4段シフトレジスタのカスケード出力端子が第4n+6段シフトレジスタの表示トリガ端子に接続され、第4n+4段シフトレジスタの出力クロック信号端子が、第4の出力クロック信号を提供するための第4の出力クロック信号線に接続され、第4n+4段シフトレジスタの第2のリセット制御端子が第4n+7段シフトレジスタのカスケード出力端子に接続される
ゲート駆動回路。 - 請求項23または24に記載のゲート駆動回路であるゲート駆動回路を含む
表示装置。 - シフトレジスタの駆動方法であって、
前記シフトレジスタは、
信号出力端子、検出トリガ端子、第1の入力端子、プルアップ制御端子に接続される第1の入力回路と、
表示トリガ端子、第2の入力端子、前記プルアップ制御端子に接続される第2の入力回路と、
第1のリセット制御端子、第1の電源端子、前記プルアップ制御端子に接続される第1のリセット回路と、第2のリセット制御端子、前記第1の電源端子、前記プルアップ制御端子に接続される第2のリセット回路と、
前記プルアップ制御端子、プルダウン制御端子、出力電源端子、出力クロック信号端子、信号出力端子に接続される制御及び出力回路と、を含み、
前記シフトレジスタの動作サイクルは、時間的に重ならない表示段階と検出段階に分割され、表示段階と検出段階のそれぞれに第1のサブ段階、第2のサブ段階、第3のサブ段階が含まれ、
前記駆動方法は、
表示段階の第1のサブ段階において、第2の入力回路が、前記表示トリガ端子の信号に応じて、前記第2の入力端子から提供される有効信号を前記プルアップ制御端子へ印加するステップと、
表示段階の第2のサブ段階において、前記制御及び出力回路が、前記プルアップ制御端子の信号に応じて、前記プルダウン制御端子の電圧を無効電圧と確定し、前記プルアップ制御端子の信号に応じて、前記出力クロック信号端子から提供される信号を前記信号出力端子により出力するステップと、
表示段階の第3のサブ段階において、第2のリセット回路が、前記第2のリセット制御端子の信号に応じて、前記第1の電源端子の無効信号を前記プルアップ制御端子に提供するステップと、
検出段階の第1のサブ段階において、第1の入力回路が、前記検出トリガ端子と前記信号出力端子の信号に応じて、前記第1の入力端子から提供される有効信号を前記プルアップ制御端子へ印加するステップと、
検出段階の第2のサブ段階において、前記制御及び出力回路が、前記プルアップ制御端子の信号に応じて、前記プルダウン制御端子の電圧を無効電圧と確定し、前記プルアップ制御端子の信号に応じて、前記出力クロック信号端子から提供される信号を前記信号出力端子により出力するステップと、
検出段階の第3のサブ段階において、第1のリセット回路が、前記第1のリセット制御端子の信号に応じて、前記第1の電源端子の無効信号を前記プルアップ制御端子に提供するステップと、を含む
シフトレジスタの駆動方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811442460.4A CN109599144B (zh) | 2018-11-29 | 2018-11-29 | 移位寄存单元、栅极驱动电路、显示装置及驱动方法 |
CN201811442460.4 | 2018-11-29 | ||
PCT/CN2019/121250 WO2020108526A1 (zh) | 2018-11-29 | 2019-11-27 | 移位寄存器、栅极驱动电路、显示装置及驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022508985A true JP2022508985A (ja) | 2022-01-20 |
JP7477460B2 JP7477460B2 (ja) | 2024-05-01 |
Family
ID=65959771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020561729A Active JP7477460B2 (ja) | 2018-11-29 | 2019-11-27 | シフトレジスタ、ゲート駆動回路、表示装置および駆動方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11127355B2 (ja) |
EP (1) | EP3889960A4 (ja) |
JP (1) | JP7477460B2 (ja) |
CN (1) | CN109599144B (ja) |
WO (1) | WO2020108526A1 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109935208B (zh) * | 2018-02-14 | 2021-03-02 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
CN109935209B (zh) * | 2018-07-18 | 2021-02-02 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN109599144B (zh) * | 2018-11-29 | 2020-12-11 | 合肥鑫晟光电科技有限公司 | 移位寄存单元、栅极驱动电路、显示装置及驱动方法 |
CN110264937B (zh) * | 2019-06-27 | 2023-04-11 | 京东方科技集团股份有限公司 | 栅极驱动电路及其测试方法、和显示装置 |
CN110379352B (zh) * | 2019-08-07 | 2022-02-01 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN111179827B (zh) | 2020-01-15 | 2021-02-23 | 深圳市华星光电半导体显示技术有限公司 | 外部补偿goa电路及显示面板 |
CN111179806B (zh) * | 2020-01-17 | 2021-08-20 | 京东方科技集团股份有限公司 | 移位寄存器、其驱动方法及栅极驱动电路、显示装置 |
US12136378B2 (en) * | 2022-03-14 | 2024-11-05 | Boe Technology Group Co., Ltd. | Shift register unit and driving method thereof, gate drive circuit and display device |
Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008276849A (ja) * | 2007-04-27 | 2008-11-13 | Mitsubishi Electric Corp | 画像表示装置および半導体装置 |
WO2011074316A1 (ja) * | 2009-12-15 | 2011-06-23 | シャープ株式会社 | 走査信号線駆動回路およびそれを備えた表示装置 |
US20110164017A1 (en) * | 2010-01-05 | 2011-07-07 | Chung Kyung-Hoon | Scan driver and flat panel display device including the same |
WO2011114563A1 (ja) * | 2010-03-19 | 2011-09-22 | シャープ株式会社 | シフトレジスタ |
KR20130032532A (ko) * | 2011-09-23 | 2013-04-02 | 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 |
US20160086562A1 (en) * | 2013-12-20 | 2016-03-24 | Boe Technology Group Co., Ltd. | Shift register unit, gate driving circuit and display apparatus |
US20170069283A1 (en) * | 2015-09-09 | 2017-03-09 | Samsung Display Co., Ltd. | Display device having gate driving circuit and driving method thereof |
US20170076680A1 (en) * | 2015-09-15 | 2017-03-16 | Boe Technology Group Co., Ltd. | Shift register, gate driving circuit, display screen and method for driving the display screen |
KR20170078978A (ko) * | 2015-12-29 | 2017-07-10 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터와 이를 포함한 유기발광 표시장치 및 그 구동방법 |
CN107564458A (zh) * | 2017-10-27 | 2018-01-09 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN107591183A (zh) * | 2017-08-25 | 2018-01-16 | 友达光电股份有限公司 | 移位暂存器及其触控显示装置 |
JP2018018050A (ja) * | 2016-07-29 | 2018-02-01 | エルジー ディスプレイ カンパニー リミテッド | ゲートドライバ、表示装置及びゲートドライバの駆動方法 |
US20180046311A1 (en) * | 2016-01-12 | 2018-02-15 | Boe Technology Group Co., Ltd. | Shift register and driving method thereof, gate driving circuit and display device |
CN108470535A (zh) * | 2018-06-11 | 2018-08-31 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法及栅极驱动电路、显示装置 |
CN108682397A (zh) * | 2018-07-27 | 2018-10-19 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
US20180337682A1 (en) * | 2017-05-22 | 2018-11-22 | Lg Display Co., Ltd. | Gate shift register and organic light emitting diode display including the same |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2701546B2 (ja) * | 1991-01-18 | 1998-01-21 | 日本電気株式会社 | 信号電荷検出回路を有する電荷転送装置 |
US6845140B2 (en) * | 2002-06-15 | 2005-01-18 | Samsung Electronics Co., Ltd. | Method of driving a shift register, a shift register, a liquid crystal display device having the shift register |
KR20070017600A (ko) * | 2005-08-08 | 2007-02-13 | 삼성전자주식회사 | 쉬프트 레지스터 및 이를 갖는 표시장치 |
KR102430433B1 (ko) * | 2016-01-04 | 2022-08-09 | 삼성디스플레이 주식회사 | 표시장치 |
CN108417170A (zh) * | 2017-02-09 | 2018-08-17 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN106683634B (zh) * | 2017-03-30 | 2019-01-22 | 京东方科技集团股份有限公司 | 一种移位寄存器、goa电路及其驱动方法、显示装置 |
CN108428468B (zh) * | 2018-03-15 | 2021-01-29 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
CN108648705B (zh) * | 2018-03-30 | 2020-03-27 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路及显示装置 |
CN108806611B (zh) * | 2018-06-28 | 2021-03-19 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN108877627B (zh) * | 2018-07-13 | 2021-01-26 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 |
CN108877682B (zh) * | 2018-07-18 | 2020-04-28 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN109599144B (zh) * | 2018-11-29 | 2020-12-11 | 合肥鑫晟光电科技有限公司 | 移位寄存单元、栅极驱动电路、显示装置及驱动方法 |
-
2018
- 2018-11-29 CN CN201811442460.4A patent/CN109599144B/zh active Active
-
2019
- 2019-11-27 WO PCT/CN2019/121250 patent/WO2020108526A1/zh unknown
- 2019-11-27 JP JP2020561729A patent/JP7477460B2/ja active Active
- 2019-11-27 US US16/959,336 patent/US11127355B2/en active Active
- 2019-11-27 EP EP19891480.6A patent/EP3889960A4/en active Pending
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008276849A (ja) * | 2007-04-27 | 2008-11-13 | Mitsubishi Electric Corp | 画像表示装置および半導体装置 |
WO2011074316A1 (ja) * | 2009-12-15 | 2011-06-23 | シャープ株式会社 | 走査信号線駆動回路およびそれを備えた表示装置 |
US20110164017A1 (en) * | 2010-01-05 | 2011-07-07 | Chung Kyung-Hoon | Scan driver and flat panel display device including the same |
WO2011114563A1 (ja) * | 2010-03-19 | 2011-09-22 | シャープ株式会社 | シフトレジスタ |
KR20130032532A (ko) * | 2011-09-23 | 2013-04-02 | 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 |
JP2013069400A (ja) * | 2011-09-23 | 2013-04-18 | Hydis Technologies Co Ltd | シフトレジスタ及びこれを用いたゲート駆動回路 |
US20160086562A1 (en) * | 2013-12-20 | 2016-03-24 | Boe Technology Group Co., Ltd. | Shift register unit, gate driving circuit and display apparatus |
US20170069283A1 (en) * | 2015-09-09 | 2017-03-09 | Samsung Display Co., Ltd. | Display device having gate driving circuit and driving method thereof |
US20170076680A1 (en) * | 2015-09-15 | 2017-03-16 | Boe Technology Group Co., Ltd. | Shift register, gate driving circuit, display screen and method for driving the display screen |
KR20170078978A (ko) * | 2015-12-29 | 2017-07-10 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터와 이를 포함한 유기발광 표시장치 및 그 구동방법 |
US20180046311A1 (en) * | 2016-01-12 | 2018-02-15 | Boe Technology Group Co., Ltd. | Shift register and driving method thereof, gate driving circuit and display device |
JP2018018050A (ja) * | 2016-07-29 | 2018-02-01 | エルジー ディスプレイ カンパニー リミテッド | ゲートドライバ、表示装置及びゲートドライバの駆動方法 |
US20180337682A1 (en) * | 2017-05-22 | 2018-11-22 | Lg Display Co., Ltd. | Gate shift register and organic light emitting diode display including the same |
CN107591183A (zh) * | 2017-08-25 | 2018-01-16 | 友达光电股份有限公司 | 移位暂存器及其触控显示装置 |
CN107564458A (zh) * | 2017-10-27 | 2018-01-09 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN108470535A (zh) * | 2018-06-11 | 2018-08-31 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法及栅极驱动电路、显示装置 |
CN108682397A (zh) * | 2018-07-27 | 2018-10-19 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
EP3889960A1 (en) | 2021-10-06 |
JP7477460B2 (ja) | 2024-05-01 |
CN109599144A (zh) | 2019-04-09 |
US11127355B2 (en) | 2021-09-21 |
US20200357342A1 (en) | 2020-11-12 |
EP3889960A4 (en) | 2022-07-27 |
CN109599144B (zh) | 2020-12-11 |
WO2020108526A1 (zh) | 2020-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7477460B2 (ja) | シフトレジスタ、ゲート駆動回路、表示装置および駆動方法 | |
EP3832635B1 (en) | Shift register, gate driving circuit, display device, and gate driving method | |
CN111599315B (zh) | 一种移位寄存器、栅极驱动电路及其驱动方法 | |
EP1764774B1 (en) | Scan driving circuit and organic light emitting display using the same | |
US11996030B2 (en) | Display device, gate drive circuit, shift register including two units and control method thereof | |
KR102072214B1 (ko) | 주사 구동 장치 및 이를 포함하는 표시 장치 | |
WO2020007054A1 (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 | |
US11862099B2 (en) | Shift register unit, gate driving circuit, display panel and driving method thereof | |
CN111292664B (zh) | 栅极驱动电路、显示面板及其显示方法 | |
US20230306911A1 (en) | Pixel circuit for threshold compensation, driving method thereof and display device for providing signals | |
CN115731839B (zh) | 显示驱动电路及显示装置 | |
US11361696B2 (en) | Shift register and driving method therefor, gate driver circuit, and display device | |
US11798482B2 (en) | Gate driver and organic light emitting display device including the same | |
US20210166621A1 (en) | Shift register unit gate driving circuit, display device and driving method | |
CN111354309A (zh) | 显示驱动模组、显示驱动方法和显示装置 | |
CN110114817B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN113270072B (zh) | 扫描驱动单元、扫描驱动电路、阵列基板及显示器 | |
US20230142651A1 (en) | Goa unit circuit, driving method, goa circuit, and display apparatus | |
KR20240101252A (ko) | 표시 장치의 발광제어 및 스캔 구동 장치 | |
CN118471148A (zh) | 一种显示面板、显示面板的驱动方法和显示装置 | |
CN117275395A (zh) | 移位寄存器单元、显示驱动电路和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20221121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20231002 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240104 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240408 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240418 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7477460 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |