[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2019194933A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2019194933A
JP2019194933A JP2019095224A JP2019095224A JP2019194933A JP 2019194933 A JP2019194933 A JP 2019194933A JP 2019095224 A JP2019095224 A JP 2019095224A JP 2019095224 A JP2019095224 A JP 2019095224A JP 2019194933 A JP2019194933 A JP 2019194933A
Authority
JP
Japan
Prior art keywords
transistor
terminal
gate
signal
wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019095224A
Other languages
English (en)
Other versions
JP6775634B2 (ja
Inventor
敦司 梅崎
Atsushi Umezaki
敦司 梅崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2019194933A publication Critical patent/JP2019194933A/ja
Application granted granted Critical
Publication of JP6775634B2 publication Critical patent/JP6775634B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356017Bistable circuits using additional transistors in the input circuit
    • H03K3/356026Bistable circuits using additional transistors in the input circuit with synchronous operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
    • H03K5/15013Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs
    • H03K5/1506Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with parallel driven output stages; with synchronously driven series connected output stages
    • H03K5/15066Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with parallel driven output stages; with synchronously driven series connected output stages using bistable devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
    • H03K5/15013Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs
    • H03K5/1506Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with parallel driven output stages; with synchronously driven series connected output stages
    • H03K5/15093Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with parallel driven output stages; with synchronously driven series connected output stages using devices arranged in a shift register
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/02Generating pulses having essentially a finite slope or stepped portions having stepped portions, e.g. staircase waveform
    • H03K4/026Generating pulses having essentially a finite slope or stepped portions having stepped portions, e.g. staircase waveform using digital techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Thin Film Transistor (AREA)
  • Control Of El Displays (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)

Abstract

【課題】同じ導電型のトランジスタによって構成された双方向シフトレジスタを提供する。【解決手段】回路SRは、トランジスタ101〜105を有し、トランジスタ101は、第1の端子が端子C1と接続され、第2の端子が端子Oと接続される。トランジスタ102は、第1の端子が配線VSS1と接続され、第2の端子が端子Oと接続される。トランジスタ103は、第1の端子が配線VSS2と接続され、第2の端子がトランジスタ101のゲートと接続される。トランジスタ104は、第1の端子が端子S1と接続され、第2の端子がトランジスタ101のゲートと接続され、ゲートが端子C2と接続される。トランジスタ105は、第1の端子が端子S2と接続され、第2の端子がトランジスタ101のゲートと接続され、ゲートが端子C3と接続される。【選択図】図4

Description

本発明の一態様は、半導体装置、表示装置、表示モジュール及び電子機器に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の
技術分野は、物、方法、または、製造方法に関するものである。または、本発明の一態様
は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マ
ター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様
の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの
駆動方法、または、それらの製造方法、を一例として挙げることができる。
シフトレジスタは、記憶装置、イメージセンサ又は表示装置等の駆動回路として採用され
る。特に、同じ極性のトランジスタによって構成されるシフトレジスタの開発が進められ
ている。そのようなシフトレジスタに関する技術について、特許文献1及び特許文献2に
開示されている。
特許文献1及び2に開示されるシフトレジスタのシフト方向は、一方の方向のみである。
特開2004−103226号公報 特開2005−050502号公報
本発明の一態様は、新規の回路又はその駆動方法を提供することを課題の一とする。特に
、シフト方向を切り替えることができるシフトレジスタの少なくとも一部に適用可能な新
規の回路又はその駆動方法を提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一
態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題
は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図
面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様に係る発明は、シフトレジスタを有する半導体装置である。シフトレジス
タは、第1乃至第3のフリップフロップを有する。第1のフリップフロップは、第1の配
線に第1の信号を出力することができる機能を有する。第2のフリップフロップは、第2
の配線に第2の信号を出力することができる機能を有する。第3のフリップフロップは、
第3の配線に第3の信号を出力することができる機能を有する。第1の信号は、第1のク
ロック信号に同期する値を有する。第2の信号は、第2のクロック信号に同期する値を有
する。第3の信号は、第3のクロック信号に同期する値を有する。第2のフリップフロッ
プは、第1乃至第3のトランジスタを有する。第1のトランジスタのソース又はドレイン
の一方は、第4の配線と電気的に接続される。第1のトランジスタのソース又はドレイン
の他方は、第2の配線と電気的に接続される。第2のトランジスタのソース又はドレイン
の一方は、第1の配線と電気的に接続される。第2のトランジスタのソース又はドレイン
の他方は、第1のトランジスタのゲートと電気的に接続される。第2のトランジスタのゲ
ートは、第5の配線と電気的に接続される。第3のトランジスタのソース又はドレインの
一方は、第3の配線と電気的に接続される。第3のトランジスタのソース又はドレインの
他方は、第1のトランジスタのゲートと電気的に接続される。第3のトランジスタのゲー
トは、第6の配線と電気的に接続される。第4の配線は、第2のクロック信号を伝達する
ことができる機能を有する。第5の配線は、第1のクロック信号を伝達することができる
機能を有する。第6の配線は、第3のクロック信号を伝達することができる機能を有する
本発明の一態様に係る発明は、シフトレジスタを有する半導体装置である。シフトレジス
タは、第1乃至第3のフリップフロップを有する。第1のフリップフロップは、第1の配
線に第1の信号を出力することができる機能を有する。第2のフリップフロップは、第2
の配線に第2の信号を出力することができる機能を有する。第3のフリップフロップは、
第3の配線に第3の信号を出力することができる機能を有する。第1の信号は、第1のク
ロック信号に同期する値を有する。第2の信号は、第2のクロック信号に同期する値を有
する。第3の信号は、第3のクロック信号に同期する値を有する。第2のフリップフロッ
プは、第1乃至第3のトランジスタを有する。第1のトランジスタのソース又はドレイン
の一方は、第4の配線と電気的に接続される。第1のトランジスタのソース又はドレイン
の他方は、第2の配線と電気的に接続される。第2のトランジスタのソース又はドレイン
の一方は、第5の配線と電気的に接続される。第2のトランジスタのソース又はドレイン
の他方は、第1のトランジスタのゲートと電気的に接続される。第2のトランジスタのゲ
ートは、第1の配線と電気的に接続される。第3のトランジスタのソース又はドレインの
一方は、第6の配線と電気的に接続される。第3のトランジスタのソース又はドレインの
他方は、第1のトランジスタのゲートと電気的に接続される。第3のトランジスタのゲー
トは、第3の配線と電気的に接続される。第4の配線は、第2のクロック信号を伝達する
ことができる機能を有する。第5の配線は、第1のクロック信号を伝達することができる
機能を有する。第6の配線は、第3のクロック信号を伝達することができる機能を有する
本発明の一態様に係る発明は、シフトレジスタを有する半導体装置である。シフトレジス
タは、第1乃至第5のフリップフロップを有する。第1のフリップフロップは、第1の配
線に第1の信号を出力することができる機能を有する。第2のフリップフロップは、第2
の配線に第2の信号を出力することができる機能を有する。第3のフリップフロップは、
第3の配線に第3の信号を出力することができる機能を有する。第4のフリップフロップ
は、第4の配線に第4の信号を出力することができる機能を有する。第5のフリップフロ
ップは、第5の配線に第5の信号を出力することができる機能を有する。第1の信号は、
第1のクロック信号に同期する値を有する。第2の信号は、第2のクロック信号に同期す
る値を有する。第3の信号は、第3のクロック信号に同期する値を有する。第4の信号は
、第4のクロック信号に同期する値を有する。第5の信号は、第1のクロック信号に同期
する値を有する。第3のフリップフロップは、第1乃至第5のトランジスタを有する。第
1のトランジスタのソース又はドレインの一方は、第6の配線と電気的に接続される。第
1のトランジスタのソース又はドレインの他方は、第3の配線と電気的に接続される。第
2のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続される。第
2のトランジスタのソース又はドレインの他方は、第1のトランジスタのゲートと電気的
に接続される。第3のトランジスタのソース又はドレインの一方は、第4の配線と電気的
に接続される。第3のトランジスタのソース又はドレインの他方は、第1のトランジスタ
のゲートと電気的に接続される。第4のトランジスタのソース又はドレインの一方と第4
のトランジスタのゲートとの少なくとも一は、第1の配線と電気的に接続される。第4の
トランジスタのソース又はドレインの他方は、第2のトランジスタのゲートと電気的に接
続される。第5のトランジスタのソース又はドレインの一方と第5のトランジスタのゲー
トとの少なくとも一は、第5の配線と電気的に接続される。第5のトランジスタのソース
又はドレインの他方は、第3のトランジスタのゲートと電気的に接続される。第6の配線
は、第3のクロック信号を伝達することができる機能を有する。
本発明の一態様に係る発明は、シフトレジスタを有する半導体装置である。シフトレジス
タは、第1乃至第3のフリップフロップを有する。第1のフリップフロップは、第1の配
線に第1の信号を出力することができる機能を有する。第2のフリップフロップは、第2
の配線に第2の信号を出力することができる機能を有する。第3のフリップフロップは、
第3の配線に第3の信号を出力することができる機能を有する。第1の信号は、第1のク
ロック信号に同期する値を有する。第2の信号は、第2のクロック信号に同期する値を有
する。第3の信号は、第3のクロック信号に同期する値を有する。第2のフリップフロッ
プは、第1乃至第5のトランジスタを有する。第1のトランジスタのソース又はドレイン
の一方は、第4の配線と電気的に接続される。第1のトランジスタのソース又はドレイン
の他方は、第2の配線と電気的に接続される。第2のトランジスタのソース又はドレイン
の一方は、第1の配線と電気的に接続される。第2のトランジスタのソース又はドレイン
の他方は、第1のトランジスタのゲートと電気的に接続される。第3のトランジスタのソ
ース又はドレインの一方は、第3の配線と電気的に接続される。第3のトランジスタのソ
ース又はドレインの他方は、第1のトランジスタのゲートと電気的に接続される。第4の
トランジスタのソース又はドレインの一方と第4のトランジスタのゲートとの少なくとも
一方は、第1の配線と電気的に接続される。第4のトランジスタのソース又はドレインの
他方は、第2のトランジスタのゲートと電気的に接続される。第5のトランジスタのソー
ス又はドレインの一方と第5のトランジスタのゲートとの少なくとも一方は、第3の配線
と電気的に接続される。第5のトランジスタのソース又はドレインの他方は、第3のトラ
ンジスタのゲートと電気的に接続される。第4の配線は、第2のクロック信号を伝達する
ことができる機能を有する。
なお、第4のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、第5のト
ランジスタのW/Lの0.8倍以上且つ1.2倍以下であることが好ましい。
なお、第2のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、第3のト
ランジスタのW/Lの0.8倍以上且つ1.2倍以下であることが好ましい。
なお、第1のトランジスタは、チャネル形成領域に酸化物半導体を有することが好ましい
本発明の一態様に係る発明は、上記半導体装置と、FPCと、を有する表示モジュールで
ある。
本発明の一態様に係る発明は、上記半導体装置又は上記表示モジュールと、スピーカー、
操作ボタン、及び/又はアンテナと、を有する電子機器である。
本発明の一態様は、新規の回路又はその駆動方法を提供することができる。特に、シフト
方向を切り替えることができるシフトレジスタの少なくとも一部に適用可能な新規の回路
又はその駆動方法を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一
態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は
、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面
、請求項などの記載から、これら以外の効果を抽出することが可能である。
本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置の動作を説明するタイミングチャート。 本発明の一態様に係る装置の動作を説明するタイミングチャート。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置の動作を説明するタイミングチャート。 本発明の一態様に係る装置を説明する模式図。 本発明の一態様に係る装置を説明する模式図。 本発明の一態様に係る装置を説明する模式図。 本発明の一態様に係る装置を説明する模式図。 本発明の一態様に係る装置の動作を説明するタイミングチャート。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る装置を説明する回路図。 本発明の一態様に係る表示装置を説明する回路図。 本発明の一態様に係るトランジスタの構成例を説明する図。 本発明の一態様に係るトランジスタの作製方法例を説明する図。 本発明の一態様に係るトランジスタの構成例を説明する図。 本発明の一態様に係るトランジスタの構成例を説明する図。 表示装置の一態様を示す上面図。 表示装置の一態様を示す断面図。 実施の形態に係る入出力装置の構成を説明する投影図。 実施の形態に係る入出力装置の構成を説明する断面図。 本発明の一態様に係る、電子機器を説明する図。 本発明の一態様に係る装置を説明する回路図。
以下、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は以下
の実施の形態における説明に限定されず、本発明の趣旨及びその範囲から逸脱することな
くその形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解される。した
がって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、本発明の一態様は、集積回路、表示装置、RFタグを含むあらゆる装置が、その範
疇に含まれる。また、表示装置には、液晶表示装置、有機発光素子に代表される発光素子
を各画素に備えた発光装置、電子ペーパー、DMD(Digital Micromir
ror Device)、PDP(Plasma Display Panel)、FE
D(Field Emission Display)など、集積回路を回路に有してい
る表示装置が、その範疇に含まれる。
なお、図面を用いて発明の構成を説明するにあたり、同じものを指す符号は異なる図面間
でも共通して用いる。
また、本明細書等においては、ある一つの実施の形態において述べる図または文章におい
て、その一部分を取り出して、発明の一態様を構成することは可能である。したがって、
ある部分を述べる図または文章が記載されている場合、その一部分の図または文章を取り
出した内容も、発明の一態様として開示されているものであり、発明の一態様を構成する
ことが可能であるものとする。そして、その発明の一態様は明確であると言える。そのた
め、例えば、能動素子(トランジスタなど)、配線、受動素子(容量素子など)、導電層
、絶縁層、半導体層、部品、装置、動作方法、製造方法などが単数もしくは複数記載され
た図面または文章において、その一部分を取り出して、発明の一態様を構成することが可
能であるものとする。例えば、N個(Nは整数)の回路素子(トランジスタ、容量素子等
)を有して構成される回路図から、M個(Mは整数で、M<N)の回路素子(トランジス
タ、容量素子等)を抜き出して、発明の一態様を構成することは可能である。別の例とし
ては、「Aは、B、C、D、E、または、Fを有する」と記載されている文章から、一部
の要素を任意に抜き出して、「Aは、BとEとを有する」、「Aは、EとFとを有する」
、「Aは、CとEとFとを有する」、または、「Aは、BとCとDとEとを有する」など
の発明の一態様を構成することは可能である。
また、本明細書等においては、ある一つの実施の形態において述べる図または文章におい
て、少なくとも一つの具体例が記載される場合、その具体例の上位概念を導き出すことは
、当業者であれば容易に理解される。したがって、ある一つの実施の形態において述べる
図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位概
念も、発明の一態様として開示されているものであり、発明の一態様を構成することが可
能である。そして、その発明の一態様は、明確であると言える。
また、本明細書等においては、少なくとも図に記載した内容(図の中の一部でもよい)は
、発明の一態様として開示されているものであり、発明の一態様を構成することが可能で
ある。したがって、ある内容について、図に記載されていれば、文章を用いて述べていな
くても、その内容は、発明の一態様として開示されているものであり、発明の一態様を構
成することが可能である。同様に、図の一部を取り出した図についても、発明の一態様と
して開示されているものであり、発明の一態様を構成することが可能である。そして、そ
の発明の一態様は明確であると言える。
(実施の形態1)
本実施の形態では、本発明の一態様に係る装置について説明する。
図1に例示する本発明の一態様に係る装置は、回路100を有する。回路100は、配線
CK1、配線CK2、配線CK3、配線CK4、配線SP1、配線SP2及びN(Nは3
以上の自然数)本の配線OUT(配線OUT[1]乃至[N]ともいう)と接続される。
配線CK1、配線CK2、配線CK3、配線CK4、配線SP1、配線SP2及び配線O
UT[1]乃至[N]のそれぞれは、信号、電位又は電流等を伝達する機能を有する。つ
まり、配線CK1、配線CK2、配線CK3、配線CK4、配線SP1、配線SP2及び
配線OUT[1]乃至[N]のそれぞれは、信号線、電源線又は電流供給線としての機能
を有する。例えば、配線CK1、配線CK2、配線CK3及び配線CK4のそれぞれには
信号が入力される。配線CK1に入力される信号(信号VCK1ともいう)、配線CK2
に入力される信号(信号VCK2ともいう)、配線CK3に入力される信号(信号VCK
ともいう)、及び配線CK4に入力される信号(信号VCK4ともいう)としては、ク
ロック信号がある。ただし、信号VCK1乃至信号VCK4は、互いに位相が異なること
が好ましい。例えば、配線SP1及び配線SP2のそれぞれには信号が入力される。配線
SP1に入力される信号(信号VSP1ともいう)及び配線SP2に入力される信号(信
号VSP2ともいう)としては、スタートパルスがある。後述するとおり、信号VSP1
及び信号VSP2によって、データのシフト方向を制御することができる。例えば、配線
OUT[1]乃至[N]のそれぞれには回路100から信号が出力される。配線OUT[
1]乃至[N]のそれぞれに出力される信号(信号VOUT[1]乃至[N]ともいう)
としては、回路100の出力信号がある。後述するとおり、信号VOUT[1]乃至[N
]は、信号VSP1又は信号VSP2に対して遅延する信号である。
回路100は、配線OUT[1]乃至[N]の電位を制御する機能を有する。具体的には
、回路100は、信号VSP1をシフトする機能及び信号VSP2をシフトする機能を有
する。そして、回路100は、信号VSP1に対して遅延する信号VOUT[1]乃至[
N]を配線OUT[1]乃至[N]のそれぞれに出力する機能及び信号VSP2に対して
遅延する信号VOUT[1]乃至[N]を配線OUT[1]乃至[N]のそれぞれに出力
する機能を有する。図2に例示するように、信号VSP1がハイレベル(アクティブ)に
なると、信号VSP1が配線OUT[1]から配線OUT[N]に向かう方向にシフトさ
れる。よって、信号VOUT[1]は信号VSP1に対して遅延し、信号VOUT[i]
(iは2乃至N−1のいずれか一)は信号VOUT[i−1]に対して遅延し、信号V
UT[N]は信号VOUT[N−1]に対して遅延する。また、図3に例示するように、
信号VSP2がハイレベル(アクティブ)になると、信号VSP2が配線OUT[N]か
ら配線OUT[1]に向かう方向にシフトされる。よって、信号VOUT[N]は信号V
SP2に対して遅延し、信号VOUT[i]は信号VOUT[i+1]に対して遅延し、
信号VOUT[1]は信号VOUT[2]に対して遅延する。このように、回路100は
、シフトレジスタ、特に双方向シフトレジスタとしての機能を有する。そして、データの
シフト方向は、信号VSP1又は信号VSP2のどちらがシフトされるのかによって選択
される。また、信号VSP1又は信号VSP2のどちらがシフトされるのかは、信号V
P1又は信号VSP2のどちらがアクティブになるのかによって選択される。ただし、回
路100が有する機能は、これに限定されない。
次に、回路100の構成例について、図1を参照して説明する。回路100は、N個の回
路SR(回路SR[1]乃至[N]ともいう)を有する。図1には、回路SR[1]乃至
[5]、及び回路SR[N]を示す。回路SR[1]は、端子C1が配線CK1乃至配線
CK4のうち対応する1本の配線と接続され、端子C2が配線CK1乃至配線CK4のう
ち対応する1本の配線と接続され、端子C3が配線CK1乃至配線CK4のうち対応する
1本の配線と接続され、端子S1が配線SP1と接続され、端子S2が配線OUT[2]
と接続され、端子Oが配線OUT[1]と接続される。回路SR[i]は、端子S1が配
線OUT[i−1]と接続される点で、回路SR[1]と異なる。回路SR[N]は、端
子S1が配線OUT[N−1]と接続される点、及び端子S2が配線SP2と接続される
点で、回路SR[1]と異なる。なお、回路SR[4m+1](mは0又は正の整数)に
おいて、端子C1が配線CK1と接続され、端子C2が配線CK4と接続され、端子C3
が配線CK2と接続される。回路SR[4m+2]において、端子C1が配線CK2と接
続され、端子C2が配線CK1と接続され、端子C3が配線CK3と接続される。回路S
R[4m+3]において、端子C1が配線CK3と接続され、端子C2が配線CK2と接
続され、端子C3が配線CK4と接続される。回路SR[4m+4](4m+4≦N)に
おいて、端子C1が配線CK4と接続され、端子C2が配線CK3と接続され、端子C3
が配線CK1と接続される。
回路SRは、端子Oの電位を制御する機能を有する。具体的には、回路SRは、端子S1
の信号をシフトする機能及び端子S2の信号をシフトする機能を有する。そして、回路S
Rは、端子S1の信号に対して遅延する信号を端子Oから出力する機能及び端子S2の信
号に対して遅延する信号を端子Oから出力する機能を有する。図2に例示するように、信
号VSP1がシフトされる場合、端子S1に入力される信号に対して遅延する信号が端子
Oから出力される。例えば、回路SR[i]において、端子S1に入力される信号VOU
[i−1]に対して遅延する信号VOUT[i]が端子Oから出力される。一方、図3
に例示するように、信号VSP2がシフトされる場合、端子S2に入力される信号に対し
て遅延する信号が端子Oから出力される。例えば、回路SR[i]において、端子S2に
入力される信号VOUT[i+1]に対して遅延する信号VOUT[i]が端子Oから出
力される。このように、回路SRは、順序回路、フリップフロップ、又はシフトレジスタ
のステージとしての機能を有する。ただし、回路SRが有する機能は、これに限定されな
い。
次に、回路SRの具体例について、図4を参照して説明する。回路SRは、トランジスタ
101、トランジスタ102、トランジスタ103、トランジスタ104及びトランジス
タ105を有する。トランジスタ101は、第1の端子が端子C1と接続され、第2の端
子が端子Oと接続される。トランジスタ102は、第1の端子が配線VSS1と接続され
、第2の端子が端子Oと接続される。トランジスタ103は、第1の端子が配線VSS2
と接続され、第2の端子がトランジスタ101のゲートと接続される。トランジスタ10
4は、第1の端子が端子S1と接続され、第2の端子がトランジスタ101のゲートと接
続され、ゲートが端子C2と接続される。トランジスタ105は、第1の端子が端子S2
と接続され、第2の端子がトランジスタ101のゲートと接続され、ゲートが端子C3と
接続される。なお、トランジスタ101のゲート、トランジスタ103の第2の端子、ト
ランジスタ104の第2の端子又はトランジスタ105の第2の端子をノードND1と示
す。
トランジスタ101乃至トランジスタ105のそれぞれは、第1の端子(ソース又はドレ
インの一方ともいう)の接続先と第2の端子(ソース又はドレインの他方ともいう)の接
続先との導通又は非導通を制御する機能を有する。つまり、トランジスタ101乃至トラ
ンジスタ105のそれぞれは、スイッチとしての機能を有する。ただし、トランジスタ1
01乃至トランジスタ105が有する機能は、これに限定されない。
配線VSS1及び配線VSS2のそれぞれは、信号、電位又は電流を伝達する機能を有す
る。つまり、配線VSS1及び配線VSS2のそれぞれは、信号線、電源線又は電流供給
線としての機能を有する。例えば、配線VSS1及び配線VSS2のそれぞれには電位が
入力される。配線VSS1及び配線VSS2に入力される電位としては、信号VCK1
信号VCK2、信号VCK3、又は信号VCK4のローレベル又はハイレベルに対応する
電位がある。特に、トランジスタ101がNチャネル型であれば、配線VSS1及び配線
VSS2には、信号VCK1、信号VCK2、信号VCK3、又は信号VCK4のローレ
ベルに対応する電位が入力されることが好ましい。一方、トランジスタ101がPチャネ
ル型であれば、配線VSS1及び配線VSS2には、信号VCK1、信号VCK2、信号
CK3、又は信号VCK4のハイレベルに対応する電位が入力されることが好ましい。
なお、信号のローレベルに対応する電位は、信号のローレベルと等しい又は概略等しい電
位である。ただし、信号のローレベルに対応する電位は、信号のハイレベルよりも低い電
位、又は信号のハイレベルとローレベルとの中間電位よりも低い電位であってもよい。同
様に、信号のハイレベルに対応する電位は、信号のハイレベルと等しい又は概略等しい電
位である。ただし、信号のハイレベルに対応する電位は、信号のローレベルよりも高い電
位、又は信号のハイレベルとローレベルとの中間電位よりも高い電位であってもよい。
なお、配線VSS1と配線VSS2とに同じ電位を入力する場合、配線VSS1と配線V
SS2とを1本の配線にまとめてもよい。つまり、トランジスタ102の第1の端子とト
ランジスタ103の第1の端子とは同じ配線と接続されてもよい。
次に、図4に例示する回路SRの動作の一例について回路SR[i]を例にして説明する
。便宜上、回路SR[i]は端子C1が配線CK2と接続され、端子C2が配線CK1と
接続され、端子C3が配線CK3と接続されるものとする。また、便宜上、少なくともト
ランジスタ101、トランジスタ104及びトランジスタ105がNチャネル型であるも
のとする。
端子S1の信号に対して遅延する信号を端子Oから出力する場合と端子S2の信号に対し
て遅延する信号を端子Oから出力する場合に分けて説明する。
まず、端子S1の信号に対して遅延する信号を端子Oから出力する場合の動作の一例につ
いて図5を参照して説明する。
期間Aにおける回路SRの動作の一例について説明する。図6(A)は、期間Aにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がハイレベルになるため、トランジスタ104はオンに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオフになる。よって、端子S1の信号(ハイレ
ベルの信号VOUT[i−1])がノードND1に供給されるため、ノードND1の電位
が上昇する。その後、ノードND1の電位がトランジスタ104のゲートの電位(端子C
2の信号(ハイレベルの信号VCK1))からトランジスタ104の閾値電圧を引いた値
と等しく又は概略等しくなると、トランジスタ104はオフになる。そして、ノードND
1は浮遊状態になる。
ノードND1の電位が高い値になるため、トランジスタ101はオンになる。また、トラ
ンジスタ102はオンになる。よって、端子C1の信号(ローレベルの信号VCK2)及
び配線VSS1の電位が端子Oに供給されるため、端子Oの信号(信号VOUT[i])
はローレベルになる。
なお、ノードND1の電位の高い値とは、トランジスタ101がオンになる値のことをい
う。具体的には、トランジスタ101の第1の端子又は第2の端子との電位とトランジス
タ101の閾値電圧との和よりも高い値である。
なお、期間Aにおいて、トランジスタ102はオフでもよい。
期間Bにおける回路SRの動作の一例について説明する。図6(B)は、期間Bにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオフになる。よって、ノードND1は浮遊状態
になるため、ノードND1の電位は高い値を維持する。
ノードND1の電位が高い値になるため、トランジスタ101はオンになる。また、トラ
ンジスタ102はオフになる。よって、端子C1の信号(ハイレベルの信号VCK2)が
端子Oに供給されるため、端子Oの電位が上昇する。端子OとノードND1との電位差は
トランジスタ101のゲートと第2の端子との間の寄生容量によって保持されており、且
つノードND1は浮遊状態である。よって、端子Oの電位が上昇すると、ノードND1の
電位も上昇する。ノードND1の電位がトランジスタ101の第1の端子の電位(端子C
1の信号(ハイレベルの信号VCK2))とトランジスタ101の閾値電圧との和よりも
高くなると、端子Oの電位は端子C1の信号(ハイレベルの信号VCK2)と同じ値まで
上昇する。こうして、端子Oの信号(信号VOUT[i])はハイレベルになる。
期間Cにおける回路SRの動作の一例について説明する。図7(A)は、期間Cにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がハイレベルになるため、トランジスタ105は
オンになる。また、トランジスタ103はオフになる。よって、端子S2の信号(ハイレ
ベルの信号VOUT[i+1])がノードND1に供給されるため、ノードND1の電位
が上昇する。その後、ノードND1の電位がトランジスタ105のゲートの電位(端子C
3の信号(ハイレベルの信号VCK3))からトランジスタ105の閾値電圧を引いた値
と等しく又は概略等しくなると、トランジスタ105はオフになる。そして、ノードND
1は浮遊状態になる。
ノードND1の電位が高い値になるため、トランジスタ101はオンになる。また、トラ
ンジスタ102はオンになる。よって、端子C1の信号(ローレベルの信号VCK2)及
び配線VSS1の電位が端子Oに供給されるため、端子Oの信号(信号VOUT[i])
はローレベルになる。
期間Cでは、トランジスタ101を介して端子C1の信号(ローレベルの信号VCK2
が端子Oに供給される。また、トランジスタ101の電流供給能力は大きい場合が多い。
よって、端子Oの信号(信号VOUT[i])の立下り時間を短くすることができる。
なお、端子C1の信号(ローレベルの信号VCK2)及び配線VSS1の電位が端子Oに
供給されることにより、端子Oの電位が下降すると、ノードND1の電位も下降する。ノ
ードND1の電位がトランジスタ105のゲートの電位(端子C3の信号(ハイレベルの
信号VCK3))からトランジスタ105の閾値電圧を引いた値よりも低ければ、上述す
るようにトランジスタ105はオンになる。ただし、ノードND1の電位がトランジスタ
105のゲートの電位(端子C3の信号(ハイレベルの信号VCK3))からトランジス
タ105の閾値電圧を引いた値よりも高ければ、トランジスタ105はオンにならない。
なお、期間Cにおいて、トランジスタ102はオフでもよい。
期間Dにおける回路SRの動作の一例について説明する。図7(B)は、期間Dにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオンになる。よって、配線VSS2の電位がノ
ードND1に供給されるため、ノードND1の電位が下降する。
ノードND1の電位が低い値になるため、トランジスタ101はオフになる。また、トラ
ンジスタ102はオンになる。よって、配線VSS1の電位が端子Oに供給されるため、
端子Oの信号(信号VOUT[i])はローレベルになる。
なお、ノードND1の電位の低い値とは、トランジスタ101がオフになる値のことをい
う。具体的には、トランジスタ101の第1の端子又は第2の端子との電位とトランジス
タ101の閾値電圧との和よりも低い値である。
なお、期間Dにおいて、トランジスタ102はオフでもよい。そのような場合、端子Oが
浮遊状態になるため、端子Oの信号(信号VOUT[i])はローレベルを維持する。
なお、期間Dにおいて、トランジスタ103はオフでもよい。そのような場合、ノードN
D1は浮遊状態になるため、ノードND1の電位は高い値を維持する。ノードND1の電
位が高い値になるため、トランジスタ101はオンになる。よって、ローレベルの信号V
CK2が端子Oに供給される。
期間Eにおける回路SRの動作の一例について説明する。図8(A)は、期間Eにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がハイレベルになるため、トランジスタ104はオンに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオンになる。よって、端子S1の信号(ローレ
ベルの信号VOUT[i−1])及び配線VSS2の電位がノードND1に供給されるた
め、ノードND1の電位が低い値になる。
ノードND1の電位が低い値になるため、トランジスタ101はオフになる。また、トラ
ンジスタ102はオンになる。よって、配線VSS1の電位が端子Oに供給されるため、
端子Oの信号(信号VOUT[i])はローレベルになる。
期間Eでは、配線VSS2と端子S1とがトランジスタ103及びトランジスタ104を
介して導通状態になる。よって、配線VSS2の電位が配線OUT[i−1]に供給され
るため、配線OUT[i−1]に生じるノイズを低減することができる。
なお、期間Eにおいて、トランジスタ102はオフでもよい。そのような場合、端子Oが
浮遊状態になるため、端子Oの信号(信号VOUT[i])はローレベルを維持する。
なお、期間Eにおいて、トランジスタ103はオフでもよい。
期間Fにおける回路SRの動作の一例について説明する。図8(B)は、期間Fにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオンになる。よって、配線VSS2の電位がノ
ードND1に供給されるため、ノードND1の電位が低い値になる。
ノードND1の電位が低い値になるため、トランジスタ101はオフになる。また、トラ
ンジスタ102はオンになる。よって、配線VSS1の電位が端子Oに供給されるため、
端子Oの信号(信号VOUT[i])はローレベルになる。
なお、期間Fにおいて、トランジスタ102はオフでもよい。そのような場合、端子Oが
浮遊状態になるため、端子Oの信号(信号VOUT[i])はローレベルを維持する。
なお、期間Fにおいて、トランジスタ103はオフでもよい。そのような場合、ノードN
D1は浮遊状態になるため、ノードND1の電位は低い値を維持する。
期間Gにおける回路SRの動作の一例について説明する。図9(A)は、期間Gにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がハイレベルになるため、トランジスタ105は
オンになる。また、トランジスタ103はオンになる。よって、端子S2の信号(ローレ
ベルの信号VOUT[i+1])及び配線VSS2の電位がノードND1に供給されるた
め、ノードND1の電位が低い値になる。
ノードND1の電位が低い値になるため、トランジスタ101はオフになる。また、トラ
ンジスタ102はオンになる。よって、配線VSS1の電位が端子Oに供給されるため、
端子Oの信号(信号VOUT[i])はローレベルになる。
期間Gでは、配線VSS2と端子S2とがトランジスタ103及びトランジスタ105を
介して導通状態になる。よって、配線VSS2の電位が配線OUT[i+1]に供給され
るため、配線OUT[i+1]に生じるノイズを低減することができる。
なお、期間Gにおいて、トランジスタ102はオフでもよい。そのような場合、端子Oが
浮遊状態になるため、端子Oの信号(信号VOUT[i])はローレベルを維持する。
なお、期間Gにおいて、トランジスタ103はオフでもよい。
期間Hにおける回路SRの動作の一例について説明する。図9(B)は、期間Hにおける
動作の模式図の一例である。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオンになる。よって、配線VSS2の電位がノ
ードND1に供給されるため、ノードND1の電位が低い値になる。
ノードND1の電位が低い値になるため、トランジスタ101はオフになる。トランジス
タ102はオンになる。よって、配線VSS1の電位が端子Oに供給されるため、端子O
の信号(信号VOUT[i])はローレベルになる。
なお、期間Hにおいて、トランジスタ102はオフでもよい。そのような場合、端子Oが
浮遊状態になるため、端子Oの信号(信号VOUT[i])はローレベルを維持する。
なお、期間Hにおいて、トランジスタ103はオフでもよい。そのような場合、ノードN
D1は浮遊状態になるため、ノードND1の電位は低い値を維持する。
次に、端子S2の信号に対して遅延する信号を端子Oから出力する場合の動作の一例につ
いて図10を参照して説明する。図10に例示するタイミングチャートは、端子S1の信
号(信号VOUT[i−1])が期間Cにおいてハイレベルになる点、端子S2の信号(
信号VOUT[i+1])が期間Aにおいてハイレベルになる点で、図5に例示するタイ
ミングチャートと異なる。また、図10に例示するタイミングチャートは、端子C2の信
号(信号VCK1)が期間C及び期間Gにおいてハイレベルになる点、端子C3の信号(
信号VCK3)が期間A及び期間Eにおいてハイレベルになる点で、図5に例示するタイ
ミングチャートと異なる。ただし、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の動作と共通するところはその説明を省略する。
期間Aにおける回路SRの動作の一例について説明する。
端子C2の信号(信号VCK1)がローレベルになるため、トランジスタ104はオフに
なる。端子C3の信号(信号VCK3)がハイレベルになるため、トランジスタ105は
オンになる。また、トランジスタ103はオフになる。よって、端子S2の信号(ハイレ
ベルの信号VOUT[i+1])がノードND1に供給されるため、ノードND1の電位
が上昇する。その後、ノードND1の電位がトランジスタ105のゲートの電位(端子C
3の信号(ハイレベルの信号VCK3))からトランジスタ105の閾値電圧を引いた値
と等しく又は概略等しくなると、トランジスタ105はオフになる。そして、ノードND
1は浮遊状態になる。
ノードND1の電位が高い値になるため、トランジスタ101はオンになる。また、トラ
ンジスタ102はオンになる。よって、端子C1の信号(ローレベルの信号VCK2)及
び配線VSS1の電位が端子Oに供給されるため、端子Oの信号(信号VOUT[i])
はローレベルになる。
なお、期間Aにおいて、トランジスタ102はオフでもよい。
期間Bにおける回路SRの動作は、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の期間Bにおける動作と同様である。
期間Cにおける回路SRの動作の一例について説明する。
端子C2の信号(信号VCK1)がハイレベルになるため、トランジスタ104はオンに
なる。端子C3の信号(信号VCK3)がローレベルになるため、トランジスタ105は
オフになる。また、トランジスタ103はオフになる。よって、端子S1の信号(ハイレ
ベルの信号VOUT[i−1])がノードND1に供給されるため、ノードND1の電位
が上昇する。その後、ノードND1の電位がトランジスタ104のゲートの電位(端子C
2の信号(ハイレベルの信号VCK1))からトランジスタ104の閾値電圧を引いた値
と等しく又は概略等しくなると、トランジスタ104はオフになる。そして、ノードND
1は浮遊状態になる。
ノードND1の電位が高い値になるため、トランジスタ101はオンになる。また、トラ
ンジスタ102はオンになる。よって、端子C1の信号(ローレベルの信号VCK2)及
び配線VSS1の電位が端子Oに供給されるため、端子Oの信号(信号VOUT[i])
はローレベルになる。
なお、端子C1の信号(ローレベルの信号VCK2)及び配線VSS1の電位が端子Oに
供給されることにより、端子Oの電位が下降すると、ノードND1の電位も下降する。ノ
ードND1の電位がトランジスタ104のゲートの電位(端子C2の信号(ハイレベルの
信号VCK1))からトランジスタ104の閾値電圧を引いた値よりも低ければ、上述す
るようにトランジスタ104はオンになる。ただし、ノードND1の電位がトランジスタ
104のゲートの電位(端子C2の信号(ハイレベルの信号VCK1))からトランジス
タ104の閾値電圧を引いた値よりも高ければ、トランジスタ104はオンにならない。
なお、期間Cにおいて、トランジスタ102はオフでもよい。
期間Dにおける回路SRの動作は、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の期間Dにおける動作と同様である。
期間Eにおける回路SRの動作は、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の期間Gにおける動作と同様である。
期間Fにおける回路SRの動作は、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の期間F又は期間Hにおける動作と同様である。
期間Gにおける回路SRの動作は、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の期間Eにおける動作と同様である。
期間Hにおける回路SRの動作は、端子S1の信号に対して遅延する信号を端子Oから出
力する場合の期間F又は期間Hにおける動作と同様である。
次に、本発明の一態様に係る装置の好ましい態様の一例について説明する。
トランジスタ101乃至トランジスタ105は、同じ極性であることが好ましい。つまり
、トランジスタ101乃至トランジスタ105はNチャネル型であることが好ましい。或
いは、トランジスタ101乃至トランジスタ105はPチャネル型であることが好ましい
。これにより、製造工程の簡略化を図ることができるため、歩留まりの向上、及び/又は
コストの削減を図ることができる。特に、トランジスタ101乃至トランジスタ105が
Nチャネル型である場合は、トランジスタ101乃至トランジスタ105としてチャネル
形成領域に酸化物半導体を有するトランジスタ(OSトランジスタともいう)をそれぞれ
採用することができる。OSトランジスタは、チャネル形成領域にアモルファスシリコン
を有するトランジスタよりも移動度が高く、且つオフ電流が極めて小さい。そのため、ト
ランジスタ101乃至トランジスタ105のサイズを小さくすることができる。
第1の導電体(導電膜又は導電層ともいう)は、トランジスタ101の端子C1側の第1
の端子(ソース電極又はドレイン電極の一方)となる領域を有する。第2の導電体は、ト
ランジスタ101の端子O側の第2の端子(ソース電極又はドレイン電極の他方)となる
領域を有する。第3の導電体は、トランジスタ101のゲート(ゲート電極)となる領域
を有する。そして、第3の導電体は、第1の導電体と重なる第1の領域と、第2の導電体
と重なる第2の領域と、を有する。このような場合、第2の領域の面積は、第1の領域の
面積よりも大きいことが好ましい。これにより、トランジスタ101の第2の端子とゲー
トとの間の容量値を大きくすることができるため、期間BにおいてノードND1の電位の
上昇幅を大きくすることができる。
なお、第1の領域は第3の導電体と第1の導電体とが半導体層を介さずに重なる面積であ
り、第2の領域は第3の導電体と第2の導電体とが半導体層を介さずに重なる面積でもよ
い。半導体層は、トランジスタ101のチャネル形成領域を有する半導体層である。
トランジスタ101のW(チャネル幅)/L(チャネル長)は、トランジスタ102のW
/Lよりも大きいことが好ましい。トランジスタ101のW/Lはトランジスタ103の
W/Lよりも大きいことが好ましい。トランジスタ101のW/Lはトランジスタ104
のW/Lよりも大きいことが好ましい。トランジスタ101のW/Lはトランジスタ10
5のW/Lよりも大きいことが好ましい。つまり、トランジスタ101乃至トランジスタ
105の中で、トランジスタ101のW/Lが一番大きいことが好ましい。これにより、
トランジスタ101の電流供給能力を大きくすることができるため、端子Oの信号の立ち
上がり時間及び立ち下がり時間を短くすることができる。
なお、トランジスタが複数のトランジスタによって構成される場合、トランジスタのW/
Lとは、複数のトランジスタのW/Lのそれぞれを合計した値である。例えば、複数のト
ランジスタが並列接続される場合、Wは複数のトランジスタのWの和であり、Lは複数の
トランジスタのLの平均値となる。
トランジスタ104のW/Lは、トランジスタ105のW/Lと等しい又は概ね等しいこ
とが好ましい。トランジスタ104のW/Lがトランジスタ105のW/Lと概ね等しい
とは、トランジスタ104のW/Lがトランジスタ105のW/Lの0.8倍以上、1.
2倍以下のことをいう。より好ましくは、0.9倍以上、1.1倍以下である。これによ
り、回路SRは、端子S1の信号をシフトする場合でも端子S2の信号をシフトする場合
でも、同様の動作を行うことができる。
ここで、回路SRは図4に例示する構成に限定されない。図4に例示する回路SRの変形
例について説明する。ただし、図4と共通するところは同じ符号を示し、その説明を省略
する。
図4等に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、トラ
ンジスタ103の第1の端子は、配線VSS1、端子S1、端子S2、端子C1、端子C
2、端子C3、端子C4、端子S3、端子S4又は端子Oと接続されてもよい。端子C4
、端子S3及び端子S4については後述する。図11(A)には、図4において、トラン
ジスタ103の第1の端子が配線VSS1と接続される構成を例示する。図11(B)に
は、図4において、トランジスタ103の第1の端子が端子S2と接続される構成を例示
する。図12(A)には、図4において、トランジスタ103の第1の端子が端子S1と
接続される構成を例示する。
図4、図11(A)、図11(B)及び図12(A)等に図示して述べる、又は図示せず
に述べる本実施の形態の回路SRにおいて、トランジスタ104の第1の端子は、配線V
SS2、端子S1、端子S2、端子C1、端子C2、端子C3、端子C4、端子S3又は
端子S4と接続されてもよい。図12(B)には、図4において、トランジスタ102の
第1の端子が端子S2と接続される構成を例示する。図13(A)には、図4において、
トランジスタ102の第1の端子が端子S1と接続される構成を例示する。
図4、図11(A)、図11(B)、図12(A)、図12(B)及び図13(A)等に
図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、トランジスタ
102のゲートは、トランジスタ103のゲートと接続されてもよい。図13(B)には
、図4において、トランジスタ102のゲートがトランジスタ103のゲートと接続され
る構成を例示する。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)及び図
13(B)等に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて
、トランジスタ104は、第1の端子又はゲートの少なくとも一方が端子S1と接続され
ていればよい。また、トランジスタ105は、第1の端子又はゲートの少なくとも一方が
端子S2と接続されていればよい。図14(A)には、図4において、トランジスタ10
4のゲートが端子S1と接続され、トランジスタ105のゲートが端子S2と接続される
構成を例示する。図14(B)には、図4において、トランジスタ104の第1の端子が
端子C2と接続され、トランジスタ104のゲートが端子S1と接続され、トランジスタ
105の第1の端子が端子C3と接続され、トランジスタ105のゲートが端子S2と接
続される構成を例示する。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、及び
図13(B)等に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおい
て、トランジスタ104のゲートの電位を制御するための構成を追加してもよい。また、
トランジスタ105のゲートの電位を制御するための構成を追加してもよい。図15(A
)には、図4において、トランジスタ106、トランジスタ107、トランジスタ108
及びトランジスタ109が追加される構成を例示する。トランジスタ106は、第1の端
子が端子C4と接続され、第2の端子がトランジスタ104のゲートと接続され、ゲート
が端子S3と接続される。トランジスタ107は、第1の端子が配線VSS3と接続され
、第2の端子がトランジスタ104のゲートと接続され、ゲートが端子C1と接続される
。トランジスタ108は、第1の端子が端子C4と接続され、第2の端子がトランジスタ
105のゲートと接続され、ゲートが端子S4と接続される。トランジスタ109は、第
1の端子が配線VSS4と接続され、第2の端子がトランジスタ105のゲートと接続さ
れ、ゲートが端子C1と接続される。
配線VSS3及び配線VSS4のそれぞれは、信号、電位又は電流を伝達する機能を有す
る。つまり、配線VSS3及び配線VSS4のそれぞれは、信号線、電源線又は電流供給
線としての機能を有する。例えば、配線VSS3及び配線VSS4のそれぞれには電位が
入力される。配線VSS3及び配線VSS4に入力される電位としては、信号VCK1
信号VCK2、信号VCK3、又は信号VCK4のローレベル又はハイレベルに対応する
電位がある。特に、トランジスタ104及びトランジスタ105がNチャネル型であれば
、配線VSS3及び配線VSS4には、信号VCK1、信号VCK2、信号VCK3、又
は信号VCK4のローレベルに対応する電位が入力されることが好ましい。また、トラン
ジスタ104及びトランジスタ105がPチャネル型であれば、配線VSS3及び配線V
SS4には、信号VCK1、信号VCK2、信号VCK3、又は信号VCK4のハイレベ
ルに対応する電位が入力されることが好ましい。
端子S3は配線OUT[i−2]と接続されることが好ましい。端子S4は配線OUT[
i+2]と接続される好ましい。端子C4は、配線CK1乃至配線CK4のうち対応する
1本の配線と接続されることが好ましい。具体的には、回路SR[4m+1]の端子C4
は配線CK3と接続され、回路SR[4m+2]の端子C4は配線CK4と接続され、回
路SR[4m+3]の端子C4は配線CK1と接続され、回路SR[4m+4]の端子C
4は配線CK2と接続される。例えば、端子C1が配線CK2と接続され、端子C2が配
線CK1と接続され、端子C3が配線CK3と接続される場合、端子C4は配線CK4と
接続される。
図15(A)に例示する回路SRの動作の一例について説明する。ただし、端子S1の信
号に対して遅延する信号を端子Oから出力する場合の動作の一例のみを説明する。
期間Aの直前の期間Hにおける回路SRの動作の一例について説明する。
端子S3の信号(信号VOUT[i−2])がハイレベルになるため、トランジスタ10
6はオンになる。また、端子C1の信号(信号VCK2)がローレベルになるため、トラ
ンジスタ107はオフになる。よって、端子C4の信号(ハイレベルの信号VCK4)が
トランジスタ104のゲートに供給されるため、トランジスタ104のゲートの電位が上
昇する。トランジスタ104のゲートの電位がトランジスタ106のゲートの電位(端子
S3の信号(ハイレベルの信号VOUT[i−2]))からトランジスタ106の閾値電
圧を引いた値になると、トランジスタ106がオフになる。そして、トランジスタ104
のゲートが浮遊状態になる。
端子S4の信号(信号VOUT[i+2])がローレベルになるため、トランジスタ10
8はオフになる。また、端子C1の信号(信号VCK2)がローレベルになるため、トラ
ンジスタ109はオフになる。よって、トランジスタ105のゲートは浮遊状態になる。
トランジスタ105のゲートの電位の初期値が低い値である場合、トランジスタ105の
ゲートの電位は低い値を維持する。
トランジスタ104のゲートの電位が高い値になるため、トランジスタ104はオンにな
る。また、トランジスタ105のゲートの電位が低い値になるため、トランジスタ105
はオフになる。よって、端子S1の信号(ローレベルの信号VOUT[i−1])がノー
ドND1に供給される。
期間Aにおける回路SRの動作の一例について説明する。
端子S3の信号(信号VOUT[i−2])がローレベルになるため、トランジスタ10
6はオフになる。また、端子C1の信号(信号VCK2)がローレベルになるため、トラ
ンジスタ107はオフになる。よって、トランジスタ104のゲートは浮遊状態になるた
め、トランジスタ104のゲートの電位は高い値を維持する。
端子S4の信号(信号VOUT[i+2])がローレベルになるため、トランジスタ10
8はオフになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ109はオフになる。よって、トランジスタ105のゲートは浮遊状態になるため、ト
ランジスタ105のゲートの電位は低い値を維持する。
トランジスタ104のゲートの電位が高い値になるため、トランジスタ104はオンにな
る。また、トランジスタ105のゲートの電位が低い値になるため、トランジスタ105
はオフになる。よって、端子S1の信号(ハイレベルの信号VOUT[i−1])がノー
ドND1に供給され、ノードND1の電位は上昇する。トランジスタ104のゲートと第
2の端子との電位差はトランジスタ104のゲートと第2の端子との間の寄生容量によっ
て保持されており、且つトランジスタ104のゲートは浮遊状態である。よって、ノード
ND1の電位が上昇すると、トランジスタ104のゲートの電位も上昇する。トランジス
タ104のゲートの電位がトランジスタ104の第1の端子の電位(端子S1の信号(ハ
イレベルの信号VOUT[i−1]))とトランジスタ104の閾値電圧との和よりも高
くなると、ノードND1の電位はハイレベルの信号VOUT[i−1]と同じ値まで上昇
する。こうして、トランジスタ104のゲートと第2の端子との間の電位差を大きくする
ことができるため、トランジスタ104のドレイン電流を大きくすることができる。よっ
て、ノードND1の電位の立ち上がり時間を短くすることができる。或いは、トランジス
タ104のサイズを小さくすることができるため、レイアウト面積の縮小を図ることがで
きる。
期間Bにおける回路SRの動作の一例について説明する。
端子S3の信号(信号VOUT[i−2])がローレベルになるため、トランジスタ10
6はオフになる。端子C1の信号(信号VCK2)がハイレベルになるため、トランジス
タ107はオンになる。よって、配線VSS3の電位がトランジスタ104のゲートに供
給されるため、トランジスタ104のゲートの電位は下降する。
端子S4の信号(信号VOUT[i+2])がローレベルになるため、トランジスタ10
8はオフになる。端子C1の信号(信号VCK2)がハイレベルになるため、トランジス
タ109はオンになる。よって、配線VSS4の電位がトランジスタ105のゲートに供
給されるため、トランジスタ105のゲートの電位は低い値になる。
トランジスタ104のゲートの電位が低い値になるため、トランジスタ104はオフにな
る。トランジスタ105のゲートの電位が低い値になるため、トランジスタ105はオフ
になる。
期間Cにおける回路SRの動作の一例について説明する。
端子S3の信号(信号VOUT[i−2])がローレベルになるため、トランジスタ10
6はオフになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ107はオフになる。よって、トランジスタ104のゲートが浮遊状態になるため、ト
ランジスタ104のゲートの電位は低い値を維持する。
端子S4の信号(信号VOUT[i+2])がローレベルになるため、トランジスタ10
8はオフになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ109はオフになる。よって、トランジスタ105のゲートが浮遊状態になるため、ト
ランジスタ105のゲートの電位は低い値を維持する。
トランジスタ104のゲートの電位が低い値になるため、トランジスタ104はオフにな
る。トランジスタ105のゲートの電位が低い値になるため、トランジスタ105はオフ
になる。
期間Dにおける回路SRの動作の一例について説明する。
端子S3の信号(信号VOUT[i−2])がローレベルになるため、トランジスタ10
6はオフになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ107はオフになる。よって、トランジスタ104のゲートが浮遊状態になるため、ト
ランジスタ104のゲートの電位は低い値を維持する。
端子S4の信号(信号VOUT[i+2])がハイレベルになるため、トランジスタ10
8はオンになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ109はオフになる。よって、端子C4の信号(ハイレベルの信号VCK4)がトラン
ジスタ105のゲートに供給されるため、トランジスタ105のゲートの電位が上昇する
トランジスタ104のゲートの電位が低い値になるため、トランジスタ104はオフにな
る。トランジスタ105のゲートの電位が高い値になるため、トランジスタ105はオン
になる。よって、端子S2の信号(ローレベルの信号VOUT[i+1])がノードND
1に供給される。
期間Dの直後の期間Eの動作の一例について説明する。
端子S3の信号(信号VOUT[i−2])がローレベルになるため、トランジスタ10
6はオフになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ107はオフになる。よって、トランジスタ104のゲートが浮遊状態になるため、ト
ランジスタ104のゲートの電位は低い値を維持する。
端子S4の信号(信号VOUT[i+2])がローレベルになるため、トランジスタ10
8はオフになる。端子C1の信号(信号VCK2)がローレベルになるため、トランジス
タ109はオフになる。よって、トランジスタ105のゲートが浮遊状態になるため、ト
ランジスタ105のゲートの電位は高い値を維持する。
トランジスタ104のゲートの電位が低い値になるため、トランジスタ104はオフにな
る。トランジスタ105のゲートの電位が高い値になるため、トランジスタ105はオン
になる。よって、端子S2の信号(ローレベルの信号VOUT[i+1])がノードND
1に供給される。
期間Dの直後を除く期間Eにおける動作は、期間Cにおける動作と同様である。
期間Fにおける動作は、期間Bにおける動作と同様である。
期間Gにおける動作は、期間Cにおける動作と同様である。
期間Aの直前を除く期間Hにおける動作は、期間Cにおける動作と同様である。
なお、トランジスタ106は、第1の端子又はゲートの少なくとも一方が端子S3と接続
されていればよい。また、トランジスタ108は、第1の端子又はゲートの少なくとも一
方が端子S4と接続されていればよい。図15(B)には、図15(A)において、トラ
ンジスタ106の第1の端子が端子S3と接続され、トランジスタ108の第1の端子が
端子S4と接続される構成を例示する。図16(A)には、図4において、トランジスタ
106の第1の端子が端子S3と接続され、トランジスタ106のゲートが端子C4と接
続され、トランジスタ108の第1の端子が端子S4と接続され、トランジスタ108の
ゲートが端子C4と接続される構成を例示する。
なお、トランジスタ106の第1の端子又はゲートの少なくとも一方を端子S1と接続し
てもよい。また、トランジスタ108の第1の端子又はゲートの少なくとも一方を端子S
2と接続してもよい。図16(B)には、図15(A)において、トランジスタ106の
第1の端子が端子C2と接続され、トランジスタ106のゲートが端子S1と接続され、
トランジスタ108の第1の端子が端子C3と接続され、トランジスタ108のゲートが
端子S2と接続される構成を例示する。図17(A)には、図15(A)において、トラ
ンジスタ106の第1の端子が端子S1と接続され、トランジスタ106のゲートが端子
S1と接続され、トランジスタ108の第1の端子が端子S2と接続され、トランジスタ
108のゲートが端子S2と接続される構成を例示する。図17(B)には、図15(A
)において、トランジスタ106の第1の端子が端子S1と接続され、トランジスタ10
6のゲートが端子C2と接続され、トランジスタ108の第1の端子が端子S2と接続さ
れ、トランジスタ108のゲートが端子C3と接続される構成を例示する。
なお、トランジスタ107の第1の端子は、配線VSS1、配線VSS2、配線VSS4
、端子S1、端子S2、端子S3、端子S4、端子C2、端子C3又は端子C4と接続さ
れてもよい。また、トランジスタ109の第1の端子は、配線VSS1、配線VSS2、
配線VSS3、端子S1、端子S2、端子S3、端子S4、端子C2、端子C3又は端子
C4と接続されてもよい。図18(A)には、図15(A)において、トランジスタ10
7の第1の端子が端子S3と接続され、トランジスタ109の第1の端子が端子S4と接
続される構成を例示する。図18(B)には、図15(A)において、トランジスタ10
7の第1の端子が配線VSS1と接続され、トランジスタ109の第1の端子が配線VS
S1と接続される構成を例示する。
なお、トランジスタ106のW/Lはトランジスタ108のW/Lと等しい又は概ね等し
いことが好ましい。トランジスタ106のW/Lがトランジスタ108のW/Lと概ね等
しいとは、トランジスタ106のW/Lがトランジスタ108のW/Lの0.8倍以上、
1.2倍以下のことをいう。より好ましくは、0.9倍以上、1.1倍以下である。
なお、トランジスタ107のW/Lはトランジスタ109のW/Lと等しい又は概ね等し
いことが好ましい。トランジスタ107のW/Lがトランジスタ109のW/Lと概ね等
しいとは、トランジスタ107のW/Lがトランジスタ109のW/Lと概ね等しいとは
、トランジスタ107のW/Lがトランジスタ109のW/Lの0.8倍以上、1.2倍
以下のことをいう。より好ましくは、0.9倍以上、1.1倍以下である。
なお、トランジスタ106乃至トランジスタ109は、トランジスタ101と同じ極性で
あることが好ましい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)及び図18(B)等に図示し
て述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、端子OとノードND
1との間にトランジスタを追加してもよい。図19(A)には、図4において、トランジ
スタ110を追加する構成を例示する。トランジスタ110は、第1の端子が端子Oと接
続され、第2の端子がノードND1と接続され、ゲートが端子C1と接続される。
なお、トランジスタ110は、トランジスタ101と同じ極性であることが好ましい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)及び図19(
A)等に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、端子
C1とノードND1との間にトランジスタを追加してもよい。図19(B)には、図4に
おいて、トランジスタ111を追加する構成を例示する。トランジスタ111は、第1の
端子が端子C1と接続され、第2の端子がノードND1と接続される。
なお、トランジスタ111は、トランジスタ101と同じ極性であることが好ましい。
なお、トランジスタ111のゲートに信号を入力し、当該信号によってトランジスタ11
1のオン又はオフを制御してもよい。
なお、トランジスタ111のゲートは、トランジスタ102のゲートと接続されてもよい
。或いは、トランジスタ111のゲートは、トランジスタ103のゲートと接続されても
よい。或いは、トランジスタ111のゲートは、トランジスタ102のゲート及びトラン
ジスタ103のゲートと接続されてもよい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)及び図19(B)等に図示して述べる、又は図示せずに述べる本実施の形態の回路SR
において、トランジスタ103と直列に接続されるトランジスタを追加してもよい。図2
0(A)には、図4において、トランジスタ112を追加する構成を例示する。トランジ
スタ112は、第1の端子がトランジスタ103の第2の端子と接続され、第2の端子が
ノードND1と接続される。
なお、トランジスタ112は、トランジスタ101と同じ極性であることが好ましい。
なお、トランジスタ112のゲートに信号を入力し、当該信号によってトランジスタ11
2のオン又はオフを制御してもよい。
なお、トランジスタ112は、トランジスタ101の第1の端子と配線VSS1との間に
接続されてもよい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)及び図20(A)等に図示して述べる、又は図示せずに述べる本実施の
形態の回路SRにおいて、トランジスタ102と直列に接続されるトランジスタを追加し
てもよい。図20(B)には、図4において、トランジスタ113を追加する構成を例示
する。トランジスタ113は、第1の端子がトランジスタ102の第2の端子と接続され
、第2の端子が端子Oと接続される。
なお、トランジスタ113は、トランジスタ101と同じ極性であることが好ましい。
なお、トランジスタ113のゲートに信号を入力し、当該信号によってトランジスタ11
3のオン又はオフを制御してもよい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)及び図20(B)等に図示して述べる、又は図示せずに
述べる本実施の形態の回路SRにおいて、トランジスタ101のゲートとトランジスタ1
04の第2の端子及びトランジスタ105の第2の端子の接続点との間に接続されるトラ
ンジスタを追加してもよい。図21(A)には、図4において、トランジスタ114を追
加する構成を例示する。トランジスタ114は、第1の端子がトランジスタ101のゲー
トと接続され、第2の端子がトランジスタ104の第2の端子、トランジスタ105の第
2の端子及びトランジスタ103の第2の端子と接続される。
なお、トランジスタ114は、トランジスタ101と同じ極性であることが好ましい。
なお、図21(B)に例示するように、トランジスタ103の第2の端子をトランジスタ
114の第1の端子と接続してもよい。
なお、トランジスタ114のゲートは、端子C1と接続されてもよい。或いは、トランジ
スタ114のゲートに、端子C1の信号のハイレベルに対応する電位を入力してもよい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)、図20(B)、図21(A)及び図21(B)等に図
示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、トランジスタ1
03のゲートは、端子S3、端子S4、又は端子C4と接続されてもよい。図22(A)
には、図4において、トランジスタ103のゲートが端子C4と接続される構成を例示す
る。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)、図20(B)、図21(A)、図21(B)及び図2
2(A)等に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、
トランジスタ103のゲートの電位を制御するための構成を追加してよい。図22(B)
には、図4において、トランジスタ115及びトランジスタ116を追加する構成を例示
する。トランジスタ115は、第1の端子が端子C4と接続され、第2の端子がトランジ
スタ103のゲートと接続され、ゲートが端子C4と接続される。トランジスタ116は
、第1の端子が配線VSS2と接続され、第2の端子がトランジスタ103のゲートと接
続され、ゲートがノードND1と接続される。
期間A、期間B及び期間Cにおいて、端子C4の信号(信号VCK4)がローレベルにな
るため、トランジスタ115はオフになる。ノードND1の電位が高い値になるため、ト
ランジスタ116がオンになる。よって、配線VSS2の電位がトランジスタ103のゲ
ートに供給されるため、トランジスタ103のゲートの電位は低い値になる。トランジス
タ103のゲートの電位が低い値になるため、トランジスタ103はオフになる。
期間Dにおいて、端子C4の信号(信号VCK4)がハイレベルになるため、トランジス
タ115はオンになる。ノードND1の電位が低い値になるため、トランジスタ116が
オフになる。よって、端子C4の信号(ハイレベルの信号VCK4)がトランジスタ10
3のゲートに供給されるため、トランジスタ103のゲートの電位が高い値になる。トラ
ンジスタ103のゲートの電位が高い値になるため、トランジスタ103はオンになる。
期間E、期間F及び期間Gにおいて、端子C4の信号(信号VCK4)がローレベルにな
るため、トランジスタ115はオフになる。ノードND1の電位が低い値になるため、ト
ランジスタ116がオフになる。よって、トランジスタ103のゲートは浮遊状態になる
ため、トランジスタ103のゲートの電位は高い値に維持される。トランジスタ103の
ゲートの電位が高い値になるため、トランジスタ103はオンになる。
期間Hにおいて、端子C4の信号(信号VCK4)がハイレベルになるため、トランジス
タ115はオンになる。ノードND1の電位が低い値になるため、トランジスタ116が
オフになる。よって、端子C4の信号(ハイレベルの信号VCK4)がトランジスタ10
3のゲートに供給されるため、トランジスタ103のゲートの電位が高い値になる。トラ
ンジスタ103のゲートの電位が高い値になるため、トランジスタ103はオンになる。
なお、トランジスタ115は、第1の端子又はゲートの少なくとも一方が端子C4と接続
されていればよい。例えば、トランジスタ115の第1の端子が端子C4と接続され、ト
ランジスタ115のゲートが信号VCK1、信号VCK2、信号VCK3、又は信号V
K4のハイレベルに対応する電位が入力される配線(図示せず)と接続されてもよい。
なお、トランジスタ116のゲートは、端子C1、端子C2、端子C3、端子S1、端子
S2又は端子Oと接続されてもよい。図23(A)には、図22(B)において、トラン
ジスタ116のゲートが端子S1と接続される構成を例示する。図23(B)には、図2
2(B)において、トランジスタ116のゲートが端子C1と接続される構成を例示する
なお、トランジスタ116の第1の端子は、配線VSS1、配線VSS3、配線VSS4
、端子S3、端子S4又は端子C4と接続されてもよい。
なお、トランジスタ115及びトランジスタ116は、トランジスタ101と同じ極性で
あることが好ましい。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)、図20(B)、図21(A)、図21(B)、図22
(A)、図22(B)、図23(A)及び図23(B)等に図示して述べる、又は図示せ
ずに述べる本実施の形態の回路SRにおいて、トランジスタ102のゲートは、端子S1
、端子S2、端子S3、端子S4、端子C2、端子C3又は端子C4と接続されてもよい
。図24(A)には、図4において、トランジスタ102のゲートが端子C4と接続され
る構成を例示する。図24(B)には、図4において、トランジスタ102のゲートが端
子S1と接続される構成を例示する。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)、図20(B)、図21(A)、図21(B)、図22
(A)、図22(B)、図23(A)、図23(B)、図24(A)及び図24(B)等
に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、各トランジ
スタに複数の構成の適用が可能である場合、複数の構成のいずれか2つ以上に対応する構
成のトランジスタを設けてもよい。つまり、あるトランジスタに第1の構成、第2の構成
及び第3の構成の適用が可能である場合、第1の構成に対応するトランジスタ、第2の構
成に対応するトランジスタ、及び第3の構成に対応するトランジスタのうち2つ以上のト
ランジスタを設けてもよい。
例えば、トランジスタ103の第1の端子については、配線VSS2と接続される構成(
図4参照)、配線VSS1と接続される構成(図11(A)参照)、端子S2と接続され
る構成(図11(B)参照)、端子S1と接続される構成(図12(A)参照)、端子C
1と接続される構成、端子C2と接続される構成、端子C3と接続される構成、端子C4
と接続される構成、端子S3と接続される構成、端子S4と接続される構成、端子Oと接
続される構成という構成がある。図25(A)には、図4に例示する回路SRにおいて、
第1の端子が端子S2と接続されるトランジスタ103に対応するトランジスタ103A
、及び第1の端子が端子S1と接続されるトランジスタ103に対応するトランジスタ1
03Bが設けられる構成を例示する。
例えば、トランジスタ103のゲートについては、端子S3と接続される構成、端子S4
と接続される構成、端子C2と接続される構成、端子C3と接続される構成、及び端子C
4と接続される構成(図22(A)参照)がある。図25(B)には、図4に例示する回
路SRにおいて、ゲートが端子S2と接続されるトランジスタ103に対応するトランジ
スタ103C、及びゲートが端子S1と接続されるトランジスタ103に対応するトラン
ジスタ103Dが設けられる構成を例示する。
例えば、トランジスタ116のゲートについては、ノードND1と接続される構成(図2
2(B)参照)、端子C1と接続される構成(図23(B)参照)、端子C2と接続され
る構成、端子C3と接続される構成、端子S1と接続される構成(図23(A)参照)、
端子S2と接続される構成、端子Oと接続される構成がある。図26(A)には、図22
(B)に例示する回路SRにおいて、ゲートが端子S1と接続されるトランジスタ116
に対応するトランジスタ116A、及びゲートが端子S2と接続されるトランジスタ11
6に対応するトランジスタ116Bが設けられる構成を例示する。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)、図20(B)、図21(A)、図21(B)、図22
(A)、図22(B)、図23(A)、図23(B)、図24(A)、図24(B)、図
25(A)、図25(B)及び図26(A)等に図示して述べる、又は図示せずに述べる
本実施の形態の回路SRの全て又は一部を組み合わせることができる。
例えば、図26(B)には、図4において、図11(A)のようにトランジスタ103の
第1の端子が配線VSS1と接続され、図15(A)のようにトランジスタ106乃至ト
ランジスタ109が追加され、図18(B)のようにトランジスタ107の第1の端子が
配線VSS1と接続され、図18(B)のようにトランジスタ109の第1の端子が配線
VSS1と接続される構成を例示する。
例えば、図27(A)には、図4において、図19(A)のようにトランジスタ110が
追加され、図19(B)のようにトランジスタ111が追加される構成を例示する。
例えば、図27(B)には、図4において、図14(A)のようにトランジスタ104の
ゲートが端子S1と接続され、図14(A)のようにトランジスタ105のゲートが端子
S2と接続され、図25(A)のようにトランジスタ103Aが設けられ、図25(A)
のようにトランジスタ103Bが設けられる構成を例示する。
図4、図11(A)、図11(B)、図12(A)、図12(B)、図13(A)、図1
3(B)、図14(A)、図14(B)、図15(A)、図15(B)、図16(A)、
図16(B)、図17(A)、図17(B)、図18(A)、図18(B)、図19(A
)、図19(B)、図20(A)、図20(B)、図21(A)、図21(B)、図22
(A)、図22(B)、図23(A)、図23(B)、図24(A)、図24(B)、図
25(A)、図25(B)、図26(A)、図26(B)、図27(A)及び図27(B
)等に図示して述べる、又は図示せずに述べる本実施の形態の回路SRにおいて、複数の
トランジスタの全て又は少なくとも一は、ダブルゲート構造としてもよい。ダブルゲート
構造のトランジスタは、第1のゲートと第2のゲートとを有する。そして、ダブルゲート
構造のトランジスタのチャネル形成領域又はチャネル形成領域を有する半導体層は、第1
のゲートと第2のゲートとに挟まれる領域を有する。第1のゲートは第2のゲートの下方
に設けられてもよいし上方に設けられてもよい。第1のゲートとは、上述する「ゲート」
に対応し、第1のゲートの接続先は上述する「ゲート」の接続先と同じである。第2のゲ
ートは、第1のゲートと接続されてもよいし、専用の配線と接続されてもよい。第2のゲ
ートが第1のゲートと接続される場合、トランジスタの移動度が高くなり、トランジスタ
のオン電流が大きくなる。よって、トランジスタのW/Lを小さくすることができる。第
2のゲートが専用の配線と接続される場合、専用の配線の電位又は信号により、トランジ
スタの電気特性を制御することができる。
例えば、図38(A)には、図4において、トランジスタ101乃至トランジスタ105
がダブルゲート構造であるとともに、第1のゲートと第2のゲートとが接続される構成を
例示する。
例えば、図38(B)には、図4において、トランジスタ101乃至トランジスタ105
がダブルゲート構造であるとともに、第2のゲートが配線BGと接続される構成を例示す
る。
本明細書等において、スイッチとしては、様々な形態のものを用いることができる。スイ
ッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか
流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択し
て切り替える機能を有し、例えば、経路1に電流を流すことが出来るようにするか、経路
2に電流を流すことができるようにするかを選択して切り替える機能を有している。スイ
ッチの一例としては、電気的スイッチ又は機械的なスイッチなどを用いることができる。
つまり、スイッチは、電流を制御できるものであればよく、特定のものに限定されない。
スイッチの一例としては、トランジスタ(例えば、バイポーラトランジスタ、MOSトラ
ンジスタなど)、ダイオード(例えば、PNダイオード、PINダイオード、ショットキ
ーダイオード、MIM(Metal Insulator Metal)ダイオード、M
IS(Metal Insulator Semiconductor)ダイオード、ダ
イオード接続のトランジスタなど)、又はこれらを組み合わせた論理回路などがある。機
械的なスイッチの一例としては、デジタルマイクロミラーデバイス(DMD)のように、
MEMS(マイクロ・エレクトロ・メカニカル・システム)技術を用いたスイッチがある
。そのスイッチは、機械的に動かすことが可能な電極を有し、その電極が動くことによっ
て、導通と非導通とを制御して動作する。
なお、スイッチとしてトランジスタを用いる場合、そのトランジスタは単なるスイッチと
して動作するため、トランジスタの極性(導電型)は特に限定されない。ただし、オフ電
流を抑えたい場合、オフ電流が少ない方の極性のトランジスタを用いることが望ましい。
オフ電流が少ないトランジスタの一例としては、LDD領域を有するトランジスタ、又は
マルチゲート構造を有するトランジスタなどがある。
なお、スイッチとしてトランジスタを用いる場合、スイッチとして動作させるトランジス
タのソースの電位が、低電位側電源(Vss、GND、0Vなど)の電位に近い値で動作
する場合は、スイッチとしてNチャネル型トランジスタを用いることが望ましい。反対に
、ソースの電位が、高電位側電源(Vddなど)の電位に近い値で動作する場合は、スイ
ッチとしてPチャネル型トランジスタを用いることが望ましい。なぜなら、Nチャネル型
トランジスタではソースが低電位側電源の電位に近い値で動作するとき、Pチャネル型ト
ランジスタではソースが高電位側電源の電位に近い値で動作するとき、ゲートとソースと
の間の電圧の絶対値を大きくできるからである。そのため、スイッチとして、より正確な
動作を行うことができるからである。または、トランジスタがソースフォロワ動作をして
しまうことが少ないため、出力電圧の大きさが小さくなってしまうことが少ないからであ
る。
なお、スイッチとして、Nチャネル型トランジスタとPチャネル型トランジスタとの両方
を用いて、CMOS型のスイッチを用いてもよい。CMOS型のスイッチにすると、Pチ
ャネル型トランジスタとNチャネル型トランジスタとのどちらか一方が導通すれば、電流
が流れるため、スイッチとして機能しやすくなる。よって、スイッチへの入力信号の電圧
が高い場合でも、低い場合でも、適切に電圧を出力させることができる。または、スイッ
チをオン又はオフさせるための信号の電圧振幅値を小さくすることが出来るので、消費電
力を小さくすることができる。
なお、スイッチとしてトランジスタを用いる場合、スイッチは、入力端子(ソースまたは
ドレインの一方)と、出力端子(ソースまたはドレインの他方)と、導通を制御する端子
(ゲート)とを有している場合がある。一方、スイッチとしてダイオードを用いる場合、
スイッチは、導通を制御する端子を有していない場合がある。したがって、トランジスタ
よりもダイオードをスイッチとして用いた方が、端子を制御するための配線を少なくする
ことが出来る。
例えば、本明細書等において、トランジスタとして、様々な構造のトランジスタを用いる
ことが出来る。よって、用いるトランジスタの種類に限定はない。トランジスタの一例と
しては、単結晶シリコンを有するトランジスタ、または、非晶質シリコン、多結晶シリコ
ン、微結晶(マイクロクリスタル、ナノクリスタル、セミアモルファスとも言う)シリコ
ンなどに代表される非単結晶半導体膜を有するトランジスタなどを用いることが出来る。
または、それらの半導体を薄膜化した薄膜トランジスタ(TFT)などを用いることが出
来る。TFTを用いる場合、様々なメリットがある。例えば、単結晶シリコンの場合より
も低い温度で製造できるため、製造コストの削減、又は製造装置の大型化を図ることがで
きる。製造装置を大きくできるため、大型基板上に製造できる。そのため、同時に多くの
個数の表示装置を製造できるため、低コストで製造できる。または、製造温度が低いため
、耐熱性の弱い基板を用いることができる。そのため、透光性を有する基板上にトランジ
スタを製造できる。または、透光性を有する基板上のトランジスタを用いて表示素子での
光の透過を制御することが出来る。または、トランジスタの膜厚が薄いため、トランジス
タを形成する膜の一部は、光を透過させることが出来る。そのため、開口率を向上させる
ことができる。
なお、多結晶シリコンを製造するときに、触媒(ニッケルなど)を用いることにより、結
晶性をさらに向上させ、電気特性のよいトランジスタを製造することが可能となる。その
結果、ゲートドライバ回路(走査線駆動回路)、ソースドライバ回路(信号線駆動回路)
、及び信号処理回路(信号生成回路、ガンマ補正回路、DA変換回路など)を基板上に一
体形成することが出来る。
なお、微結晶シリコンを製造するときに、触媒(ニッケルなど)を用いることにより、結
晶性をさらに向上させ、電気特性のよいトランジスタを製造することが可能となる。この
とき、レーザー照射を行うことなく、熱処理を加えるだけで、結晶性を向上させることも
可能である。その結果、ソースドライバ回路の一部(アナログスイッチなど)及びゲート
ドライバ回路(走査線駆動回路)を基板上に一体形成することが出来る。なお、結晶化の
ためにレーザー照射を行わない場合は、シリコンの結晶性のムラを抑えることができる。
そのため、画質の向上した画像を表示することが出来る。ただし、触媒(ニッケルなど)
を用いずに、多結晶シリコン又は微結晶シリコンを製造することは可能である。
なお、シリコンの結晶性を、多結晶又は微結晶などへと向上させることは、パネル全体で
行うことが望ましいが、それに限定されない。パネルの一部の領域のみにおいて、シリコ
ンの結晶性を向上させてもよい。選択的に結晶性を向上させることは、レーザー光を選択
的に照射することなどにより可能である。例えば、画素以外の領域である周辺回路領域に
のみ、ゲートドライバ回路及びソースドライバ回路などの領域にのみ、又はソースドライ
バ回路の一部(例えば、アナログスイッチ)の領域にのみ、にレーザー光を照射してもよ
い。その結果、回路を高速に動作させる必要がある領域にのみ、シリコンの結晶化を向上
させることができる。画素領域は、高速に動作させる必要性が低いため、結晶性が向上さ
れなくても、問題なく画素回路を動作させることが出来る。こうすることによって、結晶
性を向上させる領域が少なくて済むため、製造工程も短くすることが出来る。そのため、
スループットが向上し、製造コストを低減させることが出来る。または、必要とされる製
造装置の数も少ない数で製造できるため、製造コストを低減させることが出来る。
なお、トランジスタの一例としては、化合物半導体(例えば、SiGe、GaAsなど)
、又は酸化物半導体(例えば、Zn−O、In−Ga−Zn−O、In−Zn−O、In
−Sn−O(ITO)、Sn−O、Ti−O、Al−Zn−Sn−O(AZTO)、In
−Sn−Zn−Oなど)などを有するトランジスタを用いることが出来る。または、これ
らの化合物半導体、又は、これらの酸化物半導体を薄膜化した薄膜トランジスタなどを用
いることが出来る。これらにより、製造温度を低くできるので、例えば、室温でトランジ
スタを製造することが可能となる。その結果、耐熱性の低い基板、例えばプラスチック基
板又はフィルム基板などに直接トランジスタを形成することが出来る。なお、これらの化
合物半導体又は酸化物半導体を、トランジスタのチャネル部分に用いるだけでなく、それ
以外の用途で用いることも出来る。例えば、これらの化合物半導体又は酸化物半導体を配
線、抵抗素子、画素電極、又は透光性を有する電極などとして用いることができる。それ
らをトランジスタと同時に成膜又は形成することが可能なため、コストを低減できる。
なお、トランジスタの一例としては、インクジェット法又は印刷法を用いて形成したトラ
ンジスタなどを用いることが出来る。これらにより、室温で製造、低真空度で製造、又は
大型基板上に製造することができる。よって、マスク(レチクル)を用いなくても製造す
ることが可能となるため、トランジスタのレイアウトを容易に変更することが出来る。ま
たは、レジストを用いらずに製造することが可能なので、材料費が安くなり、工程数を削
減できる。または、必要な部分にのみ膜を付けることが可能なので、全面に成膜した後で
エッチングする、という製法よりも、材料が無駄にならず、低コストにできる。
なお、トランジスタの一例としては、有機半導体やカーボンナノチューブを有するトラン
ジスタ等を用いることができる。これらにより、曲げることが可能な基板上にトランジス
タを形成することが出来る。有機半導体やカーボンナノチューブを有するトランジスタを
用いた装置は、衝撃に強くすることができる。
なお、トランジスタとしては、他にも様々な構造のトランジスタを用いることができる。
例えば、トランジスタとして、MOS型トランジスタ、接合型トランジスタ、バイポーラ
トランジスタなどを用いることが出来る。トランジスタとしてMOS型トランジスタを用
いることにより、トランジスタのサイズを小さくすることが出来る。よって、多数のトラ
ンジスタを搭載することができる。トランジスタとしてバイポーラトランジスタを用いる
ことにより、大きな電流を流すことが出来る。よって、高速に回路を動作させることがで
きる。なお、MOS型トランジスタとバイポーラトランジスタとを1つの基板に混在させ
て形成してもよい。これにより、低消費電力、小型化、高速動作などを実現することが出
来る。
例えば、本明細書等において、トランジスタの一例としては、ゲート電極が2個以上のマ
ルチゲート構造のトランジスタを用いることができる。マルチゲート構造にすると、チャ
ネル領域が直列に接続されるため、複数のトランジスタが直列に接続された構造となる。
よって、マルチゲート構造により、オフ電流の低減、トランジスタの耐圧向上(信頼性の
向上)を図ることができる。または、マルチゲート構造により、飽和領域で動作する時に
、ドレインとソースとの間の電圧が変化しても、ドレインとソースとの間の電流があまり
変化せず、傾きがフラットである電圧・電流特性を得ることができる。傾きがフラットで
ある電圧・電流特性を利用すると、理想的な電流源回路、又は非常に高い抵抗値をもつ能
動負荷を実現することが出来る。その結果、特性のよい差動回路又はカレントミラー回路
などを実現することが出来る。
なお、トランジスタの一例としては、チャネルの上下にゲート電極が配置されている構造
のトランジスタを適用することができる。チャネルの上下にゲート電極が配置される構造
にすることにより、複数のトランジスタが並列に接続されたような回路構成となる。よっ
て、チャネル領域が増えるため、電流値の増加を図ることができる。または、チャネルの
上下にゲート電極が配置されている構造にすることにより、空乏層ができやすくなるため
、S値の改善を図ることができる。
なお、トランジスタの一例としては、チャネル領域の上にゲート電極が配置されている構
造、チャネル領域の下にゲート電極が配置されている構造、正スタガ構造、逆スタガ構造
、チャネル領域を複数の領域に分けた構造、チャネル領域を並列に接続した構造、又はチ
ャネル領域が直列に接続する構造などのトランジスタを用いることができる。または、ト
ランジスタとして、プレーナ型、FIN型(フィン型)、TRI−GATE型(トライゲ
ート型)、トップゲート型、ボトムゲート型、ダブルゲート型(チャネルの上下にゲート
が配置されている)、など、様々な構成をとることが出来る。
なお、トランジスタの一例としては、チャネル領域(もしくはその一部)にソース電極や
ドレイン電極が重なっている構造のトランジスタを用いることができる。チャネル領域(
もしくはその一部)にソース電極やドレイン電極が重なる構造にすることによって、チャ
ネル領域の一部に電荷が溜まることにより動作が不安定になることを防ぐことができる。
なお、トランジスタの一例としては、LDD領域を設けた構造を適用できる。LDD領域
を設けることにより、オフ電流の低減、又はトランジスタの耐圧向上(信頼性の向上)を
図ることができる。または、LDD領域を設けることにより、飽和領域で動作する時に、
ドレインとソースとの間の電圧が変化しても、ドレイン電流があまり変化せず、傾きがフ
ラットな電圧・電流特性を得ることができる。
例えば、本明細書等において、様々な基板を用いて、トランジスタを形成することが出来
る。基板の種類は、特定のものに限定されることはない。その基板の一例としては、半導
体基板(例えば単結晶基板又はシリコン基板)、SOI基板、ガラス基板、石英基板、プ
ラスチック基板、金属基板、ステンレス・スチル基板、ステンレス・スチル・ホイルを有
する基板、タングステン基板、タングステン・ホイルを有する基板、可撓性基板、貼り合
わせフィルム、繊維状の材料を含む紙、又は基材フィルムなどがある。ガラス基板の一例
としては、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、又はソーダライムガ
ラスなどがある。可撓性基板、貼り合わせフィルム、基材フィルムなどの一例としては、
以下のものがあげられる。例えば、ポリエチレンテレフタレート(PET)、ポリエチレ
ンナフタレート(PEN)、ポリエーテルサルフォン(PES)に代表されるプラスチッ
クがある。または、一例としては、アクリル等の合成樹脂などがある。または、一例とし
ては、ポリプロピレン、ポリエステル、ポリフッ化ビニル、又はポリ塩化ビニルなどがあ
る。または、一例としては、ポリアミド、ポリイミド、アラミド、エポキシ、無機蒸着フ
ィルム、又は紙類などがある。特に、半導体基板、単結晶基板、又はSOI基板などを用
いてトランジスタを製造することによって、特性、サイズ、又は形状などのばらつきが少
なく、電流能力が高く、サイズの小さいトランジスタを製造することができる。このよう
なトランジスタによって回路を構成すると、回路の低消費電力化、又は回路の高集積化を
図ることができる。
また、基板として、可撓性基板を用い、可撓性基板上に直接、トランジスタを形成しても
よい。または、基板とトランジスタの間に剥離層を設けてもよい。剥離層は、その上に半
導体装置を一部あるいは全部完成させた後、基板より分離し、他の基板に転載するために
用いることができる。その際、トランジスタは耐熱性の劣る基板や可撓性の基板にも転載
できる。なお、上述の剥離層には、例えば、タングステン膜と酸化シリコン膜との無機膜
の積層構造の構成や、基板上にポリイミド等の有機樹脂膜が形成された構成等を用いるこ
とができる。
つまり、ある基板を用いてトランジスタを形成し、その後、別の基板にトランジスタを転
置し、別の基板上にトランジスタを配置してもよい。トランジスタが転置される基板の一
例としては、上述したトランジスタを形成することが可能な基板に加え、紙基板、セロフ
ァン基板、アラミドフィルム基板、ポリイミドフィルム基板、石材基板、木材基板、布基
板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリウレタン、ポリエステル)若し
くは再生繊維(アセテート、キュプラ、レーヨン、再生ポリエステル)などを含む)、皮
革基板、又はゴム基板などがある。これらの基板を用いることにより、特性のよいトラン
ジスタの形成、消費電力の小さいトランジスタの形成、壊れにくい装置の製造、耐熱性の
付与、軽量化、又は薄型化を図ることができる。
なお、所定の機能を実現させるために必要な回路の全てを、同一の基板(例えば、ガラス
基板、プラスチック基板、単結晶基板、又はSOI基板など)に形成することが可能であ
る。こうして、部品点数の削減によるコストの低減、又は回路部品との接続点数の低減に
よる信頼性の向上を図ることができる。
なお、所定の機能を実現させるために必要な回路の全てを同じ基板に形成しないことが可
能である。つまり、所定の機能を実現させるために必要な回路の一部は、ある基板に形成
され、所定の機能を実現させるために必要な回路の別の一部は、別の基板に形成されてい
ることが可能である。例えば、所定の機能を実現させるために必要な回路の一部は、ガラ
ス基板に形成され、所定の機能を実現させるために必要な回路の別の一部は、単結晶基板
(又はSOI基板)に形成されることが可能である。そして、所定の機能を実現させるた
めに必要な回路の別の一部が形成される単結晶基板(ICチップともいう)を、COG(
Chip On Glass)によって、ガラス基板に接続して、ガラス基板にそのIC
チップを配置することが可能である。または、ICチップを、TAB(Tape Aut
omated Bonding)、COF(Chip On Film)、SMT(Su
rface Mount Technology)、又はプリント基板などを用いてガラ
ス基板と接続することが可能である。このように、回路の一部が画素部と同じ基板に形成
されていることにより、部品点数の削減によるコストの低減、又は回路部品との接続点数
の低減による信頼性の向上を図ることができる。特に、駆動電圧が大きい部分の回路、又
は駆動周波数が高い部分の回路などは、消費電力が大きくなってしまう場合が多い。そこ
で、このような回路を、画素部とは別の基板(例えば単結晶基板)に形成して、ICチッ
プを構成する。このICチップを用いることによって、消費電力の増加を防ぐことができ
る。
例えば、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含
む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイ
ン領域またはドレイン電極)とソース(ソース端子、ソース領域またはソース電極)の間
にチャネル領域を有しており、ドレインとチャネル領域とソースとを介して電流を流すこ
とが出来るものである。ここで、ソースとドレインとは、トランジスタの構造又は動作条
件等によって変わるため、いずれがソースまたはドレインであるかを限定することが困難
である。そこで、ソースとして機能する部分、及びドレインとして機能する部分を、ソー
ス又はドレインと呼ばない場合がある。その場合、一例として、ソースとドレインとの一
方を、第1端子、第1電極、又は第1領域と表記し、ソースとドレインとの他方を、第2
端子、第2電極、又は第2領域と表記する場合がある。
なお、トランジスタは、ベースとエミッタとコレクタとを含む少なくとも三つの端子を有
する素子であってもよい。この場合も同様に、一例として、エミッタとコレクタとの一方
を、第1端子、第1電極、又は第1領域と表記し、エミッタとコレクタとの他方を、第2
端子、第2電極、又は第2領域と表記する場合がある。なお、トランジスタとしてバイポ
ーラトランジスタが用いられる場合、ゲートという表記をベースと言い換えることが可能
である。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載する場合は、
XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、
XとYとが直接接続されている場合とを含むものとする。したがって、所定の接続関係、
例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関
係以外のものも含むものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層
、など)であるとする。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能
とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイ
オード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが
可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイ
ッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか
流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択し
て切り替える機能を有している。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能
とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変
換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電
源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)
、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る
回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成
回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能であ
る。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号
がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
なお、XとYとが接続されている、と明示的に記載する場合は、XとYとが電気的に接続
されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている
場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の素子又
は別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場
合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とを
含むものとする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、
接続されている、とのみ明示的に記載されている場合と同じであるとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介
さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z
2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース
(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接
的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的
に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現
することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2
の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第
1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に
接続されている。」と表現することができる。または、「トランジスタのソース(又は第
1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子な
ど)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トラ
ンジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている
」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子な
ど)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トラン
ジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など
)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様
な表現方法を用いて、回路構成における接続の順序について規定することにより、トラン
ジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別
して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、こ
れらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置
、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されてい
る場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もあ
る。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び
電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電
気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場
合も、その範疇に含める。
なお、本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。よって、
本実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の
内容(一部の内容でもよい)、及び/又は、一つ若しくは複数の別の実施の形態で述べる
内容(一部の内容でもよい)に対して、適用、組み合わせ、又は置き換えなどを行うこと
が出来る。なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な
図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。
また、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、
その実施の形態において述べる別の図(一部でもよい)、及び/又は、一つ若しくは複数
の別の実施の形態において述べる図(一部でもよい)に対して、組み合わせることにより
、さらに多くの図を構成させることができる。これは、以下の実施の形態においても同様
である。
(実施の形態2)
本実施の形態では、本発明の一態様に係る装置を有する表示装置について説明する。
図28(A)に例示する表示装置は、回路100及び画素部130を有する。画素部13
0には、N(Nは3以上の自然数)本の配線OUT及びM(Mは自然数)本の配線SL(
配線SL[1]乃至SL[M]とも示す)が設けられる。そして、N本の配線OUT及び
M本の配線SLに対応して画素131が設けられる。回路100は、ゲートドライバ(ゲ
ート線駆動回路、ゲート信号線駆動回路、走査線駆動回路ともいう)としての機能を有す
る。N本の配線OUTは、ゲート線(ゲート信号線、走査線ともいう)としての機能を有
する。M本の配線SLは、ビデオ信号を伝達する機能を有する。つまり、M本の配線SL
は、ソース線(ソース信号線、信号線ともいう)としての機能を有する。また、M本の配
線SLは、ソースドライバ(ソース線駆動回路、ソース信号線駆動回路又は信号線駆動回
路ともいう)としての機能を有する回路と接続される。
画素131の選択又は非選択は配線OUTの電位に基づいて制御される。つまり、画素1
31の選択又は非選択は回路100によって制御される。画素131が選択されると、ビ
デオ信号が配線SLから画素131に書き込まれる。そして、ビデオ信号が画素131に
保持されるとともに、画素131がビデオ信号に応じた表示を行う。その後、画素131
が非選択になると、画素131は保持したビデオ信号に応じた表示を続ける。
次に、画素131の具体的な構成例について説明する。
図28(B)に例示する画素131は、トランジスタ132、液晶素子133及び容量素
子134を有する。トランジスタ132は、第1の端子が配線SLと接続され、第2の端
子が液晶素子133の第1の電極及び容量素子134の第1の電極(画素電極ともいう)
と電気的に接続され、ゲートが配線OUTと接続される。液晶素子133の第2の電極(
コモン電極ともいう)は、複数の画素131の全て又は2つ以上において共通である。つ
まり、第1の画素131の液晶素子133の第2の電極となる領域を有する導電体は、第
2の画素131の液晶素子133の第2の電極となる領域を有する。容量素子134の第
2の電極は、容量線としての機能を有する配線と接続される。容量素子134の第2の電
極は、複数の画素131の全て又は2つ以上において同じ配線と接続される。ただし、容
量素子134の第2の電極は、液晶素子133の第2の電極と接続されてもよい。トラン
ジスタ132は、配線OUTの電位によってオン又はオフが制御される。トランジスタ1
32がオンになると、配線SLのビデオ信号が画素131に入力される。液晶素子133
は、液晶材料を有する。液晶材料の配向は、液晶素子133の第1の電極と液晶素子13
3の第2の電極との電位差によって制御される。容量素子134は、ビデオ信号に応じた
電荷を蓄積する機能を有する。つまり、容量素子134は、液晶素子133の第1の電極
の電位をビデオ信号に応じた値に維持する機能を有する。
図28(C)に例示する画素131は、トランジスタ135、トランジスタ136、EL
素子137を有する。トランジスタ135は、第1の端子が配線SLと接続され、第2の
端子がトランジスタ136のゲートと接続され、ゲートが配線OUTと接続される。トラ
ンジスタ136は、第1の端子がEL素子137に流れる電流を供給する機能を有する配
線と接続され、第2の端子がEL素子137の第1の電極(画素電極ともいう)と接続さ
れる。EL素子137の第2の電極(共通電極ともいう)は、複数の画素131の全て又
は2つ以上において共通である。つまり、第1の画素131のEL素子137の第2の電
極となる領域を有する導電体は、第2の画素131のEL素子137の第2の電極となる
領域を有する。トランジスタ135は、配線OUTの電位によってオン又はオフが制御さ
れる。トランジスタ135がオンになると、配線SLのビデオ信号が画素131に入力さ
れる。トランジスタ136は、EL素子137に電流を供給する機能を有する。トランジ
スタ136がEL素子137に供給する電流は、ビデオ信号に応じた値になる。EL素子
137は、トランジスタ136から供給される電流に応じて発光する機能を有する。
画素131の構成は、図28(B)及び図28(C)に限定されない。画素131は、ゲ
ートが配線OUTと接続され、第1の端子が配線SLと接続されるトランジスタと、当該
トランジスタを介して入力されるビデオ信号に基づいて表示を行う表示素子と、を有して
いればよい。或いは、画素131は、ゲートが配線OUTと接続され、第1の端子が配線
SLと接続されるトランジスタと、当該トランジスタを介して入力されるビデオ信号に基
づいた電位又は電流が供給される画素電極と、を有していればよい。或いは、画素131
は、ゲートが配線OUTと接続され、第1の端子が配線SLと接続されるトランジスタと
、当該トランジスタを介して入力されるビデオ信号に基づいた電流を表示素子又は画素電
極に供給するトランジスタと、を有していればよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施すること
ができる。
(実施の形態3)
本実施の形態では、トランジスタの構成例について、図面を参照して説明する。本実施の
形態で述べるトランジスタは、実施の形態1で述べるトランジスタ101乃至116、実
施の形態2で述べるトランジスタ132、トランジスタ135、トランジスタ136に採
用することが可能である。
<トランジスタの構成例>
図29(A)に、以下で例示するトランジスタ600の上面概略図を示す。また図29(
B)に図29(A)中に示す切断線A−Bにおけるトランジスタ600の断面概略図を示
す。図29(A)(B)で例示するトランジスタ600はボトムゲート型のトランジスタ
である。
トランジスタ600は、基板601上に設けられるゲート電極602と、基板601及び
ゲート電極602上に設けられる絶縁層603と、絶縁層603上にゲート電極602と
重なるように設けられる酸化物半導体層604と、酸化物半導体層604の上面に接する
一対の電極605a、605bとを有する。また、絶縁層603、酸化物半導体層604
、一対の電極605a、605bを覆う絶縁層606と、絶縁層606上に絶縁層607
が設けられている。
基板601の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の
耐熱性を有する材料を用いる。例えば、ガラス基板、セラミック基板、石英基板、サファ
イヤ基板、YSZ(イットリア安定化ジルコニア)基板等を、基板601として用いても
よい。また、シリコンや炭化シリコンを有する単結晶半導体基板、多結晶半導体基板、シ
リコンゲルマニウムを有する化合物半導体基板、SOI基板等を適用することも可能であ
る。また、これらの基板上に半導体素子が設けられたものを、基板601として用いても
よい。
また、基板601として、プラスチックなどの可撓性基板を用い、該可撓性基板上に直接
、トランジスタ600を形成してもよい。または、基板601とトランジスタ600の間
に剥離層を設けてもよい。剥離層は、その上層にトランジスタの一部あるいは全部を形成
した後、基板601より分離し、他の基板に転載するのに用いることができる。その結果
、トランジスタ600は耐熱性の劣る基板や可撓性の基板にも転載できる。
ゲート電極602は、アルミニウム、クロム、銅、タンタル、チタン、モリブデン、タン
グステンから選ばれた金属、または上述した金属を成分とする合金か、上述した金属を組
み合わせた合金等を用いて形成することができる。また、マンガン、ジルコニウムのいず
れか一または複数から選択された金属を用いてもよい。また、ゲート電極602は、単層
構造でも、二層以上の積層構造としてもよい。例えば、シリコンを含むアルミニウム膜の
単層構造、アルミニウム膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜
を積層する二層構造、窒化チタン膜上にタングステン膜を積層する二層構造、窒化タンタ
ル膜または窒化タングステン膜上にタングステン膜を積層する二層構造、チタン膜と、そ
のチタン膜上にアルミニウム膜を積層し、さらにその上にチタン膜を形成する三層構造等
がある。また、アルミニウムに、チタン、タンタル、タングステン、モリブデン、クロム
、ネオジム、スカンジウムから選ばれた一または複数を組み合わせた合金膜、もしくは窒
化膜を用いてもよい。
また、ゲート電極602は、インジウム錫酸化物、酸化タングステンを含むインジウム酸
化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化
物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化シリコンを添加
したインジウム錫酸化物等の透光性を有する導電性材料を適用することもできる。また、
上記透光性を有する導電性材料と、上記金属の積層構造とすることもできる。
また、ゲート電極602と絶縁層603との間に、In−Ga−Zn系酸窒化物半導体膜
、In−Sn系酸窒化物半導体膜、In−Ga系酸窒化物半導体膜、In−Zn系酸窒化
物半導体膜、Sn系酸窒化物半導体膜、In系酸窒化物半導体膜、金属窒化膜(InN、
ZnN等)等を設けてもよい。これらの膜は5eV以上、好ましくは5.5eV以上の仕
事関数を有し、酸化物半導体の電子親和力よりも大きい値であるため、酸化物半導体を用
いたトランジスタのしきい値電圧をプラスにシフトすることができ、所謂ノーマリーオフ
特性のスイッチング素子を実現できる。例えば、In−Ga−Zn系酸窒化物半導体膜を
用いる場合、少なくとも酸化物半導体層604より高い窒素濃度、具体的には7原子%以
上のIn−Ga−Zn系酸窒化物半導体膜を用いる。
絶縁層603は、ゲート絶縁膜として機能する。酸化物半導体層604の下面と接する絶
縁層603は、酸化物絶縁膜であることが好ましい。
絶縁層603は、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリ
コン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa−Zn系金属酸化物
などを用いればよく、積層または単層で設ける。
また、絶縁層603として、ハフニウムシリケート(HfSiO)、窒素が添加された
ハフニウムシリケート(HfSi)、窒素が添加されたハフニウムアルミネー
ト(HfAl)、酸化ハフニウム、酸化イットリウムなどのhigh−k材料
を用いることでトランジスタのゲートリークを低減できる。
一対の電極605a及び605bは、トランジスタのソース電極またはドレイン電極とし
て機能する。
一対の電極605a、605bは、導電材料として、アルミニウム、チタン、クロム、ニ
ッケル、銅、イットリウム、ジルコニウム、モリブデン、銀、タンタル、またはタングス
テンなどの金属、またはこれを主成分とする合金を単層構造または積層構造として用いる
ことができる。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上に
チタン膜を積層する二層構造、タングステン膜上にチタン膜を積層する二層構造、銅−マ
グネシウム−アルミニウム合金膜上に銅膜を積層する二層構造、チタン膜または窒化チタ
ン膜と、そのチタン膜または窒化チタン膜上に重ねてアルミニウム膜または銅膜を積層し
、さらにその上にチタン膜または窒化チタン膜を形成する三層構造、モリブデン膜または
窒化モリブデン膜と、そのモリブデン膜または窒化モリブデン膜上に重ねてアルミニウム
膜または銅膜を積層し、さらにその上にモリブデン膜または窒化モリブデン膜を形成する
三層構造等がある。なお、酸化インジウム、酸化錫または酸化亜鉛を含む透明導電材料を
用いてもよい。
絶縁層606は、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜を用
いることが好ましい。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜
は、加熱により一部の酸素が脱離する。化学量論的組成を満たす酸素よりも多くの酸素を
含む酸化物絶縁膜は、昇温脱離ガス分光法(TDS:Thermal Desorpti
on Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1.
0×1018atoms/cm以上、好ましくは3.0×1020atoms/cm
以上である酸化物絶縁膜である。なお、上記TDS分析時における膜の表面温度としては
100℃以上700℃以下、または100℃以上500℃以下の範囲が好ましい。
絶縁層606としては、酸化シリコン、酸化窒化シリコン等を用いることができる。
なお、絶縁層606は、後に形成する絶縁層607を形成する際の、酸化物半導体層60
4へのダメージ緩和膜としても機能する。
また、絶縁層606と酸化物半導体層604の間に、酸素を透過する酸化物膜を設けても
よい。
酸素を透過する酸化物膜としては、酸化シリコン、酸化窒化シリコン等を用いることがで
きる。なお、本明細書中において、酸化窒化シリコン膜とは、その組成として、窒素より
も酸素の含有量が多い膜を指し、窒化酸化シリコン膜とは、その組成として、酸素よりも
窒素の含有量が多い膜を指す。
絶縁層607は、酸素、水素、水等のブロッキング効果を有する絶縁膜を用いることがで
きる。絶縁層606上に絶縁層607を設けることで、酸化物半導体層604からの酸素
の外部への拡散と、外部から酸化物半導体層604への水素、水等の侵入を防ぐことがで
きる。酸素、水素、水等のブロッキング効果を有する絶縁膜としては、窒化シリコン、窒
化酸化シリコン、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガ
リウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウ
ム等がある。
<トランジスタの作製方法例>
続いて、図29に例示するトランジスタ600の作製方法の一例について説明する。
まず、図30(A)に示すように、基板601上にゲート電極602を形成し、ゲート電
極602上に絶縁層603を形成する。
ここでは、基板601としてガラス基板を用いる。
ゲート電極602の形成方法を以下に示す。はじめに、スパッタリング法、CVD法、蒸
着法等により導電膜を形成し、導電膜上に第1のフォトマスクを用いてフォトリソグラフ
ィ工程によりレジストマスクを形成する。次に、該レジストマスクを用いて導電膜の一部
をエッチングして、ゲート電極602を形成する。その後、レジストマスクを除去する。
なお、ゲート電極602は、上記形成方法の代わりに、電解メッキ法、印刷法、インクジ
ェット法等で形成してもよい。
絶縁層603は、スパッタリング法、PECVD法、蒸着法等で形成する。
絶縁層603として酸化シリコン膜、酸化窒化シリコン膜、または窒化酸化シリコン膜を
形成する場合、原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体を用いるこ
とが好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリシ
ラン、フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二酸
化窒素等がある。
また、絶縁層603として窒化シリコン膜を形成する場合、2段階の形成方法を用いるこ
とが好ましい。はじめに、シラン、窒素、及びアンモニアの混合ガスを原料ガスとして用
いたプラズマCVD法により、欠陥の少ない第1の窒化シリコン膜を形成する。次に、原
料ガスを、シラン及び窒素の混合ガスに切り替えて、水素濃度が少なく、且つ水素をブロ
ッキングすることが可能な第2の窒化シリコン膜を成膜する。このような形成方法により
、絶縁層603として、欠陥が少なく、且つ水素ブロッキング性を有する窒化シリコン膜
を形成することができる。
また、絶縁層603として酸化ガリウム膜を形成する場合、MOCVD(Metal O
rganic Chemical Vapor Deposition)法を用いて形成
することができる。
次に、図30(B)に示すように、絶縁層603上に酸化物半導体層604を形成する。
酸化物半導体層604の形成方法を以下に示す。はじめに、酸化物半導体膜を形成する。
続いて、酸化物半導体膜上に第2のフォトマスクを用いてフォトリソグラフィ工程により
レジストマスクを形成する。次に、該レジストマスクを用いて酸化物半導体膜の一部をエ
ッチングして、酸化物半導体層604を形成する。その後、レジストマスクを除去する。
この後、加熱処理を行ってもよい。加熱処理を行う場合には、酸素を含む雰囲気下で行う
ことが好ましい。また、上記加熱処理の温度としては、例えば、150℃以上600℃以
下、好ましくは200℃以上500℃以下とすればよい。
次に、図30(C)に示すように、一対の電極605a、605bを形成する。
一対の電極605a、605bの形成方法を以下に示す。はじめに、スパッタリング法、
PECVD法、蒸着法等で導電膜を形成する。次に、該導電膜上に第3のフォトマスクを
用いてフォトリソグラフィ工程によりレジストマスクを形成する。次に、該レジストマス
クを用いて導電膜の一部をエッチングして、一対の電極605a、605bを形成する。
その後、レジストマスクを除去する。
なお、図30(C)に示すように、導電膜のエッチングの際に酸化物半導体層604の上
部の一部がエッチングされ、薄膜化することがある。そのため、酸化物半導体層604の
形成時、酸化物半導体膜の厚さを予め厚く設定しておくことが好ましい。
次に、図30(D)に示すように、酸化物半導体層604及び一対の電極605a、60
5b上に、絶縁層606を形成し、続いて絶縁層606上に絶縁層607を形成する。
絶縁層606として酸化シリコン膜または酸化窒化シリコン膜を形成する場合、原料ガス
としては、シリコンを含む堆積性気体及び酸化性気体を用いることが好ましい。シリコン
を含む堆積性気体の代表例としては、シラン、ジシラン、トリシラン、フッ化シラン等が
ある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二酸化窒素等がある。
例えば、プラズマCVD装置の真空排気された処理室内に載置された基板を180℃以上
260℃以下、さらに好ましくは200℃以上240℃以下に保持し、処理室に原料ガス
を導入して処理室内における圧力を100Pa以上250Pa以下、さらに好ましくは1
00Pa以上200Pa以下とし、処理室内に設けられる電極に0.17W/cm以上
0.5W/cm以下、さらに好ましくは0.25W/cm以上0.35W/cm
下の高周波電力を供給する条件により、酸化シリコン膜または酸化窒化シリコン膜を形成
する。
成膜条件として、上記圧力の処理室において上記パワー密度の高周波電力を供給すること
で、プラズマ中で原料ガスの分解効率が高まり、酸素ラジカルが増加し、原料ガスの酸化
が進むため、酸化物絶縁膜中における酸素含有量が化学量論比よりも多くなる。しかしな
がら、基板温度が、上記温度であると、シリコンと酸素の結合力が弱いため、加熱により
酸素の一部が脱離する。この結果、化学量論的組成を満たす酸素よりも多くの酸素を含み
、加熱により酸素の一部が脱離する酸化物絶縁膜を形成することができる。
また、酸化物半導体層604と絶縁層606の間に酸化物絶縁膜を設ける場合には、絶縁
層606の形成工程において、該酸化物絶縁膜が酸化物半導体層604の保護膜となる。
この結果、酸化物半導体層604へのダメージを低減しつつ、パワー密度の高い高周波電
力を用いて絶縁層606を形成することができる。
例えば、PECVD装置の真空排気された処理室内に載置された基板を180℃以上40
0℃以下、さらに好ましくは200℃以上370℃以下に保持し、処理室に原料ガスを導
入して処理室内における圧力を20Pa以上250Pa以下、さらに好ましくは100P
a以上250Pa以下とし、処理室内に設けられる電極に高周波電力を供給する条件によ
り、酸化物絶縁膜として酸化シリコン膜または酸化窒化シリコン膜を形成することができ
る。また、処理室の圧力を100Pa以上250Pa以下とすることで、該酸化物絶縁膜
を成膜する際に、酸化物半導体層604へのダメージを低減することが可能である。
酸化物絶縁膜の原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体を用いるこ
とが好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリシ
ラン、フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二酸
化窒素等がある。
絶縁層607は、スパッタリング法、PECVD法等で形成することができる。
絶縁層607として窒化シリコン膜、または窒化酸化シリコン膜を形成する場合、原料ガ
スとしては、シリコンを含む堆積性気体、酸化性気体、及び窒素を含む気体を用いること
が好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリシラ
ン、フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二酸化
窒素等がある。窒素を含む気体としては、窒素、アンモニア等がある。
以上の工程により、トランジスタ600を形成することができる。
<トランジスタの変形例>
以下では、トランジスタ600と一部が異なるトランジスタの構成例について説明する。
図31(A)に、以下で例示するトランジスタ610の断面概略図を示す。トランジスタ
610は、酸化物半導体層の構成が異なる点で、トランジスタ600と相違している。
トランジスタ610が有する酸化物半導体層614は、酸化物半導体層614aと酸化物
半導体層614bとが積層されて構成される。
なお、酸化物半導体層614aと酸化物半導体層614bの境界は不明瞭である場合があ
るため、図31(A)等の図中には、これらの境界を破線で示している。
酸化物半導体層614aは、代表的にはIn−Ga酸化物、In−Zn酸化物、In−M
−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce、Nd、またはHf)を用
いる。また、酸化物半導体層614aがIn−M−Zn酸化物であるとき、ZnおよびO
を除いてのInおよびMの原子数比率は、好ましくは、Inが50atomic%未満、
Mが50atomic%以上、さらに好ましくは、Inが25atomic%未満、Mが
75atomic%以上とする。また例えば、酸化物半導体層614aは、エネルギーギ
ャップが2eV以上、好ましくは2.5eV以上、より好ましくは3eV以上である材料
を用いる。
酸化物半導体層614bはIn若しくはGaを含み、代表的には、In−Ga酸化物、I
n−Zn酸化物、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce
、NdまたはHf)であり、且つ酸化物半導体層614aよりも伝導帯の下端のエネルギ
ーが真空準位に近く、代表的には、酸化物半導体層614bの伝導帯の下端のエネルギー
と、酸化物半導体層614aの伝導帯の下端のエネルギーとの差が、0.05eV以上、
0.07eV以上、0.1eV以上、または0.15eV以上、且つ2eV以下、1eV
以下、0.5eV以下、または0.4eV以下とすることが好ましい。
また、酸化物半導体層614bがIn−M−Zn酸化物であるとき、Zn及びOを除いて
のInとMの原子数比率は、好ましくは、Inが25atomic%以上、Mが75at
omic%未満、さらに好ましくは、Inが34atomic%以上、Mが66atom
ic%未満とする。
例えば、酸化物半導体層614aとしてIn:Ga:Zn=1:1:1、In:Ga:Z
n=1:1:1.2、またはIn:Ga:Zn=3:1:2の原子数比のIn−Ga−Z
n酸化物を用いることができる。また、酸化物半導体層614bとしてIn:Ga:Zn
=1:3:2、1:6:4、または1:9:6の原子数比のIn−Ga−Zn酸化物を用
いることができる。なお、酸化物半導体層614a、及び酸化物半導体層614bの原子
数比はそれぞれ、誤差として上記の原子数比のプラスマイナス20%の変動を含む。
上層に設けられる酸化物半導体層614bに、スタビライザーとして機能するGaの含有
量の多い酸化物を用いることにより、酸化物半導体層614a、及び酸化物半導体層61
4bからの酸素の放出を抑制することができる。
なお、これらに限られず、必要とするトランジスタの半導体特性及び電気特性(電界効果
移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とする
トランジスタの半導体特性を得るために、酸化物半導体層614a、酸化物半導体層61
4bのキャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、
密度等を適切なものとすることが好ましい。
なお、上記では酸化物半導体層614として、2つの酸化物半導体層が積層された構成を
例示したが、3つ以上の酸化物半導体層を積層する構成としてもよい。
図31(B)に、以下で例示するトランジスタ620の断面概略図を示す。トランジスタ
620は、酸化物半導体層の構成が異なる点で、トランジスタ600及びトランジスタ6
10と相違している。
トランジスタ620が有する酸化物半導体層624は、酸化物半導体層624a、酸化物
半導体層624b、酸化物半導体層624cが順に積層されて構成される。
酸化物半導体層624a及び酸化物半導体層624bは、絶縁層603上に積層して設け
られる。また酸化物半導体層624cは、酸化物半導体層624bの上面、並びに一対の
電極605a、605bの上面及び側面に接して設けられる。
例えば、酸化物半導体層624bとして、上記変形例1で例示した酸化物半導体層614
aと同様の構成を用いることができる。また例えば、酸化物半導体層624a、624c
として、上記変形例1で例示した酸化物半導体層614bと同様の構成を用いることがで
きる。
例えば、酸化物半導体層624bの下層に設けられる酸化物半導体層624a、及び上層
に設けられる酸化物半導体層624cに、スタビライザーとして機能するGaの含有量の
多い酸化物を用いることにより、酸化物半導体層624a、酸化物半導体層624b、及
び酸化物半導体層624cからの酸素の放出を抑制することができる。
また、例えば酸化物半導体層624bに主としてチャネルが形成される場合に、酸化物半
導体層624bにInの含有量の多い酸化物を用い、酸化物半導体層624bと接して一
対の電極605a、605bを設けることにより、トランジスタ620のオン電流を増大
させることができる。
<トランジスタの他の構成例>
以下では、本発明の一態様の酸化物半導体膜を適用可能な、トップゲート型のトランジス
タの構成例について説明する。
なお、以下では、上記と同様の構成、または同様の機能を有する構成要素においては、同
一の符号を付し、重複する説明は省略する。
図32(A)に、以下で例示するトップゲート型のトランジスタ650の断面概略図を示
す。
トランジスタ650は、絶縁層651が設けられた基板601上に設けられる酸化物半導
体層604と、酸化物半導体層604の上面に接する一対の電極605a、605bと、
酸化物半導体層604、一対の電極605a、605b上に設けられる絶縁層603と、
絶縁層603上に酸化物半導体層604と重なるように設けられるゲート電極602とを
有する。また、絶縁層603及びゲート電極602を覆って絶縁層652が設けられてい
る。
絶縁層651は、基板601から酸化物半導体層604への不純物の拡散を抑制する機能
を有する。例えば、上記絶縁層607と同様の構成を用いることができる。なお、絶縁層
651は、不要であれば設けなくてもよい。
絶縁層652には、上記絶縁層607と同様、酸素、水素、水等のブロッキング効果を有
する絶縁膜を適用することができる。なお、絶縁層607は不要であれば設けなくてもよ
い。
以下では、トランジスタ650と一部が異なるトランジスタの構成例について説明する。
図32(B)に、以下で例示するトランジスタ660の断面概略図を示す。トランジスタ
660は、酸化物半導体層の構成が異なる点で、トランジスタ650と相違している。
トランジスタ660が有する酸化物半導体層664は、酸化物半導体層664a、酸化物
半導体層664b、及び酸化物半導体層664cが順に積層されて構成されている。
酸化物半導体層664a、酸化物半導体層664b、酸化物半導体層664cのうち、い
ずれか一、またはいずれか二、または全部に、先に説明した酸化物半導体膜を適用するこ
とができる。
例えば、酸化物半導体層664bとして、上記変形例1で例示した酸化物半導体層614
aと同様の構成を用いることができる。また例えば、酸化物半導体層664a、664c
として、上記変形例1で例示した酸化物半導体層614bと同様の構成を用いることがで
きる。
また、酸化物半導体層664bの下層に設けられる酸化物半導体層664a、及び上層に
設けられる酸化物半導体層664cに、スタビライザーとして機能するGaの含有量の多
い酸化物を用いることにより、酸化物半導体層664a、酸化物半導体層664b、酸化
物半導体層664cからの酸素の放出を抑制することができる。
以下では、トランジスタ650と一部が異なるトランジスタの構成例について説明する。
図32(C)に、以下で例示するトランジスタ670の断面概略図を示す。トランジスタ
670は、酸化物半導体層604に接する一対の電極605a、605bの形状、及びゲ
ート電極602の形状等で、トランジスタ650と相違している。
トランジスタ670は、絶縁層651が設けられた基板601上に設けられる酸化物半導
体層604と、酸化物半導体層604上の絶縁層603と、絶縁層603上のゲート電極
602と、絶縁層651及び酸化物半導体層604上の絶縁層654と、絶縁層654上
の絶縁層656と、絶縁層654、656に設けられる開口部を介して酸化物半導体層6
04に電気的に接続される一対の電極605a、605bと、絶縁層656及び一対の電
極605a、605b上の絶縁層652と、を有する。
絶縁層654としては、例えば水素を含む絶縁膜で形成される。該水素を含む絶縁膜とし
ては、窒化シリコン膜等が挙げられる。絶縁層654に含まれる水素は、酸化物半導体層
604中の酸素欠損と結合することで、酸化物半導体層604中でキャリアとなる。した
がって、図32(C)に示す構成においては、酸化物半導体層604と絶縁層654が接
する領域をn型領域604b及びn型領域604cとして表している。なお、n型領域6
04bとn型領域604cに挟まれる領域は、チャネル領域604aとなる。
酸化物半導体層604中にn型領域604b、604cを設けることで、一対の電極60
5a、605bとの接触抵抗を低減させることができる。なお、n型領域604b、60
4cとしては、ゲート電極602の形成時、及びゲート電極602を覆う絶縁層654を
用いて自己整合的に形成することができる。図32(C)に示すトランジスタ670は、
所謂セルフアライン型のトップゲート型のトランジスタである。セルフアライン型のトッ
プゲート型のトランジスタ構造とすることで、ゲート電極602と、ソース電極及びドレ
イン電極として機能する一対の電極605a、605bと、の重なりが生じないため、電
極間に生じる寄生容量を低減することができる。
また、トランジスタ670が有する絶縁層656としては、例えば、酸化窒化シリコン膜
等により形成することができる。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施すること
ができる。
(実施の形態4)
本実施の形態では、上記実施の形態で説明したオフ電流の低いトランジスタの半導体層に
用いることのできる酸化物半導体層について説明する。
トランジスタの半導体層中のチャネル形成領域に用いる酸化物半導体としては、少なくと
もインジウム(In)又は亜鉛(Zn)を含むことが好ましい。特にIn及びZnを含む
ことが好ましい。また、それらに加えて、酸素を強く結びつけるスタビライザーを有する
ことが好ましい。スタビライザーとしては、ガリウム(Ga)、スズ(Sn)、ジルコニ
ウム(Zr)、ハフニウム(Hf)及びアルミニウム(Al)の少なくともいずれかを有
すればよい。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(
Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム
(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホル
ミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ル
テチウム(Lu)のいずれか一種又は複数種を有してもよい。
トランジスタの半導体層として用いられる酸化物半導体としては、例えば、酸化インジウ
ム、酸化スズ、酸化亜鉛、In−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化
物、Zn−Mg系酸化物、Sn−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化
物、In−Ga−Zn系酸化物(IGZOとも表記する)、In−Al−Zn系酸化物、
In−Sn−Zn系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、S
n−Al−Zn系酸化物、In−Hf−Zn系酸化物、In−Zr−Zn系酸化物、In
−Ti−Zn系酸化物、In−Sc−Zn系酸化物、In−Y−Zn系酸化物、In−L
a−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd
−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−
Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Z
n系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn
系酸化物、In−Lu−Zn系酸化物、In−Sn−Ga−Zn系酸化物、In−Hf−
Ga−Zn系酸化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化
物、In−Sn−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物等がある。
例えば、In:Ga:Zn=1:1:1、In:Ga:Zn=3:1:2、あるいはIn
:Ga:Zn=2:1:3の原子数比のIn−Ga−Zn系酸化物やその組成の近傍の酸
化物を用いるとよい。
半導体層を構成する酸化物半導体膜に水素が多量に含まれると、酸化物半導体と結合する
ことによって、水素の一部がドナーとなり、キャリアである電子を生じてしまう。これに
より、トランジスタの閾値電圧がマイナス方向にシフトしてしまう。そのため、酸化物半
導体膜の形成後において、脱水化処理(脱水素化処理)を行い酸化物半導体膜から、水素
、又は水分を除去して不純物が極力含まれないように高純度化することが好ましい。
なお、酸化物半導体膜への脱水化処理(脱水素化処理)によって、酸化物半導体膜から酸
素が減少してしまうことがある。よって、酸化物半導体膜への脱水化処理(脱水素化処理
)によって増加した酸素欠損を補填するため酸素を酸化物半導体膜に加える処理を行うこ
とが好ましい。本明細書等において、酸化物半導体膜に酸素を供給する場合を、加酸素化
処理と記す場合がある、または酸化物半導体膜に含まれる酸素を化学量論的組成よりも多
くする場合を過酸素化処理と記す場合がある。
このように、酸化物半導体膜は、脱水化処理(脱水素化処理)により、水素又は水分が除
去され、加酸素化処理により酸素欠損を補填することによって、i型(真性)化又はi型
に限りなく近く実質的にi型(真性)である酸化物半導体膜とすることができる。なお、
実質的に真性とは、酸化物半導体膜中にドナーに由来するキャリアが極めて少なく(ゼロ
に近く)、キャリア密度が1×1017/cm以下、1×1016/cm以下、1×
1015/cm以下、1×1014/cm以下、1×1013/cm以下であるこ
とをいう。
また、このように、i型又は実質的にi型である酸化物半導体膜を備えるトランジスタは
、極めて優れたオフ電流特性を実現できる。例えば、酸化物半導体膜を用いたトランジス
タがオフ状態のときのドレイン電流を、室温(25℃程度)にて1×10−18A以下、
好ましくは1×10−21A以下、更に好ましくは1×10−24A以下、又は85℃に
て1×10−15A以下、好ましくは1×10−18A以下、更に好ましくは1×10
21A以下とすることができる。なお、トランジスタがオフ状態とは、nチャネル型のト
ランジスタの場合、ゲート電圧が閾値電圧よりも十分小さい状態をいう。具体的には、ゲ
ート電圧が閾値電圧よりも1V以上、2V以上又は3V以上小さければ、トランジスタは
オフ状態となる。
以下では、酸化物半導体膜の構造について説明する。
酸化物半導体膜は、非単結晶酸化物半導体膜と単結晶酸化物半導体膜とに大別される。非
単結晶酸化物半導体膜とは、CAAC−OS(C Axis Aligned Crys
talline Oxide Semiconductor)膜、多結晶酸化物半導体膜
、微結晶酸化物半導体膜、非晶質酸化物半導体膜などをいう。
まずは、CAAC−OS膜について説明する。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである。
透過型電子顕微鏡(TEM:Transmission Electron Micro
scope)によって、CAAC−OS膜の明視野像および回折パターンの複合解析像(
高分解能TEM像ともいう。)を観察することで複数の結晶部を確認することができる。
一方、高分解能TEM像によっても明確な結晶部同士の境界、即ち結晶粒界(グレインバ
ウンダリーともいう。)を確認することができない。そのため、CAAC−OS膜は、結
晶粒界に起因する電子移動度の低下が起こりにくいといえる。
試料面と概略平行な方向から、CAAC−OS膜の断面の高分解能TEM像を観察すると
、結晶部において、金属原子が層状に配列していることを確認できる。金属原子の各層は
、CAAC−OS膜の膜を形成する面(被形成面ともいう。)または上面の凹凸を反映し
た形状であり、CAAC−OS膜の被形成面または上面と平行に配列する。
一方、試料面と概略垂直な方向から、CAAC−OS膜の平面の高分解能TEM像を観察
すると、結晶部において、金属原子が三角形状または六角形状に配列していることを確認
できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られない。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装
置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜
のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが
現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属される
ことから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に概
略垂直な方向を向いていることが確認できる。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法
による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れ
る場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性
を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍に
ピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素、
シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリコ
ンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸化
物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させる
要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径
(または分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜の
原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不純
物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化物
半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによって
キャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性または
実質的に高純度真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体膜
は、キャリア発生源が少ないため、キャリア密度を低くすることができる。したがって、
当該酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(
ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純
度真性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導
体膜を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとな
る。なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要す
る時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が
高く、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定と
なる場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性
の変動が小さい。
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、高分解能TEM像において、結晶部を確認することのできる領
域と、明確な結晶部を確認することのできない領域と、を有する。微結晶酸化物半導体膜
に含まれる結晶部は、1nm以上100nm以下、または1nm以上10nm以下の大き
さであることが多い。特に、1nm以上10nm以下、または1nm以上3nm以下の微
結晶であるナノ結晶(nc:nanocrystal)を有する酸化物半導体膜を、nc
−OS(nanocrystalline Oxide Semiconductor)
膜と呼ぶ。また、nc−OS膜は、例えば、高分解能TEM像では、結晶粒界を明確に確
認できない場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上
3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異なる
結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。し
たがって、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かな
い場合がある。例えば、nc−OS膜に対し、結晶部よりも大きい径のX線を用いるXR
D装置を用いて構造解析を行うと、out−of−plane法による解析では、結晶面
を示すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプローブ
径(例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。)を
行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し
、結晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いるナノビーム電子
回折を行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を
行うと、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、
nc−OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが
観測される場合がある。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。その
ため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし、
nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−O
S膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
次に、非晶質酸化物半導体膜について説明する。
非晶質酸化物半導体膜は、膜中における原子配列が不規則であり、結晶部を有さない酸化
物半導体膜である。石英のような無定形状態を有する酸化物半導体膜が一例である。
非晶質酸化物半導体膜は、高分解能TEM像において結晶部を確認することができない。
非晶質酸化物半導体膜に対し、XRD装置を用いた構造解析を行うと、out−of−p
lane法による解析では、結晶面を示すピークが検出されない。また、非晶質酸化物半
導体膜に対し、電子回折を行うと、ハローパターンが観測される。また、非晶質酸化物半
導体膜に対し、ナノビーム電子回折を行うと、スポットが観測されず、ハローパターンが
観測される。
なお、酸化物半導体膜は、nc−OS膜と非晶質酸化物半導体膜との間の物性を示す構造
を有する場合がある。そのような構造を有する酸化物半導体膜を、特に非晶質ライク酸化
物半導体(amorphous−like OS:amorphous−like Ox
ide Semiconductor)膜と呼ぶ。
amorphous−like OS膜は、高分解能TEM像において鬆(ボイドともい
う。)が観察される場合がある。また、高分解能TEM像において、明確に結晶部を確認
することのできる領域と、結晶部を確認することのできない領域と、を有する。amor
phous−like OS膜は、TEMによる観察程度の微量な電子照射によって、結
晶化が起こり、結晶部の成長が見られる場合がある。一方、良質なnc−OS膜であれば
、TEMによる観察程度の微量な電子照射による結晶化はほとんど見られない。
なお、amorphous−like OS膜およびnc−OS膜の結晶部の大きさの計
測は、高分解能TEM像を用いて行うことができる。例えば、InGaZnOの結晶は
層状構造を有し、In−O層の間に、Ga−Zn−O層を2層有する。InGaZnO
の結晶の単位格子は、In−O層を3層有し、またGa−Zn−O層を6層有する、計9
層がc軸方向に層状に重なった構造を有する。よって、これらの近接する層同士の間隔は
、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその
値は0.29nmと求められている。そのため、高分解能TEM像における格子縞に着目
し、格子縞の間隔が0.28nm以上0.30nm以下である箇所においては、それぞれ
の格子縞がInGaZnOの結晶のa−b面に対応する。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、amorphous−lik
e OS膜、微結晶酸化物半導体膜、CAAC−OS膜のうち、二種以上を有する積層膜
であってもよい。
本明細書において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置さ
れている状態をいう。したがって、−5°以上5°以下の場合も含まれる。また、「垂直
」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。した
がって、85°以上95°以下の場合も含まれる。
また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表す
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態5)
本実施の形態においては、表示モジュールの一例について、図33及び図34を用いて以
下説明を行う。
図33は、表示モジュールの一例を示す上面図である。図33示す表示モジュール700
は、第1の基板701上に設けられた画素部702と、第1の基板701に設けられたソ
ースドライバ回路部704及びゲートドライバ回路部706と、画素部702、ソースド
ライバ回路部704、及びゲートドライバ回路部706を囲むように配置されるシール材
712と、第1の基板701に対向するように設けられる第2の基板705と、を有する
。なお、第1の基板701と第2の基板705は、シール材712によって封止されてい
る。すなわち、画素部702、ソースドライバ回路部704、及びゲートドライバ回路部
706は、第1の基板701とシール材712と第2の基板705によって封止されてい
る。なお、図33には図示しないが、第1の基板701と第2の基板705の間には表示
素子が設けられる。
また、表示モジュール700は、第1の基板701上のシール材712によって囲まれて
いる領域とは異なる領域に、画素部702、ソースドライバ回路部704、及びゲートド
ライバ回路部706と電気的に接続されるFPC端子部708(FPC:Flexibl
e printed circuit)が設けられる。また、FPC端子部708には、
FPC716が接続され、FPC716によって画素部702、ソースドライバ回路部7
04、及びゲートドライバ回路部706に各種信号等が供給される。また、画素部702
、ソースドライバ回路部704、ゲートドライバ回路部706、及びFPC端子部708
には、信号線710が各々接続されている。FPC716により供給される各種信号等は
、信号線710を介して、画素部702、ソースドライバ回路部704、ゲートドライバ
回路部706、及びFPC端子部708に与えられる。
また、表示モジュール700にゲートドライバ回路部706を複数設けてもよい。また、
表示モジュール700としては、ソースドライバ回路部704、及びゲートドライバ回路
部706を画素部702と同じ第1の基板701に形成している例を示しているが、この
構成に限定されない。例えば、ゲートドライバ回路部706のみを第1の基板701に形
成しても良い、またはソースドライバ回路部704のみを第1の基板701に形成しても
良い。この場合、ソースドライバ回路またはゲートドライバ回路等が形成された基板(例
えば、単結晶半導体膜、多結晶半導体膜で形成された駆動回路基板)を、第1の基板70
1に実装する構成としても良い。なお、別途形成した駆動回路基板の接続方法は、特に限
定されるものではなく、COG(Chip On Glass)方法、ワイヤボンディン
グ方法などを用いることができる。
また、表示モジュール700が有する画素部702、ソースドライバ回路部704及びゲ
ートドライバ回路部706は、複数のトランジスタを有している。該複数のトランジスタ
としては、先の実施の形態で説明したトランジスタを適用することができる。
また、表示モジュール700は、様々な素子を有することが出来る。該素子の一例として
は、液晶素子、EL(エレクトロルミネッセンス)素子(有機物及び無機物を含むEL素
子、有機EL素子、無機EL素子)、LED(白色LED、赤色LED、緑色LED、青
色LEDなど)、トランジスタ(電流に応じて発光するトランジスタ)、電子放出素子、
電子インク、電気泳動素子、グレーティングライトバルブ(GLV)、プラズマディスプ
レイパネル(PDP)、MEMS(マイクロ・エレクトロ・メカニカル・システム)を用
いた表示素子、デジタルマイクロミラーデバイス(DMD)、DMS(デジタル・マイク
ロ・シャッター)、IMOD(インターフェアレンス・モジュレーション)素子、シャッ
ター方式のMEMS表示素子、光干渉方式のMEMS表示素子、エレクトロウェッティン
グ素子、圧電セラミックディスプレイ、カーボンナノチューブを用いた表示素子などの少
なくとも一つを有している。これらの他にも、電気的または磁気的作用により、コントラ
スト、輝度、反射率、透過率などが変化する表示媒体を有していても良い。EL素子を用
いた表示装置の一例としては、ELディスプレイなどがある。電子放出素子を用いた表示
装置の一例としては、フィールドエミッションディスプレイ(FED)又はSED方式平
面型ディスプレイ(SED:Surface−conduction Electron
−emitter Display)などがある。液晶素子を用いた表示装置の一例とし
ては、液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶ディスプレイ、反射型
液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレイ)などがある。電
子インク又は電気泳動素子を用いた表示装置の一例としては、電子ペーパーなどがある。
なお、半透過型液晶ディスプレイや反射型液晶ディスプレイを実現する場合には、画素電
極の一部、または、全部が、反射電極としての機能を有するようにすればよい。例えば、
画素電極の一部、または、全部が、アルミニウム、銀、などを有するようにすればよい。
さらに、その場合、反射電極の下に、SRAMなどの記憶回路を設けることも可能である
。これにより、さらに、消費電力を低減することができる。なお、本実施の形態において
は、表示素子として液晶素子を用いる構成について、以下説明を行う。
なお、表示モジュール700における表示方式は、プログレッシブ方式やインターレース
方式等を用いることができる。また、カラー表示する際に画素で制御する色要素としては
、RGB(Rは赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、Rの画素と
Gの画素とBの画素とW(白)の画素の四画素から構成されてもよい。または、ペンタイ
ル配列のように、RGBのうちの2色分で一つの色要素を構成し、色要素によって、異な
る2色を選択して構成してもよい。またはRGBに、イエロー、シアン、マゼンタ等を一
色以上追加してもよい。なお、色要素のドット毎にその表示領域の大きさが異なっていて
もよい。ただし、開示する発明はカラー表示の表示装置に限定されるものではなく、モノ
クロ表示の表示装置に適用することもできる。
また、バックライト(有機EL素子、無機EL素子、LED、蛍光灯など)に白色光(W
)を用いて表示装置をフルカラー表示させるために、着色層(カラーフィルタともいう。
)を用いてもよい。着色層は、例えば、レッド(R)、グリーン(G)、ブルー(B)、
イエロー(Y)などを適宜組み合わせて用いることができる。着色層を用いることで、着
色層を用いない場合と比べて色の再現性を高くすることができる。このとき、着色層を有
する領域と、着色層を有さない領域と、を配置することによって、着色層を有さない領域
における白色光を直接表示に利用しても構わない。一部に着色層を有さない領域を配置す
ることで、明るい表示の際に、着色層による輝度の低下を少なくでき、消費電力を2割か
ら3割程度低減できる場合がある。ただし、有機EL素子や無機EL素子などの自発光素
子を用いてフルカラー表示する場合、R、G、B、Y、ホワイト(W)を、それぞれの発
光色を有する素子から発光させても構わない。自発光素子を用いることで、着色層を用い
た場合よりも、さらに消費電力を低減できる場合がある。なお、本実施の形態においては
、バックライト等を設けない構成、所謂反射型の液晶表示モジュールについて、以下説明
を行う。
図33に示す一点鎖線Q−Rにおける断面図を図34に示す。図34に示す表示モジュー
ルの詳細について、以下説明を行う。
<表示モジュールに関する説明>
図34に示す表示モジュール700は、引き回し配線部711と、画素部702と、ソー
スドライバ回路部704と、FPC端子部708と、を有する。また、引き回し配線部7
11は、信号線710を有する。また、画素部702は、トランジスタ750及び容量素
子790を有する。また、ソースドライバ回路部704は、トランジスタ752を有する
トランジスタ750及びトランジスタ752は、先に示すトランジスタを用いることがで
きる。
本実施の形態で用いるトランジスタは、高純度化し、酸素欠損の形成を抑制した酸化物半
導体膜を有する。該トランジスタは、オフ状態における電流値(オフ電流値)を低くする
ことができる。よって、画像信号等の電気信号の保持時間を長くすることができ、電源オ
ン状態では書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度を少なくす
ることができるため、消費電力を抑制する効果を奏する。
また、本実施の形態で用いるトランジスタは、比較的高い電界効果移動度が得られるため
、高速駆動が可能である。例えば、このような高速駆動が可能なトランジスタを表示装置
に用いることで、画素部のスイッチングトランジスタと、駆動回路部に使用するドライバ
トランジスタを同一基板上に形成することができる。すなわち、別途駆動回路として、シ
リコンウェハ等により形成された半導体装置を用いる必要がないため、半導体装置の部品
点数を削減することができる。また、画素部においても、高速駆動が可能なトランジスタ
を用いることで、高画質な画像を提供することができる。
容量素子790は、一対の電極間に誘電体を有する構造である。より詳しくは、容量素子
790の一方の電極としては、トランジスタ750のゲート電極として機能する導電膜と
同一工程で形成された導電膜を用い、容量素子790の他方の電極としては、トランジス
タ750のソース電極及びドレイン電極として機能する導電膜を用いる。また、一対の電
極間に挟持される誘電体としては、トランジスタ750のゲート絶縁膜として機能する絶
縁膜を用いる。
また、図34において、トランジスタ750、トランジスタ752、及び容量素子790
上に、絶縁膜764、768及び平坦化絶縁膜770が設けられている。
絶縁膜764としては、例えば、PECVD装置を用いて、酸化シリコン膜、酸化窒化シ
リコン膜等を形成すればよい。また、絶縁膜768としては、例えば、PECVD装置を
用いて、窒化シリコン膜等を形成すればよい。また、平坦化絶縁膜770としては、ポリ
イミド樹脂、アクリル樹脂、ポリイミドアミド樹脂、ベンゾシクロブテン樹脂、ポリアミ
ド樹脂、エポキシ樹脂等の耐熱性を有する有機材料を用いることができる。なお、これら
の材料で形成される絶縁膜を複数積層させることで、平坦化絶縁膜770を形成してもよ
い。また、平坦化絶縁膜770を設けない構成としてもよい。
また、信号線710は、トランジスタ750、752のソース電極及びドレイン電極とし
て機能する導電膜と同じ工程で形成される。なお、信号線710は、トランジスタ750
、752のソース電極及びドレイン電極と異なる工程で形成された導電膜、例えばゲート
電極として機能する導電膜と同じ工程で形成される導電膜としてもよい。信号線710と
して、例えば、銅元素を含む材料を用いた場合、配線抵抗に起因する信号遅延等が少なく
、大画面での表示が可能となる。
また、FPC端子部708は、接続電極760、異方性導電膜780、及びFPC716
を有する。なお、接続電極760は、トランジスタ750、752のソース電極及びドレ
イン電極として機能する導電膜と同じ工程で形成される。また、接続電極760は、FP
C716が有する端子と異方性導電膜780を介して、電気的に接続される。
また、第1の基板701及び第2の基板705としては、例えばガラス基板を用いること
ができる。また、第1の基板701及び第2の基板705として、可撓性を有する基板を
用いてもよい。該可撓性を有する基板としては、例えばプラスチック基板等が挙げられる
また、第1の基板701と第2の基板705の間には、構造体778が設けられる。構造
体778は、絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、第
1の基板701と第2の基板705の間の距離(セルギャップ)を制御するために設けら
れる。なお、構造体778として、球状のスペーサを用いていても良い。また、本実施の
形態においては、構造体778を第1の基板701側に設ける構成について例示したが、
これに限定されない。例えば、第2の基板705側に構造体778を設ける構成、または
第1の基板701及び第2の基板705双方に構造体778を設ける構成としてもよい。
また、第2の基板705側には、ブラックマトリクスとして機能する遮光膜738と、カ
ラーフィルタとして機能する着色膜736と、遮光膜738及び着色膜736に接する絶
縁膜734が設けられる。
<表示素子として液晶素子を用いる構成例>
図34に示す表示モジュール700は、液晶素子775を有する。液晶素子775は、導
電膜772、導電膜774、及び液晶層776を有する。液晶層776としては、先に説
明した誘電率の異方性が2以上3.8以下である液晶材料を用いる。導電膜774は、第
2の基板705側に設けられ、対向電極としての機能を有する。図34に示す表示モジュ
ール700は、導電膜772と導電膜774に印加される電圧によって、液晶層776の
配向状態が変わることによって光の透過、非透過が制御され画像を表示することができる
また、導電膜772は、トランジスタ750が有するソース電極及びドレイン電極として
機能する導電膜に接続される。導電膜772は、平坦化絶縁膜770上に形成され画素電
極、すなわち表示素子の一方の電極として機能する。また、導電膜772は、反射電極と
しての機能を有する。図34に示す表示モジュール700は、外光を利用し導電膜772
で光を反射して着色膜736を介して表示する、所謂反射型のカラー液晶表示装置である
導電膜772としては、可視光において透光性のある導電膜、または可視光において反射
性のある導電膜を用いることができる。可視光において透光性のある導電膜としては、例
えば、インジウム(In)、亜鉛(Zn)、錫(Sn)の中から選ばれた一種を含む材料
を用いるとよい。可視光において反射性のある導電膜としては、例えば、アルミニウム、
または銀を含む材料を用いるとよい。本実施の形態においては、導電膜772として、可
視光において、反射性のある導電膜を用いる。
また、導電膜772として、可視光において反射性のある導電膜を用いる場合、該導電膜
を積層構造としてもよい。例えば、下層に膜厚100nmのアルミニウム膜を形成し、上
層に厚さ30nmの銀合金膜(例えば、銀、パラジウム、及び銅を含む合金膜)を形成す
る。上述の構造とすることで、以下の優れた効果を奏する。
(1)下地膜と導電膜772との密着性を向上させることができる。(2)薬液によって
アルミニウム膜と、銀合金膜とを一括してエッチングすることが可能である。(3)導電
膜772の断面形状を良好な形状(例えば、テーパー形状)とすることができる。(3)
の理由としては、アルミニウム膜は、銀合金膜よりも薬液によるエッチング速度が遅い、
または上層の銀合金膜のエッチング後、下層のアルミニウム膜が露出した場合に、銀合金
膜よりも卑な金属、別言するとイオン化傾向の高い金属であるアルミニウムから電子を引
き抜くため、銀合金膜のエッチングが抑制され、下層のアルミニウム膜のエッチングの進
行が速くなるためである。
また、図34に示す表示モジュール700においては、画素部702の平坦化絶縁膜77
0の一部に凹凸が設けられている。該凹凸は、例えば、平坦化絶縁膜770を有機樹脂膜
等で形成し、該有機樹脂膜の表面に凹凸を設けることで形成することができる。また、反
射電極として機能する導電膜772は、上記凹凸に沿って形成される。したがって、外光
が導電膜772に入射した場合において、導電膜772の表面で光を乱反射することが可
能となり、視認性を向上させることができる。図34に示すように、反射型のカラー液晶
表示装置とすることで、バックライトを用いずに表示することが可能となるため、消費電
力を低減することができる。
なお、図34に示す表示モジュール700は、反射型のカラー液晶表示モジュールついて
例示したが、これに限定されない。例えば、導電膜772を可視光において、透光性のあ
る導電膜を用いることで透過型のカラー液晶表示モジュールとしてもよい。透過型のカラ
ー液晶表示モジュールの場合、平坦化絶縁膜770に設けられる凹凸については、設けな
い構成としてもよい。
なお、図34において図示しないが、導電膜772、774の液晶層776と接する側に
、それぞれ配向膜を設ける構成としてもよい。また、図34において図示しないが、偏光
部材、位相差部材、反射防止部材などの光学部材(光学基板)などは適宜設けてもよい。
例えば、偏光基板及び位相差基板による円偏光を用いてもよい。また、透過型の表示モジ
ュール、または半透過型の表示モジュールの場合、光源としてバックライト、サイドライ
トなどを設けてもよい。
液晶素子としては、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶
、強誘電性液晶、反強誘電性液晶等を用いることができる。これらの液晶材料は、条件に
より、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等
方相等を示す。
また、横電界方式を採用する場合、配向膜を用いないブルー相を示す液晶を用いてもよい
。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリッ
ク相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現
しないため、温度範囲を改善するために数重量%以上のカイラル剤を混合させた液晶組成
物を用いて液晶層に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応
答速度が短く、光学的等方性であるため、配向処理が不要であり、視野角依存性が小さい
。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によ
って引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や
破損を軽減することができる。
また、表示素子として液晶素子を用いる場合、TN(Twisted Nematic)
モード、IPS(In−Plane−Switching)モード、FFS(Fring
e Field Switching)モード、ASM(Axially Symmet
ric aligned Micro−cell)モード、OCB(Optical C
ompensated Birefringence)モード、FLC(Ferroel
ectric Liquid Crystal)モード、AFLC(AntiFerro
electric Liquid Crystal)モードなどを用いることができる。
また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した
透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、
例えば、MVA(Multi−Domain Vertical Alignment)
モード、PVA(Patterned Vertical Alignment)モード
、ASVモードなどを用いることができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることが
できる。
(実施の形態6)
本実施の形態においては、先の実施の形態で説明した表示モジュールに、タッチセンサ(
接触検出装置)を設けることで、入出力装置(タッチパネルともいう)として機能させる
ことができる構成について、図35及び図36を用いて説明する。以下において、上記実
施の形態と重複する部分については、説明を省略する場合がある。
図35は、入出力装置の構成を説明する投影図である。
図35(A)は、入出力装置800の投影図であり、図35(B)は入出力装置800が
備える検知ユニット820Uの構成を説明する投影図である。
図36は、図35(A)に示す入出力装置800のZ1−Z2における断面図である。
<入出力装置の構成例1>
本実施の形態で説明する入出力装置800は、可視光を透過する窓部834を具備し且つ
マトリクス状に配設される複数の検知ユニット820U、行方向(図中に矢印Rxで示す
)に配置される複数の検知ユニット820Uと電気的に接続する走査線G1、列方向(図
中に矢印Ryで示す)に配置される複数の検知ユニット820Uと電気的に接続する信号
線DLならびに、検知ユニット820U、走査線G1および信号線DLを支持する第1の
基材836を備える入力装置850と、窓部834に重なり且つマトリクス状に配設され
る複数の画素802および画素802を支持する第2の基材810を備える表示モジュー
ル801と、を有する(図35(A)乃至図35(C)参照)。
検知ユニット820Uは、窓部834に重なる検知素子Caおよび検知素子Caと電気的
に接続される検知回路839を備える(図35(B)参照)。
検知素子Caは、絶縁層823、絶縁層823(図35(B)には図示せず)を挟持する
第1の電極821および第2の電極822を備える(図35(B)参照)。
検知回路839は、選択信号を供給され且つ検知素子Caの容量の変化に基づいて検知信
号DATAを供給する。
走査線G1は、選択信号を供給することができ、信号線DLは、検知信号DATAを供給
することができ、検知回路839は、複数の窓部834の間隙に重なるように配置される
また、本実施の形態で説明する入出力装置800は、検知ユニット820Uおよび検知ユ
ニット820Uの窓部834と重なる画素802の間に、着色層を備える。
本実施の形態で説明する入出力装置800は、可視光を透過する窓部834を具備する検
知ユニット820Uを複数備える入力装置850と、窓部834に重なる画素802を複
数備える表示モジュール801と、を有し、窓部834と画素802の間に着色層を含ん
で構成される。
これにより、入出力装置は容量の変化に基づく検知信号およびそれを供給する検知ユニッ
トの位置情報を供給すること、ならびに検知ユニットの位置情報と関連付けられた画像情
報を表示することができる。その結果、利便性または信頼性に優れた新規な入出力装置を
提供することができる。
また、入出力装置800は、入力装置850が供給する信号を供給されるフレキシブル基
板FPC1または/および画像情報を含む信号を表示モジュール801に供給するフレキ
シブル基板FPC2を備えていてもよい。
また、傷の発生を防いで入出力装置800を保護する、保護基材837、保護層837p
または/および入出力装置800が反射する外光の強度を弱める反射防止層867pを備
えていてもよい。
また、入出力装置800は、表示モジュール801の走査線に選択信号を供給する走査線
駆動回路803g、信号を供給する配線811およびフレキシブル基板FPC2と電気的
に接続される端子819を有する。
以下に、入出力装置800を構成する個々の要素について説明する。なお、これらの構成
は明確に分離できず、一つの構成が他の構成を兼ねる場合や他の構成の一部を含む場合が
ある。例えば、複数の窓部834に重なる位置に着色層を備える入力装置850は、入力
装置850であるとともにカラーフィルタでもある。
入出力装置800は、入力装置850と、表示モジュール801と、を備える(図35(
A)参照)。
入力装置850は、複数の検知ユニット820Uおよび検知ユニット820Uを支持する
第1の基材836を備える。例えば、40行15列のマトリクス状に複数の検知ユニット
820Uを第1の基材836に配設する。
窓部834は可視光を透過する。
窓部834に重なる位置に所定の色の光を透過する着色層を備える。例えば、青色の光を
透過する着色層CFB、緑色の光を透過する着色層CFGまたは赤色の光を透過する着色
層CFRを備える(図35(B)参照)。
なお、青色、緑色または/および赤色に加えて、白色の光を透過する着色層または黄色の
光を透過する着色層などさまざまな色の光を透過する着色層を備えることができる。
着色層に金属材料、顔料または染料等を用いることができる。
窓部834を囲むように遮光性の層BMを備える。遮光性の層BMは窓部834より光を
透過しにくい。
カーボンブラック、金属酸化物、複数の金属酸化物の固溶体を含む複合酸化物等を遮光性
の層BMに用いることができる。
遮光性の層BMと重なる位置に走査線G1、信号線DL、配線VPI、配線RESおよび
配線VRESならびに検知回路839を備える。
なお、着色層および遮光性の層BMを覆う透光性のオーバーコート層を備えることができ
る。
検知素子Caは、第1の電極821、第2の電極822および第1の電極821と第2の
電極822の間に絶縁層823を有する(図36参照)。
第1の電極821は他の領域から分離されるように、例えば島状に形成される。特に、入
出力装置800の使用者に第1の電極821が識別されないように、第1の電極821と
同一の工程で作製することができる層を第1の電極821に近接して配置する構成が好ま
しい。より好ましくは、第1の電極821および第1の電極821に近接して配置する層
の間隙に配置する窓部834の数をできるだけ少なくするとよい。特に、当該間隙に窓部
834を配置しない構成が好ましい。
例えば、大気中に置かれた検知素子Caの第1の電極821または第2の電極822に、
大気と異なる誘電率を有するものが近づくと、検知素子Caの容量が変化する。具体的に
は、指などのものが検知素子Caに近づくと、検知素子Caの容量が変化する。これによ
り、近接検知器に用いることができる。
第1の電極821および第2の電極822は、導電性の材料を含む。
例えば、無機導電性材料、有機導電性材料、金属または導電性セラミックスなどを第1の
電極821および第2の電極822に用いることができる。
具体的には、第1の電極821及び第2の電極822として、アルミニウム、クロム、銅
、タンタル、チタン、モリブデン、タングステン、ニッケル、銀またはマンガンから選ば
れた金属元素、上述した金属元素を成分とする合金または上述した金属元素を組み合わせ
た合金などを用いることができる。
または、第1の電極821及び第2の電極822として、酸化インジウム、インジウム錫
酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などの導電性酸
化物を用いることができる。
または、第1の電極821及び第2の電極822として、グラフェンまたはグラファイト
を用いることができる。グラフェンを含む膜は、例えば膜状に形成された酸化グラフェン
を含む膜を還元して形成することができる。還元する方法としては、熱を加える方法や還
元剤を用いる方法等を挙げることができる。
または、第1の電極821及び第2の電極822として、導電性高分子を用いることがで
きる。
検知回路839は例えばトランジスタM1乃至トランジスタM3を含む。また、検知回路
839は電源電位および信号を供給する配線を含む。例えば、信号線DL、配線VPI、
配線CS、走査線G1、配線RESおよび配線VRESなどを含む。
なお、検知回路839を窓部834と重ならない領域に配置してもよい。
導電性を有する材料を配線(例えば、信号線DL、配線VPI、配線CS、走査線G1、
配線RESおよび配線VRESなど)に適用できる。例えば、無機導電性材料、有機導電
性材料、金属または導電性セラミックスなどを配線に用いることができる。または、第1
の電極821および第2の電極822に用いることができる材料と同一の材料を配線とし
て適用してもよい。
また、アルミニウム、金、白金、銀、ニッケル、チタン、タングステン、クロム、モリブ
デン、鉄、コバルト、銅、又はパラジウム等の金属材料や、該金属材料を含む合金材料を
走査線G1、信号線DL、配線VPI、配線RESおよび配線VRESに用いることがで
きる。
また、第1の基材836に検知回路839を形成してもよい。または、他の基材に形成さ
れた検知回路839を第1の基材836に転置してもよい。
第1の基材836及び第2の基材810としては、ガラス基板、または可撓性の材料(例
えば、樹脂、樹脂フィルムまたはプラスチックフィルム等)を用いることができる。
より具体的には、第1の基材836及び第2の基材810としては、無アルカリガラス、
ソーダ石灰ガラス、カリガラス若しくはクリスタルガラス等を用いることができる。また
は、第1の基材836としては、ポリエステル、ポリオレフィン、ポリアミド、ポリイミ
ド、ポリカーボネート若しくはアクリル樹脂等の樹脂フィルムまたは樹脂板を用いること
ができる。
保護基材837または/および保護層837pとしては、例えば、ガラス、ポリエステル
、ポリオレフィン、ポリアミド、ポリイミド、ポリカーボネート若しくはアクリル樹脂等
の樹脂フィルム、樹脂板または積層体等を用いることができる。
保護層837pとしては、例えば、ハードコート層またはセラミックコート層を用いるこ
とができる。具体的には、UV硬化樹脂または酸化アルミニウムを含む層を第2の電極8
22に重なる位置に形成してもよい。
表示モジュール801は、マトリクス状に配置された複数の画素802を備える(図35
(C)参照)。
例えば、画素802は副画素802B、副画素802Gおよび副画素802Rを含み、そ
れぞれの副画素は表示素子と表示素子を駆動する画素回路を備える。
なお、画素802の副画素802Bは着色層CFBと重なる位置に配置され、副画素80
2Gは着色層CFGと重なる位置に配置され、副画素802Rは着色層CFRと重なる位
置に配置される。
着色層CFRは液晶素子880と重なる位置にある。なお、液晶素子880は、一方の電
極として反射電極872を有する(図36参照)。これにより、反射電極872で反射さ
れた外光の一部は着色層CFRを透過して、図中に示す矢印の方向に射出される。反射電
極872としては、先の実施の形態に示す反射電極として機能する導電膜772と同様の
構成とすることができる。また、液晶素子880は、誘電率の異方性が2以上3.8以下
である液晶層を有する。
また、着色層(例えば着色層CFR)を囲むように遮光性の層BMがある。
走査線駆動回路803gは、トランジスタ803tおよび容量803cを含む(図36参
照)。
検知ユニット820Uが供給する検知信号DATAを変換してフレキシブル基板FPC1
に供給することができるさまざまな回路を、変換器CONVに用いることができる(図3
5(A)および図36参照)。
例えば、トランジスタM4を変換器CONVに用いることができる。
表示モジュール801は、反射防止層867pを画素に重なる位置に備える。反射防止層
867pとして、例えば円偏光板を用いることができる。
図35(A)に示すように、表示モジュール801は、信号を供給することができる配線
811を備え、端子819が配線811に設けられている。なお、画像信号および同期信
号等の信号を供給することができるフレキシブル基板FPC2が端子819に電気的に接
続されている。
なお、フレキシブル基板FPC2にはプリント配線基板(PWB)が取り付けられていて
も良い。
表示モジュール801は、走査線、信号線および電源線等の配線を有する。様々な導電膜
を配線に用いることができる。
表示モジュール801が有する配線としては、例えば、アルミニウム、クロム、銅、タン
タル、チタン、モリブデン、タングステン、ニッケル、イットリウム、ジルコニウム、銀
またはマンガンから選ばれた金属元素、上述した金属元素を成分とする合金または上述し
た金属元素を組み合わせた合金等を用いることができる。特に、アルミニウム、クロム、
銅、タンタル、チタン、モリブデン、タングステンの中から選択される一以上の元素を含
むと好ましい。特に、銅とマンガンの合金がウエットエッチング法を用いた微細加工に好
適である。
表示モジュール801が有する配線の具体的な構成としては、アルミニウム膜上にチタン
膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜上
にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングステン膜上にタ
ングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニウム膜を積層
し、さらにその上にチタン膜を形成する三層構造等を用いることができる。または、アル
ミニウム膜上にチタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカ
ンジウムから選ばれた一または複数組み合わせた合金膜、もしくは窒化膜を積層する積層
構造を用いることができる。または、酸化インジウム、酸化錫または酸化亜鉛を含む透光
性を有する導電材料を用いてもよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる
(実施の形態7)
本実施の形態では、上記実施の形態で説明した液晶表示装置を用いて作製される電子機器
の具体例について、図37を用いて説明する。
本発明を適用可能な電子機器の一例として、テレビジョン装置(テレビ、またはテレビジ
ョン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオ
カメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音楽再
生装置、遊技機(パチンコ機、スロットマシン等)、ゲーム筐体が挙げられる。これらの
電子機器の具体例を図37に示す。
図37(A)は、表示部を有する携帯情報端末1400を示している。携帯情報端末14
00は、筐体1401に表示部1402及び操作ボタン1403が組み込まれている。本
発明の一態様の液晶表示装置は、表示部1402に用いることができる。
図37(B)は、携帯電話機1410を示している。携帯電話機1410は、筐体141
1に表示部1412、操作ボタン1413、スピーカー1414、及びマイク1415が
組み込まれている。本発明の一態様の液晶表示装置は、表示部1412に用いることがで
きる。
図37(C)は、音楽再生装置1420を示している。音楽再生装置1420は、筐体1
421に表示部1422、操作ボタン1423、アンテナ1424が組み込まれている。
またアンテナ1424からは、無線信号により情報を送受信することができる。本発明の
一態様の液晶表示装置は、表示部1422に用いることができる。
表示部1402、表示部1412及び表示部1422は、タッチ入力機能を有しており、
表示部1402、表示部1412及び表示部1422に表示された表示ボタン(図示せず
)を指などで触れることで、画面操作や、情報を入力することができる。
先の実施の形態に示した液晶表示装置を表示部1402、表示部1412及び表示部14
22に用いることで、表示品位の向上が図られた表示部1402、表示部1412及び表
示部1422とすることができる。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
なお、明細書の中の図面や文章において規定されていない内容について、その内容を除く
ことを規定した発明の一態様を構成することが出来る。または、ある値について、上限値
と下限値などで示される数値範囲が記載されている場合、その範囲を任意に狭めることで
、または、その範囲の中の一点を除くことで、その範囲を一部除いた発明の一態様を規定
することができる。これらにより、例えば、従来技術が本発明の一態様の技術的範囲内に
入らないことを規定することができる。
具体例としては、ある回路において、第1乃至第5のトランジスタを用いている回路図が
記載されているとする。その場合、その回路が、第6のトランジスタを有していないこと
を発明として規定することが可能である。または、その回路が、容量素子を有していない
ことを規定することが可能である。さらに、その回路が、ある特定の接続構造をとってい
るような第6のトランジスタを有していない、と規定して発明を構成することができる。
または、その回路が、ある特定の接続構造をとっている容量素子を有していない、と規定
して発明を構成することができる。例えば、ゲートが第3のトランジスタのゲートと接続
されている第6のトランジスタを有していない、と発明を規定することが可能である。ま
たは、例えば、第1の電極が第3のトランジスタのゲートと接続されている容量素子を有
していない、と発明を規定することが可能である。
別の具体例としては、ある値について、例えば、「ある電圧が、3V以上10V以下であ
ることが好適である」と記載されているとする。その場合、例えば、ある電圧が、−2V
以上1V以下である場合を除く、と発明の一態様を規定することが可能である。または、
例えば、ある電圧が、13V以上である場合を除く、と発明の一態様を規定することが可
能である。なお、例えば、その電圧が、5V以上8V以下であると発明を規定することも
可能である。なお、例えば、その電圧が、概略9Vであると発明を規定することも可能で
ある。なお、例えば、その電圧が、3V以上10V以下であるが、9Vである場合を除く
と発明を規定することも可能である。なお、ある値について、「このような範囲であるこ
とが好ましい」、「これらを満たすことが好適である」となどと記載されていたとしても
、ある値は、それらの記載に限定されない。つまり、「好ましい」、「好適である」など
と記載されていたとしても、必ずしも、それらの記載には、限定されない。
別の具体例としては、ある値について、例えば、「ある電圧が、10Vであることが好適
である」と記載されているとする。その場合、例えば、ある電圧が、−2V以上1V以下
である場合を除く、と発明の一態様を規定することが可能である。または、例えば、ある
電圧が、13V以上である場合を除く、と発明の一態様を規定することが可能である。
別の具体例としては、ある物質の性質について、例えば、「ある膜は、絶縁膜である」と
記載されているとする。その場合、例えば、その絶縁膜が、有機絶縁膜である場合を除く
、と発明の一態様を規定することが可能である。または、例えば、その絶縁膜が、無機絶
縁膜である場合を除く、と発明の一態様を規定することが可能である。または、例えば、
その膜が、導電膜である場合を除く、と発明の一態様を規定することが可能である。また
は、例えば、その膜が、半導体膜である場合を除く、と発明の一態様を規定することが可
能である。
別の具体例としては、ある積層構造について、例えば、「A膜とB膜との間に、ある膜が
設けられている」と記載されているとする。その場合、例えば、その膜が、4層以上の積
層膜である場合を除く、と発明を規定することが可能である。または、例えば、A膜とそ
の膜との間に、導電膜が設けられている場合を除く、と発明を規定することが可能である
なお、本明細書等において記載されている発明の一態様は、さまざまな人が実施すること
が出来る。しかしながら、その実施は、複数の人にまたがって実施される場合がある。例
えば、送受信システムの場合において、A社が送信機を製造および販売し、B社が受信機
を製造および販売する場合がある。別の例としては、TFTおよび発光素子を有する発光
装置の場合において、TFTが形成された半導体装置は、A社が製造および販売する。そ
して、B社がその半導体装置を購入して、その半導体装置に発光素子を成膜して、発光装
置として完成させる、という場合がある。
このような場合、A社またはB社のいずれに対しても、特許侵害を主張できるような発明
の一態様を、構成することが出来る。つまり、A社のみが実施するような発明の一態様を
構成することが可能であり、別の発明の一態様として、B社のみが実施するような発明の
一態様を構成することが可能である。また、A社またはB社に対して、特許侵害を主張で
きるような発明の一態様は、明確であり、本明細書等に記載されていると判断する事が出
来る。例えば、送受信システムの場合において、送信機のみの場合の記載や、受信機のみ
の場合の記載が本明細書等になかったとしても、送信機のみで発明の一態様を構成するこ
とができ、受信機のみで別の発明の一態様を構成することができ、それらの発明の一態様
は、明確であり、本明細書等に記載されていると判断することが出来る。別の例としては
、TFTおよび発光素子を有する発光装置の場合において、TFTが形成された半導体装
置のみの場合の記載や、発光素子を有する発光装置のみの場合の記載が本明細書等になか
ったとしても、TFTが形成された半導体装置のみで発明の一態様を構成することができ
、発光素子を有する発光装置のみで発明の一態様を構成することができ、それらの発明の
一態様は、明確であり、本明細書等に記載されていると判断することが出来る。
なお、本明細書等においては、能動素子(トランジスタ、ダイオードなど)、受動素子(
容量素子、抵抗素子など)などが有するすべての端子について、その接続先を特定しなく
ても、当業者であれば、発明の一態様を構成することは可能な場合がある。つまり、接続
先を特定しなくても、発明の一態様が明確であると言える。そして、接続先が特定された
内容が、本明細書等に記載されている場合、接続先を特定しない発明の一態様が、本明細
書等に記載されていると判断することが可能な場合がある。特に、端子の接続先が複数の
ケース考えられる場合には、その端子の接続先を特定の箇所に限定する必要はない。した
がって、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子な
ど)などが有する一部の端子についてのみ、その接続先を特定することによって、発明の
一態様を構成することが可能な場合がある。
なお、本明細書等においては、ある回路について、少なくとも接続先を特定すれば、当業
者であれば、発明を特定することが可能な場合がある。または、ある回路について、少な
くとも機能を特定すれば、当業者であれば、発明を特定することが可能な場合がある。つ
まり、機能を特定すれば、発明の一態様が明確であると言える。そして、機能が特定され
た発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。し
たがって、ある回路について、機能を特定しなくても、接続先を特定すれば、発明の一態
様として開示されているものであり、発明の一態様を構成することが可能である。または
、ある回路について、接続先を特定しなくても、機能を特定すれば、発明の一態様として
開示されているものであり、発明の一態様を構成することが可能である。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章におい
て、その一部分を取り出して、発明の一態様を構成することは可能である。したがって、
ある部分を述べる図または文章が記載されている場合、その一部分の図または文章を取り
出した内容も、発明の一態様として開示されているものであり、発明の一態様を構成する
ことが可能であるものとする。そして、その発明の一態様は明確であると言える。そのた
め、例えば、能動素子(トランジスタ、ダイオードなど)、配線、受動素子(容量素子、
抵抗素子など)、導電層、絶縁層、半導体層、有機材料、無機材料、部品、装置、動作方
法、製造方法などが単数もしくは複数記載された図面または文章において、その一部分を
取り出して、発明の一態様を構成することが可能であるものとする。例えば、N個(Nは
整数)の回路素子(トランジスタ、容量素子等)を有して構成される回路図から、M個(
Mは整数で、M<N)の回路素子(トランジスタ、容量素子等)を抜き出して、発明の一
態様を構成することは可能である。別の例としては、N個(Nは整数)の層を有して構成
される断面図から、M個(Mは整数で、M<N)の層を抜き出して、発明の一態様を構成
することは可能である。さらに別の例としては、N個(Nは整数)の要素を有して構成さ
れるフローチャートから、M個(Mは整数で、M<N)の要素を抜き出して、発明の一態
様を構成することは可能である。さらに別の例としては、「Aは、B、C、D、E、また
は、Fを有する」と記載されている文章から、一部の要素を任意に抜き出して、「Aは、
BとEとを有する」、「Aは、EとFとを有する」、「Aは、CとEとFとを有する」、
または、「Aは、BとCとDとEとを有する」などの発明の一態様を構成することは可能
である。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章におい
て、少なくとも一つの具体例が記載される場合、その具体例の上位概念を導き出すことは
、当業者であれば容易に理解される。したがって、ある一つの実施の形態において述べる
図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位概
念も、発明の一態様として開示されているものであり、発明の一態様を構成することが可
能である。そして、その発明の一態様は、明確であると言える。
なお、本明細書等においては、少なくとも図に記載した内容(図の中の一部でもよい)は
、発明の一態様として開示されているものであり、発明の一態様を構成することが可能で
ある。したがって、ある内容について、図に記載されていれば、文章を用いて述べていな
くても、その内容は、発明の一態様として開示されているものであり、発明の一態様を構
成することが可能である。同様に、図の一部を取り出した図についても、発明の一態様と
して開示されているものであり、発明の一態様を構成することが可能である。そして、そ
の発明の一態様は明確であると言える。
C1 端子
C2 端子
C3 端子
C4 端子
CK1 配線
CK2 配線
CK3 配線
CK4 配線
G1 走査線
M1 トランジスタ
M3 トランジスタ
M4 トランジスタ
ND1 ノード
S1 端子
S2 端子
S3 端子
S4 端子
SP1 配線
SP2 配線
VSS1 配線
VSS2 配線
VSS3 配線
VSS4 配線
FPC1 フレキシブル基板
FPC2 フレキシブル基板
SR 回路
A 期間
B 期間
C 期間
D 期間
E 期間
F 期間
G 期間
H 期間
OUT 配線
O 端子
SL 配線
DL 信号線
CS 配線
RES 配線
VPI 配線
VRES 配線
Ca 検知素子
BG 配線
100 回路
101 トランジスタ
102 トランジスタ
103 トランジスタ
103A トランジスタ
103B トランジスタ
103C トランジスタ
103D トランジスタ
104 トランジスタ
105 トランジスタ
106 トランジスタ
107 トランジスタ
108 トランジスタ
109 トランジスタ
110 トランジスタ
111 トランジスタ
112 トランジスタ
113 トランジスタ
114 トランジスタ
115 トランジスタ
116 トランジスタ
116A トランジスタ
116B トランジスタ
130 画素部
131 画素
132 トランジスタ
133 液晶素子
134 容量素子
135 トランジスタ
136 トランジスタ
137 EL素子
600 トランジスタ
601 基板
602 ゲート電極
603 絶縁層
604 酸化物半導体層
604a チャネル領域
604b n型領域
604c n型領域
605a 電極
605b 電極
606 絶縁層
607 絶縁層
610 トランジスタ
614 酸化物半導体層
614a 酸化物半導体層
614b 酸化物半導体層
620 トランジスタ
624 酸化物半導体層
624a 酸化物半導体層
624b 酸化物半導体層
624c 酸化物半導体層
650 トランジスタ
651 絶縁層
652 絶縁層
654 絶縁層
656 絶縁層
660 トランジスタ
664 酸化物半導体層
664a 酸化物半導体層
664b 酸化物半導体層
664c 酸化物半導体層
670 トランジスタ
700 表示モジュール
701 基板
702 画素部
704 ソースドライバ回路部
705 基板
706 ゲートドライバ回路部
708 FPC端子部
710 信号線
711 配線部
712 シール材
716 FPC
734 絶縁膜
736 着色膜
738 遮光膜
750 トランジスタ
752 トランジスタ
760 接続電極
764 絶縁膜
768 絶縁膜
770 平坦化絶縁膜
772 導電膜
774 導電膜
775 液晶素子
776 液晶層
778 構造体
780 異方性導電膜
790 容量素子
800 入出力装置
801 表示モジュール
802 画素
802B 副画素
802G 副画素
802R 副画素
803c 容量
803g 走査線駆動回路
803t トランジスタ
810 基材
811 配線
819 端子
820U 検知ユニット
821 電極
822 電極
823 絶縁層
834 窓部
836 基材
837 保護基材
837p 保護層
839 検知回路
850 入力装置
867p 反射防止層
872 反射電極
880 液晶素子
1400 携帯情報端末
1401 筐体
1402 表示部
1403 操作ボタン
1410 携帯電話機
1411 筐体
1412 表示部
1413 操作ボタン
1414 スピーカー
1415 マイク
1420 音楽再生装置
1421 筐体
1422 表示部
1423 操作ボタン
1424 アンテナ

Claims (4)

  1. 第nの回路(nは1以上の自然数)と、第n+1の回路と、を有し、
    前記第nの回路は、第1乃至第5のトランジスタを有し、
    前記第n+1の回路は、第6乃至第10のトランジスタを有し、
    前記第1のトランジスタのソース又はドレインの一方は、第1の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、第2のゲート線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、第1のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、第3のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第4のトランジスタのゲートは、前記第3のゲート線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第5のトランジスタのゲートは、第3の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの一方は、第4の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの一方は、前記第2のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第8のトランジスタのゲートは、前記第2のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの一方は、第4のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第9のトランジスタのゲートは、前記第4のゲート線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第10のトランジスタのゲートは、第5の配線と電気的に接続され、
    前記第1及び第3の配線は、前記第n+1の回路と接続されず、
    前記第4及び第5の配線は、前記第nの回路と接続されない半導体装置。
  2. 第nの回路(nは1以上の自然数)と、第n+1の回路と、を有し、
    前記第nの回路は、第1乃至第5のトランジスタを有し、
    前記第n+1の回路は、第6乃至第10のトランジスタを有し、
    前記第1のトランジスタのソース又はドレインの一方は、第1のクロック信号が入力される第1の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、第2のゲート線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、第1のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、第3のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第4のトランジスタのゲートは、前記第3のゲート線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第5のトランジスタのゲートは、第2のクロック信号が入力される第3の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの一方は、第3のクロック信号が入力される第4の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの一方は、前記第2のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第8のトランジスタのゲートは、前記第2のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの一方は、第4のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第9のトランジスタのゲートは、前記第4のゲート線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第10のトランジスタのゲートは、第4のクロック信号が入力される前記第5の配線と電気的に接続され、
    前記第1及び第3の配線は、前記第n+1の回路と接続されず、
    前記第4及び第5の配線は、前記第nの回路と接続されない半導体装置。
  3. 第nの回路(nは1以上の自然数)と、第n+1の回路と、を有し、
    前記第nの回路は、第1乃至第5のトランジスタを有し、
    前記第n+1の回路は、第6乃至第10のトランジスタを有し、
    前記第1のトランジスタのソース又はドレインの一方は、第1の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、第2のゲート線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、第1のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、第3のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第4のトランジスタのゲートは、前記第3のゲート線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第5のトランジスタのゲートは、第3の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの一方は、第4の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの一方は、前記第2のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第8のトランジスタのゲートは、前記第2のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの一方は、第4のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第9のトランジスタのゲートは、前記第4のゲート線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第10のトランジスタのゲートは、第5の配線と電気的に接続され、
    前記第1及び第3の配線は、前記第n+1の回路と接続されず、
    前記第4及び第5の配線は、前記第nの回路と接続されず、
    前記第3のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、前記第4のトランジスタのW/Lの0.8倍以上、1.2倍以下であり、
    前記第8のトランジスタのW/Lは、前記第9のトランジスタのW/Lの0.8倍以上、1.2倍以下である半導体装置。
  4. 第nの回路(nは1以上の自然数)と、第n+1の回路と、を有し、
    前記第nの回路は、第1乃至第5のトランジスタを有し、
    前記第n+1の回路は、第6乃至第10のトランジスタを有し、
    前記第1のトランジスタのソース又はドレインの一方は、第1のクロック信号が入力される第1の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、第2のゲート線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、第1のゲート線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、第3のゲート線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第4のトランジスタのゲートは、前記第3のゲート線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
    前記第5のトランジスタのゲートは、第2のクロック信号が入力される第3の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの一方は、第3のクロック信号が入力される第4の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第7のトランジスタのソース又はドレインの他方は、前記第3のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの一方は、前記第2のゲート線と電気的に接続され、
    前記第8のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第8のトランジスタのゲートは、前記第2のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの一方は、第4のゲート線と電気的に接続され、
    前記第9のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第9のトランジスタのゲートは、前記第4のゲート線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第10のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと電気的に接続され、
    前記第10のトランジスタのゲートは、第4のクロック信号が入力される前記第5の配線と電気的に接続され、
    前記第1及び第3の配線は、前記第n+1の回路と接続されず、
    前記第4及び第5の配線は、前記第nの回路と接続されず、
    前記第3のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、前記第4のトランジスタのW/Lの0.8倍以上、1.2倍以下であり、
    前記第8のトランジスタのW/Lは、前記第9のトランジスタのW/Lの0.8倍以上、1.2倍以下である半導体装置。
JP2019095224A 2014-04-24 2019-05-21 半導体装置 Active JP6775634B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014090314 2014-04-24
JP2014090314 2014-04-24

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2015086590A Division JP2015215937A (ja) 2014-04-24 2015-04-21 半導体装置、表示モジュール及び電子機器

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2020168990A Division JP2021044047A (ja) 2014-04-24 2020-10-06 半導体装置

Publications (2)

Publication Number Publication Date
JP2019194933A true JP2019194933A (ja) 2019-11-07
JP6775634B2 JP6775634B2 (ja) 2020-10-28

Family

ID=54335388

Family Applications (8)

Application Number Title Priority Date Filing Date
JP2015086590A Withdrawn JP2015215937A (ja) 2014-04-24 2015-04-21 半導体装置、表示モジュール及び電子機器
JP2019095224A Active JP6775634B2 (ja) 2014-04-24 2019-05-21 半導体装置
JP2020168990A Withdrawn JP2021044047A (ja) 2014-04-24 2020-10-06 半導体装置
JP2022098989A Active JP7411728B2 (ja) 2014-04-24 2022-06-20 半導体装置
JP2023218230A Pending JP2024041792A (ja) 2014-04-24 2023-12-25 半導体装置及び表示装置
JP2024078793A Active JP7510581B1 (ja) 2014-04-24 2024-05-14 半導体装置
JP2024100107A Active JP7531071B1 (ja) 2014-04-24 2024-06-21 表示装置
JP2024122314A Pending JP2024153786A (ja) 2014-04-24 2024-07-29 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2015086590A Withdrawn JP2015215937A (ja) 2014-04-24 2015-04-21 半導体装置、表示モジュール及び電子機器

Family Applications After (6)

Application Number Title Priority Date Filing Date
JP2020168990A Withdrawn JP2021044047A (ja) 2014-04-24 2020-10-06 半導体装置
JP2022098989A Active JP7411728B2 (ja) 2014-04-24 2022-06-20 半導体装置
JP2023218230A Pending JP2024041792A (ja) 2014-04-24 2023-12-25 半導体装置及び表示装置
JP2024078793A Active JP7510581B1 (ja) 2014-04-24 2024-05-14 半導体装置
JP2024100107A Active JP7531071B1 (ja) 2014-04-24 2024-06-21 表示装置
JP2024122314A Pending JP2024153786A (ja) 2014-04-24 2024-07-29 半導体装置

Country Status (3)

Country Link
US (4) US10199006B2 (ja)
JP (8) JP2015215937A (ja)
KR (8) KR102291676B1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10199006B2 (en) * 2014-04-24 2019-02-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display module, and electronic device
JP6521794B2 (ja) 2014-09-03 2019-05-29 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
JP6425508B2 (ja) * 2014-11-25 2018-11-21 株式会社ジャパンディスプレイ 薄膜トランジスタ
JP6830765B2 (ja) 2015-06-08 2021-02-17 株式会社半導体エネルギー研究所 半導体装置
JP6561381B2 (ja) * 2015-08-25 2019-08-21 株式会社Joled レジスタ回路、駆動回路および表示装置
CN106997755B (zh) * 2017-05-10 2019-06-04 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN107123405A (zh) * 2017-06-01 2017-09-01 深圳市华星光电技术有限公司 双向移位寄存器单元、双向移位寄存器及显示面板
JP6878228B2 (ja) * 2017-09-20 2021-05-26 株式会社東芝 半導体装置
TWI688930B (zh) * 2019-02-11 2020-03-21 友達光電股份有限公司 電子裝置與驅動方法
WO2021005450A1 (ja) 2019-07-11 2021-01-14 株式会社半導体エネルギー研究所 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060170061A1 (en) * 2001-05-29 2006-08-03 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, shift register, and display device
JP2010152347A (ja) * 2008-11-28 2010-07-08 Semiconductor Energy Lab Co Ltd 液晶表示装置、および液晶表示装置を具備した電子機器
WO2011055569A1 (ja) * 2009-11-04 2011-05-12 シャープ株式会社 シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100797522B1 (ko) 2002-09-05 2008-01-24 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
US7486269B2 (en) 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
KR100583318B1 (ko) * 2003-12-17 2006-05-25 엘지.필립스 엘시디 주식회사 액정표시장치의 게이트 구동장치 및 방법
KR101437086B1 (ko) * 2006-01-07 2014-09-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치와, 이 반도체장치를 구비한 표시장치 및 전자기기
JP4912121B2 (ja) 2006-02-23 2012-04-11 三菱電機株式会社 シフトレジスタ回路
US8330492B2 (en) * 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP5116277B2 (ja) * 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
JP4932415B2 (ja) * 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
JP4912186B2 (ja) 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
TWI360094B (en) * 2007-04-25 2012-03-11 Wintek Corp Shift register and liquid crystal display
JP2008287753A (ja) 2007-05-15 2008-11-27 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
TWI338900B (en) 2007-08-07 2011-03-11 Au Optronics Corp Shift register array
CN101971241B (zh) * 2008-03-19 2013-04-10 夏普株式会社 显示面板驱动电路、液晶显示装置、及显示面板的驱动方法
US8314765B2 (en) * 2008-06-17 2012-11-20 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, display device, and electronic device
CN102197490B (zh) * 2008-10-24 2013-11-06 株式会社半导体能源研究所 半导体器件和用于制造该半导体器件的方法
JP2010192019A (ja) 2009-02-17 2010-09-02 Sharp Corp シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
EP2234100B1 (en) * 2009-03-26 2016-11-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI511288B (zh) * 2009-03-27 2015-12-01 Semiconductor Energy Lab 半導體裝置
KR101752640B1 (ko) 2009-03-27 2017-06-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
TWI671724B (zh) 2009-09-10 2019-09-11 日商半導體能源研究所股份有限公司 半導體裝置和顯示裝置
RU2543312C2 (ru) * 2009-11-04 2015-02-27 Шарп Кабусики Кайся Сдвиговый регистр, возбуждающая схема линии сигналов сканирования, содержащая его, устройство отображения
WO2011070901A1 (en) * 2009-12-11 2011-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR20230145240A (ko) 2010-02-18 2023-10-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102792363B (zh) * 2010-03-15 2014-01-29 夏普株式会社 扫描信号线驱动电路和具有该扫描信号线驱动电路的显示装置
WO2011129126A1 (ja) * 2010-04-12 2011-10-20 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
KR101710661B1 (ko) * 2010-04-29 2017-02-28 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
TWI433459B (zh) 2010-07-08 2014-04-01 Au Optronics Corp 雙向移位暫存器
JP5631145B2 (ja) 2010-10-08 2014-11-26 株式会社ジャパンディスプレイ ゲート信号線駆動回路及び表示装置
TWI587306B (zh) 2011-05-13 2017-06-11 半導體能源研究所股份有限公司 半導體裝置
KR20130055397A (ko) * 2011-11-18 2013-05-28 삼성디스플레이 주식회사 주사 구동 장치, 이를 포함하는 표시 장치 및 주사 구동 장치의 구동 방법
US9036766B2 (en) 2012-02-29 2015-05-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US20150262703A1 (en) 2012-10-05 2015-09-17 Sharp Kabushiki Kaisha Shift register, display device provided therewith, and shift-register driving method
WO2014054518A1 (ja) 2012-10-05 2014-04-10 シャープ株式会社 シフトレジスタ
WO2014054517A1 (ja) 2012-10-05 2014-04-10 シャープ株式会社 シフトレジスタ、それを備える表示装置、およびシフトレジスタの駆動方法
JP5459919B2 (ja) 2012-11-06 2014-04-02 株式会社半導体エネルギー研究所 半導体装置、表示装置、表示モジュール及び電子機器
US10199006B2 (en) * 2014-04-24 2019-02-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display module, and electronic device
CN104332181B (zh) * 2014-11-03 2018-11-13 合肥鑫晟光电科技有限公司 一种移位寄存器及栅极驱动装置
CN106531051B (zh) * 2017-01-03 2019-05-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108281124B (zh) * 2018-03-30 2020-11-24 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060170061A1 (en) * 2001-05-29 2006-08-03 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, shift register, and display device
JP2010152347A (ja) * 2008-11-28 2010-07-08 Semiconductor Energy Lab Co Ltd 液晶表示装置、および液晶表示装置を具備した電子機器
WO2011055569A1 (ja) * 2009-11-04 2011-05-12 シャープ株式会社 シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置

Also Published As

Publication number Publication date
JP2024125350A (ja) 2024-09-18
US20230162697A1 (en) 2023-05-25
KR102291676B1 (ko) 2021-08-23
KR102487398B1 (ko) 2023-01-12
KR20240131975A (ko) 2024-09-02
JP2015215937A (ja) 2015-12-03
JP6775634B2 (ja) 2020-10-28
KR20220066019A (ko) 2022-05-23
JP2022130507A (ja) 2022-09-06
KR20220016251A (ko) 2022-02-08
KR20150123183A (ko) 2015-11-03
KR102445506B1 (ko) 2022-09-21
JP2024112874A (ja) 2024-08-21
KR102398141B1 (ko) 2022-05-17
KR102707703B1 (ko) 2024-09-23
US20190164517A1 (en) 2019-05-30
JP7411728B2 (ja) 2024-01-11
KR20220131880A (ko) 2022-09-29
KR20230009521A (ko) 2023-01-17
US20150310929A1 (en) 2015-10-29
JP2024153786A (ja) 2024-10-29
KR20210100583A (ko) 2021-08-17
KR20230132427A (ko) 2023-09-15
US10839766B2 (en) 2020-11-17
JP2024041792A (ja) 2024-03-27
KR102435089B1 (ko) 2022-08-24
JP7531071B1 (ja) 2024-08-08
JP2021044047A (ja) 2021-03-18
US20210005156A1 (en) 2021-01-07
JP7510581B1 (ja) 2024-07-03
KR102579509B1 (ko) 2023-09-19
US10199006B2 (en) 2019-02-05

Similar Documents

Publication Publication Date Title
JP7411728B2 (ja) 半導体装置
JP7353443B2 (ja) 表示装置
JP2020004476A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190611

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200424

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200519

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200702

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200728

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200908

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200923

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20201006

R150 Certificate of patent or registration of utility model

Ref document number: 6775634

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250