JP2009140578A - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP2009140578A JP2009140578A JP2007316490A JP2007316490A JP2009140578A JP 2009140578 A JP2009140578 A JP 2009140578A JP 2007316490 A JP2007316490 A JP 2007316490A JP 2007316490 A JP2007316490 A JP 2007316490A JP 2009140578 A JP2009140578 A JP 2009140578A
- Authority
- JP
- Japan
- Prior art keywords
- data
- bit line
- line pair
- write
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Static Random-Access Memory (AREA)
Abstract
【解決手段】書き込み動作時に、相補的な書き込みデータ信号WBL,WBLBの内の一方(例えば、レベル“H”)を、読み出しビット線対RBL,RBLBの内の対応する一方に出力する書き込みデータ出力手段(例えば、プルアップ回路100)を設ける。これにより、ワード線WLiの駆動タイミングと選択信号RYjによるビット線対BLj,BLBjの選択タイミングのずれによって、選択されたビット線対BLj,BLBjから読み出しビット線対RBL,RBLBに出力される信号の電位差が十分でなくても、プルアップ回路100から読み出しビット線対RBL,RBLBに書き込みデータ信号が直接出力される。従って、ライトスルー動作時に正しいデータ出力DOUTが出力される。
【選択図】図1
Description
このSRAMは、平行して配置された複数のワード線WLi(但し、i=1〜m)と、これらのワード線WLiに交叉して平行に配置された複数のビット線対BLj,BLBj(但し、j=1〜n)と、これらのワード線WLiとビット線対BLj,BLBjの各交叉箇所に配置されたメモリセル(MC)1i,jを有している。メモリセル1i,jは、ワード線WLiに与えられるワード線選択信号WSiで選択されたときに、ビット線対BLj,BLBjに接続され、このメモリセル1i,jに記憶されたデータをビット線対BLj,BLBjに出力したり、このビット線対BLj,BLBjに与えられるデータを記憶したりするものである。
データを書き込む時、プロセッサからの書き込みデータに基づいて相補的な書き込みデータ信号WBL,WBLB(ここでは、WBL=“H”、WBLB=“L”とする)が与えられると共に、アドレスデコーダから書き込みアドレスに対応したワード線選択信号WSi(ここではWS1とする)とカラム選択信号RYj(ここではRY1とする)が与えられる。
(1) データ書き込み時の動作
プロセッサからの書き込みデータに基づいて相補的な書き込みデータ信号WBL,WBLB(ここでは、WBL=“H”、WBLB=“L”とする)が与えられると共に、アドレスデコーダから書き込みアドレスに対応したワード線選択信号WSi(ここではWS1とする)とカラム選択信号RYj(ここではRY1とする)が与えられる。
例えば、(1)のデータ書き込み動作によって書き込まれたメモリセル11,1のデータを読み出す場合、アドレスデコーダから書き込みアドレスに対応したワード線選択信号WS1とカラム選択信号RY1が与えられる。一方、書き込みデータ信号WBL,WBLBは、共にレベル“H”に設定される。また、データ読み出し動作に先立ち、プリチャージ信号PCRB,PCDLが一時的にレベル“L”となり、読み出しビット線対RBL,RBLBとデータ線対DL,DLBは、それぞれ読み出し線プリチャージ回路30とデータ線プリチャージ回路50によってレベル“H”にプリチャージされる。
(a) プルアップ回路100やプルダウン回路110の構成は一例であり、同様の機能を有する回路であればどのような回路構成でも良い。
(b) 実施例1では、読み出しビット線対RBL,RBLBにプルアップ回路100を接続しているが、データ線対DL,DLBに接続しても良い。
(c) 実施例2では、データ線対DL,DLBにプルダウン回路110を接続しているが、読み出しビット線対RBL,RBLBに接続しても良い。
(d) 小規模のSRAMの場合は、読み出しビット線対RBL,RBLB、読み出し線プリチャージ回路30及び読み出しスイッチ40を省略して、カラムスイッチ20iにデータ線対DL,DLBを直接接続することも可能である。この場合、プルアップ回路100は、データ線対DL,DLBに接続し、その制御にはプリチャージ信号PCDLを用いれば良い。
2 出力バッファ
10j 書き込み回路
20j カラムスイッチ
30 読み出し線プリチャージ回路
40 読み出しスイッチ
50 データ線プリチャージ回路
60 センスアンプ
70 出力回路
90 ラッチ回路
100 プルアップ回路
101〜104 PMOS
105,115,116 インバータ
110 プルダウン回路
111〜114 NMOS
BLj,BLBj ビット線
DL,DLB データ線
RBL,RBLB 読み出しビット線
WLi ワード線
Claims (3)
- 平行に配置された複数のワード線と、
前記ワード線に交叉するよう平行に配置された複数のビット線対と、
前記ワード線と前記ビット線対の各交叉箇所に設けられ、該ワード線で駆動されたときに対応するビット線対に接続されるメモリセルと、
前記ビット線対毎に設けられ、書き込み動作時に選択信号によって対応するビット線対が選択されたときに、書き込みデータに応じて相補的な書き込みデータ信号を該ビット線対に出力する書き込み回路と、
前記ビット線対毎に設けられ、前記選択信号によって対応するビット線対が選択されたときに該ビット線対をデータ線対に接続するカラムスイッチと、
動作制御信号によって駆動されたときに、前記データ線対上の信号の電位差を有効な論理レベルまで増幅して読み出しデータとして出力するセンスアンプとを備えた半導体記憶装置において、
書き込み動作時に、前記相補的な書き込みデータ信号の内の一方を、前記データ線対の内の対応する一方に出力する書き込みデータ出力手段を設けたことを特徴とする半導体記憶装置。 - 前記書き込みデータ出力手段は、前記相補的な書き込みデータ信号の内のハイレベルの信号を前記データ線対の内の対応するデータ線に出力するプルアップ回路であることを特徴とする請求項1記載の半導体記憶装置。
- 前記書き込みデータ出力手段は、前記相補的な書き込みデータ信号の内のロウレベルの信号を前記データ線対の内の対応するデータ線に出力するプルダウン回路であることを特徴とする請求項1記載の半導体記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007316490A JP5055100B2 (ja) | 2007-12-07 | 2007-12-07 | 半導体記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007316490A JP5055100B2 (ja) | 2007-12-07 | 2007-12-07 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009140578A true JP2009140578A (ja) | 2009-06-25 |
JP5055100B2 JP5055100B2 (ja) | 2012-10-24 |
Family
ID=40871029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007316490A Expired - Fee Related JP5055100B2 (ja) | 2007-12-07 | 2007-12-07 | 半導体記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5055100B2 (ja) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0294096A (ja) * | 1988-09-29 | 1990-04-04 | Mitsubishi Electric Corp | 半導体記憶回路 |
JPH02154393A (ja) * | 1988-12-06 | 1990-06-13 | Mitsubishi Electric Corp | 半導体記憶回路 |
JPH05135591A (ja) * | 1991-11-08 | 1993-06-01 | Rohm Co Ltd | Ram書き込み回路 |
JPH06162776A (ja) * | 1992-11-18 | 1994-06-10 | Nec Corp | 半導体メモリ回路 |
JPH1011972A (ja) * | 1996-06-27 | 1998-01-16 | Nec Ic Microcomput Syst Ltd | 半導体記憶回路 |
JPH1027473A (ja) * | 1996-07-11 | 1998-01-27 | Nec Corp | 半導体記憶装置 |
JPH1050072A (ja) * | 1996-08-05 | 1998-02-20 | Hitachi Ltd | 半導体記憶装置 |
JPH1069772A (ja) * | 1996-08-15 | 1998-03-10 | Internatl Business Mach Corp <Ibm> | メモリ・セル用書込み/読取り装置および方法 |
JPH10106269A (ja) * | 1996-08-06 | 1998-04-24 | Hitachi Ltd | 半導体記憶装置、半導体装置、データ処理装置及びコンピュータシステム |
JP2001148194A (ja) * | 1999-11-19 | 2001-05-29 | Hitachi Ltd | 半導体記憶装置及びデータ処理装置 |
JP2005149575A (ja) * | 2003-11-12 | 2005-06-09 | Ricoh Co Ltd | 半導体記憶装置 |
-
2007
- 2007-12-07 JP JP2007316490A patent/JP5055100B2/ja not_active Expired - Fee Related
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0294096A (ja) * | 1988-09-29 | 1990-04-04 | Mitsubishi Electric Corp | 半導体記憶回路 |
JPH02154393A (ja) * | 1988-12-06 | 1990-06-13 | Mitsubishi Electric Corp | 半導体記憶回路 |
JPH05135591A (ja) * | 1991-11-08 | 1993-06-01 | Rohm Co Ltd | Ram書き込み回路 |
JPH06162776A (ja) * | 1992-11-18 | 1994-06-10 | Nec Corp | 半導体メモリ回路 |
JPH1011972A (ja) * | 1996-06-27 | 1998-01-16 | Nec Ic Microcomput Syst Ltd | 半導体記憶回路 |
JPH1027473A (ja) * | 1996-07-11 | 1998-01-27 | Nec Corp | 半導体記憶装置 |
JPH1050072A (ja) * | 1996-08-05 | 1998-02-20 | Hitachi Ltd | 半導体記憶装置 |
JPH10106269A (ja) * | 1996-08-06 | 1998-04-24 | Hitachi Ltd | 半導体記憶装置、半導体装置、データ処理装置及びコンピュータシステム |
JPH1069772A (ja) * | 1996-08-15 | 1998-03-10 | Internatl Business Mach Corp <Ibm> | メモリ・セル用書込み/読取り装置および方法 |
JP2001148194A (ja) * | 1999-11-19 | 2001-05-29 | Hitachi Ltd | 半導体記憶装置及びデータ処理装置 |
JP2005149575A (ja) * | 2003-11-12 | 2005-06-09 | Ricoh Co Ltd | 半導体記憶装置 |
Also Published As
Publication number | Publication date |
---|---|
JP5055100B2 (ja) | 2012-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7518947B2 (en) | Self-timed memory having common timing control circuit and method therefor | |
US6392957B1 (en) | Fast read/write cycle memory device having a self-timed read/write control circuit | |
JP2007193943A (ja) | スタティック・ランダム・アクセス・メモリ | |
JP2005044456A (ja) | 半導体記憶装置 | |
JP5229515B2 (ja) | 半導体記憶装置 | |
JP2018522362A (ja) | 別個のプリチャージ制御を備えた高速疑似デュアルポートメモリ | |
KR100391147B1 (ko) | 멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 | |
US8218385B2 (en) | Current mode data sensing and propagation using voltage amplifier | |
TW589737B (en) | Dual port static memory cell and semiconductor memory device having the same | |
US8325543B2 (en) | Global bit select circuit interface with false write through blocking | |
JP2008146812A (ja) | メモリ・アレイからデータを読み出す方法、メモリ・アレイ及びデータ処理装置 | |
JP2004111027A (ja) | マルチポートsramセル書き込み回路及び方法 | |
US7532530B2 (en) | Semiconductor memory device | |
JP2003217285A (ja) | 半導体メモリ装置 | |
JP4312947B2 (ja) | 半導体記憶装置及びその出力データ更新方法 | |
JP4477456B2 (ja) | 半導体メモリ | |
US7349266B2 (en) | Memory device with a data hold latch | |
US7483289B2 (en) | Synchronous SRAM capable of faster read-modify-write operation | |
JP2009295229A (ja) | 半導体記憶装置 | |
US20120236675A1 (en) | Methods and Apparatus for Memory Word Line Driver | |
US7561480B2 (en) | Ground biased bitline register file | |
US8638595B2 (en) | Global bit select circuit with write around capability | |
TWI497520B (zh) | 記憶體輸出電路 | |
US7251186B1 (en) | Multi-port memory utilizing an array of single-port memory cells | |
JP5055100B2 (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090316 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20090424 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110906 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111107 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120417 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120618 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120703 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120730 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5055100 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150803 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |