[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2002033464A - Method for fabricating semiconductor device - Google Patents

Method for fabricating semiconductor device

Info

Publication number
JP2002033464A
JP2002033464A JP2000216690A JP2000216690A JP2002033464A JP 2002033464 A JP2002033464 A JP 2002033464A JP 2000216690 A JP2000216690 A JP 2000216690A JP 2000216690 A JP2000216690 A JP 2000216690A JP 2002033464 A JP2002033464 A JP 2002033464A
Authority
JP
Japan
Prior art keywords
substrate
adhesive layer
film
semiconductor device
fixed substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000216690A
Other languages
Japanese (ja)
Other versions
JP4869471B2 (en
JP2002033464A5 (en
Inventor
Shunpei Yamazaki
舜平 山崎
Toru Takayama
徹 高山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2000216690A priority Critical patent/JP4869471B2/en
Publication of JP2002033464A publication Critical patent/JP2002033464A/en
Publication of JP2002033464A5 publication Critical patent/JP2002033464A5/ja
Application granted granted Critical
Publication of JP4869471B2 publication Critical patent/JP4869471B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Thin Film Transistor (AREA)
  • Shift Register Type Memory (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a technology for fabricating a high performance opto electronic device using a plastic support. SOLUTION: A first fixed substrate 101 and an element forming substrate 103 of resin are stuck through a first adhesion layer and then a semiconductor element and a light emitting element are formed on the element forming substrate. A second fixed substrate 106 of resin is then stuck onto the light emitting element through a second adhesion layer 107. Subsequently, it is irradiated with YAG laser under that state thus removing the first adhesion layer 102 and separating or stripping the first fixed substrate 101.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本願発明は、電極間に発光性
材料を挟んだ素子(以下、発光素子という)を有する装
置(以下、発光装置という)の作製方法に関する。特
に、EL(ElectroLuminescence)が得られる発光性材
料(以下、EL材料という)を用いた発光装置、即ちE
L表示パネルに代表される電気光学装置およびその様な
電気光学装置を部品として搭載した電子機器に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a device having a device in which a light-emitting material is interposed between electrodes (hereinafter, referred to as a light-emitting device) (hereinafter, referred to as a light-emitting device). In particular, a light-emitting device using a light-emitting material capable of obtaining EL (ElectroLuminescence) (hereinafter referred to as EL material), that is, E
The present invention relates to an electro-optical device typified by an L display panel and an electronic device having such an electro-optical device mounted as a component.

【0002】なお、本明細書中において半導体装置と
は、半導体特性を利用することで機能しうる装置全般を
指し、電気光学装置、半導体回路および電子機器は全て
半導体装置である。
[0002] In this specification, a semiconductor device generally refers to a device that can function by utilizing semiconductor characteristics, and an electro-optical device, a semiconductor circuit, and an electronic device are all semiconductor devices.

【0003】[0003]

【従来の技術】近年、発光性材料のEL現象を利用した
発光素子(以下、EL素子という)を用いた発光装置
(以下、EL表示装置という)の開発が進んでいる。E
L表示装置は、陽極と陰極との間にEL材料を挟んだ構
造のEL素子を有した構造からなる。この陽極と陰極と
の間に電圧を加えてEL材料中に電流を流すことにより
キャリアを再結合させて発光させる。即ち、EL表示装
置は発光素子自体に発光能力があるため、液晶表示装置
に用いるようなバックライトが不要である。さらに視野
角が広く、軽量であり、且つ、低消費電力という利点を
もつ。
2. Description of the Related Art In recent years, a light emitting device (hereinafter, referred to as an EL display device) using a light emitting element utilizing an EL phenomenon of a light emitting material (hereinafter, referred to as an EL element) has been developed. E
The L display device has a structure having an EL element having a structure in which an EL material is interposed between an anode and a cathode. By applying a voltage between the anode and the cathode to flow a current through the EL material, the carriers are recombined to emit light. That is, the EL display device does not need a backlight as used in a liquid crystal display device because the light emitting element itself has a light emitting ability. Further, it has the advantages of a wide viewing angle, light weight, and low power consumption.

【0004】このようなEL表示装置を利用したアプリ
ケーションは様々なものが期待されているが、特にEL
表示装置の厚みが薄いこと、従って軽量化が可能である
ことにより携帯機器への利用が注目されている。そのた
め、フレキシブルなプラスチックフィルムの上に発光素
子を形成することが試みられている。
Various applications using such an EL display device are expected.
Since the thickness of the display device is small, and therefore, the weight of the display device can be reduced, attention has been paid to the use of the display device in a portable device. Therefore, it has been attempted to form a light emitting element on a flexible plastic film.

【0005】しかしながら、プラスチックフィルムの耐
熱性が低いためプロセスの最高温度を低くせざるを得
ず、結果的にガラス基板上に形成する時ほど良好な電気
特性のTFTを形成できないのが現状である。そのた
め、プラスチックフィルムを用いた高性能な発光装置は
実現されていない。
[0005] However, since the heat resistance of the plastic film is low, the maximum temperature of the process must be lowered, and as a result, it is impossible to form a TFT having better electric characteristics as when formed on a glass substrate. . Therefore, a high-performance light-emitting device using a plastic film has not been realized.

【0006】また、特開平8−288522号公報で
は、ガラス基板上に薄膜トランジスタを形成し、封止層
を介して樹脂基板を接着した後、ガラス基板を剥離する
技術が記載されている。この技術を用いた場合、TFT
の活性層が下地絶縁膜で保護されるのみとなっており、
TFTが劣化しやすいという問題が生じていた。
Japanese Patent Application Laid-Open No. 8-288522 describes a technique in which a thin film transistor is formed on a glass substrate, a resin substrate is bonded via a sealing layer, and then the glass substrate is peeled off. When this technology is used, TFT
Active layer is only protected by the base insulating film,
There has been a problem that the TFT is easily deteriorated.

【0007】また、特開平11−243209号公報で
は、分離層を設け、レーザー光によって分離層において
剥離を生じせしめた後、接着層を介して一次転写体に接
合し、さらに接着層を介して二次転写体を接合した後、
一次転写体を除去する技術が記載されている。この技術
を用いた場合においても、TFTの活性層が下地絶縁膜
のみで保護される状態が作製工程中に存在するため、傷
つきやすくなっており、TFTが劣化しやすいという問
題が生じていた。
In Japanese Patent Application Laid-Open No. H11-243209, after a separation layer is provided, separation is caused in the separation layer by a laser beam, and then the first transfer body is bonded via an adhesive layer. After joining the secondary transfer body,
Techniques for removing the primary transfer are described. Even when this technique is used, there is a problem that the active layer of the TFT is protected only by the base insulating film during the manufacturing process, so that the TFT is easily damaged and the TFT is easily deteriorated.

【0008】[0008]

【発明が解決しようとする課題】本願発明はプラスチッ
ク支持体(可撓性のプラスチックフィルムもしくはプラ
スチック基板を含む。)を用いて高性能な電気光学装置
を作製するための技術を提供することを課題とする。
SUMMARY OF THE INVENTION An object of the present invention is to provide a technique for manufacturing a high-performance electro-optical device using a plastic support (including a flexible plastic film or a plastic substrate). And

【0009】[0009]

【課題を解決するための手段】本願発明は、プラスチッ
クに比べて耐熱性のある第1固定基板の上にプラスチッ
ク支持体からなる素子形成基板を第1接着層で接着した
後、該素子形成基板上に必要な素子を形成した後に第1
固定基板を分離することを特徴とする。
SUMMARY OF THE INVENTION According to the present invention, an element forming substrate made of a plastic support is adhered to a first fixing substrate having heat resistance as compared with plastic with a first adhesive layer, and then the element forming substrate is bonded. After forming the necessary elements on the first
It is characterized in that the fixed substrate is separated.

【0010】また、第1固定基板の上に素子形成基板を
第1接着層で貼り合わせた後、該素子形成基板上に必要
な素子を形成し、該素子上に第2固定基板を第2接着層
で貼り合わせた後に第1固定基板を分離してもよい。第
2固定基板及び第2接着層を設けることによって、必要
な素子を保護するとともに外部からの水分や酸素等のE
L層の酸化による劣化を促す物質が侵入することを防ぐ
ことができる。
After bonding an element formation substrate on the first fixed substrate with a first adhesive layer, necessary elements are formed on the element formation substrate, and a second fixed substrate is formed on the second fixed substrate. After bonding with the adhesive layer, the first fixed substrate may be separated. By providing the second fixed substrate and the second adhesive layer, necessary elements are protected, and E and E of external moisture and oxygen are protected.
It is possible to prevent a substance that promotes deterioration of the L layer due to oxidation from entering.

【0011】なお、前記必要な素子とは、アクティブマ
トリクス型の電気光学装置ならば画素のスイッチング素
子として用いる半導体素子(典型的にはTFT)もしく
はMIM素子並びに発光素子を指す。また、パッシブ型
の電気光学装置ならば発光素子を指す。
In the case of an active matrix type electro-optical device, the necessary elements refer to a semiconductor element (typically, a TFT) or an MIM element used as a pixel switching element and a light emitting element. In the case of a passive electro-optical device, it refers to a light emitting element.

【0012】また、第1固定基板と素子形成基板との貼
り合わせ方法は、特に限定されないが、図1に示したよ
うに、第1固定基板に第1接着層を形成した後で素子形
成基板を貼り合わせる方法、あるいは素子形成基板に第
1接着層を形成した後で第1固定基板を貼り合わせる方
法を用いればよい。
The method of bonding the first fixed substrate and the element forming substrate is not particularly limited, but as shown in FIG. 1, after the first adhesive layer is formed on the first fixed substrate, the element forming substrate is bonded. Or a method of forming the first adhesive layer on the element forming substrate and then bonding the first fixed substrate.

【0013】また、プラスチック支持体からなる素子形
成基板及び第2固定基板としては厚さ10μm以上の樹
脂基板、例えばPES(ポリエチレンサルファイル)、
PC(ポリカーボネート)、PET(ポリエチレンテレ
フタレート)もしくはPEN(ポリエチレンナフタレー
ト)を用いることができる。なお、第1の固定基板上に
接着層を形成した後、その上に有機樹脂層(ポリイミド
層、ポリアミド層、ポリイミドアミド層BCB(ベンゾ
シクロブテン)層等)を成膜したものを素子形成基板と
呼んでもよい。
As the element forming substrate and the second fixed substrate made of a plastic support, a resin substrate having a thickness of 10 μm or more, for example, PES (polyethylene sulfide),
PC (polycarbonate), PET (polyethylene terephthalate) or PEN (polyethylene naphthalate) can be used. After forming an adhesive layer on the first fixed substrate, an organic resin layer (a polyimide layer, a polyamide layer, a polyimideamide layer, a BCB (benzocyclobutene) layer, etc.) was formed thereon, and the element formation substrate May be called.

【0014】また、素子形成基板としては、金属基板、
例えばステンレス基板を用いることもできる。その場合
は金属基板上に下地絶縁膜を形成して必要な素子を形成
すればよい。薄い金属基板(厚さ10〜200μm)を
用いることによって軽量化、薄型化が図れるとともに可
撓性を有する発光装置を得ることできる。
Further, as the element forming substrate, a metal substrate,
For example, a stainless steel substrate can be used. In that case, a required element may be formed by forming a base insulating film over a metal substrate. By using a thin metal substrate (thickness: 10 to 200 μm), a light-emitting device which can be reduced in weight and thickness and has flexibility can be obtained.

【0015】また、第1固定基板を分離するのは、素子
形成基板上に必要な素子を形成した後に行うが、その代
表的な手段としてレーザー光の照射により第1接着層の
全部または一部を気化させる方法を用いる。また、レー
ザー光の照射に代えて、例えば、特開平8−28852
2号公報に記載されたエッチングで第1固定基板を分離
する方法や、第1接着層に対して流体(圧力が加えられ
た液体もしくは気体)を噴射することにより第1固定基
板を分離する方法(代表的にはウォータージェット法)
を用いてもよいし、これらを組み合わせて用いてもよ
い。
The first fixed substrate is separated after necessary elements are formed on the element forming substrate. As a typical means, all or part of the first adhesive layer is irradiated by laser light irradiation. Is used. In place of laser beam irradiation, for example,
A method for separating the first fixed substrate by etching described in Japanese Patent Application Publication No. 2 (1993) -209, and a method for separating the first fixed substrate by jetting a fluid (a liquid or a gas to which pressure is applied) to the first adhesive layer. (Typically water jet method)
May be used, or these may be used in combination.

【0016】レーザー光としては、パルス発振型または
連続発光型のエキシマレーザーやYAGレーザー、YV
4レーザーを用いることができる。図3(D)に示す
ようにレーザー光を裏面側から第1固定基板を通過させ
て第1接着層を照射して第1接着層のみを気化させて第
1固定基板を分離もしくは剥離する。従って、第1固定
基板としては少なくとも照射するレーザー光が通過する
基板、代表的には透光性を有する基板、例えばガラス基
板、石英基板等を用い、さらに素子形成基板よりも厚さ
の厚いものが好ましい。
As the laser beam, a pulse oscillation type or continuous emission type excimer laser, YAG laser, YV
An O 4 laser can be used. As shown in FIG. 3D, a laser beam is passed through the first fixed substrate from the back surface and irradiates the first adhesive layer to vaporize only the first adhesive layer, thereby separating or separating the first fixed substrate. Therefore, as the first fixed substrate, at least a substrate through which a laser beam to be irradiated passes, typically, a substrate having a light-transmitting property, such as a glass substrate or a quartz substrate, is used. Is preferred.

【0017】本発明においては、レーザー光が第1固定
基板を通過させるため、レーザー光の種類と第1固定基
板を適宜選択する必要がある。例えば、第1固定基板と
して石英基板を用いるのであれば、YAGレーザー(基
本波(1064nm)、第2高調波(532nm)、第
3高調波(355nm)、第4高調波(266nm)あ
るいはエキシマレーザー(波長308nm)を用い、線
状ビームを形成し、石英基板を通過させればよい。な
お、エキシマレーザーはガラス基板を通過しない。従っ
て、第1固定基板としてガラス基板を用いるのであれば
YAGレーザーの基本波、第2高調波、または第3高調
波を用い、好ましくは第2高調波(波長532nm)を
用いて線状ビームを形成し、ガラス基板を通過させれば
よい。
In the present invention, since the laser beam passes through the first fixed substrate, it is necessary to appropriately select the type of the laser beam and the first fixed substrate. For example, if a quartz substrate is used as the first fixed substrate, a YAG laser (a fundamental wave (1064 nm), a second harmonic (532 nm), a third harmonic (355 nm), a fourth harmonic (266 nm), or an excimer laser) (Wavelength: 308 nm), a linear beam may be formed and passed through a quartz substrate, and an excimer laser does not pass through a glass substrate, so that if a glass substrate is used as the first fixed substrate, a YAG laser is used. A linear beam may be formed using the fundamental wave, the second harmonic, or the third harmonic, preferably using the second harmonic (wavelength: 532 nm), and may be transmitted through the glass substrate.

【0018】また、第1接着層としては有機物を用い、
好ましくは照射するレーザー光で全部または一部が気化
するものを用いる。また、効率よく第1接着層のみにレ
ーザー光を吸収させるために、第1接着層がレーザー光
を吸収する特性を有するもの、例えば、YAGレーザー
の第2高調波を用いる場合、有色、あるいは黒色(例え
ば、黒色着色剤を含む樹脂材料)のものを用いることが
望ましい。ただし、第1接着層は素子形成工程における
熱処理によって気化しないものを用いる。また、第1接
着層は単層であっても積層であってもよく、図2に示し
たように第1接着層と素子形成基板の間にアモルファス
シリコン膜またはDLC膜を設ける構成としてもよい。
Further, an organic substance is used as the first adhesive layer,
Preferably, a laser beam which is entirely or partially vaporized by the irradiated laser beam is used. In order to efficiently absorb laser light only in the first adhesive layer, the first adhesive layer has a property of absorbing laser light, for example, when a second harmonic of a YAG laser is used, it is colored or black. (For example, a resin material containing a black colorant) is preferably used. However, a material that does not vaporize by heat treatment in the element formation step is used for the first adhesive layer. Further, the first adhesive layer may be a single layer or a stacked layer, and may have a structure in which an amorphous silicon film or a DLC film is provided between the first adhesive layer and the element formation substrate as shown in FIG. .

【0019】このような構成とすることによって、素子
形成基板の厚さが非常に薄い、具体的には50μm〜3
00μm、好ましくは150μm〜200μmの厚さの
基板を用いても、信頼性の高い発光装置を得ることがで
きる。また、従来ある公知の製造装置を用いて、このよ
うに厚さの薄い基板上に素子形成を行うことは困難であ
ったが、本発明は第1固定基板に貼り合わせて素子形成
を行うため、装置の改造を行うことなく厚さの厚い基板
を用いた製造装置を使用することができる。また、素子
形成工程中において、素子形成基板を素子形成基板上に
形成される絶縁膜と、第1固定基板とで挟まれた状態と
することで素子形成基板の耐熱性を向上させることがで
きる。
With such a structure, the thickness of the element forming substrate is very small, specifically, 50 μm to 3 μm.
Even with the use of a substrate having a thickness of 00 μm, preferably 150 μm to 200 μm, a highly reliable light-emitting device can be obtained. In addition, although it was difficult to form an element on such a thin substrate using a known known manufacturing apparatus, the present invention is intended to perform element formation by bonding to a first fixed substrate. In addition, a manufacturing apparatus using a thick substrate can be used without modifying the apparatus. Further, during the element formation step, the heat resistance of the element formation substrate can be improved by sandwiching the element formation substrate between the insulating film formed on the element formation substrate and the first fixed substrate. .

【0020】本明細書で開示する発明の構成は、第1固
定基板と素子形成基板とを該素子形成基板に設けられた
第1接着層で貼り合わせ、該素子形成基板を貼り合わせ
た後に絶縁膜を形成し、該絶縁膜の上に発光素子を形成
し、該発光素子の上に第2接着層で第2固定基板を貼り
合わせた後、レーザー光の照射により前記第1接着層を
除去して前記第1固定基板を分離することを特徴とする
半導体装置の作製方法である。
According to the structure of the invention disclosed in this specification, a first fixed substrate and an element forming substrate are attached to each other with a first adhesive layer provided on the element forming substrate, and after the element forming substrate is attached, an insulating layer is formed. Forming a film, forming a light emitting element on the insulating film, bonding a second fixed substrate on the light emitting element with a second adhesive layer, and removing the first adhesive layer by laser light irradiation And separating the first fixed substrate.

【0021】また、他の発明の構成は、第1固定基板と
素子形成基板とを前記固定基板に設けられた第1接着層
で貼り合わせ、該素子形成基板を貼り合わせた後に絶縁
膜を形成し、該絶縁膜の上に発光素子を形成し、該発光
素子の上に第2接着層で第2固定基板を貼り合わせた
後、レーザー光の照射により前記第1接着層を除去して
前記第1固定基板を分離することを特徴とする半導体装
置の作製方法である。
According to another aspect of the invention, a first fixed substrate and an element forming substrate are bonded to each other with a first adhesive layer provided on the fixed substrate, and an insulating film is formed after bonding the element forming substrate. Forming a light emitting element on the insulating film, bonding a second fixed substrate on the light emitting element with a second adhesive layer, and removing the first adhesive layer by irradiating a laser beam; A method for manufacturing a semiconductor device, comprising separating a first fixed substrate.

【0022】上記各構成において、前記素子形成基板及
び前記第2固定基板は有機樹脂からなる支持体(可撓性
のプラスチックフィルムもしくはプラスチック基板を含
む)であることを特徴としている。また、前記素子形成
基板及び前記第2固定基板としては、第1固定基板と比
べて厚さの薄いものを用いる。
In each of the above structures, the element forming substrate and the second fixed substrate are characterized by being a support (including a flexible plastic film or a plastic substrate) made of an organic resin. Further, as the element forming substrate and the second fixed substrate, those having a smaller thickness than the first fixed substrate are used.

【0023】また、上記各構成において、前記素子形成
基板と第1接着層の間には、非晶質シリコン薄膜を形成
してもよい。また、前記素子形成基板と第1接着層の間
には、ダイヤモンド状炭素薄膜を形成してもよい。
In each of the above structures, an amorphous silicon thin film may be formed between the element forming substrate and the first adhesive layer. Further, a diamond-like carbon thin film may be formed between the element forming substrate and the first adhesive layer.

【0024】また、上記各構成において、前記第1接着
層は、顔料や染料を用いて有色または黒色としてレーザ
ー光を吸収するようにしてもよい。
In each of the above structures, the first adhesive layer may be colored or black using a pigment or dye to absorb the laser beam.

【0025】また、上記各構成において、前記レーザー
光の照射は、線状ビームを形成して走査させて照射する
ことを特徴としており、前記レーザー光は、パルス発振
型または連続発光型のエキシマレーザーや、YAGレー
ザーや、YVO4レーザーを用いることができる。
Further, in each of the above structures, the laser beam is irradiated by forming a linear beam and scanning the laser beam, and the laser beam is a pulse oscillation type or continuous emission type excimer laser. Alternatively, a YAG laser or a YVO 4 laser can be used.

【0026】また、上記各構成において、前記レーザー
光の照射は、前記第1固定基板の裏面側から前記第1固
定基板を通過させて、前記第1固定基板の表面側に設け
られた前記第1接着層に前記レーザー光を照射すること
を特徴としている。従って、前記第1固定基板は、使用
するレーザー光を透過することが好ましい。
Further, in each of the above structures, the laser light is applied by passing the first fixed substrate from the back side of the first fixed substrate through the first fixed substrate and providing the laser light on the front surface of the first fixed substrate. The method is characterized in that the laser beam is applied to one adhesive layer. Therefore, it is preferable that the first fixed substrate transmits a laser beam to be used.

【0027】[0027]

【発明の実施の形態】本願発明の実施形態について、以
下に説明する。
Embodiments of the present invention will be described below.

【0028】まず、第1固定基板101と素子形成基板
103とを貼り合わせるが、図1に示したように2通り
の貼り合わせ方法がある。
First, the first fixed substrate 101 and the element forming substrate 103 are bonded together. There are two bonding methods as shown in FIG.

【0029】一つ目の方法は、第1固定基板101上に
第1接着層102を設けた後、第1固定基板101と素
子形成基板103とを貼り合わせる方法である。(図1
(A1))なお、貼り合わせ後の状態を図1(B1)に
示した。
The first method is to provide the first adhesive layer 102 on the first fixed substrate 101 and then bond the first fixed substrate 101 and the element forming substrate 103 together. (Figure 1
(A1)) The state after bonding is shown in FIG. 1 (B1).

【0030】また、二つ目の方法は、素子形成基板10
3に第1接着層102を設けた後、第1固定基板101
と素子形成基板103とを貼り合わせる方法である。
(図1(A2))なお、貼り合わせ後の状態を図1(B
2)に示した。
In the second method, the element forming substrate 10
3, after the first adhesive layer 102 is provided, the first fixed substrate 101
And the element formation substrate 103.
(FIG. 1 (A2)) The state after bonding is shown in FIG.
It was shown in 2).

【0031】また、ここでは図示しないが、第1固定基
板上に第1接着層を形成した後、その上に有機樹脂層
(ポリイミド層、ポリアミド層、ポリイミドアミド層
等)を成膜したものを素子形成基板と同等なものとして
もよい。
Although not shown here, after forming a first adhesive layer on a first fixed substrate, an organic resin layer (polyimide layer, polyamide layer, polyimide amide layer, etc.) is formed thereon. It may be equivalent to an element forming substrate.

【0032】また、図2(A)に示したように、第1接
着層202Bと素子形成基板203の間にa―Si(ア
モルファスシリコン)層202Aを設ける構成としても
よい。後の工程で、このa―Si層にレーザー光を照射
することにより第1固定基板201を剥離させてもよ
い。第1固定基板201が分離または剥離しやすいよう
にするため水素を多く含むa―Si層を用いることが好
ましい。レーザー光を照射することによりa―Si層に
含まれる水素を気化させて第1固定基板を分離または剥
離する。
Further, as shown in FIG. 2A, an a-Si (amorphous silicon) layer 202A may be provided between the first adhesive layer 202B and the element forming substrate 203. In a later step, the first fixed substrate 201 may be separated by irradiating the a-Si layer with a laser beam. It is preferable to use an a-Si layer containing a large amount of hydrogen so that the first fixed substrate 201 is easily separated or separated. By irradiating a laser beam, hydrogen contained in the a-Si layer is vaporized to separate or separate the first fixed substrate.

【0033】また、図2(B)に示したように、第1接
着層205Bと素子形成基板206の間に、素子形成基
板206を保護するためのDLC膜(具体的にはダイヤ
モンドライクカーボン膜)を設けてもよい。なお、第1
固定基板204は、図1中に示した第1固定基板101
と同一である。
As shown in FIG. 2B, a DLC film (specifically, a diamond-like carbon film) for protecting the element formation substrate 206 is provided between the first adhesive layer 205B and the element formation substrate 206. ) May be provided. The first
The fixed substrate 204 is the first fixed substrate 101 shown in FIG.
Is the same as

【0034】この場合、素子形成基板の片面もしくは両
面に保護膜としてDLC膜を膜厚2〜50nmでコーテ
ィングしたものを用いてもよい。なお、DLC膜の成膜
はスパッタ法もしくはECRプラズマCVD法を用いれ
ばよい。DLC膜の特徴としては、1550cm-1くら
いに非対称のピークを有し、1300cm-1くらいに肩
をもつラマンスペクトル分布を有する。また、微小硬度
計で測定した時に15〜25GPaの硬度を示すという
特徴をもつ。このような炭素膜は、酸素および水の侵入
を防ぐとともに樹脂基板の表面を保護する役割を持つ。
こうして、外部からの水分や酸素等のEL層の酸化によ
る劣化を促す物質が侵入することを防ぐことができる。
従って、信頼性の高いEL発光装置が得られる。
In this case, a device in which a DLC film is coated with a thickness of 2 to 50 nm as a protective film on one or both surfaces of the element forming substrate may be used. Note that the DLC film may be formed by a sputtering method or an ECR plasma CVD method. The characteristics of the DLC film has a peak of asymmetric about 1550 cm -1, a Raman spectrum distribution with a shoulder around 1300 cm -1. Further, it has a feature of exhibiting a hardness of 15 to 25 GPa when measured with a micro hardness tester. Such a carbon film has a role of preventing oxygen and water from entering and protecting the surface of the resin substrate.
In this manner, it is possible to prevent a substance that promotes deterioration of the EL layer due to oxidation, such as moisture and oxygen, from entering from the outside.
Therefore, a highly reliable EL light emitting device can be obtained.

【0035】また、図2(C)に示したように、第1接
着層208Cと素子形成基板209の間に、素子形成基
板を保護するための第1DLC膜208Aと、第1固定
基板207が分離または剥離しやすいようにするための
第2DLC膜208Bを設けてもよい。このような第1
DLC膜208Aとしては水素を含まない成膜条件で成
膜したものを用い、第2DLC膜208Bとしては水素
を含む成膜条件で成膜したものを用いればよい。また、
第2DLC膜208Bにレーザー光を照射することによ
り膜中に含まれる水素を気化させて第1固定基板207
を分離または剥離させてもよい。
As shown in FIG. 2C, a first DLC film 208A for protecting the element forming substrate and a first fixed substrate 207 are provided between the first adhesive layer 208C and the element forming substrate 209. A second DLC film 208B for facilitating separation or separation may be provided. Such first
As the DLC film 208A, a film formed under hydrogen-free film formation conditions may be used, and as the second DLC film 208B, a film formed under hydrogen-containing film formation conditions may be used. Also,
By irradiating the second DLC film 208B with a laser beam, the hydrogen contained in the film is vaporized to form the first fixed substrate 207.
May be separated or separated.

【0036】上記各方法によって得られる貼り合わせ後
の状態を図3(A)に示した。ここでは、図1(B1)
及び図1(B2)と同一のものを例示する。なお、符号
は図1(B1)及び図1(B2)と同じ符号を用いた。
FIG. 3 (A) shows the state after bonding obtained by each of the above methods. Here, FIG. 1 (B1)
And the same as those in FIG. 1 (B2). Note that the same reference numerals as those in FIGS. 1B1 and 1B2 are used.

【0037】次いで、素子形成基板103上に下地絶縁
膜を形成した後、その下地絶縁膜上に必要な素子を形成
する。ここでは、駆動回路104とEL素子を有する画
素部105を形成した例を示す。(図3(B))
Next, after forming a base insulating film on the element forming substrate 103, necessary elements are formed on the base insulating film. Here, an example is described in which a pixel portion 105 including a driver circuit 104 and an EL element is formed. (FIG. 3 (B))

【0038】次いで、第2固定基板106を第2接着層
107で貼り合わせる。(図3(C))なお、ここでは
EL素子を外部からの水分や酸素等の侵入から保護する
ために第2固定基板106を用いたが、特に必要がなけ
れば用いなくともよい。第2固定基板106としては、
樹脂基板を用いればよく、片面もしくは両面に保護膜と
してDLC膜を設けたものを用いてもよい。
Next, the second fixed substrate 106 is bonded with the second adhesive layer 107. (FIG. 3C) Although the second fixed substrate 106 is used here to protect the EL element from intrusion of moisture, oxygen, and the like from the outside, it is not necessary to use the second fixed substrate 106 unless it is particularly necessary. As the second fixed substrate 106,
A resin substrate may be used, and a substrate provided with a DLC film as a protective film on one or both surfaces may be used.

【0039】次いで、裏面側からレーザー光を照射して
第1接着層102の全部または一部を気化させて第1固
定基板101を分離する。(図3(D))従って、第1
接着層102はレーザー光によって層内または界面にお
いて剥離現象が生じる物質を用いる。また、レーザー光
は第1固定基板101を通過して第1接着層で吸収する
ものを適宜選択する。例えば、第1固定基板として石英
基板を用いるのであれば、YAGレーザー(基本波(1
064nm)、第2高調波(532nm)、第3高調波
(355nm)、第4高調波(266nm)あるいはエ
キシマレーザー(波長308nm)を用い、線状ビーム
を形成し、石英基板を通過させればよい。なお、エキシ
マレーザーはガラス基板を通過しない。従って、第1固
定基板としてガラス基板を用いるのであればYAGレー
ザーの基本波、第2高調波、第3高調波を用いることが
でき、好ましくは第2高調波(波長532nm)を用い
て線状ビームを形成し、ガラス基板を通過させればよ
い。
Next, the first fixed substrate 101 is separated by irradiating a laser beam from the back side to vaporize all or a part of the first adhesive layer 102. (FIG. 3D) Therefore, the first
For the adhesive layer 102, a substance which causes a peeling phenomenon in a layer or at an interface by laser light is used. Further, a laser beam that passes through the first fixed substrate 101 and is absorbed by the first adhesive layer is appropriately selected. For example, if a quartz substrate is used as the first fixed substrate, a YAG laser (basic wave (1
064 nm), the second harmonic (532 nm), the third harmonic (355 nm), the fourth harmonic (266 nm) or an excimer laser (wavelength 308 nm) to form a linear beam and pass through a quartz substrate. Good. Note that the excimer laser does not pass through the glass substrate. Therefore, if a glass substrate is used as the first fixed substrate, a fundamental wave, a second harmonic, and a third harmonic of a YAG laser can be used, and a linear wave is preferably formed using the second harmonic (wavelength 532 nm). What is necessary is just to form a beam and let it pass through a glass substrate.

【0040】そして、最終的には、樹脂基板である素子
形成基板と樹脂基板である第2固定基板とで挟まれた発
光装置が完成する。
Finally, a light emitting device sandwiched between an element forming substrate as a resin substrate and a second fixed substrate as a resin substrate is completed.

【0041】また、図23に示したように、樹脂基板で
ある素子形成基板103と樹脂基板である第2固定基板
106とで素子形成層(EL素子含む)を挟んだ発光装
置は、多少の応力が発生しても破損しない柔軟性(フレ
キシビリティ)を有している。図23(A)は曲率を与
えていないときの状態を示し、図23(B)は曲率を与
えたときの状態を示す。図23(B)において、素子形
成基板には圧縮応力が働き、第2固定基板には引張応力
が働くが、素子形成層においては、応力がほとんど働か
ず、中央部における伸び縮みを±1μm以下とすること
ができる。なお、曲率半径が10cmまでの曲率を与え
ても問題ない。
As shown in FIG. 23, a light emitting device in which an element forming layer (including an EL element) is sandwiched between an element forming substrate 103 which is a resin substrate and a second fixed substrate 106 which is a resin substrate has a small size. It has flexibility that it does not break even when stress is generated. FIG. 23A shows a state when no curvature is given, and FIG. 23B shows a state when a curvature is given. In FIG. 23B, a compressive stress acts on the element forming substrate and a tensile stress acts on the second fixed substrate, but the stress hardly acts on the element forming layer, and the expansion and contraction in the central portion is ± 1 μm or less. It can be. It should be noted that there is no problem even if the curvature radius is given up to 10 cm.

【0042】以上の構成でなる本願発明について、以下
に示す実施例でもってさらに詳細な説明を行うこととす
る。
The present invention having the above configuration will be described in more detail with reference to the following embodiments.

【0043】[0043]

【実施例】[実施例1]本実施例は、樹脂基板である素
子形成基板と樹脂基板である第2固定基板とで挟まれた
発光装置の作製方法の一例を図3を用いて示す。なお、
ここでは、全ての工程を350℃以下、好ましくは20
0℃以下で行うこととする。ただし、本発明が本実施例
に限定されないことはいうまでもない。
[Embodiment 1] In this embodiment, an example of a method for manufacturing a light emitting device sandwiched between an element forming substrate which is a resin substrate and a second fixed substrate which is a resin substrate will be described with reference to FIGS. In addition,
Here, all the steps are performed at 350 ° C. or less, preferably 20 ° C.
It is performed at 0 ° C. or lower. However, it goes without saying that the present invention is not limited to this embodiment.

【0044】まず、第1固定基板101としてガラス基
板を用いる。そして、実施の形態に示したいずれかの方
法を用いて、第1固定基板101と樹脂基板である素子
形成基板103とを第1接着層102で貼り合わせた。
(図3(A))
First, a glass substrate is used as the first fixed substrate 101. Then, the first fixed substrate 101 and the element forming substrate 103 which is a resin substrate were bonded to each other with the first adhesive layer 102 by using any of the methods described in the embodiments.
(FIG. 3 (A))

【0045】次いで、素子形成基板103上に下地絶縁
膜を形成した後、その下地絶縁膜上に必要な素子を形成
する。ここでは、駆動回路104とEL素子を有する画
素部105を形成した例を示す。(図3(B))
Next, after forming a base insulating film on the element forming substrate 103, necessary elements are formed on the base insulating film. Here, an example is described in which a pixel portion 105 including a driver circuit 104 and an EL element is formed. (FIG. 3 (B))

【0046】下地絶縁膜としては、低温で成膜が可能な
スパッタ法を用いて、膜組成において酸素元素より窒素
元素を多く含む酸化窒化シリコン膜と、膜組成において
窒素元素より酸素元素を多く含む酸化窒化シリコン膜を
積層形成した。
As the base insulating film, a silicon oxynitride film containing more nitrogen than oxygen in the film composition and a film containing more oxygen than nitrogen in the film composition are formed by a sputtering method capable of forming a film at a low temperature. A silicon oxynitride film was stacked.

【0047】次いで、下地絶縁膜上に半導体層を形成す
る。半導体層の材料に限定はないが、好ましくはシリコ
ンまたはシリコンゲルマニウム(SiXGe1-X(0<X
<1))合金などで形成すると良い。本実施例では、低
温で成膜が可能なスパッタ法を用いて非晶質シリコン膜
を形成し、レーザー結晶化法により結晶質シリコン膜を
形成した。レーザー結晶化法で結晶質半導体膜を作製す
る場合には、パルス発振型または連続発光型のエキシマ
レーザーやYAGレーザー、YVO4レーザーを用いる
ことができる。
Next, a semiconductor layer is formed on the base insulating film. Although the material of the semiconductor layer is not limited, preferably, silicon or silicon germanium (Si x Ge 1-x (0 <X
<1)) It is good to form with an alloy etc. In this embodiment, an amorphous silicon film is formed by a sputtering method capable of forming a film at a low temperature, and a crystalline silicon film is formed by a laser crystallization method. When a crystalline semiconductor film is formed by a laser crystallization method, a pulse oscillation type or continuous emission type excimer laser, a YAG laser, or a YVO 4 laser can be used.

【0048】次いで、半導体層を覆うゲート絶縁膜を形
成する。本実施例では、低温で成膜が可能なスパッタ法
を用いて酸化シリコン膜を形成した。
Next, a gate insulating film covering the semiconductor layer is formed. In this embodiment, a silicon oxide film is formed by a sputtering method capable of forming a film at a low temperature.

【0049】次いで、ゲート絶縁膜上に導電層を形成す
る。導電層は、導電膜を公知の手段(熱CVD法、プラ
ズマCVD法、減圧熱CVD法、蒸着法、またはスパッ
タ法等)により成膜した後、マスクを用いて所望の形状
にパターニングして形成する。
Next, a conductive layer is formed on the gate insulating film. The conductive layer is formed by forming a conductive film by a known means (a thermal CVD method, a plasma CVD method, a reduced pressure thermal CVD method, an evaporation method, a sputtering method, or the like), and then patterning the conductive film into a desired shape using a mask. I do.

【0050】次いで、イオン注入法またはイオンドーピ
ング法を用い、半導体層にn型を付与する不純物元素ま
たはp型を付与する不純物元素を適宜、添加してLDD
領域やソース領域やドレイン領域を形成する不純物領域
を形成する。
Next, an impurity element imparting n-type or an impurity element imparting p-type is appropriately added to the semiconductor layer by ion implantation or ion doping, and LDD is performed.
An impurity region which forms a region, a source region, and a drain region is formed.

【0051】その後、スパッタ法により作製される窒化
シリコン膜、窒化酸化シリコン膜、または酸化シリコン
膜により層間絶縁膜を形成する。また、添加された不純
物元素は活性化処理を行う。ここでは、レーザー光の照
射を行った。レーザー光の照射に代えて、350℃以下
の加熱処理で活性化を行ってもよい。
After that, an interlayer insulating film is formed using a silicon nitride film, a silicon nitride oxide film, or a silicon oxide film manufactured by a sputtering method. The added impurity element is activated. Here, laser light irradiation was performed. Activation may be performed by heat treatment at 350 ° C. or lower instead of laser light irradiation.

【0052】次いで、公知の技術を用いてソース領域ま
たはドレイン領域に達するコンタクトホールを形成した
後、ソース電極またはドレイン電極を形成しTFTを得
る。
Next, after forming a contact hole reaching a source region or a drain region by using a known technique, a source electrode or a drain electrode is formed to obtain a TFT.

【0053】次いで、公知の技術を用いて水素化処理を
行い、全体を水素化してnチャネル型TFTまたはpチ
ャネル型TFTが完成する。本実施例では比較的低温で
行うことが可能な水素プラズマを用いて水素化処理を行
った。
Next, hydrogenation is performed using a known technique, and the whole is hydrogenated to complete an n-channel TFT or a p-channel TFT. In this embodiment, the hydrogenation treatment is performed using hydrogen plasma which can be performed at a relatively low temperature.

【0054】次いで、スパッタ法により作製される窒化
シリコン膜、窒化酸化シリコン膜、または酸化シリコン
膜により層間絶縁膜を形成する。次いで、公知の技術を
用いて画素部のドレイン電極に達するコンタクトホール
を形成した後、画素電極を形成する。次いで、画素電極
の両端にバンクを形成し、画素電極上にEL層およびE
L素子の陽極(あるいは陰極)を形成する。
Next, an interlayer insulating film is formed using a silicon nitride film, a silicon nitride oxide film, or a silicon oxide film manufactured by a sputtering method. Next, after forming a contact hole reaching the drain electrode of the pixel portion using a known technique, a pixel electrode is formed. Next, banks are formed at both ends of the pixel electrode, and the EL layer and the E layer are formed on the pixel electrode.
The anode (or cathode) of the L element is formed.

【0055】次いで、画素部及び駆動回路に含まれる素
子は全て絶縁膜で覆う。
Next, all the elements included in the pixel portion and the driving circuit are covered with an insulating film.

【0056】次いで、素子形成基板に形成された素子を
全て覆う絶縁膜と第2固定基板106とを第2接着層1
07で貼り合わせる。(図3(C))なお、ここではE
L素子を外部からの水分や酸素等の侵入から保護するた
めに第2固定基板106を用いたが、特に必要がなけれ
ば用いなくともよい。第2固定基板106としては、樹
脂基板を用いればよく、片面もしくは両面に保護膜とし
てDLC膜を設けたものを用いてもよい。
Next, an insulating film covering all the elements formed on the element forming substrate and the second fixed substrate 106 are formed on the second adhesive layer 1.
Attach at 07. (FIG. 3 (C)) Here, E
Although the second fixed substrate 106 is used to protect the L element from intrusion of moisture, oxygen, or the like from the outside, it may not be used unless it is particularly necessary. As the second fixed substrate 106, a resin substrate may be used, and a substrate provided with a DLC film as a protective film on one or both surfaces may be used.

【0057】次いで、裏面側からレーザー光を照射して
第1接着層102の全部または一部を気化させて第1固
定基板101を分離する。(図3(D))本実施例で
は、第1固定基板としてガラス基板を用いるため、YA
Gレーザーの基本波、第2高調波、第3高調波を用い
る。ここでは第2高調波(波長532nm)を用いて線
状ビームを形成し、第1固定基板101であるガラス基
板を通過させて第1接着層を照射した。
Next, the first fixed substrate 101 is separated by irradiating a laser beam from the back side to vaporize all or a part of the first adhesive layer 102. (FIG. 3D) In this embodiment, since a glass substrate is used as the first fixed substrate, YA
The fundamental wave, the second harmonic, and the third harmonic of the G laser are used. Here, a linear beam was formed using a second harmonic (wavelength: 532 nm), and the first adhesive layer was irradiated by passing through a glass substrate serving as the first fixed substrate 101.

【0058】そして、最終的には、樹脂基板である素子
形成基板と樹脂基板である第2固定基板とで挟まれた発
光装置が完成した。スパッタ法を用いて各膜(絶縁膜、
半導体膜、導電膜等)を形成し、全てのプロセスを35
0℃以下、好ましくは200℃以下で行うことができ
る。
Finally, a light emitting device sandwiched between an element forming substrate as a resin substrate and a second fixed substrate as a resin substrate was completed. Each film (insulating film,
Semiconductor film, conductive film, etc.)
It can be carried out at a temperature of 0 ° C or lower, preferably 200 ° C or lower.

【0059】[実施例2]本実施例は、pチャネル型T
FTを作製する例であり、図4を用いて説明する。
[Embodiment 2] In this embodiment, a p-channel type T
This is an example of manufacturing an FT, which will be described with reference to FIGS.

【0060】まず、第1固定基板401と第1接着層4
02(分離層)で貼りつけた素子形成基板403上に下
地絶縁膜404を形成する。下地絶縁膜404として
は、酸化シリコン膜、窒化シリコン膜、窒化酸化シリコ
ン膜(SiOx Ny )、またはこれらの積層膜等を10
0〜500nmの膜厚範囲で用いることができ、形成手
段としては熱CVD法、プラズマCVD法、蒸着法、ス
パッタ法、減圧熱CVD法等の形成方法を用いることが
できる。
First, the first fixed substrate 401 and the first adhesive layer 4
A base insulating film 404 is formed over the element formation substrate 403 attached with 02 (separation layer). As the base insulating film 404, a silicon oxide film, a silicon nitride film, a silicon nitride oxide film (SiOxNy), a laminated film of these, or the like is used.
The film can be used in a thickness range of 0 to 500 nm. As a forming means, a forming method such as a thermal CVD method, a plasma CVD method, an evaporation method, a sputtering method, and a reduced pressure thermal CVD method can be used.

【0061】本実施例では、低温で成膜が可能なスパッ
タ法を用いて、膜組成において酸素元素より窒素元素を
多く含む酸化窒化シリコン膜と、膜組成において窒素元
素より酸素元素を多く含む酸化窒化シリコン膜を積層形
成した。
In this embodiment, a silicon oxynitride film containing more nitrogen than oxygen in the film composition and an oxide containing more oxygen than nitrogen in the film composition are formed by a sputtering method capable of forming a film at a low temperature. A silicon nitride film was stacked.

【0062】なお、第1固定基板401と第1接着層4
02(分離層)で貼りつけた素子形成基板403は上記
実施形態で示した方法により作製されるいずれのものも
適用可能である。
The first fixed substrate 401 and the first adhesive layer 4
Any element manufactured by the method described in the above embodiment can be applied to the element formation substrate 403 attached with 02 (separation layer).

【0063】次いで、下地絶縁膜上に半導体層405を
形成する。半導体層405は、非晶質構造を有する半導
体膜を公知の手段(熱CVD法、プラズマCVD法、減
圧熱CVD法、蒸着法、またはスパッタ法等)により成
膜した後、公知の結晶化処理(レーザー結晶化法、熱結
晶化法、またはニッケルなどの触媒を用いた熱結晶化法
等)を行って得られた結晶質半導体膜を所望の形状にパ
ターニングして形成する。この半導体層405の厚さは
20〜100nm(好ましくは30〜60nm)の厚さ
で形成する。結晶質半導体膜の材料に限定はないが、好
ましくはシリコンまたはシリコンゲルマニウム(SiX
Ge1-X(0<X<1))合金などで形成すると良い。
本実施例では、低温で成膜が可能なスパッタ法を用いて
非晶質シリコン膜を形成し、レーザー結晶化法により結
晶質シリコン膜を形成した。レーザー結晶化法で結晶質
半導体膜を作製する場合には、パルス発振型または連続
発光型のエキシマレーザーやYAGレーザー、YVO4
レーザーを用いることができる。
Next, a semiconductor layer 405 is formed over the base insulating film. The semiconductor layer 405 is formed by forming a semiconductor film having an amorphous structure by a known means (a thermal CVD method, a plasma CVD method, a low-pressure thermal CVD method, an evaporation method, a sputtering method, or the like), and then performing a known crystallization treatment. (A laser crystallization method, a thermal crystallization method, a thermal crystallization method using a catalyst such as nickel, or the like), and the crystalline semiconductor film obtained is patterned into a desired shape. The thickness of the semiconductor layer 405 is 20 to 100 nm (preferably 30 to 60 nm). The material of the crystalline semiconductor film is not limited, but is preferably silicon or silicon germanium (Si x
It is preferable to use a Ge 1-X (0 <X <1)) alloy or the like.
In this embodiment, an amorphous silicon film is formed by a sputtering method capable of forming a film at a low temperature, and a crystalline silicon film is formed by a laser crystallization method. When a crystalline semiconductor film is formed by a laser crystallization method, a pulse oscillation type or continuous emission type excimer laser, a YAG laser, a YVO 4
Lasers can be used.

【0064】また、半導体層405を形成した後、TF
Tのしきい値を制御するために微量な不純物元素(ボロ
ンまたはリン)のドーピングを行ってもよい。
After the formation of the semiconductor layer 405, TF
In order to control the threshold value of T, a small amount of impurity element (boron or phosphorus) may be doped.

【0065】次いで、半導体層405を覆うゲート絶縁
膜406を形成する。ゲート絶縁膜406はプラズマC
VD法またはスパッタ法を用い、厚さを40〜150n
mとしてシリコンを含む絶縁膜で形成する。本実施例で
は、低温で成膜が可能なスパッタ法を用いて酸化シリコ
ン膜を形成した。(図4(A))
Next, a gate insulating film 406 covering the semiconductor layer 405 is formed. The gate insulating film 406 is made of plasma C
Using the VD method or the sputtering method, the thickness is 40 to 150 n
m is formed of an insulating film containing silicon. In this embodiment, a silicon oxide film is formed by a sputtering method capable of forming a film at a low temperature. (FIG. 4 (A))

【0066】次いで、ゲート絶縁膜406上に導電層4
08を形成する。導電層408は、導電膜を公知の手段
(熱CVD法、プラズマCVD法、減圧熱CVD法、蒸
着法、またはスパッタ法等)により成膜した後、マスク
407を用いて所望の形状にパターニングして形成す
る。導電層408の材料としては、Ta、W、Ti、M
o、Al、Cu、Cr、Ndから選ばれた元素、または
前記元素を主成分とする合金材料若しくは化合物材料で
形成してもよい。また、リン等の不純物元素をドーピン
グした多結晶シリコン膜に代表される半導体膜を用いて
もよい。また、AgPdCu合金を用いてもよい。本実
施例では、低温で成膜が可能なスパッタ法を用いてW膜
を成膜し、パターニングした。導電層408の端部はテ
ーパー状に形成する。エッチング条件は適宣決定すれば
良いが、例えば、Wの場合にはCF4とCl2の混合ガス
を用い、基板を負にバイアスすることにより良好にエッ
チングすることができる。
Next, the conductive layer 4 is formed on the gate insulating film 406.
08 is formed. The conductive layer 408 is formed by forming a conductive film by a known method (a thermal CVD method, a plasma CVD method, a low-pressure thermal CVD method, an evaporation method, a sputtering method, or the like), and then using a mask 407 to pattern the conductive film into a desired shape. Formed. As a material of the conductive layer 408, Ta, W, Ti, M
It may be formed of an element selected from o, Al, Cu, Cr, and Nd, or an alloy material or a compound material containing the element as a main component. Alternatively, a semiconductor film typified by a polycrystalline silicon film doped with an impurity element such as phosphorus may be used. Further, an AgPdCu alloy may be used. In this embodiment, a W film is formed and patterned by a sputtering method capable of forming a film at a low temperature. The end of the conductive layer 408 is formed in a tapered shape. The etching conditions may be appropriately determined. For example, in the case of W, etching can be favorably performed by using a mixed gas of CF 4 and Cl 2 and negatively biasing the substrate.

【0067】次いで、図4(B)に示すように、自己整
合的にソース及びドレイン領域を形成する不純物領域
(p+領域)409を形成する。この不純物領域(p+
領域)409はイオンドープ法により形成し、ボロンに
代表される周期律表第13族の元素をドーピングする。
不純物領域(p+領域)409の不純物濃度は、1×1
20〜2×1021/cm3の範囲となるようにする。
Next, as shown in FIG. 4B, an impurity region (p + region) 409 for forming source and drain regions in a self-aligned manner is formed. This impurity region (p +
The region 409 is formed by an ion doping method, and is doped with an element of Group 13 of the periodic table represented by boron.
The impurity concentration of the impurity region (p + region) 409 is 1 × 1
The range is from 0 20 to 2 × 10 21 / cm 3 .

【0068】次に、図4(C)に示すように導電層40
8の端部が後退するようにエッチングして導電層410
を形成する。本実施例の構造ではこれをゲート電極とす
る。ゲート電極の形成には2回のエッチング工程を用い
るが、そのエッチング条件は適宣決定されるものであ
る。例えば、Wの場合にはCF4とCl2の混合ガスを用
い、基板を負にバイアスすることにより良好に端部がテ
ーパー形状に加工することができる。また、CF4とC
2に酸素を混合させることにより、下地と選択性良
く、Wの異方性エッチングエッチングをすることができ
る。
Next, as shown in FIG.
8 is etched so that the end of the conductive layer 410 is set back.
To form In the structure of this embodiment, this is used as a gate electrode. Two etching steps are used to form the gate electrode, and the etching conditions are appropriately determined. For example, in the case of W can be a mixed gas of CF 4 and Cl 2, better end by biasing the substrate to negative is processed into a tapered shape. CF 4 and C
By mixing oxygen with l 2 , anisotropic etching of W can be performed with good selectivity to the base.

【0069】その後、図4(D)に示すように、導電層
410をマスクとしてp型の不純物(アクセプタ)をド
ーピングし、自己整合的に不純物領域(p−領域)41
1を形成する。不純物領域(p−領域)411の不純物
濃度は、1×1017〜2×10 19/cm3の範囲となる
ようにする。
Thereafter, as shown in FIG.
Using p-type impurity (acceptor) as a mask 410
And impurity regions (p-regions) 41 in a self-aligned manner.
Form one. Impurity of impurity region (p-region) 411
The concentration is 1 × 1017~ 2 × 10 19/ CmThreeRange
To do.

【0070】その後、スパッタ法またはプラズマCVD
法により作製される窒化シリコン膜、窒化酸化シリコン
膜により層間絶縁膜413を形成する。また、添加され
た不純物元素は活性化のために350〜500℃の加熱
処理またはレーザー光の照射を行う。さらに、公知の技
術を用いて不純物領域(p+領域)に達するコンタクト
ホールを形成した後、ソース電極またはドレイン電極4
14を形成しTFTを得る。
Thereafter, a sputtering method or a plasma CVD
An interlayer insulating film 413 is formed using a silicon nitride film or a silicon nitride oxide film manufactured by a method. The added impurity element is subjected to heat treatment at 350 to 500 ° C. or laser light irradiation for activation. Further, after forming a contact hole reaching the impurity region (p + region) using a known technique, the source electrode or the drain electrode 4 is formed.
14 are formed to obtain a TFT.

【0071】最後に公知の技術を用いて水素化処理を行
い、全体を水素化してpチャネル型TFTが完成する。
(図4(E))
Finally, a hydrogenation treatment is performed using a known technique, and the whole is hydrogenated to complete a p-channel TFT.
(FIG. 4E)

【0072】半導体層にはチャネル形成領域412、不
純物領域(p−領域)で形成されるLDD(Lightly Do
ped Drain)領域411、不純物領域(p+領域)で形
成されるソースまたはドレイン領域409が形成されて
いる。ここでは、pチャネル型TFTをLDD構造で示
したが、勿論シングルドレインや、或いはLDDがゲー
ト電極とオーバーラップした構造で作製することもでき
る。本実施例で示すpチャネル型TFTを用いて基本論
理回路を構成したり、さらに複雑なロジック回路(信号
分割回路、D/Aコンバータ、オペアンプ、γ補正回路
など)をも構成することができ、さらにはメモリやマイ
クロプロセッサをも形成しうる。例えば、EL表示装置
の駆動回路を全てpチャネル型TFTで構成することも
可能である。
In the semiconductor layer, an LDD (Lightly Doped) formed by a channel forming region 412 and an impurity region (p-region) is formed.
A source or drain region 409 formed of a ped drain region 411 and an impurity region (p + region) is formed. Here, the p-channel TFT is shown with an LDD structure, but it can be of course also manufactured with a single drain or a structure in which the LDD overlaps with the gate electrode. A basic logic circuit can be formed using the p-channel type TFT described in this embodiment, or a more complicated logic circuit (a signal division circuit, a D / A converter, an operational amplifier, a gamma correction circuit, and the like) can be formed. Further, a memory or a microprocessor may be formed. For example, all the driving circuits of the EL display device can be constituted by p-channel TFTs.

【0073】また、本実施例は実施例1と組み合わせる
ことが可能である。
This embodiment can be combined with the first embodiment.

【0074】[実施例3]本実施例は、nチャネル型T
FTを作製する例であり、図5を用いて説明する。な
お、図4(A)と図5(A)は同一であるため、同じ符
号を用い、ここでは作製工程の説明を省略する。
[Embodiment 3] In this embodiment, an n-channel type T
This is an example of manufacturing an FT, which will be described with reference to FIGS. Note that FIGS. 4A and 5A are the same, and thus the same reference numerals are used and description of the manufacturing process is omitted here.

【0075】実施例2に従って図5(A)の状態を得た
後、光露光プロセスによりレジストによるマスク415
を形成し、半導体膜405にイオン注入またはイオンド
ープ法によりn型の不純物(ドナー)をドーピングす
る。(図5(B))作製される不純物領域(n−領域)
416において、ドーピングされる濃度は1×1017
2×1019/cm3の範囲となるようにする。
After obtaining the state shown in FIG. 5A according to the second embodiment, a resist mask 415 is formed by a light exposure process.
Is formed, and the semiconductor film 405 is doped with an n-type impurity (donor) by ion implantation or ion doping. (FIG. 5B) Impurity region (n-region) to be manufactured
At 416, the doping concentration is between 1 × 10 17 and
The range is set to 2 × 10 19 / cm 3 .

【0076】次いで、絶縁膜406上には、タンタル、
タングステン、チタン、アルミニウム、モリブデンから
選ばれた一種または複数種の元素を成分とする導電性材
料でゲート電極417を形成する。(図5(C))ゲー
ト電極417の一部は不純物領域(n−領域)416と
ゲート絶縁膜を介して一部が重なるように形成する。
Next, on the insulating film 406, tantalum,
The gate electrode 417 is formed using a conductive material containing one or more elements selected from tungsten, titanium, aluminum, and molybdenum. (FIG. 5C) A part of the gate electrode 417 is formed so as to partially overlap with the impurity region (n− region) 416 via the gate insulating film.

【0077】その後、図5(D)に示すように、ゲート
電極417をマスクとしてn型の不純物(ドナー)をド
ーピングし、自己整合的に不純物領域(n+領域)41
8を形成する。不純物領域(n+領域)418の不純物
濃度は、1×1017〜2×1019/cm3の範囲となる
ようにする。
Thereafter, as shown in FIG. 5D, an n-type impurity (donor) is doped using the gate electrode 417 as a mask, and the impurity region (n + region) 41 is self-aligned.
8 is formed. The impurity concentration of the impurity region (n + region) 418 is set to be in a range of 1 × 10 17 to 2 × 10 19 / cm 3 .

【0078】その後、プラズマCVD法により作製され
る窒化シリコン膜、窒化酸化シリコン膜により層間絶縁
膜419を形成する。また、添加された不純物元素は活
性化のために350〜500℃の加熱処理またはレーザ
ー光の照射を行う。さらに、公知の技術を用いて不純物
領域(n+領域)に達するコンタクトホールを形成した
後、ソース電極またはドレイン電極420を形成しTF
Tを得る。
After that, an interlayer insulating film 419 is formed using a silicon nitride film and a silicon nitride oxide film manufactured by a plasma CVD method. The added impurity element is subjected to heat treatment at 350 to 500 ° C. or laser light irradiation for activation. Further, after forming a contact hole reaching the impurity region (n + region) by using a known technique, a source electrode or a drain electrode 420 is formed, and TF
Get T.

【0079】最後に公知の技術を用いて水素化処理を行
い、全体を水素化してnチャネル型TFTが完成する。
(図5(E))
Finally, hydrogenation is performed by using a known technique, and the whole is hydrogenated to complete an n-channel TFT.
(FIG. 5E)

【0080】半導体層にはチャネル形成領域419、不
純物領域(n−領域)で形成されるLDD(Lightly Do
ped Drain)領域416、不純物領域(n+領域)で形
成されるソースまたはドレイン領域418が形成されて
いる。また、LDD領域416はゲート電極417とオ
ーバーラップして形成され、ドレイン端における電界の
集中を緩和して、ホットキャリアによる劣化を防いでい
る。勿論シングルドレインや、LDD構造でnチャネル
型TFTを作製することもできる。本実施例で示すnチ
ャネル型TFTを用いて基本論理回路を構成したり、さ
らに複雑なロジック回路(信号分割回路、D/Aコンバ
ータ、オペアンプ、γ補正回路など)をも構成すること
ができ、さらにはメモリやマイクロプロセッサをも形成
しうる。例えば、EL表示装置の駆動回路を全てnチャ
ネル型TFTで構成することも可能である。
In the semiconductor layer, an LDD (Lightly Doped) formed by a channel formation region 419 and an impurity region (n− region) is formed.
A source or drain region 418 formed by a ped drain region 416 and an impurity region (n + region) is formed. Further, the LDD region 416 is formed so as to overlap with the gate electrode 417, and the concentration of the electric field at the drain end is reduced, thereby preventing deterioration due to hot carriers. Of course, an n-channel TFT having a single drain or LDD structure can also be manufactured. A basic logic circuit can be formed using the n-channel TFT shown in this embodiment, or a more complicated logic circuit (a signal division circuit, a D / A converter, an operational amplifier, a gamma correction circuit, and the like) can be formed. Further, a memory or a microprocessor may be formed. For example, all the driving circuits of the EL display device can be configured by n-channel TFTs.

【0081】また、本実施例は実施例1と組み合わせる
ことが可能である。
This embodiment can be combined with the first embodiment.

【0082】[実施例4]本実施例は、nチャネル型T
FTとpチャネル型TFTとを相補的に組み合わせたC
MOS回路を作製する例であり、図6、図7を用いて説
明する。
[Embodiment 4] In this embodiment, an n-channel type T
C that complementarily combines FT and p-channel TFT
This is an example of manufacturing a MOS circuit, which will be described with reference to FIGS.

【0083】実施例2に従って、第1固定基板と第1接
着層(分離層)で貼りつけた素子形成基板上に下地絶縁
膜を形成した後、半導体層501、502を形成する。
(図6(A))
According to the second embodiment, after forming a base insulating film on an element forming substrate bonded with a first fixed substrate and a first adhesive layer (separation layer), semiconductor layers 501 and 502 are formed.
(FIG. 6 (A))

【0084】次いで、スパッタ法によりゲート絶縁膜5
03と第1導電膜504と第2導電膜505を形成す
る。(図6(B))本実施例では、第1導電膜504を
窒化タンタルまたはチタンで50〜100nmの厚さに
形成し、第2導電膜505をタングステンで100〜3
00nmの厚さに形成する。
Next, the gate insulating film 5 is formed by sputtering.
03, a first conductive film 504, and a second conductive film 505 are formed. (FIG. 6B) In this embodiment, the first conductive film 504 is formed of tantalum nitride or titanium to a thickness of 50 to 100 nm, and the second conductive film 505 is formed of tungsten to 100 to 3 nm.
It is formed to a thickness of 00 nm.

【0085】次に図6(C)に示すように、レジストに
よるマスク506を形成し、ゲート電極を形成するため
の第1のエッチング処理を行う。エッチング方法に限定
はないが、好適にはICP(Inductively Coupled Plas
ma:誘導結合型プラズマ)エッチング法を用いる。エッ
チング用ガスにCF4とCl2を混合し、0.5〜2P
a、好ましくは1Paの圧力でコイル型の電極に500
WのRF(13.56MHz)電力を投入してプラズマ
を生成して行う。基板側(試料ステージ)にも100W
のRF(13.56MHz)電力を投入し、実質的に負
の自己バイアス電圧を印加する。CF4とCl2を混合し
た場合にはタングステン膜、窒化タンタル膜及びチタン
膜の場合でも、それぞれ同程度の速度でエッチングする
ことができる。
Next, as shown in FIG. 6C, a mask 506 made of a resist is formed, and a first etching process for forming a gate electrode is performed. There is no limitation on the etching method, but preferably, ICP (Inductively Coupled Plas) is used.
ma: Inductively coupled plasma) etching method is used. Mixture of CF 4 and Cl 2 as etching gas, 0.5~2P
a, preferably 500 at the pressure of 1 Pa
The plasma is generated by applying RF (13.56 MHz) power of W. 100W on substrate side (sample stage)
(13.56 MHz) power, and a substantially negative self-bias voltage is applied. When CF 4 and Cl 2 are mixed, etching can be performed at substantially the same rate even in the case of a tungsten film, a tantalum nitride film, and a titanium film.

【0086】上記エッチング条件では、レジストによる
マスクの形状と、基板側に印加するバイアス電圧の効果
により端部をテーパー形状とすることができる。テーパ
ー部の角度は15〜45°となるようにする。また、ゲ
ート絶縁膜上に残渣を残すことなくエッチングするため
には、10〜20%程度の割合でエッチング時間を増加
させると良い。W膜に対する酸化窒化シリコン膜の選択
比は2〜4(代表的には3)であるので、オーバーエッ
チング処理により、酸化窒化シリコン膜が露出した面は
20〜50nm程度エッチングされる。こうして、第1
のエッチング処理により第1導電膜と第2導電膜から成
る第1形状の導電層507、508(第1の導電層50
7a、508aと第2導電層507b、508b)を形
成する。509はゲート絶縁膜であり、第1の形状の導
電層で覆われない領域は20〜50nm程度エッチング
され薄くなる。
Under the above etching conditions, the end portion can be formed into a tapered shape by the effect of the shape of the resist mask and the bias voltage applied to the substrate side. The angle of the tapered portion is set to 15 to 45 °. In order to perform etching without leaving a residue on the gate insulating film, the etching time may be increased by about 10 to 20%. Since the selectivity of the silicon oxynitride film to the W film is 2 to 4 (typically 3), the exposed surface of the silicon oxynitride film is etched by about 20 to 50 nm by the over-etching process. Thus, the first
The first shape conductive layers 507 and 508 (the first conductive layer 50) including the first conductive film and the second conductive film
7a, 508a and second conductive layers 507b, 508b) are formed. Reference numeral 509 denotes a gate insulating film, and a region which is not covered with the first shape conductive layer is etched to be thin by about 20 to 50 nm.

【0087】そして、第1のドーピング処理を行いn型
の不純物(ドナー)をドーピングする。(図6(D))
その方法はイオンドープ法若しくはイオン注入法で行
う。イオンドープ法の条件はドーズ量を1×1013〜5
×1014/cm2として行う。n型を付与する不純物元
素として15族に属する元素、典型的にはリン(P)ま
たは砒素(As)を用いる。この場合、第1形状の導電
層507、508はドーピングする元素に対してマスク
となり、加速電圧を適宣調節(例えば、20〜60ke
V)して、ゲート絶縁膜509を通過した不純物元素に
より不純物領域(n+領域)520、521を形成す
る。例えば、不純物領域(n+領域)におけるリン
(P)濃度は1×1020〜1×1021/cm3の範囲と
なるようにする。
Then, a first doping process is performed to dope an n-type impurity (donor). (FIG. 6 (D))
The method is performed by an ion doping method or an ion implantation method. The condition of the ion doping method is that the dose is 1 × 10 13 to 5
Perform at × 10 14 / cm 2 . As the impurity element imparting n-type, an element belonging to Group 15 of the periodic table, typically, phosphorus (P) or arsenic (As) is used. In this case, the first shape conductive layers 507 and 508 serve as a mask for the doping element, and appropriately adjust the acceleration voltage (for example, 20 to 60 ke).
V), and impurity regions (n + regions) 520 and 521 are formed using the impurity elements that have passed through the gate insulating film 509. For example, the concentration of phosphorus (P) in the impurity region (n + region) is set to be in a range of 1 × 10 20 to 1 × 10 21 / cm 3 .

【0088】さらに図7(A)に示すように第2のエッ
チング処理を行う。エッチングはICPエッチング法を
用い、エッチングガスにCF4とCl2とO2を混合し
て、1Paの圧力でコイル型の電極に500WのRF電
力(13.56MHz)を供給してプラズマを生成する。
基板側(試料ステージ)には50WのRF(13.56
MHz)電力を投入し、第1のエッチング処理に比べ低
い自己バイアス電圧を印加する。このような条件により
タングステン膜を異方性エッチングし、第1の導電層で
ある窒化タンタル膜またはチタン膜を残存させるように
する。こうして、第2形状の導電層512、513(第
1の導電膜512a、513aと第2の導電膜512
b、513b)を形成する。516はゲート絶縁膜であ
り、第2の形状の導電層512、513で覆われない領
域はさらに20〜50nm程度エッチングされて膜厚が
薄くなる。
Further, as shown in FIG. 7A, a second etching process is performed. Etching is performed using an ICP etching method, and CF 4 , Cl 2, and O 2 are mixed as an etching gas, and RF power (13.56 MHz) of 500 W is supplied to the coil-type electrode at a pressure of 1 Pa to generate plasma. .
On the substrate side (sample stage), 50 W RF (13.56
MHz) power is applied, and a lower self-bias voltage is applied than in the first etching process. Under such conditions, the tungsten film is anisotropically etched so that the tantalum nitride film or the titanium film as the first conductive layer is left. Thus, the second shape conductive layers 512 and 513 (the first conductive films 512 a and 513 a and the second conductive films 512
b, 513b). Reference numeral 516 denotes a gate insulating film, and a region which is not covered with the second shape conductive layers 512 and 513 is further etched by about 20 to 50 nm to reduce the film thickness.

【0089】そして、図7(B)に示すように第2のド
ーピング処理を行う。第1のドーピング処理よりもドー
ズ量を下げ高加速電圧の条件でn型の不純物(ドナー)
をドーピングする。例えば、加速電圧を70〜120k
eVとし、1×1013/cm 2のドーズ量で行い、図6
(D)で島状半導体膜に形成された第1の不純物領域の
内側に不純物領域を形成する。ドーピングは、第2の導
電膜512b、513bを不純物元素に対するマスクと
して用い、第1の導電膜512a、512aの下側の領
域に不純物元素が添加されるようにドーピングする。こ
うして、第1の導電膜512a、513aと重なる不純
物領域(n−領域)514、515が形成される。この
不純物領域は、第2の導電層512a、513aがほぼ
同じ膜厚で残存していることから、第2の導電層に沿っ
た方向における濃度差は小さく、1×1017〜1×10
19/cm3の濃度で形成する。
Then, as shown in FIG.
Performs a grouping process. More doping than the first doping process.
N-type impurity (donor) under high acceleration voltage conditions
Doping. For example, when the acceleration voltage is 70 to 120 k
eV and 1 × 1013/ Cm TwoFIG. 6
(D) of the first impurity region formed in the island-like semiconductor film
An impurity region is formed inside. Doping is performed in the second
The conductive films 512b and 513b are used as masks for impurity elements.
And the lower region of the first conductive film 512a, 512a.
The region is doped so that an impurity element is added. This
Thus, impurities overlapping with the first conductive films 512a and 513a.
Object regions (n-regions) 514 and 515 are formed. this
In the impurity region, the second conductive layers 512a and 513a are almost
Since it remains at the same film thickness, it is formed along the second conductive layer.
Density difference in the direction17~ 1 × 10
19/ CmThreeFormed at a concentration of

【0090】そして、図7(B)に示すように、第3の
エッチング処理を行い、ゲート絶縁膜346のエッチン
グ処理を行う。その結果、第2の導電膜もエッチングさ
れ、端部が後退して小さくなり、第3形状の導電層51
7、518が形成される。図中で519は残存するゲー
ト絶縁膜である。
Then, as shown in FIG. 7B, a third etching process is performed, and the gate insulating film 346 is etched. As a result, the second conductive film is also etched, and the end portion recedes and becomes smaller, so that the third shape conductive layer 51 is formed.
7, 518 are formed. In the figure, reference numeral 519 denotes a remaining gate insulating film.

【0091】そして、図7(C)に示すように、レジス
トによるマスク520を形成し、pチャネル型TFTを
形成する島状半導体層501にp型の不純物(アクセプ
タ)をドーピングする。典型的にはボロン(B)を用い
る。不純物領域(p+領域)521、522の不純物濃
度は2×1020〜2×1021/cm3となるようにし、
含有するリン濃度の1.5〜3倍のボロンを添加して導
電型を反転させる。
Then, as shown in FIG. 7C, a mask 520 made of a resist is formed, and a p-type impurity (acceptor) is doped into the island-shaped semiconductor layer 501 forming a p-channel TFT. Typically, boron (B) is used. The impurity concentration of the impurity regions (p + regions) 521 and 522 is set to 2 × 10 20 to 2 × 10 21 / cm 3 ,
The conductivity type is inverted by adding boron 1.5 to 3 times the contained phosphorus concentration.

【0092】以上までの工程でそれぞれの島状半導体層
に不純物領域が形成される。第3形状の導電層517、
518はゲート電極となる。その後、図7(D)に示す
ように、窒化シリコン膜または酸化窒化シリコン膜から
成る保護絶縁膜523をプラズマCVD法で形成する。
そして導電型の制御を目的としてそれぞれの島状半導体
層に添加された不純物元素を活性化する工程を行う。
Through the above steps, impurity regions are formed in each of the island-shaped semiconductor layers. A third shape conductive layer 517,
518 is a gate electrode. After that, as illustrated in FIG. 7D, a protective insulating film 523 including a silicon nitride film or a silicon oxynitride film is formed by a plasma CVD method.
Then, a step of activating the impurity element added to each of the island-shaped semiconductor layers is performed for the purpose of controlling the conductivity type.

【0093】さらに、窒化シリコン膜524を形成し、
水素化処理を行う。その結果、窒化シリコン膜524中
の水素が島状半導体層中に拡散させることで水素化を達
成することができる。
Further, a silicon nitride film 524 is formed,
Perform hydrotreating. As a result, hydrogenation can be achieved by diffusing hydrogen in the silicon nitride film 524 into the island-shaped semiconductor layer.

【0094】層間絶縁膜525は、ポリイミド、アクリ
ルなどの有機絶縁物材料で形成する。勿論、プラズマC
VD法でTEOS(Tetraethyl Ortho silicate)を用
いて形成される酸化シリコン膜を適用しても良いが、平
坦性を高める観点からは前記有機物材料を用いることが
望ましい。
[0094] The interlayer insulating film 525 is formed of an organic insulating material such as polyimide or acrylic. Of course, plasma C
Although a silicon oxide film formed using TEOS (Tetraethyl Ortho silicate) by the VD method may be used, it is preferable to use the organic material from the viewpoint of improving flatness.

【0095】次いで、コンタクトホールを形成し、アル
ミニウム(Al)、チタン(Ti)、タンタル(Ta)
などを用いて、ソース配線またはドレイン配線526〜
528を形成する。
Next, a contact hole is formed, and aluminum (Al), titanium (Ti), tantalum (Ta) is formed.
The source wiring or the drain wiring 526 to
528 are formed.

【0096】以上の工程で、nチャネル型TFTとpチ
ャネル型TFTとを相補的に組み合わせたCMOS回路
を得ることができる。
Through the above steps, a CMOS circuit in which an n-channel TFT and a p-channel TFT are complementarily combined can be obtained.

【0097】pチャネル型TFTにはチャネル形成領域
530、ソース領域またはドレイン領域として機能する
不純物領域521、522を有している。
The p-channel type TFT has a channel formation region 530 and impurity regions 521 and 522 functioning as a source region or a drain region.

【0098】nチャネル型TFTにはチャネル形成領域
531、第3形状の導電層から成るゲート電極518と
重なる不純物領域515a(Gate Overlapped Drain:
GOLD領域)、ゲート電極の外側に形成される不純物
領域515b(LDD領域)とソース領域またはドレイ
ン領域として機能する不純物領域516を有している。
In the n-channel type TFT, a channel formation region 531 and an impurity region 515a (Gate Overlapped Drain: overlapping with a gate electrode 518 made of a third shape conductive layer) are used.
GOLD region), an impurity region 515b (LDD region) formed outside the gate electrode, and an impurity region 516 functioning as a source or drain region.

【0099】このようなCMOS回路は、アクティブマ
トリクス型のEL表示装置の駆動回路を形成することを
可能とする。それ以外にも、このようなnチャネル型T
FTまたはpチャネル型TFTは、画素部を形成するト
ランジスタに応用することができる。
Such a CMOS circuit makes it possible to form a driving circuit of an active matrix type EL display device. In addition, such an n-channel type T
The FT or p-channel TFT can be applied to a transistor forming a pixel portion.

【0100】このようなCMOS回路を組み合わせるこ
とで基本論理回路を構成したり、さらに複雑なロジック
回路(信号分割回路、D/Aコンバータ、オペアンプ、
γ補正回路など)をも構成することができ、さらにはメ
モリやマイクロプロセッサをも形成することが可能であ
る。
A basic logic circuit can be formed by combining such CMOS circuits, or a more complicated logic circuit (signal division circuit, D / A converter, operational amplifier,
γ correction circuit), and a memory or a microprocessor can be formed.

【0101】また、本実施例は実施例1と組み合わせる
ことが可能である。
This embodiment can be combined with the first embodiment.

【0102】[実施例5]実施例3に示すnチャネル型T
FTは、チャネル形成領域となる半導体に周期表の15
族に属する元素(好ましくはリン)もしくは周期表の1
3族に属する元素(好ましくはボロン)を添加すること
によりエンハンスメント型とデプレッション型とを作り
分けることができる。
[Embodiment 5] The n-channel type T shown in Embodiment 3
FT is the value of 15 in the periodic table for a semiconductor to be a channel formation region.
Group element (preferably phosphorus) or 1 of the periodic table
By adding an element belonging to Group 3 (preferably boron), an enhancement type and a depletion type can be separately formed.

【0103】また、nチャネル型TFTを組み合わせて
NMOS回路を形成する場合、エンハンスメント型TF
T同士で形成する場合(以下、EEMOS回路という)
と、エンハンスメント型とデプレッション型とを組み合
わせて形成する場合(以下、EDMOS回路という)が
ある。
When an NMOS circuit is formed by combining n-channel TFTs, an enhancement type TF
When formed by T (hereinafter referred to as EEMOS circuit)
And an enhancement type and a depletion type (hereinafter referred to as an EDMOS circuit).

【0104】ここでEEMOS回路の例を図8(A)
に、EDMOS回路の例を図8(B)に示す。図8
(A)において、31、32はどちらもエンハンスメン
ト型のnチャネル型TFT(以下、E型NTFTとい
う)である。また、図8(B)において、33はE型N
TFT、34はデプレッション型のnチャネル型TFT
(以下、D型NTFTという)である。
Here, an example of the EEMOS circuit is shown in FIG.
FIG. 8B shows an example of the EDMOS circuit. FIG.
In (A), reference numerals 31 and 32 denote enhancement type n-channel TFTs (hereinafter, referred to as E-type NTFTs). In FIG. 8B, reference numeral 33 denotes an E-type N
TFT, 34 is a depletion type n-channel type TFT
(Hereinafter, referred to as D-type NTFT).

【0105】なお、図8(A)、(B)において、VDH
は正の電圧が印加される電源線(正電源線)であり、V
DLは負の電圧が印加される電源線(負電源線)である。
負電源線は接地電位の電源線(接地電源線)としても良
い。
In FIGS. 8A and 8B, VDH
Denotes a power supply line to which a positive voltage is applied (positive power supply line);
DL is a power supply line to which a negative voltage is applied (negative power supply line).
The negative power supply line may be a ground potential power supply line (ground power supply line).

【0106】さらに、図8(A)に示したEEMOS回
路もしくは図8(B)に示したEDMOS回路を用いて
シフトレジスタを作製した例を図9に示す。図9におい
て、40、41はフリップフロップ回路である。また、
42、43はE型NTFTであり、E型NTFT42の
ゲートにはクロック信号(CL)が入力され、E型NT
FT43のゲートには極性の反転したクロック信号(C
Lバー)が入力される。また、44で示される記号はイ
ンバータ回路であり、図9(B)に示すように、図8
(A)に示したEEMOS回路もしくは図8(B)に示
したEDMOS回路が用いられる。従って、EL表示装
置の駆動回路を全てnチャネル型TFTで構成すること
も可能である。
Further, FIG. 9 shows an example in which a shift register is manufactured using the EEMOS circuit shown in FIG. 8A or the EDMOS circuit shown in FIG. 8B. In FIG. 9, reference numerals 40 and 41 are flip-flop circuits. Also,
Reference numerals 42 and 43 denote E-type NTFTs. A clock signal (CL) is input to the gate of the E-type NTFT 42 and the E-type NTFT
The gate of the FT 43 has a clock signal (C
L bar) is input. The symbol indicated by 44 is an inverter circuit, and as shown in FIG.
The EEMOS circuit shown in FIG. 8A or the EDMOS circuit shown in FIG. Therefore, it is also possible to configure all the driving circuits of the EL display device with n-channel TFTs.

【0107】また、本実施例は実施例1または実施例3
と組み合わせることが可能である。
This embodiment corresponds to the first embodiment or the third embodiment.
It is possible to combine with

【0108】[実施例6]ここでは、上記実施例2〜5で
得られるTFTを用いてEL(エレクトロルミネセン
ス)表示装置を作製した例について図10〜図13を用
い、以下に説明する。
[Embodiment 6] Here, an example in which an EL (electroluminescence) display device is manufactured using the TFTs obtained in Embodiments 2 to 5 will be described below with reference to FIGS.

【0109】同一の絶縁体上に画素部とそれを駆動する
駆動回路を有した発光装置の例(但し封止前の状態)を
図10に示す。なお、駆動回路には基本単位となるCM
OS回路を示し、画素部には一つの画素を示す。このC
MOS回路は実施例4に従えば得ることができる。
FIG. 10 shows an example of a light emitting device having a pixel portion and a drive circuit for driving the pixel portion over the same insulator (however, before sealing). Note that the drive circuit has a basic unit of CM.
2 illustrates an OS circuit and illustrates one pixel in a pixel portion. This C
The MOS circuit can be obtained according to the fourth embodiment.

【0110】図10において、601は第1固定基板、
602は第1接着層、603は素子形成基板であり、そ
の上にはnチャネル型TFTとpチャネル型TFTから
なる駆動回路604、pチャネル型TFTからなるスイ
ッチングTFTおよびnチャネル型TFTからなる電流
制御TFTとが形成されている。また、本実施例では、
TFTはすべてトップゲート型TFTで形成されてい
る。
In FIG. 10, reference numeral 601 denotes a first fixed substrate;
Reference numeral 602 denotes a first adhesive layer, 603 denotes an element forming substrate, on which a drive circuit 604 composed of an n-channel TFT and a p-channel TFT, and a current composed of a switching TFT composed of a p-channel TFT and an n-channel TFT. A control TFT is formed. In this embodiment,
All the TFTs are formed of top gate type TFTs.

【0111】nチャネル型TFTおよびpチャネル型T
FTの説明は実施例4を参照すれば良いので省略する。
また、スイッチングTFTはソース領域およびドレイン
領域の間に二つのチャネル形成領域を有した構造(ダブ
ルゲート構造)となっているが、実施例2でのpチャネ
ル型TFTの構造の説明を参照すれば容易に理解できる
ので説明は省略する。なお、本実施例はダブルゲート構
造に限定されることなく、チャネル形成領域が一つ形成
されるシングルゲート構造もしくは三つ形成されるトリ
プルゲート構造であっても良い。
N-channel TFT and P-channel TFT
The description of the FT may be omitted because it is sufficient to refer to the fourth embodiment.
The switching TFT has a structure (double gate structure) having two channel formation regions between a source region and a drain region. However, referring to the description of the structure of the p-channel TFT in Example 2, The description is omitted because it can be easily understood. Note that this embodiment is not limited to the double gate structure, and may have a single gate structure in which one channel formation region is formed or a triple gate structure in which three channel formation regions are formed.

【0112】また、電流制御TFTのドレイン領域60
6の上には第2層間絶縁膜608が設けられる前に、第
1層間絶縁膜607にコンタクトホールが設けられてい
る。これは第2層間絶縁膜608にコンタクトホールを
形成する際に、エッチング工程を簡単にするためであ
る。第2層間絶縁膜608にはドレイン領域606に到
達するようにコンタクトホールが形成され、ドレイン領
域606に接続された画素電極609が設けられてい
る。画素電極609はEL素子の陰極として機能する電
極であり、周期表の1族もしくは2族に属する元素を含
む導電膜を用いて形成されている。本実施例では、リチ
ウムとアルミニウムとの化合物からなる導電膜を用い
る。
Further, the drain region 60 of the current control TFT is used.
A contact hole is provided in the first interlayer insulating film 607 before the second interlayer insulating film 608 is provided on 6. This is to simplify the etching process when forming a contact hole in the second interlayer insulating film 608. A contact hole is formed in the second interlayer insulating film 608 so as to reach the drain region 606, and a pixel electrode 609 connected to the drain region 606 is provided. The pixel electrode 609 is an electrode functioning as a cathode of the EL element, and is formed using a conductive film containing an element belonging to Group 1 or 2 of the periodic table. In this embodiment, a conductive film made of a compound of lithium and aluminum is used.

【0113】次に、613は画素電極609の端部を覆
うように設けられた絶縁膜であり、本明細書中ではバン
クと呼ぶ。バンク613は珪素を含む絶縁膜もしくは樹
脂膜で形成すれば良い。樹脂膜を用いる場合、樹脂膜の
比抵抗が1×106〜1×1012Ωm(好ましくは1×
108〜1×1010Ωm)となるようにカーボン粒子も
しくは金属粒子を添加すると、成膜時の絶縁破壊を抑え
ることができる。
Next, reference numeral 613 denotes an insulating film provided so as to cover the edge of the pixel electrode 609, and is referred to as a bank in this specification. The bank 613 may be formed using an insulating film containing silicon or a resin film. When a resin film is used, the specific resistance of the resin film is 1 × 10 6 to 1 × 10 12 Ωm (preferably 1 × 10 12 Ωm).
When carbon particles or metal particles are added so as to be 10 8 to 1 × 10 10 Ωm), dielectric breakdown during film formation can be suppressed.

【0114】また、EL素子610は画素電極(陰極)
609、EL層611および陽極612からなる。陽極
612は、仕事関数の大きい導電膜、代表的には酸化物
導電膜が用いられる。酸化物導電膜としては、酸化イン
ジウム、酸化スズ、酸化亜鉛もしくはそれらの化合物を
用いれば良い。
The EL element 610 is a pixel electrode (cathode).
609, an EL layer 611 and an anode 612. For the anode 612, a conductive film having a large work function, typically, an oxide conductive film is used. As the oxide conductive film, indium oxide, tin oxide, zinc oxide, or a compound thereof may be used.

【0115】なお、本明細書中では発光層に対して正孔
注入層、正孔輸送層、正孔阻止層、電子輸送層、電子注
入層もしくは電子阻止層を組み合わせた積層体をEL層
と定義する。
In the present specification, a laminate in which a hole injection layer, a hole transport layer, a hole blocking layer, an electron transport layer, an electron injection layer or an electron blocking layer is combined with a light emitting layer is referred to as an EL layer. Define.

【0116】なお、ここでは図示しないが陽極612を
形成した後、EL素子610を完全に覆うようにしてパ
ッシベーション膜を設けることは有効である。パッシベ
ーション膜としては、炭素膜、窒化珪素膜もしくは窒化
酸化珪素膜を含む絶縁膜からなり、該絶縁膜を単層もし
くは組み合わせた積層で用いる。
Although not shown here, it is effective to provide a passivation film so as to completely cover the EL element 610 after the anode 612 is formed. As the passivation film, an insulating film including a carbon film, a silicon nitride film, or a silicon nitride oxide film is used, and the insulating film is used as a single layer or a stacked layer in which the insulating films are combined.

【0117】次いで、EL素子を保護するための封止
(または封入)工程まで行った後、実施の形態および実
施例1に示したようにレーザー照射により第1固定基板
601を分離した。その後のEL表示装置について図1
1(A)、(B)を用いて説明する。
Next, after performing a sealing (or enclosing) step for protecting the EL element, the first fixed substrate 601 was separated by laser irradiation as shown in the embodiment mode and the first embodiment. FIG. 1 shows a subsequent EL display device.
This will be described with reference to FIGS.

【0118】図11(A)は、EL素子の封止までを行
った状態を示す上面図、図11(B)は図11(A)を
A−A’で切断した断面図である。点線で示された70
1は画素部、702はソース側駆動回路、703はゲー
ト側駆動回路である。また、704はカバー材、705
は第1シール材、706は第2シール材である。
FIG. 11A is a top view showing a state in which the process up to sealing of the EL element has been performed, and FIG. 11B is a cross-sectional view of FIG. 11A taken along the line AA ′. 70 shown by dotted line
1 is a pixel portion, 702 is a source side drive circuit, and 703 is a gate side drive circuit. 704 is a cover material, 705
Denotes a first sealing material, and 706 denotes a second sealing material.

【0119】なお、708はソース側駆動回路702及
びゲート側駆動回路703に入力される信号を伝送する
ための配線であり、外部入力端子となるFPC(フレキ
シブルプリントサーキット)708からビデオ信号やク
ロック信号を受け取る。なお、ここではFPCしか図示
されていないが、このFPCにはプリント配線基盤(P
WB)が取り付けられていても良い。
Reference numeral 708 denotes wiring for transmitting signals input to the source-side drive circuit 702 and the gate-side drive circuit 703, and a video signal or a clock signal from an FPC (flexible print circuit) 708 serving as an external input terminal. Receive. Although only the FPC is shown here, this FPC has a printed wiring board (P
WB) may be attached.

【0120】次に、断面構造について図11(B)を用
いて説明する。絶縁体700(素子形成基板603に相
当)の上方には画素部、ソース側駆動回路709が形成
されており、画素部は電流制御TFT710とそのドレ
インに電気的に接続された画素電極711を含む複数の
画素により形成される。また、ソース側駆動回路709
はnチャネル型TFTとpチャネル型TFTとを組み合
わせたCMOS回路を用いて形成される。なお、絶縁体
700には偏光板(代表的には円偏光板)を貼り付けて
も良い。
Next, the cross-sectional structure will be described with reference to FIG. A pixel portion and a source-side driver circuit 709 are formed over an insulator 700 (corresponding to the element formation substrate 603), and the pixel portion includes a current control TFT 710 and a pixel electrode 711 electrically connected to a drain thereof. It is formed by a plurality of pixels. In addition, the source side driving circuit 709
Are formed using a CMOS circuit combining an n-channel TFT and a p-channel TFT. Note that a polarizing plate (typically, a circularly polarizing plate) may be attached to the insulator 700.

【0121】また、画素電極711の両端にはバンク7
12が形成され、画素電極711上にはEL層713お
よびEL素子の陽極714が形成される。陽極714は
全画素に共通の配線としても機能し、接続配線715を
経由してFPC716に電気的に接続されている。さら
に、画素部及びソース側駆動回路709に含まれる素子
は全てパッシベーション膜(図示しない)で覆われてい
る。
The banks 7 are provided at both ends of the pixel electrode 711.
12, an EL layer 713 and an EL element anode 714 are formed on the pixel electrode 711. The anode 714 also functions as a common wiring for all pixels, and is electrically connected to the FPC 716 via the connection wiring 715. Further, all elements included in the pixel portion and the source-side driver circuit 709 are covered with a passivation film (not shown).

【0122】また、第1シール材705によりカバー材
704が貼り合わされている。なお、カバー材704と
EL素子との間隔を確保するためにスペーサを設けても
良い。そして、第1シール材705の内側には空隙71
7が形成されている。なお、第1シール材705は水分
や酸素を透過しない材料であることが望ましい。さら
に、空隙717の内部に吸湿効果をもつ物質や酸化防止
効果をもつ物質を設けることは有効である。
Further, a cover member 704 is attached by a first seal member 705. Note that a spacer may be provided to secure an interval between the cover member 704 and the EL element. The space 71 is provided inside the first sealing material 705.
7 are formed. Note that the first sealant 705 is preferably a material that does not transmit moisture or oxygen. Further, it is effective to provide a substance having a moisture absorbing effect or a substance having an antioxidant effect inside the void 717.

【0123】なお、カバー材704の表面および裏面に
は保護膜として炭素膜(具体的にはダイヤモンドライク
カーボン膜)を2〜30nmの厚さに設けると良い。こ
のような炭素膜(ここでは図示しない)は、酸素および
水の侵入を防ぐとともにカバー材704の表面を機械的
に保護する役割をもつ。
Note that a carbon film (specifically, a diamond-like carbon film) having a thickness of 2 to 30 nm is preferably provided as a protective film on the front and back surfaces of the cover member 704. Such a carbon film (not shown here) has a role of preventing oxygen and water from entering and mechanically protecting the surface of the cover member 704.

【0124】また、カバー材704を接着した後、第1
シール材705の露呈面を覆うように第2シール材70
6を設けている。第2シール材706は第1シール材7
05と同じ材料を用いることができる。
After bonding the cover member 704, the first
The second sealing material 70 is provided so as to cover the exposed surface of the sealing material 705.
6 are provided. The second sealing material 706 is the first sealing material 7
The same material as 05 can be used.

【0125】以上のような構造でEL素子を封入するこ
とにより、EL素子を外部から完全に遮断することがで
き、外部から水分や酸素等のEL層の酸化による劣化を
促す物質が侵入することを防ぐことができる。従って、
信頼性の高いEL表示装置が得られる。
By enclosing the EL element with the above structure, the EL element can be completely shut off from the outside, and a substance such as moisture or oxygen, which accelerates the deterioration of the EL layer due to oxidation, can enter from the outside. Can be prevented. Therefore,
A highly reliable EL display device can be obtained.

【0126】また、本実施例は実施例1と組み合わせる
ことが可能である。
This embodiment can be combined with the first embodiment.

【0127】[実施例7]本実施例では、実施例6で得ら
れるEL表示装置において、画素部のさらに詳細な上面
構造を図12(A)に、回路図を図12(B)に示す。
図12(A)及び図12(B)では共通の符号を用いる
ので互いに参照すれば良い。
[Embodiment 7] In this embodiment, in the EL display device obtained in Embodiment 6, a more detailed top structure of a pixel portion is shown in FIG. 12A, and a circuit diagram is shown in FIG. .
FIGS. 12A and 12B use the same reference numerals, so they may be referred to each other.

【0128】スイッチング用TFT802のソースはソ
ース配線815に接続され、ドレインはドレイン配線8
05に接続される。また、ドレイン配線805は電流制
御用TFT806のゲート電極807に電気的に接続さ
れる。また、電流制御用TFT806のソースは電流供
給線816に電気的に接続され、ドレインはドレイン配
線817に電気的に接続される。また、ドレイン配線8
17は点線で示される画素電極(陰極)818に電気的
に接続される。
The source of the switching TFT 802 is connected to the source wiring 815, and the drain is connected to the drain wiring 8
05. The drain wiring 805 is electrically connected to the gate electrode 807 of the current controlling TFT 806. The source of the current controlling TFT 806 is electrically connected to the current supply line 816, and the drain is electrically connected to the drain wiring 817. Also, the drain wiring 8
Reference numeral 17 is electrically connected to a pixel electrode (cathode) 818 indicated by a dotted line.

【0129】このとき、819で示される領域には保持
容量が形成される。保持容量819は、電流供給線81
6と電気的に接続された半導体膜820、ゲート絶縁膜
と同一層の絶縁膜(図示せず)及びゲート電極807と
の間で形成される。また、ゲート電極807、第1層間
絶縁膜と同一の層(図示せず)及び電流供給線816で
形成される容量も保持容量として用いることが可能であ
る。
At this time, a storage capacitor is formed in a region 819. The storage capacitor 819 is connected to the current supply line 81
6, a semiconductor film 820 electrically connected to the gate insulating film 6, an insulating film (not shown) in the same layer as the gate insulating film, and the gate electrode 807. In addition, a capacitor formed by the gate electrode 807, the same layer (not shown) as the first interlayer insulating film, and the current supply line 816 can be used as a storage capacitor.

【0130】また、本実施例は実施例1または実施例6
と組み合わせることが可能である。
This embodiment corresponds to the first embodiment or the sixth embodiment.
It is possible to combine with

【0131】[実施例8]本実施例では実施例6または実
施例7に示したEL表示装置の回路構成例を図13に示
す。なお、本実施例ではデジタル駆動を行うための回路
構成を示す。本実施例では、ソース側駆動回路901、
画素部906及びゲート側駆動回路907を有してい
る。なお、本明細書中において、駆動回路とはソース側
処理回路およびゲート側駆動回路を含めた総称である。
[Embodiment 8] In this embodiment, FIG. 13 shows an example of a circuit configuration of the EL display device shown in Embodiment 6 or 7. Note that this embodiment shows a circuit configuration for performing digital driving. In the present embodiment, the source side driving circuit 901
A pixel portion 906 and a gate driver circuit 907 are provided. In this specification, a drive circuit is a generic term including a source-side processing circuit and a gate-side drive circuit.

【0132】ソース側駆動回路901は、シフトレジス
タ902、ラッチ(A)903、ラッチ(B)904、
バッファ905を設けている。なお、アナログ駆動の場
合はラッチ(A)、(B)の代わりにサンプリング回路
(トランスファゲート)を設ければ良い。また、ゲート
側駆動回路907は、シフトレジスタ908、バッファ
909を設けている。
The source side driving circuit 901 includes a shift register 902, a latch (A) 903, a latch (B) 904,
A buffer 905 is provided. In the case of analog driving, a sampling circuit (transfer gate) may be provided instead of the latches (A) and (B). The gate driver circuit 907 includes a shift register 908 and a buffer 909.

【0133】また、本実施例において、画素部906は
複数の画素を含み、その複数の画素にEL素子が設けら
れている。このとき、EL素子の陰極は電流制御TFT
のドレインに電気的に接続されていることが好ましい。
Further, in this embodiment, the pixel portion 906 includes a plurality of pixels, and the plurality of pixels are provided with an EL element. At this time, the cathode of the EL element is a current control TFT.
It is preferable to be electrically connected to the drain.

【0134】これらソース側駆動回路901およびゲー
ト側駆動回路907は実施例2〜4で得られるnチャネ
ル型TFTまたはpチャネル型TFTで形成されてい
る。
The source side drive circuit 901 and the gate side drive circuit 907 are formed of the n-channel TFT or the p-channel TFT obtained in the second to fourth embodiments.

【0135】なお、図示していないが、画素部906を
挟んでゲート側駆動回路907の反対側にさらにゲート
側駆動回路を設けても良い。この場合、双方は同じ構造
でゲート配線を共有しており、片方が壊れても残った方
からゲート信号を送って画素部を正常に動作させるよう
な構成とする。
Although not shown, a gate drive circuit may be further provided on the side opposite to the gate drive circuit 907 with the pixel portion 906 interposed therebetween. In this case, both have the same structure and share a gate line, and a structure is adopted in which, even if one of them is broken, a gate signal is sent from the remaining one to operate the pixel portion normally.

【0136】また、本実施例は実施例1、実施例6また
は実施例7と組み合わせることが可能である。
This embodiment can be combined with the first, sixth, or seventh embodiment.

【0137】[実施例9]本実施例では、画素部及び駆動
回路に使用するTFTを全て逆スタガ型TFTで構成し
たEL表示装置の例を図14に示す。
[Embodiment 9] In this embodiment, FIG. 14 shows an example of an EL display device in which TFTs used for a pixel portion and a driving circuit are all constituted by inverted staggered TFTs.

【0138】図14において、1001は第1固定基
板、1002は第1接着層、1003は素子形成基板で
あり、まず、実施の形態に従い、第1固定基板1001
と第1接着層1002(分離層)で貼りつけた素子形成
基板1003を用意する。なお、必要があれば素子形成
基板上に下地絶縁膜を形成してもよい。
In FIG. 14, reference numeral 1001 denotes a first fixed substrate, 1002 denotes a first adhesive layer, and 1003 denotes an element forming substrate.
And an element forming substrate 1003 attached with a first adhesive layer 1002 (separation layer). If necessary, a base insulating film may be formed over the element formation substrate.

【0139】次いで、素子形成基板1003上に単層構
造または積層構造を有するゲート配線(ゲート電極含
む)1004を形成する。ゲート配線12の形成手段と
しては熱CVD法、プラズマCVD法、減圧熱CVD
法、蒸着法、スパッタ法等を用いて10〜1000n
m、好ましくは30〜300nmの膜厚範囲の導電膜を
形成した後、公知のパターニング技術で形成する。ま
た、ゲート配線12の材料としては、導電性材料または
半導体材料を主成分とする材料、例えばTa(タンタ
ル)、Mo(モリブデン)、Ti(チタン)、W(タン
グステン)、クロム(Cr)等の高融点金属材料、これ
ら金属材料とシリコンとの化合物であるシリサイド、N
型又はP型の導電性を有するポリシリコン等の材料、低
抵抗金属材料Cu(銅)、Al(アルミニウム)等を主
成分とする材料層を少なくとも一層有する構造であれば
特に限定されることなく用いることができる。
Next, a gate wiring (including a gate electrode) 1004 having a single-layer structure or a stacked structure is formed over the element formation substrate 1003. Means for forming the gate wiring 12 include thermal CVD, plasma CVD, and reduced pressure thermal CVD.
10 to 1000 n using a method, a vapor deposition method, a sputtering method, or the like.
After forming a conductive film having a thickness of m, preferably 30 to 300 nm, the conductive film is formed by a known patterning technique. The gate wiring 12 is made of a material mainly composed of a conductive material or a semiconductor material, such as Ta (tantalum), Mo (molybdenum), Ti (titanium), W (tungsten), chromium (Cr), or the like. Refractory metal materials, silicide which is a compound of these metal materials and silicon, N
The structure is not particularly limited as long as it has a structure having at least one material layer mainly composed of a material such as polysilicon having conductivity of a type or a P type, a low-resistance metal material Cu (copper), Al (aluminum) or the like. Can be used.

【0140】次いで、ゲート絶縁膜1005を形成す
る。
Next, a gate insulating film 1005 is formed.

【0141】次いで、非晶質半導体膜を成膜する。次い
で、非晶質半導体膜のレーザー結晶化処理を行い、結晶
質半導体膜を形成した後、得られた結晶質半導体膜を所
望の形状にパターニングして半導体層を形成する。次い
で、半導体層上に絶縁層1006を形成する。この絶縁
層1006は不純物元素の添加工程時にチャネル形成領
域を保護する。
Next, an amorphous semiconductor film is formed. Next, a laser crystallization treatment is performed on the amorphous semiconductor film to form a crystalline semiconductor film. After that, the obtained crystalline semiconductor film is patterned into a desired shape to form a semiconductor layer. Next, an insulating layer 1006 is formed over the semiconductor layer. This insulating layer 1006 protects a channel formation region in a step of adding an impurity element.

【0142】次いで、イオン注入法またはイオンドーピ
ング法を用い、半導体層にn型を付与する不純物元素ま
たはp型を付与する不純物元素を適宜、添加してLDD
領域やソース領域やドレイン領域を形成する不純物領域
を形成する。
Next, an impurity element for imparting n-type or an impurity element for imparting p-type is appropriately added to the semiconductor layer by ion implantation or ion doping, and LDD is performed.
An impurity region which forms a region, a source region, and a drain region is formed.

【0143】その後、スパッタ法により作製される窒化
シリコン膜、窒化酸化シリコン膜、または酸化シリコン
膜により層間絶縁膜を形成する。また、添加された不純
物元素は活性化処理を行う。ここでは、レーザー光の照
射を行った。レーザー光の照射に代えて、350℃以下
の加熱処理で活性化を行ってもよい。
After that, an interlayer insulating film is formed using a silicon nitride film, a silicon nitride oxide film, or a silicon oxide film manufactured by a sputtering method. The added impurity element is activated. Here, laser light irradiation was performed. Activation may be performed by heat treatment at 350 ° C. or lower instead of laser light irradiation.

【0144】次いで、公知の技術を用いてソース領域ま
たはドレイン領域に達するコンタクトホールを形成した
後、ソース電極またはドレイン電極を形成して逆スタガ
型のTFTを得る。
Next, after forming a contact hole reaching a source region or a drain region by using a known technique, a source electrode or a drain electrode is formed to obtain an inversely staggered TFT.

【0145】次いで、公知の技術を用いて水素化処理を
行い、全体を水素化してnチャネル型TFT及びpチャ
ネル型TFTが完成する。本実施例では比較的低温で行
うことが可能な水素プラズマを用いて水素化処理を行っ
た。
Next, hydrogenation is performed using a known technique, and the whole is hydrogenated to complete an n-channel TFT and a p-channel TFT. In this embodiment, the hydrogenation treatment is performed using hydrogen plasma which can be performed at a relatively low temperature.

【0146】次いで、スパッタ法により作製される窒化
シリコン膜、窒化酸化シリコン膜、または酸化シリコン
膜により第1層間絶縁膜1007を形成する。次いで、
公知の技術を用いて画素部のドレイン領域1000に達
するコンタクトホールを形成した後、第2層間絶縁膜1
008を形成する。次いで、公知の技術を用いて画素部
のドレイン領域1000に達するコンタクトホールを形
成した後、画素電極1009を形成する。次いで、画素
電極の両端にバンク1010を形成し、画素電極上にE
L層1011およびEL素子1012の陽極1013を
形成する。
Next, a first interlayer insulating film 1007 is formed using a silicon nitride film, a silicon nitride oxide film, or a silicon oxide film formed by a sputtering method. Then
After forming a contact hole reaching the drain region 1000 of the pixel portion by using a known technique, the second interlayer insulating film 1 is formed.
008 is formed. Next, after forming a contact hole reaching the drain region 1000 of the pixel portion by using a known technique, a pixel electrode 1009 is formed. Next, banks 1010 are formed at both ends of the pixel electrode, and E
The anode 1013 of the L layer 1011 and the EL element 1012 is formed.

【0147】図14において、素子形成基板上にはNチ
ャネル型TFT1014、Pチャネル型TFT1015
からなる駆動回路、Pチャネル型TFTからなるスイッ
チングTFT1016およびNチャネル型TFTからな
る電流制御TFT1017が形成されている。また、本
実施例では、TFTはすべて逆スタガ型TFTで形成さ
れている。
In FIG. 14, an N-channel TFT 1014 and a P-channel TFT 1015 are formed on an element forming substrate.
, A switching TFT 1016 formed of a P-channel TFT, and a current control TFT 1017 formed of an N-channel TFT. Further, in this embodiment, all the TFTs are formed by inverted staggered TFTs.

【0148】また、スイッチングTFT1016はソー
ス領域およびドレイン領域の間に二つのチャネル形成領
域を有した構造(ダブルゲート構造)となっているが、
実施例2でのPチャネル型TFTの構造の説明を参照す
れば容易に理解できるので説明は省略する。なお、本実
施例はダブルゲート構造に限定されることなく、チャネ
ル形成領域が一つ形成されるシングルゲート構造もしく
は三つ形成されるトリプルゲート構造であっても良い。
The switching TFT 1016 has a structure (double gate structure) having two channel forming regions between a source region and a drain region.
The description of the structure of the P-channel TFT in Embodiment 2 can be easily understood by referring to the description of the structure, and thus the description is omitted. Note that this embodiment is not limited to the double gate structure, and may have a single gate structure in which one channel formation region is formed or a triple gate structure in which three channel formation regions are formed.

【0149】さらに、画素部及び駆動回路に含まれる素
子は全てパッシベーション膜(図示しない)で覆うこと
が好ましい。
Further, it is preferable that all elements included in the pixel portion and the driving circuit are covered with a passivation film (not shown).

【0150】以降の工程は、実施例6の工程に従って、
第2接着層で第2固定基板を貼り合わせた後、第1接着
層1002にレーザーを照射して第1固定基板1001
を分離して、発光装置が完成する。
The following steps are performed in accordance with the steps of the sixth embodiment.
After bonding the second fixed substrate with the second adhesive layer, the first adhesive layer 1002 is irradiated with a laser to irradiate the first fixed substrate 1001.
And the light emitting device is completed.

【0151】なお、本実施例は、実施例1、実施例7、
または実施例8と自由に組み合わせることが可能であ
る。
This embodiment is similar to the first embodiment, the seventh embodiment,
Alternatively, it can be freely combined with the eighth embodiment.

【0152】[実施例10]本実施例では、画素部及び駆
動回路に使用するTFTを全てNチャネル型TFTで構
成したEL表示装置の例を図15に示す。
[Embodiment 10] In this embodiment, FIG. 15 shows an example of an EL display device in which all TFTs used for a pixel portion and a driver circuit are constituted by N-channel TFTs.

【0153】図15において、1101は第1固定基
板、1102は第1接着層、1103は素子形成基板で
あり、まず、実施の形態に従い、第1固定基板1101
と第1接着層1102(分離層)で貼りつけた素子形成
基板1103上に下地絶縁膜を形成する。
In FIG. 15, reference numeral 1101 denotes a first fixed substrate, 1102 denotes a first adhesive layer, and 1103 denotes an element forming substrate.
Then, a base insulating film is formed over the element formation substrate 1103 attached with the first adhesive layer 1102 (separation layer).

【0154】下地絶縁膜上にはNチャネル型TFT11
04、Nチャネル型TFT1105からなる駆動回路、
Nチャネル型TFTからなるスイッチングTFT110
6およびNチャネル型TFTからなる電流制御TFT1
107が形成されている。なお、Nチャネル型TFTの
説明は実施例3を参照すれば良いので省略する。また、
EL素子1108の説明は実施例6を参照すれば良いの
で省略する。
An N-channel TFT 11 is formed on the underlying insulating film.
04, a driving circuit including an N-channel TFT 1105,
Switching TFT 110 composed of N-channel type TFT
Current control TFT 1 composed of 6 and N-channel TFTs
107 are formed. Note that the description of the N-channel TFT is omitted since the third embodiment may be referred to. Also,
The description of the EL element 1108 may be omitted because Embodiment 6 may be referred to.

【0155】さらに、画素部及び駆動回路に含まれる素
子は全てパッシベーション膜(図示しない)で覆うこと
が好ましい。
Further, it is preferable that all elements included in the pixel portion and the driving circuit are covered with a passivation film (not shown).

【0156】また、図15の状態を得た後、実施例6の
工程に従って、第2接着層で第2固定基板を貼り合わせ
た後、第1接着層1102にレーザーを照射して第1固
定基板1101を分離して、発光装置が完成すればよ
い。
After the state shown in FIG. 15 is obtained, the second fixing substrate is bonded with the second adhesive layer according to the process of the sixth embodiment, and then the first adhesive layer 1102 is irradiated with a laser to perform the first fixing. The light emitting device may be completed by separating the substrate 1101.

【0157】Nチャネル型TFTのみでゲート側駆動回
路およびソース側駆動回路を形成することにより画素部
および駆動回路をすべてNチャネル型TFTで形成する
ことが可能となる。従って、アクティブマトリクス型の
電気光学装置を作製する上でTFT工程の歩留まりおよ
びスループットを大幅に向上させることができ、製造コ
ストを低減することが可能となる。
By forming the gate-side driver circuit and the source-side driver circuit only with the N-channel TFT, the pixel portion and the driver circuit can all be formed with the N-channel TFT. Therefore, the yield and throughput of the TFT process in manufacturing an active matrix type electro-optical device can be significantly improved, and the manufacturing cost can be reduced.

【0158】なお、ソース側駆動回路もしくはゲート側
駆動回路のいずれか片方を外付けのICチップとする場
合にも本実施例は実施できる。
This embodiment can be implemented when either one of the source-side drive circuit and the gate-side drive circuit is an external IC chip.

【0159】また、本実施例では、E型NTFTのみを
用いて駆動回路を構成したがE型NTFTおよびD型N
TFTを組み合わせて形成してもよい。
In this embodiment, the driving circuit is constituted by using only the E-type NTFT.
It may be formed by combining TFTs.

【0160】なお、本実施例は、実施例1、実施例3、
実施例5、実施例7、または実施例8と自由に組み合わ
せることが可能である。また、本実施例ではトップゲー
ト型TFTを用いたが特に限定されず、実施例9に示し
たような逆スタガ型TFTを用いることもできる。
This embodiment is similar to the first embodiment, the third embodiment,
It can be freely combined with Embodiment 5, Embodiment 7, or Embodiment 8. Further, in this embodiment, a top gate type TFT is used. However, the present invention is not particularly limited, and an inverted stagger type TFT as shown in Embodiment 9 can be used.

【0161】[実施例11]本実施例では、画素部及び
駆動回路に使用するTFTを全てPチャネル型TFTで
構成したEL表示装置の例を図16に示す。
[Embodiment 11] In this embodiment, FIG. 16 shows an example of an EL display device in which TFTs used for a pixel portion and a driver circuit are all constituted by P-channel TFTs.

【0162】図16において、1201は第1固定基
板、1202は第1接着層、1203は素子形成基板で
あり、まず、実施の形態に従い、第1固定基板1201
と第1接着層1202(分離層)で貼りつけた素子形成
基板1203上に下地絶縁膜を形成する。
In FIG. 16, reference numeral 1201 denotes a first fixed substrate, 1202 denotes a first adhesive layer, and 1203 denotes an element formation substrate.
Then, a base insulating film is formed over the element formation substrate 1203 attached with the first adhesive layer 1202 (separation layer).

【0163】その上にはNチャネル型TFT1204、
Nチャネル型TFT1205からなる駆動回路、Nチャ
ネル型TFTからなるスイッチングTFT1206およ
びNチャネル型TFTからなる電流制御TFT1207
が形成されている。なお、Nチャネル型TFTの説明は
実施例2を参照すれば良いので省略する。
On top of this, an N-channel TFT 1204,
A driving circuit including an N-channel TFT 1205, a switching TFT 1206 including an N-channel TFT, and a current control TFT 1207 including an N-channel TFT.
Are formed. Note that the description of the N-channel TFT is omitted because it is sufficient to refer to the second embodiment.

【0164】本実施例では、電流制御TFT1207の
上には層間絶縁膜1208、1209が形成され、その
上に電流制御TFT1207のドレインと電気的に接続
する画素電極1210が形成される。本実施例では、仕
事関数の大きい透明導電膜からなる画素電極1210が
EL素子の陽極として機能する。
In this embodiment, interlayer insulating films 1208 and 1209 are formed on the current control TFT 1207, and a pixel electrode 1210 electrically connected to the drain of the current control TFT 1207 is formed thereon. In this embodiment, the pixel electrode 1210 made of a transparent conductive film having a large work function functions as an anode of an EL element.

【0165】そして、実施例6と同様に画素電極121
0の上にはバンク1211が形成される。
Then, similarly to the sixth embodiment, the pixel electrode 121 is formed.
A bank 1211 is formed on 0.

【0166】次ぎに、画素電極1210の上にはEL層
1212が形成される。そのEL層1212の上には周
期表の1族または2族に属する元素を含む導電膜からな
る陰極1213が設けられる。こうして、画素電極(陽
極)1210、EL層1212及び陰極1213からな
るEL素子1214が形成される。
Next, an EL layer 1212 is formed on the pixel electrode 1210. A cathode 1213 made of a conductive film containing an element belonging to Group 1 or 2 of the periodic table is provided on the EL layer 1212. Thus, an EL element 1214 including the pixel electrode (anode) 1210, the EL layer 1212, and the cathode 1213 is formed.

【0167】さらに、画素部及び駆動回路に含まれる素
子は全てパッシベーション膜(図示しない)で覆うこと
が好ましい。
Further, it is preferable that all elements included in the pixel portion and the driving circuit are covered with a passivation film (not shown).

【0168】但し、本実施例は実施例6、実施例9及び
実施例10とはEL素子からの光の放射方向が異なり、
素子形成基板は透明でなければならない。
However, this embodiment is different from the sixth, ninth and tenth embodiments in the radiation direction of light from the EL element.
The element formation substrate must be transparent.

【0169】以降の工程は、実施例6の工程に従って、
第2接着層で第2固定基板を貼り合わせた後、第1接着
層1202にレーザーを照射して第1固定基板1201
を分離して、発光装置が完成する。
The following steps are performed in accordance with the steps of Example 6.
After bonding the second fixed substrate with the second adhesive layer, the first fixed layer 1201 is irradiated with a laser to irradiate the first fixed substrate 1201 with laser.
And the light emitting device is completed.

【0170】なお、本実施例は、実施例1、実施例2、
実施例6、実施例7、または実施例8と自由に組み合わ
せることが可能である。また、本実施例ではトップゲー
ト型TFTを用いたが特に限定されず、実施例9に示し
たような逆スタガ型TFTを用いることもできる。
This embodiment is similar to the first embodiment, the second embodiment,
It can be freely combined with Embodiment 6, Embodiment 7, or Embodiment 8. Further, in this embodiment, a top gate type TFT is used. However, the present invention is not particularly limited, and an inverted stagger type TFT as shown in Embodiment 9 can be used.

【0171】[実施例12]本実施例では、一般的なシ
フトレジスタの代わりに図4に示すようなPチャネル型
TFTを用いたデコーダを用いて駆動回路を形成した例
を示す。なお、図17はゲート側駆動回路の例である。
[Embodiment 12] This embodiment shows an example in which a driver circuit is formed using a decoder using a P-channel TFT as shown in FIG. 4 instead of a general shift register. FIG. 17 illustrates an example of a gate-side drive circuit.

【0172】図17において、1300がゲート側駆動
回路のデコーダ、1301がゲート側駆動回路のバッフ
ァ部である。
In FIG. 17, reference numeral 1300 denotes a decoder of the gate side drive circuit, and 1301 denotes a buffer section of the gate side drive circuit.

【0173】まずゲート側デコーダ1300を説明す
る。まず1302はデコーダ1300の入力信号線(以
下、選択線という)であり、ここではA1、A1バー
(A1の極性が反転した信号)、A2、A2バー(A2
の極性が反転した信号)、…An、Anバー(Anの極
性が反転した信号)を示している。
First, the gate side decoder 1300 will be described. First, reference numeral 1302 denotes an input signal line (hereinafter, referred to as a selection line) of the decoder 1300. Here, A1 and A1 bars (signals of which polarity of A1 is inverted), A2 and A2 bars (A2
, An and An bars (signals with inverted polarity of An).

【0174】選択線1302は図18のタイミングチャ
ートに示す信号を伝送する。図18に示すように、A1
の周波数を1とすると、A2の周波数は2-1倍、A3の
周波数は2-2倍、Anの周波数は2-(n-1)倍となる。
The selection line 1302 transmits the signal shown in the timing chart of FIG. As shown in FIG.
Is 1 , the frequency of A2 is 2 -1 times, the frequency of A3 is 2 -2 times, and the frequency of An is 2- (n-1) times.

【0175】また、1303aは第1段のNAND回路
(NANDセルともいう)、1303bは第2段のNA
ND回路、1303cは第n段のNANDである。
Reference numeral 1303a denotes a first stage NAND circuit (also referred to as a NAND cell), and 1303b denotes a second stage NA circuit.
The ND circuit 1303c is an n-th stage NAND.

【0176】また、NAND回路1303a〜1303c
は、Pチャネル型TFT1304〜1309が組み合わ
されてNAND回路を形成している。
The NAND circuits 1303a to 1303c
Are formed by combining P-channel TFTs 1304 to 1309 to form a NAND circuit.

【0177】また、NAND回路1303aにおいて、
A1、A2…An(これらを正の選択線と呼ぶ)のいず
れかに接続されたゲートを有するPチャネル型TFT1
304〜1306は、互いに並列に接続されており、共
通のソースとして正電源線(VDH)1310に接続さ
れ、共通のドレインとして出力線1311に接続されて
いる。
In the NAND circuit 1303a,
A1, A2,... An (these are referred to as positive selection lines).
304 to 1306 are connected in parallel with each other, are connected to a positive power supply line (V DH ) 1310 as a common source, and are connected to an output line 1311 as a common drain.

【0178】次に、バッファ1301はNAND回路1
303a〜1303cの各々に対応して複数のバッファ1
313a〜1313cにより形成されている。但しバッフ
ァ1313a〜1313cはいずれも同一構造で良い。ま
た、バッファ1313a〜1313cは一導電型TFTと
してPチャネル型TFT1314〜1316を用いて形
成される。
Next, the buffer 1301 is connected to the NAND circuit 1
A plurality of buffers 1 corresponding to each of 303a to 1303c
313a to 1313c. However, the buffers 1313a to 1313c may have the same structure. The buffers 1313a to 1313c are formed using P-channel TFTs 1314 to 1316 as one conductivity type TFTs.

【0179】また、Pチャネル型TFT1316はリセ
ット信号線(Reset)をゲートとし、正電源線1319
をソースとし、ゲート配線1318をドレインとする。
なお、接地電源線1317は負電源線(但し画素のスイ
ッチング素子として用いるPチャネル型TFTがオン状
態になるような電圧を与える電源線)としても構わな
い。
The P-channel TFT 1316 has a reset signal line (Reset) as a gate and a positive power supply line 1319.
Are the source, and the gate wiring 1318 is the drain.
Note that the ground power supply line 1317 may be a negative power supply line (however, a power supply line for applying a voltage that turns on a P-channel TFT used as a switching element of a pixel).

【0180】次に、ソース側駆動回路の構成を図19に
示す。図19に示すソース側駆動回路はデコーダ140
1、ラッチ1402およびバッファ1403を含む。な
お、デコーダ1401およびバッファ1403の構成は
ゲート側駆動回路と同様であるので、ここでの説明は省
略する。
Next, the structure of the source side driving circuit is shown in FIG. The source side driving circuit shown in FIG.
1, including a latch 1402 and a buffer 1403. Note that the configurations of the decoder 1401 and the buffer 1403 are the same as those of the gate-side drive circuit, and thus description thereof is omitted here.

【0181】図19に示すソース側駆動回路の場合、ラ
ッチ1402は第1段目のラッチ1404および第2段
目のラッチ1405からなる。また、第1段目のラッチ
1404および第2段目のラッチ1405は、各々m個
のPチャネル型TFT1406a〜1406cで形成され
る複数の単位ユニット1407を有する。
In the case of the source-side drive circuit shown in FIG. 19, the latch 1402 comprises a first-stage latch 1404 and a second-stage latch 1405. Each of the first-stage latch 1404 and the second-stage latch 1405 has a plurality of unit units 1407 each including m P-channel TFTs 1406a to 1406c.

【0182】そして、Pチャネル型TFT1406a〜
1406cのソースは各々ビデオ信号線(V1、V2…
Vk)1409に接続される。出力線1408に負電圧
が加えられると一斉にPチャネル型TFT1406a〜
1406cがオン状態となり、各々に対応するビデオ信
号が取り込まれる。また、こうして取り込まれたビデオ
信号は、Pチャネル型TFT1406a〜1406cの各
々に接続されたコンデンサ1410a〜1410cに保持
される。
Then, the P-channel type TFT 1406a-
The sources of 1406c are video signal lines (V1, V2,.
Vk) 1409. When a negative voltage is applied to the output line 1408, the P-channel TFTs 1406a to 1406a to
1406c is turned on, and a video signal corresponding to each is captured. The video signal thus captured is held in capacitors 1410a to 1410c connected to P-channel TFTs 1406a to 1406c, respectively.

【0183】また、第2段目のラッチ1405も複数の
単位ユニット1407bを有し、単位ユニット1407b
はm個のPチャネル型TFT1411a〜1411cで形
成される。Pチャネル型TFT1411a〜1411cの
ゲートはすべてラッチ信号線1412に接続され、ラッ
チ信号線1412に負電圧が加えられると一斉にPチャ
ネル型TFT1411a〜1411cがオン状態となる。
The second stage latch 1405 also has a plurality of unit units 1407b.
Is formed of m P-channel TFTs 1411a to 1411c. The gates of the P-channel TFTs 1411a to 1411c are all connected to the latch signal line 1412, and when a negative voltage is applied to the latch signal line 1412, the P-channel TFTs 1411a to 1411c are turned on all at once.

【0184】その結果、コンデンサ1410a〜141
0cに保持されていた信号が、Pチャネル型TFT14
11a〜1411cの各々に接続されたコンデンサ141
3a〜1413cに保持されると同時にバッファ303へ
と出力される。そして、バッファを介してソース配線1
414に出力される。以上のような動作のソース側駆動
回路によりソース配線が順番に選択されることになる。
As a result, capacitors 1410a-141
The signal held at 0c is a P-channel TFT 14
Capacitor 141 connected to each of 11a to 1411c
3a to 1413c, and output to the buffer 303 at the same time. Then, via the buffer, the source wiring 1
414. The source lines are sequentially selected by the source-side drive circuit having the above operation.

【0185】以上のように、Pチャネル型TFTのみで
ゲート側駆動回路およびソース側駆動回路を形成するこ
とにより画素部および駆動回路をすべてPチャネル型T
FTで形成することが可能となる。従って、アクティブ
マトリクス型の電気光学装置を作製する上でTFT工程
の歩留まりおよびスループットを大幅に向上させること
ができ、製造コストを低減することが可能となる。
As described above, by forming the gate-side drive circuit and the source-side drive circuit only with the P-channel TFT, the pixel portion and the drive circuit can be entirely formed of the P-channel TFT.
It can be formed by FT. Therefore, the yield and throughput of the TFT process in manufacturing an active matrix type electro-optical device can be significantly improved, and the manufacturing cost can be reduced.

【0186】なお、本実施例は、実施例1、実施例2、
実施例6、実施例7、または実施例8、実施例11と自
由に組み合わせることが可能である。また、本実施例で
はトップゲート型TFTを用いたが特に限定されず、実
施例9に示したような逆スタガ型TFTを用いることも
できる。
This embodiment is similar to the first embodiment, the second embodiment,
It can be freely combined with the sixth embodiment, the seventh embodiment, the eighth embodiment, and the eleventh embodiment. Further, in this embodiment, a top gate type TFT is used. However, the present invention is not particularly limited, and an inverted stagger type TFT as shown in Embodiment 9 can be used.

【0187】[実施例13]本実施例では、一般的なシ
フトレジスタの代わりに図5に示すようなNチャネル型
TFTを用いたデコーダを用いて駆動回路を形成した例
を示す。なお、図20はゲート側駆動回路の例である。
[Embodiment 13] This embodiment shows an example in which a driver circuit is formed by using a decoder using an N-channel TFT as shown in FIG. 5 instead of a general shift register. FIG. 20 illustrates an example of a gate-side drive circuit.

【0188】図20において、1500がゲート側駆動
回路のデコーダ、1501がゲート側駆動回路のバッフ
ァ部である。なお、バッファ部とは複数のバッファ(緩
衝増幅器)が集積化された部分を指す。また、バッファ
とは後段の影響を前段に与えずに駆動を行う回路を指
す。
In FIG. 20, 1500 is a decoder of the gate side drive circuit, and 1501 is a buffer section of the gate side drive circuit. Note that the buffer unit indicates a portion where a plurality of buffers (buffer amplifiers) are integrated. The buffer refers to a circuit that drives without giving the influence of the subsequent stage to the preceding stage.

【0189】まずゲート側デコーダ1500を説明す
る。まず1502はデコーダ1500の入力信号線(以
下、選択線という)であり、ここではA1、A1バー
(A1の極性が反転した信号)、A2、A2バー(A2
の極性が反転した信号)、…An、Anバー(Anの極
性が反転した信号)を示している。即ち、2n本の選択
線が並んでいると考えれば良い。
First, the gate side decoder 1500 will be described. First, reference numeral 1502 denotes an input signal line (hereinafter, referred to as a selection line) of the decoder 1500. Here, A1 and A1 bars (signals having inverted polarity of A1), A2 and A2 bars (A2
, An and An bars (signals with inverted polarity of An). That is, it can be considered that 2n selection lines are arranged.

【0190】選択線1502は図21のタイミングチャ
ートに示す信号を伝送する。図21に示すように、A1
の周波数を1とすると、A2の周波数は2-1倍、A3の
周波数は2-2倍、Anの周波数は2-(n-1)倍となる。
A selection line 1502 transmits a signal shown in the timing chart of FIG. As shown in FIG.
Is 1 , the frequency of A2 is 2 -1 times, the frequency of A3 is 2 -2 times, and the frequency of An is 2- (n-1) times.

【0191】また、1503aは第1段のNAND回路
(NANDセルともいう)、1503bは第2段のNA
ND回路、1503cは第n段のNANDである。NA
ND回路はゲート配線の本数分が必要であり、ここでは
n個が必要となる。即ち、本実施例ではデコーダ150
0が複数のNAND回路からなる。
Reference numeral 1503a denotes a first stage NAND circuit (also referred to as a NAND cell), and 1503b denotes a second stage NA circuit.
The ND circuit 1503c is an n-th stage NAND. NA
The number of ND circuits required is equal to the number of gate wirings, and here n is required. That is, in the present embodiment, the decoder 150
0 is composed of a plurality of NAND circuits.

【0192】また、NAND回路1503a〜1503c
は、Nチャネル型TFT1504〜1509が組み合わ
されてNAND回路を形成している。また、Nチャネル
型TFT1504〜1509の各々のゲートは選択線1
502(A1、A1バー、A2、A2バー…An、An
バー)のいずれかに接続されている。
In addition, NAND circuits 1503a to 1503c
Are formed by combining N-channel TFTs 1504 to 1509 to form a NAND circuit. The gates of the N-channel TFTs 1504 to 1509 are connected to the selection line 1.
502 (A1, A1 bar, A2, A2 bar ... An, An
Connected to one of the bars).

【0193】また、NAND回路1503aにおいて、
A1、A2…An(これらを正の選択線と呼ぶ)のいず
れかに接続されたゲートを有するNチャネル型TFT1
504〜1506は、互いに並列に接続されており、共
通のソースとして負電源線(VDL)1510に接続さ
れ、共通のドレインとして出力線1511に接続されて
いる。
In the NAND circuit 1503a,
A1, A2... An (these are referred to as positive selection lines).
504 to 1506 are connected in parallel with each other, connected to a negative power supply line (V DL ) 1510 as a common source, and connected to an output line 1511 as a common drain.

【0194】本実施例において、NAND回路は直列に
接続されたn個のNチャネル型TFTおよび並列に接続
されたn個のNチャネル型TFTを含む。
In this embodiment, the NAND circuit includes n N-channel TFTs connected in series and n N-channel TFTs connected in parallel.

【0195】次に、バッファ部1501はNAND回路
1503a〜1503cの各々に対応して複数のバッファ
1513a〜1513cにより形成されている。但しバッ
ファ1513a〜1513cはいずれも同一構造で良い。
Next, the buffer section 1501 is formed by a plurality of buffers 1513a to 1513c corresponding to the NAND circuits 1503a to 1503c, respectively. However, the buffers 1513a to 1513c may have the same structure.

【0196】また、バッファ1513a〜1513cはN
チャネル型TFT1514〜1516を用いて形成され
る。
The buffers 1513a to 1513c store N
It is formed using channel type TFTs 1514 to 1516.

【0197】本実施例において、バッファ1513a〜
1513cは第1のNチャネル型TFT(Nチャネル型
TFT1514)および第1のNチャネル型TFTに直
列に接続され、且つ、第1のNチャネル型TFTのドレ
インをゲートとする第2のNチャネル型TFT(Nチャ
ネル型TFT1515)を含む。
In this embodiment, buffers 1513a to 1513a to
Reference numeral 1513c denotes a second N-channel TFT which is connected in series to the first N-channel TFT (N-channel TFT 1514) and the first N-channel TFT, and has the drain of the first N-channel TFT as a gate. Including a TFT (N-channel TFT 1515).

【0198】また、Nチャネル型TFT1516(第3
のNチャネル型TFT)はリセット信号線(Reset)を
ゲートとし、負電源線(VDL)1519をソースとし、
ゲート配線1518をドレインとする。なお、負電源線
(VDL)1519は接地電源線(GND)としても構わ
ない。
The N-channel TFT 1516 (third TFT)
N-channel TFT) has a reset signal line (Reset) as a gate, a negative power supply line (V DL ) 1519 as a source,
The gate wiring 1518 is used as a drain. Note that the negative power supply line (V DL ) 1519 may be a ground power supply line (GND).

【0199】なお、Nチャネル型TFT1516は正電
圧が加えられたゲート配線1518を強制的に負電圧に
引き下げるリセットスイッチとして用いられる。即ち、
ゲート配線1518の選択期間が終了したら。リセット
信号を入力してゲート配線1518に負電圧を加える。
但しNチャネル型TFT1516は省略することもでき
る。
Note that the N-channel TFT 1516 is used as a reset switch for forcibly pulling down the gate wiring 1518 to which a positive voltage is applied to a negative voltage. That is,
When the selection period of the gate wiring 1518 ends. A reset signal is input to apply a negative voltage to the gate wiring 1518.
However, the N-channel TFT 1516 can be omitted.

【0200】次に、ソース側駆動回路の構成を図22に
示す。図22に示すソース側駆動回路はデコーダ152
1、ラッチ1522およびバッファ部1523を含む。
Next, the structure of the source side drive circuit is shown in FIG. The source side driving circuit shown in FIG.
1, a latch 1522 and a buffer unit 1523.

【0201】図22に示すソース側駆動回路の場合、ラ
ッチ1522は第1段目のラッチ1524および第2段
目のラッチ1525からなる。また、第1段目のラッチ
1524および第2段目のラッチ1525は、各々m個
のNチャネル型TFT1526a〜1526cで形成され
る複数の単位ユニット1527を有する。デコーダ15
21からの出力線1528は単位ユニット1527を形
成するm個のNチャネル型TFT1526a〜1526c
のゲートに入力される。なお、mは任意の整数である。
In the case of the source-side drive circuit shown in FIG. 22, the latch 1522 includes a first-stage latch 1524 and a second-stage latch 1525. Each of the first-stage latch 1524 and the second-stage latch 1525 has a plurality of unit units 1527 each formed of m N-channel TFTs 1526a to 1526c. Decoder 15
An output line 1528 from 21 is composed of m N-channel TFTs 1526a to 1526c forming a unit 1527.
Input to the gate. Note that m is an arbitrary integer.

【0202】そして、Nチャネル型TFT1526a〜
1526cのソースは各々ビデオ信号線(V1、V2…
Vk)1529に接続される。即ち、出力線1528に
正電圧が加えられると一斉にNチャネル型TFT152
6a〜1526cがオン状態となり、各々に対応するビデ
オ信号が取り込まれる。また、こうして取り込まれたビ
デオ信号は、Nチャネル型TFT1526a〜1526c
の各々に接続されたコンデンサ1530a〜1530cに
保持される。
The N-channel TFTs 1526a-
Sources of the 1526c are video signal lines (V1, V2,.
Vk) 1529. That is, when a positive voltage is applied to the output line 1528, the N-channel TFT 152
6a to 1526c are turned on, and video signals corresponding to each of them are captured. The video signals thus captured are N-channel TFTs 1526a to 1526c.
Are held by capacitors 1530a to 1530c connected to each of.

【0203】また、第2段目のラッチ1525も複数の
単位ユニット1527bを有し、単位ユニット1527b
はm個のNチャネル型TFT1531a〜1531cで形
成される。Nチャネル型TFT1531a〜1531cの
ゲートはすべてラッチ信号線1532に接続され、ラッ
チ信号線1532に負電圧が加えられると一斉にNチャ
ネル型TFT1531a〜1531cがオン状態となる。
The second-stage latch 1525 also has a plurality of unit units 1527b.
Is formed of m N-channel TFTs 1531a to 1531c. The gates of the N-channel TFTs 1531a to 1531c are all connected to a latch signal line 1532, and when a negative voltage is applied to the latch signal line 1532, the N-channel TFTs 1531a to 1531c are turned on all at once.

【0204】その結果、コンデンサ1530a〜153
0cに保持されていた信号が、Nチャネル型TFT15
31a〜1531cの各々に接続されたコンデンサ153
3a〜1533cに保持されると同時にバッファ1523
へと出力される。そして、バッファを介してソース配線
1534に出力される。以上のような動作のソース側駆
動回路によりソース配線が順番に選択されることにな
る。
As a result, capacitors 1530a-153
The signal held at 0c is changed to an N-channel TFT 15.
Capacitor 153 connected to each of 31a to 1531c
3a to 1533c and buffer 1523 at the same time.
Is output to. Then, the data is output to the source wiring 1534 via the buffer. The source lines are sequentially selected by the source-side drive circuit having the above operation.

【0205】以上のように、Nチャネル型TFTのみで
ゲート側駆動回路およびソース側駆動回路を形成するこ
とにより画素部および駆動回路をすべてNチャネル型T
FTで形成することが可能となる。従って、アクティブ
マトリクス型の電気光学装置を作製する上でTFT工程
の歩留まりおよびスループットを大幅に向上させること
ができ、製造コストを低減することが可能となる。
As described above, by forming the gate-side drive circuit and the source-side drive circuit only with the N-channel TFT, the pixel portion and the drive circuit are all N-channel TFTs.
It can be formed by FT. Therefore, the yield and throughput of the TFT process in manufacturing an active matrix type electro-optical device can be significantly improved, and the manufacturing cost can be reduced.

【0206】なお、ソース側駆動回路もしくはゲート側
駆動回路のいずれか片方を外付けのICチップとする場
合にも本実施例は実施できる。
This embodiment can also be implemented when one of the source-side drive circuit and the gate-side drive circuit is an external IC chip.

【0207】また、本実施例では、E型NTFTのみを
用いて駆動回路を構成したがE型NTFTおよびD型N
TFTを組み合わせて形成してもよい。
In this embodiment, the driving circuit is constituted by using only the E-type NTFT.
It may be formed by combining TFTs.

【0208】なお、本実施例は、実施例1、実施例3、
実施例5、実施例7、または実施例8と自由に組み合わ
せることが可能である。また、本実施例ではトップゲー
ト型TFTを用いたが特に限定されず、実施例9に示し
たような逆スタガ型TFTを用いることもできる。
In this embodiment, the first embodiment, the third embodiment,
It can be freely combined with Embodiment 5, Embodiment 7, or Embodiment 8. Further, in this embodiment, a top gate type TFT is used. However, the present invention is not particularly limited, and an inverted stagger type TFT as shown in Embodiment 9 can be used.

【0209】[実施例14]素子形成基板としては、金
属基板、例えばステンレス基板を用いることもできる。
本実施例は、その場合の例を以下に示す。
[Embodiment 14] As a device forming substrate, a metal substrate, for example, a stainless steel substrate can be used.
In this embodiment, an example in that case will be described below.

【0210】本実施例では、実施例1の素子形成基板と
して、ステンレス基板(厚さ10〜200μm)を用い
る。まず、実施の形態に従って第1固定基板とステンレ
ス基板とを第1接着層で貼り合わせる。
In this embodiment, a stainless steel substrate (thickness: 10 to 200 μm) is used as the element forming substrate of the first embodiment. First, according to the embodiment, the first fixed substrate and the stainless steel substrate are bonded with the first adhesive layer.

【0211】以降は、実施例1に従って、ステンレス基
板からなる素子形成基板上に下地絶縁膜を形成して必要
な素子を形成すればよい。なお、実施例1とは異なり、
耐熱性が高いステンレス基板を用いているため、実施例
1よりも高い温度(約500℃以下)でのプロセスを使
用してTFTを作製することができる。
Thereafter, according to the first embodiment, a necessary element may be formed by forming a base insulating film on an element forming substrate made of a stainless steel substrate. Note that, unlike the first embodiment,
Since a stainless steel substrate having high heat resistance is used, a TFT can be manufactured by using a process at a higher temperature (about 500 ° C. or lower) than in Example 1.

【0212】そして、第1固定基板を分離する際、ステ
ンレス基板を用いているため、レーザー光を照射しても
素子形成基板上に形成された素子に全く影響を与えるこ
となく第1固定基板分離することができる。
Since the stainless steel substrate is used for separating the first fixed substrate, the first fixed substrate separation can be performed without any influence on the elements formed on the element forming substrate even when laser light is irradiated. can do.

【0213】また、ステンレス基板は遮光性を有してい
るため、本実施例の発光装置は、上方出射の発光装置と
なる。
Further, since the stainless steel substrate has a light-shielding property, the light emitting device of this embodiment is a light emitting device that emits light upward.

【0214】薄い金属基板(厚さ10〜200μm)を
用いることによって軽量化、薄型化が図れるとともに可
撓性を有する発光装置を得ることができる。また、金属
基板を用いているため、素子基板上に形成されたTFT
素子の放熱効果が得られる。
By using a thin metal substrate (thickness: 10 to 200 μm), a light-emitting device which can be reduced in weight and thickness and has flexibility can be obtained. In addition, since a metal substrate is used, a TFT formed on an element substrate is used.
A heat radiation effect of the element is obtained.

【0215】また、本実施例は、実施例1乃至13のい
ずれか一と自由に組み合わせることが可能である。
This embodiment can be freely combined with any one of Embodiments 1 to 13.

【0216】[実施例15]本願発明を実施して形成さ
れた駆動回路や画素部は様々な電気光学装置(アクティ
ブマトリクス型液晶ディスプレイ、アクティブマトリク
ス型ELディスプレイ、アクティブマトリクス型ECデ
ィスプレイ)に用いることができる。即ち、それら電気
光学装置を表示部に組み込んだ電子機器全てに本願発明
を実施できる。
[Embodiment 15] A drive circuit and a pixel portion formed by carrying out the present invention are used for various electro-optical devices (active matrix liquid crystal display, active matrix EL display, active matrix EC display). Can be. That is, the invention of the present application can be applied to all electronic devices in which these electro-optical devices are incorporated in a display unit.

【0217】その様な電子機器としては、ビデオカメ
ラ、デジタルカメラ、ヘッドマウントディスプレイ(ゴ
ーグル型ディスプレイ)、カーナビゲーション、カース
テレオ、パーソナルコンピュータ、携帯情報端末(モバ
イルコンピュータ、携帯電話または電子書籍等)などが
挙げられる。それらの一例を図24及び図25に示す。
Examples of such electronic devices include a video camera, a digital camera, a head-mounted display (goggle type display), a car navigation, a car stereo, a personal computer, a portable information terminal (a mobile computer, a mobile phone, an electronic book, etc.), and the like. Is mentioned. Examples of these are shown in FIGS.

【0218】図24(A)はパーソナルコンピュータで
あり、本体2001、画像入力部2002、表示部20
03、キーボード2004等を含む。本発明を画像入力
部2002、表示部2003やその他の駆動回路に適用
することができる。
FIG. 24A shows a personal computer, which includes a main body 2001, an image input section 2002, and a display section 20.
03, a keyboard 2004 and the like. The present invention can be applied to the image input unit 2002, the display unit 2003, and other driving circuits.

【0219】図24(B)はビデオカメラであり、本体
2101、表示部2102、音声入力部2103、操作
スイッチ2104、バッテリー2105、受像部210
6等を含む。本発明を表示部2102やその他の駆動回
路に適用することができる。
FIG. 24B shows a video camera, which includes a main body 2101, a display portion 2102, an audio input portion 2103, operation switches 2104, a battery 2105, and an image receiving portion 210.
6 and so on. The present invention can be applied to the display portion 2102 and other driver circuits.

【0220】図24(C)はモバイルコンピュータ(モ
ービルコンピュータ)であり、本体2201、カメラ部
2202、受像部2203、操作スイッチ2204、表
示部2205等を含む。本発明は表示部2205やその
他の駆動回路に適用できる。
FIG. 24C shows a mobile computer (mobile computer) including a main body 2201, a camera section 2202, an image receiving section 2203, operation switches 2204, a display section 2205, and the like. The present invention can be applied to the display portion 2205 and other driving circuits.

【0221】図24(D)はゴーグル型ディスプレイで
あり、本体2301、表示部2302、アーム部230
3等を含む。本発明は表示部2302やその他の駆動回
路に適用することができる。
FIG. 24D shows a goggle type display, which comprises a main body 2301, a display portion 2302, and an arm portion 230.
3 and so on. The present invention can be applied to the display portion 2302 and other driving circuits.

【0222】図24(E)はプログラムを記録した記録
媒体(以下、記録媒体と呼ぶ)を用いるプレーヤーであ
り、本体2401、表示部2402、スピーカ部240
3、記録媒体2404、操作スイッチ2405等を含
む。なお、このプレーヤーは記録媒体としてDVD(D
igtial Versatile Disc)、CD
等を用い、音楽鑑賞や映画鑑賞やゲームやインターネッ
トを行うことができる。本発明は表示部2402やその
他の駆動回路に適用することができる。
FIG. 24E shows a player using a recording medium (hereinafter, referred to as a recording medium) on which a program is recorded, and includes a main body 2401, a display section 2402, and a speaker section 240.
3, a recording medium 2404, an operation switch 2405, and the like. This player uses a DVD (D
digital Versatile Disc), CD
And the like, it is possible to perform music appreciation, movie appreciation, games, and the Internet. The present invention can be applied to the display portion 2402 and other driving circuits.

【0223】図24(F)はデジタルカメラであり、本
体2501、表示部2502、接眼部2503、操作ス
イッチ2504、受像部(図示しない)等を含む。本願
発明を表示部2502やその他の駆動回路に適用するこ
とができる。
FIG. 24F shows a digital camera, which includes a main body 2501, a display section 2502, an eyepiece section 2503, operation switches 2504, an image receiving section (not shown), and the like. The present invention can be applied to the display portion 2502 and other driving circuits.

【0224】図25(A)は携帯電話であり、本体29
01、音声出力部2902、音声入力部2903、表示
部2904、操作スイッチ2905、アンテナ2906
等を含む。本願発明を音声出力部2902、音声入力部
2903、表示部2904やその他の駆動回路に適用す
ることができる。
FIG. 25A shows a mobile phone,
01, audio output unit 2902, audio input unit 2903, display unit 2904, operation switch 2905, antenna 2906
And so on. The present invention can be applied to the audio output unit 2902, the audio input unit 2903, the display unit 2904, and other driving circuits.

【0225】図25(B)は携帯書籍(電子書籍)であ
り、本体3001、表示部3002、3003、記憶媒
体3004、操作スイッチ3005、アンテナ3006
等を含む。本発明は表示部3002、3003やその他
の駆動回路に適用することができる。
FIG. 25B shows a portable book (electronic book), which includes a main body 3001, display portions 3002 and 3003, a storage medium 3004, operation switches 3005, and an antenna 3006.
And so on. The present invention can be applied to the display units 3002 and 3003 and other driving circuits.

【0226】図25(C)はディスプレイであり、本体
3101、支持台3102、表示部3103等を含む。
本発明は表示部3103に適用することができる。本発
明のディスプレイは特に大画面化した場合において有利
であり、対角10インチ以上(特に30インチ以上)の
ディスプレイには有利である。
FIG. 25C shows a display, which includes a main body 3101, a support 3102, a display portion 3103, and the like.
The present invention can be applied to the display portion 3103. The display of the present invention is particularly advantageous when the screen is enlarged, and is advantageous for a display having a diagonal of 10 inches or more (particularly 30 inches or more).

【0227】以上の様に、本願発明の適用範囲は極めて
広く、あらゆる分野の電子機器に適用することが可能で
ある。また、本実施例の電子機器は実施例1〜14のど
のような組み合わせからなる構成を用いても実現するこ
とができる。
As described above, the applicable range of the present invention is extremely wide, and can be applied to electronic devices in all fields. Further, the electronic apparatus of the present embodiment can be realized by using a configuration composed of any combination of the embodiments 1 to 14.

【0228】[0228]

【発明の効果】本発明により樹脂基板である素子形成基
板と樹脂基板である第2固定基板とで素子形成層(EL
素子含む)を挟んだ発光装置は、多少の応力が発生して
も破損しない柔軟性(フレキシビリティ)を有してい
る。
According to the present invention, an element forming layer (EL) is formed by an element forming substrate which is a resin substrate and a second fixed substrate which is a resin substrate.
The light-emitting device sandwiching the element (including the element) has a flexibility that it is not damaged even if some stress is generated.

【0229】また、素子形成基板の厚さが非常に薄い、
具体的には50μm〜300μm、好ましくは150μ
m〜200μmの厚さの基板を用いても、信頼性の高い
発光装置を得ることができる。
Further, the thickness of the element forming substrate is very small.
Specifically, 50 μm to 300 μm, preferably 150 μm
Even with a substrate having a thickness of m to 200 μm, a highly reliable light-emitting device can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 基板貼り合わせ工程を示す図。FIG. 1 is a view showing a substrate bonding step.

【図2】 貼り合わせた基板の状態を示す図。FIG. 2 is a diagram showing a state of a bonded substrate.

【図3】 作製工程を示す図。FIG. 3 illustrates a manufacturing process.

【図4】 pチャネル型TFTの作製工程を示す図。FIG. 4 is a diagram showing a manufacturing process of a p-channel TFT.

【図5】 nチャネル型TFTの作製工程を示す図。FIG. 5 is a diagram illustrating a manufacturing process of an n-channel TFT.

【図6】 CMOS回路を作製する工程を説明する
図。
FIG. 6 illustrates a process for manufacturing a CMOS circuit.

【図7】 CMOS回路を作製する工程を説明する
図。
FIG. 7 illustrates a process for manufacturing a CMOS circuit.

【図8】 NMOS回路の構成を示す図。FIG. 8 illustrates a structure of an NMOS circuit.

【図9】 シフトレジスタの構成を示す図。FIG. 9 illustrates a structure of a shift register.

【図10】 EL表示装置の駆動回路及び画素部の断面
構造図。
FIG. 10 is a cross-sectional structural view of a driver circuit and a pixel portion of an EL display device.

【図11】 EL表示装置の上面図及び断面図。11A and 11B are a top view and a cross-sectional view of an EL display device.

【図12】 EL表示装置の画素の上面図及び回路図。12A and 12B are a top view and a circuit diagram of a pixel in an EL display device.

【図13】 デジタル駆動のEL表示装置の回路ブロッ
ク図。
FIG. 13 is a circuit block diagram of a digitally driven EL display device.

【図14】 EL表示装置の駆動回路及び画素部の断面
構造図。
FIG. 14 is a cross-sectional structural view of a driver circuit and a pixel portion of an EL display device.

【図15】 EL表示装置の駆動回路及び画素部の断面
構造図。
FIG. 15 is a cross-sectional structural view of a driver circuit and a pixel portion of an EL display device.

【図16】 EL表示装置の駆動回路及び画素部の断面
構造図。
FIG. 16 is a cross-sectional structural view of a driving circuit and a pixel portion of an EL display device.

【図17】 ゲート側駆動回路の構成を示す図。FIG. 17 illustrates a configuration of a gate-side drive circuit.

【図18】 デコーダ入力信号のタイミングチャートを
説明する図。
FIG. 18 is a diagram illustrating a timing chart of a decoder input signal.

【図19】 ソース側駆動回路の構成を示す図。FIG. 19 is a diagram illustrating a configuration of a source side driver circuit.

【図20】 ゲート側駆動回路の構成を示す図。FIG. 20 illustrates a structure of a gate-side drive circuit.

【図21】 デコーダ入力信号のタイミングチャートを
説明する図。
FIG. 21 illustrates a timing chart of a decoder input signal.

【図22】 ソース側駆動回路の構成を示す図。FIG. 22 illustrates a configuration of a source side driver circuit.

【図23】 曲率を与えた状態を示す図。FIG. 23 is a diagram showing a state where a curvature is given.

【図24】 電子機器の一例を示す図。FIG. 24 illustrates an example of an electronic device.

【図25】 電子機器の一例を示す図。FIG. 25 illustrates an example of an electronic device.

フロントページの続き Fターム(参考) 5C094 AA31 BA03 BA27 CA19 CA24 DA06 DA14 DA15 EA04 EA07 EB02 GB10 HA05 HA06 HA08 5F048 AB03 AB04 AB10 AC02 AC04 BA14 BA16 BB01 BB04 BB06 BB09 BC03 BC05 BC06 BC16 5F110 AA30 BB02 BB04 CC02 CC08 DD01 DD02 DD15 DD17 DD30 EE02 EE04 EE06 EE09 EE14 EE23 EE28 EE43 EE44 EE45 FF02 FF28 FF30 GG01 GG02 GG13 GG25 GG32 GG35 GG42 GG43 GG44 GG45 GG47 HJ01 HJ04 HJ12 HJ13 HJ23 HL03 HL04 HM15 NN02 NN22 NN23 NN24 NN27 NN35 NN71 NN72 PP03 PP34 QQ04 QQ11 QQ16 QQ25 QQ30 Continued on front page F term (reference) 5C094 AA31 BA03 BA27 CA19 CA24 DA06 DA14 DA15 EA04 EA07 EB02 GB10 HA05 HA06 HA08 5F048 AB03 AB04 AB10 AC02 AC04 BA14 BA16 BB01 BB04 BB06 BB09 BC03 BC05 BC06 BC16 5F110 AA30 BB02 DD02 DD17 DD30 EE02 EE04 EE06 EE09 EE14 EE23 EE28 EE43 EE44 EE45 FF02 FF28 FF30 GG01 GG02 GG13 GG25 GG32 GG35 GG42 GG43 GG44 GG45 GG47 HJ01 HJ04 HJ12 HJ13 HJ23 NN03 NN03 NN03 NN03 NN03 NN03 NN03 NN03 NN03 NN04

Claims (13)

【特許請求の範囲】[Claims] 【請求項1】第1固定基板と素子形成基板とを該素子形
成基板に設けられた第1接着層で貼り合わせ、該素子形
成基板を貼り合わせた後に絶縁膜を形成し、該絶縁膜の
上に発光素子を形成し、該発光素子の上に第2接着層で
第2固定基板を貼り合わせた後、レーザー光の照射によ
り前記第1接着層を除去して前記第1固定基板を分離す
ることを特徴とする半導体装置の作製方法。
A first fixing substrate and an element forming substrate are bonded to each other with a first adhesive layer provided on the element forming substrate, and an insulating film is formed after the element forming substrate is bonded; A light emitting element is formed on the light emitting element, and a second fixed substrate is bonded on the light emitting element with a second adhesive layer. Then, the first adhesive layer is removed by irradiating a laser beam to separate the first fixed substrate. A method for manufacturing a semiconductor device.
【請求項2】第1固定基板と素子形成基板とを前記固定
基板に設けられた第1接着層で貼り合わせ、該素子形成
基板を貼り合わせた後に絶縁膜を形成し、該絶縁膜の上
に発光素子を形成し、該発光素子の上に第2接着層で第
2固定基板を貼り合わせた後、レーザー光の照射により
前記第1接着層を除去して前記第1固定基板を分離する
ことを特徴とする半導体装置の作製方法。
2. A method according to claim 1, wherein the first fixed substrate and the element forming substrate are bonded to each other with a first adhesive layer provided on the fixed substrate, and an insulating film is formed after bonding the element forming substrate. After a light emitting element is formed on the light emitting element and a second fixed substrate is bonded on the light emitting element with a second adhesive layer, the first adhesive layer is removed by irradiating a laser beam to separate the first fixed substrate. A method for manufacturing a semiconductor device, comprising:
【請求項3】請求項1または請求項2において、前記素
子形成基板及び前記第2固定基板は有機樹脂からなる基
板であることを特徴とする半導体装置の作製方法。
3. The method for manufacturing a semiconductor device according to claim 1, wherein the element forming substrate and the second fixed substrate are substrates made of an organic resin.
【請求項4】請求項1乃至3のいずれか一において、前
記素子形成基板と第1接着層の間には、非晶質シリコン
薄膜を形成することを特徴とする半導体装置の作製方
法。
4. The method for manufacturing a semiconductor device according to claim 1, wherein an amorphous silicon thin film is formed between the element forming substrate and the first adhesive layer.
【請求項5】請求項1乃至4のいずれか一において、前
記素子形成基板と第1接着層の間には、ダイヤモンド状
炭素薄膜を形成することを特徴とする半導体装置の作製
方法。
5. The method for manufacturing a semiconductor device according to claim 1, wherein a diamond-like carbon thin film is formed between the element forming substrate and the first adhesive layer.
【請求項6】請求項1乃至5のいずれか一において、前
記第1接着層は、有色であることを特徴とする半導体装
置の作製方法。
6. The method for manufacturing a semiconductor device according to claim 1, wherein the first adhesive layer is colored.
【請求項7】請求項1乃至6のいずれか一において、前
記第1接着層は、黒色であることを特徴とする半導体装
置の作製方法。
7. The method for manufacturing a semiconductor device according to claim 1, wherein the first adhesive layer is black.
【請求項8】請求項1乃至7のいずれか一において、前
記第1固定基板は透光性を有する絶縁性基板であること
を特徴とする半導体装置の作製方法。
8. The method for manufacturing a semiconductor device according to claim 1, wherein the first fixed substrate is an insulating substrate having a light-transmitting property.
【請求項9】請求項1乃至8のいずれか一において、前
記レーザー光は、パルス発振型または連続発光型のエキ
シマレーザーや、YAGレーザーや、YVO4レーザー
であることを特徴とする半導体装置の作製方法。
9. The semiconductor device according to claim 1, wherein the laser beam is a pulse oscillation type or continuous emission type excimer laser, a YAG laser, or a YVO 4 laser. Production method.
【請求項10】請求項1乃至8のいずれか一において、
前記レーザー光は、YAGレーザーの基本波、第2高調
波、または第3高調波であることを特徴とする半導体装
置の作製方法。
10. The method according to claim 1, wherein
The method for manufacturing a semiconductor device, wherein the laser light is a fundamental wave, a second harmonic, or a third harmonic of a YAG laser.
【請求項11】請求項1乃至10のいずれか一におい
て、前記レーザー光の照射は、線状ビームを形成して走
査させて照射することを特徴とする半導体装置の作製方
法。
11. The method for manufacturing a semiconductor device according to claim 1, wherein the irradiation with the laser light is performed by forming a linear beam and scanning the laser beam.
【請求項12】請求項1乃至11のいずれか一におい
て、前記レーザー光の照射は、前記第1固定基板の裏面
側から前記第1固定基板を通過させて、前記第1固定基
板の表面側に設けられた前記第1接着層に前記レーザー
光を照射することを特徴とする半導体装置の作製方法。
12. The method according to claim 1, wherein the irradiation of the laser beam is performed by passing the first fixed substrate from the back side of the first fixed substrate to the front side of the first fixed substrate. Irradiating the laser beam to the first adhesive layer provided in the semiconductor device.
【請求項13】請求項1乃至12のいずれか一に記載さ
れた半導体装置とは、ビデオカメラ、デジタルカメラ、
ゴーグル型ディスプレイ、カーナビゲーション、パーソ
ナルコンピュータ、携帯情報端末であることを特徴とす
る半導体装置の作製方法。
13. The semiconductor device according to claim 1, wherein the semiconductor device is a video camera, a digital camera,
A method for manufacturing a semiconductor device, which is a goggle-type display, a car navigation system, a personal computer, or a personal digital assistant.
JP2000216690A 2000-07-17 2000-07-17 Method for manufacturing semiconductor device Expired - Fee Related JP4869471B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000216690A JP4869471B2 (en) 2000-07-17 2000-07-17 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000216690A JP4869471B2 (en) 2000-07-17 2000-07-17 Method for manufacturing semiconductor device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2009181192A Division JP5147794B2 (en) 2009-08-04 2009-08-04 Display device manufacturing method and electronic book manufacturing method

Publications (3)

Publication Number Publication Date
JP2002033464A true JP2002033464A (en) 2002-01-31
JP2002033464A5 JP2002033464A5 (en) 2007-07-26
JP4869471B2 JP4869471B2 (en) 2012-02-08

Family

ID=18711918

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000216690A Expired - Fee Related JP4869471B2 (en) 2000-07-17 2000-07-17 Method for manufacturing semiconductor device

Country Status (1)

Country Link
JP (1) JP4869471B2 (en)

Cited By (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002031818A (en) * 2000-07-17 2002-01-31 Semiconductor Energy Lab Co Ltd Method for manufacturing semiconductor device
JP2004214281A (en) * 2002-12-27 2004-07-29 Semiconductor Energy Lab Co Ltd Semiconductor device, method of manufacturing the same, peeling method, and transfer method
WO2004064018A1 (en) * 2003-01-15 2004-07-29 Semiconductor Energy Laboratory Co., Ltd. Separating method and method for manufacturing display device using the separating method
JP2005134542A (en) * 2003-10-29 2005-05-26 Seiko Epson Corp Substrate for electrooptical device, its manufacturing method and electrooptical device
JP2005308975A (en) * 2004-04-20 2005-11-04 Nippon Electric Glass Co Ltd Display substrate
JP2006237634A (en) * 2006-04-21 2006-09-07 Semiconductor Energy Lab Co Ltd Peeling method
JP2007251080A (en) * 2006-03-20 2007-09-27 Fujifilm Corp Fixing method for plastic substrate, circuit substrate, and manufacturing method therefor
JP2007288148A (en) * 2006-03-22 2007-11-01 Nippon Denki Kagaku Co Ltd Transferring method of thin film element, transfer object, transfer product, circuit board, and display
JP2007286600A (en) * 2006-03-22 2007-11-01 Nippon Denki Kagaku Co Ltd Transfer method of thin-film element, transfer body, transferred product, circuit board, and display apparatus
WO2008020566A1 (en) * 2006-08-16 2008-02-21 Hitachi, Ltd. Semiconductor device, semiconductor device manufacturing method and display device
JP2008211191A (en) * 2007-02-02 2008-09-11 Semiconductor Energy Lab Co Ltd Method for manufacturing semiconductor device
JP2008243840A (en) * 2007-03-23 2008-10-09 Nippon Denki Kagaku Co Ltd Transfer method of thin-film element
JP2009271236A (en) * 2008-05-02 2009-11-19 Rohm Co Ltd Method of manufacturing organic semiconductor device, and element substrate
US7820495B2 (en) 2005-06-30 2010-10-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2010256930A (en) * 2010-07-22 2010-11-11 Nippon Electric Glass Co Ltd Display substrate
KR101005569B1 (en) 2002-12-27 2011-01-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 A method for manufacturing a semiconductor device
US7923348B2 (en) 2002-10-30 2011-04-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101028394B1 (en) 2002-12-27 2011-04-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 A method for manufacturing a semiconductor device, a method for manufacturing a photoelectric transducer, a method for manufacturing a light emitting device, a method for manufacturing a sensor, and a method for manufacturing a display unit in an electronic book reader
US7972910B2 (en) 2005-06-03 2011-07-05 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of integrated circuit device including thin film transistor
JP2011142328A (en) * 2002-11-01 2011-07-21 Semiconductor Energy Lab Co Ltd Semiconductor device
US8199269B2 (en) 2007-07-11 2012-06-12 Hitachi Displays, Ltd. Method for manufacturing thin film transistors
US8259280B2 (en) 2008-07-29 2012-09-04 Hitachi Displays, Ltd. Image display device and manufacturing method thereof
JP2012195591A (en) * 2012-04-16 2012-10-11 Semiconductor Energy Lab Co Ltd Light-emitting device
JP2013080857A (en) * 2011-10-05 2013-05-02 Dainippon Printing Co Ltd Method for manufacturing device with solid-state component
JP2013175285A (en) * 2012-02-23 2013-09-05 Semiconductor Energy Lab Co Ltd Light-emitting device manufacturing method
WO2014073191A1 (en) * 2012-11-07 2014-05-15 富士フイルム株式会社 Electronic device manufacturing method and laminated body used in electronic device manufacturing method
US9437831B2 (en) 2013-12-02 2016-09-06 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP2017028301A (en) * 2006-03-03 2017-02-02 株式会社半導体エネルギー研究所 Peeling method
JP2017037322A (en) * 2016-09-29 2017-02-16 株式会社半導体エネルギー研究所 Light-emitting device
JP2017108053A (en) * 2015-12-11 2017-06-15 株式会社Screenホールディングス Method of manufacturing electronic device and laminate
JP2017157668A (en) * 2016-03-01 2017-09-07 株式会社ディスコ Wafer processing method
US9910305B2 (en) 2015-04-30 2018-03-06 Samsung Display Co., Ltd. Method for manufacturing a liquid crystal display by applying a laser to remove at least a portion of a polymer thin film layer and a substrate
WO2018179332A1 (en) * 2017-03-31 2018-10-04 シャープ株式会社 Display device, display device manufacturing method, and display device manufacturing apparatus
CN109920328A (en) * 2017-12-13 2019-06-21 三星显示有限公司 Display equipment and the method done over again to display equipment
WO2019157722A1 (en) * 2018-02-14 2019-08-22 深圳市柔宇科技有限公司 Flexible electronic device and flexible substrate thereof
JP2019149428A (en) * 2018-02-26 2019-09-05 株式会社カネカ Support substrate for forming flexible substrate, regeneration process thereof, and manufacturing method of flexible substrate
CN110783253A (en) * 2019-10-31 2020-02-11 京东方科技集团股份有限公司 Manufacturing method of display substrate, display substrate and display device
JP2020038981A (en) * 2014-05-29 2020-03-12 株式会社半導体エネルギー研究所 Semiconductor device
US10861917B2 (en) 2015-12-28 2020-12-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a flexible device having transistors

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63107073A (en) * 1986-06-26 1988-05-12 Matsushita Electric Ind Co Ltd Manufacture of thin film solar cell
JPH1126733A (en) * 1997-07-03 1999-01-29 Seiko Epson Corp Transfer method of thin film device, thin film device, thin film integrated circuit device, active matrix substrate, liquid crystal display and electronic equipment
JP2000196243A (en) * 1998-12-28 2000-07-14 Fujitsu Ltd Manufacture of flexible multilayer circuit board
JP2000243943A (en) * 1999-02-23 2000-09-08 Seiko Epson Corp Manufacture of semiconductor device
JP2001267578A (en) * 2000-03-17 2001-09-28 Sony Corp Thin-film semiconductor device, and method for manufacturing the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63107073A (en) * 1986-06-26 1988-05-12 Matsushita Electric Ind Co Ltd Manufacture of thin film solar cell
JPH1126733A (en) * 1997-07-03 1999-01-29 Seiko Epson Corp Transfer method of thin film device, thin film device, thin film integrated circuit device, active matrix substrate, liquid crystal display and electronic equipment
JP2000196243A (en) * 1998-12-28 2000-07-14 Fujitsu Ltd Manufacture of flexible multilayer circuit board
JP2000243943A (en) * 1999-02-23 2000-09-08 Seiko Epson Corp Manufacture of semiconductor device
JP2001267578A (en) * 2000-03-17 2001-09-28 Sony Corp Thin-film semiconductor device, and method for manufacturing the same

Cited By (94)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4727024B2 (en) * 2000-07-17 2011-07-20 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device
JP2002031818A (en) * 2000-07-17 2002-01-31 Semiconductor Energy Lab Co Ltd Method for manufacturing semiconductor device
US8415679B2 (en) 2002-10-30 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9508620B2 (en) 2002-10-30 2016-11-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9224667B2 (en) 2002-10-30 2015-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7923348B2 (en) 2002-10-30 2011-04-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8173520B2 (en) 2002-10-30 2012-05-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8012854B2 (en) 2002-10-30 2011-09-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9929190B2 (en) 2002-10-30 2018-03-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2011124590A (en) * 2002-10-30 2011-06-23 Semiconductor Energy Lab Co Ltd Method of manufacturing light emitting device
JP4693411B2 (en) * 2002-10-30 2011-06-01 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device
US9263617B2 (en) 2002-11-01 2016-02-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2011142328A (en) * 2002-11-01 2011-07-21 Semiconductor Energy Lab Co Ltd Semiconductor device
US10038012B2 (en) 2002-12-27 2018-07-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof, delamination method, and transferring method
US9269817B2 (en) 2002-12-27 2016-02-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof, delamination method, and transferring method
US7723209B2 (en) 2002-12-27 2010-05-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof, delamination method, and transferring method
US8247246B2 (en) 2002-12-27 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof, delamination method, and transferring method
US8691604B2 (en) 2002-12-27 2014-04-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof, delamination method, and transferring method
KR101088104B1 (en) * 2002-12-27 2011-11-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Method for manufacturing a semiconductor device
US9543337B2 (en) 2002-12-27 2017-01-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof, delamination method, and transferring method
KR101005569B1 (en) 2002-12-27 2011-01-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 A method for manufacturing a semiconductor device
JP2004214281A (en) * 2002-12-27 2004-07-29 Semiconductor Energy Lab Co Ltd Semiconductor device, method of manufacturing the same, peeling method, and transfer method
KR101028394B1 (en) 2002-12-27 2011-04-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 A method for manufacturing a semiconductor device, a method for manufacturing a photoelectric transducer, a method for manufacturing a light emitting device, a method for manufacturing a sensor, and a method for manufacturing a display unit in an electronic book reader
JP2010266873A (en) * 2003-01-15 2010-11-25 Semiconductor Energy Lab Co Ltd Method of manufacturing light emitting device
US9299879B2 (en) 2003-01-15 2016-03-29 Semiconductor Energy Laboratory Co., Ltd. Peeling method and method for manufacturing display device using the peeling method
KR101033797B1 (en) * 2003-01-15 2011-05-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Separating method and method for manufacturing display device using the separating method
US8508682B2 (en) 2003-01-15 2013-08-13 Semiconductor Energy Laboratory Co., Ltd. Peeling method and method for manufacturing display device using the peeling method
US8830413B2 (en) 2003-01-15 2014-09-09 Semiconductor Energy Laboratory Co., Ltd. Peeling method and method for manufacturing display device using the peeling method
US7245331B2 (en) 2003-01-15 2007-07-17 Semiconductor Energy Laboratory Co., Ltd. Peeling method and method for manufacturing display device using the peeling method
JP4637970B2 (en) * 2003-01-15 2011-02-23 株式会社半導体エネルギー研究所 Method for manufacturing light emitting device
US8228454B2 (en) 2003-01-15 2012-07-24 Semiconductor Energy Laboratory Co., Ltd. Peeling method and method for manufacturing display device using the peeling method
CN102290422A (en) * 2003-01-15 2011-12-21 株式会社半导体能源研究所 Peeling method and method for manufacturing display device using the peeling method
US9013650B2 (en) 2003-01-15 2015-04-21 Semiconductor Energy Laboratory Co., Ltd. Peeling method and method for manufacturing display device using the peeling method
WO2004064018A1 (en) * 2003-01-15 2004-07-29 Semiconductor Energy Laboratory Co., Ltd. Separating method and method for manufacturing display device using the separating method
US7714950B2 (en) 2003-01-15 2010-05-11 Semiconductor Energy Laboratory Co., Ltd Peeling method and method for manufacturing display device using the peeling method
JP2005134542A (en) * 2003-10-29 2005-05-26 Seiko Epson Corp Substrate for electrooptical device, its manufacturing method and electrooptical device
JP4529414B2 (en) * 2003-10-29 2010-08-25 セイコーエプソン株式会社 Method for manufacturing substrate for electro-optical device
JP2005308975A (en) * 2004-04-20 2005-11-04 Nippon Electric Glass Co Ltd Display substrate
US7972910B2 (en) 2005-06-03 2011-07-05 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of integrated circuit device including thin film transistor
US8492246B2 (en) 2005-06-03 2013-07-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing integrated circuit device
US7820495B2 (en) 2005-06-30 2010-10-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8361845B2 (en) 2005-06-30 2013-01-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US10229940B2 (en) 2006-03-03 2019-03-12 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2017028301A (en) * 2006-03-03 2017-02-02 株式会社半導体エネルギー研究所 Peeling method
US9793150B2 (en) 2006-03-03 2017-10-17 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2007251080A (en) * 2006-03-20 2007-09-27 Fujifilm Corp Fixing method for plastic substrate, circuit substrate, and manufacturing method therefor
JP2007288148A (en) * 2006-03-22 2007-11-01 Nippon Denki Kagaku Co Ltd Transferring method of thin film element, transfer object, transfer product, circuit board, and display
JP2007286600A (en) * 2006-03-22 2007-11-01 Nippon Denki Kagaku Co Ltd Transfer method of thin-film element, transfer body, transferred product, circuit board, and display apparatus
JP4610515B2 (en) * 2006-04-21 2011-01-12 株式会社半導体エネルギー研究所 Peeling method
JP2006237634A (en) * 2006-04-21 2006-09-07 Semiconductor Energy Lab Co Ltd Peeling method
WO2008020566A1 (en) * 2006-08-16 2008-02-21 Hitachi, Ltd. Semiconductor device, semiconductor device manufacturing method and display device
JP2008211191A (en) * 2007-02-02 2008-09-11 Semiconductor Energy Lab Co Ltd Method for manufacturing semiconductor device
US9184221B2 (en) 2007-02-02 2015-11-10 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
US8994060B2 (en) 2007-02-02 2015-03-31 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
JP2008243840A (en) * 2007-03-23 2008-10-09 Nippon Denki Kagaku Co Ltd Transfer method of thin-film element
US8199269B2 (en) 2007-07-11 2012-06-12 Hitachi Displays, Ltd. Method for manufacturing thin film transistors
JP2009271236A (en) * 2008-05-02 2009-11-19 Rohm Co Ltd Method of manufacturing organic semiconductor device, and element substrate
US8259280B2 (en) 2008-07-29 2012-09-04 Hitachi Displays, Ltd. Image display device and manufacturing method thereof
JP2010256930A (en) * 2010-07-22 2010-11-11 Nippon Electric Glass Co Ltd Display substrate
JP2013080857A (en) * 2011-10-05 2013-05-02 Dainippon Printing Co Ltd Method for manufacturing device with solid-state component
JP2013175285A (en) * 2012-02-23 2013-09-05 Semiconductor Energy Lab Co Ltd Light-emitting device manufacturing method
JP2012195591A (en) * 2012-04-16 2012-10-11 Semiconductor Energy Lab Co Ltd Light-emitting device
WO2014073191A1 (en) * 2012-11-07 2014-05-15 富士フイルム株式会社 Electronic device manufacturing method and laminated body used in electronic device manufacturing method
US11672148B2 (en) 2013-12-02 2023-06-06 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP2016184166A (en) * 2013-12-02 2016-10-20 株式会社半導体エネルギー研究所 Method for manufacturing display device
TWI589047B (en) * 2013-12-02 2017-06-21 半導體能源研究所股份有限公司 Display device and method for manufacturing the same
US12048207B2 (en) 2013-12-02 2024-07-23 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US9559317B2 (en) 2013-12-02 2017-01-31 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US10872947B2 (en) 2013-12-02 2020-12-22 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US9559316B2 (en) 2013-12-02 2017-01-31 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US10854697B2 (en) 2013-12-02 2020-12-01 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US9437831B2 (en) 2013-12-02 2016-09-06 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US10763322B2 (en) 2013-12-02 2020-09-01 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US10312315B2 (en) 2013-12-02 2019-06-04 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US11004925B2 (en) 2013-12-02 2021-05-11 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US10355067B2 (en) 2013-12-02 2019-07-16 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US10879331B2 (en) 2013-12-02 2020-12-29 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP2020038981A (en) * 2014-05-29 2020-03-12 株式会社半導体エネルギー研究所 Semiconductor device
US9910305B2 (en) 2015-04-30 2018-03-06 Samsung Display Co., Ltd. Method for manufacturing a liquid crystal display by applying a laser to remove at least a portion of a polymer thin film layer and a substrate
JP2017108053A (en) * 2015-12-11 2017-06-15 株式会社Screenホールディングス Method of manufacturing electronic device and laminate
US10861917B2 (en) 2015-12-28 2020-12-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a flexible device having transistors
JP2017157668A (en) * 2016-03-01 2017-09-07 株式会社ディスコ Wafer processing method
JP2017037322A (en) * 2016-09-29 2017-02-16 株式会社半導体エネルギー研究所 Light-emitting device
JPWO2018179332A1 (en) * 2017-03-31 2020-02-06 シャープ株式会社 Display device, display device manufacturing method, and display device manufacturing apparatus
US10553822B2 (en) 2017-03-31 2020-02-04 Sharp Kabushiki Kaisha Display device, display device production method, and display device production device
CN110506306A (en) * 2017-03-31 2019-11-26 夏普株式会社 Display device, the manufacturing method of display device, display device producing device
WO2018179332A1 (en) * 2017-03-31 2018-10-04 シャープ株式会社 Display device, display device manufacturing method, and display device manufacturing apparatus
CN110506306B (en) * 2017-03-31 2021-07-13 夏普株式会社 Display device, method of manufacturing display device, and apparatus for manufacturing display device
CN109920328B (en) * 2017-12-13 2022-10-21 三星显示有限公司 Display device and method for reworking display device
CN109920328A (en) * 2017-12-13 2019-06-21 三星显示有限公司 Display equipment and the method done over again to display equipment
WO2019157722A1 (en) * 2018-02-14 2019-08-22 深圳市柔宇科技有限公司 Flexible electronic device and flexible substrate thereof
JP7097717B2 (en) 2018-02-26 2022-07-08 株式会社カネカ A support substrate for forming a flexible substrate, a method for regenerating the support substrate, and a method for manufacturing the flexible substrate.
JP2019149428A (en) * 2018-02-26 2019-09-05 株式会社カネカ Support substrate for forming flexible substrate, regeneration process thereof, and manufacturing method of flexible substrate
CN110783253A (en) * 2019-10-31 2020-02-11 京东方科技集团股份有限公司 Manufacturing method of display substrate, display substrate and display device

Also Published As

Publication number Publication date
JP4869471B2 (en) 2012-02-08

Similar Documents

Publication Publication Date Title
JP4869471B2 (en) Method for manufacturing semiconductor device
JP4727024B2 (en) Method for manufacturing semiconductor device
US7534700B2 (en) Method of fabricating a semiconductor device having a film in contact with a debonded layer
JP5147794B2 (en) Display device manufacturing method and electronic book manufacturing method
US6720577B2 (en) Semiconductor device and method of manufacturing the same
JP5292217B2 (en) Method for manufacturing semiconductor device and method for manufacturing electronic book
US20070111411A1 (en) Thin film transistor substrate and manufacturing method for the same
JP2001305584A (en) Semiconductor device and its manufacturing method
JP4236716B2 (en) Semiconductor device
JP5764616B2 (en) Method for manufacturing semiconductor device
JP6100950B2 (en) Method for manufacturing semiconductor device
JPH11112001A (en) Semiconductor device and manufacture therefor
JP6395786B2 (en) Manufacturing method of electronic equipment
JP6085015B2 (en) Method for manufacturing display device
JP5955914B2 (en) Method for manufacturing light emitting device
JP6378372B2 (en) Method for manufacturing semiconductor device
JP6280969B2 (en) Method for manufacturing semiconductor device
JP6457615B2 (en) Method for manufacturing light emitting device
JP6166761B2 (en) Method for manufacturing semiconductor device
JP2020074368A (en) Method for manufacturing semiconductor device
JP2014211638A (en) Method for manufacturing semiconductor device
JP2018142721A (en) Method for manufacturing semiconductor device
JP5608694B2 (en) Method for manufacturing semiconductor device
JP2020079944A (en) Method for manufacturing electronic apparatus
JP2013051430A (en) Method for manufacturing device

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070613

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070613

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110426

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110428

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111115

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111116

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141125

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141125

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees