[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

DE1537413C - Circuit arrangement for controlling a shift register - Google Patents

Circuit arrangement for controlling a shift register

Info

Publication number
DE1537413C
DE1537413C DE1537413C DE 1537413 C DE1537413 C DE 1537413C DE 1537413 C DE1537413 C DE 1537413C
Authority
DE
Germany
Prior art keywords
control
circuit
circuit arrangement
arrangement according
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
Other languages
German (de)
Inventor
Hasso Dipl Ing 8000 München Steigenberger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Publication date

Links

Description

1 21 2

Die Erfindung betrifft eine Schaltungsanordnung vorbereitenden Steuerimpulsen steuerbarer TransistorThe invention relates to a circuit arrangement of a controllable transistor for preparing control pulses

zur Steuerung eines mehrstufigen, aus bistabilen Kipp- kollektorseitig sowohl mit einer dem Ausgang derto control a multi-stage, from bistable tilting collector side both with one of the output of the

stufen aufgebauten Schieberegisters. Steuerschaltung zugeordneten und in Sperrichtungstages constructed shift register. Control circuit assigned and in the blocking direction

Es ist bekannt, Schieberegister aus einer Anzahl vorgespannten Diode als auch mit einem an denIt is known to have a number of biased diode shift registers as well as having one connected to the

bistabiler Kippstufen aufzubauen, von denen jede 5 Takteingang angeschalteten Kondensator verbundenbuild bistable multivibrators, each of which has 5 clock input connected to connected capacitor

entsprechend ihrer Lage die Steuergatter der nachfol- ist, dessen Ladestromkreis im Falle eines die Sper-according to their position, the control gate is the following, whose charging circuit in the event of the blocking

genden Kippstufe vorbereitet. Die in den Kippstufen rung vorbereitenden Steuerimpulses über einenprepared for the tilting stage. The preparatory control impulses in the flip-flops via a

gespeicherte Information wird durch Taktimpulse, Widerstand, im Falle eines die Durchlässigkeit vor-Stored information is provided by clock pulses, resistance, in the case of permeability

die über eine für alle Stufen gemeinsame Taktver- bereitenden Steuerimpulses über den dann leitendenvia a control pulse that is common for all stages via the then conductive

sorgungsleitung den Steuergattern aller Kippstufen io Transistor verläuft, und daß der über den Transistorsupply line the control gates of all flip-flops io transistor runs, and that the transistor

zugeführt werden, je Taktimpuls um eine Stufe wei- verlaufende Ladestromkreis derart dimensioniert ist,are supplied, for each clock pulse the charging circuit running one step is dimensioned in such a way that

tergeschoben. Daneben ist es oftmals auch erforder- daß bei Eintreffen eines Taktimpulses die Sperrspan-pushed down. In addition, it is often necessary that when a clock pulse arrives, the blocking voltage

lich, die Fortschaltung der gespeicherten Information - nung der Diode überschritten ist.Lich, the progression of the stored information - voltage of the diode has been exceeded.

im Schieberegister unterbrechen oder eine Rückstel- Die erfindungsgemäße Anordnung ist sowohl alsinterrupt in the shift register or a reset. The arrangement according to the invention is both as

lung einzelner oder mehrerer Stufen des Schiebe- 15 Schiebetaktgatter als aber auch mit einer geringendevelopment of one or more stages of the sliding 15 sliding clock gate as well as a small one

registers durchführen zu können. Zur Lösung solcher erfindungsgemäßen Abänderung als Rückstellgatter .to be able to carry out registers. To solve such modification according to the invention as a reset gate.

Aufgaben sind bereits Schaltungsanordnungen be- verwendbar. ·Circuit arrangements can already be used for tasks. ·

kannt. So wird beispielsweise bei der Verwendung Einzelheiten der Erfindung sowie die Wirkungs-knows. For example, when using details of the invention and the effect

eines Schieberegisters als Sendeverteiler nach jedem weise einer erfindungsgemäßen Schaltungsanordnunga shift register as a transmission distributor according to a circuit arrangement according to the invention

Zyklus des Sendeverteilers der Schiebetakt für einen 20 werden im folgenden an Hand der Fig. 1 und 2 er-The cycle of the transmission distributor of the shift clock for a 20 are shown below with reference to FIGS. 1 and 2.

Taktimpuls unterbrochen und alle Stufen des läutert. Dabei ist in der F i g. 1 die erfindungsgemäßeClock pulse interrupted and all stages of the purifies. It is in FIG. 1 the invention

Schieberegisters bis auf eine durch einen einzelnen Schaltungsanordnung als Schiebetaktgatter und in der /Shift register except for one by a single circuit arrangement as a shift clock gate and in the /

Taktimpuls auf der Rückstelleitung in Ruhelage ge- F i g. 2 als Rückstellgatter beschrieben. *■Clock pulse on the reset line in the rest position. F i g. 2 described as a reset gate. * ■

bracht. Dabei werden Schiebetaktimpuls und Rück- Die in der F i g. 1 dargestellte, als Schiebetakt-brings. The shift clock pulse and reverse die in FIG. 1 shown as a shift clock

stellimpuls vom selben Taktgenerator erzeugt. 25 gatter verwendbare Steuerschaltung St weist einen er-control pulse generated by the same clock generator. 25 gate usable control circuit St has a

Ebenso ist es bekannt, zur Durchschaltung eines sten Eingang £ auf, an den die von einem nicht im Taktes an ein Schieberegister einen Transistor einzu- einzeihen dargestellten Taktgeber TG erzeugten Taktsetzen, dessen Leitfähigkeit mittels besonderer Im- impulse gelangen. Die zur Steuerung der Steuerschalpulse indirekt gesteuert wird. , tung vorhandenen Eingänge sind mit 51, S2...Sn It is also known to switch through a first input, to which the clock generator TG generated by a clock generator TG which is not shown to be clocked in to a shift register and whose conductivity is passed by means of special impulses. Which is indirectly controlled to control the control pulse pulses. , tion existing inputs are with 51, S2 ... Sn

Auch der im folgenden beschriebenen Erfindung 30 bezeichnet. Die zu steuernden Stufen eines ebenfalls liegt die Aufgabe zugrunde, eine Anordnung zur nicht im einzelnen dargestellten Schieberegisters SR Steuerung einzelner oder mehrerer Stufen eines aus sind an die mit Al, Al... Am bezeichneten Ausbistabilen Kippstufen bestehenden Schieberegisters zu gänge anschaltbar. Die Anschaltung kann derart erschaffen. In besonders vorteilhafter Weise wird durch folgen, daß beispielsweise jede der zu steuernden die Erfindung das Problem gelöst, das sich bei der 35 Stufen mit jeweils einem Ausgang verbunden ist oder Verwendung solcher Schieberegister als Sende- oder daß mehrere Stufen nur mit einem Ausgang verbun-Empfangsverteiler in Fernmelde-, insbesondere Fern- den sind. Selbstverständlich sind auch andere Anschreibanlagen ergibt. Bekanntlich werden zur schaltmöglichk'eiten denkbar. . Steuerung von Schieberegistern in solchen Anlagen Die Steuerschaltung, selbst enthält einen Tran-Schiebetaktgatter und Rückstellgatter verwendet. 40 sistor T, dessen Basis an einem mit B bezeichneten Beide Gatter werden dabei von der letzten Stufe des Teilerpunkt einer aus den Widerständen R1, R2 und Schieberegisters derart gesteuert, daß beim Umschal- A3 bestehenden Spannungsteilerschaltung angeschalten dieser Stufe in die Arbeitslage das Schiebetakt- tet ist. Emitterseitig ist dieser Transistor an 0 Volt / gatter gesperrt und das Rückstellgatter vorbereitet ist. geschaltet, während er kollektorseitig über eine Diode ν Beim Umschalten der letzten Stufe in die Ruhelage 45 D 2 und einen Widerstand R 4 an den negativen Pol wird das Schiebetaktgatter vorbereitet und das Rück- — U einer Betriebsspannungsquelle geschaltet ist. Die stellgatter gesperrt. Das Sperren der Gatter ist also Steuereingänge sind über entkoppelnde Dioden D11, nur vom Umschalten der letzten Kippstufen abhängig. D12.. .DIn an einen mit A bezeichneten zweiten Da jedoch unterschiedliche Schaltzeiten der Kipp- Teilerpunkt der Spannungsteilerschaltung angeschalstufen in Betracht gezogen werden müssen, ist es 5° tet. Weiterhin enthält die Steuerschaltung einen mit denkbar, daß zu diesem Zeitpunkt die anderen Kipp- Cl bezeichneten Kondensator, der in der Eingangsstufen des Schieberegisters noch nicht geschaltet leitung für die Taktimpulse liegt. Jede der zu den haben. Der die letzte Kippstufe schaltende Steuer- Ausgängen führenden .Ausgangsleitungen enthält impuls muß deshalb noch in seiner vollen Länge eine mit D 31, D 32 ... D 3m bezeichnete Diode, die durch das Schiebetaktgatter gelangen. Ebenso darf 55 jeweils über einen Widerstand R51.. .RSm an der zur Umschaltung der letzten Kippstufe dienende 0 Volt liegt. Es ist ein besonderer Vorteil der erfin-Tuktimpuls noch nicht durch das Schicbetakt- bzw. dungsgemäßen Steuerschaltung, daß einerseits die Rückstellgatter gelangen, sondern erst der diesem Steuerung über mehrere untereinander entkoppelte Impuls folgende Taktimpuls. Aus diesem Grunde er- und gleichberechtigte Steuereingänge möglich ist und gibt sich die Forderung, daß sowohl das Vorbereiten 60 daß andererseits über die untereinander entkoppelals auch das Sperren des Schiebetakt- bzw. Rückstell- ten Ausgänge jeweils mehrere Kippstufen gleichzeitig giitters etwas verzögert gegenüber dem Schalten der steuerbar sind. . diese Gatter steuernden Kippstufe erfolgt. Die sperrende oder durchlässige Wirkung für dieThe invention 30 described below is also designated. The individual to be controlled levels of a likewise the task is based on an arrangement for the not shown in detail the shift register SR control or multiple stages of a are connectable to the with Al, Al ... Am designated Ausbistabilen multivibrators existing shift register to sunsets. The connection can create such. In a particularly advantageous manner, it follows that, for example, each of the to be controlled the invention solves the problem that is connected to one output in the 35 stages or the use of such shift registers as transmission or that several stages are connected to only one output-reception distributor in telecommunication, especially remote. Of course, other marking systems are also available. It is well known that switching options are conceivable. . Control of shift registers in such systems The control circuit itself contains a tran shift clock gate and reset gate is used. 40 sistor T, the base of which is at a designated B. Both gates are controlled by the last stage of the divider point of the resistors R1, R2 and shift register in such a way that when switching A3 the voltage divider circuit is switched on, this stage is switched to the working position, the shift clock is. On the emitter side, this transistor is blocked at 0 volts / gate and the reset gate is prepared. switched, while on the collector side via a diode ν When switching the last stage to the rest position 45 D 2 and a resistor R 4 to the negative pole, the shift clock gate is prepared and the reverse - U of an operating voltage source is switched. The gate is locked. The blocking of the gates is so control inputs are only dependent on the switching of the last flip-flops via decoupling diodes D 11. D12 .. .DIn to a second marked with A However, since different switching times of the breakover divider point of the voltage divider circuit connected must be taken into account, it is 5 ° tet. Furthermore, the control circuit contains a conceivable that at this point in time the other Kipp-Cl designated capacitor, which is in the input stages of the shift register not yet switched line for the clock pulses. Each of the to have. The output lines leading the last flip-flop switching control outputs contain impuls must therefore still have a diode labeled D 31, D 32 ... D 3m in its full length, which pass through the shift clock gate. Likewise, 55 may be connected via a resistor R 51 .. .RSm to the 0 volt used to switch over the last flip-flop. It is a particular advantage of the invention-Tuktimpuls not yet through the Schicbetakt- or appropriate control circuit that on the one hand the reset gates arrive, but only the clock pulse following this control via several mutually decoupled pulses. For this reason, equal and equal control inputs are possible and there is a requirement that both the preparation 60, on the other hand, via the mutually decoupled and the blocking of the shift clock or reset outputs, each time several flip-flops at the same time are somewhat delayed compared to the switching of the are controllable. . this gate controlling flip-flop takes place. The blocking or permeable effect for the

Die durch die Erfindung vorgeschlagene Schal- Taktimpulse wird durch den gesperrten oder leitentungsanordnung erfüllt diese Forderung. Gemäß der 65 den Zustand des Transistors T bestimmt, der seiner-The switching clock pulses proposed by the invention is fulfilled by the blocked or line arrangement. According to the 65 determines the state of the transistor T , which its-

Hrfindung wird das dadurch erreicht, daß ein über seits über einen oder mehrere StcuereingängeSl... Sn This is achieved in that one or more control inputsSl ... Sn

einen Steucreingang in seiner Leitfähigkeit auf Grund beeinflußbar ist. Die zeitlich verzögerte Wirkung dera control input can be influenced in terms of its conductivity. The delayed effect of the

von die Steuerschaltung sperrend oder durchlässig Sperrung oder Vorbereitung der Steuerschaltung wirdof the control circuit is blocking or permeable blocking or preparation of the control circuit

3 43 4

durch einen, später erläuterten Umladevorgang des gebracht, so ist bei Vorhandensein des negativen Im-brought by a recharging process of the, explained later, then in the presence of the negative im-

Kondensators C1 erreicht, pulsschrittes des Taktimpulses der Kondensator C1Capacitor C1 reached, pulse step of the clock pulse of the capacitor C1

Als Steuerkriterien an den Steuereingängen aufgeladen. Jeder danach am Eingang E auftretende S 1...Sn dienen einmal ein Potential von — U und positive Impulsschritt erscheint als positiver Spanzum anderen ein Potential von 0 Volt. Liegt an allen 5 nungssprung am Punkt C der Steuerschaltung und ge-Steuereingängen 51.. .Sn das Potential — t/, so sind langt über die dann durchlässigen Dioden D31... alle Dioden DIl, DIn gesperrt. In diesem Falle ist D3m an die entsprechenden Ausgänge A 1... Am. auf Grund der Dimensionierung der Schaltung der Ein Umpolen des TransistorsT wird durch die in Transistor T leitend, d. h., es fließt sowohl ein Basis- seine Kollektorzuleitung eingeschaltete Diode DI verals auch ein Kollektorstrom. Da dadurch die Diode io mieden. ' , Dl durchlässig ist, stellt sich an dem mit C bezeich- Den bisher geschilderten Vorgängen lag die Anneten Punkt der Steuerschaltung ein Potential von nähme zugrunde, daß zwischen einem steuernden Imetwa OVoIt ein. Am Teilerpunkt A stellt sich infolge puls und einem Taktimpuls stets eine zeitliche Verder Dimensionierung der Spannungsteilerschaltung Schiebung liegt, d. h., daß die Steuerimpulse stets vor ein schwach negatives Potential ein. Liegt dagegen 15 einem Taktimpuls auftraten. Die bei der Verwendung an einem oder an mehreren der Steuerein- eines Schieberegisters in Sende- und Empfangsverteigänge Sl... Sn 0 Volt, so fließt ein Strom über lern" der Fernmeldetechnik auftretende Forderung die diesen - Eingängen zugeordneten und dann ' einer zeitlich verzögerten Wirkung des das Schiebedurchlässigen Dioden D11... Dl «und den Wider- register steuernden Schaltmittels bedeutet aber, daß stand R1 der Spannungsteilerschaltung. Dadurch 20 bei einem gleichzeitigen Auftreten des die Steuersteigt das Potential am Teilerpunkt A auf etwa 0 Volt schaltung sperrenden bzw. durchlässig vorbereitenden an, was zur Folge hat, daß der Transistor T in den und eines die Kippstufe fortschaltenden Taktimpulses Sperrzustand gesteuert wird und als Folge davon das eine gewisse Verzögerungszeit für die Wirksamkeit Potential am Punkt C auf — U absinkt. Man erkennt der Steuerimpulse liegen muß. Wie bereits erwähnt, dabei die entkoppelnde Wirkung der Dioden 25 wird diese Zeit durch die Umladung des Kondensa-DIl. ..DIn, da nur die Dioden, an deren Eingang tors Cl erreicht. 0 Volt anliegt, durchlässig sind. Das Auftreten eines sperrenden Steuerimpulses anCharged as tax criteria at the control inputs. Every S 1 ... Sn that occurs afterwards at input E serves a potential of - U and a positive pulse step appears as a positive span and a potential of 0 volts. If the potential - t / is present at all 5 jump at point C of the control circuit and ge control inputs 51 .. .Sn , then all diodes DIl, DIn are blocked via the then permeable diodes D 31 ... In this case, D3m is connected to the corresponding outputs A 1 ... Am. Due to the dimensioning of the circuit, the polarity reversal of the transistor T becomes conductive through the transistor T, that is, both a base diode DI connected to its collector lead and a collector current flows. Since this avoided the diode io. ', Dl is permeable, arises at the processes identified so far, the point of the control circuit was based on a potential of assuming that between a controlling Im about OVoIt. At the divider point A , as a result of the pulse and a clock pulse, there is always a temporal change in the dimensioning of the voltage divider circuit shift, that is to say that the control pulses are always in front of a weakly negative potential. If, on the other hand, 15 a clock pulse occurred. When using one or more of the control inputs of a shift register in the send and receive values Sl ... Sn 0 volts, a current flows over learning "the telecommunications engineering requirement occurring these inputs and then 'a time-delayed effect but the shift permeable diodes D 11 ... Dl "and the resistance register controlling switching means means that resistor R1 of the voltage divider circuit. as a result, 20 of the control rises circuit the potential at the divider point a to about 0 volts at a simultaneous occurrence of blocking or permeable preparatory to, with the result that the transistor T in and an flop circuit continues switching clock pulse blocking state is controlled and as a result the a certain delay time for the effectiveness of potential at point C on - drops U can be seen of the control pulses must be.. As already mentioned, the decoupling effect of the diodes 25 is this time due to the Umladu ng of the condensa-DIl. ..DIn, because only the diodes at whose input tor Cl reached. 0 volts is present, are permeable. The occurrence of a blocking control pulse

Die in der F i g. 1 dargestellte, als Schiebetaktgatter einem der Steuereingänge S1 ...Sn bewirkt, daß wirkende Steuerschaltung wird also für eine Sperrung dann, wenn am Eingang E ein als Taktimpuls wirkender Taktimpulse vorbereitet, indem an mindestens 30 der positiver Impulsschritt auftritt, der Kondensaeiriem der Eingänge 51.. .Sn das Potential 0 Volt tor Cl in beschriebener Weise über den Widerstand anliegt. Dagegen wird die Steuerschaltung für die R 4 umgeladen wird. Trifft nun der sperrende Impuls Durchlässigkeit der Taktimpulse vorbereitet, indem an einem der Eingänge 5 und der positive Impulsanallen Steuereingängen51.. .5n das Potential—[/ schritt des Taktimpulses am Eingang E zeitlich zuanliegt. Das Schiebetaktgatter wirkt für alle über den 35 sammen, so wird dieser über den geladenen Konden-EingangE zeitlich nach einem die Sperrung bewir- satorCl als positiver Spannungssprung am Punkt C kenden Steuerimpuls eintreffenden Taktimpulse sper- erscheinen und über die dann durchlässigen Dioden rend. Ebenfalls wirkt es für alle über den Eingang E D31... D3m an die Ausgänge A1.. .Am gelangen. zeitlich nach einem die Durchlässigkeit bewirkenden Die Umladung des Kondensators Cl geschieht erst Steuerimpuls eintreffenden Taktimpulse durchlässig. 4° anschließend über den Widerstand R 4. Die Steuer-The in the F i g. 1 shown, as a shift clock gate one of the control inputs S 1 ... Sn causes the effective control circuit to be blocked when a clock pulse acting as a clock pulse is prepared at input E by the positive pulse step occurring on at least 30, the capacitor belt of the inputs 51 .. .Sn the potential 0 volt tor Cl is applied in the manner described across the resistor. In contrast, the control circuit for the R 4 is reloaded. If the blocking impulse now meets the permeability of the clock pulses prepared by applying the potential - [/ step of the clock pulse at input E at one of the inputs 5 and the positive pulse channels to control inputs 51 ... .5n. The shift clock gate works for all over the 35 together, so this will appear over the charged condenser input E temporally after a control pulse which causes the disabling as a positive voltage jump at point C and clock pulses arriving over the then permeable diodes. Also it acts get one .. .At for all via the input E D 31 ... D3m to the outputs A. temporally after a clock pulse that effects the permeability. 4 ° then via resistor R 4. The control

Zur Erläuterung dieser Wirkungsweise soll ange- schaltung St wird also erst für den nächstfolgendenTo explain this mode of operation, connection St should therefore only be used for the next one

nommen werden, daß die Taktimpülse ebenfalls aus Taktimpuls gesperrt sein. Da andererseits bei derbe assumed that the clock pulse will also be locked from clock pulse. On the other hand, with the

einer Folge von periodisch wechselnden Schritten Vorbereitung der Durchlässigkeit der Steuerschaltunga sequence of periodically changing steps preparing the permeability of the control circuit

bestehen, die im Beispiel·der Fig. 1 zwischen — U der KondensatorC1 erst bei Auftreten eines nega-exist, which in the example of Fig. 1 between - U of the capacitor C1 only when a negative

— im folgenden negativer Impulsschritt genannt — 45 tiven Impulsschrittes des Taktimpulses am Eingang E- hereinafter referred to as negative pulse step - 45 tive pulse step of the clock pulse at input E.

und OVoIt.— im folgenden positiver Impulsschritt wieder aufgeladen wird, ist der Kondensator C1 beiand OVoIt.— is recharged in the following positive pulse step, the capacitor C1 is at

genannt — wechseln. Die Fortschaltung des Schiebe- gleichzeitigem Auftreten des positiven Impulsschrittescalled - switch. The progression of the shift - simultaneous occurrence of the positive pulse step

registers soll dabei jeweils durch einen positiven Im- des Taktimpulses mit dem Steuerimpuls noch ent-register should be determined by a positive Im- of the clock pulse with the control pulse.

pulsschritt erfolgen. Befindet sich die Steuerschaltung laden. In diesem Falle kann der Spannungssprung ampulse step take place. The control circuit is loading. In this case, the voltage jump at

auf Grund eines die Sperrung vorbereitenden Impul- 50 Punkt C nicht positiver als OVoIt werden, d.h., daßdue to a pulse preparing the blocking 50 point C not become more positive than OVoIt, i.e. that

ses im durch den gesperrten Transistor gekennzeich- infolge der Vorspannung die DiodenD31...D3m This is marked by the blocked transistor as a result of the bias voltage, the diodes D 31 ... D3m

neten Zustand, so ist der Kondensator Cl beim Auf- gesperrt sind und an keinem der Ausgänge Al.. .Am ned state, then the capacitor Cl is unlocked and not at any of the outputs A1. . .At the

treten eines negativen Impulsschrittes des Taktimpul- ein Impuls auftritt. 'a negative pulse step of the clock pulse occurs - a pulse occurs. '

ses amEingang E entladen. Die Dioden D31.. .D3m Für den Fall, daß mehr als ein Schiebetaktgatter sind gesperrt. Der folgende positive Impulsschritt des 55 vorhanden ist und diese mit gegeneinander phasen-Taktimpulses bewirkt zwar eine rasche Aufladung verschobenen Steuerimpulsen oder Taktimpulsen gedes Kondensators C1 über den niederohmigen Wider- steuert werden, ist es im Rahmen der Erfindung mögstand R 4, so daß über den Kondensator Cl auch das lieh, an einem gemeinsamen Ausgang, der beispicls-Potential am Punkt C bis etwa OVoIt ansteigt. Doch weise durch Verbinden voneinander entkoppelter wird dabei die Sperrung der Dioden D31.. .D3m 60 Ausgänge der einzelnen Schiebetaktgatter gebildet ist, nicht vollständig aufgehoben, da diese über die eine Mischung verschiedener Ausgangsimpulsfolgen Widerstände R51.. .R5m in Sperr-Richtung vorge- zu erzeugen. Eine solche Anordnung zur Steuerung spannt sind. Bei einem erneuten negativen Impuls- von Schieberegistern ist beispielsweise bei umschaltschritt des Taktimpulses entlädt sich der Kondensator baren Umsetzern, die als Sendeverteiler oder als C !wieder über den selben Weg. 65 Serien-Parallel-Umsetzcr arbeiten, erforderlich.ses at input E. The diodes D31 .. .D3m In the event that more than one shift clock gate are blocked. The following positive pulse step of 55 is present and this with mutually phase clock pulses causes a rapid charging shifted control pulses or clock pulses of the capacitor C1 are controlled via the low-resistance counter, it is possible within the scope of the invention R 4, so that via the capacitor Cl also borrowed that, at a common output, the example potential at point C rises to about OVoIt. However, by connecting decoupled diodes D31 .. .D3m 60 outputs of the individual shift clock gates is formed, it is not completely canceled, as these are provided in the blocking direction via a mixture of different output pulse trains resistors R 51 .. .R5m. to create. Such an arrangement for control are tight. In the event of a renewed negative pulse from shift registers, for example, when the clock pulse is switched over, the capacitor ble converters, which act as a transmission distributor or as a C !, again over the same path, are discharged. 65 serial-parallel conversion work is required.

Wird dagegen die Steuerschaltung durch einen die. Das an Hand der Fig. 1 eingehend beschriebeneIf, however, the control circuit by a die. The described in detail with reference to FIG

Durchlässigkeit vorbereitenden Impuls in den durch Steuerschaltmittel 5/ ist jedoch nicht nur wie dort an-Permeability preparatory pulse in the control switching means 5 / is not only as indicated there

den leitenden Transistor T gekennzeichneten Zustand gegeben als Schiebetaktgatter, sondern auch als Rück-the conductive transistor T is given as a shift clock gate, but also as a reverse

steilgatter verwendbar. Ein Rückstellgatter hat die Aufgabe, eine größere Anzahl bistabiler Kippstufen eines Schieberregisters in ihre Ausgangslage zurückzustellen. Das erfindungsgemäße Steuerschaltmittel kann durch eine im Rahmen der Erfindung liegende und in der F i g. 2 dargestellte Erweiterung auch als Rückstellgatter Verwendung finden. Die einander entsprechenden Teile des Steuerschaltmittels sind dabei mit den gleichen Bezugszeichen bezeichnet worden. Da auch die Wirkungsweise im wesentlichen die gleiche ist wie bereits an Hand der in der Fig. 1 dargestellten Schaltungsanordnung erläutert wurde, wird im folgenden auf eine eingehende Beschreibung verzichtet. Da eine Rückstellung in der Regel über die Basisanschlüsse der in den Kippstufen des Schieberegisters vorhandenen Transistoren geschieht, diese jedoch sehr empfindlich gegen Störimpulse auch kleiner Amplitude sind, enthält die Schaltungsanordnung der F i g. 2 zusätzlich zwei Spannungsteilerschaltungen, die aus den Widerständen R 5 und R 6 bzw. Rl und RS gebildet sind. Durch den ersten aus den Widerständen jR 5 und J? 6 gebildeten Spannungsteiler wird dabei die Diode D 3, die entsprechend dem Zustand des Transistors T für Taktimpulse entweder durchlässig oder gesperrt ist, in as Sperr-Richtung vorgespannt. Um zu verhindern, daß Störimpulse geringer Amplitude an die Ausgänge gelangen, ist der aus den Widerständen Rl und RS gebildete Spannungsteiler vorhanden, über den die einzelnen, die Ausgänge A 1... Am entkoppelnden Dioden D 41... D 4 m in Sperr-Richtung vorgespannt werden. Dies ist besonders danrt zweckmäßig, wenn die Dioden D41.. .DAm Bestandteil der in den Figuren nicht dargestellten Kippstufen sind. Zur galvanischen Trennung der Ausgänge von der Steuerschaltung ist hier ein zusätzlicher Kondensator C 2 vorhanden.steep gate can be used. The task of a reset gate is to reset a large number of bistable flip-flops in a shift register to their starting position. The control switching means according to the invention can be provided by a device which lies within the scope of the invention and is shown in FIG. 2 can also be used as a reset gate. The parts of the control switching means that correspond to one another have been denoted by the same reference numerals. Since the mode of operation is essentially the same as has already been explained with reference to the circuit arrangement shown in FIG. 1, a detailed description is dispensed with in the following. Since a reset usually takes place via the base connections of the transistors present in the trigger stages of the shift register, but these are very sensitive to interference pulses even of small amplitudes, the circuit arrangement of FIG. 2 additionally two voltage divider circuits, which are formed from the resistors R 5 and R 6 or Rl and RS. Through the first of the resistors jR 5 and J? 6 formed voltage divider is the diode D 3, which is either permeable or blocked according to the state of the transistor T for clock pulses, biased in the blocking direction. In order to prevent interference pulses of low amplitude from reaching the outputs, the voltage divider formed from the resistors Rl and RS is provided, via which the individual diodes D 41 ... D 4 m , which decouple the outputs A 1 ... Am, are locked Direction to be biased. This is particularly useful when the diodes D41 .. .DAm are part of the trigger stages not shown in the figures. An additional capacitor C 2 is provided here for galvanic separation of the outputs from the control circuit.

Claims (10)

Patentansprüche:Patent claims: 1. Schaltungsanordnung zum Steuern einzelner oder mehrerer Stufen eines aus bistabilen Kippstufen aufgebauten Schieberegisters, dadurch ge kennzeichnet ,daß ein'über einen Steuereingang (5) in seiner Leitfähigkeit auf Grund von die Steuerschaltung (S/) sperrend oder durchlässig vorbereitenden Steuerimpulsen (-OV oder — UV) steuerbarer Transistor (T) kollektorseitig sowohl mit einer dem Ausgang der Steuerschal-1. Circuit arrangement for controlling one or more stages of a shift register composed of bistable multivibrators, characterized in that a control input (5) in its conductivity due to the control circuit (S /) blocking or permeable preparatory control pulses (-OV or - UV) controllable transistor (T) on the collector side both with one of the output of the control ;· tung (St) zugeordneten und in Sperrichtung vor-; · Device (St) assigned and forward in the blocking direction . gespannter Diode (D 31) als auch mit einem an so den Takteingang (E)-angeschalteten Kondensator (Cl) verbunden ist, dessen Ladestromkreis im. tensioned diode (D 31) as well as with a capacitor connected to the clock input (E) (Cl) is connected, its charging circuit in . Falle eines die Sperrung vorbereitenden Steuerimpulses (OV an S) über einen Widerstand (R4), im Falle eines die Durchlässigkeit vorbereitenden Steuerimpulses (—UV an S) über den dann leitenden Transistor (T) verläuft, und daß der über den Transistor (T) verlaufende Ladestromkreis derart dimensioniert ist, daß bei Eintreffen eines Taktimpulses (an ,E) die Sperrspannung der Diode (D 31) überschritten ist.. In the case of a control pulse (OV to S) that prepares the blocking, via a resistor (R4), in the case of a control pulse that prepares the permeability (-UV to S) , the transistor (T) then conducts, and that the transistor (T) running charging circuit is dimensioned such that when a clock pulse (an , E) arrives, the reverse voltage of the diode (D 31) is exceeded. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuerschaltung (5i) über mehrere jeweils über erste Dioden (DIl, D12... D Im) entkoppelte Steuereingänge (51, S2...Sn) ansteuerbar ist, die gemeinsam mit einem ersten Teilerpunkt (A) einer zwischen eine Betriebsspannungsquelle ( — U, +U) geschalteten Spannungsteilerschaltung (R 1, R2, R3) verbunden sind, an deren zweiten Teilerpunkt (B) die Basiselektrode des Transistors (T) angeschaltet ist, dessen Kollektorelektrode über eine zweite Diode (D 2) und einen Widerstand (R 4) mit dem negativen Pol (-Ub) der Betriebsspannungsquelle verbunden ist.2. Circuit arrangement according to claim 1, characterized in that the control circuit (5i) via a plurality of each via first diodes (DIl, D12 ... D Im) decoupled control inputs (51, S2 ... Sn) can be controlled, which together with a first dividing point (A) of a voltage divider circuit (R 1, R2, R3) connected between an operating voltage source (- U, + U) , at whose second dividing point (B) the base electrode of the transistor (T) is connected, the collector electrode of which is connected via a second diode (D 2) and a resistor (R 4) is connected to the negative pole (-Ub) of the operating voltage source. 3. Schaltungsanordnung nach · Anspruch 1 und 2, dadurch gekennzeichnet, daß die Steuerschaltung (St) als Schiebetaktgatter verwendet wird und zur Steuerung einer oder mehrerer Stufen des Schieberegisters (SR) mehrere jeweils über dritte Dioden (D 31, D 32 ... D 3 in) entkoppelte Ausgänge (Al, A2 ... Am) aufweist, über die jeweils eine oder mehrere Stufen des zu steuernden Schieberegisters beeinflußbar sind.3. Circuit arrangement according to claim 1 and 2, characterized in that the control circuit (St) is used as a shift clock gate and for controlling one or more stages of the shift register (SR) several diodes (D 31, D 32 ... D 3 in) has decoupled outputs (A1, A2 ... Am) , via which one or more stages of the shift register to be controlled can be influenced. 4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß die die Ausgänge entkoppelnden Dioden (D 31... D 3 m) in Sperr-Richtung vorgespannt sind (über RSl.. .R5m). ΓΚ 4. Circuit arrangement according to claim 3, characterized in that the diodes decoupling the outputs (D 31 ... D 3 m) are biased in the reverse direction (via RSl .. .R5m). ΓΚ 5. Schaltungsanordnung nach Anspruch 1 bis 4, dadurch gekennzeichnet, daß mehrere Steuerschaltungen derart parallel geschaltet sind, daß zwei oder mehr untereinander entkoppelte Ausgänge (Al...Am) verschiedener Steuerschaltungen miteinander verbunden sind und einen gemeinsamen Ausgang bilden, an dem, bei einer Beaufschlagung der Steuereingänge (51.. Sri) mit gegeneinander phasenverschobenen Steuerimpulsen, eine entsprechend gemischte Impulsfolge zur Verfügung steht.5. Circuit arrangement according to claim 1 to 4, characterized in that several control circuits are connected in parallel in such a way that two or more mutually decoupled outputs (Al ... Am) of different control circuits are connected to one another and form a common output at which, at one Acting on the control inputs (51 .. Sri) with mutually phase-shifted control pulses, an appropriately mixed pulse train is available. 6. Schaltungsanordnung nach Anspruch 5, dadurch gekennzeichnet, daß mehrere parallelgeschaltete Steuerschaltungen (St) über ihren ersten Eingang mit untereinander phasenverschobenen Taktimpulsen beaufschlagt sind.6. Circuit arrangement according to claim 5, characterized in that a plurality of control circuits (St) connected in parallel are acted upon via their first input with mutually phase-shifted clock pulses. 7. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuerschaltung (St) als Rückstellgatter für eine oder mehrere Stufen des Schieberegisters verwendet wird.7. Circuit arrangement according to claim 1, characterized in that the control circuit (St) is used as a reset gate for one or more stages of the shift register. 8. Schaltungsanordnung nach Anspruch 7, da- • r durch gekennzeichnet, daß für einen oder V mehrere der über Dioden (D 41.. D 4 m) entkoppelte Ausgänge (Al.. .Am) nur eine entsprechend dem Zustand des Transistors (T) für die Taktimpulse gesperrt oder durchlässig gesteuerte Diode (D 3) vorhanden ist und daß diese Diode über eine zusätzliche Spannungsteilerschaltung (R 5, R 6) in Sperr-Richtung vorgespannt ist.8. Circuit arrangement according to claim 7, da- • r characterized in that for one or more of the diodes (D 41 .. D 4 m) decoupled outputs (Al .. .Am) only one corresponding to the state of the transistor (T ) for the clock pulses blocked or transparent controlled diode (D 3) is present and that this diode is biased in the reverse direction via an additional voltage divider circuit (R 5, R 6). 9. Schaltungsanordnung, nach Anspruch 7 und 8, dadurch gekennzeichnet, daß zwischen Steuerschaltung und einem oder mehreren Ausgängen eine weitere Spannungsteilerschaltung (Rl, RS) vorhanden ist, durch die ein die Diode (D41.. .D4m) in Sperr-Richtung vorspannendes Potential erzeugt wird.9. Circuit arrangement according to claim 7 and 8, characterized in that a further voltage divider circuit (Rl, RS) is present between the control circuit and one or more outputs, through which the diode (D41 .. .D4m) biasing potential in the reverse direction is produced. 10. Schaltungsanordnung nach Anspruch 7 bis 9, dadurch gekennzeichnet, daß zur galvanischen Trennung zwischen den zu steuernden Stufen des Schieberegisters und der als Rückstellgatter wirkenden Steuerschaltung ein zweiter Kondensator (C2) vorhanden ist.10. Circuit arrangement according to claim 7 to 9, characterized in that the galvanic Separation between the stages of the shift register to be controlled and those as reset gates Acting control circuit a second capacitor (C2) is present. Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Family

ID=

Similar Documents

Publication Publication Date Title
DE2711426C3 (en) Frequency multiplier
DE1280924B (en) Bistable circuit
DE2310267C2 (en) Digital / analog converter
DE1474388A1 (en) Memory arrangement with field effect transistors
DE2447160A1 (en) DYNAMIC SLIDING REGISTER
DE1562119B2 (en) CIRCUIT ARRANGEMENT FOR AN EQUIPMENT FOR REMOTE COMMUNICATION, IN PARTICULAR TELEPHONE SWITCHING SYSTEMS
DE1249337B (en)
DE1537413C (en) Circuit arrangement for controlling a shift register
DE1140601B (en) Circuit arrangement for an electronic counting or memory chain
DE2919152A1 (en) CIRCUIT ARRANGEMENT FOR MONITORING THE SPEED OF A MACHINE
DE1257836B (en) Method for regenerating a capacitor voltage
DE2055487A1 (en) Static multi-level sliding register
DE1537413B2 (en) CIRCUIT ARRANGEMENT FOR CONTROLLING A SLIDING REGISTER
DE2552509C3 (en) Display device for displaying at least two analog signals
DE1019345B (en) Pulse coincidence circuit
DE1138565B (en) Clock pulse generator
DE1084763B (en) Arrangement for deriving pulse groups from a main pulse train
DE1943977C3 (en) Electronic clock with a time base delivering electrical impulses of high frequency and an electronic frequency divider
DE2842350C2 (en) Circuit arrangement for monitoring clock pulse trains
DE3246211A1 (en) Circuit arrangement for detecting sequences of identical binary values
DE1437720B2 (en) PROCEDURE AND CIRCUIT ARRANGEMENT FOR THE TRANSFER OF BINARY DATA
DE2928065C2 (en) Circuit arrangement for telecommunications systems, in particular telephone exchanges with the transmission of binary-coded messages in the form of pseudo-ternary signals
DE1288634B (en) Circuit arrangement for performing logical functions, which supplies output signals which have the same absolute values, but have opposite signs depending on the received signal combinations
DE1279733B (en) Multi-stable circuit arrangement
AT247647B (en) Counting chain from electronic switching units