[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

DE1537413B2 - CIRCUIT ARRANGEMENT FOR CONTROLLING A SLIDING REGISTER - Google Patents

CIRCUIT ARRANGEMENT FOR CONTROLLING A SLIDING REGISTER

Info

Publication number
DE1537413B2
DE1537413B2 DE19671537413 DE1537413A DE1537413B2 DE 1537413 B2 DE1537413 B2 DE 1537413B2 DE 19671537413 DE19671537413 DE 19671537413 DE 1537413 A DE1537413 A DE 1537413A DE 1537413 B2 DE1537413 B2 DE 1537413B2
Authority
DE
Germany
Prior art keywords
control
circuit
circuit arrangement
arrangement according
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19671537413
Other languages
German (de)
Other versions
DE1537413A1 (en
Inventor
Hasso Dipl Ing 8000 München Steigenberger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to FR1590346D priority Critical patent/FR1590346A/fr
Priority to GB5273868A priority patent/GB1246836A/en
Priority to BE723614D priority patent/BE723614A/xx
Publication of DE1537413A1 publication Critical patent/DE1537413A1/en
Publication of DE1537413B2 publication Critical patent/DE1537413B2/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/002Pulse counters comprising counting chains; Frequency dividers comprising counting chains using semiconductor devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L13/00Details of the apparatus or circuits covered by groups H04L15/00 or H04L17/00
    • H04L13/02Details not particular to receiver or transmitter
    • H04L13/10Distributors
    • H04L13/12Non-mechanical distributors, e.g. relay distributors
    • H04L13/14Electronic distributors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Shift Register Type Memory (AREA)

Description

1 ■■ 1 ■■ .■;■":■■:■.. / -- 2- ' ' ■ί;: . ■; ■ ": ■■: ■ .. / - 2- '' ■ ί ;:

Die Erfindung betrifft eine Schaltungsanordnung vorbereitenden Steuerimpulsen steuerbarer Transistor zur Steuerung eines mehrstufigen, aus bistabilen Kipp- ; kollektorseitig sowohl mit einer dem Ausgang der stufen aufgebauten Schieberegisters. Steuerschaltung zugeordneten und in SperrichtungThe invention relates to a circuit arrangement of a controllable transistor for preparing control pulses to control a multi-stage, from bistable tilting; on the collector side with one of the output of the stages constructed shift register. Control circuit assigned and in the blocking direction

Es ist bekannt, Schieberegister aus einer Anzahl vorgespannten Diode als auch mit einem an den bistabiler Kippstufen aufzubauen, von denen jede 5 Takteingang angeschalteten Kondensator verbunden entsprechend ihrer Lage die Steuergatter der nachfol- ist, dessen Ladestromkreis im Falle eines die Spergenden Kippstufe vorbereitet. Die in den Kippstufen rung vorbereitenden Steuerimpulses über einen gespeicherte Information wird durch Taktimpulse, Widerstand, im Falle eines die Durchlässigkeit vordie über eine für alle Stufen gemeinsame Taktver- bereitenden Steuerimpulses über den dann leitenden sorgungsleitung den Steuergattern aller Kippstufen io Transistor verläuft, und daß der über den Transistor zugeführt werden, je Taktimpuls um eine Stufe wei- verlaufende Ladestromkreis derart dimensioniert ist, tergeschoben. Daneben ist es oftmals auch erforder- daß bei Eintreffen eines Taktimpulses die Sperrspanlich, die Fortschaltung der gespeicherten Information nung der Diode überschritten ist.
im Schieberegister unterbrechen oder eine Rückstel- Die erfindungsgemäße Anordnung ist sowohl als
It is known to build shift registers from a number of biased diodes as well as one to the bistable multivibrator, of which each 5 clock input connected capacitor is connected according to its position, the control gate of the following, whose charging circuit prepares the blocking multivibrator in the event of a. The control pulse that prepares the flip-flops via a stored information is transmitted through clock pulses, resistance, in the case of a control pulse that is common to all stages via the then conductive supply line to the control gates of all flip-flops io transistor, and that the the transistor are fed, each clock pulse by one step further charging circuit is dimensioned in such a way, pushed under. In addition, it is often also necessary that when a clock pulse arrives, the blocking voltage, the progression of the stored information voltage of the diode is exceeded.
interrupt in the shift register or a reset. The arrangement according to the invention is both as

lung einzelner oder mehrerer Stufen des Schiebe- 15 Schiebetaktgatter als aber auch mit einer geringen registers durchführen zu können. Zur Lösung solcher erfindungsgemäßen Abänderung als Rückstellgatter Aufgaben sind bereits Schaltungsanordnungen be- verwendbar.development of one or more stages of the sliding 15 sliding clock gate as well as a small one to be able to carry out registers. To solve such modification according to the invention as a reset gate Circuit arrangements can already be used for tasks.

kannt. So wird beispielsweise bei der Verwendung Einzelheiten der Erfindung sowie die Wirkungs-knows. For example, when using details of the invention and the effect

eines Schieberegisters als Sendeverteiler nach jedem weise einer erfindungsgemäßen Schaltungsanordnung Zyklus des Sendeverteilers der Schiebetakt für einen 20 werden im folgenden an Hand der F i g. 1 und 2 er-Taktimpuls unterbrochen und alle Stufen des läutert. Dabei ist in der F i g. 1 die erfindungsgemäße Schieberegisters bis auf eine durch einen einzelnen Schaltungsanordnung als Schiebetaktgatter und in der Taktimpuls auf der Rückstelleitung in Ruhelage ge- F i g. 2 als Rückstellgatter beschrieben,
bracht. Dabei werden Schiebetaktimpuls und Rück- Die in der F i g. 1 dargestellte, als Schiebetakt-
of a shift register as a transmission distributor after each cycle of the transmission distributor according to a circuit arrangement according to the invention, the shift clock for a 20 are shown below with reference to FIGS. 1 and 2 clock pulse interrupted and all stages of the purifies. It is in FIG. 1 the shift register according to the invention except for one by a single circuit arrangement as a shift clock gate and in the clock pulse on the reset line in the rest position. 2 described as a reset gate,
brings. The shift clock pulse and reverse die in FIG. 1 shown as a shift clock

stellimpuls vom selben Taktgenerator erzeugt. 25 gatter verwendbare Steuerschaltung St weist einen er-control pulse generated by the same clock generator. 25 gate usable control circuit St has a

Ebenso ist es bekannt, zur Durchschaltung eines sten Eingang E auf, an den die von einem nicht im Taktes an ein Schieberegister einen Transistor einzu- einzelnen dargestellten Taktgeber TG erzeugten Taktsetzen, dessen Leitfähigkeit mittels besonderer Im- impulse gelangen. Die zur Steuerung der Steuerschalpulse indirekt gesteuert wird, tung vorhandenen Eingänge sind mit Sl, S2...Sη It is also known to switch through a first input E to which the clock pulse generator TG generated by a clock generator TG which is not shown clocked to a shift register and whose conductivity is transferred by means of special pulses. The inputs that are used to control the control pulse pulses are indirectly controlled, with the inputs Sl, S2 ... Sη

Auch der im folgenden beschriebenen Erfindung 30 bezeichnet. Die zu steuernden Stufen eines ebenfalls liegt die Aufgabe zugrunde, eine Anordnung zur nicht im einzelnen dargestellten Schieberegisters SR Steuerung einzelner oder mehrerer Stufen eines aus sind an die mit AX,.AZ., .Am bezeichneten Ausbistabilen Kippstufen bestehenden Schieberegisters zu gänge anschaltbar. Die Anschaltung kann derart erschaffen. In besonders vorteilhafter Weise wird durch folgen, daß beispielsweise jede der zu steuernden die Erfindung das Problem gelöst, das sich bei der 35 Stufen mit jeweils einem Ausgang verbunden ist oder Verwendung solcher Schieberegister als Sende- oder daß mehrere Stufen nur mit einem Ausgang verbun-Empfangsverteiler in Fernmelde-, insbesondere Fern- den sind. Selbstverständlich sind auch andere Anschreibanlagen ergibt. Bekanntlich werden zur Schaltmöglichkeiten denkbar.The invention 30 described below is also designated. The stages to be controlled are also based on the task of an arrangement for the shift register SR, not shown in detail, to control individual or multiple stages of a shift register that can be connected to the existing shift registers labeled AX, .AZ., .Am. The connection can create such. In a particularly advantageous manner, it follows that, for example, each of the to be controlled the invention solves the problem that is connected to one output in the 35 stages or the use of such shift registers as transmission or that several stages are connected to only one output-reception distributor in telecommunication, especially remote. Of course, other marking systems are also available. As is known, switching options are conceivable.

Steuerung von Schieberegistern in solchen Anlagen Die Steuerschaltung selbst enthält einen Tran-Control of shift registers in such systems The control circuit itself contains a tran-

Schiebetaktgatter und Rückstellgatter verwendet. 4° sistor T,, dessen .Basis an einem mit B bezeichneten Beide Gatter werden dabei von der letzten Stufe des Teilerpunkt einer aus den Widerständen R1, R2 und Schieberegisters derart gesteuert, daß beim Umschal- R 3 bestehenden Spannungsteilerschalrung angeschalten dieser Stufe in die Arbeitslage das Schiebetakt- tet ist. Emitterseitig ist dieser Transistor an 0 Volt gatter gesperrt und das Rückstellgatter vorbereitet ist. geschaltet, während er kollektorseitig über eine Diode Beim Umschalten der letzten Stufe in die Ruhelage 45 D 2 und einen Widerstand R 4 an den negativen Pol wird das Schiebetaktgatter vorbereitet und das Rück- — U einer Betriebsspannungsquelle geschaltet ist. Die Stellgatter gesperrt. Das Sperren der Gatter ist also Steuereingänge sind über entkoppelnde Dioden D11, nur vom Umschalten der letzten Kippstufen abhängig. D12... D1 η an einen mit A bezeichneten zweiten Da jedoch unterschiedliche Schaltzeiten der Kipp- Teilerpunkt der Spannungsteilerschaltung angeschalstufen in Betracht gezogen werden müssen, ist es 5° tet. Weiterhin enthält die Steuerschaltung einen mit denkbar, daß zu diesem Zeitpunkt die anderen Kipp- Cl bezeichneten Kondensator, der in der Eingangsstufen des Schieberegisters noch nicht geschaltet leitung für die Taktimpulse liegt. Jede der zu den haben. Der die letzte Kippstufe schaltende Steuer- Ausgängen führenden Ausgangsleitungen enthält impuls muß deshalb noch in seiner vollen Länge eine mit D31, D32 .. .D3m bezeichnete Diode, die durch das Schiebetaktgatter gelangen. Ebenso darf 55 jeweils über einen Widerstand R51.. .R5m an der zur Umschaltung der letzten Kippstufe dienende OVoIt liegt. Es ist ein besonderer Vorteil der erfin-Taktimpuls noch nicht durch das Schiebetakt- bzw. dungsgemäßen Steuerschaltung, daß einerseits die Rückstellgatter gelangen, sondern erst der diesem Steuerung über mehrere untereinander entkoppelte Impuls folgende Taktimpuls. Aus diesem Grunde er- und gleichberechtigte Steuereingänge möglich ist und gibt sich die Forderung, daß sowohl das Vorbereiten 60 daß andererseits über die untereinander entkoppelals auch das Sperren des Schiebetakt- bzw. Rückstell- ten Ausgänge jeweils mehrere Kippstufen gleichzeitig gatters etwas verzögert gegenüber dem Schalten der steuerbar sind,
diese Gatter steuernden Kippstufe erfolgt. Die sperrende oder durchlässige Wirkung für die
Shift clock gates and reset gates used. 4 ° sistor T, whose .Base at a designated B. Both gates are controlled by the last stage of the divider point of one of the resistors R1, R2 and shift register so that when switching R 3 existing voltage divider circuit switched on this stage in the working position that is shifting clocked. On the emitter side, this transistor is blocked at 0 volt gate and the reset gate is prepared. switched, while it is on the collector side via a diode. When switching the last stage to the rest position 45 D 2 and a resistor R 4 to the negative pole, the shift clock gate is prepared and the reverse - U of an operating voltage source is switched. The setting gate locked. The blocking of the gates is so control inputs are only dependent on the switching of the last flip-flops via decoupling diodes D 11. D 12 ... D 1 η to a second designated with A However, since different switching times of the breakover divider point of the voltage divider circuit connected must be taken into account, it is 5 ° tet. Furthermore, the control circuit contains a conceivable that at this point in time the other Kipp-Cl designated capacitor, which is in the input stages of the shift register not yet switched line for the clock pulses. Each of the to have. The output lines leading the last multivibrator switching control outputs contain impuls must therefore still have a diode labeled D31, D32 .. .D3m in its full length, which pass through the shift clock gate. Likewise, 55 may be connected to the OVoIt, which is used to switch over the last flip-flop , via a resistor R 51 .. .R5m. It is a particular advantage of the invention clock pulse not yet through the shift clock or the control circuit according to the invention that on the one hand the reset gates arrive, but only the clock pulse following this control via several pulses that are decoupled from one another. For this reason, equal and equal control inputs are possible and there is a requirement that both the preparation 60, on the other hand, via the mutually decoupled and the blocking of the shift clock or reset outputs, each time several flip-flops at the same time are somewhat delayed compared to the switching of the gate are controllable,
this gate controlling flip-flop takes place. The blocking or permeable effect for the

Die durch die Erfindung vorgeschlagene Schal- Taktimpulse wird durch den gesperrten oder leitentungsanordnung erfüllt diese Forderung. Gemäß der. 65 den Zustand des Transistors T bestimmt, der seiner-Erfindung wird das dadurch erreicht, daß ein über seits über einen oder mehrere Steuereingänge 51... 5 η einen Steuereingang in seiner Leitfähigkeit auf Grund beeinflußbar ist. Die zeitlich verzögerte Wirkung der von die Steuerschaltung sperrend oder durchlässig Sperrung oder Vorbereitung der Steuerschaltung wirdThe switching clock pulses proposed by the invention is fulfilled by the blocked or line arrangement. According to the. 65 determines the state of the transistor T, that of its invention is achieved in that on the one hand one or more control inputs 51 ... 5 η a control input can be influenced in its conductivity due to. The time-delayed effect of the blocking or permeable blocking or preparation of the control circuit by the control circuit

3 43 4

durch einen, später erläuterten Umladevorgang des gebracht, so ist bei Vorhandensein des negativen Im-brought by a recharging process of the, explained later, then if the negative im-

Kondensators Cl erreicht. . pulsschrittes des Taktimpulses der Kondensator C1Capacitor Cl reached. . pulse step of the clock pulse of the capacitor C1

Als Steuerkriterien an den Steuereingängen aufgeladen. Jeder danach am Eingang £ auftretendeCharged as tax criteria at the control inputs. Each occurring afterwards at the entrance £

Sl...Sη dienen einmal ein Potential von — U und positive Impulsschritt erscheint als positiver Span- Sl ... Sη serve once a potential of - U and a positive pulse step appears as a positive span-

zum anderen ein Potential von 0 Volt. Liegt an allen ,5 nungssprung am Punkt C der Steuerschaltung und ge-on the other hand, a potential of 0 volts. Is there at all, 5 jump at point C of the control circuit and

Steuereingängen51.. .Sn das Potential — U, so sind langt über die dann durchlässigen Dioden D31,..Control inputs51 .. .Sn the potential - U, then reaches through the then permeable diodes D31, ..

alle Dioden D11, DIn gesperrt. In diesem Falle ist D3m an die entsprechenden Ausgänge Al.. .Am. all diodes D 11, DIn blocked. In this case D3m is to be connected to the corresponding outputs Al .. .Am.

auf Grund der Dimensionierung der Schaltung! der Ein Umpolen des Transistors Γ wird durch die indue to the dimensioning of the circuit! The polarity reversal of the transistor Γ is caused by the in

Transistor T leitend, d. h., es fließt sowohl ein Basis- seine Kollektorzuleitung eingeschaltete Diode D 2 ver-Transistor T conductive, that is, both a base and collector lead switched on diode D 2 flows

als auch ein Kollektorstrom. Da dadurch die Diode io mieden.as well as a collector current. Since this avoided the diode io.

D 2 durchlässig ist, stellt sich an dem mit C bezeich- Den bisher geschilderten Vorgängen lag die Anneten Punkt der Steuerschaltung ein Potential von nähme zugrunde, daß zwischen einem steuernden Imetwa 0 Volt ein. Am Teilerpunkt A stellt sich infolge puls und einem Taktimpuls stets eine zeitliche Verder. Dimensionierung der Spannungsteilerschaltung Schiebung liegt, d. h., daß die Steuerimpulse stets vor ein schwach negatives Potential ein. Liegt dagegen 15 einem Taktimpuls auftraten. Die bei der Verwendung an einem oder an mehreren der Steuerein- eines Schieberegisters in Sende- und Empfangsvertei-r gänge 51... Sn 0 Volt, so fließt ein Strom über lern der Fernmeldetechnik auftretende Forderung die diesen Eingängen zugeordneten und dann einer zeitlich verzögerten Wirkung des das Schiebedurchlässigen DiodenDH.. .DIn und den Wider- register steuernden Schaltmittels bedeutet aber, daß stand Rl der Spannungsteilerschaltung. Dadurch 20 bei einem gleichzeitigen Auftreten des die Steuersteigt das Potential am Teilerpunkt A auf etwa 0 Volt schaltung sperrenden bzw. durchlässig vorbereitenden an, was zur Folge hat, daß der Transistor T in den und eines die Kippstufe fortschaltenden Taktimpulses Sperrzustand gesteuert wird und als Folge davon das eine gewisse Verzögerungszeit für die Wirksamkeit Potential am Punkt C auf — U absinkt. Man erkennt der Steuerimpulse liegen muß. Wie bereits erwähnt, dabei die entkoppelnde Wirkung der Dioden 25 wird diese Zeit durch die Umladung des Kondensa- DU. ..DIn, da nur die Dioden, an deren Eingang tors Cl erreicht. . :. 0 Volt anliegt, durchlässig sind. Das Auftreten eines sperrenden Steuerimpulses an D 2 is permeable, occurs at the processes identified so far, the point of the control circuit was based on a potential of assumed that between a controlling Im about 0 volts. At the divider point A there is always a temporal corruption due to a pulse and a clock pulse. Dimensioning of the voltage divider circuit is shift, that is, that the control pulses always in front of a weakly negative potential. If, on the other hand, 15 a clock pulse occurred. When using one or more of the control inputs of a shift register in the send and receive distributors 51 ... Sn 0 volts, a current flows over learning the telecommunications technology occurring requirement assigned to these inputs and then a time-delayed effect of the switching means controlling the sliding diodesDH .. .DIn and the counter register means, however, that Rl was the voltage divider circuit. As a result, with a simultaneous occurrence of the control, the potential at the divider point A to about 0 volts circuit blocking or permeable preparatory increases, which has the consequence that the transistor T is controlled in the blocking state and a clock pulse progressing the flip-flop and as a result that a certain delay time for the effectiveness potential at point C drops to - U. One recognizes the control impulses must lie. As already mentioned, this time the decoupling effect of the diodes 25 is due to the charge reversal of the condensate DU. ..DIn, because only the diodes at whose input tor Cl reached. . :. 0 volts is present, are permeable. The occurrence of a blocking control pulse

Die in der F i g. 1 dargestellte, als Schiebetaktgatter einem der Steuereingänge 51... Sn bewirkt, daß wirkende Steuerschaltung wird also für eine Sperrung dann, wenn am Eingang E ein als Taktimpuls wirkender Taktimpulse vorbereitet, indem an mindestens 30 der positiver Impulsschritt auftritt, der Kondensaeinem der Eingänge 51.. .Sn das Potential OVoIt tor Cl in beschriebener Weise über den Widerstand anliegt. Dagegen wird die Steuerschaltung für die R 4 umgeladen wird. Trifft nun der sperrende Impuls Durchlässigkeit der Taktimpulse vorbereitet, indem an einem der Eingänge 5 und der positive Impulsan allen Steuereingängen 51.. .Sn das Potential — U schritt des Taktimpulses am Eingang £ zeitlich zuanliegt. Das Schiebetaktgatter wirkt für alle über den 35 sammen, so wird dieser über den geladenen Konden-EingangjE zeitlich nach einem die Sperrung bewir- satorCl als positiver Spannungssprung am Punkt C kenden Steuerimpuls eintreffenden Taktimpulse sper- erscheinen und über die dann durchlässigen Dioden rend. Ebenfalls wirkt es für alle über den Eingang E D 31... D 3 m an die Ausgänge Al. ..Am gelangen, zeitlich nach einem die Durchlässigkeit bewirkenden Die Umladung des Kondensators C1 geschieht erst Steuerimpuls eintreffenden Taktimpulse durchlässig. 40 anschließend über den Widerstand R 4. Die Steuer-The in the F i g. 1 shown, as a shift clock gate one of the control inputs 51 ... Sn causes the effective control circuit to be blocked when a clock pulse acting as a clock pulse is prepared at input E by the positive pulse step occurring at at least 30, the condensate of one of the inputs 51 .. .Sn the potential OVoIt tor Cl is applied in the manner described across the resistor. In contrast, the control circuit for the R 4 is reloaded. If the blocking pulse hits the permeability of the clock pulses prepared by applying the potential - U step of the clock pulse at the input £ to one of the inputs 5 and the positive pulse to all control inputs 51 .. .Sn. The shift clock gate works for all over the 35 together, so this will appear over the charged condenser input jE time after a control pulse that causes the disabling as a positive voltage jump at point C and clock pulses arriving over the then permeable diodes. It also works for everyone via the input ED 31 ... D 3 m to the outputs Al. ..Am arrive, temporally after a clock pulse that causes the permeability. 40 then via resistor R 4. The control

Zur Erläuterung dieser Wirkungsweise soll ange- schaltung St wird also erst für den nächstfolgenden nommen werden, daß die Taktimpulse ebenfalls aus Taktimpuls gesperrt sein. Da andererseits bei der einer Folge von periodisch wechselnden Schritten Vorbereitung der Durchlässigkeit der Steuerschaltung bestehen, die im Beispiel der Fig. 1 zwischen — U der Kondensator C1 erst bei Auftreten eines nega-— im folgenden negativer Impulsschritt genannt — 45 tiven Impulsschrittes des Taktimpulses am Eingang E und 0 Volt — im folgenden positiver Impulsschritt wieder aufgeladen wird, ist der Kondensator C1 bei genannt — wechseln. Die Fortschaltung des Schiebe- gleichzeitigem Auftreten des positiven Impulsschrittes registers soll dabei jeweils durch einen positiven Im- des Taktimpulses mit dem Steuerimpuls noch entpulsschritt erfolgen. Befindet sich die Steuerschaltung laden. In diesem Falle kann der Spannungssprung am auf Grund eines die Sperrung vorbereitenden Impul- 50 Punkt C nicht positiver als 0 Volt werden, d. h., daß ses im durch den gesperrten Transistor gekennzeich- infolge der Vorspannung die Dioden D 31. .,D3m neten Zustand, so ist der Kondensator Cl beim Auf- gesperrt sind und an keinem der Ausgänge Al,',. Am treten eines negativen Impulsschrittes des Taktimpul- ein Impuls auftritt. ; ses am Eingang £ entladen. Die Dioden D 31.. .D3m Für den Fall, daß mehr als ein Schiebetaktgatter sind gesperrt. Der folgende positive Impulsschritt des 55 vorhanden ist und diese mit gegeneinander phasen-Taktimpulses bewirkt zwar eine rasche Aufladung verschobenen Steuerimpulsen oder Taktimpulsen gedes Kondensators C1 über den niederohmigen Wider- steuert werden, ist es im Rahmen der Erfindung mögstand R4, so daß über den Kondensator Cl auch das lieh, an einem gemeinsamen Ausgang, der beispiels-Potential am Punkt C bis etwa 0 Volt ansteigt. Doch weise durch Verbinden voneinander entkoppelter wird dabei die Sperrung der Dioden D31.. .D3m 60 Ausgänge der einzelnen Schiebetaktgatter gebildet ist, nicht vollständig aufgehoben, da diese .über die eine Mischung verschiedener Ausgangsimpulsfolgen Widerstände R 51... R 5 m in Sperr-Richtung vorge- zu erzeugen. Eine solche Anordnung zur Steuerung spannt sind. Bei einem erneuten negativen Impuls- von Schieberegistern ist beispielsweise bei umschaltschritt des Taktimpulses entlädt sich der Kondensator baren Umsetzern, die als Sendeverteiler oder als Cl wieder über den selben Weg.. 65 Serien-Parallel-Umsetzer arbeiten, erforderlich.To explain this mode of operation, connection St should therefore only be assumed for the next one that the clock pulses are also blocked from the clock pulse. On the other hand, when a sequence of periodically alternating steps of preparation of the permeability of the control circuit consist, in the example of Figure 1 between -. U, the capacitor C1 only when a nega-- the following negative pulse step called - 45 tive pulse step of the clock pulse at the input E and 0 volts - in the following positive pulse step is recharged, the capacitor C1 is called at - change. The progression of the shifting simultaneous occurrence of the positive pulse step register should take place in each case by a positive im- the clock pulse with the control pulse still depulsive step. The control circuit is loading. In this case, the voltage jump at the pulse point C, which is preparing the blocking, cannot become more positive than 0 volts, that is, in the blocked transistor, as a result of the bias, the diodes D 31 . so the capacitor C1 is unlocked and at none of the outputs A1, ',. On a negative pulse step enter the Taktimpul- occurs a pulse. ; ses unloaded at the entrance £. The diodes D 31 .. .D3m In the event that more than one shift clock gate are blocked. The following positive pulse step of 55 is present and this with mutually phase clock pulses causes a rapid charging shifted control pulses or clock pulses of the capacitor C1 are controlled via the low-resistance counter, it is possible within the scope of the invention R4, so that via the capacitor Cl also borrowed, at a common output, the example potential at point C rises to about 0 volts. However, by connecting decoupled diodes, the blocking of the diodes D31 .. .D3m 60 outputs of the individual shift clock gates is formed, not completely canceled, as these are connected to a mixture of different output pulse trains resistors R 51 ... R 5 m in blocking Direction to be generated beforehand. Such an arrangement for control are tight. With a renewed negative pulse from shift registers is, for example, with switching step of the clock pulse discharges the capacitor ble converters, which work as a transmission distributor or as a C1 again over the same path .. 65 series-parallel converter, required.

Wird dagegen die Steuerschaltung durch einen die Das an Hand der F i g. 1 eingehend beschriebeneIf, on the other hand, the control circuit is operated by one of the Das on the basis of FIG. 1 described in detail

Durchlässigkeit vorbereitenden Impuls in den durch Steuerschaltmittel St ist jedoch nicht nur wie dort an-Permeability preparatory pulse in the control switching means St is not only as there

den leitenden Transistor T gekennzeichneten Zustand gegeben als Schiebetaktgatter, sondern auch als Rück-the conductive transistor T is given as a shift clock gate, but also as a reverse

Stellgatter verwendbar. Ein Rückstellgatter hat die Aufgabe, eine größere Anzahl bistabiler Kippstufen eines Schieberregisters in ihre Ausgangslage zurückzustellen. Das erfindungsgemäße Steuerschaltmittel kann durch eine im Rahmen der Erfindung liegende und in der F i g. 2 dargestellte Erweiterung auch als Rückstellgatter Verwendung finden. Die einander entsprechenden Teile des Steuerschaltmittels sind dabei mit den gleichen Bezugszeichen bezeichnet worden. Da auch die Wirkungsweise im wesentlichen die gleiche ist wie bereits an Hand der in der F i g. 1 dargestellten Schaltungsanordnung erläutert wurde, wird im folgenden auf eine eingehende Beschreibung verzichtet. Da eine Rückstellung in der Regel über die Basisanschlüsse der in den Kippstufen des Schieberegisters vorhandenen Transistoren geschieht, diese jedoch sehr empfindlich gegen Störimpulse auch kleiner Amplitude sind, enthält die Schaltungsanordnung der F i g. 2 zusätzlich zwei Spannungsteilerschaltungen, die aus den Widerständen R 5 und jR6 ao bzw. Rl und RS gebildet sind. Durch den ersten aus den Widerständen R S und R 6 gebildeten Spannungsteiler wird dabei die Diode D 3, die entsprechend dem Zustand des Transistors T für Taktimpulse entweder durchlässig oder gesperrt ist, in Sperr-Richtung vorgespannt. Um zu verhindern, daß Störimpulse geringer Amplitude an die Ausgänge gelangen, ist der aus den Widerständen Rl und R8 gebildete Spannungsteiler vorhanden, über den die einzelnen, die Ausgänge Al... Am entkoppelnden 30 Dioden D 41... Z) 4 m in Sperr-Richtung vorgespannt werden. Dies ist besonders dann zweckmäßig, wenn die Dioden D 41... D 4 m Bestandteil der in den Figuren nicht dargestellten Kippstufen sind. Zur galvanischen Trennung der Ausgänge von der Steuerschaltung ist hier ein zusätzlicher Kondensator C 2 vorhanden.Adjusting gate can be used. The task of a reset gate is to reset a large number of bistable flip-flops in a shift register to their starting position. The control switching means according to the invention can be provided by a device which lies within the scope of the invention and is shown in FIG. 2 can also be used as a reset gate. The parts of the control switching means that correspond to one another have been denoted by the same reference numerals. Since the mode of operation is essentially the same as that already shown in FIG. 1 has been explained, a detailed description is dispensed with below. Since a reset usually takes place via the base connections of the transistors present in the trigger stages of the shift register, but these are very sensitive to interference pulses even of small amplitudes, the circuit arrangement of FIG. 2 additionally two voltage divider circuits, which are formed from the resistors R 5 and jR6 ao or Rl and RS . By the first voltage divider formed from the resistors RS and R 6 , the diode D 3, which is either permeable or blocked according to the state of the transistor T for clock pulses, is biased in the blocking direction. In order to prevent glitches reach low amplitude to the outputs, and the voltage divider comprising resistors R8 Rl formed is provided, via which the individual outputs Al ... Am decoupling diodes D 30 41 ... Z) 4 in m Locking direction are biased. This is particularly useful when the diodes D 41 ... D 4 m are part of the flip-flops, which are not shown in the figures. An additional capacitor C 2 is provided here for galvanic separation of the outputs from the control circuit.

Claims (10)

Patentansprüche:Patent claims: 1. Schaltungsanordnung zum Steuern einzelner oder mehrerer Stufen eines aus bistabilen Kippstufen aufgebauten Schieberegisters, dadurch gekennzeichnet, daß ein über einen Steuereingang (S) in seiner Leitfähigkeit auf Grund von die Steuerschaltung (St) sperrend oder durchlässig vorbereitenden Steuerimpulsen (-OV oder — U V) steuerbarer Transistor (T) kollektorseitig sowohl mit einer dem Ausgang der Steuerschaltung (St) zugeordneten und in Sperrichtung vorgespannter Diode (D 31) als auch mit einem an den Takteingang (E) angeschalteten Kondensator (Cl) verbunden ist, dessen Ladestromkreis im Falle eines die Sperrung vorbereitenden Steuerimpulses (OV an S) über einen Widerstand (R4), im Falle eines die Durchlässigkeit vorbereitenden Steuerimpulses (—UV an S) über den dann leitenden Transistor (T) verläuft, und daß der über den Transistor (T) verlaufende Ladestromkreis derart dimensioniert ist, daß bei Eintreffen eines Taktimpulses (an E) die Sperrspannung der Diode (D 31) überschritten ist.1. Circuit arrangement for controlling one or more stages of a shift register made up of bistable multivibrators, characterized in that a control pulses (-OV or -UV) which prepare blocking or permeability via a control input (S) in its conductivity due to the control circuit (St) The controllable transistor (T) on the collector side is connected both to a reverse-biased diode (D 31 ) assigned to the output of the control circuit (St) and to a capacitor (Cl) connected to the clock input (E) , the charging circuit of which in the case of a Blocking the preparatory control pulse (OV to S) via a resistor (R4), in the case of a control pulse (-UV to S) that prepares permeability via the then conductive transistor (T), and that the charging current circuit via the transistor (T) runs in such a way is dimensioned so that when a clock pulse arrives (at E) the reverse voltage of the diode (D 31) is exceeded. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuerschaltung (St) über mehrere jeweils über erste Dioden (D 11, D12...DIn) entkoppelte Steuereingänge (51, S2...Sn) ansteuerbar ist, die gemeinsam mit einem ersten Teilerpunkt (A) einer zwischen eine Betriebsspannungsquelle (—C/, + U) geschalteten Spannungsteilerschaltung (Al, R2, R3) verbunden sind, an deren zweiten Teilerpunkt (B) die Basiselektrode des Transistors (T) angeschaltet ist, dessen Kollektorelektrode über eine zweite Diode (Dl) und einen Widerstand (R 4) mit dem negativen Pol (— Ub) der Betriebsspannungsquelle verbunden ist.2. Circuit arrangement according to claim 1, characterized in that the control circuit (St ) can be controlled via a plurality of control inputs (51, S2 ... Sn), each decoupled via first diodes (D 11, D 12 ... DIn), which together with a first dividing point (A) of a voltage divider circuit (Al, R2, R3) connected between an operating voltage source (-C /, + U) , at whose second dividing point (B) the base electrode of the transistor (T) is connected, the collector electrode of which is connected to a second diode (Dl) and a resistor (R 4) are connected to the negative pole (- Ub) of the operating voltage source. 3. Schaltungsanordnung nach Anspruch 1 und 2, dadurch gekennzeichnet, daß die Steuerschaltung (St) als Schiebetaktgatter verwendet wird und zur Steuerung einer oder mehrerer Stufen des Schieberegisters (SR) mehrere jeweils über dritte Dioden (D 31, D 32... D 3 m) entkoppelte Ausgänge (Al, A2 ... Am) aufweist, über die jeweils eine oder mehrere Stufen des zu steuernden Schieberegisters beeinflußbar sind.3. Circuit arrangement according to claim 1 and 2, characterized in that the control circuit (St) is used as a shift clock gate and to control one or more stages of the shift register (SR) several each via third diodes (D 31, D 32 ... D 3 m) has decoupled outputs (A1, A2 ... Am) via which one or more stages of the shift register to be controlled can be influenced. 4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß die die Ausgänge entkoppelnden Dioden (D 31... D 3 m) in Sperr-Richtung vorgespannt sind (über RSl.. .R5m). (4. Circuit arrangement according to claim 3, characterized in that the diodes decoupling the outputs (D 31 ... D 3 m) are biased in the reverse direction (via RSl .. .R5m). ( 5. Schaltungsanordnung nach Anspruch 1 bis 4, dadurch gekennzeichnet, daß mehrere Steuerschaltungen derart parallel geschaltet sind, daß zwei oder mehr untereinander entkoppelte Ausgänge (Al... Am) verschiedener Steuerschaltungen miteinander verbunden sind und einen gemeinsamen Ausgang bilden, an dem, bei einer Beaufschlagung der Steuereingänge (51.. Sn) mit gegeneinander phasenverschobenen Steuerimpulsen, eine entsprechend gemischte Impulsfolge zur Verfügung steht.5. Circuit arrangement according to claim 1 to 4, characterized in that several control circuits are connected in parallel in such a way that two or more mutually decoupled outputs (Al ... Am) of different control circuits are connected to one another and form a common output at which, at one Acting on the control inputs (51 .. Sn) with mutually phase-shifted control pulses, an appropriately mixed pulse train is available. 6. Schaltungsanordnung nach Anspruch 5, dadurch gekennzeichnet, daß mehrere parallelgeschaltete Steuerschaltungen (St) über ihren ersten Eingang mit untereinander phasenverschobenen Taktimpulsen beaufschlagt sind.6. Circuit arrangement according to claim 5, characterized in that a plurality of control circuits (St) connected in parallel are acted upon via their first input with mutually phase-shifted clock pulses. 7. Schaltungsanordnung nach Anspruch 1, da^ durch gekennzeichnet, daß die Steuerschaltung (5i) als Rückstellgatter für eine oder mehrere Stufen des Schieberegisters verwendet wird.7. Circuit arrangement according to claim 1, da ^ characterized in that the control circuit (5i) as a reset gate for one or more Stages of the shift register is used. 8. Schaltungsanordnung nach Anspruch 7, da- ί % durch gekennzeichnet, daß für einen oder ^ mehrere der über Dioden (D 41.. D 4 m) entkoppelte Ausgänge (Al.. .Am) nur eine entsprechend dem Zustand des Transistors (T) für die Taktimpulse gesperrt oder durchlässig gesteuerte Diode (D 3) vorhanden ist und daß diese Diode über eine zusätzliche Spannungsteilerschaltung (R 5, R 6) in Sperr-Richtung vorgespannt ist.8. Circuit arrangement according to claim 7, da- ί% characterized in that for one or ^ more of the diodes (D 41 .. D 4 m) decoupled outputs (Al .. .Am) only one corresponding to the state of the transistor (T ) for the clock pulses blocked or transparent controlled diode (D 3) is present and that this diode is biased in the reverse direction via an additional voltage divider circuit (R 5, R 6). 9. Schaltungsanordnung nach Anspruch 7 und 8, dadurch gekennzeichnet, daß zwischen Steuerschaltung und einem oder mehreren Ausgängen eine weitere Spannungsteilerschaltung (Rl, RS) vorhanden ist, durch die ein die Diode (D 41... D 4 m) in Sperr-Richtung vorspannendes Potential erzeugt wird.9. Circuit arrangement according to claim 7 and 8, characterized in that a further voltage divider circuit (Rl, RS) is present between the control circuit and one or more outputs, through which the diode (D 41 ... D 4 m) in the reverse direction biasing potential is generated. 10. Schaltungsanordnung nach Anspruch 7 bis 9, dadurch gekennzeichnet, daß zur galvanischen Trennung zwischen den zu steuernden Stufen des Schieberegisters und der als Rückstellgatter wirkenden Steuerschaltung ein zweiter Kondensator (C 2) vorhanden ist.10. Circuit arrangement according to claim 7 to 9, characterized in that the galvanic Separation between the stages of the shift register to be controlled and those as reset gates Acting control circuit a second capacitor (C 2) is present. Hierzu 1 Blatt Zeichnungen1 sheet of drawings
DE19671537413 1967-11-08 1967-11-08 CIRCUIT ARRANGEMENT FOR CONTROLLING A SLIDING REGISTER Pending DE1537413B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR1590346D FR1590346A (en) 1967-11-08 1968-10-30
GB5273868A GB1246836A (en) 1967-11-08 1968-11-07 Improvements in or relating to pulse-gating circuit arrangements
BE723614D BE723614A (en) 1967-11-08 1968-11-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DES0112749 1967-11-08

Publications (2)

Publication Number Publication Date
DE1537413A1 DE1537413A1 (en) 1970-01-02
DE1537413B2 true DE1537413B2 (en) 1971-03-11

Family

ID=7532004

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19671537413 Pending DE1537413B2 (en) 1967-11-08 1967-11-08 CIRCUIT ARRANGEMENT FOR CONTROLLING A SLIDING REGISTER

Country Status (3)

Country Link
CH (1) CH498525A (en)
DE (1) DE1537413B2 (en)
NL (1) NL6815433A (en)

Also Published As

Publication number Publication date
CH498525A (en) 1970-10-31
DE1537413A1 (en) 1970-01-02
NL6815433A (en) 1969-05-12

Similar Documents

Publication Publication Date Title
DE2711426C3 (en) Frequency multiplier
DE2310267C2 (en) Digital / analog converter
DE1474388A1 (en) Memory arrangement with field effect transistors
DE1562119B2 (en) CIRCUIT ARRANGEMENT FOR AN EQUIPMENT FOR REMOTE COMMUNICATION, IN PARTICULAR TELEPHONE SWITCHING SYSTEMS
DE2447160A1 (en) DYNAMIC SLIDING REGISTER
DE1249337B (en)
DE1140601B (en) Circuit arrangement for an electronic counting or memory chain
DE2065765B2 (en) Arrangement for controlling the speed and direction of rotation of a DC motor
DE1537413C (en) Circuit arrangement for controlling a shift register
DE1537413B2 (en) CIRCUIT ARRANGEMENT FOR CONTROLLING A SLIDING REGISTER
DE2461576A1 (en) ANALOG-DIGITAL CONVERTER
DE2919152A1 (en) CIRCUIT ARRANGEMENT FOR MONITORING THE SPEED OF A MACHINE
DE1019345B (en) Pulse coincidence circuit
DE1054750B (en) Procedure for suppression of disturbance values in magnetic core memories
DE3127230C2 (en) Electronically controlled ignition system for internal combustion engines
DE2424930A1 (en) ARRANGEMENT FOR ANALOGUE / DIGITAL CONVERSION
DE2552509C3 (en) Display device for displaying at least two analog signals
DE1172307B (en) Electrical counting and storage device
DE1173538B (en) Circuit arrangement for telecommunication, especially telephone systems with occupancy circuits
DE1138565B (en) Clock pulse generator
DE1117645B (en) Logical circuit
DE1638074C (en) Trigger stage with dynamic input
DE1247396B (en) Check and correction circuit for binary even-numbered n-stage ring counters
DE2535563C3 (en) Circuit with monostable multivibrator
DE1162404B (en) Circuit arrangement for pulse delay