[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

DE2842350C2 - Circuit arrangement for monitoring clock pulse trains - Google Patents

Circuit arrangement for monitoring clock pulse trains

Info

Publication number
DE2842350C2
DE2842350C2 DE19782842350 DE2842350A DE2842350C2 DE 2842350 C2 DE2842350 C2 DE 2842350C2 DE 19782842350 DE19782842350 DE 19782842350 DE 2842350 A DE2842350 A DE 2842350A DE 2842350 C2 DE2842350 C2 DE 2842350C2
Authority
DE
Germany
Prior art keywords
pulse
output
pulses
clock
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19782842350
Other languages
German (de)
Other versions
DE2842350A1 (en
Inventor
Rudolf 8000 München Dietl
Engelbert 8022 Grünwald Eisl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19782842350 priority Critical patent/DE2842350C2/en
Publication of DE2842350A1 publication Critical patent/DE2842350A1/en
Application granted granted Critical
Publication of DE2842350C2 publication Critical patent/DE2842350C2/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/26Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being duration, interval, position, frequency, or sequence
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M15/00Arrangements for metering, time-control or time indication ; Metering, charging or billing arrangements for voice wireline or wireless communications, e.g. VoIP
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/24Arrangements for supervision, monitoring or testing with provision for checking the normal operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Description

Die Erfindung betrifft eine Schaltungsanordnung für Fernmeldeanlagen, insbesondere Fernsprechvermittlungsanlagen, in denen zur Überwachung von zeitlich gestaffelten und jeweils an voneinander getrennten Ausgangstaktleitungen abnehmbaren Taktimpulsfolgen bei gleicher Impulsfolgefrequenz keine zeitliche Überlappung von Impulsen der verschiedenen Taktimpulsfolgen auftritt und ihre den zeitlichen Ablauf bestimmenden Kennwerte, ausgelöst durch die Impulse einer gleichartigen Ursprungsimpulsfolge in einer entsprechend voreinstellbaren Steuereinheit durch die mit Erreichen der jeweiligen Voreinstellung abnehmbaren Steuersignale bestimmt sind, und in denen zur Erkennung einer Störung im zeitlichen Ablauf der an den einzelnen Ausgangstaktleitungen abnehmbaren Impulse diese über ein Entkopplungsnetzwerk unter Beibehaltung des vorhandenen zeitlichen Ablaufes auf einer einzigen Prüfleitung zusammengefaßt werden.The invention relates to a circuit arrangement for telecommunications systems, in particular telephone switching systems, in those for the monitoring of staggered and separated from each other Output clock lines removable clock pulse trains with the same pulse repetition frequency no time overlap of pulses of the various clock pulse sequences and their determining the timing Characteristic values, triggered by the impulses of a similar original impulse sequence in a corresponding Pre-adjustable control unit by the removable when the respective pre-setting is reached Control signals are intended, and in which to detect a malfunction in the timing of the individual output clock lines detachable pulses while maintaining them via a decoupling network the existing time sequence can be summarized on a single test line.

In Verbindung mit der Steuerung von Vorgängen, die der Zeichengabe in Fernsprechanlagen dienen, besteht häufig die Notwendigkeit, über einzelne Impulsfolgen verfügen zu müssen, deren einzelne Impulse jeweils mit zwar gleicher Folgefrequenz, aber derart unterschiedlicher Phasenlage zueinander auftreten, daß sie sich nicht zeitlich überlappen. Durch die Verwendung derartiger Impulsfolgen kann eine überlastung zentraler Einrichtungen, wie sie beispielsweise Einrichtungen zur Stromversorgung oder die Taktimpulsfolgen liefernde Generatoren darstellen, vermieden werden. Durch eine Staffelung jeder der beispielsweise von einem elektronischen Zeittaktgeber für die Abwicklung der automatischen Gebührenenassung in Fernsprechanlagen erzeugten Zeittakte kann die Belastung einer ihn versorgenden Stromquelle in einem Tarifbereich im Verhältnis der Anzahl der vorgenommenen Staffelungsschritte aufgeteilt werden.In connection with the control of processes used for signaling in telephone systems, there is often the need to have to have individual pulse trains, their individual pulses each with same repetition frequency, but so different Phase position to each other occur that they do not overlap in time. By using such Pulse trains can overload central facilities such as power supply facilities or represent the generators delivering clock pulse sequences, can be avoided. By staggering each of, for example, an electronic clock for handling the automatic Time clocks generated in telephone systems can increase the load on a supplying him / her Power source in a tariff area in relation to the number of graduation steps carried out be divided.

Es ist eine Überwachungseinrichtung für mehrere Impulsquellen bekannt, bei der die Impulse von jeweils zwei Impulsquellen den beiden Steuereingängen einer bistabilen Kippstufe zugeführt werden, ihr Ausgang ist dann direkt oder über zusätzliche, der Entkopplung zu anderen Impulsquellen dienenden Kippstufen mii einer eine Störung signalisierenden Anordnung verbunden. Es werden dabei Impulse miteinander verglichen, die bei störungsfreiem Betrieb koinzident auftreten. Ist dies bei den miteinander verglichenen Impulsen nicht der Fall, so wird das Tastverhältnis der von denjenigen bistabilen Kippstufen abgegebenen Signale, denen diese Impulse zugeführt worden sind, derart verändert, daß eine Feh-Iersignalisierung ausgelöst wird.It is a monitoring device for several pulse sources known, in which the pulses from two pulse sources each of the two control inputs one bistable multivibrator are fed, their output is then directly or via additional flip-flops with one used for decoupling from other pulse sources a fault signaling arrangement connected. It compares the impulses with each other trouble-free operation occur coincidentally. If this is not the case with the compared pulses, the pulse duty factor of the signals emitted by those bistable multivibrators to which these pulses have been supplied, changed in such a way that an erroneous signaling is triggered.

Weiterhin ist eine Schaltungsanordnung bekannt, durch die Impulsfolgen, die in gerader Anzahl auftreten und deren Impulse ?war gleiche Folgefrequenz aufweisen, ledoch eine zeitliche Überlappung von Impulsen der verschiedenen Impulsfolger icht gegeben ist, ohne die Verwendung von /eitbestimmenden Gliedern überv. acht werden. Um das Ausbleiben wenigstens eines Impulses einer Impulsfolge zu erkennen, werden die Impulse sämtlicher Impulsfolgen den Lmgängen eines ODKR-Gliedes zugeführt, an dessen Ausgang eine bistabile Kippstufe mit ihrem Takteingang angeschlossen ist. Der Ausgang der Kippstufe oder ein vom Schaltzustand des betreffenden Ausganges unmit'r'^ar abhängiger Schaltungspunkt wird im ungestör'cn ('all durch einen Impuls der einen impulsfolge in den dem vorgege benen Ausgangszustand entgegengesetzten Signalzustand und durch den jeweils nachfolgenden Impuls der anderen Impulsfolge in den dem ursprünglichen Schaltzustand entsprechenden Signalzustand gesteuert. Diese Anordnung ist dabei auf die Verwendung einer bistabilen taktgesteuerten Kippstufe abgestellt. Die Überprüfung auf die Richtigkeit der Taktimpulsfolge erfolgt also dadurch, daß das Auftreten eines Taktimpulses einerFurthermore, a circuit arrangement is known, by the pulse trains that occur in an even number and whose pulses? was have the same repetition frequency, However, there is no temporal overlap of pulses from the various pulse followers without the use of defining terms overv. be eight. In order to recognize the absence of at least one pulse of a pulse train, the pulses of all pulse trains the length of one ODKR element supplied, at whose output a bistable Trigger stage is connected to its clock input. The output of the multivibrator or one of the switching state the output in question is directly dependent on it The switching point is in the undisturbed ('all through a pulse of a pulse train in the given The opposite signal state and the subsequent pulse of the other pulse train controlled in the signal state corresponding to the original switching state. These The arrangement is based on the use of a bistable clock-controlled flip-flop. The verification the correctness of the clock pulse sequence takes place in that the occurrence of a clock pulse a

bestimmten Taktimpulsfolge mit dem vorbestimmten Schaltzustand des Ausganges der Kippstufe in Bezug gesetzt wird. Das Prinzip der Auswertung besteht darin, daß aufgrund der entsprechenden Verknüpfung der Eingangsimpulsfolgen bei Ausfall eines Impulses einer Taktimpulsfolge der nachfolgende Impuls der anderen Taktimpulsfolge mit dem Ausgangssignal der Kippstufe koinzidieren muß.specific clock pulse sequence with the predetermined switching state of the output of the flip-flop in relation is set. The principle of the evaluation consists in that due to the corresponding linkage of the input pulse trains if one pulse of a clock pulse sequence fails, the subsequent pulse of the other Clock pulse train must coincide with the output signal of the flip-flop.

Eine Schaltungsanordnung, bei der zur Erkennung einer Störung YT. zeitlichen Ablauf der an den einzelnen Ausgangstaktleitungen abnehmbaren Impulse diese über ein Entkopplungsnetzwerk auf einer einzigen Prüfleitui.g zusammengefaßt werden, ist durch die deutsche Auslegeschrift 26 12 532 bereits bekannt Diese Schaltungsanordnung ermöglicht eine Überwachung von über mehrere Taktleitungen gestaffelt eintreffenden Taktimpulsen dahingehend, daß ein Alarmsignal gebildet wird, wenn entweder ein Taktimpuls (oder mehrere Taktimpulse) ausfällt (bzw. ausfallen) oder gleichzeitig mehr als ein Taktimpuls auf mehr als einer Taktleitung auftritt Schwierigkeiten bei dieser bekannten Anordnung ergeben sich dann aber dadurch, daß sin Alarms: gnal auch dann gebildet wird, wenn die ordnungsgemäß abgegebenen Taktimpulse keine lückenlose Folge bilden. Zeitliche Abstände zwischen aufeinanderfolgend abgegebenen Taktimpulsen bewirken also ebenfalls eine Auslösung des genannten Alarmsignales, obwohl solche zeitlichen Abstände durchaus ordnungsgemäß sein können. — Eine ähnliche Schaltungsanordnung zeigt und beschreibt die Zeitschrift IBM Technical Disclosure Bulletin, VoL 9, Nr. 5, Oktober 1966 auf Seite 473. Diese bekannte Anordnung dient zur Überwachung von Impulsen mit Hilfe von Komplementärsignalen, die einem " zentralen Zeittaktgeber (clock) entnommen werden. Bei dieser Anordnung wird die Einhaltung von Zeitbedingungen überprüft die entsprechende, in Form von Impulsen abgegebene Signale einhalten müssen.A circuit arrangement in which for the detection of a fault YT. The timing of the pulses that can be removed from the individual output clock lines and these are combined on a single Prüfleitui.g via a decoupling network is already known from German Auslegeschrift 26 12 532. This circuit arrangement enables the monitoring of clock pulses staggered over several clock lines to the effect that an alarm signal is formed If either a clock pulse (or several clock pulses) fails (or fails) or more than one clock pulse occurs simultaneously on more than one clock line, difficulties with this known arrangement result from the fact that sin Alarms: gnal is also generated, if the properly delivered clock pulses do not form a seamless sequence. Temporal intervals between successively emitted clock pulses thus also trigger the mentioned alarm signal, although such temporal intervals can be entirely correct. - A similar circuit arrangement shows and describes the magazine IBM Technical Disclosure Bulletin, VoL 9, No. 5, October 1966 on page 473. This known arrangement is used to monitor pulses with the aid of complementary signals that are taken from a "central clock With this arrangement, compliance with time conditions is checked, which must comply with the corresponding signals emitted in the form of pulses.

Aufgabe der Erfindung ist es, mit einem möglichst geringen Aufwand die Ausgabe von gestaffelten Impulsfolgen an die Ausgangsleitung auf die ordnungsgemäße Einhaltung eines zeitlichen Impulsrasters zu überprüfen, das keine Überlappungen aufweist, wobei aber die Möglichkeit gegeben sein soll, daß die betreffenden aufeinanderfolgend abgegebenen Impulse auch zeitliche Abstände voneinander aufweisen können.The object of the invention is to output staggered pulse trains with as little effort as possible to check on the output line for the correct adherence to a timed pulse pattern, which has no overlaps, but it should be possible that the relevant successively emitted pulses can also have time intervals from one another.

Die Erfindung löst die gestellte Aufgabe dadurch, daß die an diener Prüfleitung entstehenuc 1st-Impulsfolge in einer Vergleichsanordnung mit den die zeitlichen Kennwerte in ihrer vorschriftsmäßigen Form festlegenden Steuersignalen der Steuereinheit unmittelbar oder mit durch diese Steuersignüe ausgelösten und Kennwerte charakterisierenden Folgesignalen verglichen werden, und daß eine Abweichung in den einzelnen Kennwerten der gesamten Ist-Impulsfolge ein Fehlermeldesignal bewirkt, das ι· weils für sich die daran anzuknüpfenden Folgefunktionen auslöst.The invention solves the problem posed by the fact that the 1st pulse train in a comparison arrangement with which the temporal characteristic values are determined in their prescribed form Control signals of the control unit directly or with parameters triggered by these control signals characterizing subsequent signals are compared, and that a deviation in the individual characteristic values the entire actual pulse sequence causes an error signal, because it triggers the subsequent functions to be linked to it.

Durch eine geeignete unmittelbare Verknüpfung der Impulse der einzelnen Ausgangstaktimpulsfolgen mit Steuersignalen, aufgrund derer diese Impulse ursprünglich zeitlich definiert werden, ist eine komplexe Überwachjng möglich. Is laut sich — bezogen auf jede Ausgangsleitung — ein Dauersignal, ein Ausfall des Taktes sowie eine Abweichung von der durch die Erzeugereinheit definierten Zeitdauer der einzelnen Impulse feststellen. Da auf Steuersignale zurückgegriffen wird, die für die Erzeugung der einzelnen Impulse herangezogen werden, ist es besonders vorteilhaft, daß die Anordnung zur Überwachung unriif rtelbar in die Einheit zur Erzeugung dieser Impulse integriert werden ka&n. Durch die Abnahme der zu bildenden Prüfimpulsfolge unmittelbar an der Ausgangsleitung läßt sich gleichzeitig die einwandfreie Funktion der Ausgangsverstärker zusätzlich in die Prüfung einbeziehen.Through a suitable direct linkage of the pulses of the individual output clock pulse trains with Control signals on the basis of which these pulses originally defined in terms of time is a complex monitoring process possible. Is loud itself - based on each output line - A continuous signal, a failure of the clock as well as a deviation from the one generated by the generator unit determine the defined duration of the individual impulses. Since control signals are used, the are used to generate the individual pulses, it is particularly advantageous that the arrangement for monitoring unravelable in the unit for generation these impulses can be integrated. Immediately through the acceptance of the test pulse sequence to be formed At the same time, the correct function of the output amplifier can also be seen on the output line include in the exam.

Gemäß einer Weiterbildung der Erfindung werden die genannten Steuersignale an den entsprechend ausgewählten Schrittausgängen eines mit einem vorgegebenen Hilfstakt beaufschlagten Ringzählers abgenommen. Dessen voreinstellbare Ausgangssignale steuern ursprünglich die zeitlichen Kennwerte für die in einer entsprechenden Einrichtung abzustaffelnden Impulse, also z. B. die Impulsdauer und den zeitlichen Abstand der einzelnen Impulse zueinander. Es werden also die bereits für die Erzeugung der Impulse herangezogenen Elemente für weitere Funktionen zusätzlich ausgenutztAccording to a further development of the invention, the control signals mentioned are sent to the correspondingly selected Tapped step outputs of a ring counter charged with a predetermined auxiliary clock. Its presettable output signals originally control the temporal characteristic values for the in a corresponding device to be staggered impulses, so z. B. the pulse duration and the time interval of the individual impulses to each other. So there are those already used for the generation of the impulses Elements used for additional functions

Gemäß einer weiteren Ausbildung der Erfindung wird die zeitliche Staffelung durch e:jie Schieberegisteranordnung vorgenommen, deren Schrittausgänge jeweils mit einer Ausgangstaktleitung koppelbar sind. Diese Schieberegisteranordnung fhäJt den Verschiebeiirtpuis von einem vorbestimmten Schritt des Ringzählers. Das an ihre einzelnen Schrittausgänge als Impuls übergebbare Informationsbit wird mit jedem Impuls der abzustaffelnden Ursprungsimpulsfolge eingegeben. According to a further embodiment of the invention, the time graduation is carried out by e : jie shift register arrangement, the step outputs of which can each be coupled to an output clock line. This shift register arrangement holds the shift pulse from a predetermined step of the ring counter. The information bit, which can be transferred as a pulse to its individual step outputs, is entered with each pulse of the original pulse sequence to be staggered.

Die Erfindung wird im folgenden anhand eines Ausführungsbeispiels näher beschrieben.The invention is described in more detail below using an exemplary embodiment.

F i g. 1 zeigt den grundsätzlichen Aufbau einer Schaltungsanordnung zur Überwachung von Impulsfolgen gemäß der Erfindung.F i g. 1 shows the basic structure of a circuit arrangement for monitoring pulse trains according to the invention.

F i g. 2 veranschaulicht in einem Impulsdiagramm die für die Erkennung einer Störung heranzuziehenden Schaltzustände.F i g. 2 illustrates in a timing diagram those to be used for the detection of a fault Switching states.

Für das Ausfübrungsbeispiel nach F i g. 1 wird angenommen, daß in einer Staffelungseinheit SE der von einem Taktgeber gelieferte, einem bestimmten Tarifbereich entsprechende Zeittakt ZT in n-Staffelschritten zeitlich gestaffelt werden soll. Das bedeutet daf* in dem Zeitraum zwischen zwei aufeinander folgenden Taktimpulsen des jeweiligen Zeittaktes die Staffelung abgeschlossen sein muß. Unter der Voraussetzung, daß mehrere Staffeleinheiten funktionell in Reihe geschaltet sind, kann die insgesamt in einer Staffelurgseinheit für die Durchführung des Staffelungsauftrages notwendige Zeit nur einen entsprechenden Bruchteil der Zeitdauer zwischen den genannten Impulsen betragen. Die aufgrund der einzelnen Staffelschritte der Staffelungseinheit SE entstehenden, eitlich getrennten Ausgangsimpulse werden über die entsprechenden Schaltungspunkte A 1 bis An an die damit verbundenen Ausgangsleitungen abgegeben. Über diese Leitungen v/erden dann die Impulse der durch die Staffelung entstehenden n-lm-Dulsfolgen den sie weiterverarbeitenden Einrichtungen zugeführt.For the exemplary embodiment according to FIG. 1 it is assumed that in a graduation unit SE the time cycle ZT supplied by a clock generator and corresponding to a certain tariff range is to be staggered in time in n graduation steps. This means that the graduation must be completed in the period between two successive clock pulses of the respective time cycle. Provided that several staggering units are functionally connected in series, the total time required in a staggering unit to carry out the staggering order can only amount to a corresponding fraction of the time between the said impulses. The output pulses which are separated and which arise due to the individual staggering steps of the staggering unit SE are emitted via the corresponding switching points A 1 to An to the output lines connected to them. The pulses of the n-lm pulse sequences resulting from the staggering are then fed to the devices processing them further via these lines.

Zur zeitlichen ^staffelung wird das Schieberegister SR verwendet, das durch die von einem Ringzähler R'. abgegebenen Steuersignale gesteuert wird. Jeder Impuls des Zeittaktes ZTbzv/. jeder von einer vorgeordne ten Staffelungsc.iheit übergebene und abzustaffelnde Impuls wird gegebenenfalls unter Einschaltung eines nicht dargestellten Zwischenspeichers in das Schieberegister SR eingegeben. Gleichzeitig soll dieser Impuls die Kippstufe K 2 in die dem Ausgangszustand entgegengesetzte Lage schalten. Das an ihrem Ausgang entstehende Signal dient neben Überwachungszwecken dazu, den Ringzähler RZ freizugeben. Damit kann der an dem entsprechenden Steuereingang anliegende Hilfstakt HT The shift register SR is used for temporal staggering, which is controlled by a ring counter R '. output control signals is controlled. Each pulse of the time cycle ZTbzv /. each pulse transmitted by a pre-ordered graduation unit and to be graded is entered into the shift register SR , if necessary with the inclusion of a buffer memory (not shown). At the same time, this pulse should switch the flip-flop K 2 into the position opposite to the initial state. The signal generated at its output is used for monitoring purposes and to enable the ring counter RZ . The auxiliary clock HT

wirksam werden, so daß der Ringzähler entsprechend den Impulsen dieses Hilfstaktes die einzelnen Schrittausgänge nacheinander ansteuern kann. Dieser Hilfstakt. der beispielsweise ein 1 -Millisekundentakt ist, kann entweder intern in der Staffelungseinrichtung selbst erzeugt werden, oder von außen zugeleitet werden. Im letzteren Fall könnte er von dem die Zeittakte liefernden Taktgeber übernommen werden, da ein derartiger Takt bei einem an sich bekannten elektronischen Zeittaktgeber für die Erzeugung der erforderlichen Grundtakte verwendet wird.become effective, so that the ring counter switches the individual step outputs according to the pulses of this auxiliary clock can control one after the other. This auxiliary measure. which is, for example, a 1-millisecond cycle, can either be generated internally in the graduation device itself or are supplied from the outside. In the latter case he could supply the time clocks from the one Clock are taken over, since such a clock in a known electronic clock is used to generate the required basic cycle rates.

Mn dem ersten wirksamen Impuls dieses Hilfstaktes w ird über den Schritt R 0 eine der Breite des steuernden Taktimpulses entsprechende zeitliche Lücke festgelegt. Mit i rreichen des Ausgangsschrittes R 1 wird ein zeit· lieh mit einem Impuls des Hilfstaktes übereinstimmender Impuls abgegriffen, der dem Fortschalteeingang SF des Schieberegisters SR zugeführt wird. Damit kann ein geschilderten Weise der zweite Schrittausgang des Schieberegisters mit einem Ausgangsimpuls beaufschlagt, und damit gesteuert durch die Kippstufe K 1 das diesem Schritt zugeordnete Gatter geöffnet. Diese Wirkungsweise setzt sich unter der Voraussetzung einer /i-fachen Staffelungsmöglichkeit in der Einheit SE bis zum Schritt Sn fort. Mit dem η-ten Durchlauf des Ringzählers entsteht am Schrittausgang Sn des Schieberegisters ein entsprechender Ausgangsimpuls. Dieser wird in der durch den Ringzähler vorgegebenen Zeitdauer über den diesem Schritt zugeordneten Staffelverstärker Vn an die Ausgangsleitung An abgegeben. Mit dem am letzten Schrittausgang entstehenden Ausgangssignal wird über ihren Takteingang die Kippstufe K 2 angesteuert, so daß mit dem geänderten Ausgangssignal der Ringzähler gesperrt wird und eine erneute Freigabe erst mit dem nächsten Impuls des Zeittaktes bzw. eines anderen abzustaffelnden Eingangsimpulses in der geschil-In the first effective pulse of this auxiliary clock, step R 0 defines a time gap corresponding to the width of the controlling clock pulse. With i rreichen the output step, R 1 is a time · lent with a pulse of the auxiliary clock pulse is tapped coincident pulse which is supplied to the switching input Fort SF of the shift register SR. In this way, the second step output of the shift register can be supplied with an output pulse in the manner described, and the gate assigned to this step can thus be opened, controlled by the flip-flop K 1. This mode of action continues, provided that there is a / i-fold staggering option in the unit SE up to step Sn . With the η-th cycle of the ring counter, a corresponding output pulse is generated at the step output Sn of the shift register. This is delivered to the output line An in the time period specified by the ring counter via the staggered amplifier Vn assigned to this step. With the output signal arising at the last step output, the flip-flop K 2 is controlled via its clock input, so that the ring counter is blocked with the changed output signal and a renewed release only with the next pulse of the time cycle or another input pulse to be staggered in the

troffenen Impuls abspeichernden Zwischenspeicher übernommen werden. Das bedeutet, daß aufgrund des vom Schritt R 1 des Ringzahlers abgenommenen Verschic-beimpulses am ersten Ausgangsschritt 51 des Schieberegisters ein Ausgangssignal entsteht. Jeder Schnnj'jsgang S 1 bis Sn ist mit dem einen Eingang eines Kom/idenzgliedes G 1 bis Cn verbunden. Der jeweils andere Eingang eines jeden dieser Koinzidenzglieder ist mit dem Ausgang einer Kippstufe K 1 verbunden. Der Set/eingang Sdieser Kippstufe ist mit dem Schrittausgang /? 2 ur ' ihr Rücksetzeingang R mit dem Schrittausgang R\ Jes Ringzählers verbunden. Mit dem aufgrund des steuernden Hilfstaktes am Schrittausgang Rl entstehenden Ausga..gssignal wird somit die Kippst uf e gesetzt W ird der Schritt Rx erre-cht. so wird durch das damit entstehende Ausgangssignal der Rücksetzeingang dieser kippstufe angesteuert und damit diese Kippstufe in den ursprünglichen Ausgangszustand zunickgesetzt Wahrend der durch die Differenz der Ausgjngsscnntti; R 2 und R\ und durch die Folgefrequenz des steuernden Hilfstaktes bestimmten Zeit wird also über den Ausgang der Kippstufe den einzelnen Gattern Ci 1 Tis CVn ein die Aussteuerung dieser Gatter ermöglichendes Pf tential zugeführt. Es wird jedoch nur jeweils irrrne1- dasjenige Gatter durchgesteuert.das über seinen andere" Eingang mit dem zu dem jeweiligen Zeitpunkt sisinalt'^renden Schrittausgang des Schieberegisters verbunden ist Dies ist in dem geschilderten Beispie' lediglich fur das Gatter C 1 der Fall, da nur für dieses G !'te- .im anderen Eingang das Signal vom ersten Sv r- ''JUSg1ITIg S 1 des Schieberegisters anliegt. Damit is: 'ι·· r.ieses Gz'ler G 1 die Koinzidenzb dingung erfijii' Das an seinem Ausgang auftretende Signa! wird jnerden Staffelungsverstärker Vl als erster Ausgangs- :mpiils der insgesamt n-Staffeii'ngsimpulse abgegeben. Dieser Ausgangsimpuls ist mit Erreichen des Schrittes R\ dei Ringzählers beendet. Gleichzeitig entfällt damit die Ansteuerung für den Staffelungsverstärker Vl. Die Impulsdauer des am Ausgang des Verstärkers entstehenden Ausgangsimpulses ist somit durch die Zeit zwischen dem Setzen und dem Rücksetzen der Kippstufe K 1 bestimmt. Diese Impulsdauer läßt sich somit durch die Wahl der den Ringzähler steuernden Folgefrequenz des Hilfstaktes und durch die Wahl der Schrittdifferenz vorgeben. Mit dem Erreichen des Schrittes Rx soll beispielsweise der erste Durchlauf des Ringzählers beendet sein, so daß über den Zwischenschritt R 0 ein weiterer Durchlauf beginnt Mit dem erneut gebildeten Schiebeimpuls wird dann in der für den ersten Schrittausgang An den Ausgängen der Staffelungsverstärker Vl bis Vn entstehen also zeitlich gestaffelt gleichartige Ausgangsimpulse, die sich jeweils zeitlich nicht überlappen. Eine anliegende Zeittaktimpulsfolge ZTwird somit in η gleichartige und an den Ausgangsleitungen getrennt abnehmbare Impulsfolgen umgesetzt.The buffer that stores the impulse that has been hit can be accepted. This means that because of the shift pulse taken from step R 1 of the ring counter, an output signal is produced at the first output step 51 of the shift register. Each Schnnj'jsgang S 1 to Sn is connected to one input of a com / idenz member G 1 to Cn . The other input of each of these coincidence elements is connected to the output of a flip-flop K 1. The set / input S of this trigger stage is linked to the step output /? 2 ur 'its reset input R connected to the step output R \ Jes ring counter. With the resultant due to the controlling auxiliary clock output at step Rl Ausga..gssignal the Kippst W is thus set uf e ird step Rx CHT-erre. The reset input of this flip-flop is triggered by the output signal that is produced and this flip-flop is thus reset to the original initial state. R 2 and R \ and the time determined by the repetition frequency of the controlling auxiliary clock is supplied to the individual gates Ci 1 Tis CVn via the output of the multivibrator with a potential that enables these gates to be controlled. However, only each irrrne 1 - the one gate durchgesteuert.das over its walls r e "input connected to the sisinalt at the respective time '^ leaders step output of the shift register is connected This is in the described Step Example' only the gate C for 1 case !, as only for this G JUSg 'te- .in other input the signal from the first Sv r' '1 ITIG S 1 of the shift register is applied this is.' ι ·· r.ieses Gz'ler G 1, the Koinzidenzb dingung erfijii 'The signal appearing at its output is emitted to the graduation amplifier V1 as the first output: mpiils of the total of n graduation pulses. This output pulse is terminated when the step R \ the ring counter is reached The pulse duration of the output pulse produced at the output of the amplifier is thus determined by the time between the setting and resetting of the multivibrator K 1. This pulse duration can thus be determined by d Specify the choice of the repetition frequency of the auxiliary clock controlling the ring counter and the choice of the step difference. With the achievement of step Rx, for example, the first pass should be finished of the ring counter, so that a further cycle starts via the intermediate step R 0 with the re-formed shift pulse is then in the Vl arise for the first step starting at the outputs of graduation amplifier to Vn so Output pulses of the same type staggered in time and which do not overlap in time. An applied timing pulse train ZT is thus converted into η similar pulse trains that can be removed separately from the output lines.

Es ist nun zu überprüfen, ob diese Impulse bzw. diese Taktimpulsfolgen an den Ausgängen der jeweiligen Staffeksgsverstärker ordnungsgemäß entstehen. Dies erfolgt mit der unmittelbar mit der Erzeugereinheit Sf gekoppelten Überwachungseinheit UE. Unter Einbeziehung der in der Fi g. 2 dargeste!»ten Impulsdiagramme wird diese Überwachung auf folgende Weise vorgenommen: Die jeweils an den Ausgängen der Staffelungsverstärker während eines Staffelungsvorganges entstehenden Impulse werden über ein durch die Dioden D 1 bis Dn angedeutetes Entkoppelungsnetzwerk auf einer einzigen Ansteuerleitung zusammengefaßt. In einer Vergleichsanordnung Vg werden die auf dieser Steuerleitung auftretenden Impulse mit Steuersignalen verglichen, die vom Ringzähler abgegriffen werden und die größtenteils bereits für die Erzeugung der Impulse herangezogen wurden.It must now be checked whether these pulses or these clock pulse sequences are properly generated at the outputs of the respective Staffeksgs amplifier. This takes place with the monitoring unit UE, which is coupled directly to the generator unit Sf. Taking into account the in Fi g. This monitoring is carried out in the following way: The pulses generated at the outputs of the graduation amplifiers during a graduation process are combined on a single control line via a decoupling network indicated by the diodes D 1 to Dn. In a comparison arrangement Vg , the pulses occurring on this control line are compared with control signals which are picked up by the ring counter and which for the most part have already been used to generate the pulses.

Über dem Schrittausgang R 1 des Ringzählers Rz kann während der Zeitdauer eines Impulses des Hilfstaktes, wie bereits erwähnt, ein Signal abgenommen werden, das, da es den Schiebeimpuls für das Schieberegister darstellt, jeweils eine Pause für die Ausgangsimpulse definiert. Diese Ausgangsimpulse sind in der Zeile a der Fig. 2 angedeutet. Sie werden durch das Gatter GD mit den an der genannten Ansteuerleitung zusammengefaßten Ausgangsimpulsen in Beziehung ^c-setzt Diese Ausgangsimpulsfolge ist entsprechend dem mit den Bezugszeichen b versehenen Schaltungspunkt in der Zeilf b der F i g. 2 für den ungestörten Fall dargestellt. Während des Verschiebeimpulses darf kein Staffelungsverstärker durchgeschaltet sein. Ist dies aufgrund eines Fehlers, beispielsweise aufgrund eines fehlerhaften Dauerzustandes auf einer Ausgangsleitung der Fall, so wäre für das Gatter GD die Koinzidenzbedingung erfüllt Durch das damit entstehende Ausgangssignal kann der erkannte Fehler, der durch das Auftreten eines dem Potential eines Ausgangsimpulses entsprechenden Dauerpotentials entsteht an eine Auswerteeinrichtung SD übermittelt werden. Durch diese Einrichtung werden dann die an diesen Fehlerfall zu knüpfenden Folgefunktionen veranlaßtAs already mentioned, a signal can be picked up via the step output R 1 of the ring counter Rz during the duration of a pulse of the auxiliary clock which, since it represents the shift pulse for the shift register, defines a pause for the output pulses. These output pulses are indicated in line a of FIG. They are with the mentioned at the drive summarized by the gate GD the output pulses in relation ^ c-sets This output pulse train is in accordance with the with the reference numeral b in the node provided Zeilf b F i g. 2 shown for the undisturbed case. No graduation amplifier may be switched through during the shift pulse. If this is the case due to an error, for example due to a faulty permanent state on an output line, the coincidence condition would be met for the gate GD Evaluation device SD are transmitted. This device then initiates the subsequent functions to be linked to this error case

Ein weiterer schwerwiegender Fehler ist bei einem Ausfaii eines Taktes gegeben. Dieser Fehlerfail wirdAnother serious error occurs when a clock fails. This error will fail

2020th

durch das Mehrfachkoinzidenzgatter CA festgestellt. Die Überwachung auf Taktausfall muß nicht während der ganzen Zeitdauer eines entstehenden Ausgangsimpulses vorgenommen werden. Unter der Voraussetzung, daß diese Zeitdauer durch eine /?S-Kippstufe definiert wird, genügt es, wenn diese Überwachung während eines durch das Schieberegister SR und den Ringzähler RZ definierten Staffelschrittes für die Dauer einer oüer mehrerer Hilfstaktlängen erfolgt. Es wird deshalb ein Steuersignal herangezogen/das von einem zwischen den Ausgangsschritten R 2 und Ry des Ringzählers liegenden Schritt abgeleitet wird. In dieser durch den jeweiligen Schrittabstand festgelegten Zeit, die wie bereits erwähnt mit der Impulsdauer eines Ausgangsimpulses übereinstimmt, muß ein Staffelverstärker V durchgeschaltet sein. Für den durch das Gatter GA vorgenommenen Vergleich wird ein Steuersignal vom Ausgang Ri herangezogen. Dieses einer Hilfstaktlänge entsprechende Signa! tritt also immer zu einer Zeit auf, in der ein Ausgangsimpuls vorhanden sein muß. Es ist in der Zeile e der F i g. 2 dargestellt. Neben diesem Signal wird über einen weiteren Eingang dem Gatter CA das in der Zeile ddargestellte Ausgangssignal der bistabilen Kippstufe KI zugeführt. Mit diesem Signal wird die Dauer eines gesamten Staffelungsvorganges definiert, da diese Kippstufe mit Erreichen des letzten Staffelungsschrittes in ihre Ausgangslage zurückgeschaltet wird. Durch den eingezeichneten Punkt am dritten Eingang des Gatters GA wird angedeutet, daß die über die Steuerleitung b zusammengefaßten Ausgangssignale an die .^m Eingang invertiert wirksam werden. Die invertierte und einem ordnungsgemäßen Ablauf entsprechende Impulsfolge ist in der Zeile 5 der F i g. 2 dargestellt. Es werden also durch das Mehrfachkoinzidenzgatter GA die gemäß der Zeile Έ, der Zeile d und der Zeile e jeweils auftretenden Impulse verknüpft. Im ungestörten Fall ist die notwendige Koinzidenzbedingune durch die Auswirkung des Negationseinganges nicht erfüllt, so daß dieses Gatter nicht durchgesteuert werden kann. Bleiben dagegen auf einer Ausgangsleitung die Ausgangsimpulse aus. so führt dies am Negationseingang zu einem Dauersignal. Dadurch wird die Koinzidenzbedingung erfüllt, so daß ein diesen Fehler signalisierendes Ausgangssignal entsteht. Dieses wird der Einrichtung A4 zugeführt, das wiederum die daran anzuknüpfenden Folgefunktionen einleitet.detected by the multiple coincidence gate CA. The monitoring for clock failure does not have to be carried out during the entire duration of an output pulse. Provided that this time period is defined by a /? S flip-flop, it is sufficient if this monitoring takes place during a grading step defined by the shift register SR and the ring counter RZ for the duration of one or more auxiliary cycle lengths. A control signal is therefore used / which is derived from a step lying between the output steps R 2 and Ry of the ring counter. In this time determined by the respective step spacing, which, as already mentioned, corresponds to the pulse duration of an output pulse, a relay amplifier V must be switched through. A control signal from the output Ri is used for the comparison made by the gate GA. This signa corresponding to an auxiliary measure length! always occurs at a time when an output pulse must be present. It is in line e of FIG. 2 shown. In addition to this signal, the output signal of the bistable multivibrator KI shown in line d is fed to the gate CA via a further input. This signal defines the duration of an entire graduation process, since this flip-flop is switched back to its starting position when the last graduation step is reached. The point drawn at the third input of the gate GA indicates that the output signals combined via the control line b become effective in an inverted manner at the input. The inverted pulse sequence corresponding to a proper sequence is shown in line 5 of FIG. 2 shown. The multiple coincidence gate GA thus links the pulses occurring in each case according to line Έ, line d and line e. In the undisturbed case, the necessary coincidence condition is not fulfilled by the effect of the negation input, so that this gate cannot be activated. On the other hand, if there are no output pulses on an output line. this leads to a permanent signal at the negation input. As a result, the coincidence condition is met, so that an output signal indicating this error is produced. This is fed to device A4, which in turn initiates the subsequent functions to be linked to it.

Mit dem Gatter GZ wird über ihren durch einen Punkt angedeuteten Negationseingang die an der gemeinsamen Steuerleitung b auftretende Impulsfolge in ihrer negierten Form mit den von der Kippstufe K 3 abgegebenen Impulsen verglichen. Diese eine Zeitstufe bildende Kippstufe wird mit jedem Impuls der an der Steuerleitung b auftretenden Impulsfolge ang-j- -1.Wn. Ihre Laufzeit ist so gewählt, daß sie in ungestörtem Betriebszustand kleiner ist als die Zeitdauer der zeitlich nacheinander auftretenden und an der Leitung b zusam mengefaßten Ausgangsimpulse. Das bedeutet, daß die an beiden Eingängen des Gatters CZ zur Wirkung gelangenden Impulse bei einem einwandfreien Ablauf nicht koinzident auftreten. Ist jedoch ein Ausgangsimpuls gegenüber dem durch die Zeiistufe bestimmten Normwert verkürzt, so tritt eine zeitliche Überlappung der an den Eingängen anliegenden Impulse auf. Dies führt zu einem Ausgangssignal, das wiederum als Feh-Iermeldesignal einer Auswerteeinheit SZ zugeführt wird. In der Zeile b der F i g. 2 ist für den ersten Impuls ein hinsichtlich seiner Zeitdauer fehlerhaft verkürzter Impuls gestrichelt angedeutet Damit verlängert sich der invertierte Impuls entsprechend. Dies ist der Zeile 5 zu entnehmen. In der Zeile cder Fig. 2 sind die von der Kippstufe K 3 jeweils abgegebenen und den Normwert definierenden Ausgangsimpulse dargestellt. Tritt in der dargestellten V/eise ein verkürzter Impuls auf, so findet während der Zeit tk eine zeitliche Überlappung statt. Das dadurch ausgelöste Fehlermeldesignal wird in der Einrichtung SZ verarbeitet.With the gate GZ , via its negation input indicated by a dot , the pulse sequence occurring on the common control line b is compared in its negated form with the pulses emitted by the flip-flop K 3. This trigger stage, which forms a time stage, is activated with each pulse of the pulse sequence ang-j- -1.Wn. occurring on control line b. Your running time is chosen so that it is less than the duration of the temporally successive and summed output pulses on the line b in the undisturbed operating state. This means that the impulses which take effect at both inputs of the gate CZ do not occur coincidentally if the process runs smoothly. If, however, an output pulse is shortened compared to the standard value determined by the time level, the pulses applied to the inputs will overlap over time. This leads to an output signal which, in turn, is fed to an evaluation unit SZ as an error reporting signal. In line b of FIG. 2, a pulse that is incorrectly shortened with regard to its duration is indicated by dashed lines for the first pulse. The inverted pulse is accordingly lengthened. This can be seen in line 5. In line c of FIG. 2, the output pulses each emitted by the flip-flop K 3 and defining the standard value are shown. If a shortened pulse occurs in the diagram shown, a temporal overlap occurs during the time tk. The error message signal triggered by this is processed in the device SZ .

In Fig. 1 ist für jede der genannten Fehlerarten eine Auswerteeinheit dargestellt. Diese Einheiten sind dann erforderlich, wenn für jeden dieser genannten Fehler unterschiedliche Folgefunktionen ausgelöst werden sollen. Bei gleichen Folgefunktionen für diese einzelnen Fehlerarten können die Ausgänge der Gatter GT, CA und CZzusammengefaßt und einer ihre Fehlermeldesignale verarbeitenden Einrichtung gemeinsam zugeführt werden. Durch diese Einrichtung oder durch die dargestellten getrennten Auswerteeinheiten kann beispielsweise είπε wahrnehmbare Anzeige des jeweiliger. Fehlers erfolgen dnd gegebenenfalls eine Umschaltung der Ausgangsleitungen auf einen ersatzweise anzuschaltenden Ausgangstakt vorgenommen werden.In Fig. 1, an evaluation unit is shown for each of the types of error mentioned. These units are required if different subsequent functions are to be triggered for each of these errors mentioned. With the same subsequent functions for these individual types of errors, the outputs of the gates GT, CA and CZ can be combined and fed together to a device that processes their error message signals. By this device or by the separate evaluation units shown, for example, είπε perceptible display of the respective. Errors occur and, if necessary, the output lines are switched to an output clock that is to be switched on as an alternative.

4545

5050

5555

60 Hierzu 1 Blatt Zeichnungen 60 1 sheet of drawings

Claims (4)

Patentansprüche:Patent claims: 1. Schaltungsanordnung für Femmeldeanlagen, insbesondere Fernsprechvermittlungsanlagen, in denen zur Überwachung von zeitlich gestaffelten und jeweils an voneinander getrennten Ausgangstaktleitungen abnehmbaren Taktimpulsfolgen bei gleicher Iropulsfolgefrequenz keine zeitliche Überlappung von Impulsen der verschiedenen Taktimpulsfolgen auftritt und ihre den zeitlichen Ablauf bestimmenden Kennwerte, ausgelöst durch die Impulse einer gleichartigen Ursprungsimpulsfolge, in einer entsprechend voreinstellbaren Steuereinheit durch die mit Erreichen der jeweiligen Voreinstellung abnehmbaren Steuersignale bestimmt sind, und in denen zur Erkennung einer Störung im zeitlichen Ablauf der an den einzelnen Ausgangstaktleitungen abnehmbaren Impulse diese über ein Entkopplungsnetzwerk vuuer Beibehaltung des vorhandenen zeitiichen Ablaufes auf einer einzigen Prüfieitung zusammengefaßt werden, dadurch gekennzeichnet, daß die an dieser Prüfleitung entstehende Ist-Impulsfolge in einer Vergleichsanordnung (VG) mit den die zeitlichen Kennwerte in ihrer vorschriftsmäßigen Form festlegenden Steuersignalen der Steuereinheit (z. B. R 1, R 2, Ri, Rx) unmittelbar oder mit durch diese Steuersignale ausgelösten und Kennwerte charakterisierenden Folgesignalen (Ausgang K 3) verglichen werden, und daß eine Abweichung in de. einzelnen Kennwerten der gesamten Ist-Impulsfolge ein FehlenrHdesignal (Ausgänge der Gatter CD, CA, GZ) bewirkt, das jeweils für sich die daran anzuknüpfenden Folg funktionen auslöst1.Circuit arrangement for telecommunication systems, in particular telephone exchanges, in which for the monitoring of time-staggered clock pulse sequences that can be removed from separate output clock lines with the same pulse sequence frequency, there is no temporal overlap of pulses of the various clock pulse sequences and their timing-determining characteristic values, triggered by the pulses of a similar one Original pulse sequence, in a correspondingly presettable control unit, are determined by the control signals that can be removed when the respective presetting is reached, and in which, in order to detect a fault in the timing of the pulses that can be removed from the individual output clock lines, these via a decoupling network vuuer retention of the existing timing on a single test line are summarized, characterized in that the actual pulse sequence arising on this test line in a comparison arrangement (VG) with the control signals of the control unit (e.g. B. R 1, R 2, Ri, Rx ) can be compared directly or with subsequent signals triggered by these control signals and characterizing characteristic values (output K 3), and that a deviation in de. individual characteristic values of the entire actual pulse train causes an error signal (outputs of gates CD, CA, GZ) , which triggers the subsequent functions to be linked to it 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß durch eine entsprechende Verknüpfung innerhalb der Vergleichsanordnung (Vg) gleichzeitig mehrere zeitliche Kennwerte getrennt überprüfbar sind.2. Circuit arrangement according to Claim 1, characterized in that a number of characteristic values over time can be checked separately at the same time by means of a corresponding link within the comparison arrangement (Vg). 3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuersignale an den entsprechend ausgewählten Schrittausgängen (R)C-nes mit einem vorgegebenen Hilfstakt beaufschlagten Ringzählers (R 2) abgenommen werden, dessen voreinstellbaren Ausgangssignale die zeitlichen Kennwerte für die eine zeitliche Staffelung der Impulse für die einzelnen Impulsfolgen ermöglichenden Einrichtung (SR)steuern. 3. Circuit arrangement according to claim 1, characterized in that the control signals are taken from the correspondingly selected step outputs (R) C- nes with a predetermined auxiliary clock acted upon ring counter (R 2), whose presettable output signals the time characteristics for a time graduation of the pulses for the individual pulse trains enabling device (SR) control. 4. Schaltungsanordnung nach Anspruch 3. dadurch gekennzeichnet, daß die zeitliche Staffelung durch eine .Schieberegisteranordnung (SR) vorge nommer, wird, deren Schnttausgänge jeweils mit einer Ausgangstaktleitung (A 1 bis An)koppelbar sind und die den Verschiebeimpuls (SC) von einem vorbestimmten Schritt (R 1) des Ring/ahlers (RZ) erhält und in die das an ihre ein/einen Sehntt.iiist'angc als Impuls übersehbare Informationsbit mit jedem Impuls der genannten IJrsprungsimpiilsfolge (ZT) ein gegeber wird4. A circuit arrangement according to claim 3, characterized in that the time graduation is provided by a .Schieberegisteranordnung (SR) , whose interface outputs can each be coupled to an output clock line (A 1 to An) and the shift pulse (SC) from a predetermined Step (R 1) of the ring / ahler (RZ) and in which the information bit, which can be overlooked as a pulse, is entered with each pulse of the above-mentioned initial pulse sequence (ZT) 6060
DE19782842350 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains Expired DE2842350C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19782842350 DE2842350C2 (en) 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19782842350 DE2842350C2 (en) 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains

Publications (2)

Publication Number Publication Date
DE2842350A1 DE2842350A1 (en) 1980-04-17
DE2842350C2 true DE2842350C2 (en) 1985-07-11

Family

ID=6050774

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19782842350 Expired DE2842350C2 (en) 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains

Country Status (1)

Country Link
DE (1) DE2842350C2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3127624C2 (en) * 1981-07-13 1983-04-14 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for generating signal-technically safe pulse trains
DE3218506A1 (en) * 1982-04-02 1983-10-13 Siemens AG, 1000 Berlin und 8000 München CIRCUIT ARRANGEMENT FOR TELECOMMUNICATION SWITCHING SYSTEMS, IN PARTICULAR TELEPHONE SWITCHING SYSTEMS, WITH SWITCHING DEVICES FOR SIGNALING

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1197922B (en) * 1960-10-27 1965-08-05 Int Standard Electric Corp Monitoring device for several pulse sources
DE2612532C3 (en) * 1976-03-24 1978-09-14 Siemens Ag, 1000 Berlin Und 8000 Muenchen Circuit arrangement for monitoring a plurality of lines staggered in time, each clock pulse assigned as a clock pulse sequence

Also Published As

Publication number Publication date
DE2842350A1 (en) 1980-04-17

Similar Documents

Publication Publication Date Title
EP0007579B1 (en) Circuit arrangement for monitoring the state of signalling systems, especially traffic light signalling systems
DE1219981B (en) Ring counter
EP0328093A2 (en) Gray code converter giving a fault signal
DE2853546C2 (en) Test circuit for at least two synchronously working clock generators
DE2235802C2 (en) Method and device for testing non-linear circuits
DE10127054B4 (en) Method for monitoring a voltage supply of a control device in a motor vehicle
DE2842350C2 (en) Circuit arrangement for monitoring clock pulse trains
EP2494534B1 (en) Safety communication system for signaling system states
EP1025501A1 (en) Method and device for checking an error control procedure of a circuit
EP0248269A2 (en) Method of simulating a disruption fault in a logic FET circuit, and arrangments for carrying out said method
DE2602197B2 (en) Switching method and circuit arrangement for carrying out the method for telecommunications switching systems, in particular telephone switching systems with searchers for receiving information
DE2004810B2 (en) METHOD AND ARRANGEMENT FOR DETERMINING FAULTS IN THE INTERMEDIATE POSITIONS EQUIPPED WITH REGENERATORS OF A TRANSMISSION SYSTEM WORKING WITH PULSE CODE MODULATION
EP0254125B1 (en) Danger signalling system
EP0046317B1 (en) Process and arrangement for detecting the direction of a short circuit
EP0037965A2 (en) Device for testing a digital circuit with test circuits enclosed in this circuit
EP0195457B1 (en) Apparatus for self-monitoring a circuit comprising a microprocessor
DE1537532C3 (en) m-out-n connection
DE2738836C2 (en) Monitoring of digital signals
DE1295627B (en) Circuit arrangement for monitoring clock generators
DE2411224C3 (en) Circuit arrangement for a clock-controlled electrical system, in particular a telecommunications switching system
EP0410117A2 (en) Method for the improvement of the security of the signal transmission in track circuits as well as circuit arrangement for the realisation of the method
DE2449634A1 (en) INFORMATION COLLECTION SYSTEM
DE2217634C3 (en) Safety circuit for counting pulses according to the binary number system in digital data processing systems, especially in railway systems
DE2842332C3 (en) Method and circuit arrangement for determining the duration of the delivery of an output signal corresponding to a binary value in response to the occurrence of a trigger pulse, in particular for railway signal systems
DE1566792C (en)

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee