[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN1436400A - 一个高增益、很宽共模范围、自偏置运算放大器 - Google Patents

一个高增益、很宽共模范围、自偏置运算放大器 Download PDF

Info

Publication number
CN1436400A
CN1436400A CN01811059A CN01811059A CN1436400A CN 1436400 A CN1436400 A CN 1436400A CN 01811059 A CN01811059 A CN 01811059A CN 01811059 A CN01811059 A CN 01811059A CN 1436400 A CN1436400 A CN 1436400A
Authority
CN
China
Prior art keywords
transistors
transistor
coupled
cascode
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN01811059A
Other languages
English (en)
Inventor
M·巴泽斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1436400A publication Critical patent/CN1436400A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/4521Complementary long tailed pairs having parallel inputs and being supplied in parallel
    • H03F3/45219Folded cascode stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

一个高增益、很宽共模范围、自偏置运算放大器,包括由偏置晶体管和电流镜偏置的互补差动晶体管,并且还包括共射共基放大器晶体管来提供一个高放大器输出阻抗,在其中,偏置晶体管、电流镜和共射共基放大器晶体管全部都经过负反馈被自偏置。

Description

一个高增益、很宽共模范围、自偏置运算放大器
发明领域
本发明的实施例涉及模拟电路,并且更特别地涉及运算放大器。
发明背景
许多现有技术的CMOS(互补金属氧化物半导体)运算放大器依赖外部偏置以便在饱和区中对在运算放大器中担任电流源(或有源负载)的各个FET(场效应晶体管)进行偏置。可是,外部偏置可能对加工技术、电源电压以及温度很敏感。此外,因为运算放大器的总增益和输出电阻二者可能都很高并难以精确模拟,所以零差动输入电压的输出节点电压很难预知。一般来说,这些节点电压对于零差动输入电压应该为或者接近Vcc/2,在此,Vcc是电源电压。
其它现有技术运算放大器已经利用具有负反馈的自偏置的各种方法,所以输出节点电压名义上地在Vcc/2处。可是,对于一些现有技术运算放大器,外部偏置没有被完全消除,另外一些运算放大器,用作为电流源的一些或所有的FET在它们的线性区域中被偏置,而不是在它们的饱和区中被偏置,这导致较小的电压增益。本发明要克服这些问题。
附图说明
图1是本发明实施例的一个电路。
最佳实施方式
图1是一个自偏置运算放大器的电路,并且是本申请的发明者所发明的序列号为XXXXXX、申请日为XXXX标题为″A High Gain,VeryWide Common Mode Range,Self-Biased Operational Amplifier″(一个高增益、很宽共模范围、自偏置运算放大器)的美国专利申请的主题,并且被受让给本申请相同的受让人。图1的运算放大器可以被认为是一个跨导放大器,其中,响应于输入节点102和104处的一个差动电压,一个小信号电流被提供给一个负载。图1中的负载可以被采用作为与晶体管6B平行的晶体管5B的输出电阻。图1的运算放大器是自偏置,因为不需要外部偏置。
晶体管1A和1B是源极彼此相连的晶体管第一差动对的pMOSFET(p沟道金属氧化物半导体场效应晶体管),而晶体管2A和2B是源极彼此相连的第二差动对的nMOSFET。两个差动对彼此互补,因为它们包括具有互补载流子类型的晶体管,即,晶体管1A和1B是P载流子类型而晶体管2A和2B是n载流子类型。晶体管1A和2A的栅极被连接到输入节点102,而晶体管1B和2B的栅极被连接到输入节点104。
晶体管3发出偏置电流给差动对1A和1B。晶体管8A和8B包括一个电流镜。晶体管8A吸收来自晶体管1A和6A中的偏置电流,并且晶体管8B吸收来自晶体管1B和6B中的偏置电流。由晶体管3发出的偏置电流在幅度上相等被晶体管1A和1B吸收的偏置电流和。当节点102和104之间的差动电压为零时,晶体管8A和8B吸收相等的偏置电流。
同样地,晶体管7A和7B包括一个电流镜。晶体管7A发出偏置电流给晶体管2A和5A,而晶体管7B发出偏置电流给晶体管2B和5B。晶体管4吸收来自差动对2A和2B中的偏置电流。被晶体管4吸收的偏置电流在幅度上等于被晶体管2A和2B发出的偏置电流和。当节点102和104之间的差动电压为零时,晶体管7A和7B发出相等的偏置电流。
晶体管7A的栅极被连接到它的漏极,而且连接到晶体管3和7B的栅极。因为晶体管7A的栅极被连接到它的漏极,所以只要它的栅源电压VGS负于VTP(pMOSFET门限电压)则它在它的饱和区中被偏置。因此,在VTP的裕度之内,晶体管3和7B也在它们的饱和区中被偏置。同样地,晶体管8A的栅极被连接到它的漏极,而且还被连接到晶体管4和8B的栅极。因为晶体管8A的栅极被连接到它的漏极,所以只要它的栅源电压VGS比VTN(nMOSFET门限电压)正,则它在它的饱和区中被偏置。因此,在VTN的裕度之内,晶体管4和8B也在它们的饱和区中被偏置。
晶体管2B和5B被安排作为一个叠加共射共基放大器对(folded-cascode pair)。晶体管5B是一个pMOSFET,所以叠加共射共基放大器对2B和5B由具有互补载流子类型的晶体管组成。共射共基放大器晶体管5B提供阻抗转换。也就是说,节点112处的阻抗比节点106处的阻抗小很多。同样地,晶体管1B和6B被安排作为具有互补载流子类型的一个叠加共射共基放大器对,在此,节点114处的阻抗比节点106处的阻抗小许多。共射共基放大器晶体管5B和6B的使用提供一个高的输出阻抗,它帮助提供一个高的放大器增益,因为增益由输入跨导和输出阻抗的乘积来确定。
晶体管5A和2A,和晶体管6A和1A被安排作为具有互补载流子类型的叠加共射共基放大器对。晶体管5A的栅极与其漏极相连,并且晶体管6A的栅极与其漏极相连,因此,晶体管5A和6A偏置在它们的饱和区。在同一电势上的晶体管5A和6A的栅极和漏极被连接到晶体管5B和6B的栅极,从而偏置晶体管5B和6B。
图1放大器的互补配置提供了一个非常宽的共模操作范围,原因如下。如果共模输入电压低到使致晶体管2A和2B位于切断状态,那么晶体管1A和1B将仍然开启并且将继续实行放大。反过来,如果共模输入电压高到使致晶体管1A和1B位于切断状态,那么晶体管2A和2B将仍然开启并且将继续实行放大。用这种方式,图1的放大器将提供在一个宽共模输入电压范围上的放大系数。
图1放大器的自偏置配置引起稳定各个偏压的负反馈环路。在处理参数或操作条件中的把偏压偏离它们标称值的那些变化导致偏压中的一个偏移使得自动修正。
此外,图1实施例的自偏置配置也有助于它的差动增益,这可以被如下渐进地证明。假定输入节点102达到高(HIGH)而输入节点104达到低(LOW)。小信号电流由晶体管2A和1A分别从节点108和110被引出,并且小信号电流由晶体管2B和1B分别引入节点112和114。随着小信号电流被引入节点112和114,更多电流将被发到晶体管5B中,并且更少的电流将从晶体管6B中被吸收,结果,节点106将达到高(HIGH)。另外,因为小信号电流从节点108和110中被引出,所以这些节点达到低(LOW)。因为晶体管3和7B的栅极被连接到节点108,所以它们传导更强,从而引起节点106处的电压甚至达到更高。此外,因为晶体管4和8B的栅极被连接到节点110,这些晶体管传导更弱,从而也引起节点106处的电压仍然达到甚至更高。
在不偏离本发明的范围内可以对所述实施例进行各种修改。

Claims (17)

1.一种放大器,包括:
包括第一和第二晶体管的第一差动对;
对第一差动对提供偏置电流的第一偏置晶体管;
包括第一和第二晶体管的第一电流镜,用来分别地吸收来自第一差动对的第一和第二晶体管中的电流;
包括第一和第二晶体管的第二差动对;
吸收来自第二差动对的电流的第二偏置晶体管;和
包括第一和第二晶体管的第二电流镜,用来分别地把电流供给第二差动对的第一和第二晶体管;
其中,第二电流镜的第二晶体管被耦合来在它的饱和区中被自偏置,并且被耦合来对第二电流镜的第一晶体管和第一偏置晶体管进行偏置。
2.如权利要求1所述的方法,还包括:
具有第一输入电压的第一输入节点;和
具有第二输入电压的第二输入节点;其中,第二电流镜的第二晶体管具有彼此相连的栅极和漏极,并且第二电流镜的第一晶体管和第一偏置晶体管使栅极连接到第二电流镜的第二晶体管栅极上;
第一差动对的第一和第二晶体管是第一载流子类型的单极晶体管;
第二差动对的第一和第二晶体管是与第一载流子类型互补的第二载流子类型的单极晶体管;
第一和第二差动对的第一晶体管使栅极耦合到第一输入节点来响应第一输入电压;和
第一和第二差动对的第二晶体管使栅极耦合到第二输入节点来响应第二输入电压。
3.如权利要求1所述的放大器,其中:
第二电流镜的第二晶体管具有彼此相连的栅极和漏极,并且第二电流镜的第一晶体管和第一偏置晶体管使栅极连接到第二电流镜的第二晶体管栅极上;和
第一电流镜的第二晶体管具有彼此相连的栅极和漏极,并且其中第一电流镜的第一晶体管和第二偏置晶体管使栅极连接到第一电流镜的第二晶体管的栅极。
4.如权利要求3所述的放大器,还包括:
具有第一输入电压的第一输入节点;和
具有第二输入电压的第二输入节点;其中,第一差动对的第一和第二晶体管、第一偏置晶体管以及第二电流镜的第一和第二晶体管是第一载流子类型的单极晶体管;
第二差动对的第一和第二晶体管、第二偏置晶体管以及第一电流镜的第一和第二晶体管是与第一载流子类型互补的第二载流子类型的单极晶体管;
第一和第二差动对的第一晶体管使栅极耦合到第一输入节点来响应第一输入电压;和
第一和第二差动对的第二晶体管使栅极耦合到第二输入节点来响应第二输入电压。
5.如权利要求3所述的放大器,还包括:
第一共射共基放大器晶体管,耦合到第一差动对的第一晶体管以便形成一个叠加共射共基放大器对;
第二共射共基放大器晶体管,耦合到第一差动对的第二晶体管以便形成一个叠加共射共基放大器对;
第三共射共基放大器晶体管,耦合到第二差动对的第一晶体管以便形成一个叠加共射共基放大器对;和
第四共射共基放大器晶体管,耦合到第二差动对的第二晶体管以便形成一个叠加共射共基放大器对;其中,
第四共射共基放大器具有彼此相连的栅极和漏极;
第二共射共基放大器具有彼此相连的栅极和漏极;和,
第一、第二、第三和第四共射共基放大器晶体管使它们的栅极彼此相连。
6.如权利要求5所述的放大器,还包括:
具有第一输入电压的第一输入节点;
具有第二输入电压的第二输入节点;和具有输出电压的一个输出节点;其中,
第一差动对的第一和第二晶体管、第一偏置晶体管、第二电流镜的第一和第二晶体管以及第三和第四共射共基放大器晶体管是第一载流子类型的单极晶体管;
第二差动对的第一和第二晶体管、第二偏置晶体管、第一电流镜的第一和第二晶体管以及第一和第二共射共基放大器晶体管是与第一载流子类型互补的第二载流子类型的单极晶体管;
第一和第二差动对的第一晶体管使栅极耦合到第一输入节点来响应第一输入电压;
第一和第二差动对的第二晶体管使栅极耦合到第二输入节点来响应第二输入电压;和
第一和第三共射共基放大器晶体管使漏极耦合到输出节点来提供输出电压,其中,输出电压是第一和第二输入电压的一个放大差值。
7.一种放大器,包括:
包括第一和第二晶体管的第一差动对;
对第一差动对提供偏置电流的第一偏置晶体管;
包括第一和第二晶体管的第一电流镜,用来分别地吸收来自第一差动对的第一和第二晶体管中的漏极电流;
包括第一和第二晶体管的第二差动对;
吸收来自第二差动对的电流的第二偏置晶体管;和
包括第一和第二晶体管的第二电流镜,用来分别地把电流供给第二差动对的第一和第二晶体管;
其中,第二电流镜的第二晶体管使栅极和漏极彼此相连来在它的饱和区中被偏置,并且第二电流镜的第一晶体管和第一偏置晶体管使栅极耦合到第二电流镜的第二晶体管的栅极来在它们的饱和区中被偏置。
8.如权利要求7所述的放大器,还包括:
具有第一输入电压的第一输入节点;和
具有第二输入电压的第二输入节点;其中
第一差动对的第一和第二晶体管是第一载流子类型的单极晶体管;
第二差动对的第一和第二晶体管是与第一载流子类型互补的第二载流于类型的单极晶体管;
第一和第二差动对的第一晶体管使栅极耦合到第一输入节点来响应第一输入电压;和
第一和第二差动对的第二晶体管使栅极耦合到第二输入节点来响应第二输入电压。
9.如权利要求7所述的放大器,其中:
第一电流镜的第二晶体管具有彼此相连的栅极和漏极来在它的饱和区中被偏置,并且其中第一电流镜的第一晶体管和第二偏置晶体管使栅极耦合到第一电流镜的第二晶体管的栅极来在它们的饱和区中被偏置。
10.如权利要求9所述的放大器,还包括:
具有第一输入电压的第一输入节点;和
具有第二输入电压的第二输入节点;其中,
第一差动对的第一和第二晶体管、第一偏置晶体管以及第二电流镜的第一和第二晶体管是第一载流子类型的单极晶体管;
第二差动对的第一和第二晶体管、第二偏置晶体管以及第一电流镜的第一和第二晶体管是与第一载流子类型互补的第二载流子类型的单极晶体管;
第一和第二差动对的第一晶体管使栅极耦合到第一输入节点来响应第一输入电压;和
第一和第二差动对的第二晶体管使栅极耦合到第二输入节点来响应第二输入电压。
11.如权利要求9所述的放大器,还包括:
第一共射共基放大器晶体管,耦合到第一差动对的第一晶体管以便形成一个叠加共射共基放大器对;
第二共射共基放大器晶体管,耦合到第一差动对的第二晶体管以便形成一个叠加共射共基放大器对;
第三共射共基放大器晶体管,耦合到第二差动对的第一晶体管以便形成一个叠加共射共基放大器对;和
第四共射共基放大器晶体管,耦合到第二差动对的第二晶体管以便形成一个叠加共射共基放大器对,其中,
第四共射共基放大器具有彼此相连的栅极和漏极以便被自偏置;
第二共射共基放大器具有彼此相连的栅极和漏极以便被自偏置;和
第一、第二、第三和第四共射共基放大器晶体管使它们的栅极彼此相连以便被自偏置。
12.如权利要求11所述的放大器,还包括:
具有第一输入电压的第一输入节点;
具有第二输入电压的第二输入节点;和
具有输出电压的一个输出节点;其中,
第一差动对的第一和第二晶体管、第一偏置晶体管、第二电流镜的第一和第二晶体管以及第三和第四共射共基放大器晶体管是第一载流子类型的单极晶体管;
第二差动对的第一和第二晶体管、第二偏置晶体管、第一电流镜的第一和第二晶体管以及第一和第二共射共基放大器晶体管是与第一载流子类型互补的第二载流子类型的单极晶体管;
第一和第二差动对的第一晶体管使栅极耦合到第一输入节点来响应第一输入电压;
第一和第二差动对的第二晶体管使栅极耦合到第二输入节点来响应第二输入电压;和
第一和第三共射共基放大器晶体管使漏极耦合到输出节点来提供输出电压,其中,输出电压是第一和第二输入电压的一个放大差值。
13.一种放大器,包括:
第一差动晶体管对;
把偏置电流供给第一差动晶体管对的第一晶体管;
包括第一和第二晶体管的第一电流镜,用来吸收来自第一差动晶体管对的偏置电流;
第一共射共基放大器晶体管,耦合到第一差动晶体管对以便形成一个叠加共射共基放大器对;
第二共射共基放大器晶体管,耦合到第一差动对以便形成一个叠加共射共基放大器对;
第二差动晶体管对;
第二偏置晶体管,用来吸收来自第二差动晶体管对的偏置电流;
包括第一和第二晶体管的第二电流镜,用来把偏置电流供给第二差动晶体管对;
第三共射共基放大器晶体管,耦合到第二差动晶体管对以便形成一个叠加共射共基放大器对;和
第四共射共基放大器晶体管,耦合到第二差动对以便形成一个叠加共射共基放大器对;其中,
第二和第四共射共基放大器晶体管被耦合来在饱和时被偏置,并且被耦合来偏置所述第一和第三共射共基放大器;
第一电流镜的第二晶体管被耦合来在饱和时被偏置,并且被耦合来偏置第一电流镜的第一晶体管和第二偏置晶体管:和
第二电流镜的第二晶体管被耦合来在饱和时被偏置,并且被耦合来偏置第二电流镜的第一晶体管和第一偏置晶体管。
14.如权利要求13所述的放大器,其中:
包括第一和第二晶体管的第一差动对;
包括第一和第二晶体管的第二差动对;
第一差动对的第一和第二晶体管、第一偏置晶体管、第二电流镜的第一和第二晶体管以及第三和第四共射共基放大器晶体管具有第一载流子类型的单极晶体管;和
第二差动对的第一和第二晶体管、第二偏置晶体管、第一电流镜的第一和第二晶体管以及第一和第二共射共基放大器晶体管是与第一载流子类型互补的第二载流子类型的场效应晶体管。
15.一个运算放大器,提供一个输出电压作为第一和第二输入电压差值的放大输出,所述运算放大器包括:
在第一输入电压处的第一输入节点;
在第二输入电压处的第二输入节点;
第一pFET,包括一个源极、一个漏极和一个栅极,耦合到第一输入节点来响应第一输入电压;
第一nFET,包括一个栅极和一个漏极,耦合到第一pFET的漏极以便吸收来自第一pFET中的电流;
第二nFET,包括一个源极、一个漏极和一个栅极,耦合到第二输入节点来响应第二输入电压;
第二pFET,包括一个栅极和一个漏极,耦合到第二nFET的漏极来把电流供给第二nFET,其中,第二pFET的栅极和漏极被彼此相连以便大体上具有相同的电压;和
第三pFET,包括一个栅极和一个漏极,耦合到第一pFET的源极以便把电流供给第一pFET,其中,第三pFET和第二pFET的栅极被彼此相连以便大体上具有相同的电压。
16.如权利要求15所述的运算放大器,还包括:
第三nFET,包括一个源极、一个漏极和一个栅极,耦合到第三输入节点来响应第一输入电压;
第四pFET,包括一个栅极,其中,第四pFET和第二pFET的栅极被彼此相连以便大体上具有相同的电压;并且包括一个漏极,耦合到第三nFET漏极来把电流供给第三nFET;
第五pFET,包括耦合到第二输入节点来响应第二输入电压的一个栅极,耦合到第三pFET的漏极来吸收来自第三pFET中的电流的一个源极,以及一个漏极;
第四nFET,包括一个栅极和一个漏极,其中,第四nFET的栅极和漏极被彼此相连以便大体上具有相同的电压,其中,第四nFET和第一nFET的栅极被彼此相连以便大体上具有相同的电压,并且第四nFET的漏极被耦合到第五pFET的漏极以便吸收来自第五pFET中的电流和
第五nFET,包括一个栅极,其中,第五nFET和第四nFET的栅极被彼此相连以便大体上具有相同的电压;并且包括耦合到第二nFET源极的一个漏极,并且第三nFET用来吸收来自第二nFET和第三nFET中的电流。
17.如权利要求16所述的运算放大器,还包括:
第六pFET,包括耦合到第二pFET漏极去的一个源极,一个栅极和一个漏极,其中,第六pFET的栅极和漏极被彼此相连以便大体上具有相同的电压;
第六nFET,包括一个栅极和一个漏极,它们彼此相连以便具有大体上相同的电压,其中,第六nFET和第六pFET的栅极被彼此相连以便大体上具有相同的电压,并且包括一个漏极,耦合到第六pFET漏极去以便吸收来自第六pFET中的电流;和一个源极,耦合到第四nFET的漏极以便把电流供给第四nFET;
第七pFET,包括一个源极,耦合到第四pFET的漏极以便吸收来自第四pFET中的电流;包括一个栅极,其中,第七pFET和第六pFET的栅极彼此相连以便大体上具有相同的电压;并且包括耦合到输出节点的一个漏极;和
第七nFET,包括一个栅极,其中,第七nFET和第六pFET的栅极彼此相连以便大体上具有相同的电压;和包括一个漏极,耦合到第七pFET的漏极来吸收来自第七pFET中的电流;和一个源极,耦合到第一nFET的漏极来把电流供给第一nFET。
CN01811059A 2000-04-12 2001-03-29 一个高增益、很宽共模范围、自偏置运算放大器 Pending CN1436400A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/547,748 2000-04-12
US09/547,748 US6278323B1 (en) 2000-04-12 2000-04-12 High gain, very wide common mode range, self-biased operational amplifier

Publications (1)

Publication Number Publication Date
CN1436400A true CN1436400A (zh) 2003-08-13

Family

ID=24185965

Family Applications (1)

Application Number Title Priority Date Filing Date
CN01811059A Pending CN1436400A (zh) 2000-04-12 2001-03-29 一个高增益、很宽共模范围、自偏置运算放大器

Country Status (6)

Country Link
US (1) US6278323B1 (zh)
EP (1) EP1275199A2 (zh)
CN (1) CN1436400A (zh)
AU (1) AU2001251171A1 (zh)
HK (1) HK1050085A1 (zh)
WO (1) WO2001076346A2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101894841B (zh) * 2006-03-27 2012-09-05 精工电子有限公司 共射共基电路和半导体装置
CN103618506A (zh) * 2013-11-27 2014-03-05 苏州贝克微电子有限公司 一种从多元化电源中运行的共发射极放大器
CN104541450A (zh) * 2012-07-27 2015-04-22 吉林克斯公司 具有宽共模输入范围的接收器

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6525608B2 (en) * 2001-03-27 2003-02-25 Intel Corporation High gain, high bandwidth, fully differential amplifier
AU2003231834A1 (en) * 2002-05-24 2003-12-12 Sicor Inc. Aqueous fludarabine phosphate composition
US6822513B1 (en) 2003-05-28 2004-11-23 Ami Semiconductor, Inc. Symmetric and complementary differential amplifier
US6930550B1 (en) 2004-04-26 2005-08-16 Pericom Semiconductor Corp. Self-biasing differential buffer with transmission-gate bias generator
US7349681B2 (en) * 2004-07-13 2008-03-25 Taiwan Semiconductor Manufacturing Company, Ltd. Self-biased high-speed receiver
KR100577566B1 (ko) * 2004-12-28 2006-05-08 삼성전자주식회사 입력버퍼회로
CN103825559A (zh) * 2014-03-03 2014-05-28 西安华芯半导体有限公司 高速rcv偏置系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4284959A (en) * 1979-11-13 1981-08-18 Rca Corporation Folded-cascode amplifier arrangement with cascode load means
US4887048A (en) * 1988-01-21 1989-12-12 Texas Instruments Incorporated Differential amplifier having extended common mode input voltage range
US4958133A (en) 1989-11-13 1990-09-18 Intel Corporation CMOS complementary self-biased differential amplifier with rail-to-rail common-mode input-voltage range
US5337008A (en) * 1993-02-25 1994-08-09 Hewlett-Packard Corporation High gain rail-to-rail CMOS amplifier
KR100284024B1 (ko) * 1997-07-29 2001-03-02 윤종용 저전압 씨모오스 연산 증폭기 회로 및 그것을 구비한 샘플 앤드 홀드 회로
US5963053A (en) * 1997-10-09 1999-10-05 Pericom Semiconductor Corp. Self-biasing CMOS PECL receiver with wide common-mode range and multi-level-transmit to binary decoder

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101894841B (zh) * 2006-03-27 2012-09-05 精工电子有限公司 共射共基电路和半导体装置
CN104541450A (zh) * 2012-07-27 2015-04-22 吉林克斯公司 具有宽共模输入范围的接收器
US9306509B2 (en) 2012-07-27 2016-04-05 Xilinx, Inc. Receiver having a wide common mode input range
CN104541450B (zh) * 2012-07-27 2016-08-24 吉林克斯公司 具有宽共模输入范围的接收器
CN103618506A (zh) * 2013-11-27 2014-03-05 苏州贝克微电子有限公司 一种从多元化电源中运行的共发射极放大器

Also Published As

Publication number Publication date
AU2001251171A1 (en) 2001-10-23
EP1275199A2 (en) 2003-01-15
HK1050085A1 (zh) 2003-06-06
WO2001076346A3 (en) 2002-05-23
US6278323B1 (en) 2001-08-21
WO2001076346A2 (en) 2001-10-18

Similar Documents

Publication Publication Date Title
KR101333421B1 (ko) 저전압 저전력 a/b급 출력단
US6084476A (en) Operational amplifier
KR100324452B1 (ko) 조절된캐스코드이득증대를위한궤환증폭기
US6469579B2 (en) Boosted high gain, very wide common mode range, self-biased operational amplifier
EP0613240B1 (en) High gain rail-to-rail CMOS amplifier
US5015966A (en) Folded cascode amplifier
Cellucci et al. 0.6‐V CMOS cascode OTA with complementary gate‐driven gain‐boosting and forward body bias
US6127891A (en) Low voltage class AB amplifier with gain boosting
KR0177511B1 (ko) 선형 cmos 출력단
JP4070533B2 (ja) 半導体集積回路装置
US6326847B1 (en) High gain, high speed, rail-to-rail amplifier
KR0140160B1 (ko) 저동작전압에서 작동이 가능하고, 고출력 임피던스를 갖는 캐스코드 회로
CN1436400A (zh) 一个高增益、很宽共模范围、自偏置运算放大器
US6788143B1 (en) Cascode stage for an operational amplifier
US7714651B2 (en) Apparatus and method for low power rail-to-rail operational amplifier
US6822513B1 (en) Symmetric and complementary differential amplifier
US7259626B2 (en) Apparatus and method for biasing cascode devices in a differential pair using the input, output, or other nodes in the circuit
US20060033571A1 (en) Differential gain stage for low voltage supply
US7453104B2 (en) Operational amplifier including low DC gain wideband feed forward circuit and high DC gain narrowband gain circuit
US6844781B1 (en) Dual differential-input amplifier having wide input range
US6710660B1 (en) Class B power buffer with rail to rail output swing and small deadband
US6831501B1 (en) Common-mode controlled differential gain boosting
CN114157253A (zh) 运算放大器
US6542034B2 (en) Operational amplifier with high gain and symmetrical output-current capability
JP3341945B2 (ja) 演算増幅器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned
C20 Patent right or utility model deemed to be abandoned or is abandoned