[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN103326560B - 直流转直流转换装置及其方法 - Google Patents

直流转直流转换装置及其方法 Download PDF

Info

Publication number
CN103326560B
CN103326560B CN201310095341.7A CN201310095341A CN103326560B CN 103326560 B CN103326560 B CN 103326560B CN 201310095341 A CN201310095341 A CN 201310095341A CN 103326560 B CN103326560 B CN 103326560B
Authority
CN
China
Prior art keywords
voltage
phase
control signal
switch
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310095341.7A
Other languages
English (en)
Other versions
CN103326560A (zh
Inventor
林嘉亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Publication of CN103326560A publication Critical patent/CN103326560A/zh
Application granted granted Critical
Publication of CN103326560B publication Critical patent/CN103326560B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • H02M3/077Charge pumps of the Schenkel-type with parallel connected charge pump stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Dc-Dc Converters (AREA)

Abstract

一种直流转直流转换装置及其方法。在一实施例中,整合开关电容直流转直流转换器包含开关电容电路、负载电容、反馈电路及控制器。开关电容电路接收电源电压,且依照N位元控制信号及多个相位时钟信号输出负载电压至负载电路。其中N是大于1的整数。负载电容保持负载电压。反馈电路产生与负载电压成比例的反馈电压。控制器用以接收反馈电压与参考电压,且依照此些相位时钟信号的相位输出N位元控制信号。

Description

直流转直流转换装置及其方法
技术领域
本发明涉及一种直流转直流转换器,特别是一种直流转直流转换装置及其方法。
背景技术
常见的直流转直流转换器是接收来自于电源供应的第一直流电压,且输出第二直流电压至负载电路。一般而言,有两种型式的直流转直流转换器:开关调节器及线性调节器。开关调节器有较高的电源效率,但需要大的外部被动元件(电感或电容)。因此,对于混合信号系统单芯片(SystemsonChips)的应用,无有效的成本及尺寸。混合信号系统单芯片需要多种电路的多重独立电源供应域。并且,开关调节器经常受到开关的干扰。另一方面,线性调节器则具有效的成本及尺寸,且较少的噪声,但低电源效率。
因此,如何提供约如同线性调节器的低噪声及有效率的成本及尺寸并且又像开关调节器的高电源效率的直流转直流转换器为一亟待解决的议题。
发明内容
在一实施例中,一种直流转直流转换装置包含开关电容电路、负载电容、反馈电路及控制器。开关电容电路接收电源电压,且依照N位元控制信号及多个相位时钟来输出负载电压。其中N是大于1的整数。负载电容耦接开关电容电路,负载电容保持负载电压。反馈电路耦接开关电容电路,反馈电路产生与负载电压成比例的反馈电压。控制器耦接开关电容电路与反馈电路,控制器接收反馈电压与参考电压,且依照多个相位时钟中的时钟相位输出N位元控制信号。
在一实施例中,一种直流转直流转换方法,包含:利用开关电容电路以接收电源电压以及包含多个时钟相位的多个相位时钟,并输出负载电压,接着,以负载电容保持负载电压,并且,由负载电压分压得到反馈电压,以致使负载电压成比例于反馈电压,最后,通过反馈电压与参考电压的比较以更新N位元控制信号,其中N是大于1的整数。
以下在实施方式中详细叙述本发明的详细特征以及优点,其内容足以使本领域的普通技术人员了解本发明的技术内容并据以实施,且根据本说明书所披露的内容、权利要求范围及图式,任何本领域的普通技术人员可轻易地理解本发明相关的目的及优点。
附图说明
图1为本发明一实施例的直流转直流转换装置的功能区块图。
图2为图1的实施例的示范性时序图。
图3为本发明一实施例的开关电容电路的功能区块图。
图4为本发明一实施例的开关单元的示意图。
图5为本发明一实施例的控制器的功能区块图。
【主要元件符号说明】
100直流转直流转换装置
110开关电容电路
120负载电路
130反馈电路
140控制器
VS电源电压
VL负载电压
CC[N-1:0]N位元控制信号
CC[n]位元
CLK[n]时钟相位
CLK[0]第一时钟相位
CLK[N-1:0]N个相位时钟
CLKB反相时钟信号
CL负载电容
VFB反馈电压
VREF参考电压
R1第一电阻
R2第二电阻
T时钟周期
300开关电容电路
301-304开关单元
400开关单元
401第一开关
402第二开关
420时钟产生器
421非门
424-427非门
430门控时钟产生器
431数据正反器
432非门
433与非门
422-423或非门
CCH充电电容
PHI1第一逻辑信号
PHI2第二逻辑信号
CLKG门控时钟
ENS同步控制信号
500控制器
501比较器
502低通滤波器
503四舍五入运算子
504编码器
505元件匹配电路
D决策信号
W1第一中间信号
W2第二中间信号
PCC[N-1:0]N位元的原始控制信号
N1第一位元长度
N2第二位元长度
N位元长度
具体实施方式
以下将参考显示本发明具体实施例的附图详细描述。这些实施例描述足够详细以致使此领域熟悉此技艺者实现这些和其他实施例。当一些实施例与一个或多个实施例结合以形成新实施例时。各种实施例之间不相互排斥。因此,以下详细说明并无限制的用意,而是说明的用意。
图1是本发明的直流转直流转换装置100的功能方块图。直流转直流转换装置100接收电源电压VS及输出负载电压VL至负载电路120。直流转直流转换装置100包含开关电容电路110、负载电路120、反馈电路130及控制器140。
请参照图1,开关电容电路110是由N个相位时钟CLK[N-1:0]及N位元控制信号CC[N-1:0]控制。开关电容电路110接收电源电压VS,且依照N位元控制信号CC[N-1:0]及N个相位时钟CLK[N-1:0]来输出负载电压VL。其中,N为大于1的整数。负载电容CL耦接开关电容电路110,负载电容CL保持负载电压VL,并以负载电路120作为负载电压VL的终端。反馈电路130耦接开关电容电路110,反馈电路130产生与负载电压VL成比例的反馈电压VFB,换言之,反馈电路130接收负载电压VL,并由负载电压VL分压得到反馈电压VFB。控制器140耦接开关电容电路110与反馈电路130,控制器140接收反馈电压VFB及参考电压VREF,且依照N个相位时钟CLK[N-1:0]的第一时钟相位CLK[0]输出N位元控制信号CC[N-1:0]。
在一些实施例中,反馈电路130是由电阻性分压器来实施,并且反馈电路130包含第一电阻R1及第二电阻R2,以致于VFB=VL·R2/(R1+R2)。在封闭循环中,控制器140输出N位元控制信号CC[N-1:0]以控制开关电容电路110,以致于使反馈电压VFB追踪参考电压VREF,因而负载电压VL的电压追踪VREF·(1+R1/R2)。
图2为N个相位时钟CLK[N-1:0]的示范性时序图。请参照图2,N个相位时钟CLK[N-1:0]包含N个相位。N个相位位移一致的时间,且于邻接的两个相位之间有时钟周期T除以N个相位的间距。
在一些实施例中,N等于8,N个相位位移之间距即以时钟周期T除以N,为T/8。
图3为本发明一实施例的开关电容电路的功能区块图。在一些实施例中,图1的开关电容电路110可使用与开关电容电路300相同的电路来实现。
请参照图3,开关电容电路300具有并联的N个开关单元301-304,且N位元控制信号CC[N-1:0]分别控制N个开关单元。开关单元301-304中的每一者依照控制信号中各别的位元CC[n]及各别的时钟相位CLK[n]耦接电源电压VS于来源端,且耦接负载电压VL于负载端。其中,n=0,1,2,…,至N-1。开关单元301-304中的每一者工作以二相开关电容的方式将电荷由来源端转移至负载端。
图4为本发明一实施例的开关单元的示意图。图3的开关单元301-304中任一可使用与开关单元400相同的电路来实现。于此,开关单元400依照控制信号中各别的位元CC[n]及各别的时钟相位CLK[n]于来源端耦接至电源电压VS,及于负载端耦接至负载电压VL。其中,n=0,1,2,…,至N-1。
请参照图4,开关单元400包含充电电容CCH、第一开关401、第二开关402、时钟产生器420与门控时钟产生器430。充电电容CCH通过第一开关401耦接至电源电压VS,及通过第二开关402耦接至负载电压VL,其中第一开关401及第二开关402是由二相不重叠时钟控制。二相不重叠的时钟由第一逻辑信号PHI1及第二逻辑信号PHI2形成,且第一逻辑信号PHI1及第二逻辑信号PHI2不同时为拉起。第一逻辑信号PHI1控制第一开关401。第二逻辑信号PHI2控制第二开关402。
在一个充电电荷的相位中,第一逻辑信号PHI1为拉起,且充电电容CCH是通过第一开关401由电源电压VS充电。在一个分享的相位中,第二逻辑信号PHI2为拉起,且充电电容CCH的电荷是通过第二开关402分享给负载电压VL。换言之,于二相不重叠时钟(即第一逻辑信号PHI1及第二逻辑信号PHI2)的第一相位的期间,来自电源电压VS的电荷通过第一开关401对充电电容CCH充电,及于二相不重叠时钟的第二相位的期间,电荷通过第二开关402分享给负载电压VL
门控时钟产生器430用以依照控制信号中各别的位元CC[n]门控各别的时钟相位CLK[n],而产生门控时钟CLKG。时钟产生器420用以接收门控时钟CLKG,且输出不重叠的二相时钟。换言之,时钟产生器420由门控时钟CLKG产生二相不重叠时钟,即第一逻辑信号PHI1及第二逻辑信号PHI2。
门控时钟产生器430包含数据正反器(DFF)431、非门(NOTGATE)432及与非门(NANDgates)433。数据正反器431用以取样控制信号中各别的位元CC[n]及各别的时钟相位CLK[n],而产生同步控制信号ENS。非门432耦接数据正反器431的时钟接脚,非门432接收各别的时钟相位CLK[n],且输出反相时钟信号CLKB。与非门433的一输入端耦接数据正反器431,并接收同步控制信号ENS,及与非门433的另一输入端耦接非门432,并接收反相时钟信号CLKB,且与非门433的输出端输出门控时钟CLKG。也就是说,N位元控制信号CC[N-1:0]中的各别位元CC[n]是被N个相位时钟CLK[N-1:0]的各别时钟所同步。
时钟产生器420包含非门421、非门424-427及或非门(NORgates)422-423。于此,由于时钟产生器420为本领域所熟知且为本领域的普通技术人员所了解,故于此不再赘述。
其中,与非门433的输出端耦接至非门421,以致于通过使用门控时钟产生器430与时钟产生器420的结合,当控制信号中各别的位元CC[n]为拉起时,充电电容CCH的充电电荷依照由各别的时钟相位CLK[n]所决定的时间分享给负载。
请再参照图3,开关单元301-304中的每一者有各别的时钟相位CLK[n]及控制信号中各别的位元CC[n](其中n=0,1,2,…,至N-1)。在开关单元301-304中的每一者有充电电容CCH及由各别的二相不重叠时钟控制的一对开关(如图4所示的第一开关401及第二开关402)。
如图3及图4所示,当控制信号中各别的位CC[n]为拉起时,充电电容CCH接收来自于电源电压VS的充电电压,且充电电容CCH通过各别的时钟相位CLK[n]所决定的时间分享充电电荷给负载电压VL。对各别的开关单元400而言,控制信号中各别的位元CC[n]愈时常的为拉起,则接收自电源电压VS的电荷愈多的转换至负载,因而有较高的负载电压VL。对开关电容电路300整体而言,愈多的N位元控制信号CC[N-1:0]中的位元为拉起,则愈多的总电荷转换至负载。
请再参照图1,控制器140控制N位元控制信号CC[N-1:0],以致于使反馈电压VFB追踪参考电压VREF。若反馈电压VFB低于参考电压VREF,则N位元控制信号CC[N-1:0]中愈多的位元为拉起,而有助于提升负载电压VL(且相应地提升反馈电压VFB)。否则,N位元控制信号CC[N-1:0]中较少的位元为拉起,而有助于降低负载电压VL(且相应地降低反馈电压VFB)。在稳态时,反馈电压VFB近乎等于参考电压VREF,且N位元控制信号CC[N-1:0]中被拉起的位的数目为稳定(换言之,不是稳定就是些微的变动)。
图5为本发明一实施例的控制器的功能区块图。图1的控制器140可使用与控制器500相同的电路来实现。于此,通过反馈电压VFB与参考电压VREF的比较以更新N位元控制信号CC[N-1:0],其中N是大于1的整数。
请参照图5,控制器500包含比较器(Comparator;CMP)501、低通滤波器(Lowpassfilter;LPF)502、四舍五入运算电路503、编码器504及动态元件匹配(Dynamicelementmatching;DEM)电路505。
比较器501的一输入端接收反馈电压VFB,并另一输入端接收参考电压VREF,及输出端耦接低通滤波器502,比较器501比较参考电压VREF与反馈电压VFB,且输出决策信号D至低通滤波器502。低通滤波器502耦接四舍五入运算电路503,低通滤波器502用以接收决策信号D,并将决策信号D过滤(即滤波)成第一中间信号W1,且输出第一中间信号W1至四舍五入运算电路503。四舍五入运算电路503耦接编码器504,四舍五入运算电路503用以接收第一中间信号W1,并依据第一中间信号W1以产生第二中间信号W2,且输出第二中间信号W2至编码器504。编码器504耦接元件匹配电路505,编码器504用以接收第二中间信号W2,并将第二中间信号W2编码成N位元原始控制信号PCC[N-1:0],且输出N位元的原始控制信号PCC[N-1:0]至元件匹配电路505。元件匹配电路505用以接收N位元的原始控制信号PCC[N-1:0],并将N位元原始控制信号PCC[N-1:0]映射成N位元控制信号CC[N-1:0],且输出N位元控制信号CC[N-1:0]。
在一些实施例中,当参考电压VREF高于反馈电压VFB时,决策信号D设为“1”;否则,决策信号D设为“-1”。
在一些实施例中,低通滤波器502包含积分器,其中积分器可为数字积分器。积分器用以积分决策信号D至第一位元长度N1的第一中间信号W1。第二位元长度N2小于第一位元长度N1,通过保持唯一最有效的第二位元长度N2的位元,四舍五入运算电路503依据第一中间信号W1以产生第二位元长度N2的第二中间信号W2。换言之,第一中间信号W1进行四舍五入运算以输出第二中间信号W2。编码器504将第二中间信号W2编码成位元长度N的N位的原始控制信号PCC[N-1:0]。
在一些实施例中,编码器504为温度计码编码器,通过温度计码的定义,n小于第二中间信号W2时,原始控制信号PCC[n]为“1”;否则,原始控制信号PCC[n]为“0”。
其中,在N位元控制信号CC[N-1:0]中为拉起的位元的数目是由元件匹配电路505的映射而保存,也就是说,元件匹配电路505将N位元的原始控制信号PCC[N-1:0]映射(maps)成N位元控制信号CC[N-1:0],以致于维持拉起的位数目,且映射为动态的。
举例来说,如果位元N等于8,而第二中间信号W2等于4,则原始控制信号PCC[7:0]为“00001111”。此时,控制信号CC[7:0]可为“01010101”或“10101010”或“01101010”或“10011010”等,以此类推。
在一些实施例中,由于映射为动态的,以致于使N位元控制信号CC[N-1:0]中的每一位元时常双态触变,而使开关电容电路110(可见图1)中对应的充电电容CCH(可见图4)的电荷的分享所造成的负载的电压涟波出现高频噪声,且通过负载电容CL即可过滤高频噪声。结果造成负载的总电压涟波被频谱变形(spectralshaping)成高频且由负载电容CL有效过滤。
一范例的动态元件匹配已教示于美国专利US5684482,且说明频谱变形的原理,故于此不再赘述。在稳态时,反馈电压VFB近乎等于参考电压VREF,且N位元的原始控制信号PCC[N-1:0]为稳定(即,不是稳定就是些微的变动),且N位元控制信号CC[N-1:0]中拉起的位的数目也为稳定(即,不是固定就是些微的变动),而造成N位元控制信号CC[N-1:0]中的每一位元时常双态触变,以作为使用动态元件匹配的结果。
请再参照图1,由于在开关电容电路110中使用多相位时钟及多个充电电容CCH,相较于使用于简单开关电容电路,开关电容电路110的电荷共享函数(charge-sharingfunction)为和缓且平滑。愈多的时钟相位,则愈为平滑。不过,较高的硬件复杂度也带来较高的成本。由于使用动态元件匹配于控制器140,而N位元控制信号CC[N-1:0]被扰乱(scrambled),且开关噪声是频谱变形于高频,通过开关电容电路110及负载电容CL形成有效的由开关电容电路被过滤之。
在一些实施例中,负载电容CL是一外部元件,而直流转直流转换装置100的其余部分被整合为单芯片。在一些实施例中,直流转直流转换装置100的整个电路被整合于一单芯片
于此,将全部电路或是除了负载电容CL的其余电路整合至单芯片而不使用外部电感。故,整合直流转直流转换装置100,得以降低成本及得到较小的体积。此外,由于使用开关电容电路没有静态偏压,所以,本发明的直流转直流转换装置100可具有高电源效率。再者,由于使用多相位电荷共享(multi-phasechargesharing)随同动态元件匹配技术而使得在负载电压VL的噪声是小的。
虽然本发明的技术内容已经以优选实施例披露如上,然其并非用以限定本发明,任何本领域的普通技术人元,在不脱离本发明的精神所作些许的更动与润饰,皆应涵盖于本发明的范畴内,因此本发明的保护范围当视后附的权利要求范围所界定者为准。

Claims (14)

1.一种直流转直流转换装置,包含:
一开关电容电路,接收一电源电压,且依照一N位元控制信号及多个相位时钟来输出一负载电压,其中N是大于1的一整数;
一负载电容,耦接所述开关电容电路,保持所述负载电压;
一反馈电路,耦接所述开关电容电路,产生与所述负载电压成比例的一反馈电压;及
一控制器,耦接所述开关电容电路与所述反馈电路以接收所述反馈电压及一参考电压,且依照所述多个相位时钟中的一时钟相位输出所述N位元控制信号,
其中,所述控制器包含:
一比较器,比较所述参考电压与所述反馈电压,且输出一决策信号;
一低通滤波器,将所述决策信号过滤成一第一中间信号;
一四舍五入运算子,依据所述第一中间信号而产生一第二中间信号;
一编码器,用以将所述第二中间信号编码成一N位元原始控制信号;及
一元件匹配电路,用以将所述N位元原始控制信号映射成所述N位元控制信号。
2.根据权利要求1所述的直流转直流转换装置,其中,所述开关电容电路包含N个开关单元,且所述N位元控制信号分别控制所述N个开关单元。
3.根据权利要求2所述的直流转直流转换装置,其中,所述N个开关单元中的一者包含:
一充电电容,通过一第一开关耦接至所述电源电压,且通过一第二开关耦接至所述负载电压,其中所述第一开关及所述第二开关由一二相不重叠时钟控制。
4.根据权利要求3所述的直流转直流转换装置,其中,所述N个开关单元中的一者还包含:
一门控时钟产生器,用以产生一门控时钟;及
一时钟产生器,用以由所述门控时钟产生所述二相不重叠时钟。
5.根据权利要求4所述的直流转直流转换装置,其中,所述N位元控制信号中的各位元被所述多个相位时钟的各时钟所同步。
6.根据权利要求4所述的直流转直流转换装置,其中,于所述二相不重叠时钟的一第一相位的期间,来自所述电源电压的一电荷通过所述第一开关对所述充电电容充电,且于所述二相不重叠时钟的一第二相位的期间,所述电荷通过所述第二开关分享给所述负载电压。
7.根据权利要求1所述的直流转直流转换装置,其中,所述低通滤波器包含一积分器。
8.根据权利要求1所述的直流转直流转换装置,其中,所述元件匹配电路的映射为动态的。
9.根据权利要求1所述的直流转直流转换装置位于一单芯片。
10.一种直流转直流转换方法,包含:
利用一开关电容电路接收一电源电压以及包含多个时钟相位的多个相位时钟并输出一负载电压;
以一负载电容保持所述负载电压;
由所述负载电压分压得到一反馈电压,以致使所述反馈电压与所述负载电压成比例;及
通过所述反馈电压与参考电压的比较而更新N位元控制信号,其中N是大于1的整数,
其中,更新所述N位元控制信号的步骤包含:
比较所述反馈电压与所述参考电压而输出一决策信号;
将所述决策信号低通滤波成一第一中间信号;
将所述第一中间信号进行四舍五入运算以输出一第二中间信号;
将所述第二中间信号编码成一N位元原始控制信号;及
依照一元件匹配电路的映射将所述N位元原始控制信号映射成所述N位元控制信号。
11.根据权利要求10所述的直流转直流转换方法,其中,由所述负载电压分压得到所述反馈电压的步骤包含使用一电阻性分压器。
12.根据权利要求10所述的直流转直流转换方法,其中,所述元件匹配电路的映射是动态的。
13.根据权利要求10所述的直流转直流转换方法,其中,所述开关电容电路包含N个开关单元,所述N个开关单元中的每一者包含一充电电容,所述充电电容通过一第一开关耦接至所述电源电压且通过一第二开关耦接至所述负载电压,其中所述第一开关及所述第二开关由一二相不重叠时钟控制。
14.根据权利要求13所述的直流转直流转换方法,其中,于所述二相不重叠时钟的一第一相位的期间,来自所述电源电压的电荷通过所述第一开关对所述充电电容,且于所述二相不重叠时钟的一第二相位的期间,所述电荷通过所述第二开关分享给所述负载电压。
CN201310095341.7A 2012-03-22 2013-03-22 直流转直流转换装置及其方法 Active CN103326560B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/426,720 US8922184B2 (en) 2012-03-22 2012-03-22 Integrated switch-capacitor DC-DC converter and method thereof
US13/426,720 2012-03-22

Publications (2)

Publication Number Publication Date
CN103326560A CN103326560A (zh) 2013-09-25
CN103326560B true CN103326560B (zh) 2016-02-17

Family

ID=49195142

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310095341.7A Active CN103326560B (zh) 2012-03-22 2013-03-22 直流转直流转换装置及其方法

Country Status (3)

Country Link
US (2) US8922184B2 (zh)
CN (1) CN103326560B (zh)
TW (1) TWI504118B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9847705B2 (en) * 2012-08-06 2017-12-19 Peter Oaklander Regulator using smart partitioning
US9564794B2 (en) 2013-12-04 2017-02-07 Broadcom Corporation System, apparatus, and method for a ping-pong charge pump
CN105490521A (zh) * 2015-12-30 2016-04-13 格科微电子(上海)有限公司 稳压电荷泵装置及其控制方法
US10211723B2 (en) * 2016-04-25 2019-02-19 Mediatek Inc. Regulator for DC-DC hybrid-mode power regulation
CN107612318B (zh) * 2017-09-30 2020-04-14 北京大学深圳研究生院 电荷泵电路
CN107800282A (zh) * 2017-10-31 2018-03-13 广东欧珀移动通信有限公司 供电系统的控制方法及供电系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1941578A (zh) * 2005-09-20 2007-04-04 精工电子有限公司 带有电荷泵升压电路的半导体器件
CN101048930A (zh) * 2004-11-05 2007-10-03 罗姆股份有限公司 电荷泵电路
CN101621248A (zh) * 2008-07-02 2010-01-06 登丰微电子股份有限公司 直流转直流转换电路及其控制器

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3872389A (en) * 1974-02-12 1975-03-18 Westinghouse Electric Corp Signal processor
US5278702A (en) * 1991-04-12 1994-01-11 Western Digital Corporation Data synchronizer with symmetric window generation
US6642873B1 (en) * 2002-06-03 2003-11-04 Wensheng Vincent Kuang Multi-level D/A converter incorporated with multi-level quantizer in multi-bit sigma-delta A/D converter
EP1492218B1 (en) * 2003-06-24 2006-03-29 STMicroelectronics S.r.l. Low-consumption regulator for a charge pump voltage generator
JP2006025531A (ja) * 2004-07-07 2006-01-26 Seiko Instruments Inc Dc−dcコンバータ回路
CA2474111A1 (en) * 2004-07-08 2006-01-08 Gordon John Allan Method and apparatus for mixed-signal dll/pll as usefull in timing manipulation
KR100744069B1 (ko) * 2005-09-28 2007-07-30 주식회사 하이닉스반도체 디지털과 아날로그 제어를 이용한 전압제어지연라인의딜레이 셀
TWI304293B (en) * 2005-12-23 2008-12-11 Ind Tech Res Inst Duty cycle corrector circuit with widely operating range
DE112006003542B4 (de) * 2005-12-27 2016-08-04 Analog Devices Inc. Analog-Digital-Umsetzersystem mit Drehtakt-Flash und Verfahren
JP4791185B2 (ja) * 2006-01-04 2011-10-12 富士通セミコンダクター株式会社 補正回路
JP2007244051A (ja) * 2006-03-07 2007-09-20 Rohm Co Ltd 昇圧回路及びこれを備えた電気機器
US7538705B2 (en) * 2006-07-25 2009-05-26 Microchip Technology Incorporated Offset cancellation and reduced source induced 1/f noise of voltage reference by using bit stream from over-sampling analog-to-digital converter
KR100839502B1 (ko) * 2006-08-26 2008-06-19 삼성전자주식회사 온도계 코드 생성기, 온도계 코드를 이용한전압제어발진기의 출력 주파수 제어 장치, 온도계 코드생성기를 이용한 주파수 고정 루프
US8547114B2 (en) * 2006-11-14 2013-10-01 Cypress Semiconductor Corporation Capacitance to code converter with sigma-delta modulator
US7639075B2 (en) * 2007-03-02 2009-12-29 Realtek Semiconductor Corporation Wide-band adjustable gain low-noise amplifier
JP4565283B2 (ja) * 2008-06-10 2010-10-20 マイクロン テクノロジー, インク. 電圧調整系
JP2010172050A (ja) * 2009-01-20 2010-08-05 Renesas Electronics Corp Dc/dcコンバータ回路
US8400818B2 (en) * 2010-06-16 2013-03-19 Samsung Electronics Co., Ltd. Voltage-controlled oscillator and phase-locked loop circuit
US8253458B2 (en) * 2011-01-11 2012-08-28 Freescale Semiconductor, Inc. Digital phase locked loop with reduced switching noise
JP5684076B2 (ja) * 2011-09-06 2015-03-11 株式会社日立製作所 アナログデジタル変換器及び無線受信機
US8390347B1 (en) * 2012-02-22 2013-03-05 Freescale Semiconductor, Inc. Single period phase to digital converter

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101048930A (zh) * 2004-11-05 2007-10-03 罗姆股份有限公司 电荷泵电路
CN1941578A (zh) * 2005-09-20 2007-04-04 精工电子有限公司 带有电荷泵升压电路的半导体器件
CN101621248A (zh) * 2008-07-02 2010-01-06 登丰微电子股份有限公司 直流转直流转换电路及其控制器

Also Published As

Publication number Publication date
US20130249506A1 (en) 2013-09-26
US8922184B2 (en) 2014-12-30
TWI504118B (zh) 2015-10-11
TW201340567A (zh) 2013-10-01
US20150069838A1 (en) 2015-03-12
CN103326560A (zh) 2013-09-25

Similar Documents

Publication Publication Date Title
CN103326560B (zh) 直流转直流转换装置及其方法
CN113472194B (zh) 用于可重配置的dickson star开关式电容器电压调节器的装置、系统和方法
EP3103193B1 (en) Systems and methods for controlling common mode voltage of multi-mode power converter
US10516284B2 (en) Voltage controlled charge pump and battery charger
Jiang et al. Digital 2-/3-phase switched-capacitor converter with ripple reduction and efficiency improvement
JP2016535967A (ja) ハイブリッド電圧レギュレータにおけるフィードバック制御
US10770972B2 (en) Asymmetric switching capacitor regulator
WO2015120023A1 (en) System and method for reducing power loss in switched-capacitor power converters
US20140239719A1 (en) Switched capacitor based multiple output fixed ratio converter
CN204794685U (zh) 使用电荷泵分压器的电力转换器及集成电路电力转换器
CN110063002B (zh) 电荷再循环开关电容器调节器
CN104410271A (zh) 一种用三个飞跨电容实现的五转换比电荷泵多相交织技术
US8368369B2 (en) Single-bound hysteretic regulation of switched-capacitor converters
CN111328388B (zh) 用于混合开关式电容器转换器的电路
US10348300B2 (en) Multi-level adiabatic charging methods, devices and systems
CN106289333A (zh) 电容充放电控制模块以及电流频率转换电路
CN104503526B (zh) 基于混合信号的反馈补偿电路及方法
El Khadiri et al. Li-Ion battery charging with a buck-boost DC–DC converter for a portable device power management
CN103368388A (zh) 利用时钟抖动进行均方根至直流转换的装置和方法
CN204666166U (zh) 电容充放电控制模块以及电流频率转换电路
Safwat et al. 91.6% efficient hybrid DC-DC buck converter with wide programmable conversion range
US20210382508A1 (en) Power management integrated circuit including detection circuit with capacitive element
CN114696599A (zh) 电流控制电路、系统、电源管理电路及电流控制方法
CN103501110B (zh) 一种电荷泵电路
CN103532377B (zh) 一种电荷泵装置及使用该装置的电源管理电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant