CN101477836A - 移位寄存器 - Google Patents
移位寄存器 Download PDFInfo
- Publication number
- CN101477836A CN101477836A CNA200810181436XA CN200810181436A CN101477836A CN 101477836 A CN101477836 A CN 101477836A CN A200810181436X A CNA200810181436X A CN A200810181436XA CN 200810181436 A CN200810181436 A CN 200810181436A CN 101477836 A CN101477836 A CN 101477836A
- Authority
- CN
- China
- Prior art keywords
- level
- scanning
- illusory
- node
- switching element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3666—Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/007—Use of pixel shift techniques, e.g. by mechanical shift of the physical pixels or by optical shift of the perceived pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0469—Details of the physics of pixel operation
- G09G2300/0478—Details of the physics of pixel operation related to liquid crystal pixels
- G09G2300/0495—Use of transitions between isotropic and anisotropic phases in liquid crystals, by voltage controlled deformation of the liquid crystal molecules, as opposed to merely changing the orientation of the molecules as in, e.g. twisted-nematic [TN], vertical-aligned [VA], cholesteric, in-plane, or bi-refringent liquid crystals
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
一种移位寄存器,该移位寄存器包括:多个扫描级,其向多条选通线输出扫描脉冲;第一虚设级,其向所述多个扫描级中的第一个输出第一虚设扫描脉冲;以及第二虚设级,其向所述多个扫描级中的最后一个输出第二虚设扫描脉冲。
Description
技术领域
本发明涉及一种移位寄存器,更具体地讲,本发明涉及一种能够改变级的输出顺序的移位寄存器。
背景技术
本申请要求2007年12月31日提交的韩国专利申请No.10-2007-0141546和2008年6月27日提交的韩国专利申请No.10-2008-0061604的优先权,此处以引证的方式并入其全部内容,就像在此进行了完整阐述一样。
通常,液晶显示设备被配置为利用电场调整液晶的透光率以显示图像。为此,液晶显示设备包括具有以矩阵形式设置的像素区域的液晶面板和驱动该液晶面板的驱动电路。
在液晶面板中,多条选通线和多条数据线设置成彼此交叉,并且像素区域分别位于由选通线与数据线的交叉所限定的区域中。将电场施加到各个像素区域的像素电极和公共电极形成在该液晶面板中。各个像素电极经由作为开关器件的薄膜晶体管(TFT)的源极端子和漏极端子连接到相应的一条数据线。通过经由相应的一条选通线而施加到其栅极端子的扫描脉冲将该TFT导通,从而向像素电极中加载来自该相应数据线的数据信号。
该驱动电路包括:选通驱动器,用于驱动选通线;数据驱动器,用于驱动数据线;定时控制器,用于提供控制该选通驱动器和数据驱动器的控制信号;以及电源,用于提供将要在该液晶显示设备中使用的各种驱动电压。该选通驱动器向选通线顺序提供扫描脉冲以逐线地顺序驱动该液晶面板中的液晶单元。这里,该选通驱动器包括移位寄存器,以如上所述地顺序输出扫描脉冲。
常规的移位寄存器包括以固定顺序输出扫描脉冲的多个级。这些级在一个方向上输出扫描脉冲,即按照从顶级到底级的顺序输出扫描脉冲。也就是说,该移位寄存器仅在一个方向上输出扫描脉冲。基于这个原因,当该常规的移位寄存器在各种型号的液晶显示装置中使用时,会产生许多问题。
发明内容
因此,本发明涉及一种移位寄存器,其能够基本上克服因相关技术的局限和缺点带来的一个或多个问题。
本发明的目的在于提供一种能够控制扫描脉冲的输出顺序的移位寄存器。
本发明的附加特征和优点将在下面的描述中得到说明,并且通过描述,部分内容将会是显而易见的,或者可以通过本发明的实践来了解。通过书面的说明书、权利要求以及附图中特别指出的结构,可以实现和获得上述目标以及本发明的其他优点。
为了实现这些目标和其他优点,按照本发明的目的,作为具体和广义的描述,一种移位寄存器包括:多个扫描级,其向多条选通线输出扫描脉冲;第一虚设级,其向所述多个扫描级中的第一个输出第一虚设扫描脉冲;以及第二虚设级,其向所述多个扫描级中的最后一个输出第二虚设扫描脉冲。
应当理解,本发明的上述一般描述和下述详细描述是示例性和说明性的,且旨在对所要求保护的本发明提供进一步解释。
附图说明
附图被包括在本说明书中,以便于对本发明的进一步理解。附图结合到本说明书中且构成本说明书的一部分。附图示出了本发明的实施方式,且与说明书一起用于解释本发明的原理。附图中:
图1是示出根据本发明的第一示例性实施方式的移位寄存器的结构的框图;
图2是在正向驱动模式下提供给图1的移位寄存器的示例性信号的时序图;
图3是在反向驱动模式下提供给图1的移位寄存器的示例性信号的时序图;
图4是图1中的上虚设级的电路图;
图5是图1中的下虚设级的电路图;
图6是图1中的各个级的电路图;
图7是示出根据本发明的第二示例性实施方式的移位寄存器的结构的框图;
图8是图7中的各个级的电路图;以及
图9A和图9B分别是具有荧光灯背光的液晶显示设备和具有发光二极管背光的液晶显示设备的示意图。
具体实施方式
下面将详细描述本发明的实施方式,在附图中示例出了其示例。在可能的情况下,相同的标号在整个附图中代表相同或类似部件。
图1是示出根据本发明的第一示例性实施方式的移位寄存器的结构的框图。图2是在正向驱动模式下提供给图1的移位寄存器的各种信号的时序图。图3是在反向驱动模式下提供给图1的移位寄存器的各种信号的时序图。
如图1所示,根据本发明的第一示例性实施方式的移位寄存器包括n个级ST1~STn以及两个虚设级(dummy stages)ST0和STn+1。在一帧周期内,ST1~STn各自输出两个扫描脉冲。各个级ST1~STn利用该扫描脉冲驱动与其相连的选通线,并且利用该扫描脉冲控制下游级和上游级的操作。包括上虚设级ST0和下虚设级STn+1的所有级ST0~STn+1按顺序输出扫描脉冲Vout0~Vout2n+1。
此时,根据正向电压V_F和反向电压V_R的信号状态按照正向方向或反向方向驱动各个级ST0~STn+1。首先,在正向驱动模式下,ST0~STn+1按照从上虚设级ST0到下虚设级STn+1的顺序输出扫描脉冲。也就是说,上虚设级ST0输出上虚设扫描脉冲Vout0,然后第一级ST1顺序输出第一扫描脉冲Vout1和第二扫描脉冲Vout2,然后第二级ST2顺序输出第三扫描脉冲Vout3和第四扫描脉冲Vout4,然后第三级ST3顺序输出第五扫描脉冲Vout5和第六扫描脉冲Vout6,以此类推,直到第n级STn顺序输出第(2n-1)扫描脉冲Vout2n-1和第(2n)扫描脉冲Vout2n,并且下虚设级STn+1最后输出下虚设扫描脉冲Vout2n+1。
在反向驱动模式下,ST0~STn+1按照从下虚设级STn+1到上虚设级ST0的顺序输出扫描脉冲。也就是说,下虚设级STn+1输出下虚设扫描脉冲Vout2n+1,然后第n级STn顺序输出第(2n)扫描脉冲Vout2n和第(2n-1)扫描脉冲Vout2n-1,然后第(n-1)级STn-1顺序输出第(2n-2)扫描脉冲Vout2n-2和第(2n-3)扫描脉冲Vout2n-3,然后第(n-2)级STn-2顺序输出第(2n-4)扫描脉冲和第(2n-5)扫描脉冲,以此类推,直到第一级ST1顺序输出第二扫描脉冲Vout2和第一扫描脉冲Vout1,并且上虚设级ST0最后输出上虚设扫描脉冲Vout0。
除了上虚设级ST0和下虚设级STn+1以外,将从ST1~STn输出的扫描脉冲Vout1~Vout2n顺序提供给液晶面板(未示出)的选通线以顺序扫描这些选通线。
这种移位寄存器可以内置于该液晶面板内。也就是说,该液晶面板具有显示图像的显示区域和围绕该显示区域的非显示区域,并且该移位寄存器内置于该非显示区域中。如图2和图3所示,向设置在以这种方式构造的移位寄存器中的各个级ST1~STn提供彼此异相地顺序输出并循环输出的第一到第四时钟脉冲CLK1~CLK4中的两个、充电电压、第一和第二交流(AC)电压Vac1和Vac2、正向电压V_F、以及反向电压V_R。另一方面,对上虚设级ST0和下虚设级STn+1中的每一个提供彼此异相地顺序输出并循环输出的第一到第四时钟脉冲CLK1~CLK4中的任何一个、起始脉冲Vst、充电电压、放电电压、正向电压V_F、以及反向电压V_R。
该充电电压和放电电压均是直流(DC)电压。该充电电压是正的,而该放电电压是负的。或者,该放电电压可以是接地电压。该第一和第二AC电压Vac1和Vac2是用于控制各个级ST1~STn的节点中的复位节点的充电和放电的信号。该第一AC电压Vac1和第二AC电压Vac2均是AC电压。该第一AC电压Vac1相对于第二AC电压Vac2180°反相。第一和第二AC电压Vac1和Vac2的高态电压值可以与充电电压的电压值相同,并且第一和第二AC电压Vac1和Vac2的低态电压值可以与放电电压的电压值相同。第一和第二AC电压Vac1和Vac2的状态以p个帧的周期的间隔进行反相。这里,p是自然数。
第一到第四时钟脉冲CLK1~CLK4是用于产生ST1~STn各个级的扫描脉冲的信号。各个级ST1~STn接收第一到第四时钟脉冲CLK1~CLK4中的两个并且输出两个扫描脉冲。例如,这些级中的各个奇数级利用第一和第二时钟脉冲CLK1和CLK2输出两个扫描脉冲,并且这些级中的各个偶数级利用第三和第四时钟脉冲CLK3和CLK4输出两个扫描脉冲。尽管在本发明中出于示例性目的利用相位不同的四种类型的时钟脉冲,但是可以利用任何数目类型的时钟脉冲,只要它们是两种或更多种即可。第一到第四时钟脉冲CLK1~CLK4彼此异相地输出。也就是说,相对于第一时钟脉冲CLK1,第二时钟脉冲CLK2在进行一定相位延迟之后输出,相对于第二时钟脉冲CLK2,第三时钟脉冲CLK3在进行一定相位延迟之后输出。相对于第三时钟脉冲CLK3,第四时钟脉冲CLK4在进行一定相位延迟之后输出,相对于第四时钟脉冲CLK4,第一时钟脉冲CLK1在进行一定相位延迟之后输出。
第一到第四时钟脉冲CLK1~CLK4顺序并循环地输出。换言之,从第一时钟脉冲CLK1到第四时钟脉冲CLK4顺序输出第一到第四时钟脉冲CLK1~CLK4,然后再次从第一时钟脉冲CLK1到第四时钟脉冲CLK4顺序输出第一到第四时钟脉冲CLK1~CLK4。结果,在第四时钟脉冲CLK4与第二时钟脉冲CLK2之间的周期内输出第一时钟脉冲CLK1。
针对一帧,仅输出一次起始脉冲Vst,而针对一帧周期,时钟脉冲CLK1~CLK4中的每一个均输出若干次。换言之,针对一帧周期,起始脉冲Vst仅表现出一次活动状态(高态),而针对一帧周期,时钟脉冲CLK1~CLK4各自周期性地表现出若干次活动状态。在一帧周期内,该起始脉冲Vst先于时钟脉冲CLK1~CLK4中的任何一个而输出。
如图2所示,在正向驱动模式下,按照从第一时钟脉冲CLK1到第四时钟脉冲CLK4的顺序输出时钟脉冲CLK1~CLK4。相比较而言,如图3所示,在反向驱动模式下,按照从第四时钟脉冲CLK4到第一时钟脉冲CLK1的顺序输出时钟脉冲CLK1~CLK4。
在本发明中,如图2和图3所示,第一到第四时钟脉冲CLK1~CLK4具有彼此交叠的脉冲宽度。也就是说,如图2所示,第i时钟脉冲(其中,i是大于或等于2的自然数)的脉冲宽度的第一半与第(i-1)时钟脉冲的脉冲宽度的第二半交叠,并且第i时钟脉冲的脉冲宽度的第二半与第(i+1)时钟脉冲的脉冲宽度的第一半交叠。另外,如图3所示,第i时钟脉冲的脉冲宽度的第一半与第(i+1)时钟脉冲的脉冲宽度的第二半交叠,并且第i时钟脉冲的脉冲宽度的第二半与第(i-1)时钟脉冲的脉冲宽度的第一半交叠。例如,如图2和图3所示,假定第一到第四时钟脉冲CLK1~CLK4中的每一个都具有与2个水平时间2H相对应的脉冲宽度,则相邻时钟脉冲彼此交叠的时间段与1个水平时间1H相对应。该脉冲宽度交叠时间段不限于半个脉冲宽度,并且可调整为任何时间段。利用以这种方式交叠的时钟脉冲CLK1~CLK4,从各个级ST1~STn输出的扫描脉冲的脉冲宽度也彼此交叠。
在正向驱动模式下,如图2所示,第一虚设时钟脉冲DCLK1在起始脉冲Vst的输出周期与第一时钟脉冲CLK1的输出周期之间的时间段内进行输出。第一虚设时钟脉冲DCLK1是用作上虚设级ST0的扫描脉冲的信号,并且针对一帧周期仅输出一次。这个第一虚设时钟脉冲DCLK1通过传送第四时钟脉冲CLK4的时钟传送线与第四时钟脉冲CLK4一起输出。另外,在正向驱动模式下,如图2所示,第二虚设时钟脉冲DCLK2在第四时钟脉冲CLK4的输出周期与下一帧周期内的起始脉冲Vst的输出周期之间的时间段内进行输出。换言之,第二虚设时钟脉冲DCLK2恰好在一帧的消隐期之前进行输出。第二虚设时钟脉冲DCLK2是用作下虚设级STn+1的扫描脉冲的信号,并且针对一帧周期仅输出一次。这个第二虚设时钟脉冲DCLK2通过传送第一时钟脉冲CLK1的时钟传送线与第一时钟脉冲CLK1一起输出。
在反向驱动模式下,如图3所示,第一到第四时钟脉冲CLK1~CLK4的输出顺序发生改变。结果,第二虚设时钟脉冲DCLK2在起始脉冲Vst的输出周期与第四时钟脉冲CLK4的输出周期之间的时间段内进行输出。第二虚设时钟脉冲DCLK2是用作下虚设级STn+1的扫描脉冲的信号,并且针对一帧周期仅输出一次。如上所述,这个第二虚设时钟脉冲DCLK2通过传送第一时钟脉冲CLK1的时钟传送线与第一时钟脉冲CLK1一起输出。另外,在反向驱动模式下,如图3所示,由于第一到第四时钟脉冲CLK1~CLK4的输出顺序的改变,第一虚设时钟脉冲DCLK1在第一时钟脉冲CLK1的输出周期与下一帧周期内的起始脉冲Vst的输出周期之间的时间段内进行输出。换言之,第一虚设时钟脉冲DCLK1恰好在一帧的消隐期之前进行输出。第一虚设时钟脉冲DCLK1是用作上虚设级ST0的扫描脉冲的信号,并且针对一帧周期仅输出一次。如上所述,这个第一虚设时钟脉冲DCLK1通过传送第四时钟脉冲CLK4的时钟传送线与第四时钟脉冲CLK4一起输出。
对图1所示的上虚设级和下虚设级ST0和STn+1以及级ST1~STn提供具有上述特性的各种信号,并且利用这些信号对这些级进行操作。各个级ST1~STn必须首先被使能以输出扫描脉冲。各个级被使能表示将各个级设置为输出使能状态。即,能够输出提供给这些级的时钟脉冲作为扫描脉冲的状态。
在正向驱动模式下,各个级ST1~STn响应于从其上游级输出的两个扫描脉冲中的前面一个而被使能。例如,第j级响应于从第(j-1)级输出的两个扫描脉冲中的前面一个被使能。然而,在正向驱动模式下,顶级或第一级ST1响应于来自上虚设级ST0的上虚设扫描脉冲Vout0被使能。上虚设级ST0响应于来自起始传送线的起始脉冲Vst被使能。
相比较而言,在反向驱动模式下,各个级ST1~STn响应于从其下游级输出的两个扫描脉冲中的前面一个被使能。例如,第j级响应于从第(j+1)级输出的两个扫描脉冲中的前面一个被使能。然而,在反向驱动模式下,底级或第n级STn响应于从下虚设级STn+1输出的下虚设扫描脉冲Vout2n+1被使能。下虚设级STn+1响应于来自起始传送线的起始脉冲Vst被使能。
另一方面,各个级ST1~STn在输出扫描脉冲之后被禁用。各个级被禁用表示各个级复位到输出禁用状态。即,不能够输出提供给这些级的时钟脉冲作为扫描脉冲的状态。
在正向驱动模式下,各个级ST1~STn响应于从其下游级输出的两个扫描脉冲中的后面一个被使能。例如,第j级响应于从第(j+1)级输出的两个扫描脉冲中的后面一个被使能。然而,在正向驱动模式下,底级或第n级STn响应于来自下虚设级STn+1的下虚设扫描脉冲Vout2n+1被使能。下虚设级STn+1响应于来自起始传送线的起始脉冲Vst被使能。
相比较而言,在反向驱动模式下,各个级ST1~STn响应于从其上游级输出的两个扫描脉冲中的后面一个被使能。例如,第j级响应于从第(j-1)级输出的两个扫描脉冲中的后面一个被使能。然而,在反向驱动模式下,顶级或第一级ST1响应于来自上虚设级ST0的上虚设扫描脉冲Vout0被使能。上虚设级ST0响应于来自起始传送线的起始脉冲Vst被使能。
下文将更加详细地描述包括上虚设级和下虚设级ST0和STn+1的以这种方式构造的移位寄存器的级ST1~STn中的每一个的结构。图4是图1中的上虚设级ST0的电路图。
如图4所示,上虚设级ST0包括节点控制器NC、输出单元OP、和扫描方向控制器SDC。节点控制器NC包括第一到第三开关器件Tr1~Tr3。第一开关器件Tr1根据复位节点QB的信号状态被导通/截止,并且连接在置位节点Q与传送放电电压VSS的放电电压线之间。为此,第一开关器件Tr1的栅极端子连接到复位节点QB,漏极端子连接到置位节点Q,源极端子连接到放电电压线。第二开关器件Tr2根据来自放电电压线的充电电压VDD被导通/截止,并且连接在充电电压线与复位节点QB之间。为此,第二开关器件Tr2的栅极端子和漏极端子连接到充电电压线,源极端子连接到复位节点QB。第三开关Tr3根据置位节点Q的信号状态被导通/截止,并且连接在复位节点与放电电压线之间。为此,第三开关器件Tr3的栅极端子连接到置位节点Q,漏极端子连接到复位节点QB,源极端子连接到放电电压线。
输出单元OP包括上拉开关器件Trpu和下拉开关器件Trpd。上拉开关器件Trpu根据置位节点Q的信号状态被导通/截止,并且连接在传送时钟脉冲CLK1~CLK4的时钟传送线中的任何一条与输出端子333之间。为此,上拉开关器件Trpu的栅极端子连接到置位节点Q,漏极端子连接到时钟传送线中的任何一条,源极端子连接到输出端子333。这里,上拉开关器件Trpu的漏极端子连接到传送第四时钟脉冲CLK4的时钟传送线。
扫描方向控制器SDC包括正向开关器件Tr_F和反向开关器件Tr_R。正向开关器件Tr_F响应于来自起始传送线的起始脉冲Vst被导通/截止,并且连接在传送正向电压V_F的正向电压线与置位节点Q之间。为此,正向开关器件Tr_F的栅极端子连接到起始传送线,漏极端子连接到正向电压线,源极端子连接到置位节点Q。
反向开关器件Tr_R响应于来自第一级ST1的第一扫描脉冲Vout1被导通/截止,并且连接在置位节点Q与传送反向电压V_R的反向电压线之间。为此,反向开关器件Tr_R的栅极端子连接到第一级ST1的两个输出端子中的任何一个,漏极端子连接到置位节点Q,源极端子连接到反向电压线。
图5是图1中的下虚设级STn+1的电路图。如图5所示,下虚设级STn+1包括节点控制器NC、输出单元OP、和扫描方向控制器SDC。节点控制器NC包括第一到第三开关器件Tr1~Tr3。第一开关器件Tr1根据复位节点QB的信号状态被导通/截止,并且连接在置位节点Q与传送放电电压VSS的放电电压线之间。为此,第一开关器件Tr1的栅极端子连接到复位节点QB,漏极端子连接到置位节点Q,源极端子连接到放电电压线。第二开关器件Tr2根据来自充电电压线的充电电压VDD被导通/截止,并且连接在充电电压线与复位节点QB之间。为此,第二开关器件Tr2的栅极端子和漏极端子连接到充电电压线,源极端子连接到复位节点QB。第三开关Tr3根据置位节点Q的信号状态被导通/截止,并且连接在复位节点QB和放电电压线之间。为此,第三开关器件Tr3的栅极端子连接到置位节点Q,漏极端子连接到复位节点QB,源极端子连接到放电电压线。
输出单元OP包括上拉开关器件Trpu和下拉开关器件Trpd。上拉开关器件Trpu根据置位节点Q的信号状态被导通/截止,并且连接在传送时钟脉冲CLK1~CLK4的时钟传送线中的任何一条与输出端子333之间。为此,上拉开关器件Trpu的栅极端子连接到置位节点Q,漏极端子连接到时钟传送线中的任何一条,源极端子连接到输出端子333。这里,上拉开关器件Trpu的漏极端子连接到传送第一时钟脉冲CLK1的时钟传送线。
扫描方向控制器SDC包括正向开关器件Tr_F和反向开关器件Tr_R。正向开关器件Tr_F响应于来自第n级STn的两个扫描脉冲中的任何一个被导通/截止,并且连接在传送正向电压V_F的正向电压线与置位节点Q之间。为此,正向开关器件Tr_F的栅极端子连接到第n级的两个输出端子中的任何一个,漏极端子连接到正向电压线,源极端子连接到置位节点Q。
反向开关器件Tr_R响应于来自起始传送线的起始脉冲Vst被导通/截止,并且连接在置位节点Q与传送反向电压V_R的反向电压线之间。为此,反向开关器件Tr_R的栅极端子连接到起始传送线,漏极端子连接到置位节点Q,源极端子连接到反向电压线。
图6是图1中的各个级ST1~STn的电路图。如图6所示,ST1~STn各级均包括节点控制器、扫描方向控制器SDC、和输出单元OP。节点控制器控制第一置位节点Q1、第二置位节点Q2、第一复位节点QB1和第二复位节点QB2的信号状态。第k级的节点控制器包括第一到第十五开关器件Tr1~Tr15。
第k级中的第一开关器件Tr1根据第一复位节点QB1的信号状态被导通/截止,并且连接在第一置位节点Q1与放电电压线之间。为此,第k级中的第一开关器件Tr1的栅极端子连接到第一复位节点QB1,漏极端子连接到第一置位节点Q1,源极端子连接到放电电压线。
第k级中的第二开关器件Tr2根据第二复位节点QB2的信号状态被导通/截止,并且连接在第一置位节点Q1与放电电压线之间。为此,第k级中的第二开关器件Tr2的栅极端子连接到第二复位节点QB2,漏极端子连接到第一置位节点Q1,源极端子连接到放电电压线。
第k级中的第三开关器件Tr3根据第一置位节点Q1的信号状态被导通/截止,并且连接在第一复位节点QB1与放电电压线之间。为此,第k级中的第三开关器件Tr3的栅极端子连接到第一置位节点Q1,漏极端子连接到第一复位节点QB1,源极端子连接到放电电压线。
第k级中的第四开关器件Tr4根据来自第一AC电压线的第一AC电压Vac1被导通/截止,并且连接在第一AC电压线与第一公共节点CN1之间。为此,第k级中的第四开关器件Tr4的栅极端子和漏极端子连接到第一AC电压线,源极端子连接到第一公共节点CN1。
第k级中的第五开关器件Tr5根据第一公共节点CN1的信号状态被导通/截止,并且连接在第一AC电压线与第一复位节点QB1之间。为此,第k级中的第五开关器件Tr5的栅极端子连接到第一公共节点CN1,漏极端子连接到第一AC电压线,源极端子连接到第一复位节点QB1。
第k级中的第六开关器件根据第一置位节点Q1的信号状态被导通/截止,并且连接在第一公共节点CN1与放电电压线之间。为此,第k级中的第六开关器件Tr6的栅极端子连接到第一置位节点Q1,漏极端子连接到第一公共节点CN1,源极端子连接到放电电压线。
第k级中的第七开关器件Tr7根据第二置位节点Q2的信号状态被导通/截止,并且连接在第一公共节点CN1与放电电压线之间。为此,第k级中的第七开关器件Tr7的栅极端子连接到第二置位节点Q2,漏极端子连接到第一公共节点CN1,源极端子连接到放电电压线。
第k级中的第八开关器件Tr8响应于来自扫描方向控制器SDC的输出信号被导通/截止,并且连接在第二复位节点QB2与放电电压线之间。为此,第k级中的第八开关器件Tr8的栅极端子连接到扫描方向控制器SDC的输出端子,漏极端子连接到第二复位节点QB2,源极端子连接到放电电压线。
第k级中的第九开关器件Tr9根据第一复位节点QB1的信号状态被导通/截止,并且连接在第二置位节点Q2与放电电压线之间。为此,第k级中的第九开关器件Tr9的栅极端子连接到第一复位节点QB1,漏极端子连接到第二置位节点Q2,源极端子连接到放电电压线。
第k级中的第十开关器件Tr10根据第二复位节点QB2的信号状态被导通/截止,并且连接在第二置位节点Q2与放电电压线之间。为此,第k级中的第十开关器件Tr10的栅极端子连接到第二复位节点QB2,漏极端子连接到第二置位节点Q2,源极端子连接到放电电压线。
第k级中的第十一开关器件Tr11根据第二置位节点Q2的信号状态被导通/截止,并且连接在第二复位节点QB2与放电电压线之间。为此,第k级中的第十一开关器件Tr11的栅极端子连接到第二置位节点Q2,漏极端子连接到第二复位节点QB2,源极端子连接到放电电压线。
第k级中的第十二开关器件Tr12根据来自第二AC电压线的第二AC电压Vac2被导通/截止,并且连接在第二AC电压线与第二公共节点CN2之间。为此,第k级中的第十二开关器件Tr12的栅极端子和漏极端子连接到第二AC电压线,源极端子连接到第二公共节点CN2。
第k级中的第十三开关器件Tr13根据第二公共节点CN2的信号状态被导通/截止,并且连接在第二AC电压线与第二复位节点QB2之间。为此,第k级中的第十三开关器件Tr13的栅极端子连接到第二公共节点CN2,漏极端子连接到第二AC电压线,源极端子连接到第二复位节点QB2。
第k级中的第十四开关器件Tr14根据第二置位节点Q2的信号状态被导通/截止,并且连接在第二公共节点CN2与放电电压线之间。为此,第k级中的第十四开关器件Tr14的栅极端子连接到第二置位节点Q2,漏极端子连接到第二公共节点CN2,源极端子连接到放电电压线。
第k级中的第十五开关器件Tr15根据第一置位节点Q1的信号状态被导通/截止,并且连接在第二公共节点CN2与放电电压线之间。为此,第k级中的第十五开关器件Tr15的栅极端子连接到第一置位节点Q1,漏极端子连接到第二公共节点CN2,源极端子连接到放电电压线。
扫描方向控制器SDC包括第一到第三正向开关器件Tr_F1~Tr_F3、第一到第三反向开关器件Tr_R1~Tr_R3、和控制开关器件Tr_C。第k级中的第一正向开关器件Tr_F1响应于从第(k-1)级输出的两个扫描脉冲中的前面一个被导通/截止,并且连接在正向电压线与第一置位节点Q1之间。为此,第k级中的第一正向开关器件Tr_F1的栅极端子连接到第(k-1)级的第一输出端子111a,漏极端子连接到正向电压线,源极端子连接到第一置位节点Q1。明显地,第一级ST1中的第一正向开关器件Tr_F1的栅极端子连接到上虚设级ST0的输出端子。
第k级中的第一反向开关器件Tr_R1响应于从第(k+1)级输出的两个扫描脉冲中的后面一个被导通/截止,并且连接在第一置位节点Q1与反向电压线之间。为此,第k级中的第一反向开关器件Tr_R1的栅极端子连接到第(k+1)级的第二输出端子111b,漏极端子连接到第一置位节点Q1,源极端子连接到反向电压线。
第k级中的第二正向开关器件Tr_F2响应于从第(k-1)级输出的两个扫描脉冲中的前面一个被导通/截止,并且连接在正向电压线与第二置位节点Q2之间。为此,第k级中的第二正向开关器件Tr_F2的栅极端子连接到第(k-1)级的第一输出端子111a,漏极端子连接到正向电压线,源极端子连接到第二置位节点Q2。明显地,第一级ST1中的第二正向开关器件Tr_F2的栅极端子连接到上虚设级ST0的输出端子。
第k级中的第二反向开关器件Tr_R2响应于从第(k+1)级输出的两个扫描脉冲中的后面一个被导通/截止,并且连接在第二置位节点Q2与反向电压线之间。为此,第k级中的第二反向开关器件Tr_R2的栅极端子连接到第(k+1)级的第二输出端子111b,漏极端子连接到第二置位节点Q2,源极端子连接到反向电压线。
第k级中的第三正向开关器件Tr_F3响应于从第(k-1)级输出的两个扫描脉冲中的前面一个被导通/截止,并且连接在第三公共节点CN3与正向电压线之间。为此,第三正向开关器件Tr_F3的栅极端子连接到第(k-1)级的第一输出端子111a,漏极端子连接到第三公共节点CN3,源极端子连接到正向电压线。
第k级中的第三反向开关器件Tr_R3响应于从第(k+1)级输出的两个扫描脉冲中的后面一个被导通/截止,并且连接在反向电压线与第三公共节点CN3之间。为此,第三反向开关器件Tr_R3的栅极端子连接到第(k+1)级的第二输出端子111b,漏极端子连接到反向电压线,源极端子连接到第三公共节点CN3。
第k级中的控制开关器件Tr_C根据第三公共节点CN3的信号状态而被控制,并且连接在第一复位节点QB1与放电电压线之间。为此,第k级中的控制开关器件Tr_C的栅极端子连接到第三公共节点CN3,漏极端子连接到第一复位节点QB1,源极端子连接到放电电压线。另一方面,第k级中的第八开关器件Tr8的栅极端子连接到第三公共节点CN3。
输出单元OP包括第一和第二上拉开关器件Trpu1和Trpu2以及第一到第四下拉开关器件Trpd1到Trpd4。第一上拉开关器件Trpu1根据第一置位节点Q1的信号状态被导通/截止,并且连接在传送时钟脉冲CLK1~CLK4的时钟传送线中的任何一条与第一输出端子111a之间。为此,第一上拉开关器件Trpu1的栅极端子连接到第一置位节点Q1,漏极端子连接到时钟传送线中的任何一条,源极端子连接到第一输出端子111a。
第二上拉开关器件Trpu2根据第二置位节点Q2的信号状态被导通/截止,并且连接在传送时钟脉冲CLK1~CLK4的时钟传送线中的任何一条与第二输出端子111b之间。为此,第二上拉开关器件Trpu2的栅极端子连接到第二置位节点Q2,漏极端子连接到时钟传送线中的任何一条,源极端子连接到第二输出端子111b。这里,第一上拉开关器件Trpu1的漏极端子和第二上拉开关器件Trpu2的漏极端子连接到不同的时钟传送线。
第一下拉开关器件Trpd1根据第一复位节点QB1的信号状态被导通/截止,并且连接在第一输出端子111a与放电电压线之间。为此,第一下拉开关器件Trpd1的栅极端子连接到第一复位节点QB1,漏极端子连接到第一输出端子111a,源极端子连接到放电电压线。
第二下拉开关器件Trpd2根据第二复位节点QB2的信号状态被导通/截止,并且连接在第一输出端子111a与放电电压线之间。为此,第二下拉开关器件Trpd2的栅极端子连接到第二复位节点QB2,漏极端子连接到第一输出端子111a,源极端子连接到放电电压线。
第三下拉开关器件Trpd3根据第一复位节点QB1的信号状态被导通/截止,并且连接在第二输出端子111b与放电电压线之间。为此,第三下拉开关器件Trpd3的栅极端子连接到第一复位节点QB1,漏极端子连接到第二输出端子111b,源极端子连接到放电电压线。
第四下拉开关器件Trpd4根据第二复位节点QB2的信号状态被导通/截止,并且连接在第二输出端子111b与放电电压线之间。为此,第四下拉开关器件Trpd4的栅极端子连接到第二复位节点QB2,漏极端子连接到第二输出端子111b,源极端子连接到放电电压线。
下文将描述具有上述结构的移位寄存器的操作。首先,将参照图2、图4、图5和图6描述基于正向驱动模式的移位寄存器的操作。
由于移位寄存器的操作基于正向驱动模式,所以如图2所示,时钟脉冲CLK1~CLK4按照从第一时钟脉冲CLK1到第四时钟脉冲CLK4的顺序进行输出,正向电压V_F处于高态,反向电压V_R处于低态。首先,将描述第一帧周期的第一初始时间段Ts内的操作。
在第一帧周期内,第一AC电压Vac1是正的,第二AC电压Vac2是负的。如图2所示,在第一初始时间段Ts内,仅从定时控制器输出的起始脉冲Vst保持为高态,并且从定时控制器输出的时钟脉冲CLK1~CLK4保持为低态。
将从定时控制器输出的起始脉冲Vst提供给上虚设级ST0和下虚设级STn+1。也就是说,如图4所示,将起始脉冲Vst提供给上虚设级ST0中的正向开关器件Tr_F的栅极端子。结果,正向开关器件Tr_F导通并且高态的正向电压V_F通过导通的正向开关器件Tr_F提供给置位节点Q。因此,对置位节点Q进行充电并且通过其栅极端子连接到充电后的置位节点Q的上拉开关器件Trpu和第三开关器件Tr3由此导通。
放电电压VSS通过导通的第三开关器件Tr13提供给复位节点QB。另一方面,由于第二开关器件Tr2通过作为高态的DC电压的充电电压VDD而总是保持导通,所以充电电压VDD通过第二开关器件Tr2提供给复位节点QB。结果,通过第二开关器件Tr2输出的高态的充电电压VDD和通过第三开关器件Tr3输出的低态的放电电压VSS被一起提供给复位节点QB。此时,由于第三开关器件Tr3的尺寸被设置为大于第二开关器件Tr2的尺寸,所以复位节点QB通过经由第三开关器件Tr3提供的低态的放电电压VSS进行放电。因此,通过其栅极端子连接到放电后的复位节点QB的下拉开关器件Trpd和第一开关器件Tr1导通。
另一方面,由于在第一初始时间段Ts内没有来自第一级ST1的输出,所以在上虚设级ST0中的反向开关器件Tr_R保持截止。以这种方式,在第一初始时间段Ts内,上虚设级ST0置位。同时,在第一初始时间段Ts内,提供有起始脉冲Vst的下虚设级STn+1复位,这点将在下文中进行更加详细的描述。也就是说,如图5所示,起始脉冲Vst被提供给下虚设级STn+1中的反向开关器件Tr_R的栅极端子。结果,反向开关器件Tr_R导通并且低态的反向电压V_R通过导通的反向开关器件Tr_R提供给置位节点Q。因此,对置位节点Q进行放电并且通过其栅极端子连接到放电后的置位节点Q的上拉开关器件Trpu和第三开关器件Tr3由此截止。由于第二开关器件Tr2通过作为高态的DC电压的充电电压VDD而总是保持导通,所以充电电压VDD通过第二开关器件Tr2提供给复位节点QB。结果,对复位节点QB进行充电并且通过其栅极端子连接到充电后的复位节点QB的下拉开关器件Trpd和第一开关器件Tr1由此导通。
导通的第一开关器件Tr1向置位节点Q提供放电电压VSS,以使置位节点Q能够更加稳定地保持在其放电状态。而且,导通的第一开关器件Tr1向第n级STn提供放电电压VSS。以这种方式,在第一初始时间段Ts内,下虚设级STn+1复位。
接下来,将描述在第二初始时间段T0内的操作。在第二初始时间段T0内,仅第一虚设时钟脉冲DCLK1保持在高态,并且起始脉冲Vst和所有时钟脉冲CLK1~CLK4均保持在低态。在第二初始时间段T0内,起始脉冲Vst从高态变成低态,并且上虚设级ST0内的正向开关器件Tr_F由此截止,从而使得上虚设级ST0内的置位节点Q浮动。结果,在第一初始时间段Ts内提供给上虚设级ST0内的置位节点Q的充电电压VDD被保持在置位节点Q处,即使在第二初始时间段T0内也一样。
由于上虚设级ST0内的置位节点Q通过在第一初始时间段Ts内施加的充电电压VDD而保持充电,所以上虚设级ST0内的上拉开关器件Trpu和第三开关器件Tr3保持导通。此时,由于第一虚设时钟脉冲DCLK1被施加到导通的上拉开关器件Trpu的漏极端子,所以在上虚设级ST0内的浮动置位节点Q处进行充电的充电电压VDD通过自举电路(bootstrapping)进行放大。
因此,施加到上虚设级ST0内的上拉开关器件Trpu的漏极端子的第一虚设时钟脉冲DCLK1通过上拉开关器件Trpu的源极端子(输出端子)进行稳定输出。通过上拉开关器件Trpu输出的这个第一虚设时钟脉冲DCLK1是上虚设扫描脉冲Vout0。上虚设扫描脉冲Vout0被提供给第一级ST1以用于使能第一级ST1。也就是说,从上虚设级ST0输出的上虚设扫描脉冲Vout0被提供给第一级ST1中的第一正向开关器件Tr_F1、第三正向开关装Tr_F3和第二正向开关器件Tr_F2的各个栅极端子。
然后,第一正向开关器件Tr_F1、第三正向开关器件Tr_F3和第二正向开关器件Tr_F2导通,从而使得高态的正向电压V_F通过导通的第一正向开关器件Tr_F1施加到第一置位节点Q1。结果,对第一置位节点Q1进行充电并且通过其栅极端子连接到充电后的第一置位节点Q1的第一上拉开关器件Trpu1、第三开关器件Tr3、第六开关器件Tr6、和第十五开关器件Tr15由此导通。放电电压VSS通过导通的第三开关器件Tr3提供给第一复位节点QB1,从而对第一复位节点QB1进行放电。结果,通过其栅极端子连接到第一复位节点QB1的第一下拉开关器件Trpd1、第一开关器件Tr1、第三下拉开关器件Trpd3和第九开关器件Tr9截止。
另一方面,由于针对第一帧周期的第一AC电压Vac1保持为高态,所以针对第一帧周期提供有第一AC电压Vac1的第四开关器件Tr4保持导通。第一AC电压Vac1通过导通的第四开关器件Tr4提供给第一级ST1的第一公共节点CN1。此时,通过导通的第六开关器件Tr6输出的放电电压VSS也被提供给第一公共节点CN1。也就是说,高态的第一AC电压Vac1和低态的放电电压VSS一起被提供给第一公共节点CN1。
明显地,由于提供放电电压VSS的第六开关器件Tr6的尺寸被设置为大于提供第一AC电压Vac1的第四开关器件Tr4的尺寸,所以放电电压VSS保持在第一公共节点CN1。另一方面,通过导通的第七开关器件Tr7输出的放电电压VSS被进一步提供给第一公共节点CN1,这点将在以后进行描述。结果,对第一公共节点CN1进行放电并且通过其栅极端子连接到放电后的第一公共节点CN1的第五开关器件Tr5由此截止。
另一方面,在第二初始时间段T0内,高态的正向电压V_F通过导通的第二正向开关器件Tr_F2施加到第二置位节点Q2。结果,对第二置位节点Q2进行充电并且通过其栅极端子连接到充电后的第二置位节点Q2的第二上拉开关器件Trpu2、第十一开关器件Tr11、第十四开关器件Tr14、和第七开关器件Tr7由此导通。放电电压VSS通过导通的第十一开关器件Tr11提供给第二复位节点QB2,从而对第二复位节点QB2进行放电。结果,通过其栅极端子连接到第二复位节点QB2的第四下拉开关器件Trpd4、第十开关器件Tr10、第二下拉开关器件Trpd2和第二开关器件Tr2截止。
另一方面,由于针对第一帧周期第二AC电压Vac2保持在低态,所以针对第一帧周期提供有第二AC电压Vac2的第十二开关器件Tr12保持截止。通过导通的第十五开关器件Tr15输出的放电电压VSS被提供给第二公共节点CN2。结果,对第二公共节点CN2进行放电,并且通过其栅极端子连接到放电后的第二公共节点CN2的第十三开关器件Tr13截止。
另一方面,在第二初始时间段T0内,高态的正向电压V_F通过导通的第三正向开关器件Tr_F3施加到第三公共节点CN3。结果,对第三公共节点CN3进行充电,并且通过其栅极端子连接到充电后的第三公共节点CN3的控制开关器件Tr_C和第八开关器件Tr8由此导通。导通的控制开关器件Tr_C向第一复位节点QB1提供放电电压VSS,以使第一复位节点QB1稳定保持在其放电状态。而且,导通的第八开关器件Tr8向第二复位节点QB2提供放电电压VSS,以使第二复位节点QB2更加稳定地保持在其放电状态。
以这种方式,在第二初始时间段T0内,对第一级ST1的第一和第二置位节点Q1和Q2进行充电,并且对第一级ST1的第一和第二复位节点QB1和QB2进行放电,由此使能第一级ST1。
接下来,将描述在第一时间段T1内的操作。如图2所示,在第一时间段T1内,仅第一时钟脉冲CLK1保持为高态,而剩余的时钟脉冲CLK2~CLK4包括起始脉冲Vst均保持为低态。
由于第一级ST1内的第一置位节点Q1通过在第一初始时间段Ts内施加的充电电压VDD而保持充电,所以第一级ST1内的第一上拉开关器件Trpu1保持导通。此时,由于第一时钟脉冲CLK1被施加到导通的第一上拉开关器件Trpu1的漏极端子,所以在第一级ST1内的浮动第一置位节点Q1处进行充电的充电电压VDD通过自举电路进行放大。
因此,施加到第一级ST1内的第一上拉开关器件Trpu1的漏极端子的第一时钟脉冲CLK1通过第一上拉开关器件Trpu1的源极端子(第一输出端子111a)进行稳定输出。通过第一上拉开关器件Trpu1输出的这个第一时钟脉冲CLK1是第一扫描脉冲Vout1。第一扫描脉冲Vout1被提供给第一选通线、第二级ST2和上虚设级ST0。结果,在第一时间段T1内,第一选通线被驱动,第二级ST2被使能,并且上虚设级ST0被禁用。
按照与在第一初始时间段Ts内使能第一级ST1的上述操作的方式相同的方式,执行在第一时间段T1内使能第二级ST2的操作。另一方面,在第一时间段T1内,从第一级ST1输出的第一扫描脉冲Vout1被提供给上虚设级ST0,以使得上虚设级ST0被禁用。将在下文中更加详细地描述这个禁用操作。
也就是说,第一扫描脉冲Vout1被提供给上虚设级ST0内的反向开关器件Tr_R的栅极端子。结果,反向开关器件Tr_R导通并且低态的反向电压V_R通过导通的反向开关器件Tr_R提供给上虚设级ST0的置位节点Q。因此,对置位节点Q进行放电并且通过其栅极端子连接到放电后的置位节点Q的上拉开关器件Trpu和第三开关器件Tr3由此截止。
由于上虚设级ST0内的第三开关器件Tr3截止,所以通过第二开关器件Tr2输出的高态充电电压VDD被提供给上虚设级ST0内的复位节点QB。于是对复位节点QB进行充电并且通过其栅极端子连接到充电后的复位节点QB的上虚设级ST0内的下拉开关器件Trpd和第一开关器件Tr1由此导通。导通的下拉开关器件Trpd向第一级ST1提供放电电压VSS。
上虚设级ST0内的第一开关器件Tr1向上虚设级ST0内的置位节点Q提供放电电压VSS,从而将置位节点Q更加稳定地保持在其放电状态。
接下来,将描述在第二时间段T2内的操作。在第二时间段T2内,仅第一和第二时钟脉冲CLK1和CLK2保持在高态,而剩余的时钟脉冲CLK3和CLK4包括起始脉冲Vst均保持在低态。第一级ST1内的第一上拉开关器件Trpu1响应于第一时钟脉冲CLK1,以完整形式输出第一扫描脉冲Vout1。在这个第二时间段T2内,通过第一扫描脉冲Vout1使能第二级ST2。
而且,第一级ST1内的第二上拉开关器件Trpu2响应于第二时钟脉冲CLK2开始输出第二扫描脉冲Vout2。也就是说,由于第一级ST1内的第二置位节点Q2通过在第一初始时间段Ts内施加的充电电压VDD保持充电,所以第一级ST1内的第二上拉开关器件Trpu2保持导通。此时,由于第二时钟脉冲CLK2被施加到导通的第二上拉开关器件Trpu2的漏极端子,所以在第一级ST1内的浮动第二置位节点Q2处充电的充电电压VDD通过自举电路进行放大。
因此,施加到第一级ST1内的第二上拉开关器件Trpu2的漏极端子的第二时钟脉冲CLK2通过第二上拉开关器件Trpu2的源极端子(第二输出端子111b)进行稳定输出。通过第二上拉开关器件Trpu2输出的这个第二时钟脉冲CLK2是第二扫描脉冲Vout2。第二扫描脉冲Vout2被提供给第二选通线以驱动第二选通线。
接下来,将描述在第三时间段T3内的操作。在第三时间段T3内,仅第二和第三时钟脉冲CLK2和CLK3保持在高态,而剩余的时钟脉冲CLK1和CLK4包括起始脉冲Vst均保持在低态。
第一级ST1内的第二上拉开关器件Trpu2响应于第二时钟脉冲CLK2,以完整形式输出第二扫描脉冲Vout2。这个第二扫描脉冲Vout2被提供给第二选通线。而且,第二级ST2内的第一上拉开关器件Trpu1响应于第三时钟脉冲CLK3开始输出第三扫描脉冲Vout3。
在这个第三时间段T3内,来自第二级ST2的第三扫描脉冲Vout3被提供给第三选通线以开始驱动第三选通线,并且该第三扫描脉冲Vout3也被提供给第三级ST3,以使能第三级ST3。
接下来,将描述在第四时间段T4内的操作。在第四时间段T4内,仅第三和第四时钟脉冲CLK3和CLK4保持在高态,而剩余的时钟脉冲CLK1和CLK2包括起始脉冲Vst均保持在低态。
第二级ST2内的第一上拉开关器件Trpu1响应于第三时钟脉冲CLK3,以完整形式输出第三扫描脉冲Vout3。这个第三扫描脉冲Vout3被提供给第三选通线和第四级ST4。而且,第二级ST2内的第二上拉开关器件Trpu2响应于第四时钟脉冲CLK4输出第四扫描脉冲Vout4。这个第四扫描脉冲Vout4被提供给第四选通线以开始驱动第四选通线,并且该第四扫描脉冲Vout4也被提供给第一级ST1,以禁用第一级ST1。
下文将详细描述禁用第一级ST1的操作。也就是说,第四扫描脉冲Vout4被提供给第一级ST1内的第一反向开关器件Tr_R1、第二反向开关器件Tr_R2和第三反向开关器件Tr_R3的各个栅极端子。结果,第一反向开关器件Tr_R1、第二反向开关器件Tr_R2和第三反向开关器件Tr_R3导通。
低态的反向电压V_R通过导通的第一反向开关器件Tr_R1提供给第一级ST1内的第一置位节点Q1。结果,对第一置位节点Q1进行放电,并且通过其栅极端子连接到放电后的第一置位节点Q1的第一上拉开关器件Trpu1、第三开关器件Tr3、第六开关器件Tr6和第十五开关器件Tr15由此截止。
而且,低态的反向电压V_R通过导通的第二反向开关器件Tr_R2提供给第一级ST1内的第二置位节点Q2。结果,对第二置位节点Q2进行放电,并且通过其栅极端子连接到放电后的第二置位节点Q2的第二上拉开关器件Trpu2、第十一开关器件Tr11、第十四开关器件Tr14和第七开关器件Tr7由此截止。
而且,低态的反向电压V_R通过导通的第三反向开关器件Tr_R3提供给第一级ST1内的第三公共节点CN3。结果,对第三公共节点CN3进行放电,并且通过其栅极端子连接到放电后的第三公共节点CN3的控制开关器件Tr_C和第八开关器件Tr8由此截止。
由于第一级ST1中的第六和第七开关器件Tr6和Tr7截止,所以通过第四开关器件Tr4输出的第一AC电压Vac1被提供给第一级ST1内的第一公共节点CN1。结果对第一公共节点CN1进行充电,并且通过其栅极端子连接到充电后的第一公共节点CN1的第五开关器件Tr5由此导通。
然后,第一AC电压Vac1通过导通的第五开关器件Tr5提供给第一级ST1内的第一复位节点QB1。结果,对第一复位节点QB1进行充电,并且通过其栅极端子连接到充电后的第一复位节点QB1的第一级ST1内的第一下拉开关器件Trpd1、第三下拉开关器件Trpd3、第一开关器件Tr1和第九开关器件Tr9由此导通。
放电电压VSS通过导通的第一开关器件Tr1提供给第一级ST1内的第一置位节点Q1,从而使得第一置位节点Q1能够更加稳定地保持在其放电状态。而且,放电电压VSS通过导通的第九开关器件Tr9提供给第一级ST1内的第二置位节点Q2,从而使得第二置位节点Q2能够更加稳定地保持在其放电状态。
以这种方式,在第四时间段T4内,通过对第一级ST1内的第一和第二置位节点Q1和Q2进行放电、对第一级ST1内的第一复位节点QB1进行充电,以及对第一级ST1内的第二复位节点QB2进行放电,使得第一级ST1被禁用。
如上所述,在第四时间段T4内,由于第一级ST1的第一下拉开关器件Trpd1和第三下拉开关器件Trpd3导通,所以第一下拉开关器件Trpd1通过第一输出端子111a输出放电电压VSS,以向第一选通线、第二级ST2和上虚设级ST0提供放电电压VSS,并且第三下拉开关器件Trpd3通过第二输出端子111b输出放电电压VSS,以向第二选通线提供放电电压VSS。而且,按照与上述相同的方式顺序驱动随后的第五级到下虚设级ST5到STn+1。另一方面,在第二帧周期内,第一AC电压Vac1是负的,第二AC电压Vac2是正的。因此,在第二帧周期的禁用时间段内,对各个级ST1~STn的第一复位节点QB1进行放电,并且对其第二复位节点QB2进行充电。因此,在第一帧周期的禁用时间段内,对各个级ST1~STn的第二和第四下拉开关器件Trpd2和Trpd4进行操作。
接下来,将参照图3、图4、图5和图6描述基于反向驱动模式的移位寄存器的操作。由于移位寄存器的操作基于反向驱动模式,所以如图3所示,时钟脉冲CLK1~CLK4按照从第四时钟脉冲CLK4到第一时钟脉冲CLK1的顺序进行输出,正向电压V_F处于低态,而反向电压V_R处于高态。
首先,将描述第一帧周期的第一初始时间段Ts内的操作。在第一帧周期内,第一AC电压Vac1是正的,第二AC电压Vac2是负的。如图3所示,在第一初始时间段Ts内,仅从定时控制器输出的起始脉冲Vst保持在高态,而从定时控制器输出的时钟脉冲CLK1~CLK4均保持为低态。
从定时控制器输出的起始脉冲Vst提供给上虚设级ST0和下虚设级STn+1。也就是说,如图5所示,起始脉冲Vst被提供给下虚设级STn+1内的反向开关器件Tr_R的栅极端子。结果,反向开关器件Tr_R导通,并且高态的反向电压V_R通过导通的反向开关器件Tr_R提供给置位节点Q。因此,对置位节点Q进行充电,并且通过其栅极端子连接到充电后的置位节点Q的上拉开关器件Trpu和第三开关器件Tr3由此导通。
放电电压VSS通过导通的第三开关器件Tr3提供给复位节点QB。另一方面,由于第二开关器件Tr2通过作为高态的DC电压的充电电压VDD而总是保持导通,所以充电电压VDD通过第二开关器件Tr2提供给复位节点QB。结果,通过第二开关器件Tr2输出的高态的充电电压VDD和通过第三开关器件Tr3输出的低态的放电电压VSS一起被提供给复位节点QB。此时,由于第三开关器件Tr3的尺寸被设置为大于第二开关器件Tr2的尺寸,所以复位节点QB通过经由第三开关器件Tr3提供的低态的放电电压VSS进行放电。因此,通过其栅极端子连接到放电后的复位节点QB的下拉开关器件Trpd和第一开关器件Tr1截止。
另一方面,由于在第一初始时间段Ts内没有来自第n级STn的输出,所以下虚设级STn+1内的正向开关器件Tr_F保持截止。以这种方式,在第一初始时间段Ts内,下虚设级STn+1置位。同时,在第一初始时间段Ts内,提供有起始脉冲Vst的上虚设级ST0复位,这点将在下文中进行更加详细的描述。
也就是说,如图4所示,起始脉冲Vst提供给上虚设级ST0内的正向开关器件Tr_F的栅极端子。结果,正向开关器件Tr_F导通并且低态的正向电压V_F通过导通的正向开关器件Tr_F提供给置位节点Q。因此,对置位节点Q进行放电,并且通过其栅极端子连接到放电后的置位节点Q的上拉开关器件Trpu和第三开关器件Tr3由此截止。
由于第二开关器件Tr2通过作为高态的DC电压的充电电压VDD而总是保持导通,所以充电电压VDD通过第二开关器件Tr2提供给复位节点QB。结果,对复位节点QB进行充电,并且通过其栅极端子连接到充电后的复位节点QB的下拉开关器件Trpd和第一开关器件Tr1由此导通。
导通的第一开关器件Tr1向置位节点Q提供放电电压VSS,以使置位节点Q能够更加稳定地保持在其放电状态。而且,导通的第一开关器件向第一级ST1提供放电电压VSS。以这种方式,在第一初始时间段Ts内,上虚设级ST0复位。
接下来,将描述第二初始时间段T0内的操作。在第二初始时间段T0内,仅第二虚设时钟脉冲DCLK2保持在高态,而起始脉冲Vst和所有时钟脉冲CLK1~CLK4均保持在低态。在第二初始时间段T0内,起始脉冲Vst从高态变成低态,并且下虚设级STn+1内的反向开关器件Tr_R由此截止,从而使得下虚设级STn+1内的置位节点Q浮动。结果,在第一初始时间段Ts内提供给下虚设级STn+1内的置位节点Q的充电电压VDD保持在置位节点Q处,即使在第二初始时间段T0也是一样。
由于下虚设级STn+1内的置位节点Q通过在第一初始时间段Ts内施加的充电电压VDD而保持充电,所以下虚设级STn+1内的上拉开关器件Trpu和第三开关器件Tr3保持导通。此时,由于第二虚设时钟脉冲DCLK2被施加到导通的上拉开关器件Trpu的漏极端子,所以在下虚设级STn+1内的浮动置位节点Q处进行充电的充电电压VDD通过自举电路进行放大。
因此,施加到下虚设级STn+1内的上拉开关器件Trpu的漏极端子的第二虚设时钟脉冲DCLK2通过上拉开关器件Trpu的源极端子(输出端子)进行稳定输出。通过上拉开关器件Trpu输出的这个第二虚设时钟脉冲DCLK2是下虚设扫描脉冲Vout2n+1。下虚设扫描脉冲Vout2n+1被提供给第n级STn以用于使能第n级STn。也就是说,从下虚设级STn+1输出的下虚设扫描脉冲Vout2n+1被提供给第n级STn内的第一反向开关器件Tr_R1、第三反向开关器件Tr_R3和第二反向开关器件Tr_R2的各个栅极端子。
然后,第一反向开关器件Tr_R1、第三反向开关器件Tr_R3和第二反向开关器件Tr_R2导通,从而使得高态的反向电压V_R能够通过导通的第一反向开关器件Tr_R1施加到第一置位节点Q1。结果,对第一置位节点Q1进行充电,并且通过其栅极端子连接到充电后的第一置位节点Q1的第一上拉开关器件Trpu1、第三开关器件Tr3、第六开关器件Tr6、和第十五开关器件Tr15由此导通。放电电压VSS通过导通的第三开关器件Tr3被提供给第一复位节点QB1,从而对第一复位节点QB1进行放电。结果,通过其栅极端子连接到第一复位节点QB1的第一下拉开关器件Trpd1、第一开关器件Tr1、第三下拉开关器件Trpd3和第九开关器件Tr9由此截止。
另一方面,由于针对第一帧周期第一AC电压Vac1保持在高态,所以针对第一帧周期提供有第一AC电压Vac1的第四开关器件Tr4保持导通。第一AC电压Vac1通过导通的第四开关器件Tr4提供给第n级STn的第一公共节点CN1。此时,通过导通的第六开关器件Tr6输出的放电电压VSS也被提供给第一公共节点CN1。也就是说,高态的第一AC电压Vac1和低态的放电电压VSS一起被提供给第一公共节点CN1。
明显地,由于提供放电电压VSS的第六开关器件Tr6的尺寸被设置为大于提供第一AC电压Vac1的第四开关器件Tr4的尺寸,所以在第一公共节点CN1处保持放电电压VSS。另一方面,通过导通的第七开关器件Tr7输出的放电电压VSS被进一步提供给第一公共节点CN1,这点将在以后进行描述。结果,对第一公共节点CN1进行放电,并且通过其栅极端子连接到放电后的第一公共节点CN1的第五开关器件Tr5由此截止。
另一方面,在第二初始时间段T0内,高态的反向电压V_R通过导通的第二反向开关器件Tr_R2提供给第二置位节点Q2。结果,对第二置位节点Q2进行充电,并且通过其栅极端子连接到充电后的第二置位节点Q2的第二上拉开关器件Trpu2、第十一开关器件Tr11、第十四开关器件Tr14、和第七开关器件Tr7由此导通。放电电压VSS通过导通的第十一开关器件Tr11提供给第二复位节点QB2,从而对第二复位节点QB2进行放电。结果,通过其栅极端子连接到第二复位节点QB2的第四下拉开关器件Trpd4、第十开关器件Tr10、第二下拉开关器件Trpd2和第二开关器件Tr2截止。
另一方面,由于针对第一帧周期第二AC电压Vac2保持在低态,所以针对第一帧周期提供有第二AC电压Vac2的第十二开关器件Tr12保持截止。
通过导通的第十五开关器件Tr15输出的放电电压VSS被提供给第二公共节点CN2。结果,对第二公共节点CN2进行放电,并且通过其栅极端子连接到放电后的第二公共节点CN2的第十三开关器件Tr13截止。
另一方面,在第二初始时间段T0内,高态的反向电压V_R通过导通的第三反向开关器件Tr_R3施加到第三公共节点CN3。结果,对第三公共节点CN3进行充电,并且通过其栅极端子连接到充电后的第三公共节点CN3的控制开关器件Tr_C和第八开关器件Tr8由此导通。导通的控制开关器件Tr_C向第一复位节点QB1提供放电电压VSS,以使第一复位节点QB1能够稳定地保持在其放电状态。而且,导通的第八开关器件Tr8向第二复位节点QB2提供放电电压VSS,以使第二复位节点QB2能够更加稳定地保持在其放电状态。以这种方式,在第二初始时间段T0内,对第n级STn的第一和第二置位节点Q1和Q2进行充电,并且对第n级STn的第一和第二复位节点QB1和QB2进行放电,由此使能第n级STn。
接下来,将描述在第一时间段T1内的操作。如图3所示,在第一时间段T1内,仅第四时钟脉冲CLK4保持在高态,而剩余的时钟脉冲CLK1~CLK3包括起始脉冲Vst均保持在低态。
由于第n级STn内的第二置位节点Q2通过在第一初始时间段Ts内施加的充电电压VDD而保持充电,所以第n级STn内的第二上拉开关器件Trpu2保持导通。此时,由于第四时钟脉冲CLK4被施加到导通的第二上拉开关器件Trpu2的漏极端子,所以在第n级STn内的浮动第二置位节点Q2处进行充电的充电电压VDD通过自举电路进行放大。
因此,施加到第n级STn内的第二上拉开关器件Trpu2的漏极端子的第四时钟脉冲CLK4通过第二上拉开关器件Trpu2的源极端子(第二输出端子111b)进行稳定输出。通过第二上拉开关器件Trpu2输出的这个第四时钟脉冲CLK4是第m扫描脉冲。第m扫描脉冲被提供给第m选通线、第(n-1)级STn-1和下虚设级STn+1。结果,在第一时间段T1内,第m选通线被驱动,第(n-1)级STn-1被使能,并且下虚设级STn+1被禁用。按照与在第一初始时间段Ts内使能第n级STn的上述操作相同的方式执行在第一时间段T1内使能第(n-1)级STn-1的操作。
另一方面,在第一时间段T1内,从第n级STn输出的第m扫描脉冲被提供给下虚设级STn+1以禁用下虚设级STn+1。下文将更加详细地描述这个禁用操作。
也就是说,第m扫描脉冲被提供给下虚设级STn+1内的正向开关器件Tr_F的栅极端子。结果,正向开关器件Tr_F导通,并且低态的正向电压V_F通过导通的正向开关器件Tr_F提供给下虚设级STn+1的置位节点Q。因此,对置位节点Q进行放电,并且通过其栅极端子连接到放电后的置位节点Q的上拉开关器件Trpu和第三开关器件Tr3由此截止。
由于下虚设级STn+1内的第三开关器件Tr3被截止,所以通过第二开关器件Tr2输出的高态的充电电压VDD被提供给下虚设级STn+1内的复位节点QB。于是,对复位节点QB进行充电,并且通过其栅极端子连接到充电后的复位节点QB的下虚设级STn+1内的下拉开关器件Trpd和第一开关器件Tr1由此导通。导通的下拉开关器件Trpd向第n级STn提供放电电压VSS。
下虚设级STn+1内的第一开关器件Tr1向下虚设级STn+1内的置位节点Q提供放电电压VSS,从而将置位节点Q更加稳定地保持在其放电状态。
接下来,将描述在第二时间段T2内的操作。在第二时间段T2内,仅第四和第三时钟脉冲CLK4和CLK3保持在高态,而剩余的时钟脉冲CLK2和CLK1包括起始脉冲Vst均保持在低态。第n级STn内的第二上拉开关器件Trpu2响应于第四时钟脉冲CLK4以完整形式输出第m扫描脉冲。在这个第二时间段T2内,通过第m扫描脉冲使能第(n-1)级STn-1。
而且,第n级STn内的第一上拉开关器件Trpu1响应于第三时钟脉冲CLK3开始输出第(m-1)扫描脉冲。也就是说,由于第n级STn内的第一置位节点Q1通过在第一初始时间段Ts内施加的充电电压VDD而保持充电,所以第n级STn内的第一上拉开关器件Trpu1保持导通。此时,由于第三时钟脉冲CLK3施加到导通的第一上拉开关器件Trpu1的漏极端子,所以在第n级STn内的浮动第一置位节点Q1处进行充电的充电电压VDD通过自举电路进行放大。
因此,施加到第n级STn内的第一上拉开关器件Trpu1的漏极端子的第三时钟脉冲CLK3通过第一上拉开关器件Trpu1的源极端子(第一输出端子111a)进行稳定输出。通过第一上拉开关器件Trpu1输出的这个第三时钟脉冲CLK3是第(m-1)扫描脉冲。第(m-1)扫描脉冲被提供给第(m-1)选通线以驱动第(m-1)选通线。
接下来,将描述第三时间段T3内的操作。在第三时间段T3内,仅第三和第二时钟脉冲CLK3和CLK2保持在高态,而剩余的时钟脉冲CLK4和CLK1包括起始脉冲Vst均保持在低态。第n级STn内的第一上拉开关器件Trpu1响应于第三时钟脉冲CLK3以完整形式输出第(m-1)扫描脉冲。这个第(m-1)扫描脉冲被提供给第(m-1)选通线。而且,第(n-1)级STn-1内的第二上拉开关器件Trpu2响应于第二时钟脉冲CLK2开始输出第(m-2)扫描脉冲。在这个第三时间段T3内,来自第(n-1)级STn-1的第(m-2)扫描脉冲被提供给第(m-2)选通线以开始驱动第(m-2)选通线,并且该第(m-2)扫描脉冲也被提供给第(n-2)级以使能第(n-2)级。
接下来,将描述在第四时间段T4内的操作。在第四时间段T4内,仅第二和第一时钟脉冲CLK2和CLK1保持在高态,而剩余的时钟脉冲CLK4和CLK3包括起始脉冲Vst均保持在低态。第(n-1)级STn-1内的第二上拉开关器件Trpu2响应于第二时钟脉冲CLK2以完整形式输出第(m-2)扫描脉冲。这个第(m-2)扫描脉冲被提供给第(m-2)选通线和第(n-3)级。而且,第(n-1)级STn-1内的第一上拉开关器件Trpu1响应于第一时钟脉冲CLK1输出第(m-3)扫描脉冲。这个第(m-3)扫描脉冲被提供给第(m-3)选通线以开始驱动第(m-3)选通线,并且该第(m-3)扫描脉冲也被提供给第n级STn以禁用第n级STn。
将在下文中详细描述禁用第n级STn的操作。也就是说,第(m-3)扫描脉冲被提供给第n级STn内的第一正向开关器件Tr_F1、第二正向开关器件Tr_F2、和第三正向开关器件Tr_F3的各个栅极端子。结果,第一正向开关器件Tr_F1、第二正向开关器件Tr_F2、和第三正向开关器件Tr_F3导通。
低态的正向电压V_F通过导通的第一正向开关器件Tr_F1提供给第n级STn内的第一置位节点Q1。结果,对第一置位节点Q1进行放电,并且通过其栅极端子连接到放电后的第一置位节点Q1的第一上拉开关器件Trpu1、第三开关器件Tr3、第六开关器件Tr6和第十五开关器件Tr15由此截止。而且,低态的正向电压V_F通过导通的第二正向开关器件Tr_F2提供给第n级STn内的第二置位节点Q2。结果,对第二置位节点Q2进行放电,并且通过其栅极端子连接到放电后的第二置位节点Q2的第二上拉开关器件Trpu2、第十一开关器件Tr11、第十四开关器件Tr14和第七开关器件Tr7由此截止。而且,低态的正向电压V_F通过导通的第三正向开关器件Tr_F3提供给第n级STn内的第三公共节点CN3。结果,对第三公共节点CN3进行放电,并且通过其栅极端子连接到放电后的第三公共节点CN3的控制开关器件Tr_C和第八开关器件Tr8由此截止。
由于第n级STn内的第六和第七开关器件Tr6和Tr7截止,所以通过第四开关器件Tr4输出的第一AC电压Vac1被提供给第n级STn内的第一公共节点CN1。结果,对第一公共节点CN1进行充电,并且通过其栅极端子连接到充电后的第一公共节点CN1的第五开关器件Tr5由此导通。
然后,第一AC电压Vac1通过导通的第五开关器件Tr5提供给第n级STn中的第一复位节点QB1。结果,对第一复位节点QB1进行充电,并且通过其栅极端子连接到充电后的第一复位节点QB1的第n级STn中的第一下拉开关器件Trpd1、第三下拉开关器件Trpd3、第一开关器件Tr1和第九开关器件Tr9由此导通。
放电电压VSS通过导通的第一开关器件Tr1提供给第n级STn中的第一置位节点Q1,从而使得第一置位节点Q1能够更加稳定地保持在其放电状态。而且,放电电压VSS通过导通的第九开关器件Tr9提供给第n级STn中的第二置位节点Q2,从而使得第二置位节点Q2能够更加稳定地保持在其放电状态。
以这种方式,在第四时间段T4内,通过对第n级STn内的第一和第二置位节点Q1和Q2进行放电、对第n级STn内的第一复位节点QB1进行充电,并且对第n级STn内的第二复位节点QB2进行放电,使得第n级STn可以被禁用。
如上所述,在第四时间段T4内,由于第n级STn的第一下拉开关器件Trpd1和第三下拉开关器件Trpd3导通,所以第一下拉开关器件Trpd1通过第一输出端子111a输出放电电压VSS,以向第(m-1)选通线提供放电电压VSS,并且第三下拉开关器件Trpd3通过第二输出端子111b输出放电电压VSS,以向第m选通线、第(n-1)级STn-1和下虚设级STn+1提供放电电压VSS。而且,按照与上述相同的方式顺序驱动随后的第(n-4)级到上虚设级ST0。
另一方面,在第二帧周期内,第一AC电压Vac1是负的,第二AC电压Vac2是正的。因此,在第二帧周期的禁用时间段内,对各个级ST1~STn的第一复位节点QB1进行放电并且对其第二复位节点QB2进行充电。因此,在第一帧周期的禁用时间段内,对各个级ST1~STn的第二和第四下拉开关器件Trpd2和Trpd4进行操作。
以这种方式,根据本发明,能够通过扫描方向控制器SDC控制各个级的扫描脉冲输出方向。另一方面,上虚设级和下虚设级ST0和STn+1中的每一个可以具有与第一级到第n级ST1~STn中的每一个相同的电路结构。
图7是示出根据本发明的第二示例性实施方式的移位寄存器的结构的框图。根据本发明的第二实施方式的移位寄存器包括n个级ST1~STn以及两个虚设级ST0和STn+1,如图7所示。针对一帧周期,级ST1~STn各输出两个扫描脉冲。各个级ST1~STn利用扫描脉冲驱动与其相连的选通线,并且利用扫描脉冲控制下游级和上游级的操作。如图2所示,以正向驱动方式对根据第二示例性实施方式的移位寄存器提供信号,如图3所示,以反向驱动方式对根据第二示例性实施方式的移位寄存器提供信号。而且,根据第二实施方式的移位寄存器中的上虚设级ST0和下虚设级STn+1分别与根据第一实施方式的移位寄存器中的上虚设级ST0和下虚设级STn+1相同。
一般来讲,除了级间信号传送系统以外,根据第二示例性实施方式的移位寄存器与根据第一实施方式的移位寄存器相同。将在下文中对该差别进行描述。
首先,将描述使能操作。在正向驱动模式下,各个级ST1~STn响应于来自它的上游级的两个扫描脉冲而被使能。也就是说,级ST1~STn各包括两个子级。输出前面一个扫描脉冲的这两个子级中的一个响应于从上游级输出的两个扫描脉冲中的前面一个而被使能。相比较而言,输出后面一个扫描脉冲的这两个子级中的另一个响应于从上游级输出的两个扫描脉冲中的后面一个而被使能。具体地讲,输出前面一个扫描脉冲的第j级中的两个子级中的一个响应于从第(j-1)级输出的两个扫描脉冲中的前面一个而被使能,而输出后面一个扫描脉冲的第j级中的两个子级中的另一个响应于从第(j-1)级输出的两个扫描脉冲中的后面一个而被使能。
例如,输出第五扫描脉冲Vout5的第三级ST3中的两个子级中的一个响应于来自第二级ST2的第三扫描脉冲Vout3而被使能,并且输出第六扫描脉冲Vout6的第三级ST3中的两个子级中的另一个响应于来自第二级ST2的第四扫描脉冲Vout4而被使能。然而,在正向驱动模式下,顶级或第一级ST1响应于来自上虚设级ST0的上虚设扫描脉冲Vout0而被使能。上虚设级ST0响应于来自起始传送线的起始脉冲Vst而被使能。
相比较而言,在反向驱动模式下,各个级ST1~STn响应于来自它的下游级的两个扫描脉冲而被使能。也就是说,级ST1~STn各包括两个子级。输出前面一个扫描脉冲的两个子级中的一个响应于从下游级输出的两个扫描脉冲中的前面一个而被使能。相比较而言,输出后面一个扫描脉冲的两个子级中的另一个响应于从下游级输出的两个扫描脉冲中的后面一个而被使能。具体地讲,输出前面一个扫描脉冲的第j级中的两个子级中的一个响应于从第(j+1)级输出的两个扫描脉冲中的前面一个而被使能,并且输出后面一个扫描脉冲的第j级中的两个子级中的另一个响应于从第(j+1)级输出的两个扫描脉冲中的后面一个而被使能。例如,输出第五扫描脉冲Vout5的第三级ST3中的两个子级中的一个响应于来自第四级ST4的第七扫描脉冲Vout7而被使能,并且输出第六扫描脉冲Vout6的第三级ST3中的两个子级中的另一个响应于来自第四级ST4的第八扫描脉冲Vout8而被使能。
然而,在反向驱动模式下,底级或第n级STn响应于来自下虚设级STn+1的下虚设扫描脉冲Vout2n+1而被使能。下虚设级STn+1响应于来自起始传送线的起始脉冲Vst而被使能。
接下来,将描述禁用操作。在正向驱动模式下,各个级ST1~STn响应于来自它的下游级的两个扫描脉冲而被禁用。也就是说,级ST1~STn各包括两个子级。输出前面一个扫描脉冲的两个子级中的一个响应于从下游级输出的两个扫描脉冲中的前面一个而被禁用。相比较而言,输出后面一个扫描脉冲的两个子级中的另一个响应于从下游级输出的两个扫描脉冲中的后面一个而被禁用。具体地讲,输出前面一个扫描脉冲的第j级中的两个子级中的一个响应于从第(j+1)级输出的两个扫描脉冲中的前面一个而被禁用,并且输出后面一个扫描脉冲的第j级中的两个子级中的另一个响应于从第(j+1)级输出的两个扫描脉冲中的后面一个而被禁用。例如,输出第五扫描脉冲Vout5的第三级ST3中的两个子级中的一个响应于来自第四级ST4的第七扫描脉冲Vout7而被禁用,并且输出第六扫描脉冲Vout6的第三级ST3中的两个子级中的另一个响应于来自第四级ST4的第八扫描脉冲Vout8而被禁用。
然而,在正向驱动模式下,底级或第n级STn响应于来自下虚设级STn+1的下虚设扫描脉冲Vout2n+1而被禁用。下虚设级STn+1响应于来自起始传送线的起始脉冲Vst而被禁用。
相比较而言,在反向驱动模式下,各个级ST1~STn响应于来自它的上游级的两个扫描脉冲而被禁用。也就是说,级ST1~STn各包括两个子级。输出前面一个扫描脉冲的两个子级中的一个响应于从上游级输出的两个扫描脉冲中的前面一个而被禁用。相比较而言,输出后面一个扫描脉冲的两个子级中的另一个响应于从上游级输出的两个扫描脉冲中的后面一个而被禁用。具体地讲,输出前面一个扫描脉冲的第j级中的两个子级中的一个响应于从第(j-1)级输出的两个扫描脉冲中的前面一个而被禁用,并且输出后面一个扫描脉冲的第j级中的两个子级中的另一个响应于从第(j-1)级输出的两个扫描脉冲中的后面一个而被禁用。例如,输出第五扫描脉冲Vout5的第三级ST3中的两个子级中的一个响应于来自第二级ST2的第三扫描脉冲Vout3而被禁用,并且输出第六扫描脉冲Vout6的第三级ST3中的两个子级中的另一个响应于来自第二级ST2的第四扫描脉冲Vout4而被禁用。
然而,在反向驱动模式下,顶级或第一级ST1响应于来自上虚设级ST0的上虚设扫描脉冲Vout0而被禁用。上虚设级ST0响应于来自起始传送线的起始脉冲Vst而被禁用。
图8是图7中的各个级ST1~STn的电路图。除了提供给第二正向开关器件、第一反向开关器件和第三反向开关器件的各个栅极端子的扫描脉冲以外,图8的结构基本与图6的结构相同。
根据图8的结构,第k级中的第二正向开关器件Tr_F2响应于从第(k-1)级输出的两个扫描脉冲中的后面一个而被导通/截止,并且连接在正向电压线与第二置位节点Q2之间。为此,第k级中的第二正向开关器件Tr_F2的栅极端子连接到第(k-1)级的第二输出端子111b,漏极端子连接到正向电压线,源极端子连接到第二置位节点Q2。
第k级中的第一反向开关器件Tr_R1响应于从第(k+1)级输出的两个扫描脉冲中的前面一个而被导通/截止,并且连接在第一置位节点Q1与反向电压线之间。为此,第k级中的第一反向开关器件Tr_R1的栅极端子连接到第(k+1)级的第一输出端子111a,漏极端子连接到第一置位节点Q1,源极端子连接到反向电压线。
第k级中的第三反向开关器件Tr_R3响应于从第(k+1)级输出的两个扫描脉冲中的前面一个而被导通/截止,并且连接在反向电压线与第三公共电极CN3之间。为此,第三反向开关器件Tr_R3的栅极端子连接到第(k+1)级的第一输出端子111a,漏极端子连接到反向电压线,源极端子连接到第三公共节点CN3。
根据本发明的移位寄存器能够设置在如下的液晶显示设备中。图9A和图9B分别是具有荧光灯背光的液晶显示设备和具有发光二极管背光的液晶显示设备的示意图。
上述移位寄存器SR安装在液晶面板701的非显示区域中。为了将液晶面板701应用于具有荧光灯驱动型的背光的液晶显示设备和具有发光二极管驱动型的背光的液晶显示设备,需要将液晶面板701旋转180°。
例如,如图9A所示,当液晶面板701安装在具有荧光灯驱动型的背光的液晶显示设备中时,第一选通线GL1位于液晶面板701的顶侧,最后选通线GL2n位于液晶面板701的底侧。
然而,当液晶面板701安装在具有发光二极管驱动型的背光的液晶显示设备中时,由于在这两种设备之间存在系统差别,因而需要将液晶面板701旋转180°。在这种情况下,第一选通线GL1位于液晶面板701的底侧,最后选通线GL2n位于液晶面板701的顶侧。
假定数据驱动器的数据输出顺序没有改变,不管液晶面板701的第一选通线GL1的位置如何,都必须首先驱动液晶面板701的屏幕的最顶部选通线,从而在液晶面板701的屏幕上正常显示图像。
具体地讲,如图9A所示,必须从位于液晶面板701的顶侧的第一选通线GL1开始驱动液晶面板701的选通线,并且如图9B所示,必须从位于液晶面板701的顶侧的最后选通线GL2n开始驱动液晶面板701的选通线。
根据本发明的第一或第二移位寄存器SR的使用能够满足这两种设备的驱动顺序。例如,在如图9A所示的液晶显示设备中,通过在正向驱动模式下操作移位寄存器SR,能够从位于液晶面板701的顶侧的第一选通线GL1开始驱动液晶面板701的选通线。相比较而言,在如图9B所示的液晶显示设备中,通过在反向驱动模式下操作移位寄存器SR,能够从位于液晶面板701的顶侧的最后选通线GL2n开始驱动液晶面板701的选通线。
另一方面,前面未描述的参考标记D-IC表示驱动液晶面板的数据线的数据驱动集成电路(IC),T表示安装有数据驱动IC的带载封装(TCP),PCB表示安装有定时控制器TC的数据印刷电路板。多个TCP T在数据印刷电路板PCB与液晶面板701之间进行连接。
从以上描述能够清楚地看出,根据本发明的移位寄存器具有如下的效果。本发明的移位寄存器能够通过扫描方向控制器改变级的输出顺序。因此,本发明的移位寄存器可应用于各种型号的显示设备。此外,第三正向开关器件和第三反向开关器件用于对正向操作和反向操作中的彼此操作进行互补,从而不需要额外的开关器件就能够有效地完成正向驱动和反向驱动。因此,能够减小移位寄存器的内部区域。
对于本领域技术人员而言很明显,在不偏离本发明的精神或范围的条件下,可以对本发明的移位寄存器做出各种修改和变型。因而,本发明在落入所附权利要求及其等同物的范围内的条件下旨在涵盖本发明的修改和变型。
Claims (11)
1、一种移位寄存器,该移位寄存器包括:
多个扫描级,其向多条选通线输出扫描脉冲;
第一虚设级,其向所述多个扫描级中的第一个输出第一虚设扫描脉冲;以及
第二虚设级,其向所述多个扫描级中的最后一个输出第二虚设扫描脉冲。
2、根据权利要求1所述的移位寄存器,其中,所述第一虚设扫描脉冲按照正向方向对所述多个扫描级中的第一个进行置位并按照反向方向对所述多个扫描级中的第一个进行复位,并且所述第二虚设扫描脉冲按照所述正向方向对所述多个扫描级中的最后一个进行复位并按照所述反向方向对所述多个扫描级中的最后一个进行置位。
3、根据权利要求1所述的移位寄存器,其中,所述多个扫描级各连接到两条选通线。
4、根据权利要求1所述的移位寄存器,其中,所述多个扫描级各向前一级或下一级输出至少一个扫描脉冲。
5、根据权利要求4所述的移位寄存器,其中,所述多个扫描级各向所述前一级或所述下一级顺序输出两个扫描脉冲。
6、根据权利要求1所述的移位寄存器,其中,所述多个扫描级各包括扫描方向控制器,该扫描方向控制器响应于来自前级和后级的扫描脉冲选择性地输出具有相反电压电平的正向电压和反向电压。
7、根据权利要求5所述的移位寄存器,其中,所述多个扫描级还各包括节点控制器,该节点控制器响应于来自所述扫描方向控制器的输出信号控制多个置位节点和多个复位节点的信号状态。
8、根据权利要求6所述的移位寄存器,其中,所述多个扫描级还各包括输出单元,该输出单元基于所述多个置位节点和所述多个复位节点的电压而顺序输出第一扫描脉冲和第二扫描脉冲,并且分别向所述后级和所述前级提供所述第一扫描脉冲和所述第二扫描脉冲。
9、根据权利要求1所述的移位寄存器,其中,所述第一虚设扫描级包括:
第一扫描方向控制器,其响应于外部起始脉冲选择性地输出具有相反电压电平的正向电压和反向电压;
第一节点控制器,其响应于来自所述第一扫描方向控制器的输出信号控制所述第一虚设级的第一节点和第二节点的信号状态;以及
第一输出单元,其基于所述第一虚设级的所述第一节点和所述第二节点的电压而输出所述第一虚设扫描脉冲,并且向所述多个扫描级中的第一个提供所述第一虚设扫描脉冲。
10、根据权利要求1所述的移位寄存器,其中,所述第二虚设扫描级包括:
第二扫描方向控制器,其响应于外部起始脉冲选择性地输出具有相反电压电平的正向电压和反向电压;
第二节点控制器,其响应于来自所述第二扫描方向控制器的输出信号控制所述第二虚设级的第一节点和第二节点的信号状态;以及
第二输出单元,其基于所述第二虚设级的所述第一节点和所述第二节点的电压而输出所述第二虚设扫描脉冲,并且向所述多个扫描级中的最后一个提供所述第二虚设扫描脉冲。
11、根据权利要求1所述的移位寄存器,其中,
所述多个扫描级中的每一个响应于多个时钟脉冲中的任意两个而顺序输出所述扫描脉冲,所述多个时钟脉冲彼此异相,
所述第一虚设级响应于所述多个时钟脉冲中的任意一个中包含的第一虚设时钟脉冲而输出所述第一虚设扫描脉冲,并且
所述第二虚设级响应于所述多个时钟脉冲中的另一个中包含的第二虚设时钟脉冲而输出所述第二虚设扫描脉冲。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070141546 | 2007-12-31 | ||
KR10-2007-0141546 | 2007-12-31 | ||
KR20070141546 | 2007-12-31 | ||
KR1020080061604 | 2008-06-27 | ||
KR1020080061604A KR101568249B1 (ko) | 2007-12-31 | 2008-06-27 | 쉬프트 레지스터 |
KR10-2008-0061604 | 2008-06-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101477836A true CN101477836A (zh) | 2009-07-08 |
CN101477836B CN101477836B (zh) | 2012-04-18 |
Family
ID=40838524
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200810181436XA Active CN101477836B (zh) | 2007-12-31 | 2008-11-13 | 移位寄存器 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP5140570B2 (zh) |
KR (1) | KR101568249B1 (zh) |
CN (1) | CN101477836B (zh) |
Cited By (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102473365A (zh) * | 2009-08-31 | 2012-05-23 | 夏普株式会社 | 扫描信号线驱动电路和具备它的显示装置 |
CN102543004A (zh) * | 2010-12-24 | 2012-07-04 | 乐金显示有限公司 | 移位寄存器 |
CN102598145A (zh) * | 2009-11-04 | 2012-07-18 | 夏普株式会社 | 移位寄存器以及具备它的扫描信号线驱动电路和显示装置 |
CN102903322A (zh) * | 2012-09-28 | 2013-01-30 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法和阵列基板、显示装置 |
CN102982760A (zh) * | 2012-02-23 | 2013-03-20 | 友达光电股份有限公司 | 用于液晶显示器的栅极驱动器 |
WO2013037156A1 (zh) * | 2011-09-13 | 2013-03-21 | 深圳市华星光电技术有限公司 | 一种液晶面板、液晶显示装置及液晶面板栅极驱动方法 |
CN103035298A (zh) * | 2012-12-14 | 2013-04-10 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示器件 |
CN103165189A (zh) * | 2011-12-13 | 2013-06-19 | 乐金显示有限公司 | 栅极移位寄存器 |
CN103198867A (zh) * | 2013-03-29 | 2013-07-10 | 合肥京东方光电科技有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
CN103325350A (zh) * | 2012-03-21 | 2013-09-25 | 乐金显示有限公司 | 选通驱动单元以及具有该选通驱动单元的液晶显示设备 |
CN104112424A (zh) * | 2013-04-17 | 2014-10-22 | 三星显示有限公司 | 扫描驱动器和包括该扫描驱动器的有机发光显示装置 |
CN104217689A (zh) * | 2013-05-30 | 2014-12-17 | 乐金显示有限公司 | 移位寄存器 |
CN104700799A (zh) * | 2015-03-17 | 2015-06-10 | 深圳市华星光电技术有限公司 | 栅极驱动电路及显示装置 |
CN105139795A (zh) * | 2015-09-22 | 2015-12-09 | 上海天马有机发光显示技术有限公司 | 一种栅极扫描电路及其驱动方法、栅极扫描级联电路 |
CN105206210A (zh) * | 2014-06-23 | 2015-12-30 | 乐金显示有限公司 | 扫描驱动器及使用扫描驱动器的显示装置 |
CN105427789A (zh) * | 2015-12-31 | 2016-03-23 | 上海天马微电子有限公司 | 驱动电路、阵列基板及显示装置 |
CN106098011A (zh) * | 2016-08-17 | 2016-11-09 | 京东方科技集团股份有限公司 | 双向扫描goa单元、驱动方法和goa电路 |
CN106847201A (zh) * | 2015-11-25 | 2017-06-13 | 乐金显示有限公司 | 选通驱动电路和使用该选通驱动电路的显示装置 |
KR101747738B1 (ko) | 2010-07-20 | 2017-06-16 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
CN108922491A (zh) * | 2018-09-07 | 2018-11-30 | 惠科股份有限公司 | 显示面板、显示装置及驱动方法 |
CN109686333A (zh) * | 2019-02-01 | 2019-04-26 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、显示装置 |
CN111489676A (zh) * | 2020-04-26 | 2020-08-04 | 京东方科技集团股份有限公司 | 一种阵列基板、驱动方法及显示装置 |
WO2021203544A1 (zh) * | 2020-04-10 | 2021-10-14 | 深圳市华星光电半导体显示技术有限公司 | Goa 电路及显示面板 |
CN113516957A (zh) * | 2021-06-30 | 2021-10-19 | 惠科股份有限公司 | 栅极驱动电路和显示面板 |
CN114242016A (zh) * | 2021-12-20 | 2022-03-25 | 惠科股份有限公司 | 扫描驱动电路、阵列基板和显示终端 |
CN114333731A (zh) * | 2021-12-31 | 2022-04-12 | 惠科股份有限公司 | 扫描驱动电路和阵列基板 |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5219958B2 (ja) * | 2009-08-05 | 2013-06-26 | 三菱電機株式会社 | スタートパルス生成回路 |
KR101647698B1 (ko) * | 2009-09-18 | 2016-08-11 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 그 구동방법 |
KR101630324B1 (ko) * | 2009-09-24 | 2016-06-15 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
KR101658144B1 (ko) * | 2009-12-18 | 2016-09-21 | 엘지디스플레이 주식회사 | 내장회로를 구비한 액정표시장치 |
KR101752834B1 (ko) * | 2009-12-29 | 2017-07-03 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 표시장치 |
KR101641171B1 (ko) | 2010-02-17 | 2016-07-21 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 구비한 표시 장치 |
KR101658150B1 (ko) * | 2010-04-14 | 2016-09-30 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
KR101710661B1 (ko) * | 2010-04-29 | 2017-02-28 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 갖는 표시장치 |
KR101373979B1 (ko) * | 2010-05-07 | 2014-03-14 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터와 이를 이용한 표시장치 |
US8773413B2 (en) | 2011-09-13 | 2014-07-08 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Liquid crystal display panel, liquid crystal display device, and gate driving method of liquid crystal display panel |
KR101900694B1 (ko) * | 2011-10-28 | 2018-09-20 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101904277B1 (ko) * | 2011-12-02 | 2018-10-05 | 엘지디스플레이 주식회사 | 액정 디스플레이 장치 |
KR101354365B1 (ko) * | 2011-12-30 | 2014-01-23 | 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 및 이를 이용한 게이트 구동회로 |
KR101980753B1 (ko) * | 2012-07-26 | 2019-05-21 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
KR101980754B1 (ko) * | 2012-09-25 | 2019-05-22 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치 |
KR101463031B1 (ko) | 2012-09-27 | 2014-11-18 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
KR102003439B1 (ko) * | 2012-12-18 | 2019-07-24 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터와 이를 이용한 표시장치 |
KR102020932B1 (ko) * | 2013-05-09 | 2019-09-11 | 엘지디스플레이 주식회사 | 스캔 구동부 및 이를 이용한 표시장치 |
KR102085367B1 (ko) * | 2013-05-27 | 2020-03-06 | 삼성디스플레이 주식회사 | 게이트 구동부 및 그것을 포함하는 표시 장치 |
KR102029395B1 (ko) * | 2013-05-31 | 2019-11-08 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 포함하는 액정표시장치 |
KR102113612B1 (ko) * | 2013-10-23 | 2020-05-21 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
KR102225185B1 (ko) * | 2014-11-14 | 2021-03-09 | 엘지디스플레이 주식회사 | 게이트구동부 및 이를 포함하는 터치표시장치 |
KR102278812B1 (ko) * | 2014-12-18 | 2021-07-19 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치 |
KR102437178B1 (ko) * | 2017-11-30 | 2022-08-26 | 엘지디스플레이 주식회사 | 게이트 구동 회로 |
KR102460921B1 (ko) * | 2017-12-11 | 2022-11-01 | 엘지디스플레이 주식회사 | 시프트레지스터 및 이를 포함하는 표시장치 |
US11830437B2 (en) | 2020-07-17 | 2023-11-28 | Sharp Kabushiki Kaisha | Display device |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100745406B1 (ko) * | 2002-06-10 | 2007-08-02 | 삼성전자주식회사 | 양방향 쉬프트 기능을 가지는 비정질-실리콘 박막트랜지스터 게이트 구동 쉬프트 레지스터 |
WO2003104879A2 (en) * | 2002-06-01 | 2003-12-18 | Samsung Electronics Co., Ltd. | Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same |
KR101160836B1 (ko) * | 2005-09-27 | 2012-06-29 | 삼성전자주식회사 | 시프트 레지스터 및 이를 포함하는 표시 장치 |
KR20070052501A (ko) * | 2005-11-17 | 2007-05-22 | 엘지.필립스 엘시디 주식회사 | 게이트 구동회로와 그 리페어 방법 및 이를 이용한액정표시장치 |
JP4912023B2 (ja) | 2006-04-25 | 2012-04-04 | 三菱電機株式会社 | シフトレジスタ回路 |
JP2007317288A (ja) | 2006-05-25 | 2007-12-06 | Mitsubishi Electric Corp | シフトレジスタ回路およびそれを備える画像表示装置 |
JP5078533B2 (ja) * | 2007-10-10 | 2012-11-21 | 三菱電機株式会社 | ゲート線駆動回路 |
JP5207865B2 (ja) * | 2007-11-12 | 2013-06-12 | 三菱電機株式会社 | シフトレジスタ |
-
2008
- 2008-06-27 KR KR1020080061604A patent/KR101568249B1/ko active IP Right Grant
- 2008-11-13 CN CN200810181436XA patent/CN101477836B/zh active Active
- 2008-12-16 JP JP2008319197A patent/JP5140570B2/ja active Active
Cited By (52)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102473365A (zh) * | 2009-08-31 | 2012-05-23 | 夏普株式会社 | 扫描信号线驱动电路和具备它的显示装置 |
CN102473365B (zh) * | 2009-08-31 | 2014-10-01 | 夏普株式会社 | 扫描信号线驱动电路和具备它的显示装置 |
CN102598145B (zh) * | 2009-11-04 | 2013-10-30 | 夏普株式会社 | 移位寄存器以及具备它的扫描信号线驱动电路和显示装置 |
CN102598145A (zh) * | 2009-11-04 | 2012-07-18 | 夏普株式会社 | 移位寄存器以及具备它的扫描信号线驱动电路和显示装置 |
KR101747738B1 (ko) | 2010-07-20 | 2017-06-16 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
US8953737B2 (en) | 2010-12-24 | 2015-02-10 | Lg Display Co., Ltd. | Shift register |
US9524797B2 (en) | 2010-12-24 | 2016-12-20 | Lg Display Co., Ltd. | Shift register |
US8755485B2 (en) | 2010-12-24 | 2014-06-17 | Lg Display Co., Ltd. | Shift register |
CN102543004A (zh) * | 2010-12-24 | 2012-07-04 | 乐金显示有限公司 | 移位寄存器 |
WO2013037156A1 (zh) * | 2011-09-13 | 2013-03-21 | 深圳市华星光电技术有限公司 | 一种液晶面板、液晶显示装置及液晶面板栅极驱动方法 |
CN103165189A (zh) * | 2011-12-13 | 2013-06-19 | 乐金显示有限公司 | 栅极移位寄存器 |
CN103165189B (zh) * | 2011-12-13 | 2015-12-16 | 乐金显示有限公司 | 栅极移位寄存器 |
CN102982760B (zh) * | 2012-02-23 | 2015-12-09 | 友达光电股份有限公司 | 用于液晶显示器的栅极驱动器 |
CN102982760A (zh) * | 2012-02-23 | 2013-03-20 | 友达光电股份有限公司 | 用于液晶显示器的栅极驱动器 |
US9106209B2 (en) | 2012-03-21 | 2015-08-11 | Lg Display Co., Ltd. | Gate driving unit having gate signal of reduced off-time and liquid crystal display device having the same |
CN103325350B (zh) * | 2012-03-21 | 2015-11-25 | 乐金显示有限公司 | 选通驱动单元以及具有该选通驱动单元的液晶显示设备 |
CN103325350A (zh) * | 2012-03-21 | 2013-09-25 | 乐金显示有限公司 | 选通驱动单元以及具有该选通驱动单元的液晶显示设备 |
CN102903322A (zh) * | 2012-09-28 | 2013-01-30 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法和阵列基板、显示装置 |
US9502134B2 (en) | 2012-09-28 | 2016-11-22 | Hefei Boe Optoelectronics Technology Co., Ltd. | Shift register, method for driving the same, and array substrate |
CN102903322B (zh) * | 2012-09-28 | 2015-11-11 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法和阵列基板、显示装置 |
CN103035298B (zh) * | 2012-12-14 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示器件 |
CN103035298A (zh) * | 2012-12-14 | 2013-04-10 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示器件 |
US9196211B2 (en) | 2012-12-14 | 2015-11-24 | Boe Technology Group Co., Ltd. | Shift register unit, gate driving circuit and display device |
CN103198867A (zh) * | 2013-03-29 | 2013-07-10 | 合肥京东方光电科技有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
US9666152B2 (en) | 2013-03-29 | 2017-05-30 | Hefei Boe Optoelectronics Technology Co., Ltd. | Shift register unit, gate driving circuit and display device |
CN104112424A (zh) * | 2013-04-17 | 2014-10-22 | 三星显示有限公司 | 扫描驱动器和包括该扫描驱动器的有机发光显示装置 |
CN104217689A (zh) * | 2013-05-30 | 2014-12-17 | 乐金显示有限公司 | 移位寄存器 |
CN104217689B (zh) * | 2013-05-30 | 2017-04-12 | 乐金显示有限公司 | 移位寄存器 |
US9620240B2 (en) | 2013-05-30 | 2017-04-11 | Lg Display Co., Ltd. | Shift register |
US9818353B2 (en) | 2014-06-23 | 2017-11-14 | Lg Display Co., Ltd. | Scan driver adn display device using the same |
CN105206210A (zh) * | 2014-06-23 | 2015-12-30 | 乐金显示有限公司 | 扫描驱动器及使用扫描驱动器的显示装置 |
CN105206210B (zh) * | 2014-06-23 | 2018-06-01 | 乐金显示有限公司 | 扫描驱动器及使用扫描驱动器的显示装置 |
WO2016145691A1 (zh) * | 2015-03-17 | 2016-09-22 | 深圳市华星光电技术有限公司 | 栅极驱动电路及显示装置 |
US9824621B2 (en) | 2015-03-17 | 2017-11-21 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Gate drive circuit and display device |
CN104700799A (zh) * | 2015-03-17 | 2015-06-10 | 深圳市华星光电技术有限公司 | 栅极驱动电路及显示装置 |
CN105139795A (zh) * | 2015-09-22 | 2015-12-09 | 上海天马有机发光显示技术有限公司 | 一种栅极扫描电路及其驱动方法、栅极扫描级联电路 |
CN106847201A (zh) * | 2015-11-25 | 2017-06-13 | 乐金显示有限公司 | 选通驱动电路和使用该选通驱动电路的显示装置 |
CN106847201B (zh) * | 2015-11-25 | 2019-08-06 | 乐金显示有限公司 | 选通驱动电路和使用该选通驱动电路的显示装置 |
CN105427789A (zh) * | 2015-12-31 | 2016-03-23 | 上海天马微电子有限公司 | 驱动电路、阵列基板及显示装置 |
WO2018032928A1 (zh) * | 2016-08-17 | 2018-02-22 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法和栅极驱动电路 |
CN106098011A (zh) * | 2016-08-17 | 2016-11-09 | 京东方科技集团股份有限公司 | 双向扫描goa单元、驱动方法和goa电路 |
US11222570B2 (en) | 2018-09-07 | 2022-01-11 | HKC Corporation Limited | Display panel and driving method |
CN108922491A (zh) * | 2018-09-07 | 2018-11-30 | 惠科股份有限公司 | 显示面板、显示装置及驱动方法 |
CN109686333A (zh) * | 2019-02-01 | 2019-04-26 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、显示装置 |
WO2021203544A1 (zh) * | 2020-04-10 | 2021-10-14 | 深圳市华星光电半导体显示技术有限公司 | Goa 电路及显示面板 |
US11705034B2 (en) | 2020-04-10 | 2023-07-18 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | GOA circuit and display panel |
CN111489676A (zh) * | 2020-04-26 | 2020-08-04 | 京东方科技集团股份有限公司 | 一种阵列基板、驱动方法及显示装置 |
CN111489676B (zh) * | 2020-04-26 | 2024-04-16 | 京东方科技集团股份有限公司 | 一种阵列基板、驱动方法及显示装置 |
CN113516957A (zh) * | 2021-06-30 | 2021-10-19 | 惠科股份有限公司 | 栅极驱动电路和显示面板 |
CN113516957B (zh) * | 2021-06-30 | 2022-12-23 | 惠科股份有限公司 | 栅极驱动电路和显示面板 |
CN114242016A (zh) * | 2021-12-20 | 2022-03-25 | 惠科股份有限公司 | 扫描驱动电路、阵列基板和显示终端 |
CN114333731A (zh) * | 2021-12-31 | 2022-04-12 | 惠科股份有限公司 | 扫描驱动电路和阵列基板 |
Also Published As
Publication number | Publication date |
---|---|
JP2009163862A (ja) | 2009-07-23 |
JP5140570B2 (ja) | 2013-02-06 |
KR20090073966A (ko) | 2009-07-03 |
KR101568249B1 (ko) | 2015-11-11 |
CN101477836B (zh) | 2012-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101477836B (zh) | 移位寄存器 | |
CN101562046B (zh) | 移位寄存器 | |
US8344989B2 (en) | Shift register | |
JP4648699B2 (ja) | シフトレジスタ、これを利用したゲート駆動回路及び表示パネル | |
CN101752004B (zh) | 移位寄存器 | |
KR100847091B1 (ko) | 시프트 레지스터 회로 및 그것을 구비한 화상표시장치 | |
KR101296645B1 (ko) | 쉬프트 레지스터 | |
KR102444173B1 (ko) | 표시 장치 | |
KR101997775B1 (ko) | 쉬프트 레지스터 및 이를 포함하는 평판 표시 장치 | |
US7873140B2 (en) | Shift register | |
KR101341909B1 (ko) | 쉬프트 레지스터 | |
KR102054682B1 (ko) | 쉬프트 레지스터 및 이를 포함하는 평판 표시 장치 | |
KR101222962B1 (ko) | 게이트 구동회로 | |
KR101493221B1 (ko) | 쉬프트 레지스터 | |
KR101980753B1 (ko) | 쉬프트 레지스터 | |
KR101192795B1 (ko) | 액정 표시장치의 구동장치와 그의 구동방법 | |
KR20140136254A (ko) | 스캔 구동부 및 이를 이용한 표시장치 | |
KR20140131448A (ko) | 스캔 구동부 및 이를 이용한 표시장치 | |
KR101394929B1 (ko) | 쉬프트 레지스터 | |
KR20060091465A (ko) | 게이트 구동회로 및 이를 갖는 표시장치 | |
KR100951895B1 (ko) | 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치 | |
KR101351375B1 (ko) | 쉬프트 레지스터 | |
KR102576966B1 (ko) | 표시장치 | |
KR102285866B1 (ko) | 표시장치의 쉬프트 레지스터 | |
KR20070003537A (ko) | 액정표시장치 및 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |